KR880000501B1 - Power controller for multi-function - Google Patents
Power controller for multi-function Download PDFInfo
- Publication number
- KR880000501B1 KR880000501B1 KR1019840007532A KR840007532A KR880000501B1 KR 880000501 B1 KR880000501 B1 KR 880000501B1 KR 1019840007532 A KR1019840007532 A KR 1019840007532A KR 840007532 A KR840007532 A KR 840007532A KR 880000501 B1 KR880000501 B1 KR 880000501B1
- Authority
- KR
- South Korea
- Prior art keywords
- alarm
- input
- microcomputer
- pwl
- signal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B15/00—Systems controlled by a computer
Abstract
Description
제1도는 본 발명의 구성도.1 is a block diagram of the present invention.
제2도는 본 발명의 플로우 차아트이다.2 is a flow chart of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 마이크로 컴퓨터 2 : 키이 보드1: micro computer 2: key board
3 : 온 입력회로 4 : 오프 입력회로3: On input circuit 4: Off input circuit
5 : 알람 구동부 6 : 멜로디 출력회로5: alarm driving unit 6: melody output circuit
7 : 버저 8 : 디스플레이7: buzzer 8: display
PWL1~PWL3: 전원선 A4~A7, D4~D7: 입력 포트PWL 1 ~ PWL 3 : Power Line A 4 ~ A 7 , D 4 ~ D 7 : Input Port
A0~A3, B0~B6: 출력 포트 C0~C7: 디스플레이 출력포트A 0 ~ A 3 , B 0 ~ B 6 : Output port C 0 ~ C 7 : Display output port
OC1~OC3: 옵토 커플러 D0~D3: 키이보드 입력포트OC 1 ~ OC 3 : Optocoupler D 0 ~ D 3 : Keyboard input port
본 발명은 전자전기제품의 전원을 제어하는 콘트롤러에 관한 것으로, 특히 복수의 알람셋팅에 따라 대 상기기측으로의 전원공급을 제어하고 시각 표시기능을 행할 수 있도록 되어 있는 파워 콘트롤러에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a controller for controlling a power supply of an electronic and electrical appliance, and more particularly, to a power controller configured to control a power supply to a counter side according to a plurality of alarm settings and to perform a time display function.
종래의 파워 콘트롤러는 알람용 시계를 구비하여 대상기기로의 전원공급을 제어하게 되어 있는 바, 대부분 1개의 전원선만을 온-오프 시키도록 되어 있어서 한 종류의 기기밖에는 제어할 수 없었다. 그러나 근래에는 전자제품이 많이 실용화됨에 따라서 시간별로 여러가지의 대상기기를 제어할 필요성이 늘어나고 있다. 이러한 요구에 부응하기 위해서는 타이머 기능을 가진 별개의 제어수단이 각 기기에 연결되어야 하나, 이렇게 되면 우선 부속적인 제어수단의 수효가 늘어나게 되어 통괄적인 기기조작이 불편해지고, 제어수단의 공간점유율이 늘어나게 된다. 본 발명은 상기한 전원제어수단을 개선시킨 것으로서, 마이크로 컴퓨터를 이용하여 복수의 알람셋팅을 가능하게 하고 시간셋팅에 우선하는 외부제어 입력수단을 병용하므로써 하나의 콘트롤러로 여러가지 기기의 전원을 제어하고자 함에 그 목적이 있는 것이다. 이하 본 발명을 예시도면에 의거하여 상세히 설명하면 다음과 같다. 본 발명의 주요 제어원은 마이크로 컴퓨터(1)로서, 마이크로 컴퓨터(1)는 키이 보드(2)와 온 입력 회로(3) 및 오프 입력회로(4)의 명령에 따라 전원선(PWL1~PWL5) 제어용 옵토 커플러(OC1~OC3)와 알람 구동부(5) 및 멜로디 출력회로(6)를 제어하는 한편, 버저(7)와 디스플레이(8)의 동작을 제어한다. 이와 같은 마이크로 컴퓨터(1)에 의한 본 발명의 동작순서를 첨부된 제2의 플로우 차아트를 참고하여 설명하면 다음과 같다.Conventional power controllers are provided with an alarm clock to control the power supply to the target device. Most of the power controllers are designed to turn on and off only one power line, so that only one type of device can be controlled. However, in recent years, as a lot of electronic products are practically used, the necessity of controlling various target devices over time is increasing. In order to meet these demands, a separate control means having a timer function must be connected to each device. However, in this case, the number of attached control means increases, resulting in uncomfortable operation of the device and an increase in the space occupancy of the control means. . The present invention is to improve the above-described power supply control means, by using a microcomputer to enable a plurality of alarm settings and by using an external control input means that prioritizes the time setting to control the power of various devices with one controller The purpose is. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings. The main control source of the present invention is a microcomputer (1), the microcomputer (1) is a power supply line (PWL 1 ~ PWL) in accordance with the command of the key board (2) and the on input circuit (3) and off input circuit (4) 5 ) Control optocouplers OC 1 to OC 3 , the alarm driver 5, and the melody output circuit 6, while controlling the operation of the
우선적으로는 마이크로 컴퓨터(1)의 초기치를 설정하는 것이 중요한 것인데, 본 발명에서는 일예로 A포트(A4~A7)를 입력포트로, A포토의 일부(A0~A3)를 출력포트로, B포트(B0~B6)를 출력포트로, C포트(C0~C7)를 디스플레이 및 키이 스캔용 출력포트로 설정하고, 내장되어 있는 RAM에 모든 초기치를 설정한다.First of all, it is important to set the initial value of the microcomputer 1, but in the present invention, the A port (A 4 to A 7 ) is an input port, and a part of the A ports (A 0 to A 3 ) are output ports. Set B port (B 0 ~ B 6 ) as the output port, C port (C 0 ~ C 7 ) as the output port for display and key scan, and set all initial values in the built-in RAM.
그러면 마이크로 컴퓨터(1)는 C포트로 부터 키이 스캔용 데이터를 출력한다. 이는 키이 보드(2)의 키이가 닫혀졌는가 열려졌는가를 검지하기 위한 신호이다. 이러한 상태하에서 사용자가 알람시간이나 전원선(PWL1~PWL3)의 의 온-오프 시간등을 키이 보드(2)로써 입력시키면, 이 입력 데이터는 마이크로 컴퓨터(1)의 D포트(D0~D3)를 통해서 입력된다. 입력도중의 키이 데이터는 마이크로 컴퓨터(1) 내부의 키이 버퍼에 저장된다.The microcomputer 1 then outputs the key scan data from the C port. This is a signal for detecting whether the key of the
상기한 키이 스캔이 종료되면, 그후 마이크로 컴퓨터(1)는 키이 보드(2)에 의해서설정된 알람시간이나 전원선(PWL1~PWL3)을 온, 오프시키는 타이머 시간이 현재의 시각과 일치하는 가를 점검한다. 만일 알람시간이나 타이머의 시간이 현재의 시간과 일치하면 마이크로 컴퓨터(1)는 출력 플래그를 ON 또는 OFF로 셋트시킨다. 한편, 현재시간이 알람시간이나 타이머시간과 일치하지 않을 때에는 출력 플래그가 셋트되지 않는다. 이러한 과정과 함께 사용자의 임의적인 조작에 따른 외부의 제어 데이터가 입력되는지 않되는지도 점검한다. 이때의 외부 제어 데이터란 제1도에 도시된 외부의 오프 입력회로(4)나 온 입력회로(3)에 사용자의 임의적인 신호입력을 뜻하는 것으로서 이는 기셋팅된 알람이나 타이머 데이터에 의한 동작보다 우선권을 가지는 입력이 된다.When the above key scanning is finished, the microcomputer 1 then checks whether the alarm time set by the
즉, 이미 셋트된 시간과 무관하게 대상기기의 전원선(PWL1~PWL3)이나 알람 수단(5)(6)(7)을 오프시키려면 오프 입력회로(4)를 통해서 오프 명령신호를 마이크로 컴퓨터(1)에 입력시킨다. 이러한 오프 명령 신호는 로우 레벨의 신호로서, 이 신호에 의해 알람 구동부(5)나 멜로디 출력회로(6), 버저(7) 및 전원선(PWL1~PWL3)등이 임의적으로 우선 오프된다. 또한 온 입력회로(3)를 통해서 입력되는 온 명령신호는 하이레벨의 신호로서, 이 신호에 의해 알람 구동부(5)나 멜로디 출력회로(6), 버저(7) 및 전원선(PWL1~PWL3)등이 우선적으로 온 된다. 상기한 온-오프 동작은 마이크로 컴퓨터(1)의 알람 및 타이머 출력 플래그가 온 또는 오프로 셋트되므로써 실시되며, 이에 따라 포트(A3)로 부터는 하이 레벨(ON시)나 로우 레벨(OFF)시의 출력이, 포트(B6)로 부터는 펄스 1개(0N시)가, 포트(B5)로 부터는 2H2의 펄스(버저 ON시)나 로우레벨의 출력(OFF시)이 나가게 된다.또한 전원선(PWL1~PWL3)의 ON동작은 포트(A0~A2)중 해당포트에서 하이레벨의 신호가 송출되므로써 실시되는 바, 이렇게 되면 트랜지스터(Q1~Q3)중 하이레벨의 신호가 가해지는 트랜지스터가 턴-온 된다. 그러면 옵토 커플러(OC1~OC3)중 해당되는 옵토 커플러가 턴-온 되므로써 드라이브용 트라이액이 트리거되고 해당 전원선이 대상기기에 대하여 전원을 공급하게 되는 것이다. OFF 동작은 상기한 동작에 반대되는 것이다.That is, to turn off the power supply lines PWL 1 to PWL 3 or the alarm means 5, 6 and 7 of the target device irrespective of the time already set, the off command signal may be micro-controlled through the off input circuit 4. To the computer 1. This off command signal is a low level signal, and the alarm driver 5, the melody output circuit 6, the
이상의 과정을 통해서 알람기능 및 전원선(PWL1~PWL3)의 제어기능이 실시되는바, 이후 본 발명은 통상적인 시간표시기능을 디스플레이(8)상에 행한다. 디스플레이(8)에는 오전, 오후표시와 알람표시, 온-오프 명령표시, 전원선(PWL1~PWL3)의 정상연결여부표시등이 나타나는바, 이러한 신호는 마이크로 컴퓨터(1)의 제어출력이 포트(B0~B4)(C0~C7)로 부터 출력됨에 따라 표시되는 것이다. 상기한 바와 같이, 본 발명은 범용의 마이크로 컴퓨터를 이용하여 복수의 알람기능 및 전원선 제어기능을 실시할 수 있으므로 여러가지의 전원기기를 사용하는 가정에서 각 기기를 다양하게 제어하여 생활의 편의를 도모할 수 있고, 독립적인 제어수단의 설치방식에 비하여 공간점유율과 전력소모를 줄일 수 있는 동시에, 모든 제어를 통괄적으로 행할 수 있는 등의 장점을 가지고 있다.Through the above process, the alarm function and the control function of the power lines PWL 1 to PWL 3 are implemented. The present invention then performs a conventional time display function on the
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019840007532A KR880000501B1 (en) | 1984-11-30 | 1984-11-30 | Power controller for multi-function |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019840007532A KR880000501B1 (en) | 1984-11-30 | 1984-11-30 | Power controller for multi-function |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860004342A KR860004342A (en) | 1986-06-20 |
KR880000501B1 true KR880000501B1 (en) | 1988-04-08 |
Family
ID=19236422
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840007532A KR880000501B1 (en) | 1984-11-30 | 1984-11-30 | Power controller for multi-function |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR880000501B1 (en) |
-
1984
- 1984-11-30 KR KR1019840007532A patent/KR880000501B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR860004342A (en) | 1986-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890013956A (en) | Cooker | |
KR930017264A (en) | Electronics | |
ES8706974A1 (en) | Touch control arrangement for an electrical appliance | |
US5495636A (en) | Vacuum cleaner with independently operating on/off switches on the handle and the motor housing | |
KR880000501B1 (en) | Power controller for multi-function | |
US5787293A (en) | Computer incorporating a power supply control system therein | |
JPH0632053B2 (en) | Integrated circuit device | |
EP0464393A3 (en) | Signal processor | |
KR930005759B1 (en) | Time controllable electronic range using timer | |
JPS55123257A (en) | Time-division multiple remote controller | |
KR950004603B1 (en) | Quick-on method of electronic range | |
KR920000700Y1 (en) | Multifunction key input control circuit | |
JPH0141080Y2 (en) | ||
KR930011808B1 (en) | Relay circuit of microwave oven | |
KR890002090B1 (en) | Cooking control apparatus for microwave range | |
KR890000890B1 (en) | Timer of time control equipment | |
KR940008246A (en) | Time switch and control method | |
JPS6074295A (en) | Power saving illumination controller | |
KR890012507A (en) | Microwave Oven Controller with Automatic Control Circuit of External Power and Control Method | |
JPH0595630A (en) | Power supply | |
KR890011340A (en) | Home appliance automatic control circuit and method | |
JP2003087869A (en) | Remote control system | |
JPS5735495A (en) | Remote load controller | |
KR19990049561A (en) | Automatic power control device using pager technology | |
JPH0666669B2 (en) | Power switch circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030328 Year of fee payment: 16 |
|
LAPS | Lapse due to unpaid annual fee |