KR860000313B1 - A broadcasting system - Google Patents

A broadcasting system Download PDF

Info

Publication number
KR860000313B1
KR860000313B1 KR1019840003392A KR840003392A KR860000313B1 KR 860000313 B1 KR860000313 B1 KR 860000313B1 KR 1019840003392 A KR1019840003392 A KR 1019840003392A KR 840003392 A KR840003392 A KR 840003392A KR 860000313 B1 KR860000313 B1 KR 860000313B1
Authority
KR
South Korea
Prior art keywords
output
signal
circuit
switch
switching
Prior art date
Application number
KR1019840003392A
Other languages
Korean (ko)
Other versions
KR860000784A (en
Inventor
이윤기
Original Assignee
주식회사 금 성 사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금 성 사, 허신구 filed Critical 주식회사 금 성 사
Priority to KR1019840003392A priority Critical patent/KR860000313B1/en
Publication of KR860000784A publication Critical patent/KR860000784A/en
Application granted granted Critical
Publication of KR860000313B1 publication Critical patent/KR860000313B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04SSTEREOPHONIC SYSTEMS 
    • H04S5/00Pseudo-stereo systems, e.g. in which additional channel signals are derived from monophonic signals by means of phase shifting, time delay or reverberation 

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Television Receiver Circuits (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

Receiving broadcasting signals with bi-linguistic information requires a capability for selecting a separated signal, from conventional stereo signals. The mode of the receiver circuit is selected sequentially by remote control; in sequence from mono mode, stereo mode, bi-linguistic primary mode, and bi-linguistic secondary mode. The mode may be selected by two switches; the first(SW1) for selection of mono/stereo and the second (SW2) for selection of primary/secondary signals in bi-linguistic mode.

Description

음성다중 방송신호 선택회로Voice Multiple Broadcasting Signal Selection Circuit

첨부된 도면은 본 발명의 음성 다중 방송신호 선택회로도.The accompanying drawings are voice multicast signal selection circuit diagram of the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

A : L+R 주신호 검파 출력회로 B : L-R부신호 검파 출력회로A: L + R main signal detection output circuit B: L-R sub signal detection output circuit

C : 파일롯트신호 검파 출력회로 D : 파일롯트 신호 판별회로C: Pilot signal detection output circuit D: Pilot signal discrimination circuit

E : 원격조정 펄스 수신회로 F : 우출력회로E: Remote control pulse receiving circuit F: Right output circuit

G : 좌 출력회로 H : 전원(B+)공급회로 R1-R33: 저항G: Left output circuit H: Power (B + ) supply circuit R 1- R 33 : Resistance

VR1: 가변저항 C1-C8: 다이오드VR 1 : Variable resistor C 1 -C 8 : Diode

IC1, IC2: 스위칭집적소자 LED1, LED2: 발광다이오드IC 1 , IC 2 : switching integrated device LED 1 , LED 2 : light emitting diode

FF1, FF2: 플립플롭FF 1 , FF 2 : flip-flop

본 발명은 음성다중 방송에 대한 신호 선택회로에 관한 것으로, 특히 음성방송을 스테레오로 할 경우에는 스테레오/모노 절활스위치로써 스테레오 또는 모노로 수신 절환이 가능하도록 하고, 이개국어 방성을할 경우에는 주/부절환스위치에 의해서 처음 상태에서는 주신호가 양쪽스피커로 출력되고, 주/부 절환스위치를 누르면 부신회마 양쪽스피커로 출력되며, 다시 주/부 절환스위치를 누르면 좌측스피커에는 주신호가 출력되고 우측 스피커에는 부신호가 출력되면, 또한 원격 조정으로도 상기의 조정을 가능하도록 한 음성다중 방송 신호 선택회로에 관한 것이다.The present invention relates to a signal selection circuit for voice multiple broadcasting. In particular, when the voice broadcasting is stereo, the reception switch can be performed in stereo or mono with a stereo / mono reactivation switch, and in case of bilingual soundproofing, In the initial state by the sub-switch, the main signal is output to both speakers, and when the main / sub switch is pressed, it is output to both speakers of the adrenal gland, and when the main / sub switch is pressed again, the main signal is output to the left speaker and When the signal is output, the present invention also relates to a voice multiple broadcast signal selection circuit which enables the above adjustment by remote control.

종래의 음성다중 방송에 대한 신호 선택회로에 있어서는 스테레오 방송시에 스테레오/모노 절환스위치에 의해 스테레오 또는 모노는 수신절환이 가능하였지만, 이개국어 방송시에는 이를 필요에 따라 선택하여 수신할 수 없으므로 사용하기에 대단히 불편하였다.In the conventional signal selection circuit for voice multiple broadcasting, the stereo / mono switch can be switched by the stereo / mono switching switch during stereo broadcasting. It was very inconvenient to.

본 발명은 이러한 점을 감안하여 발명한 것으로 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention has been invented in view of the foregoing and will be described in detail with reference to the accompanying drawings.

L+R 주신호 검카 출력회로(A)의 출력측은 스위칭접적소자(IC1)의 입력단자(3)에 접속하고, 또한 저항(R1(R2을 통해서는 스위칭 집적소자(IC1의 입력단자(2)에 접속하며, 저항(R1),(R2)의 접속점은 연산증폭기(OP1)의 반전 입력단자(-)에 접속하고, L-R 부신호검파 출력회로(B)이 출력측은 스위칭 집적소자(IC1)의 입력단자(1)와, 연산증폭기(OP2)의 반전입역단자(-)에 접속된 저항(R11)에 접속하고, 스위칭 집적소자(IC1)의 입력단자(4)는 콘덴서(C1)와 가변저항(VR1)을 통해 연산증폭기(OP2)의 비반전 입력단자(+)에 접속한다. 또한 전원공급회로(H)의 출력측은 저항(R3)을 통해서는 연산증폭기(OP2)의 비반전입력단자(+)에 접속된 저항(R5) 및 저항(R4), 콘첸서(C2)에 접속하고, 저항(R6)을 통해서는 연산증폭기(OP1)의 비반전입력단자(+)에 접속된 저항(R8)과, 스위칭 집적소자(IC1)의 입력단자(7)에 접속된 콘덴서(C3) 및 저항(R7)에 접속한다. 파일롯트신호 검파 출력회로(C)의 출력측은 파일롯트 신호 판별회로(D)의 입력단자(I1)에 접속하여 그의 출력단자(O1)를 스테레오/모노 절환스위치(SW1)의 고정접점(a1)에 접속하고, 그의 출력단자(O2)를 주/부 절환스위치(SW2)의 고정접점(b3)에 접속함과 아울러 저항(R16)을 통해 트랜지스터(Q1)의 베이스에 접속하고, 또한 그의 출력단자(O3)는 저항(R33)을 통해 스테레오/모노 절환스위치(SW1)의 고정접점(a3) 및 스위칭 접적소자(IC1)의 입력단자(5), (6), (12), (13)에 접속한다. 또한전원공급회로(H)의 출력측은 스위칭 집적소자(IC1),(IC2)의 입력단자(14)(14) 및 플립플롭(FF1), (FF2)의 입력단자(K), (K)에 공통 접속함과 아울러 저항(R14) 및 발광다이오드(LED1)를 통해서는 스테레오/모노절환스위치(SW1)의 고정접점(a2)에 접속하고 저항(R15) 및 발광다이오드(LED2)을 통해서는 트랜지스터(Q1)의 콜렉터에 접속한다. 또한 그 전원 공급회로(H)의 출력측은 저항(R25)을 통해서는 트랜지스터(Q3)의 콜렉터 및 플립플롭(FF1), (FF2)의 입력단자(CK), (CK)에 접속하고 저항(R26)을 통해서는 트랜지스터(Q3)의 베이스 및 트랜지스터(Q2)의 콜렉터에 접속하여 그 트랜지스터(Q2)의 베이스를 주/부 절환스위치(SW2)의 고정접점(b2), (b4)측 및 원격조정 펄스수신회로(E), 저항(R23), 콘덴서(C6)에 접속한다. 또한, 연산증폭기(OP1)의 출력측은 저항(R10)을 통해 콘덴서(C4) 및 스위칭 접적소자(IC1)의 입력단자(9), 스위칭 집적소자(IC2)의 입력단자(1)에 접속하고, 연산증폭기(OP2)의 출력측은 저항(R13)을 통해 콘덴서(C5)및 스위칭 접적소자(IC1)의 입력단자(11), 스위칭 집적소자(IC2)의 입력단자(10)에 접속하며, 그 스위칭집전소자(IC1)의 입력단자(11), 스위칭 집적소자(IC2)의 입력단자(10)에 접속하며, 그 스위칭집전소자(IC1)의 입력단자(8)는 스위칭 집적소자(IC2)의 입력단자(2), (3) 및 저항(R32), 상기 전원공금회로(H)의 출력측에 접속된 저항(R30)에 접속한 후 저항(R31) 및 콘데서(C8)를 통하여 좌출력호로(G)에 접속하고, 스위칭 집적소자(IC1)의 입력단자(10)는 스위칭 집적소자(IC2)의 입력단자(4)(11) 및 저항(R29), 상기 전원공급회로(H)의 출력측에 접속된 저항(R27)에 접속한 후 저항(R28) 및 콘덴서(C7)를 통하여 우출력회로(F)에 접속한다. 또한, 저항(R17), (R15)을 통해 전원공급회로(H)의 출력측에 접속된 다이오드(D3)는 플립플롭(FF1)의 출력단자(Q)에 직열 접속된 저항(R18) 및 다이오드(D1)와, 플립플롭(FF1)의 출력단자(Q)에 접속된 저항(R21)과 함께 스위칭 집적소자(IC2)의 입려단자(5)에 접속한 후 그 접속점을 다이오드(D2)를 통해 스테레오/모노 절환스위치(SW1)의 고정접점(a2)에 접속하고, 저항(R17), (R15)을 통해전원 공급회로(H)의 출력측에 접속된 다이오드(D4)는 플립플롭(FF2)의 출력돤단자

Figure kpo00001
에 접속된 저항(R20)과 함께 스위칭 집적소자(IC2)의 입력단자(13)에 접속한 후 그 접속점을 다이오드(D5)르 통해 스테레오/모노 절환스위치(SW1)의 고정접점(a2)에 접속하며, 또한 플립플롭(FF1)의 출력단자(Q)는 플립플롭(FF2)의 입력단자(J)에 접속하고 플립플롭(FF1)의 출력단자
Figure kpo00002
는 저항(R19)을 통해 스위칭 집적소자(IC2)의 입력단자(12)에 접속함과 아울러 그 접속접을 다이오드(D6)를 통해 파이일롯트 신호 판별회로(D)의 출력단자(O2)에 접속하며, 플립플롭(FF2)의 출력단자
Figure kpo00003
는 플립플롭(FF1)의 입력단자(J)에 접속하고, 스테레오/모노 절환스위치(SW1)의 고정접점(a4) 및 주/부 절환스위치(SW2)의 고정접점(b1)는 접점시켜 구성한다.The output side of the L + R main signal geomka output circuit (A) is connected to the input terminal 3 of the switching indirectly element (IC 1), and further resistance (R 1 (R 2 is a switching integrated devices (input of the IC 1 via the The terminals of the resistors (R 1 ) and (R 2 ) are connected to the inverting input terminal (-) of the operational amplifier (OP 1 ), and the LR subsignal detection output circuit (B) It is connected to the input terminal 1 of the switching integrated device IC 1 and the resistor R 11 connected to the inverting input / output terminal (−) of the operational amplifier OP 2 , and the input terminal of the switching integrated device IC 1 . (4) is connected to the non-inverting input terminal (+) of the operational amplifier OP 2 through the capacitor C 1 and the variable resistor VR 1. The output side of the power supply circuit H is connected to the resistor R 3. ) Is connected to the resistor (R 5 ) and resistor (R 4 ) and capacitor (C 2 ) connected to the non-inverting input terminal (+) of the operational amplifier (OP 2 ), and through the resistor (R 6 ). is a resistor (R 8) connected to the non-inverting input terminal (+) of the operational amplifier (OP 1) Are connected to a capacitor (C 3) and a resistor (R 7) connected to the input terminal 7 of the switching integrated devices (IC 1). The output side of the pilot signal detection output circuit (C) is a pilot signal discriminator ( D) is connected to the input terminal I 1 , and its output terminal O 1 is connected to the fixed contact a 1 of the stereo / mono switching switch SW 1 , and its output terminal O 2 is connected to the main / It is connected to the fixed contact point b 3 of the sub-switch switch SW 2 , and is connected to the base of the transistor Q 1 through a resistor R 16 , and its output terminal O 3 is connected to a resistor R 33. ) Is connected to the fixed contacts a 3 of the stereo / mono switching switch SW 1 and to the input terminals 5, 6, 12, and 13 of the switching integrated circuit IC 1 . The output side of the power supply circuit H includes the input terminals 14 and 14 of the switching integrated devices IC 1 and IC 2 , and the input terminals K of the flip-flops FF 1 and FF 2 , and ( commonly connected to K) as well as also with a resistance (R 14) and a light emitting diode (LED 1) Not be connected to the collector of the stereo / monaural change-over switch (SW 1) connected to a fixed contact (a 2) and a resistance (R 15) and the light emitting diode is a transistor (Q 1) through (LED 2) of the. The output side of the power supply circuit H is connected to the collector of the transistor Q 3 and the input terminals CK and CK of the flip-flops FF 1 and FF 2 via a resistor R 25 . and resistance fixed contacts of the transistors (Q 3) base, and a transistor (Q 2) main / sub switching switch (SW 2) connected to the collector to the base of the transistor (Q 2) of the via (R 26) (b 2 ), (b 4 ) and the remote control pulse receiving circuit (E), resistor (R 23 ), and capacitor (C 6 ). In addition, the output side of the operational amplifier OP 1 is an input terminal 9 of the capacitor C 4 and the switching integrated device IC 1 , and an input terminal 1 of the switching integrated device IC 2 through the resistor R 10 . ), And the output side of the operational amplifier OP 2 is connected via the resistor R 13 to the input terminal 11 of the capacitor C 5 and the switching integrated device IC 1 and the input of the switching integrated device IC 2 . It is connected to the terminal 10, and is connected to the input terminal 11 of the switching current collector (IC 1 ), the input terminal 10 of the switching integrated device (IC 2 ), the input of the switching current collector (IC 1 ) The terminal 8 is connected to the input terminals (2), (3) and the resistor (R 32 ) of the switching integrated device (IC 2 ), and the resistor (R 30 ) connected to the output side of the power supply circuit (H). resistance (R 31) and the input terminal 4 of the input terminal 10 has a switching integrated devices (IC 2) of kondeseo connected to the arc (G) L output and switching integrated devices via the (C 8) (IC 1) 11 and the resistance (R 29), in contact with the output side of the power supply circuit (H) Then connected to the resistance (R 27) via a resistor (R 28) and capacitor (C 7) is connected to the right output circuit (F). The diode D 3 connected to the output side of the power supply circuit H through the resistors R 17 and R 15 is a resistor R connected in series with the output terminal Q of the flip-flop FF 1 . 18 ) and the diode D 1 and the resistor R 21 connected to the output terminal Q of the flip-flop FF 1 , and then connected to the input terminal 5 of the switching integrated device IC 2 . Connect the connection point to the fixed contact (a 2 ) of the stereo / mono switching switch (SW 1 ) through the diode (D 2 ), and to the output side of the power supply circuit (H) through the resistors (R 17 ) and (R 15 ). Connected diode (D 4 ) is output terminal of flip-flop (FF 2 )
Figure kpo00001
After connecting to the input terminal 13 of the switching integrated device (IC 2 ) with a resistor (R 20 ) connected to the fixed point of the stereo / mono switching switch (SW 1 ) through the diode (D 5 ) connected to a 2), and also an output terminal (Q) of the flip-flop (FF 1) is connected to an input terminal (J) of the flip-flop (FF 2) and the output of the flip-flop (FF 1) terminal
Figure kpo00002
Is connected to the input terminal 12 of the switching integrated device IC 2 through the resistor R 19 , and the contact thereof is connected to the output terminal O of the pilot signal discrimination circuit D through the diode D 6 . 2 ), output terminal of flip-flop (FF 2 )
Figure kpo00003
Is connected to the input terminal J of the flip-flop (FF 1 ), and the fixed contact (a 4 ) of the stereo / mono switching switch (SW 1 ) and the fixed contact (b 1 ) of the main / sub switching switch (SW 2 ). Is made by contacting.

여기서, L+R 주신호 검파 출력회로(A)는 스테레오 방송시에 L+R 신호가 검파되어 출력되고, 이개국어 방송시에 주신호가 검파되어 출력되며, L-R 부신호 검파 출력회로(B)는 스테레오 방송시에 L+R 신호가 검파되어 출력되고, 이개국어 방송시에 부신호가 검파되어 출력되며, 파일롯트 신호검파 출력회로(C)는 스테레오 방송시에 스체레오 파일롯트 신호가 검파되어 출력되고, 이개국어 방송시에 이개국어 파일롯트 신호가 검파되어 출력되며, 파일롯트 신호 판별회로(D)는 입력단자(I1)에 스테레오 파일Here, the L + R main signal detection output circuit (A) detects and outputs the L + R signal in stereo broadcasting, and outputs the main signal in the foreign broadcasting, and outputs the LR subsignal detection output circuit (B). The L + R signal is detected and output during stereo broadcasting, and the sub-signal is detected and output during bilingual broadcasting, and the pilot signal detection output circuit (C) detects and outputs the Schereo pilot signal during stereo broadcasting. The bilingual pilot signal is detected and output at the time of bilingual broadcasting, and the pilot signal discrimination circuit (D) is a stereo file at the input terminal (I 1 ).

또한, 스위칭 집적소자(IC1)는 그의 입력단자(13), (5), (6), (12)에 고전위 신호가 입력될 때 그의 스위치(S1), (S2), (S3), (S4)가 접속되어 그의 입력단자(1)과 (2), (3)과 (4), (8)과 (9), (10)과 (11)이 서로 접속되고, 스위칭 집적소자(IC2)는 그의 집력단자(13), (5), (12)에 고전위 신호가 입력된 때 그의 스위치(S1), (S2), (S3)가 접속되어 그의 입력단자(1)과 (2), (3)과 (4), (10)과 (11)이 서로 접속된다. 또한 스테레오/모노 절환스위치(SW1)는 스테레오 모드로 절환하면, 그의 스테레오 고정덥점(a1), (a2)에 접속된 상태를 유지하고, 모노 모드로 절환하면 그의 모노 고정접점(a3), (a4)에 접속된 상태를 유지하는 스위치이며, 주/부 절환스위치(SW2)는 평상시에는 그의 고정접점(b1), (b2)에 접속된 상태를 유지하다가 주/부 절환스위치(SW2)를 누르는 동안만 그의 고정접점(b2), (b3)에 접속되는 스위치이다.In addition, the switching integrated circuit IC 1 has its switches S 1 , S 2 , and S when a high potential signal is input to its input terminals 13, 5, 6, and 12. 3 ), (S 4 ) are connected so that its input terminals (1) and (2), (3) and (4), (8) and (9), (10) and (11) are connected to each other, and switching The integrated device IC 2 has its switches S 1 , S 2 , S 3 connected to its input terminals 13, 5, 12 when its high potential signal is input. The terminals 1 and 2, 3 and 4, 10 and 11 are connected to each other. Also, when the stereo / mono switching switch SW 1 is switched to the stereo mode, it remains connected to its stereo fixed buckles (a 1 ) and (a 2 ), and when it is switched to the mono mode, its mono fixed contact point (a 3). ), (a 4 ) is a switch that maintains the state connected to the main / sub-switch switch (SW 2 ) is normally connected to its fixed contacts (b 1 ), (b 2 ) and then maintained The switch is connected to its fixed contacts b 2 and (b 3 ) only while the switching switch SW 2 is pressed.

이와 같이 구성된 본 발명의 작용효과를 전원 공급회로(H)에서 전원(B+)이 공급된 상태에서, 1)모노방송시, 2) 스테레오 방송시, 3) 이개국어 방송시로 구분하여 설명하면 다음과 같다.When the effects of the present invention configured as described above are divided into 1) mono broadcasting, 2) stereo broadcasting, and 3) bilingual broadcasting in a state in which power (B + ) is supplied from the power supply circuit (H). As follows.

1)모노 방송시1) At the time of mono broadcasting

모노 방송시에는 상기의 설명에서와 같이 파일롯트 신호 판별회로(D)의 출력단자(O1)에만 고전위 신호가 출력되므로 스테레오/모노 절환스위치(SW1)의 절환에 관계없이 스위칭 집적소자(IC1)의 입력단자(13), (5), (6), (12)에는 저전위 신호가 인가되어 그의 스위치(S1), (S2), (S3), (S4)가 개방된다. 따라서 L-R 부신호 검파 출력회로(B)의 출력신호는 스위칭 접적소자(S1)의 개발에 의해 연산증폭기(OP1)의 반전입력단자(-)에 인가되는 것이 차단되고 (사실은 이때 모노 방송시이므로 L-R 및 부신호가 없다). 그러나, 이때 L+R 주신호 검파출력회로(A)에서 출력된 주신호는 저항(R1)을 통해 연산증폭기(OP1)의 반전입력 단자에 인가되고, 또한 그의 비반전 입력단자(+)에는 전원공급회로(H)에서 출력된 전원(B+)이 저항(R6), (R8)을 통해 인가되고 있으므로 그의 출력측에는 입력신호가 그대로 출력되어 스위칭 집적소자(IC1)의 입력단자(9) 및 스위칭 집적소자(IC2)의 입력단자(1)에 인가된다. 그러나 이때 스위칭 집적소자(IC1)의 스위치(S3)는 개방된 상태이느로 연산증폭기 (OP1)의 출력신호가 그의 입력단자(8)로 출력되는 것이 차단된다. 또한 이때 L+R 주신호 검파 출력회로(A)에서 출력된 주신호는 스위칭 집적소자(IC1)의 스위치(S2)에 의해연산증폭기(OP2)의 비반전 입력단자(+)에 인가되는 것이 차단된 산태에서 전원공급회로(H)에서 출력된 전원(B+)만이 저항(R3), (R5)을 통해 연산증폭기(OP2)의 비반전 입력단자(+)에 인가되어 그의 출력측에 출력된다.In the case of mono broadcasting, as shown in the above description, since the high potential signal is output only to the output terminal O 1 of the pilot signal discrimination circuit D, the switching integrated device regardless of the switching of the stereo / mono switching switch SW 1 ( The low potential signal is applied to the input terminals 13, 5, 6, and 12 of the IC 1 ) so that the switches S 1 , S 2 , S 3 , and S 4 are Open. Therefore, the output signal of the LR sub-signal detection output circuit B is blocked from being applied to the inverting input terminal (-) of the operational amplifier OP 1 by the development of the switching integrated element S 1 (in fact, the mono broadcast Hour, so there is no LR and no subsignal). However, at this time, the main signal output from the L + R main signal detection output circuit A is applied to the inverting input terminal of the operational amplifier OP 1 through the resistor R 1 , and its non-inverting input terminal (+). Since the power (B + ) output from the power supply circuit (H) is applied through the resistors (R 6 ) and (R 8 ), the input signal is output on its output side as it is, so that the input terminal of the switching integrated device (IC 1 ). (9) and to the input terminal 1 of the switching integrated device IC 2 . However, at this time, since the switch S 3 of the switching integrated device IC 1 is open, the output signal of the operational amplifier OP 1 is blocked from being output to its input terminal 8. In addition, the main signal output from the L + R main signal detection output circuit A is applied to the non-inverting input terminal (+) of the operational amplifier OP 2 by the switch S 2 of the switching integrated device IC 1 . In the state of being blocked, only the power (B + ) output from the power supply circuit (H) is applied to the non-inverting input terminal (+) of the operational amplifier (OP 2 ) through the resistors (R 3 ) and (R 5 ). It is output to the output side.

또한, 이때 파일론트 신호 판별회로(D)의 출력단자(O2)에는 저전위 신호가 출력되므로 주/부 절환스위치(SW2)을 눌러도 트랜지스터(Q2)의 베이스에는 저전위 신호가 인가되어 오프된 상태를 유지하게 되고 이에따라 전원공급회로(H)에서 출력된 전원(B+)은 저항(R26)을 통해 트랜지스터(Q3)의 베이스에 인가되어 트랜지스터(Q3)가 온되므로 그의 콜렉터 측에는 저전위 신호가 출력된다. 이 저전위 신호는 플립플롭(FF1), (FF2)In addition, since a low potential signal is output to the output terminal O 2 of the pilot signal discrimination circuit D, a low potential signal is applied to the base of the transistor Q 2 even when the main / minor switch SW 2 is pressed. and to maintain the off-state yiettara power supply circuit of the power (B +) output from the (H) is applied to the base of the transistor (Q 3) via a resistor (R 26), so the transistor (Q 3) on its collector, The low potential signal is output to the side. This low potential signal is flip-flop (FF 1 ), (FF 2 )

그런데, 파일롯트 신호 판별회로(D)의 출력단(O2)는 상기와 같이 저전위 신호가출력되어 다이오드(D6)가 순방향 상태로 되므로 스위칭 집적소자(IC2)의 입력단자(12)에 저전위 신회가 인가되어 그의 스위치(S3)가 개방되고, 이에 따라 상기와 같이 연산증폭기(OP2)에서 출력된 불필요한 신호는 차단된다. 또한 파일롯트 신호 판별회로(D)의 출력단자(O2)에서 출력된 저전위 신호는 트랜지스터(Q1)를 오프시키므로 이개국어 방송표시용 발광다이오However, the output terminal O 2 of the pilot signal discrimination circuit D has a low potential signal output as described above, so that the diode D 6 is in a forward state, so that the output terminal O 2 of the pilot signal discriminating circuit D is connected to the input terminal 12 of the switching integrated device IC 2 . The low electric potential is applied and its switch S 3 is opened, thereby preventing unnecessary signals output from the operational amplifier OP 2 as described above. In addition, the low-potential signal output from the output terminal O 2 of the pilot signal discrimination circuit D turns off the transistor Q 1 so that the LED display for the foreign language broadcasting is provided.

2)스테레오 방송시2) At the time of stereo broadcasting

스테레오 방송시에는 상기에서와 같이 파일롯트 신호 판별회로(D)의 출력단자(O3)에만 고전위 신호가 출력된다. 이때 스테레오/모노 절환스위치(SW1)가 그의 스태레오 고정접점(a1),(a2)에 접속된 스테레오모드 상태에서는 상기의 출력단자(O3)에서 출력된 고전위신호는 저항(R33)을 통해 스위칭 접적소자(IC1)의 입력단자(5), (6), (12,), (13)에 입가되므로 그의 스위치(S1), (S2), (S3), (S4)가 접속된다. 그런데 스테레오 방송시에는 L+R 주신호 검파 출력회로(A)에서는 L+R 신호가 출력되고, L+R 부신호 검파출력회로(B)에서는 L-R 신호가 나온다. 따라서 L+R 신호는 저항(R1)을 통하고 L-R 신호는 스위치(S1)및 저항(R2)을 통해 연산증폭기(OP1)의 반전 입력단자(-)에 함께 인가되므로 R신호는 상쇄되어 연산증폭기(OP1)의 반전입력단자(-)에는 L신호만이 입력되고, 이에 따라 연산증폭기(OP1)의 출력단자에는 L신호만이 출력된다. 또한 L+R 신호는 저항(R11)을 통하여 연산증폭기(OP2)의 반전입력단자(-)에 인가 되고, L+R 신호는 스위치(S2) 및 콘데서(C1)가 변저항(VR1)을 통해 연산증폭기(OP2)의 비반전입력단자(-)에 인가되므로 그의 출력에는 L신호가 상쇄되어, R신호만이 출력된다. 그리고, 이때 상기와 같의 파일롯트 신호 판변회로(D)의 출력단자(O1)에는 저전위 신호가 출력되므로 전원(B+)은 저항(R14) 및 스테레오 표시용 발광다이오드(LED1), 스테레오/모노 절환스위치(SW1)의 고정접점(a2), (a1)을 통해 그출력단자(O1)로 흐르게 되고, 이에 따라 스테레오 표시용 발광다이오드(LED1)는 접등되어 스테레오 상태이을 표시하게 되고, 또한 이때 저항(R15), (R17)를 통한 저원(B+)은 다이오드(D3), (D4)를 각기 통해 스위칭 집적소자(IC2)의 입력단자(5), (13)에 인가되나, 이때 상기와 같이 파일롯트 신호 판별회로(D)의 출력단자(O1)에 저전위 신호가 출력되고 있으므로 다이오드(D3), (D4)를 각기 통한 전원(B+)은 다이오드(D2), (D5)를 각기 다시 통해 그 출력단자(O1)로 흐르게 되고, 결국 스위칭 집적소자(IC2)의 입력단자(13), (5)에는 저전위 신호가 인가되어 그의 스위치(S1), (S2)가 개방된다.In stereo broadcasting, a high potential signal is output only to the output terminal O 3 of the pilot signal discrimination circuit D as described above. At this time, when the stereo / mono switching switch SW 1 is connected to its stereo fixed contacts a 1 and a 2 , the high potential signal output from the output terminal O 3 is a resistor R. 33 ) is input to the input terminals (5), (6), (12,), (13) of the switching integrated circuit (IC 1 ), so that the switches (S 1 ), (S 2 ), (S 3 ), (S 4 ) is connected. In stereo broadcasting, the L + R main signal detection output circuit A outputs the L + R signal, and the L + R subsignal detection output circuit B outputs the LR signal. Therefore, the L + R signal is applied to the inverting input terminal (-) of the operational amplifier OP 1 through the switch (R 1 ) and the LR signal through the switch (S 1 ) and the resistor (R 2 ). is offset by the operational amplifier inverting input terminal of the (OP 1) (-), only the L signal is input, whereby the output terminal of the operational amplifier (OP 1) is output to only the L signal. In addition, the L + R signal is applied to the inverting input terminal (-) of the operational amplifier OP 2 through the resistor R 11. The L + R signal is a switch (S 2 ) and the capacitor (C 1 ). VR 1 ) is applied to the non-inverting input terminal (−) of the operational amplifier OP 2 , so that the L signal is canceled at its output, so that only the R signal is output. In this case, since a low potential signal is output to the output terminal O 1 of the pilot signal decision circuit D as described above, the power supply B + is a resistor R 14 and a light emitting diode LED 1 for stereo display. , Through the fixed contacts (a 2 ) and (a 1 ) of the stereo / mono selector switch (SW 1 ) to the output terminal (O 1 ). Accordingly, the light emitting diode (LED 1 ) for stereo display is connected to the stereo. The power source (B + ) through the resistors (R 15 ) and (R 17 ) is the input terminal (IC 2 ) of the switching integrated device (IC 2 ) through the diodes (D 3 ) and (D 4 ), respectively. 5), (13), but at this time, as the low potential signal is output to the output terminal (O 1 ) of the pilot signal determination circuit (D) as described above through the diode (D 3 ), (D 4 ) through power source (B +) is a diode (D 2), (D 5) and the output terminal flows in (O 1), after all the input terminal 13 of the integrated switching element (IC 2) through the respective back (5) Is applied with the low potential signal is opened his switch (S 1), (S 2 ).

또한 이때 파일롯트 신호 판별회로(D)의 출력단자(O2)에도 저전위 신호가 출력되고 있으므로 상기와 같은 방식으로 트랜지스터(Q1)는 오프되어 이개국어 방송표시용 발광 다이오드(LED2)는 소등된 상태를 유지하게 되고, 스위칭 집적소자(IC2)의 입력단자(12)에 저전위 신호가 인가되어 그의 스위치(S3)가 개방된다. 따라서 연산증폭기(OP1)에서 출력된 L신호는 저항(R10) 및 스위칭 집적소자(IC1)의 스위치(S3), 저항(R31), 콘덴서(C8)를 통해 좌출력회로(G)에 인가되므로 좌스피커에서는 L신호만이 출력되고, 연산증폭기(OP2)에서 출력된 R신호는 저항(R13) 및 스위칭 집적소자(IC1)의 스위치(S4), 저항(S28), 콘덴서(C7)를 통해 우출력회로(F)에 인가되므로 우스피커에서는 R신호만이 출력된다. 따라서 좌, 우 스피커에서는 스테레오음을 들을 수가 있는 것이다.At this time, since the low potential signal is also output to the output terminal O 2 of the pilot signal discrimination circuit D, the transistor Q 1 is turned off in the same manner as described above, so that the LED display 2 for the international broadcasting display is The light is turned off, and a low potential signal is applied to the input terminal 12 of the switching integrated device IC 2 to open the switch S 3 . Therefore, the left output circuit via a switch (S 3), a resistance (R 31), a capacitor (C 8) of the L signal output from the operational amplifier (OP 1) has a resistance (R 10) and a switching integrated devices (IC 1) ( G) is so left speaker, only the L signal is being output, the operational amplifier (switch (S 4) of the R signal output from the OP 2) has a resistance (R 13) and a switching integrated devices (IC 1), against the (S 28 ), the R signal is output from the loudspeaker because it is applied to the right output circuit F through the capacitor C 7 . Therefore, the left and right speakers can hear stereo sound.

그러나, 스테레오/모노 절환스위치(SW1)가 고정접점(a3), (a4)에 접속된 모노모드상태에서는 파이롯트신호 판별회로(D)의 출력단자(O3)에서 출력된 고전위 신호가 모노 고정접점(a3), (a4)을 통해 접지로 흐르게 되므로 스위칭 집적소자(IC1)의 스위치(S1), (S2), (S3), (S4)는 모두 개방된다. 따라서 L+R 주신호 검파 출력회로(A)에서 출력된 L+R 신호는 저항(R1)을 통해 연산증폭기(OP1)의반전입력단자(-)에만 인가되어 그의 출력측에 L+R 신호가 출력되고, L-R 부신호 검파출력회로(B)에서 출력된 L-R 신호는 저항(R)을 통해 연산증폭기(OP)의 반전입력단자(-)에만 인가되어 그의 출력측에 L-R 신호가 출력된다. 또한 이때 스테레오/모노 절환스위치(SW)는 모노 고정접점(a), (a)에 접속되어 있으므로 스테레오 표시용 발광다이오드(LED)는 오프되어 소등되고, 다이오드(D), (D)도 오프된다.However, in the mono mode in which the stereo / mono switching switch SW 1 is connected to the fixed contacts (a 3 ) and (a 4 ), the high potential signal output from the output terminal (O 3 ) of the pilot signal discrimination circuit (D). Flows to ground through the mono fixed contacts (a 3 ) and (a 4 ), so that the switches S 1 , S 2 , S 3 , and S 4 of the switching integrated circuit IC 1 are all open. do. Therefore, the L + R signal output from the L + R main signal detection output circuit A is applied only to the inverting input terminal (-) of the operational amplifier OP 1 through the resistor R 1 , so that the L + R signal is outputted to the output side thereof. The LR signal output from the LR sub-signal detection output circuit B is applied only to the inverting input terminal (−) of the operational amplifier OP through the resistor R, and the LR signal is output to the output side thereof. At this time, since the stereo / mono switching switch SW is connected to the mono fixed contacts a and a, the stereo display light emitting diode LED is turned off and turned off, and the diodes D and D are also turned off. .

따라서 상기에서와 같이 저항(R15), (R17)을 통한 저원(B+)은 다이오드(D3), (D4)를 각각 통해 스위칭 집적소자(IC2)의 입력단자(5), (13)에 인가되어 그의 스위치(S1), (S2)를 결속시키고, 또한 상기에서와 같이그의 스위치(S3)는 개방되어 있으므로 연산증폭기(OP2)에서 출력된 L-R 신호는 차단되고, 연산증폭기(OP1)에서 출력된 L+R 신호는 스위치 접적소자(IC2)의 스위치(S1)를 통해 좌출력회로(G)에 입력되고, 스위치(S1)를 통한 L+R 신호는 스위치(S2)를 통해 우출력회로(F)에 입력된다. 따라서, 좌, 우 스피커에서는 L+R 신호가 동일하게 출력되는 것이다. 또한 이때 주/부 절환스위치(SW2)를 눌러도 파이롯트 신호 판별회로(D)의 출력단자(O2)에는 저전위 신호가 출력되고 있으므로 상기에서와 같이 플립플롭(FF1), (FF2)은 동작되지 않는다.Therefore, as described above, the low power source B + through the resistors R 15 and R 17 is connected to the input terminal 5 of the switching integrated device IC 2 through the diodes D 3 and D 4 , respectively. Is applied to (13) to bind its switches (S 1 ), (S 2 ), and as above, its switch (S 3 ) is open, so the LR signal output from the operational amplifier (OP 2 ) is cut off. , The L + R signal output from the operational amplifier OP 1 is input to the left output circuit G through the switch S 1 of the switch integrated device IC 2 , and the L + R signal through the switch S 1 . The signal is input to the right output circuit F via the switch S 2 . Therefore, the L + R signals are output identically in the left and right speakers. In addition, since the low potential signal is output to the output terminal O 2 of the pilot signal discrimination circuit D even when the main / second switching switch SW 2 is pressed, the flip-flops FF 1 and FF 2 as described above. Does not work.

3) 이개국어 방송시3) When broadcasting in different languages

이개국어 방송시에는 파이롯트 신호 판별회로(D)의 출력단자(O1), (O2)에만 고전위 신호가 출력되므로 상기에서와 같이 스위칭 집적소자(IC1)의 스위치(S1), (S2), (S3), (S4)는 개방된 상태를 유지하고, 또한 이때 L+R 주신호 검파 출력회로(A)에서는 주신호가 출력되고, L-R 부신호 검파 출력회로(B)에서는 부신호가 출력되므로, 상기에서와 같이 주신호연 산증폭기(OP1)의 반전입력단자(-)에만 인가되어 그의 출력측에 출력되고, 부신호는 연산증폭기(OP2)의 반전 입력단자(-)에만 인가되어 그의 출력측에 출력된다.In a foreign language broadcasting, since the high potential signal is output only to the output terminals (O 1 ) and (O 2 ) of the pilot signal discrimination circuit (D), the switches (S 1 ) and (S 1 ) of the switching integrated device (IC 1 ) as described above. S 2 ), (S 3 ), (S 4 ) remain open, and at this time, the main signal is output from the L + R main signal detection output circuit (A), and the LR subsignal detection output circuit (B). Since the negative signal is output, it is applied only to the inverting input terminal (-) of the main signal operational amplifier OP 1 as described above and output to the output side thereof, and the subsignal is the inverting input terminal (-) of the operational amplifier OP 2 . Is applied to the output side only.

또한 파일롯트 신호 판별회로(D)의 출력단자(O2)에서 출력된 고전위 신호는 저항(R16)을 통해 트랜지스터(Q1)를 온시키르로 전원(B+)은 저항(R15) 및 이개국어 방송표시용 발광다이오드(LED2)를 통해 트랜지스터(Q1)로 흐르게 되고, 이에 다라 이개국어 방송표지용 발광 다이오드(LED2)가 점등되어 이개국어 방송상태임을 표시하게 됨과 동시에 다이오드(D), (D)의 애노드측에 저전위 신호가 인가되어 다이오드(D), (D)가 오프 상태로 되고, 또한 파일롯트 신호 판별회로(D)의 출력단자(O)에서 출력된 고전위신호는 다이오드(D)의 캐소드측에 인가되므로 그 다이오드(D)도 오프된다.In addition, the high potential signal output from the output terminal (O 2 ) of the pilot signal discrimination circuit (D) turns on the transistor (Q 1 ) through the resistor (R 16 ), so that the power source (B + ) is the resistor (R 15 ). And through the bilingual broadcasting display LED (LED 2 ) to the transistor (Q 1 ), accordingly, the bilingual broadcasting marking LED (LED 2 ) is turned on to indicate that the broadcasting is bilingual and the diode ( The low potential signal is applied to the anode side of D) and (D) to turn off the diodes D and D, and the high potential output from the output terminal O of the pilot signal discrimination circuit D. Since the signal is applied to the cathode side of the diode D, the diode D is also turned off.

또한 이때 스테레오/모노 절환스위치(SW1)가 그의 스테레오 고정접점(a1), (a2)에 접속되어 있는 상태에서도 상기와 같이 파일롯트 신호 판별회로(D)의 출력단자(O1)에서 출력된 고전위 신호가 스테레오 표시용 발광다이오드(LED1)의 캐소드에 인가되므로 그 발광 다이오드(LED1)는 소등된 상태를 유지되고, 또 그 고전위 신호는 다이오드(D2), (D5)의 캐소드에 인가되므로 다이오드(D2), (D5)도 오프된 상태를 유지한다. 따라서, 이대 스위칭 집적소자(IC2)는 플립플롭(FF1), (FF2)의 출단신호 제어를 받게 된다. 즉, 주/부절환스위치(SW2)를 누르지 않는 초기 상태에서는 상기 모노방송시의 설명에서와 같이 플립플롭(FF1), (FF2)이 전원을 공급한 후의 초기상태를 유지하여 플릅플롭(FF1)의 출력단자

Figure kpo00006
에는 고전위 신호및 저전위 신호가 각각 출력되고, 플립플롭(FF2)의 출력단자
Figure kpo00007
에는 저전위 신호 및 고전위 신호가 각각 출력되므로, 플립플롭(FF1)의 출력단자
Figure kpo00008
에서 출력된 저전위 신호는 저항(R19)을 통하여 스위칭집적소자(IC2)의 입차단자(12)에 인가되어 그의스위치(S3)를 개방시키고, 이에 따라 연산증폭기(OP2)에서 출력된 부신호가 차단된다. 도한 이때 상기와 같이 다이오드(D2), (D5)가 오프된 상태를 유지하므로 플리플롭(FF1)의 출력단자(Q)에서 출력된 고전위 신호는 저항(R18) 및 다이오드(D1)를 통해 스위칭 집적소자(IC2)의 입력단자(5)에 인가도어 그의 스위치(S2)를 접속시키고, 플립플롭(FF2)의 출력단자
Figure kpo00009
에서 출력된 고전위 신호는 저항(R20)을 통해 스위칭 집적소자(IC2)의 입력단자(13)에 인가되어 그의 스위치(S1)를 접속시킨다.At this time, even when the stereo / mono switching switch SW 1 is connected to its stereo fixed contacts a 1 and (a 2 ), the output terminal O 1 of the pilot signal discrimination circuit D is operated as described above. Since the output high potential signal is applied to the cathode of the light emitting diode (LED 1 ) for stereo display, the light emitting diode (LED 1 ) remains off, and the high potential signal is the diode (D 2 ), (D 5 Diodes (D 2 ) and (D 5 ) also remain off. Therefore, the dual switching integrated circuit IC 2 is subjected to the start signal control of the flip-flops FF 1 and FF 2 . That is, in the initial state in which the main / sub switching switch SW 2 is not pressed, the flip-flops FF 1 and FF 2 maintain the initial state after the power is supplied, as described in the above mono broadcasting. Output terminal of (FF 1 )
Figure kpo00006
The high potential signal and the low potential signal are respectively output to the output terminal of the flip-flop (FF 2 ).
Figure kpo00007
Since the low potential signal and the high potential signal are respectively output to the output terminal of the flip-flop (FF 1 )
Figure kpo00008
The low potential signal output from is applied to the input terminal 12 of the switching integrated circuit IC 2 through the resistor R 19 to open its switch S 3 , and thus output from the operational amplifier OP 2 . The negative signal is blocked. In this case, since the diodes D 2 and D 5 remain off as described above, the high potential signal output from the output terminal Q of the flip-flop FF 1 is a resistor R 18 and the diode D. 1 ) the switch S 2 of the application door is connected to the input terminal 5 of the switching integrated device IC 2 , and the output terminal of the flip-flop FF 2 is connected.
Figure kpo00009
The high potential signal output from is applied to the input terminal 13 of the switching integrated device IC 2 through the resistor R 20 to connect its switch S 1 .

이에 따라, 연산증폭기(OP)에서 출력된 주신호는 상기에서와 같이 스위칭 집적소자(IC)의 스위치(S), (S)를 통하여 좌 출력회로(G)와 우 출력회로(F)에 인가된다. 따라서, 좌·우스피커에서는 L+R주신호검파 출력회로(A)에서 출력된 주신호만 출력된다.Accordingly, the main signal output from the operational amplifier OP is applied to the left output circuit G and the right output circuit F through the switches S and S of the switching integrated circuit IC as described above. do. Therefore, in the left and right speakers, only the main signal output from the L + R main signal detection output circuit A is output.

이와 같은 상태에서 주/부 절환스위치(SW)를 눌렀다 놓으며, 그 주/부 절환스위치(SW)가 그의 고정접점(b), (b)에 접속되는 동안 파일롯트 신호판별회로(D)의 출력단자(O)에서 출력된 고전위 신호가 저항(R)을 통해 트랜지스터(Q)의 베이스에 인가되어 그를 은시키므로 그의 콜레터전위는 저전위상태로 떨어지고, 이에 따라 트랜지스터(Q)가 오프되어 전원(B)이 저항(R)을 통해 플립플롭(FF), (FF)의 입력단자(CK), (CK)에 인가되므로 그의 출력신호는 반전된다. 즉, 플립플롭(FF)의 출력단자

Figure kpo00010
에는 저전위 신호 및 고전취 신호가 각각 출력되고, 플립플롭(FF)의 출력단자
Figure kpo00011
에는 고전위 신호 및 저전위 신호가 각각 출력된다.In this state, the main / sub switching switch SW is pressed and released, and the output of the pilot signal discrimination circuit D while the main / sub switching switch SW is connected to its fixed contacts (b) and (b). Since the high potential signal outputted from the terminal O is applied to the base of the transistor Q through the resistor R to conceal it, its colleter potential falls to a low potential state, and accordingly, the transistor Q is turned off to supply power. Since (B) is applied to the input terminals CK and CK of the flip-flops FF and FF through the resistor R, its output signal is inverted. That is, the output terminal of the flip flop (FF)
Figure kpo00010
The low potential signal and the high fraud signal are respectively outputted to the output terminal of the flip-flop (FF).
Figure kpo00011
The high potential signal and the low potential signal are respectively outputted.

따라서, 상기와 같은 방식으로 플립플롭(FF)의 출력단자

Figure kpo00012
에서 출력된 고전위 신호는 저항(R)을 통하여 스위칭용 접적소자(IC)의 입력단자(12)에 인가되므로 그의 스위치(S)가 접속되고, 플립플롭(FF)의출력단자(Q)에서 출력된 고전위 신호는 저항(R)을 통하여 스위칭용 집적소자(IC)의 입력단자(5)에 인가되므로 그의 스위치(S)가 접속되며, 플립플롭(FF)의 출력단자
Figure kpo00013
에서 출력된 저전위 신호는 저항(R)을 통하여 스위칭용 집적소자(IC)의 입려단자(13)에 인가되므로 그의 그의 스위치(S)는 개방된다. 이에 따라, 연산증폭기(OP)에서 출력된 주신호는 스위칭용 집적소자(IC)의 스위치(S)에 의해 차단되고 연산증폭기(OP2)에서 출력된 부신호는 스위칭용 집적소자(IC2)의 스위치(S3)를 통해 우출력회로(F)에 인가됨과 동시에 그 스위치(S2)를 통한 부신호는 다시 스위치(S2)를 통해 좌출력회로(G)에 인가되므로 L-R 부신호 검파 출력회로(B)에서 출력된 부신호만이 좌·우 스피커에서 출력된다.Therefore, the output terminal of the flip-flop (FF) in the above manner
Figure kpo00012
The high potential signal output from is applied to the input terminal 12 of the switching integrated circuit IC through the resistor R, so that its switch S is connected, and at the output terminal Q of the flip-flop FF. The output high potential signal is applied to the input terminal 5 of the switching integrated circuit IC through the resistor R, so that its switch S is connected, and the output terminal of the flip-flop FF.
Figure kpo00013
The low potential signal output from is applied to the incoming terminal 13 of the switching integrated device IC through the resistor R, and its switch S is opened. Accordingly, the main signal output from the operational amplifier OP is blocked by the switch S of the switching integrated device IC, and the sub-signal output from the operational amplifier OP 2 is the switching integrated device IC 2 . Since the negative signal through the switch (S 2 ) is applied to the left output circuit (G) through the switch (S 2 ) while being applied to the right output circuit (F) through the switch (S 3 ) of LR negative signal detection. Only the sub-signals output from the output circuit B are output from the left and right speakers.

이러한 상태에서 주/부 절환스위치(SW2)를 다시 눌러 트랜지스터(Q2)를 온시키면 플립플롭(FF1), (FF2)의 입력단자(CK), (CK)에는 다시 저항(R25)을 통한 전원(B+)이 인가되나, 이때에는 플립릅롭(FF2)의 출력신호만 반전된다. 왜냐하면 이전상태에서 플립플롭(FF2)의 출력단자

Figure kpo00014
에서 출력된 저전위 신호가 플립플롭(FF1)의 입력단자(J)에 인가되고 있으므로 그의 입력단(CK)에 고잔위 신호가 다시 인가되어도 그의 출력신호는 이전상태를 유지하기 때문이다. 따라서, 플립플롭(FF1)의 출력단자
Figure kpo00015
에는 저전위 신호및 고전위 신호가 각각 출력되고, 플립플롭(FF2)의 출력단자
Figure kpo00016
에는 저전위 신호 및 고전위 신호가 각각 출력된다. 이에 다라, 플립플롭(FF1)의 출력
Figure kpo00017
에서 출력된 고전위 신호는 상기에서와 같이저항(R19)을 통해 스위칭 집적소자(IC2)의 스위치(S3)를 접속시키고 플립플롭(FF2)의 출력단자
Figure kpo00018
에서 출력된 고전위 신호는 저항(R20)을 통해 스위칭 집적소자(IC2)의 스위치(S1)를 접속시키며, 플립플롭(FF1)의 출력단자(Q)에서 출력된 저전위 신호는 저항(R18) 및 다이오드(D1)를 통하고 플립플롭(FF2)의 출력단자(Q)에서 출력된 저전위 신호는 저항(R21)을 통해 스위칭 집적소자(IC2)의 입력단자(5)에 인가되므로그의 스위치(S2)는 개방된 상태를 유지한다. 따라서 연산증폭기(OP1)에서 출력된 주신호는 스위칭 집적소자(IC2)의 스위치(S1)를 통하여 좌출력회로(G)에 입력되고, 연산증폭기(OP2)에서 풀력된 부신호는 스위칭 집접서자(IC2)의 스위치(S3)를 통하여 우출력회로(F)에 입력되므로 좌측 스피커에서는 L-R 주신호검카 출력회로(A)에서 출력된 주신호만이 출력되고, 우측 스피커에서는 L-R 부신호 검카 출력회로(B)에서 출력된 부신호만이 출력된다.In this state, when the main / second switching switch SW 2 is pressed again to turn on the transistor Q 2 , the resistors R 25 are again applied to the input terminals CK and CK of the flip-flops FF 1 and FF 2 . Power supply B + is applied, but at this time, only the output signal of the flip-flop FF 2 is inverted. Because the output terminal of the flip-flop (FF 2 ) in the previous state
Figure kpo00014
This is because the low-potential signal outputted from is applied to the input terminal J of the flip-flop FF 1 , and its output signal is maintained even if the high residual signal is applied to the input terminal CK again. Therefore, the output terminal of the flip-flop (FF 1 )
Figure kpo00015
The low potential signal and the high potential signal are respectively output to the output terminal of the flip-flop (FF 2 ).
Figure kpo00016
The low potential signal and the high potential signal are respectively outputted. Accordingly, the output of the flip-flop (FF 1 )
Figure kpo00017
The high potential signal outputted from is connected to the switch S 3 of the switching integrated device IC 2 through the resistor R 19 as described above, and the output terminal of the flip-flop FF 2 .
Figure kpo00018
The high potential signal output from is connected to the switch S 1 of the switching integrated device IC 2 through the resistor R 20 , and the low potential signal output from the output terminal Q of the flip-flop FF 1 is The low potential signal output from the output terminal (Q) of the flip-flop (FF 2 ) through the resistor (R 18 ) and diode (D 1 ) is input through the resistor (R 21 ) of the switching integrated device (IC 2 ). Since it is applied to 5, its switch S 2 remains open. Therefore, the main signal output from the operational amplifier OP 1 is input to the left output circuit G through the switch S 1 of the switching integrated device IC 2 , and the negative signal pulled from the operational amplifier OP 2 is Since it is input to the right output circuit F through the switch S 3 of the switching concentrator IC 2 , only the main signal output from the LR main signal checker output circuit A is output from the left speaker, and LR from the right speaker. Only the sub-signals output from the sub-signal checker output circuit B are output.

이러한 상태에서 다시 주/부 절환스위치(SW2)를 다시 눌러 플립플롭(FF1), (FF2)의입력단자(CK), (CK)에 고전위 신호를 인가하면, 상기에서와 같이 플립플롭(FF1)의출력신호느 반전되어 그의 출력단자

Figure kpo00019
에는 고전위 신호 및 저전위 신호가 각각 출력되고, 플립플롭(FF2)의 출력신호는 이전상태를 유지하여 출력단자
Figure kpo00020
에는 저전위 신호 및 고전위 신호가 각각 출력된다. 따라서, 상기 초기 상태에서와 같이 스위칭 집적소자(IC2)의 스위치(S1), (S2)가가 접속되고 스위치(S3)가 개방되어 L+R 주신호 검파 출력회로(A)에서 출력된 주신호만이 좌·우 스피커에 출력된다.In this state, if the main / second switching switch SW 2 is pressed again to apply a high potential signal to the input terminals CK and CK of the flip-flops FF 1 and FF 2 , the flip is performed as described above. The output signal of the flop FF 1 is inverted and its output terminal.
Figure kpo00019
The high potential signal and the low potential signal are respectively outputted, and the output signal of the flip-flop (FF 2 ) is maintained at the previous state.
Figure kpo00020
The low potential signal and the high potential signal are respectively outputted. Accordingly, as in the initial state, the switches S 1 and S 2 of the switching integrated device IC 2 are connected and the switch S 3 is opened to output from the L + R main signal detection output circuit A. Only the main signal is output to the left and right speakers.

상기의설명에서 주/부 절환 스위치(SW2)를 눌러 트랜지스터(Q2)의 베이스에 고전위 신호를 인가하는 외에 원격조정 펄스 수신회로(E)를 통해 트랜지스터(Q2)의 베이스에 고전위 신호를 인가하여도 된다.In the above description, the high / low potential is applied to the base of the transistor Q 2 through the remote control pulse receiving circuit E in addition to applying the high potential signal to the base of the transistor Q 2 by pressing the main / sub switching switch SW 2 . You may apply a signal.

이상에서와 같이 본 발명은 모노 방송 또는 스테레오 방송시에는 스테레오/모노 절환스위치를 절환하여모노 신호 또느 스테레오 신호를 청취할 수가 있고, 이개국어 방송세에는 주/부 절환스위치 또는 원격조정펄스 수신회로로 주신호, 부신호, 주/부 신호를 선택하여 청취할 수 있는 효과가 있다.As described above, the present invention can listen to a mono signal or a stereo signal by switching a stereo / mono switching switch during a mono broadcast or a stereo broadcast, and with a main / sub switching switch or a remote control pulse reception circuit in a foreign broadcasting tax. The main signal, the sub-signals, and the main / sub-signals can be selected and listened to.

Claims (1)

음성다중 방송신호 선택회로에 있어서, 파일롯트 신호판별회로(D)의 출력신호에 의해, 모노 방송시에는 스위칭 집적소자(IC1)의 스위치(S1-S4)가 개방되어 L+R 주신호 검파 출력회로(A)에서 출력된 주신호만이 연산증폭기(OP1)에 출력되게 함과 동시에 저항(R15, R17)을 통한 전원(B+)이 다이오드(D4), (D3)를 각각 통해 스위칭 집적소자(IC2)의 스위치(S1), (S2)를 접속하여 상기의 주신호가 좌, 우출력회로(G),(F)에 인가되게 하고, 스테레오/모노 정환스위치(SW1)가 스테레오 모드로 접속된 상태에서의 스테레오방송시에는 스위칭 집적소자(IC1)의 스위치(S1-S4)가 접속되어 연산증폭기(OP1),(OP2)에 L 및 R신호가각각 출력됨과 동시에 다이오드(D6),(D2),D6)의 애노드특 저전위 신호에 의해 스위칭 집적소자(S1-S8)가 개방되어 상기의 L 및 R 신호가 좌 · 우출력회로(G),(F)에 인가되게 하며, 이개국어 방송시에는 스위칭 집적소자(IC1)의 스위치(S1-S4)가 개방되언 연산증 폭기(OP1)(OP2)에 주신호 및 부신오가 각각 출력되고, 이때 주/부 절환스트위(SW2)로 트랜지스터(Q2)를 온시텨 트랜지스터(Q8)를 오프시킬 때마다 입력단자(CK),(CK)에 펄스신호가 인가되게 한 플립플롭(FF1),(FF2)의 출력신호를 스위칭 집적소자(IC2)의 스위치(S1-S8)로 제어하되, 전원을 공급한 후의 초기 상태에서는 상기의 주신호만이 좌 · 우 출력회로(G), (F)에 인가되고, 상기의 입력단다(CK),(CK)에 최초의 펄스 신호가 인가되면 상기의 부신호만이좌 · 우 출력회로(G),(F)에 인가되며, 두번째의 펄스신호가 인가되면 상기의 주신호 및 부신호가 좌 · 우출력회로(G),(F)에 각기 인가되게 함을 특징으로 하는 음성다중 방송신호 선택회로.In the audio multiple broadcast signal selection circuit, the output signal of the pilot signal discrimination circuit (D) causes the switches S 1- S 4 of the switching integrated device IC 1 to be opened during mono broadcasting, thereby providing L + R. Only the main signal output from the call detection output circuit (A) is output to the operational amplifier (OP 1 ) and at the same time, the power (B + ) through the resistors (R 15 , R 17 ) is the diode (D 4 ), (D 3 ) Connect the switches S 1 and S 2 of the switching integrated circuit IC 2 to the left and right output circuits G and F, respectively, via stereo / mono In stereo broadcasting with the switching switch SW 1 connected in the stereo mode, the switches S 1 to S 4 of the switching integrated circuit IC 1 are connected to the operational amplifiers OP 1 and OP 2 . At the same time as the L and R signals are output, the switching integrated elements S 1 to S 8 are opened by the anode-specific low potential signals of the diodes D 6 , D 2 , and D 6 . Go And right output circuit (G), (F) and to be applied to the switch of a switching integrated devices (IC 1) when two Korean Broadcasting (S 1 -S 4) is gaebangdoe unloading operation amplifier (OP 1) (OP 2 The main signal and the auxiliary signal are respectively outputted to the input signal) .At this time, when the transistor Q 8 is turned off when the transistor Q 2 is turned on with the main / sub switching switch SW2, the input terminals CK and CK are turned on. The output signals of the flip-flops FF 1 and FF 2 to which the pulse signal is applied are controlled by the switches S 1 -S 8 of the switching integrated device IC 2 , but in the initial state after supplying power, Only the main signal of is applied to the left and right output circuits (G) and (F), and if the first pulse signal is applied to the input terminals (CK) and (CK), only the sub-signals are the left and right output circuits. (G) and (F), and when the second pulse signal is applied, the main signal and the sub-signal are applied to the left and right output circuits (G) and (F), respectively. Signal selection .
KR1019840003392A 1984-06-16 1984-06-16 A broadcasting system KR860000313B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019840003392A KR860000313B1 (en) 1984-06-16 1984-06-16 A broadcasting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019840003392A KR860000313B1 (en) 1984-06-16 1984-06-16 A broadcasting system

Publications (2)

Publication Number Publication Date
KR860000784A KR860000784A (en) 1986-01-30
KR860000313B1 true KR860000313B1 (en) 1986-03-31

Family

ID=19234214

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840003392A KR860000313B1 (en) 1984-06-16 1984-06-16 A broadcasting system

Country Status (1)

Country Link
KR (1) KR860000313B1 (en)

Also Published As

Publication number Publication date
KR860000784A (en) 1986-01-30

Similar Documents

Publication Publication Date Title
KR860000313B1 (en) A broadcasting system
GB1157673A (en) Monophonic-Stereophonic Automatic Switching Circuit
US4030036A (en) Bandwidth changing circuit
JPS5694856A (en) Stereo multiplex circuit
CA1091835A (en) Intercommunication system
KR910001517B1 (en) Multi-audio signal choosing circuit for television
KR870001306Y1 (en) Switching circuit for multi-language broadcasting system
KR900001331Y1 (en) Automatic surround mode changing circuit for multi sound tv system
US4866775A (en) Intergrated multisound signal demodulator circuit
KR910001582Y1 (en) Audio transfer circuit for multi-audio television
KR870003701Y1 (en) Sound modulating circuit
JPS6223181Y2 (en)
KR870001305Y1 (en) Switching circuit for multi-language broadcasting system
KR930005227Y1 (en) Mono-sound output compensation circuit for stereo sound broadcasting system
KR970000200B1 (en) Apparatus for selecting voice field
KR880000915Y1 (en) Voice signal auto-switching circuit in voice multi-channel broadcasting system
JPS62301Y2 (en)
JPH0132229Y2 (en)
JP2650714B2 (en) Radio selective call receiver
JPS58171194A (en) Acoustic device
KR900008281Y1 (en) Automatic spenker converting circuit for multi-sound television
JPS6133724Y2 (en)
JPS6225004Y2 (en)
KR910008728Y1 (en) Mono sound and surround mode switching circuit of the sound multiplex broadcasting tv
JPH07303223A (en) Sound unit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19981216

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee