KR840002885Y1 - Double cassette tape recoder - Google Patents

Double cassette tape recoder Download PDF

Info

Publication number
KR840002885Y1
KR840002885Y1 KR2019820009965U KR820009965U KR840002885Y1 KR 840002885 Y1 KR840002885 Y1 KR 840002885Y1 KR 2019820009965 U KR2019820009965 U KR 2019820009965U KR 820009965 U KR820009965 U KR 820009965U KR 840002885 Y1 KR840002885 Y1 KR 840002885Y1
Authority
KR
South Korea
Prior art keywords
deck
motor
transistor
switch
circuit
Prior art date
Application number
KR2019820009965U
Other languages
Korean (ko)
Other versions
KR840003391U (en
Inventor
오판석
Original Assignee
삼성전자공업주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자공업주식회사, 강진구 filed Critical 삼성전자공업주식회사
Priority to KR2019820009965U priority Critical patent/KR840002885Y1/en
Publication of KR840003391U publication Critical patent/KR840003391U/en
Application granted granted Critical
Publication of KR840002885Y1 publication Critical patent/KR840002885Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/44Speed-changing arrangements; Reversing arrangements; Drive transfer means therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Motor And Converter Starters (AREA)
  • Control Of Direct Current Motors (AREA)

Abstract

내용 없음.No content.

Description

더블 카세트 데크의 연속 플레이회로Continuous play circuit with double cassette deck

첨부된 도면은 본 고안의 회로도이다.The accompanying drawings are circuit diagrams of the subject innovation.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

M1,M2: 데크 구동모우터 S1,S2: 플레이스위치M 1 , M 2 : Deck Drive Motor S 1 , S 2 : Playswitch

본 고안은 단일의 카세트에 2개의 데크가 형성된 카세트 장치에 있어서 한쪽 데크의 테이프가 플레이 완료된 후 연속해서 다른 데크의 테이프가 자동으로 플레이되는 회로에 관한 것이다.The present invention relates to a circuit in which a tape of one deck is automatically played in succession after a tape of one deck is played in a cassette device in which two decks are formed on a single cassette.

최근에 이르러, 단일의 카세트에 2개의 데크가 형성된 이른바, 더블데크 카세트가 다종으로 개발되고 있으나, 이러한 것들은 통상 플립플롭회로를 구성하여 플립플롭의 특성 즉, 출력의 이종(한쪽이 High이면 다른쪽은 Low)으로 두 개의 테이프를 구동시키는 두 개의 모우터를 상호 교번동작시키는 기본원리로 두개의 데크를 연속 동작시키고 있는데, 이러한 회로에 있어서는 플립플롭으로 구성된 회로이외에 스위칭동작으로 모우터를 구동시키고저 별도의 전원 공급용 스위칭 트랜지스터를 2개 또는 4개를 더 추가하여 회로를 구성시키고 있기 때문에 부품수의 증가로 인하여 회로가 복잡하고, 그에 따라 제작이 번거로울 뿐만 아니라 제작비의 상승 요인이 되는등 여러가지 결점이 있었던 것이다.In recent years, so-called double deck cassettes in which two decks are formed in a single cassette have been developed in various kinds, but these are usually constituted by a flip-flop circuit, and characteristics of the flip-flop, that is, heterogeneous output (if one side is high, the other side) Low) is a basic principle of alternating operation of two motors driving two tapes.In this circuit, two decks are operated in a switching operation other than a circuit consisting of flip-flops. Since two or four additional power supply switching transistors are added to construct the circuit, the circuit is complicated by the increase in the number of parts, which is not only cumbersome to manufacture but also increases the manufacturing cost. This was there.

본 고안에서는 위와 같은 결점을 해소시키고자 플립플롭출력측의 상호교번되는 스위칭 동작을 직접모우터 구동에 이용될 수 있도록 한 회로를 안출한 것으로서, 이를 도면에 의거 상세히 설명하면 다음과 같다.In the present invention, to solve the above drawbacks, a circuit that can be used for direct motor driving of an alternating switching operation on the flip-flop output side is devised, which will be described in detail with reference to the accompanying drawings.

더블데크 구동용 모우터(M1,M2)에 트랜지스터(TR1,TR2)와 바이어스 저항(R1,R2,R4,R5) 및 에미터 보호저항(R3,R6)으로 결선되는 래치회로를 결합하되, 이는 상기 래치회로의 트랜지스터(TR1)의 콜렉터측에 데크 구동 모우터(M1)를 연결하고 이모우터(M1)의 일단과 저항(R4)의 사이에 데크플레이스위치(S2)를 연결하며, 한편으로는 트랜지스터(TR2)의 콜렉터측에 데크 구동 모우터(M2)를 연결하고 이모우터(M2)의 저항(R1)사이에 데크 플레이스위치(S1)를 연결하며, 상기 트랜지스터(TR1)의 베이스측에는 충전용 콘덴서(C)를 연결하여 처음 전원 공급시 트랜지스터(TR1)의 동작시간을 지연시키도록 한다.Double deck drive motors M 1 and M 2 , transistors TR 1 and TR 2 , bias resistors R 1 , R 2 , R 4 and R 5 , and emitter protection resistors R 3 and R 6 The latch circuit is connected to each other, which connects the deck driving motor (M 1 ) to the collector side of the transistor (TR 1 ) of the latch circuit and between one end of the emulator (M 1 ) and the resistor (R 4 ). To the deck play switch (S 2 ), on the other hand, the deck drive motor (M 2 ) is connected to the collector side of the transistor (TR 2 ), and between the deck (R 1 ) of the resistor (M 2 ) connecting the play switch (S 1), and by connecting a charged capacitor (C) for the side of the base of the transistor (TR 1) is to delay the operation time of the first power-on transistor (TR 1).

이와같이 구성되는 본 고안의 동작상태를 설명하면, 처음에 데크플레이스위치(S1)를 ON하면 전원(+Vcc)이 저항(R1)을 통하여 콘덴서(C)에 충전되는데, 그 충전되는 전압이 트랜지스터(TR1)의 베이스와 에미터간 전압에 이를때 트랜지스터(TR1)는 ON된다. 그러면, 데크 구동모우터(M1)가 동작을 하게되며, 이때에는 스위치(S2)를 ON시키더라도 트랜지스터(TR2)의 베이스에는 바이어스전압이 공급되지 않으므로 트 랜지스터(TR2)는 OFF 상태를 계속유지하여 모우터(M2)는 동작하지 않는다.Referring to the operating state of the present invention configured as described above, when the deck play switch (S1) is first turned on, the power supply (+ Vcc) is charged to the capacitor (C) through the resistor (R 1 ), the voltage is charged transistor when it to the base and the emitter voltage of (TR 1) transistor (TR 1) is oN. Then, the deck driving motor M 1 is operated. At this time, even when the switch S 2 is turned on, the bias voltage is not supplied to the base of the transistor TR 2 , so the transistor TR 2 is turned off. Maintaining the state, the motor M 2 does not operate.

이와같이 하여 모우터(M1)의 구동으로 플레이가 완료되면 자동으로 모우터(M1)는 정지하면서 이때 스위치(S1)가 OFF된다. 그러면 콘덴서 (C)가 저항 (R2)을 통해 방전을 한후 트랜지스터(TR1)가 OFF되는 순간 스위치(S2)와 저항(R4)을 통한 바이어스 전압으로 트랜지스터(TR2)가 ON되고, 이때 데크구동모우터(M2)가 동작을 개시하고, 이후 모우터(M2)에 의한 데크가 플레이 완료되면 스위치(S2)가 OFF되면서 트랜지스터(TR2)는 OFF되고 이로써 모우터(M2)가 정지한다.Thus, while the automatic Motor (M 1) is stopped when the play is completed, the driving of the Motor (M 1) wherein the switch (S 1) is OFF. The capacitor (C) has a resistance (R 2) through hanhu a discharge transistor (TR 1) is the moment the switch is OFF (S 2) with a bias voltage via a resistor (R 4) transistor (TR 2) is ON, At this time, the deck driving motor (M 2 ) starts the operation, after the completion of the deck by the motor (M 2 ) the switch (S 2 ) is turned off while the transistor (TR 2 ) is turned off by the motor (M) 2 ) stops.

지금까지 설명한바는 스위치(S1)를 ON시킨후 스위치(S2)를 ON시키므로서 모우터(M1)가 동작하고 모우터(M1)가 정지되면 모우터(M2)가 동작하는 상태이다.As described above, the motor (M 1 ) operates by turning on the switch (S 1 ) and then the switch (S 2 ), and the motor (M 2 ) operates when the motor (M 1 ) is stopped. It is a state.

한편, 데크 구동 모우터(M2)가 동작한후 모우터(M1)가 동작하도록할경우에는 스위치(S1)(S2)를 동시에 또는 스위치(S2)를 우선적으로 누르면 되는데, 스위치(S1)(S2)를 동시에 ON시켰을 경우, 트랜지스터(TR1)의 베이스전위는 콘덴서(C)의 충전으로 지연되나, 트랜지스터(TR2)의 베이스 전위는 스위치(S2)가 스위치(S1)와 동시에 ON되는 순간 높게 걸리므로 트랜지스터(TR2)가 ON된다. 따라서 콘덴서(C)에는 충전이 정지되어 트랜지스터(TR1)는 OFF상태가 유지된다. 이때 모우터(M1)는 정지상태를 유지하고, 트랜지스터(TR2)의 ON으로 인해모우터(M2)가 구동하게되며, 그후 모우터(M2)의 구동에 의한 데크가 플레이 완료되면 스위치(S2)가 OFF되고 트랜지스터(TR2)가 OFF되므로 트랜지스터(TR1)가 ON되고 모우터(M1)가 동작을 개시하게 되는 것이다.Meanwhile, when the motor M 1 is operated after the deck driving motor M 2 operates, the switches S 1 and S 2 may be simultaneously pressed or the switch S 2 may be pressed first. When (S 1 ) (S 2 ) is turned on at the same time, the base potential of the transistor TR 1 is delayed by the charging of the capacitor C, but the base potential of the transistor TR 2 is switched by the switch S 2 . The transistor TR 2 is turned on because the moment it is turned on at the same time as S 1 ). Therefore, the charging of the capacitor C is stopped and the transistor TR 1 is kept in the OFF state. At this time, the motor M 1 is kept at a stop state, and the motor M 2 is driven by the ON of the transistor TR 2. Then, when the deck is driven by the driving of the motor M 2 , the play is completed. Since the switch S 2 is turned off and the transistor TR 2 is turned off, the transistor TR 1 is turned on and the motor M 1 starts to operate.

이상에서와 같이 동작하는 본 고안은 임의의 데크를 우선적으로 작동시키는 그 조작이 매우 편리한 것으로서, 전원 공급을 위한 별도의 스위칭 트랜지스터를 필요로하지 않으므로 회로자체가 단순해지고, 이로써 그 제작이 간편할뿐만 아니라, 제작비를 절감할수 있는등 매우 유익한 특징을 지닌 것이라 하겠다.The present invention, which operates as described above, is very convenient to operate any deck preferentially, and does not require a separate switching transistor for power supply, thereby simplifying the circuit itself, thereby simplifying its manufacture. Rather, it can be said to have very beneficial features such as a reduction in production costs.

Claims (1)

더블데크 구동용 모우터(M1,M2)에 트랜지스터(TR1,TR2), 바이어스 저항(R1,R2,R4,R5), 에미터 보호저항(R3,R6)으로 구성되는 통상의 랫치회로에 상기 모우터(M1)의 일단과 바이어스 저항(R4) 사이에 데크 플레이 스위치(S2), 모우터(M2)의 일단과 바이어스 저항(R1)사이에 다른 데크의 플레이스위치(S1)를 연결하며, 트랜지스터(TR1)의 베이스에는 충전용 콘덴서(C)를 연결하여 구성됨을 특징으로 하는 더블카세트 데크의 연속 플레이회로.Double deck drive motors (M 1 , M 2 ) are transistors (TR 1 , TR 2 ), bias resistors (R 1 , R 2 , R 4 , R 5 ), emitter protection resistors (R 3 , R 6 ) In a typical latch circuit composed of one end of the motor (M 1 ) and the bias resistor (R 4 ) between the deck play switch (S 2 ), one end of the motor (M 2 ) and the bias resistor (R 1 ) And a play switch (S 1 ) of the other deck to the base of the transistor (TR 1 ), the continuous play circuit of the double cassette deck, characterized in that configured by connecting the charging capacitor (C).
KR2019820009965U 1982-12-13 1982-12-13 Double cassette tape recoder KR840002885Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019820009965U KR840002885Y1 (en) 1982-12-13 1982-12-13 Double cassette tape recoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019820009965U KR840002885Y1 (en) 1982-12-13 1982-12-13 Double cassette tape recoder

Publications (2)

Publication Number Publication Date
KR840003391U KR840003391U (en) 1984-07-25
KR840002885Y1 true KR840002885Y1 (en) 1984-12-29

Family

ID=72147381

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019820009965U KR840002885Y1 (en) 1982-12-13 1982-12-13 Double cassette tape recoder

Country Status (1)

Country Link
KR (1) KR840002885Y1 (en)

Also Published As

Publication number Publication date
KR840003391U (en) 1984-07-25

Similar Documents

Publication Publication Date Title
EP0367301A3 (en) Semiconductor switch circuit
KR840002885Y1 (en) Double cassette tape recoder
EP0096174A3 (en) Biased power transistor driving circuit
KR880001384Y1 (en) Modulation circuit of a double cassette deck
KR900008568Y1 (en) Digital switching control circuitry
JPS6325916Y2 (en)
JPS6117558Y2 (en)
JPS599458Y2 (en) electronic circuit drive device
KR900006590Y1 (en) Driving control circuit of double cassette deck
KR890002522Y1 (en) Function automatic modulating circuit of cassette tape player
KR880001385Y1 (en) Double deck cassette
KR910000535B1 (en) Motor control system for double deck
JPS5824272Y2 (en) Tape recorder tape rewind automatic stop circuit
KR900009028Y1 (en) Starting system for tape dubbing
KR840002636Y1 (en) Motor control circuit of cassette tape recoder
KR890003597Y1 (en) Dubing circuit for video and audio signal
KR890003690Y1 (en) Synchronizing signal starting circuit
KR870000597Y1 (en) Function control circuit of double deck
KR890000510Y1 (en) Dubbing control circuit of double deck cassette
KR870002916Y1 (en) Speed controlling circuit of double cassette tape recorder
JPS55105840A (en) Interface circuit
KR910003839Y1 (en) Pause circuit for cassette tape recorder
JPH0216425Y2 (en)
JPS55110312A (en) Switch unit for electric remote-control mirror
KR870002914Y1 (en) Synchronising start circuit of double