KR820000016B1 - 지연된 과도기를 갖는 귀선 소거펄스 발생기 - Google Patents

지연된 과도기를 갖는 귀선 소거펄스 발생기 Download PDF

Info

Publication number
KR820000016B1
KR820000016B1 KR7802651A KR780002651A KR820000016B1 KR 820000016 B1 KR820000016 B1 KR 820000016B1 KR 7802651 A KR7802651 A KR 7802651A KR 780002651 A KR780002651 A KR 780002651A KR 820000016 B1 KR820000016 B1 KR 820000016B1
Authority
KR
South Korea
Prior art keywords
transistor
voltage
pulse generator
pulse
collector
Prior art date
Application number
KR7802651A
Other languages
English (en)
Inventor
압델 아지즈 아메드 아델
Original Assignee
원본미기재
알. 씨. 에이. 코포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 알. 씨. 에이. 코포레이숀 filed Critical 원본미기재
Priority to KR7802651A priority Critical patent/KR820000016B1/ko
Application granted granted Critical
Publication of KR820000016B1 publication Critical patent/KR820000016B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Pulse Circuits (AREA)

Abstract

내용 없음.

Description

지연된 과도기를 갖는 귀선 소거펄스 발생기
제 1 도는 미합중국 특허번호 제4048544호에 기술된 바와같은 수지편향회로를 갖고있는 본 발명의 블록도.
제 2 도는 제 1 도에 접속하여 사용하기에 알맞는 소거펄스 발생기의 예시도.
제 3 도는 제 2 도의 소거펄스 발생기와 결합된 전압변화도.
본 발명은 고유지연을 갖고 있는 텔레비젼 키네스코우프 편향회로에 관련하여 유용한 소거펄스 발생기에 관한 것이다.
스위치된 동기 수직편향(SSVD)회로는 수평편향 발생기에 연결된 스위치된 리액턴스에 의하여 상기 키네스코우프상의 수직 편향권선에 공급된 에너지에 있어서 "스위치된 수직편향장치"란 명칭으로 1977년 9월 13일 피터 에드워드 하페롤에게 허여된 미합중국 특허번호 제4048544호에 기술되어 있다. 상기 스위치된 리액턴스는 수직톱니 발생기에 의하여 제어되며, 상기 소인선 및 귀선 기간은 차례로 상기 수직동기화 신호에 의하여 제어된다.
상기 톱니발생기에 의하여 구동된 그리고 상기 수평귀선 펄스와 동기된 펄스위치 변조기는 상기 수직편향권선 내의 수직비로 나타난 곳에서 톱니편향전류를 발생시키는 방법으로 스위치된 리액턴스를 제어하는 스위치 게이팅 신호들을 발생시킨다. 이 장치는 나머지 수직 편향회로와 비교하여 저전력 소모를 갖으며 그리고 상업적으로 유리하다 생각된다.
잘 알려진 바와같이 직접회로 내에서 가능한만큼 텔레비젼 수상기의 많은 동작을 내포한다는 것은 가격과 신빙성의 관점에서 대단히 이득이 된다. 마찬가지로, 표준화 하기 위해서, 그들이 텔레비젼 수상기의 넓은 변화에도 사용하기에 적당한 형태로 직접회로를 생성한다는 것은 꽤 바람직스럽다.
텔레비젼 수상기의 저전력부는 상술된 미합중국특허번호 제4048544호에 따르는 스위치된 동기화 수직편향회로를 내포하고 있으며 비교적 복잡하다. 그러므로, 가능한한 실용성있게, 가격과 신빙성면에서의 이득은 소거펄스발생기와 같은 나머지 보조회로와 함께 직접회로상에 펄스위치 변조기를 설치함으로서 얻어진다.
그러나, 상술된 미합중국 특허번호 제4048544호에 따르는 스위치된 동기수직 편향장치가 발생된 수직톱니 전압과 상기 수직 권선의 설계에 따라 초래되는 수직편향 전류사이에서 고유지연을 갖는 다는 것은 발견되어 있으며, 그것은 차례로 상기 키네스코우프의 크기와 형태에 따른다. 이 지연의 크기는 비록 특별한 경우에 상기 지연이 거의 제로가 되지만, 30과 150μsec 사이의 범위내에서 관찰되어 왔다. 그러나 이 형태내의 수신기에서 또 다른 수신기초의 지연변화는 비교적 낮다. 결국, 텔레비젼요크 설계나 키네스코우프크기의 대변화에 대해 사용되는 단일제어회로용으로 그것을 가능하게 만들기 위해서, 상기 장치는 상기 동기화펄스에 관한 소거펄스의 초기를 규정하는 상기 과도기의 발생을 지연시키도록 공급되어져야만 한다. 상기 지연은 상기 수직편향회로의 지연총계에 따라야만 한다.
수평동기화 펄스와 동시에 시작하도록 그러나 다조파 발진기와 지연회로를 사용하므로서 상기 트랜지스터 축적시간보다 적은 상기 전수평 소거기간과 같은 시간의 주기에 의하여 상기 수평출력 트랜지스터의 차단을 지연시키도록 상기 수평소거기간을 허용한다는 것은 1976년 1월 6일 프렌시스 씨. 마리노에게 허여된 미합중국 특허번호 제3931545호로부터 알 수 있다. 상기 다조파 발진기펄스의 단부에 대한 변화성으로 인하여 영상과민을 피하게 하기 위하여, 귀선의 단부는 상기 소거기간내에서 잘 작동하도록 설정한다. 그러나 비록 상기 스위프의 출발이 소거되더라도 상기 소인선의 출발시 과민이 상기전 소인선에 대해 영향을 미치며 그래서 마리노의 장치는 완전하게 만족되지 않는다.
더구나, 상기 수직 소거기간의 부분이 모사재생 또는 다른 정보전송용으로 사용되도록 상기 수신기내에서 발생된 상기 키네스코우프 소거펄스의 지속기간을 제어한다는 것은 바람직스럽다. 그러나 잘 알려진 바와같이 집적회로내로 작동하는 많은 번호들의 협력이 접촉영역 연결의 번호 또는 상기 집적회로의 내측과 외측사이의 단자들에 대한 프리미엄을 요한다. 때문에 상기 소거펄스의 초기이전에 발생하는 지연과 이 목적을 달성하기 위하여 예외적으로 지정된 단일 접촉영역 단자로부터 나온 그의 지속기간을 제어한다는 것은 바람직스럽다.
본 발명의 선택된 실시예에 따라서, 텔레비젼 수상기용 귀선소거펄스 발생기는 소거펄스 과도기를 시작하는 동기화 신호원으로부터 동기된 편향장치를 내포한다. 상기 소거펄스발생기는 작동전력원과 미리 결정된 시간 상수를 갖고있는 에너지 축적장치로 구성한다. 상기 작동전력원과 상기 에너지축적 장치에 그리고 동기화 신호원에 연결된 스위치장치는 동기화 신호와 동기된 작동전력원에 상기 에너지축적장치의 연결장치를 스위치시킨다.
기준전위의 제1전원이 공급된다. 1라 비교장치는 기준 전위의 제1전원에 연결된 제1입력을 갖고 있으며, 그리고, 에너지축적 장치에 연결된 제2입력을 갖는다. 상기 제1비교 장치는 상기 소거펄스발생기의 출력에 연결되며, 그곳에 나타난 상기 소거펄스 과도기는 동기화 신호가 지난후에 시작된다. 상기 동기화 신호후의 지연은 상기 시간상수에 의하여 결정된다. 본 발명의 작동모오드와 이들은 다음의 명세서와 관련된 도면에 의하여 보다 분명히 이해될 것이다.
제 1 도는 텔레비젼의 편향 및 표시부의 부분적인 블록 및 개략도이다. 제 1 도의 오른쪽에서 수평편향발생기 7은 도시 되어있지 않은 동기된 신호분리기로부터 입력단자 6에 인가된 시간에 따른 진폭파형 5로서 묘사된 수평 편향펄스에 의하여 동기된다. 수평 편향발생기 7은 키네스코우프 10에 연결된 도시되지 않은 수평편향권선을 유도한다. 수평편향발생기 7은 트랜스포머 8의 1차권선 8a도 유도한다. 트랜스포머 8의 2차권선 8b는 도시된 바와같은 극을 갖고있으며 접지와 같은 기준전위에 연결된 하나의 단부를 갖고 있다.
2차권선 8b의 또다른 단부는 씨리스터 또는 SCR13, 접지에 연결된 적분 캐패시터 15와 인덕터 14의 직렬연결을 내포하고 있는 음극회로의 애노드에 펄스 30으로서 묘사된 순환하는 양행 수평 귀선펄스를 연결한다. 양행귀선펄스가 나타난 곳에 있는 트랜스포머 8의 2차권선 8C의 단부는 씨리스터 17의 애노드와 캐소드간의 통로에 의하여 접지에 연결된다. 권선 8C의 나머지단부는 키네스코우프 10의 목부근에 배치된 수직편향권선 11과 전류감지궤환저항 19의 직렬결합과 병렬로 연결된다.
제 1 도의 왼쪽에 있는 수직톱니 발생기 20은 캐패시터 22와 B+와 접지사이에 연결된 충전저항 26을 내포하고 있다. 방전 스위치 트랜지스터 27은 캐패시터 22를 가로질러 연결된 그의 콜렉터-에미터간 통로를 갖고있다. 트랜지스터 27의 베이스는 동기분리기(도시되지 않았음)로부터 수직동기펄스 21에 의하여 구동된다. 수직동기신호와 동기된 비교적 짧은 귀선기간을 갖고 있는 순환하는 톱니전압은 알고 있는 바와같이 캐패시터 22를 가로질러 나타난다.
캐패시터 22를 통하여 나타나고 있는 수직톱니신호들은 집적회로 28의 내부에있는 펄스위치 변조기 23에 영역단자 29에 의하여 연결된다. 펄스위치변조기 23은 가동화전위의 B+전원에 집적회로 접촉영역단자 36에 의하여 연결되며 그리고 접지에 공통접촉 영역단자 34에 의하여 연결된다. 변조기 23은 접촉영역단자 24와 25에 각각 전압파형 31과 32와 같이 도시된 씨리이스터 13과 17의 게이트에 각각 공급하기 위한 게이팅펄스들을 생성한다. 트랜스포머 8의 권선 8d는 수평방향 발생기의 작동에 응답하여 파형30과 같이 도시된 수평귀선 전압펄스들을 생성한다. 권선 8d변조기 23에 의하여 생성된 게이팅펄스들을 동기시키기 위한 접촉영역단자 44에 집적회로 28에 연결된다.
반면 SSVD의 작동은 상술된 미합중국특허 제4048544호에 자세히 기술되어 있다.
작동의 개요는 다음과 같다. 상기 게이팅펄스는 수평귀선 기간중 게이팅펄스 31의 경우, 씨리이스터 13을 제어하는 때에 시작되며, 상부분의 주사기간동안 수직 편향전류를 공급하며, 수평 권선 펄스 각각과 함께 점차로 전진되는 시간에 시작되며, 하부반의 주사기간중 수직편향 전류를 공급하며, 게이팅 펄스들 32의 경우에 있어서 씨리이스터 17을 제어하는 수평 귀선펄스들 각각과 함께 점차로 지연된다. 상기 수직 편향기간의 제1부분중 작동에있어서, 게이팅펄스 31은 상기 수평귀선기간의 초기부분중 도전용 씨리이스터 13을 가동시킨다. 그결과 캐패시터 15는 인닥터 14를 통하여 충전한다. 상기 게이팅펄스들은 캐패시터 15와 인닥터 14를 내포하고 있는 공진회로에 있어서 전류의 반전 전에 정지하며, 그로 인하여 상기 전류가 반전하도록 게이팅펄스 31과 다시 일치하는 제2차 수평 귀선 기간까지 씨리이스터 13을 턴어프(turn off)시킨다. 상기 수직 편향 기간중 진행되는 시간만큼, 게이팅펄스 31은 점차로 적게 충전하는 전류가 캐패시터 15내에서 흐르는 결과로 상기 수평귀선 펄스 각각에 대해 점점 더 느리게 발생한다. 때문에, 점차로 적은 전압이 수직편향권선 11을 통하여 나타나며 그리고 상기 편향전류가 감소한다.
상기 수직 편향기간 중앙부근에서, 게이팅펄스 32는 상기 수평 귀선펄스의 단부가까이 시간에서 발생하기 시작한다. 때문에, 주사씨리이스터 17의 밑바닥은 상기 수평 귀선 기간의 단부 가까이에서 도전하도록 가동되며, 주사씨리이스터의 상부의 극성과 반대극성으로 인닥터 16을 통하여 캐패시터 15를 충전한다. 상기 수직편향 기간의 제2반주기동안 펄스 32는 음전류충전을 점차로 증가시키며, 그결과 상기 키네스코우프 비임이 점차로 상기 라스터의 밑바닥쪽으로 편향되도록 수직편향 권선 11을 통하여 음전압을 증가시킨다.
또다른 회로에 있어서, 집적회로 28은 접촉영역단자 33에 인가된 수직동기화 펄스 21에 의하여 트리거되는 소거펄스발생기 40을 내포하고 있다. 소거펄스발생기 40은 B+에 의하여 가동되며 그리고 공통 접촉영역단자 34에 연결되며, 2단자 34는 접지에 연결된다. 소거펄스발생기 40은 동기화펄스 21에 의하여 제어된 비율로 소거펄스를 생성한다. 상기 소거펄스들은 접촉영역단자 37과 비데오증폭기 46에 의하여 키네스코우프에 연결된다. 캐패시터 42는 접촉영역단자 35로 소거펄스발생기 40을 접지에 연결한다. 캐패시터 42의 시간상수는 집적회로 외부에 존재하며, 소거펄스발생기 40에 의하여 생성된 상기 소거펄스의 과도기(시작과 끝 또는 둘중하나)가 시작되는 시간의 제어를 허용한다.
제 2 도는 소거펄스발생기 40과 같이 접촉영역단자 33내지 37사이에 연결된 소거발생기의 개략도이다. 일반적으로 말해서, 제 2 도의 장치는 상부왼쪽에 있는 일정전류원 215에 의하여 가동된 래취(latch)회로 200에 인가된 수직 동기화 펄스 21왼쪽에 도시되어 있다. 상기 래취회로는 제 2 도의 왼쪽중앙에 있는 스위치 220을 가동하며, 230으로서 일반적으로 지정된 그리고 제 2 도의 저부왼쪽에 있는 에너지축적장치를 충전한다. 중앙에 있는 비교기 240과 250은 전압분류기 또는 전원 260으로부터 파생된 기준 전압을 갖고있는 에너지축적장치를 통하여 상기 전압을 비교한다. 제 2 도의 오른쪽에 있는, 일반적으로 270으로서 지정된 결합 또는 합산회로는 상기 비교기와 상기 도면의 오른쪽상의 접촉영역단자 37에 나타난 요구된 키네스코우프소거펄스를 생성하는 상기 스위치로부터 나온 출력들을 결합한다.
수직동기화펄스들 21은 접촉영역단자 33에 의하여 래취 200의 트랜지스터 203의 베이스에 인가된다. 트랜지스터 203의 에미터는 접지되며 그리고 다이오드 204와 205의 직결 연결은 상기 콜렉터에 연결된다. 상기 트랜지스터 203의 콜렉터로부터 멀리떨어져 있는 다이오드 205의 단부는 트랜지스터 202의 콜렉터와 트랜지스터 201의 베이스에 연결된다. 트랜지스터 202의 에미터는 접지되며 그리고 그의 베이스는 트랜지스터 201의 콜렉터와 접지사이에 연결된 저항 206과 207로 구성된 전압분류기상의 탭에 의하여 재발생시키는 방법으로 트랜지스터 201의 콜렉터에 연결된다. 출력신호는 트랜지스터 208을 내포하고 있는 한쌍의 반전단과 그의 에미터로부터 접지까지 연결된 저항 209와 트랜지스터 208의 콜렉터 210에 연결된 그의 베이스를 갖고있는 트랜지스터 210와 B+공급원에 연결된 그의 에미터에 의하여 상기 트랜지스터 201의 콜렉터로부터 얻어진다.
수직동기화펄스의 발생전에, 트랜지스터 201, 202와 203은 어프되거나 또는 비도전상태가 된다.
스위치 220은 저항 223에 의하여 B+에 연결된 그의 에미터를 갖고있는 트랜지스터 222와 B+에 연결된 그의 에미터를 베이스는 트랜지스터 210의 콜렉터에 연결되며 그리고 접지에 연결된 저항 224를 통하여 흐르는 전류에 의하여 바이어스 된다. 때문에 트랜지스터는 210초기에 어프되며, 트랜지스터 221과 222는 초기에 도전된다. 상기 트랜지스터 222의 콜렉터는 저항 225에 의하여 합산회로 270의 트랜지스터 272의 베이스에 연결된다. 트랜지스터 272의 에미터는 접지된다. 그러므로 트랜지스터 222는 초기에 도전되며, 트랜지스터 272도 또한 초기에 도전된다.
트랜지스터 221의 콜렉터는 접촉영역단자 35에 의하여 에너지축적장치 230의 외부에 연결된다. 에너지축적장치 230은 직렬결합으로 일반적으로 235로서 지정된 제1차 시간정격 회로망을 내포하고 있으며, 그 중 한쪽단부는 접지에 연결되며, 231로서 지정된 제2차 시간정격회로망을 내포하고 있다. 시간정격회로망 235는 병렬 결합으로, 캐패시터 237과 저항 236을 내포하고 있다. 시간정격회로망 231은 캐패시터 233과 저항 232를 병렬로 결합하여 내포하고 있다. 때문에 트랜지스터 221은 초기에 도전되거나 또는 캐패시터 233과 237은 동기화펄스 21의 발생 이전에 즉시 충분히 충전된다.
합산회로 270은 트랜지스터 272의 콜렉터에 연결된 그의 콜렉터와 접지된 그의 에미터를 갖고 있는 트랜지스터 271을 내포하고 있다. 트랜지스터 271의 베이스는 합산회로 270에 전기 입력으로서 작동한다. 제3트랜지스터 273은 그의 접지된 에미터와 트랜지스터 272의 콜렉터 273에 연결된 그의 콜렉터를 갖고 있으며, 그리고 트랜지스터 273의 베이스도 또한 합산회로 270에 입력으로서 작동한다. 트랜지스터 271내지 273의 상호연결 콜렉터들은 저항 274와 275의 직렬 결합방법으로 B+전원에 연결된다. 다아링톤식으로 연결된 출력트랜지스터들은 트랜지스터 271내지 273의 상호 연결 콜렉터와 접촉영역단자 37의 출력 사이에 연결된 일반적으로 276으로서 지정된 에미터폴로워로서 연결된다. 출력에미터 폴로워 276의 콜렉터는 저항 274와 275의 접접합부에 연결된다. 트랜지스터 271내지 273이 도전될때, 단자 37에 나타난 출력전압은 낮아지며 그리고 어떤 소거펄스도 발생하지 않는다. 때문에 트랜지스터 272와 271은 초기에 도전되며, 단자 37에 나타난초기 출력전압 상태는 낮아진다.
일반적으로 260으로서 지정된 기준전압원은 B+와 접접지사이에 연결된 저항 261내지 263을 내포하고 있다. 저항 261과 262의 접합부에 나타나고 있는 전압은 VH(고전압)로서 지정되며 그리고 저항 262와 263의 접합부에 나타나고 있는 전압은 VL(저전압)으로서 지정된다.
비교기회로 240은 연결된 트랜지스터 241과 242의 에미터로 구성한 편차 증폭기를 내포하고 있다. 트랜지스터 241과 242의 연결된 에미터들은 저항 245에 의하여 B+에 연결된다. 트랜지스터 241의 베이스는 트랜지스터 243의 에미터에 연결되며, 그의 콜렉터는 접지된다. 트랜지스터 242의 베이스는 트랜지스터 244의 에미터에 연결되며, 그의 콜렉터는 접지된다. 트랜지스터 241과 243은 일반적으로 248로서 지정된 복합 또는 초알파(Superalpha) 트랜지스터를 형성하도록 배열되며, 그리고 그의 에미터로서 트랜지스터 241의 에미터, 그의 효과적인 베이스로서 트랜지스터 243의 베이스 그리고 출력으로서 트랜지스터 241의 콜렉터를 갖고있다. 트랜지스터 242와 244는 일반적으로 249로서 지정된 초알파 구조를 유사하게 형성한다. 트랜지스터 241의 콜렉터는 다이오드가 연결된 트랜지스터 246의 에노드에 연결되며, 그의 캐소드는 접지된다. 트랜지스터 247은 그의 접지된 에미터를 가지며 그리고 기준전류를 형성하므로서 트랜지스터 246의 베이스에 연결된 그의 베이스를 갖는다. 트랜지스터 247의 콜렉터는 비교기 240의 출력을 형성하도록 트랜지스터 242의 콜렉터에 연결되며, 트랜지스터 271의 베이스에 연결된다. 트랜지스터 243의 베이스는 트랜지스터 211의 콜렉터에 연결된다. 트랜지스터 244의 베이스는 기준전압 VH에 연결된다. 때문에 트랜지스터 221의 초기상태는 충분히 도전되며, 트랜지스터 243의 베이스는 기준전압 VH보다 훨씬 양성이 된다. 결과적으로 초알파 트랜지스터 249는 도전되며, 그리고 초알파 트랜지스터 248은 비도전된다.그리고 전류표준 트랜지스터 246과 247도 또한 비도전상태가 된다. 이와같은 조건하에서 비교기 240의 출력전압은 높아지며, 그래서 합산회로망 270의 출력전압은 또한 트랜지스터 271에 의하여 낮추어진다.
비교기 250은 상기출력이 비교기 240의 각각과 같은 크기의 진폭으로 반전되는 이외에는 비교기 240의 모든면과 유사하다. 요약하면, 비교기 250은 트랜지스터 251과 253, 그리고 252, 254로 각각 구성된 258과 259로 지정된 에미터 연결된 초알파 트랜지스터를 내포하고 있다. 에미터저항 255는 B+에 상기 연결된 에미터들을 연결한다. 트랜지스터 258의 베이스는 트랜지스터 221의 콜렉터에 연결되며, 그리고 트랜지스터 259의 베이스는 기준전압 VL에 연결된다. 트랜지스터 259의 콜렉터는 다이오드가 연결된 트랜지스터 257과 트랜지스터 256으로 구성된 표준전류를 파상시키며, 그의 콜렉터는 트랜지스터 258의 콜렉터에 연결된다. 그러므로 비교기 250의 출력부를 형성한다. 비교기 250의 출력은 트랜지스터 273의 베이스에 연결된다. 트랜지스터 258의 입력은 초기에 도전되나 비교기 240과 같지않는 트랜지스터 221의 콜렉터에 연결된다. 비교기 250의 출력전압은 낮아진다. 결국, 트랜지스터 273은 하단된다.
보통 280으로서 지정된 비랫취(unlatchng)회로는 트랜지스터 201의 에미터에 연결된 그의 에미터와 접지에 연결된 그의 콜렉터를 갖고있는 트랜지스터 281을 내포하고 있다. 트랜지스터 281의 베이스는 트랜지스터 221의 콜렉터에 연결된다. 처음에는, 트랜지스터 221이 언되고 그리고 트랜지스터 221의 콜렉터의 전위가 높기 때문에 트랜지스터 281은 어프된다. 일반적으로 215로서 지정된 전류원은 기준전압원 VL에 연결된 그의 베이스와 트랜지스터 216의 베이스에 연결된 그의 에미터를 갖고 있는 에미터폴로워 트랜지스터 217을 내포하고 있다. 트랜지스터 216은 저항 218을 통하여 B+전원에 연결된 그의 에미터를 갖고 있다. 트랜지스터 216이 그의 액티브영역내에 있는 한, 그의 콜렉터 전류는 기준전압 VL에 의하여 차례로 결정된 저항을 통하여 나타나고 있는 상기 전압에 의하여 결정된다. 그러나, 비도통 트랜지스터 201과 281에 부착된 트랜지스터 216은 초기에 포화되며 쓸모없는 콜렉터 전류를 생성한다.
귀선소 거펄스주파수의 초기를 결정하는 21과 같은 동기화신호의 발생하에서, 트랜지스터 203은 턴언되며 그리고 트랜지스터 201은 동시에 접지 전위에 되돌아온 그의 베이스를 갖는다. 트랜지스터 201이 공급되므로서 도전되며, 그리고 트랜지스터 216은 트랜지스터 201, 접지된 저항 206과 207을 통하여 일정전류를 공급하기 시작한다. 제 3a 도는 동기화펄스 21을 도시하고 있으며 그리고 제 3b 도는 트랜지스터 201의 콜렉터 전압을 도시하고 있다. 트랜지스터 202는 저항 207을 통하여 나타나는 베이스에미터간 순바이어스에 의하여 도전되며 그리고 도전상태에서 트랜지스터 201을 차단시킨다. 트랜지스터 201과 202가 도전되므로서 베이스전류가 트랜지스터 208에 공급되며, 턴언되고, 그뒤 트랜지스터 210을 턴언시킨다. 트랜지스터 210의 도전이 트랜지스터 221과 222로부터 떨어져 있는 저항 224에 의하여 공급된 바이어스 전류를 바이패스시키며, 그후 바로 비도전된다. 트랜지스터 222의 비도전은 합산회로 270내의 트랜지스터 272로부터 바이어스전류를 이탈시키며, 트랜지스터 272를 제 3 도에 도시된 바와같이 비도전 시킨다.
트랜지스터 221은 비도전 상태가 되자마자, 접촉영역단자 35는 공급전압 B+에 펄스적으로 존재한다. 캐패시터 233은 저항 232와 236을 내포하고 있는 전압 분할기로서 저항 232를 통하여 나타나고 있는 전압과 같은 전압 V2에 충전된다. 마찬가지로, 캐패시터 237은 캐패시터 233을 통하여 나타나고 있는 전압과 상기 공급전압 사이의 차와 같은 전압 V1에 충전된다. 스위치 221이 개방될때, 캐패시터 233과 237의 각각은 나머지 캐패시터와 대체로 독립적인 방법으로 그의 각 병렬 연결된 저항을 통하여 방전되기 시작한다. 접촉영역단자 35에 나타난 전압 VTOTAL은 모든시간에 상기 캐패시터들을 통해서 상기 전압의 합계와 동일하다.
제 3d 도에 있어서, 캐패시터 양단간의 합계전압은 302와 304로 지정된 대략 지수함수 곡선부로서 도시된다. 합계전압곡선 302와 304는 곡선 233에 의하여 나타난 그리고 캐패시터 308을 통하여 나타나고 있는 순간전압 V233을 갖고 있는 곡선부 304와 306에 의하여 나타난 그리고 캐패시터 237을 통하여 나타나고 있는 순간전압 V237의 합계를 나타낸다. 저항 232를 갖고있는 캐패시터 233의 시간상수 t1이 캐패시터 237과 저항 236의 시간상수 t2와 비교하여 짧다.
상기 타이밍 캐패시터를 통하여 나타난 상기 순간전압의 합계 302는 T2시 기준전압 VH이하로 떨어진다. 이때에, 비교기 240은 스위치될 것이며 그리고 트랜지스터 271의 출력은 제 3 도에 도시된 바와같이 낮아질 것이며, 그러므로 트랜지스터 271내지 273은 비도전될 것이며 그리고 제1차 과도기는 출력단자 37에 나타날 것이며, 제 3h 도에 도시된 바와같이 상기 귀선 소거펄스의 인도 단부를 규정할 것이다.
캐패시터 233과 237은 방전을 계속할 것이다. T3와 같은 시간동안, 캐패시터 233을 통하여 남아있는 상기전압은 캐패시터 237을 통하여 나타난 전압과 비교하여 보면 충분하지 못하게되며, 그러므로 캐패시터 233과 237을 통하여 흐르는 상기전압의 합계는 제 3d의 곡선부 304에 의하여 도시된 바와같이, 캐패시터를 따라 나타난 상기 전압과 동등하다. 저항 237을 통하여 나타난 캐패시터 236의 방전은 곡선에 의하여 도시된 바와같이 계속된다.
얼마간의 시간이 지난후, T4시와 같이 합계전압 304는 기준전압 VL과 같다. 이때에 비교기 250은 도전상태가 되며, 그리고 트랜지스터 273의 베이스전압은 제 3 도에 도시된 바와같이 높아진다. 이것은 제 3h 도에 도시된 바와같이 상기 소거펄스의 늦어지는 단부를 규정하는 제2차 과도기를 차례로 초래한다. 캐패시터 237은 T4시 이효에 방전을 계속한다. 그후, 제 3 도의 T5와 같이, 단자 35에 나타난 합계전압 304는 트랜지스터 201의 베이스전압과 같게될 것이다. 이시간 이전에, 동기화신호 21은 중결될 것이다. 트랜지스터 281은 트랜지스터 201, 202, 208과 210을 비도전되게하는 비래취 트랜지스터 201로부터 멀어지는 작동전류를 전환한다. 이것은 트랜지스터 221과 222를 도전되게 한다. 트랜지스터 222는 합산회로내의 트랜지스터 272를 턴언시키며, 그러므로 상기 회로가 초기상태로 되돌아가는 동안 합산회로 270의 출력이 낮은 상태로 유지되는 것을 확인한다. 트랜지스터 221의 도전은 T5시간이후 제 3d 도에 도시된 바와같이 캐패시터 233과 237이 그들의 초기값쪽으로 재충전을 시작하게 한다.
T6시간동안, 합계전압 304는 다시 기준전압 VL'와 같게 되며, 그러므로 비교기 250과 트랜지스터 273은 제 3g 도에 도시된 바와같이 그들의 초기상태를 나타낸다. 약간 더높은 합계전압에 있어서, 트랜지스터 281은 전류전원 215의 트랜지스터 216이 포화상태로 될때 비도통이 된다. 제 3c 도는 트랜지스터 281의 도전상태를 도시하고 있다. 그뒤, 도시되지는 않았지만, 캐패시터 233과 237이 그들의 초기상태로 충전되는 바와같이 비교기 240과 트랜지스터 271도 그들의 초기상태로 되돌아간다.
그 주파수는 캐패시터 233과 237이 충분히 충전될때 완전하게 된다. 설계 목적용 조정은 트랜지스터 201과 281의 에미터 회로내에 있는 다이오드의 형태로 인입되고 있는 전압을 어프세트시키므로서 만들어 질 수 있으며 그리고 저항 206과 207의 저항성의 비를 바꾸므로서도 만들 수 있다. 트랜지스터 201과 202의 래취된 상태에서 트랜지스터 201의 베이스에 나타난 전압은 방전주파수의 단부쪽으로 트랜지스터 281의 베이스에 의하여 도달된 최저레벨을 초과하여야만 한다.
어떤 특별한 관계가 저항 232와 236의 비와 그리고 기준전압분류기 260의 저항들의 비율사이에 존재할 필요는 없다. 그러나, 저항 232와 236이 외견상 영향받기 쉬우므로, 특히 만약 전압범위상 실제적인 제약이가해진다면, 조정의 최대범위가 다른것들보다 확실한 저항성의 비를 갖게되어 유용하다. 저항성에 대한 적당한 값은 값의 영역에 대한 계산을 행하므로서 그리고 유용한 상태를 생성하는 것들을 선택하므로서 밝혀질 수 있다. 정밀한 계산은 초월함수방정식을 수반하며 그리고 힘이든다.
상기 계산의 생각할 수 있는 간략화는 VH가 캐패시터 237을 통하여 나타난 초기전압인 V1과 같게 될때이다. 상기 계산의 간략화를 성취하는 반면, 이것은 외부저항 232와 236이 V1에 대한 몇개의 다른 값을 생성하도록 선택되어 있기 때문에 항구적인 설계제한을 도입하지는 않았다. 게다가 간략화는 저항 232를 갖고 있는 캐패시터 233의 시간상수 t1이 저항 236을 갖고 있는 캐패시터 237의 시간상수 t2보다 훨씬작다는 사실로부터 유래한다. 이것은 T1시의 소거지연주파수의 시초와 T2에 나타난 키네스코우프 소거펄스의 시초사이에 있는 초기지연상의 t1과 t2의 효과에 기인된다. 그러나, 거기에는 시간 T1과 그리고 T1시에 나타난 키네스코우프 소거펄스의 단부사이에서 지연에 대한 t1의 상응하는 효과가 없으며, 특히 예외적으로 t2에서 제어되게 된다. 때문에, 시간상수 t2는 T4시에소거된 시간의 알려진 수리에 의하여 계산될 수 있으며, t1의 계산에 의하여 계속될 수 있다.
이와 같은 간략화된 계산의 예로써, 성분값 및 관계는 100μsec의 초기지연시간 T1-T2와 0.9mmsec의 소거시간 T2-T4로서 계산된다. 지연시간+소거시간=1mmsec이다.
제 3d 도를 참조하여,
V1=VH―――――――――(1)
V2=VL―――――――――(2)라 놓고
V1을 공급전압 B+의 80% 그리고 V2를 20%라 놓으면,
V1=0.8VS――――――――――(3)
V2=0.2VS――――――――――(4)
t1=회로망 231의 시간상수 ―――――――(4.1)
t2=회로망 235의 시간상수 ―――――――(4.2)
그리고
Figure kpo00001
이며, t1의 t2에 대한 효과는 무시될 수 있다.
t2의 계산;
Figure kpo00002
그리고, V237이 T4시에 VL과 같으므로
Figure kpo00003
Figure kpo00004
t1을 계산하기 위하여 제 3d 도를 다시 참조하면, V237이 감소되므로서 같게되는 전압까지 V233이 감소될때 시간 T2는 발생한다.
그러므로 시간 T2에서
Figure kpo00005
t2가 위와같이 계산되기 때문에
Figure kpo00006
--(15)
그러므로
Figure kpo00007
그리고
T1=1.5194(10-4)sec ―――――――(17)
만약 저항 236이 다른 조건에 의거하여 대략 80kΩ의 값으로 지정된다면,
C237=T2/R236=9(10-9)F ―――――――(18)
캐패시터 237용 실제값은 0.01μf이며, 그러므로 저항 236은 72kΩ이어야만 한다. 저항 232는 18kΩ이거나 또는 총저항의 20%이어야만 한다.
이것으로부터
C233=T1/18k=8440pf ―――――――(19)이다.
저항 232가 그들의 초기값에 캐패시터 237과 232의 재충전용으로 비교적 짧은 시간을 허용하도록 하기위해서 비교적 작게 한다는 것은 이로운 것이다. 소기펄스 지속기간 또는 지연기간의 또다른 값을 얻기위해서, 외부의 저항 232와 236의 비율이 보충계산을 하기위해서 상기 계산된 것과 같이 유지되어야만 한다. 상기 타이밍 캐패시터의 크기의 조정은 과도기간사이의 차이지연을 제공하도록 선택될 수 있다. 상기 타이밍성분의 선택이 공급전압의 크기에 관계없이 처리할수 있다는 것은 특히 주목되어야만 한다.
본 발명의 범위내에서 또 다른 장치들은 그 기술분야에 숙련된 사람들에게는 명백해질 것이다. 예를들면, 외부의 시간상수회로망 231은 상기 동기화펄스와 상기소거펄스의 초기사이의 상기 지연에 대한 편리한 제어를 허용하는 동안 235와 같은 단일 시간상수회로망이 단독으로 사용될 수 있다는 것은 분명하다.
더구나, 단일 시간상수회로망은 공유접촉단자 35와 소거펄스 과도기간의 발생시에 조정을 제공하는 접지사이의 기준전압과 직렬로 연결될 수 있다.
아울러, 상기 스위치는 방전을 허용한다하기보다 상기 타이밍기간중 집적된 충전장치를 충전하도록 배열된다. 마찬가지로, 만약 상기 타이밍 캐패시터의 내부부설이 적당하다면, 방전저항 232와 236은 그 값이 완전히 제거되거나 또는 변경되어진다.

Claims (1)

  1. 본문에 설명되고 도면에 도시된 바와같이, 동기화 신호원으로부터 동기된 소거펄스 과도기를 시작하는 편향 장치를 내포하고 있으며, 상기 소거펄스 발생기는 작동전력원으로 구성된 텔레비젼 수상기용 귀선소거펄스 발생기에 있어서 미리 결정된 시간상수를 갖고 있는 에너지축적장치(230)와, 동기화 신호원(21)과 상기 작동전력(Bf)원에 그리고 상기 동기화 신호와 동기되어 상기 작동전력원에 상기 에너지 축적장치(230)의 연결을 스위칭시키기 위한 상기 에너지 축적장치(230)에 연결된 스위치장치(220)와, 기준전위와 제1차 전압원(VH)와, 상기 기준전위의 제1차 전압원(VH)에 연결된 제1차 입력과 상기 에너지 축적 장치에 연결된 제2차 입력을 갖고있는 제1차 비교기장치(240)와, 상기 소거펄스 과도기가 상기 동기화 신호이후에 시작되는 곳에서 상기 소거펄스 발생기의 출력에 연결되며, 상기 동기화 신호 이후의 지연이 상기 시간상수에 의하여 결정되는 것을 특징으로 하는 지연된 과도기를 갖는 귀선소거 펄스 발생기.
KR7802651A 1978-08-31 1978-08-31 지연된 과도기를 갖는 귀선 소거펄스 발생기 KR820000016B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR7802651A KR820000016B1 (ko) 1978-08-31 1978-08-31 지연된 과도기를 갖는 귀선 소거펄스 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR7802651A KR820000016B1 (ko) 1978-08-31 1978-08-31 지연된 과도기를 갖는 귀선 소거펄스 발생기

Publications (1)

Publication Number Publication Date
KR820000016B1 true KR820000016B1 (ko) 1982-01-25

Family

ID=19208570

Family Applications (1)

Application Number Title Priority Date Filing Date
KR7802651A KR820000016B1 (ko) 1978-08-31 1978-08-31 지연된 과도기를 갖는 귀선 소거펄스 발생기

Country Status (1)

Country Link
KR (1) KR820000016B1 (ko)

Similar Documents

Publication Publication Date Title
US3452244A (en) Electron beam deflection and high voltage generation circuit
US4282549A (en) Pulse generator for a horizontal deflection system
JPS6239591B2 (ko)
GB1450416A (en) Television deflection circuit with low power requirement
CA1087301A (en) Side pincushion distortion correction circuit
KR820000016B1 (ko) 지연된 과도기를 갖는 귀선 소거펄스 발생기
US3863106A (en) Vertical deflection circuit
US3727096A (en) Deflection driver control circuit for a television receiver
US4134046A (en) Retrace blanking pulse generator with delayed transition
US3323001A (en) Time-base circuit arrangement having transistor and scr switching elements
CA1147454A (en) Synchronous switched vertical deflection driven during both trace and retrace intervals
GB1385916A (en) Phase control system for signal modifying circuits
US3449623A (en) Electron beam deflection circuit
JP2829623B2 (ja) ビデオ表示装置の垂直偏向回路
US3441791A (en) Deflection circuit with bidirectional trace and retrace switches
US4223367A (en) Circuit for driving saw-tooth current in a coil
US4164687A (en) Television kinescope protection circuit
US3436591A (en) Electron beam deflection and low voltage supply circuit
US3340423A (en) Single stage vertical sweep circuit
GB1322997A (en) Circuits for producing delayed pulses
GB2119209A (en) Variable horizontal deflection circuit capable of providing eastwest pincushion correction
US3848155A (en) Crt linear sweep control circuit
CN1027482C (zh) 行消隐电路
US4132927A (en) Gating signal generator for switched pincushion correction circuit
US4309641A (en) Line scanning circuit for a television receiver