KR810000770Y1 - 디지탈 얼라암 시계 - Google Patents

디지탈 얼라암 시계 Download PDF

Info

Publication number
KR810000770Y1
KR810000770Y1 KR2019810002379U KR810002379U KR810000770Y1 KR 810000770 Y1 KR810000770 Y1 KR 810000770Y1 KR 2019810002379 U KR2019810002379 U KR 2019810002379U KR 810002379 U KR810002379 U KR 810002379U KR 810000770 Y1 KR810000770 Y1 KR 810000770Y1
Authority
KR
South Korea
Prior art keywords
circuit
time
output
counter
pulse
Prior art date
Application number
KR2019810002379U
Other languages
English (en)
Inventor
다구로오 후구이찌
Original Assignee
가부시 기가이샤 다이니세이코오샤
핫도리 이찌로오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시 기가이샤 다이니세이코오샤, 핫도리 이찌로오 filed Critical 가부시 기가이샤 다이니세이코오샤
Priority to KR2019810002379U priority Critical patent/KR810000770Y1/ko
Application granted granted Critical
Publication of KR810000770Y1 publication Critical patent/KR810000770Y1/ko

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

내용 없음.

Description

디지탈 얼라암 시계
제1도는 본 고안에 의한 디지탈 얼라암 시계를 설명하는 기본 회로도.
제2도는 요부에 있어서의 타이밍챠아트이다.
본 고안은 스위치 조작시에 발음하는 디지탈 얼라암 시계에 관한 것이다.
오늘날 사회기구의 복잡화와 더불어, 시계의 부속 기능도 여러가지의 것을 볼 수 있게 되었다. 디지탈 얼라암 시계도 그 하나이지만, 최근 다수의 얼라암 시각 기억용 카운터를 가진 시계, 즉 디지탈 멀티 얼라암 시계가, 고안이 되게 되었다. 그 때문에 당연히 스위치 조작도 많아지는 셈이지만, 종래의 것으로서는, 그 스위치 조작이 확실하게 행하여졌는가 아닌가를 직감적으로는 알기 어려운 것으로 되게 되었다.
본 고안은 스위치 조작에 의해서, 초 리세트, 시각수정, 표시내용의 절환 등을 하였을 경우에 발음시켜서, 소망하는 동작이 확실하게 행하여진 것을 시계의 사용자에게 직감적으로 알릴 수 있는 전자 시계를 제공하는 것을 목적으로 한다.
이하 본 고안의 1실시예를 도면에 따라서 설명한다.
제1도는 1실시예의 기본회로도이다. 발진분주 회로(1)는, 시각 계수 기능을 위하여 필요한 주파수를 만들고, 다음의 시각용 카운터(2)에 입력되어, 여기에서 초, 분, 시, 일 등 시각 표시에 적절한 시간 단위로 분주된다. 스위치(5)는, 한쪽 단자가전위(VDD)에 접속되고, 타단은 채터링 방지회로(6)에 접속되어 있다. 스위치(5)가 ON의 경우에는 채터링 방지회로(6)의 출력은 펄스 발생회로(7)을 거쳐서 일정한 펄스폭을 가진 펄스트 되어서 출력된다. 단, 펄스 발생회로(7a)의 출력만은, 일정폭의 펄스로 되지않고, 스위치(5a)가 ON의 경우에는전위(VDD)를 스위치(5a)가 off의 경우에는전위(VSS)를 유지한다.
펄스 발생회로(7a),(7b)의 출력은 AND회로(8)에 입력되고, 펄스 발생회로(7a)~(7d)의 출력은 AND회로(9)에 입력되며, 펄스 발생회로(7c)의 출력은 채널 선택용 쉬프트레지스터(11)에 입력된다. AND회로(8)의 출력은, AND회로 군(12)의 모든 AND회로의 한쪽의 입력단자와, AND회로군(13)중의 AND회로(13a)의 한쪽 입력단자와, 이하 동일하게 AND회로군(14)중의 AND회로(14a) AND회로군(15)중의 AND회로(15a)의 한쪽 입력단자에 접속된다.
AND회로(9)의 출력은, 시간 단위 선택 쉬프트레지스터(10)에 입력되고, 그 입력의 펄스의 수에 의해서 3개의 출력의 어느 것인가에 신호가 발생된다.
그 쉬프트레지스터(10)의 3개의 출력은, 각각 AND회로(12a),(12b),(12c)의 다른쪽의 입력단자에 접속된다. AND회로군(12)의 출력은, AND회로군(13),(14),(15)의 각 AND회로의 한쪽 입력단자에 접속된다. 상세하게는 AND회로(12a)의 출력은 AND회로(13b)에, AND회로(12b)의 출력은 AND회로(13c),(14b),(15b)에 AND회로(12c)의 출력은 AND회로(13d),(14c),(15c)에 접속되어 있다.
쉬프트레지스터(11)는, 펄스 발생회로(7c)의 출력 펄스수에 의해서 3개의 출력으로부터 순차로 신호를 낸다. 이 3개의 출력중, 출력 W는 AND회로군(13)의 모든 AND회로의 다른쪽 입력단자에 접속되어 있고, 이하 동일하게 출력 M1출력 M2는 각각 AND회로군(14),(15)의 모든 AND회로의 다른쪽의 입력단자에 접속되어 있고, 그와 동시에, 출력 M1, M2는, 3개의 출력중 어느 출력단자에 신호가 나와 있는가를 판별하는 판별회로(23)에 입력되고, 판별회로(23)의 출력은, 이 출력 신호에 의해서 소망하는 채널(본 실시예에서는 시각표시 W, 제1얼라암 시각 기억내용 표시 M1, 제2얼라암 시각 기억내용 표시 M2의 함께 3채널)을 절환 표시하는, 표시절환회로(16)에 입력되어 있다.
AND회로군(13),(14),(15)의 각각의 출력은, 시각용 카운터(2), 제1얼라암 시각 기억용 카운터(이하 M1용 카운터)(3), 제2얼라암 시각 기억용 카운터(이하 M2용 카운터)(4)에 각각 입력된다.
시각용 카운터(2), M1용 카운터(3), M2용 카운터(4)의 내용은, 각각 표시절환회로(16)에 입력됨과 동시에 시각 카운터(2)와 얼라암 기억용 카운터(3),(4)의 내용을 비교해서, 동일한 경우에는 일치 신호를 출력하는 일치 검출회로(19)에 입력된다.
표시 절환회로(16)에 입력된 시각용 카운터(2), 얼라암 기억용 카운터(3),(4)의 내용은, 판별회로(23)의 신호에 의해서 1개만 선택 출력되고, 다음의 디코우더/드라이버(17)를 통해서 표시체(18)에 표시된다.
또, 일치검출회로(19)가 일치 신호를 출력하였을 경우는, 회로(20)를 지나서 발음체 드라이버(21)를 ON으로 하여, 발음체(22)를 울리게 한다.
AND회로(13),(14),(15)의 출력은, OR회로(24),(25),(26)에 각각 입력되고, OR회로(24),(25),(26)의 출력은 펄스 발생회로(7c)의 출력과 함께 OR회로(27)에 입력되고, 그 출력은 OR회로(20)의 다른쪽의 입력단자에 접속된다.
다음에 동작을 설명한다.
지금 스위치(5c)만을 ON으로 하면, 펄스 발생회로(7c)의 출력에는 일정폭의 펄스가 나타난다. 이때 시각용 카운터(2), M1을 카운터(3), M2용 카운터(4)중의 어느 카운터의 내용을 표시체(18)에 표시시키는가를 선택하는 채널 선택용 쉬프트레지스터(11)는 펄스 발생회로(7c)의 출력에 나타난 펄스의 수에 의해서 출력 W, 출력 M1, 출력 M2에 순차적으로 레벨 “1”의 신호가 발생된다. 이때 펄스 발생회로(7c)에 나타난 펄스는 OR회로(27)를 통과하고, OR회로(20)도 통과해서 발음체드라이버(21)를 펄스폭의 시간만큼 ON으로 한다. 이때 발음체(22)는 발음을 한다. 그리고 그 발음과 동시에, 판별회로(23)의 출력에 의해서 콘트롤되는 표시 절환회로(16)는, 그 신호에 대응된 카운터의 내용을 표시체(18)위에 표시한다.
다음에 시각 카운터의 초리세트를 생각한다.
스위치(5a)를 ON으로 하면, 펄스 발생회로(7a)의 출력은 레벨 “1”을 유지한다. 여기에서 표시가 시각표시로 되도록 적당하게 스위치(5c)를 압압한다. 다음에 스위치(5b)를 누르면, 1회 누를때마다 일정폭의 펄스가 1개 펄스 발생회로(7b)에 나타난다. 지금 시각 표시로 하고 있으므로 쉬프트레지스터(11)의 3개의 출력단자는, 출력 W만이 레벨 “1”이고, 나머지 2개의 출력은 레벨 “0”이다. 그 때문에, AND회로군(14),(15)은 OFF로 되고, AND회로군(13)중에서 AND회로(13a)만이 펄스를 통과시키고, 시각용 카운터(2)의 초카운터가 이 펄스트 리세트된다. 이와 동시에, 이 펄스는 OR회로(24),(27),(20)의 순으로 통과하여, 발음체 드라이버(21)를 ON으로 하여서, 발음체(22)에서 음을 내도록 한다.
이 경우, AND회로(9)가 OFF로 되어 있기 때문에, 쉬프트레지스터(10)의 3개의 출력은 모두 레벨“0”으로 되고, AND회로군(12)의 출력은 레벨 “0”이다. 그 때문에 AND회로(13b),(13c),(13d)는 OFF로 된다.
얼라암 기억용 카운터(3),(4)의 카운터 리세트의 경우도 동일하게 해서, 그 리세트하고 싶은 채널을 선택하여, 스위치(5b)를 압압하면, M1용 카운터(3)를 리세트할 경우에는 AND회로(14a)에, M2용 카운터(4)를 리세트할 경우에는 AND회로(15a)에 펄스가 나타나서, 각각의 얼라암 기억용 카운터를 리세트한다.
그와 동시에, 이 펄스는 OR회로(25), 또는 (26), 그리고 (27),(20)을 통해서 발음체 드라이버(21)를 ON으로 하여, 발음체(22)에서 음을 내도록 한다.
다음에 시각 수정의 경우를 기술한다.
스위치(5a)는 앞의 경우와 동일하게 ON으로 하여 놓는다. 이 경우 펄스 발생회로(7a)는 레벨 “1”을 유지한다.
다음에 스위치(5c)를 적당한 회수만 누르는 것에 의해서 수정하려고 하는 채널을 선택한다. 여기서는, 대표적으로 시각용 카운터(2)의 수정에 대해서 진술한다.
일 카운터를 수정할 경우는, 스위치(5d)를 1회 누른다. 이때 펄스 발생회로(7d)의 출력에는 1개의 펄스가 발생한다. 이때 AND회로(9)는 ON으로 되고, 일, 시, 분등의 시간 단위를 선택하는 시간 단위 선택 쉬프트레지스터(10)의 3개의 출력중, 출력 “일”만이 레벨 “1”로 된다. 다른 2개의 출력은, 레벨 “0” 그대로 되어 있다.
이때에 스위치(5b)를 누르면, 1회 누를때마다 펄스 발생회로(7b)에는 1개의 펄스가 나타난다. 이때 AND회로(8)는 ON으로 되어, 펄스를 통과시킨다.
지금, 쉬프트레지스터(10)의 출력은, 출력 “일”만이 레벨 “1”이므로 AND회로 군(12)중 AND회로(12a)만이 펄스를 통과시킨다. 쉬프트레지스터(11)의 출력은, 출력 W만이 레벨 “1”이므로 AND회로(13a),(13b)만이, 결국 펄스를 출력하는 것으로 되지만, 시각 카운터(2)중에서 일, 시, 분의 수정신호가 들어갔을 경우에는, 초 리세트 신호가 들어가도 초 리세트가 효력이 없도록 구성하여 놓으면, 일의 단위만 수정된다.
이때, 동시에 AND회로(13a),(13b)에서 출력된 펄스는, OR회로(24),(27),(20)를 통해서 발음체(22)를 울린다.
시, 분 수정의 경우도 마찬가지로, 수정하고 싶은 시간 단위를, 스위치(5d)를 압압하는 것에 의하여 선택하고, 스위치(5b)를 누를때마다, AND회로(8)에 펄스가 출력된다. 이 경우, 시를 선택하고 있었으면, AND회로(12b), 분을 선택하고 있었으면 AND회로(12)c의 출력에 펄스가 나타나고, 그리고, 쉬프트레지스터(11)가 출력 W만 레벨 “1”이기 때문에, 결국, 펄스는 시를 선택하고 있었던 경우에는 AND회로(13a),(13c)에, 분을 선택하고 있었든 경우에는 AND회로(13a),(13d)에, 나타난다. 이때 초 리세트 신호를 억제하도록 카운터내에서 처리하여 놓으면, 시 또는 분의 수정 신호만 효력을 가한다.
그리고 먼저 진술한 경우와 같이 이 수정 펄스는, OR회로(24),(27),(20)을 통해서 발음체(22)를 구동시켜 발음시킨다.
또 얼라암 시각을 설정할 경우도 꼭같은 요령으로 할 수 있다.
이때에는 얼라암 시각 기억용 카운터를 쉬프트레지스터(11)에서 선택하기 때문에, 설정 펄스는 AND회로군(14) 또는 (15)의 출력에 나탄다. 이 경우도, 카운터의 내용을 변경시킴과 동시에 Or회로(26) 또는 (25), 그리고 (27),(20)을 통해서 발음체 드라이버(21)를 펄스의 폭의 시간만큼 ON시키고, 그 시간동안 발음체(22)는 발음하고 있다.
이와 같이 해서 설정된 얼라암 시각과, 시각(통상의)이 일치된 경우는, 일치 검출회로(19)의 출력이 레벨 “1”로 되어 OR회로(20)를 통해서 발음체 드라이버(21)를 ON으로 하고, 발음체(22)를 구동시켜서 미리 설정한 시각이 된 것을 음으로 알린다.
제2도는 제1도에 있어서의 단자의 파형의 타이밍 차아트이다.
펄스 발생회로(7c)의 출력 펄스 수에 의해서 쉬프트레지스터(11)의 출력이 어떻게 변화되는가를, 또, AND회로(9)의 출력 펄스수에 의해서 쉬프트레지스터(10)의 출력이 어떻게 변화하는가를 표시하고 있다.
이상의 실시예에서는, 모든 스위치 조작시에 발음되는 전자 시계의 경우를 말했지만, 어느 특정한 스위치 조작의 경우만 음을 내는 전자시계도, 상기한 설명으로서 용이하게 구성할 수 있다.
본 고안은 스위치 조작시에 발음되는 것에 의하여, 사용자는 스위치가 확실하게 작동된 것을 직감적으로 포착할 수 있는 점에 있어서, 다대한 효과가 있다.

Claims (1)

  1. 적어도 1개 이상의 얼라암 시각 기억용의 카운터를 가진 디지탈 얼라암 시계에 있어서, 초 리세트, 시각 수정, 시각표시, 얼라암표시의 절환, 얼라암 시각 기억용 카운터의 리세트, 얼라암 시각 설정의 스위치 조작중 어느 스위치의 조작을 하여도, 이 조작의 확인을 위하여 얼라암을 발음하는 것을 특징으로 하는 디지탈 얼라암 시계.
KR2019810002379U 1981-04-03 1981-04-03 디지탈 얼라암 시계 KR810000770Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019810002379U KR810000770Y1 (ko) 1981-04-03 1981-04-03 디지탈 얼라암 시계

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019810002379U KR810000770Y1 (ko) 1981-04-03 1981-04-03 디지탈 얼라암 시계

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019770000616 Division 1977-03-15

Publications (1)

Publication Number Publication Date
KR810000770Y1 true KR810000770Y1 (ko) 1981-06-29

Family

ID=19221267

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019810002379U KR810000770Y1 (ko) 1981-04-03 1981-04-03 디지탈 얼라암 시계

Country Status (1)

Country Link
KR (1) KR810000770Y1 (ko)

Similar Documents

Publication Publication Date Title
US4152887A (en) Digital electronic alarm timepiece
US4255803A (en) Electronic timepiece equipped with alarm function
US4373821A (en) Electronic timepiece generating different alarm sounds for respective different regions
KR810000770Y1 (ko) 디지탈 얼라암 시계
US4374622A (en) Digital alarm timepiece with setting pointer
US4176515A (en) Electronic clock, particularly a quartz clock
US4178750A (en) Control circuit for electronic timepiece
US4246602A (en) Electronic timepiece
US4110966A (en) Electronic timepiece with stop watch
US4094136A (en) Electronic timepiece inspection circuit
JPS5824758B2 (ja) デンシコウガクヒヨウジドケイ
US3939641A (en) Electronic circuit for individually correcting each digit of time displayed
US4110969A (en) Digital electronic alarm timepiece
CA1072749A (en) Electronic timepiece with recurrent and single alarm
US4312057A (en) Electronic timepiece providing audible and visible time indications
US4187670A (en) Time signal generator circuit for use in an electronic timepiece
US4128991A (en) Electronic digital watch
JPS6110227Y2 (ko)
US4300221A (en) Electronic timepiece
JPS6024434B2 (ja) 電子時計
US4176516A (en) Arrangement for putting an electronic timepiece right with minute indication advanced at first
JPS6045388B2 (ja) 報知機能付電子機器
KR820001223B1 (ko) 전자 시계
JPS6113195B2 (ko)
JPS5779482A (en) Method for correcting time of electronic timepiece