KR20230132316A - 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터 - Google Patents

서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터 Download PDF

Info

Publication number
KR20230132316A
KR20230132316A KR1020220029701A KR20220029701A KR20230132316A KR 20230132316 A KR20230132316 A KR 20230132316A KR 1020220029701 A KR1020220029701 A KR 1020220029701A KR 20220029701 A KR20220029701 A KR 20220029701A KR 20230132316 A KR20230132316 A KR 20230132316A
Authority
KR
South Korea
Prior art keywords
capacitor
terminal
ground
printed circuit
circuit board
Prior art date
Application number
KR1020220029701A
Other languages
English (en)
Inventor
유태준
주성용
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020220029701A priority Critical patent/KR20230132316A/ko
Publication of KR20230132316A publication Critical patent/KR20230132316A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/665Structural association with built-in electrical component with built-in electronic circuit
    • H01R13/6666Structural association with built-in electrical component with built-in electronic circuit with built-in overvoltage protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/6608Structural association with built-in electrical component with built-in single component
    • H01R13/6625Structural association with built-in electrical component with built-in single component with capacitive component

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

일 실시예에 따른 커넥터(connector)는, 안테나의 접지에 전기적으로 연결되는 제1 단자, 상기 안테나의 접지와 구별되는 전자 장치의 다른 접지에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인, 및 상기 접지 라인과 전기적으로 단절된 신호 라인을 포함하고, 상기 제1 단자와 상기 제2 단자의 사이에 배치되는 인쇄 회로 기판, 상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면에 배치되는 제1 커패시터, 상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면에 배치되는 제2 커패시터 및 상기 제1 커패시터 또는 상기 제2 커패시터에 병렬로 연결되는(connected in parallel) 방전 패턴(discharging pattern)을 포함한다.

Description

서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터{CONNECTOR INCLUDING STRUCTURE FOR PREVENTING BREAKDOWN BY SURGE VOLTAGE}
다양한 실시예들은, 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터에 관한 것이다.
커넥터는 서로 다른 전자 장치들의 신호 라인 또는 접지 라인에 연결됨으로써, 서로 다른 전자 장치들의 작동 성능을 확보하기 위하여 활용될 수 있다. 예를 들어, 커넥터는, 통신 가능한 서로 다른 전자 장치들의 신호 라인에 연결되어, 노이즈를 발생시키는 원치 않는 전류 흐름을 제거할 수 있다. 다른 예를 들어, 커넥터는, 서로 다른 전자 장치들의 접지 라인에 연결되어, 접지들 사이에서 갈바닉 절연(galvanic isolation)을 형성함으로써, 서로 다른 전자 장치들 사이에서 접지 루프 잡음(ground-loop noise)이 발생되는 것을 방지할 수 있다.
서지 전압은 심한 파형의 변화를 일으키는 전압으로서, 낙뢰, 전기 사고 및 대용량 설비의 스위칭으로 인하여 발생할 수 있다. 서로 다른 전자 장치들 중 하나의 전자 장치에 서지 전압(surge voltage)이 인가될 경우, 서지 전압은, 서로 다른 전자 장치들 사이에 배치되는 커넥터로 전달될 수 있다. 서지 전압이 커넥터의 구성 요소의 내전압(withstand voltage)를 초과하는 전압을 가질 경우, 커넥터의 구성 요소가 절연 파괴(dielectric breakdown)될 수 있다. 커넥터의 구성 요소가 절연 파괴될 경우, 서로 다른 전자 장치들이 작동 성능을 확보하기 어려울 수 있으므로, 커넥터가 서지 전압에 의해 파괴되지 않을 수 있는 구조를 포함하는 것이 요구될 수 있다.
다양한 실시예들에 따른 커넥터는, 서지 전압에 의해 파손되는 것을 방지하기 위한 구조를 제공할 수 있다.
본 문서에서 이루고자 하는 기술적 과제는 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
일 실시예에 따른 커넥터(connector)는, 안테나의 접지에 전기적으로 연결되는 제1 단자, 상기 안테나의 접지와 구별되는 전자 장치의 다른 접지에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자, 및 커넥터는, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인, 및 상기 접지 라인과 전기적으로 단절된 신호 라인을 포함하고, 상기 제1 단자와 상기 제2 단자의 사이에 배치되는 인쇄 회로 기판을 포함할 수 있다. 커넥터는, 상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면에 배치되는 제1 커패시터를 포함할 수 있다. 커넥터는, 상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면에 배치되는 제2 커패시터를 포함할 수 있다. 커넥터는, 상기 제1 커패시터 또는 상기 제2 커패시터에 병렬로 연결되는(connected in parallel) 방전 패턴(discharging pattern)을 포함할 수 있다.
일 실시예에 따른 커넥터(connector)는, 안테나의 접지에 전기적으로 연결되는 제1 단자, 상기 안테나의 접지와 구별되는 전자 장치의 다른 접지에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자, 및 커넥터는, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인, 및 상기 접지 라인과 전기적으로 단절된 신호 라인을 포함하고, 상기 제1 단자와 상기 제2 단자의 사이에 배치되는 인쇄 회로 기판을 포함할 수 있다. 커넥터는, 접지 라인에 연결되고, 인쇄 회로 기판의 제1 면에 배치되는 제1 커패시터를 포함할 수 있다. 커넥터는, 제1 커패시터에 직렬로 연결되고, 상기 제1 면에 배치되는 제2 커패시터를 포함할 수 있다. 커넥터는, 상기 신호 라인에 연결되고, 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면에 배치되는 제3 커패시터를 포함할 수 있다. 상기 신호 라인은, 제2 면상에서 연장될 수 있다. 접지 라인은 인쇄 회로 기판을 외부에서 바라볼 때, 제1 단자와 상기 제1 커패시터의 사이에서 상기 신호 라인에 가까워지는 방향으로 상기 제1 면 상에서 연장될 수 있다. 상기 접지 라인은, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제1 커패시터와 상기 제2 단자의 사이에서 상기 신호 라인으로부터 멀어지는 방향으로 상기 제1 면 상에서 연장될 수 있다.
일 실시예에 따른 커넥터는, 서지 전압에 의해 절연 파괴되지 않는 구조를 포함하여, 서지 전압에 의한 전자 장치의 파손을 방지할 수 있다. 일 실시예에 따른 커넥터는, 서지 전압에 의해 절연 파괴되지 않는 구조를 포함하여, 전자 장치의 작동 성능을 확보하고, 전자 장치의 사용자가 서지 전압으로 인하여 상해를 입는 것을 방지할 수 있다.
본 개시에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은, 일 실시예에 따른 커넥터가 안테나 및 전자 장치에 연결된 상태를 개략적으로 도시한 도면이다.
도 2a는, 일 실시예에 따른 커넥터의 사시도(perspective view)이다.
도 2b는, 일 실시예에 따른 커넥터의 분해 사시도(exploded perspective view)이다.
도 3a는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도(top view)이다.
도 3b는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도(bottom view)이다.
도 4는, 일 실시예에 따른 커넥터의 인쇄 회로 기판을 도 2b의 A-A'를 따라 절단한 예를 도시한 단면도이다.
도 5a는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도이다.
도 5b는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도이다.
도 6은, 일 실시예에 따른 커넥터의 상면도이다.
도 7a는, 일 실시예에 따른 커넥터의 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도이다.
도 7b는, 일 실시예에 따른 커넥터의 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도이다.
도 8은, 일 실시예에 따른 커넥터의 회로의 예를 도시한 도면이다.
도 9는, 일 실시예에 따른, 커넥터의 회로의 다른 예를 도시한 도면이다.
도 1은, 일 실시예에 따른 커넥터가 안테나 및 전자 장치에 연결된 상태를 개략적으로 도시한 도면이다.
도 1을 참조하면, 일 실시예에 따른 커넥터(110)는, 안테나(120) 및 전자 장치(130)와 전기적으로 연결될 수 있다. 예를 들어, 커넥터(110)는, 접지들(121, 131) 사이의 그라운드 루프 문제를 해결하기 위한 갈바닉 아이솔레이터(galvanic isolator) 및 RF shield box 중 적어도 하나로 참조될 수 있다. 일 실시예에 따르면, 커넥터(110)는, 접지 도선(111)을 통해 안테나(120) 및 전자 장치(130)에 전기적으로 연결될 수 있다. 예를 들어, 커넥터(110)는, 안테나(120)로부터 커넥터(110)를 향해 연장된 제1 접지 도선(wire)(111a)을 통해 안테나(120)의 접지(121)에 전기적으로 연결될 수 있다. 다른 예를 들어, 커넥터(110)는, 커넥터(110)로부터 전자 장치(130)로 연장된 제2 접지 도선(111b)을 통해, 전자 장치(130)의 다른 접지(131)에 전기적으로 연결될 수 있다. 접지(121) 및 다른 접지(131)는, 예를 들어, 각각 안테나(120)의 대지 접지(earth ground) 및 전자 장치(130)의 대지 접지(earth ground)를 의미할 수 있으나, 이에 제한되지 않는다.
일 실시예에 따르면, 커넥터(110)는, 안테나(120)의 접지(121) 및 전자 장치(130)의 다른 접지(131)와 전기적으로 단절되는 신호 도선(wire)(112)을 통해 안테나(120) 및 전자 장치(130)와 전기적으로 연결될 수 있다. 예를 들어, 커넥터(110)는, 안테나(120)로부터 커넥터(110)로 연장된 제1 신호 도선(112a)을 통해, 안테나(120)에 전기적으로 연결되고, 커넥터(110)로부터 전자 장치(130)로 연장된 제2 신호 도선(112b)을 통해, 전자 장치(130)에 전기적으로 연결될 수 있다. 안테나(120)로부터 수신된 신호는, 제1 신호 도선(112a)을 통해 커넥터(110)에 전달된 후, 제2 신호 도선(112b)을 통해 전자 장치(130)로 전달될 수 있다. 일 실시예에 따르면, 신호 도선(112)은, 접지 도선(111)과 동축 케이블(coaxial cable)을 형성할 수 있다.
일 실시예에 따르면, 커넥터(110)는, 안테나(120), 및 전자 장치(130) 사이의 신호(예: 안테나(120)로부터 무선으로 수신된 비디오 신호, 및/또는 오디오 신호)의 송신을 지원하면서, 안테나(120), 및 전자 장치(130)를 전기적으로 절연하여, 안테나(120), 및 전자 장치(130) 사이의 전기적인 연결에 의해 야기되는 노이즈(예: 접지 루프에 의해 발생되는 노이즈)를 차단할 수 있다.
일 실시예에 따르면, 커넥터(110)는, 안테나(120)와 전자 장치(130)의 사이에 배치되어, 안테나(120)와 전자 장치(130)의 작동 성능을 확보할 수 있다. 일 실시예에 따르면, 커넥터(110)는, 접지 도선(111)에 연결되는 접지 커패시터(113) 및 신호 도선(112)에 연결되는 신호 커패시터(114)를 포함할 수 있다. 접지 커패시터(113)는, 안테나(120)의 접지(121)와 전자 장치(130)의 다른 접지(131)의 사이의 갈바닉 절연(galvanic isolation)을 형성할 수 있다. 예를 들어, 커넥터(110)는 갈바닉 절연을 형성함으로써, 안테나(120) 및 전자 장치(130)의 사이에서 전자의 순환에 기반하는 회로(예: 접지 루프)가 형성되는 것을 방지하고, 회로의 단면을 통과하는 자기장(예: 지구 자기장)에 의한 전자의 움직임의 왜곡을 방지할 수 있다.
일 실시예에 따르면, 신호 커패시터(114)는, 안테나(120)로부터 전자 장치(130)로 전달되는 신호의 노이즈를 제거할 수 있다. 예를 들어, 전자 장치(130)는 안테나(120)로부터 교류(AC, alternating current) 형태의 신호를 수신하는 데, 신호에 불필요한 직류(DC, direct current) 성분이 포함되어 있을 경우, 전자 장치(130)에서 신호 왜곡이 발생할 수 있다. 신호 커패시터(114)는, 안테나(120)로부터 전달되는 신호에 포함된 불필요한 직류 성분을 제거함으로써, 전자 장치(130)에서 신호 왜곡이 발생되는 것을 방지할 수 있다. 신호 커패시터(114)는, 안테나(120)로부터 전달되는 신호에 포함된 교류 성분, 및 직류 성분 중에서, 교류 성분을 통과시킬 수 있다.
일 실시예에 따르면, 안테나(120)는, 외부로부터 신호를 수신하고, 수신된 신호를 전자 장치(130)로 전송할 수 있다. 예를 들어, 안테나(120)는, 영상을 표시하기 위한 신호를 수신할 수 있다.
일 실시예에 따르면, 전자 장치(130)는, 안테나(120)로부터 신호를 수신하는 것에 기반하여, 사용자에게 다양한 기능을 제공할 수 있다. 예를 들어, 전자 장치(130)는, 디스플레이를 포함하고, 안테나(120)로부터 신호를 수신하는 것에 기반하여 디스플레이를 통해 영상을 표시할 수 있다. 전자 장치(130)는, 예를 들어, 스마트 TV, 태블릿, 모니터, 스마트 폰, 데스크톱 컴퓨터, 랩톱 컴퓨터, 네비게이션, 디지털 사이니지(digital signage)와 같이 디스플레이를 구비하여 영상 컨텐츠를 재생할 수 있는 다양한 장치로 구현될 수 있으나, 전자 장치(100)는 전술한 기기들에 한정되지 않는다.
예를 들어, 안테나(120)에 인가되는 낙뢰, 전기 사고, 또는 대용량 설비의 스위칭에 의해 발생되는 서지 전압이 안테나(120)를 거쳐 커넥터(110)에 인가될 수 있다. 서지 전압이 커넥터(110)의 구성 요소(예: 접지 커패시터(113) 또는 신호 커패시터(114))의 내전압(withstand voltage)를 초과하는 전압을 가질 경우, 커넥터(110)의 구성 요소가 파손될 수 있다. 예를 들어, 서지 전압이 접지 커패시터(113)의 내전압을 초과할 경우, 접지 커패시터(113)가 절연 파괴됨으로써, 커넥터(110)가 기 설계된 기능을 수행하지 못할 수 있다. 커넥터(110)가 절연 파괴되면, 서지 전압이 전자 장치(130)로 인가됨에 따라, 전자 장치(130)가 파손될 수 있다. 이하에서는, 서지 전압에 의한 파손을 방지하기 위한 구조를 제공할 수 있는 일 실시예에 따른 커넥터(110)에 대하여 구체적으로 설명하도록 한다.
도 2a는, 일 실시예에 따른 커넥터의 사시도(perspective view)이고, 도 2b는, 일 실시예에 따른 커넥터의 분해 사시도(exploded perspective view)이다.
도 2a 및 도 2b를 참조하면, 일 실시예에 따른 커넥터(200)는, 제1 단자(210), 제2 단자(220), 인쇄 회로 기판(230), 복수의 커패시터들(240), 방전 패턴(250), 절연 부재(260) 및 차폐 부재(270)를 포함할 수 있다. 도 1의 커넥터(110)에 대한 설명은 도 2a 및/또는 도 2b의 커넥터(200)에 실질적으로 동일하게 적용될 수 있으므로, 중복되는 설명은 생략하도록 한다.
제1 단자(210)는, 안테나(예: 도 1의 안테나(120))에 전기적으로 연결될 수 있다. 예를 들어, 제1 단자(210)는, 안테나(120)로부터 커넥터(200)로 연장되는 제1 접지 도선(예: 도 1의 제1 접지 도선(111a))을 통해 안테나(120)의 접지(예: 도 1의 접지(121))에 전기적으로 연결될 수 있다. 다른 예를 들어, 제1 단자(210)는, 안테나(120)로부터 커넥터(200)로 연장되는 제1 신호 도선(예: 도 1의 제1 신호 도선(112a))을 통해 안테나(120)와 전기적으로 연결될 수 있다. 제1 신호 도선(112a)는, 접지(121) 및 다른 접지(예: 도 1의 다른 접지(131))와 전기적으로 분리될 수 있다.
제2 단자(220)는, 전자 장치(예: 도 1의 전자 장치(130))에 전기적으로 연결될 수 있다. 일 실시예에 따르면, 제2 단자(220)는, 제1 단자(210)로부터 이격될 수 있다. 예를 들어, 제2 단자(220)는, 커넥터(200)로부터 전자 장치(130)로 연장되는 제2 접지 도선(예: 도 1의 제2 접지 도선(111b))을 통해 전자 장치(130)의 다른 접지(예: 도 1의 다른 접지(131))에 전기적으로 연결될 수 있다. 다른 예를 들어, 제2 단자(220)는, 커넥터(200)로부터 전자 장치(130)로 연장되는 제2 신호 도선(예: 도 1의 제2 신호 도선(112b))을 통해 전자 장치(130)에 전기적으로 연결될 수 있다.
인쇄 회로 기판(230)은, 안테나(120)와 전자 장치(130)를 전기적으로 연결할 수 있다. 예를 들어, 인쇄 회로 기판(230)은, 안테나(120)에 전기적으로 연결되는 제1 단자(210) 및 전자 장치(130)에 전기적으로 연결되는 제2 단자(220)와 솔더링(soldering)됨으로써, 제1 단자(210) 및 제2 단자(220)에 전기적으로 연결될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(230)은, 제1 면(230a), 제1 면(230a)을 마주하고, 제1 면(230a)으로부터 이격된 제2 면(230b), 및 제1 면(230a)과 제2 면(230b)의 사이를 연결하는 측면들(230c)을 포함할 수 있다. 예를 들어, 제1 면(230a) 및 제2 면(230b) 및 측면들(230c)은, 인쇄 회로 기판(230)의 외부에 노출되는(exposed) 인쇄 회로 기판(230)의 외면들을 의미할 수 있으나, 이에 제한되지 않는다. 일 실시예에 따르면, 측면들(230c)은, 제1 단자(210)에서 제2 단자(220)를 향하는 방향인 제1 방향(예: +y 방향)에 수직인 방향(예: +z 방향 또는 -z방향)으로 연장되는 제1 측면(230c-1), 제1 측면(230c-1)과 평행하도록 제1 측면(230c-1)과 동일한 방향으로 연장되고, 제1 방향을 따라 제1 측면(230c-1)으로부터 이격된 제2 측면(230c-2), 제1 측면(230c-1)의 일 단으로부터 제1 방향을 따라 제2 측면(230c-2)의 일 단으로 연장되는 제3 측면(230c-3), 및 제1 측면(230c-1)의 타 단으로부터 제1 방향을 따라 제2 측면(230c-2)의 타 단으로 연장되는 제4 측면(230c-4)을 포함할 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(230)은, 제1 단자(210)와 제2 단자(220)의 사이에 배치될 수 있다. 예를 들어, 인쇄 회로 기판(230)은, 제1 측면(230c-1)이 제1 단자(210)를 향하고, 제2 측면(230c-1)이 제2 단자(220)를 향하도록, 제1 단자(210)와 제2 단자(220)의 사이에 배치될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(230)은, 안테나(120)의 접지(121)와 전자 장치(130)의 다른 접지(131)에 전기적으로 연결되는 제1 접지 라인(231) 및 제2 접지 라인(232)을 포함할 수 있다. 예를 들어, 제1 접지 라인(231) 및 제2 접지 라인(232)은, 각각 제1 단자(210)로부터 제2 단자(220)로 연장될 수 있다. 일 실시예에 따르면, 제1 접지 라인(231) 및 제2 접지 라인(232)은, 각각 인쇄 회로 기판(230)의 서로 다른 면에 배치될 수 있다. 예를 들어, 제1 접지 라인(231)은, 인쇄 회로 기판(230)의 제1 면(230a)에 배치되고, 제2 접지 라인(232)은, 인쇄 회로 기판(230)의 제2 면(230b)에 배치될 수 있다. 일 실시예에 따르면, 인쇄 회로 기판(230)은, 안테나(120)와 전자 장치(130)에 전기적으로 연결되는 신호 라인(233)을 포함할 수 있다. 예를 들어, 신호 라인(233)은, 제1 단자(210)로부터 제2 단자(220)로 연장될 수 있다. 신호 라인(233)은, 제1 접지 라인(231) 및 제2 접지 라인(232)과 전기적으로 단절될 수 있다.
복수의 커패시터들(240)은, 인쇄 회로 기판(230)에 전기적으로 연결될 수 있다. 일 실시예에 따르면, 복수의 커패시터들(240)은, MLCC(multilayer ceramic capacitor)일 수 있으나, 이에 제한되지 않고, 필름 커패시터(film capacitor), 또는 세라믹 커패시터(ceramic capacitor) 등 다양하게 변경될 수 있다. 일 실시예에 따르면, 복수의 커패시터들(240)은, 각각 콘덴서(condenser)로 참조될 수 있다.
일 실시예에 따르면, 복수의 커패시터들(240)은, 각각 제1 접지 라인(231), 제2 접지 라인(232), 및 신호 라인(233) 중 하나에 연결되어, 전자 장치(130)의 작동 성능을 확보할 수 있다. 예를 들어, 복수의 커패시터들(240)은, 제1 접지 라인(231)에 전기적으로 연결되는 제1 커패시터(241)와 제2 커패시터(242), 신호 라인(233)에 전기적으로 연결되는 제3 커패시터(243), 및 제2 접지 라인(232)에 전기적으로 연결되는 제4 커패시터(244)와 제5 커패시터(245)를 포함할 수 있다. 제1 커패시터(241), 제2 커패시터(242), 제4 커패시터(244), 및 제5 커패시터(245)는, 접지(121) 및 다른 접지(131) 사이의 갈바닉 절연(galvanic isolation)을 형성함으로써, 접지(121) 및 다른 접지(131) 사이에 발생할 수 있는 접지 루프 문제를 방지할 수 있다. 제3 커패시터(243)는, 안테나(120)로부터 전자 장치(130)로 전달되는 신호에 포함된 노이즈를 제거할 수 있다.
일 실시예에 따르면, 복수의 커패시터들(240) 중 일부는, 복수의 커패시터들(240) 중 다른 일부와 직렬로 연결(connected in series)될 수 있다. 예를 들어, 제1 커패시터(241) 및 제2 커패시터(242)는 제1 접지 라인(231)을 통해 직렬로 연결될 수 있다. 다른 예를 들어, 제4 커패시터(244) 및 제5 커패시터(245)는, 제2 접지 라인(232)을 통해 직렬로 연결될 수 있다. 예를 들어, 안테나(120)를 통해 낙뢰가 인가될 경우, 안테나(120)로부터 제1 단자(210)로 서지 전압이 인가될 수 있다. 제1 단자(210)로 인가된 서지 전압은 제1 커패시터(241) 및/또는 제4 커패시터(244)로 인가될 수 있다. 서지 전압이 제1 커패시터(241) 및/또는 제4 커패시터(244)의 내전압(withstand voltage)보다 높은 전압을 가질 경우, 제1 커패시터(241) 및/또는 제4 커패시터(244)는, 서지 전압에 의해 파손될 수 있다. 일 실시예에 따른 커넥터(200)는, 커넥터(200) 전체의 내전압이 증가하도록, 제1 커패시터(241) 및 제4 커패시터(244)가 각각 제2 커패시터(242) 및 제5 커패시터(245)에 직렬로 연결되므로, 서지 전압에 강인한 구조를 제공할 수 있다.
일 실시예에 따르면, 복수의 커패시터들(240)은, 서로 이격될 수 있다. 제1 커패시터(241) 및 제4 커패시터(244)는, 제1 단자(210) 및 제2 단자(220) 중 제1 단자(210)에 가깝도록 인쇄 회로 기판(230)에 배치될 수 있다. 예를 들어, 제1 커패시터(241) 및 제4 커패시터(244)는, 제1 측면(230c-1) 및 제2 측면(230c-2) 중 제1 측면(230c-1)에 인접하게 배치될 수 있다. 제2 커패시터(242) 및 제5 커패시터(245)는, 제1 단자(210) 및 제2 단자(220) 중, 제2 단자(220)에 가깝도록 인쇄 회로 기판(230)에 배치될 수 있다. 예를 들어, 제2 커패시터(242) 및 제5 커패시터(245)는, 제1 측면(230c-1) 및 제2 측면(230c-2) 중, 제2 측면(230c-2)에 인접하게 배치될 수 있다. 제1 커패시터(241) 및 제4 커패시터(244)가 제1 단자(210)에 인접하게 배치되고, 제2 커패시터(242) 및 제5 커패시터(245)가 제2 단자(220)에 인접하게 배치됨에 따라, 제2 커패시터(242) 및 제5 커패시터(245)는, 제1 커패시터(241) 및 제4 커패시터(244)로부터 제1 방향(예: +y 방향)으로 이격될 수 있다. 또 다른 예를 들어, 제3 커패시터(243)는, 인쇄 회로 기판(230)의 중심부에 배치될 수 있으나, 이에 제한되지 않는다.
일 실시예에 따르면, 복수의 커패시터들(240) 중 일부는, 복수의 커패시터들(240) 중 다른 일부와 인쇄 회로 기판(230)의 서로 다른 면에 배치될 수 있다. 예를 들어, 제1 접지 라인(231)과 연결되는 제1 커패시터(241) 및 제2 커패시터(242)는 각각 인쇄 회로 기판(230)의 제1 면(230a) 및 제2 면(230b)에 배치될 수 있다. 다른 예를 들어, 제2 접지 라인(232)과 연결되는 제4 커패시터(244) 및 제5 커패시터(245)는 각각 인쇄 회로 기판(230)의 제1 면(230a) 및 제2 면(230b)에 배치될 수 있다. 제3 커패시터(243)는, 인쇄 회로 기판(230)의 제2 면(230b)에 배치될 수 있다. 예를 들어, 안테나(120)에 낙뢰가 인가될 경우, 낙뢰에 의한 서지 전압이 제1 단자(210)에 인가될 수 있다. 제1 단자(210)에 인가된 서지 전압은, 제1 커패시터(241)에 인가될 수 있다. 서지 전압이 과도하게 높은 전압을 가질 경우, 제1 커패시터(241)와 제2 커패시터(242) 사이의 공기(air)가 절연 파괴(dielectric breakdown)되므로, 서지 전압이 제1 접지 라인(231)을 통해 제2 커패시터(242)로 전달되는 것이 아니라, 공기를 통해 제2 커패시터(242)로 인가될 수 있다. 서지 전압이 제1 접지 라인(231)을 거치지 않고 공기를 통해 제2 커패시터(242)로 직접 인가될 경우, 서지 전압이 제1 접지 라인(231)을 통해 제2 커패시터(242)로 전달되는 경우보다 제2 커패시터(242)가 파손될 가능성이 높아질 수 있다. 일 실시예에 따른, 커넥터(200)는, 제1 커패시터(241) 및 제2 커패시터(242)가 각각 인쇄 회로 기판(230)의 제1 면(230a) 및 제2 면(230b)에 배치됨으로써, 제1 커패시터(241)와 제2 커패시터(242)의 이격 거리를 증가시킬 수 있다. 일 실시예에 따른 커넥터(200)는, 제1 커패시터(241)와 제2 커패시터(242)의 이격 거리를 증가시킴으로써, 서지 전압에 의해 이동하는 전자가 제1 커패시터(241)로부터 제2 커패시터(242)로 이동할 때, 제1 접지 라인(231)과 구별되는 다른 경로(예: 제1 커패시터(241)와 제2 커패시터(242) 사이의 공기)를 따라 이동하는 것을 방지할 수 있다. 일 실시예에 따른 커넥터(200)는, 서지 전압에 의한 전자가 제1 접지 라인(231)과 구별되는 다른 경로를 따라 이동하는 것을 방지하여, 서지 전압에 강건한 구조를 가질 수 있다. 제4 커패시터(244) 및 제5 커패시터(245) 역시, 각각 인쇄 회로 기판(230)의 제1 면(230a) 및 제2 면(230b)에 서로 이격되어 배치됨에 따라, 커넥터(200)가 서지 전압에 강건한 구조를 제공할 수 있다.
방전 패턴(250)은, 제1 단자(210)로 유입되는 서지 전압을 방전시킬 수 있다. 예를 들어, 방전 패턴(250)은, 아크 방전을 통해 제1 단자(210)를 통해 유입되는 서지 전압에 의한 전력을 소모시킬 수 있다. 일 실시예에 따르면, 방전 패턴(250)은, 제1 커패시터(241), 제2 커패시터(242), 제3 커패시터(243) 또는 제4 커패시터(244) 중 적어도 하나에 병렬로 연결(connected in parallel)될 수 있다. 예를 들어, 방전 패턴(250)은, 제1 커패시터(241) 및 제4 커패시터(244)에 병렬로 연결될 수 있다. 일 실시예에 따르면, 방전 패턴(250)은, 인쇄 회로 기판(230)의 제1 면(230a)과 제2 면(230b)을 관통하는 비아 홀(234)을 통해, 제1 커패시터(241) 및 제4 커패시터(244) 각각과 전기적으로 연결될 수 있다. 일 실시예에 따르면, 방전 패턴(250)은, 서로 마주하며 떨어지고, 각각 복수의 요철들을 포함하는 복수의 도전성 부재들을 포함할 수 있으나, 이에 제한되지 않는다.
일 실시예에 따르면, 방전 패턴(250)은, 제1 커패시터(241) 및 제4 커패시터(244) 각각과 인쇄 회로 기판(230)을 사이에 두고(interposed therebetween) 마주볼 수 있다. 예를 들어, 방전 패턴(250)은, 제1 커패시터(241) 및 제4 커패시터(244)가 배치된 제1 면(230a)을 마주하는 제2 면(230a)에 배치됨으로써, 인쇄 회로 기판(230)을 사이에 두고, 제1 커패시터(241) 및 제4 커패시터(244) 각각과 마주볼 수 있다.
일 실시예에 따르면, 방전 패턴(250)은, 제1 단자(210) 및 제2 단자(220) 중, 제1 단자(210)에 가깝게 배치될 수 있다. 안테나(120)를 통해 서지 전압이 인가되므로, 방전 패턴(250)은 안테나(120)에 물리적으로 가까운 제1 단자(210)에 가깝게 배치되어, 효율적으로 서지 전압에 의한 전력을 소모할 수 있다. 예를 들어, 방전 패턴(250)은, 제1 커패시터(241) 및 제2 커패시터(242) 중, 제1 커패시터(241)에 가깝게 배치될 수 있다. 방전 패턴(250)이 제1 커패시터(241)에 가깝게 배치됨에 따라, 방전 패턴(250)은, 제1 단자(210)로 유입되는 서지 전압을 효율적으로 소모할 수 있다. 다른 예를 들어, 방전 패턴(250)은, 제4 커패시터(244) 및 제5 커패시터(245) 중, 제4 커패시터(244)에 가깝게 배치될 수 있다. 방전 패턴(250)이 제4 커패시터(244)에 가깝게 배치됨에 따라, 방전 패턴(250)은, 제1 단자(210)로 유입되는 서지 전압을 효율적으로 소모할 수 있다.
절연 부재(260)는, 제1 단자(210) 및 제2 단자(220)를 전기적으로 단절시킬 수 있다. 예를 들어, 절연 부재(260)는, 폴리카보네이트(polycarbonate)를 소재로 포함할 수 있으나, 이에 제한되지 않고, 다양한 부도체를 소재로 포함할 수 있다. 일 실시예에 따르면, 절연 부재(260)는, 제1 단자(210) 및 인쇄 회로 기판(230)을 둘러쌀 수 있다. 예를 들어, 절연 부재(260)는, 인쇄 회로 기판(230)을 향하는 제1 단자(210)의 일부와 접하면서 제1 단자(210)를 둘러쌀 수 있다. 다른 예를 들어, 절연 부재(260)는, 인쇄 회로 기판(230)의 제1 면(230a) 및 제2 면(230b)으로부터 이격된 상태에서, 제1 면(230a) 및 제2 면(230b)을 둘러쌀 수 있다. 또 다른 예를 들어, 절연 부재(260)는, 인쇄 회로 기판(230)의 측면들(230c)과 접할 수 있다.
차폐 부재(270)는, 커넥터(200)의 내부 구성요소(예: 인쇄 회로 기판(230))으로 노이즈가 유입되는 것을 방지하기 위하여, 커넥터(200)를 차폐할 수 있다. 일 실시예에 따르면, 차폐 부재(270)는, RF(radio frequency) 노이즈를 차폐하기 위하여, 도전성 물질을 소재로 포함할 수 있다. 예를 들어, 차폐 부재(270)는, 알루미늄을 소재로 포함할 수 있으나, 이에 제한되지 않는다. 일 실시예에 따르면, 차폐 부재(270)는, 제2 단자(220)의 일부 및 절연 부재(260)를 둘러쌀 수 있다. 예를 들어, 차폐 부재(270)는, 인쇄 회로 기판(230)을 향하는 제2 단자(220)의 일부와 접하면서, 제2 단자(220)를 둘러쌀 수 있다. 다른 예를 들어, 차폐 부재(270)는, 절연 부재(260)와 접하면서 절연 부재(260)를 둘러쌀 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(200)는, 제1 커패시터(241) 및 제4 커패시터(244)가 인쇄 회로 기판(230)의 제1 면(230a)에 배치되고, 제2 커패시터(242) 및 제5 커패시터(245)가 인쇄 회로 기판(230)의 제2 면(230b)에 배치됨에 따라, 서지 전압에 강건한 구조를 제공할 수 있다. 일 실시예에 따른 커넥터(200)는, 제1 단자(210)로 유입되는 서지 전압에 의한 전력을 소모시키기 위한 방전 패턴(250)을 포함함으로써, 서지 전압에 강건한 구조를 제공할 수 있다.
도 3a는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도(top view)이고, 도 3b는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도(bottom view)이다.
도 3a 및 도 3b를 참조하면, 일 실시예에 따르면, 제1 커패시터(241)는 인쇄 회로 기판(230)의 제1 면(230a)에 배치되고, 제2 커패시터(242)는, 인쇄 회로 기판(230)의 제2 면(230b)에 배치될 수 있다. 제1 커패시터(241)와 제2 커패시터(242)를 직렬 연결하는 제1 접지 라인(231)은, 인쇄 회로 기판(230)의 제1 면(230a) 상에서 연장될 수 있다. 일 실시예에 따르면, 제1 접지 라인(231)은, 제1 단자(210)와 제2 단자(220)의 사이에서, 제1 방향(예: +y 방향)과 구별되는 제2 방향으로 제1 면(230a) 상에서 연장될 수 있다. 예를 들어, 제1 접지 라인(231)은, 제1 커패시터(241)와 제2 커패시터(242) 사이에서, 제2 방향으로 연장될 수 있다. 제2 방향은, 예를 들어, 제1 방향에 대하여 기울어질 수 있다. 방전 패턴(250)은, 인쇄 회로 기판(230)의 제2 면(230b) 상에 배치되고, 비아 홀(234)을 통해 제1 면(230a)에 배치된 제1 커패시터(241)와 병렬로 연결될 수 있다.
일 실시예에 따르면, 제4 커패시터(244)는, 인쇄 회로 기판(230)의 제1 면(230a)에 배치되고, 제5 커패시터(245)는, 인쇄 회로 기판(230)의 제2 면(230b)에 배치될 수 있다. 제4 커패시터(244)와 제5 커패시터(245)를 직렬 연결하는 제2 접지 라인(232)은, 인쇄 회로 기판(230)의 제2 면(230b) 상에서 연장될 수 있다. 일 실시예에 따르면, 제2 접지 라인(232)은, 제1 단자(210)와 제2 단자(220)의 사이에서, 제1 방향(예: +y 방향)과 구별되는 제3 방향으로 제1 면(230a) 상에서 연장될 수 있다. 예를 들어, 제2 접지 라인(232)은, 제4 커패시터(244)와 제5 커패시터(245)의 사이에서, 제3 방향으로 연장될 수 있다. 제3 방향은, 예를 들어, 제1 방향에 대하여 기울어질 수 있다. 방전 패턴(250)은, 인쇄 회로 기판(230)의 제2 면(230b) 상에 배치되고, 비아 홀(234)을 통해 제1 면(230a)에 배치된 제4 커패시터(244)와 병렬로 연결될 수 있다.
일 실시예에 따르면, 제3 커패시터(243)는, 인쇄 회로 기판(230)의 제2 면(230b)에 배치될 수 있다. 신호 라인(233)은, 제1 단자(210)와 제2 단자(220)의 사이에서 제1 방향으로 연장될 수 있다. 일 실시예에 따르면, 제2 접지 라인(232)은, 제3 커패시터(243)의 양 단들(243a, 243b)의 사이를 가로지를 수 있다. 예를 들어, 신호 라인(233)은, 제1 단자(210)에서 제3 커패시터(243)의 일 단(243a)까지 연장하고 단절된 후, 제3 커패시터(243)의 타 단(243b)으로부터 제2 단자(220)까지 연장될 수 있다. 신호 라인(233)이 제3 커패시터(243)에서 단절된 형태를 가짐에 따라, 제2 접지 라인(232)은, 제3 커패시터(243)와 인쇄 회로 기판(230)의 사이를 가로지를 수 있다. 제2 접지 라인(232)은, 제3 커패시터(243)의 양 단들(243a, 243b)의 사이를 가로지름으로써, 인쇄 회로 기판(230)을 외부에서 바라볼 때, 신호 라인(233)을 가로지를 수 있다.
일 실시예에 따르면, 제1 접지 라인(231) 및 제2 접지 라인(232)은, 인쇄 회로 기판(230)을 외부에서 바라볼 때, 신호 라인(233)을 기준으로 대칭일 수 있다. 예를 들어, 인쇄 회로 기판(230)을 외부에서 바라볼 때, 제1 단자(210)와 제1 커패시터(241)의 사이에 위치하는 제1 접지 라인(231)의 일부와, 제1 단자(210)와 제4 커패시터(241)의 사이에 위치하는 제2 접지 라인(232)의 일부는, 서로 평행일 수 있다. 다른 예를 들어, 제1 커패시터(241)와 제2 커패시터(242) 사이에 위치하는 제1 접지 라인(231)의 다른 일부와, 제4 커패시터(244)와 제5 커패시터(245) 사이에 위치하는 제2 접지 라인(232)의 서로 다른 일부는, 서로 다른 방향으로 연장됨으로써, 평행하지 않을 수 있다. 제1 접지 라인(231)의 다른 일부 및 제2 접지 라인(232)의 다른 일부가 서로 평행하지 않음에 따라, 제1 접지 라인(231) 및 제2 접지 라인(232)은, 인쇄 회로 기판(230)을 외부에서 바라볼 때, 서로 교차할 수 있다. 또 다른 예를 들어, 제2 커패시터(242)와 제2 단자(220) 사이에 위치하는 제1 접지 라인(231)의 또 다른 일부와, 제5 커패시터(245)와 제2 단자(220) 사이에 위치하는 제2 접지 라인(232)의 또 다른 일부는, 서로 평행일 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(230)은, 신호 라인(233)을 기준으로 서로 마주보는 제1 영역(235) 및 제2 영역(236)을 포함할 수 있다. 예를 들어, 제1 영역(235)은, 신호 라인(233)과 제4 측면(230c-4)의 사이에 위치하고, 제1 면(230a) 및 제2 면(230b)을 포함하는 인쇄 회로 기판(230)의 일부를 의미할 수 있다. 다른 예를 들어, 제2 영역(236)은, 신호 라인(233)과 제3 측면(230c-3)의 사이에 위치하고, 제1 면(230a) 및 제2 면(230b)을 포함하는 인쇄 회로 기판의 다른 일부를 의미할 수 있다.
일 실시예에 따르면, 제1 커패시터(241)는 제1 영역(235) 및 제2 영역(236) 중 하나에 배치되고, 제2 커패시터(242)는, 제1 영역(235) 및 제2 영역(236) 중 다른 하나에 배치될 수 있다. 예를 들어, 제1 커패시터(241)는, 제1 영역(235)에 배치되어, 제3 측면(230c-3) 및 제4 측면(230c-4) 중, 제4 측면(230c-4)에 가깝게 배치될 수 있다. 제2 커패시터(242)는, 제2 영역(236)에 배치되어, 제3 측면(230c-3) 및 제4 측면(230c-4) 중, 제3 측면(230c-3)에 가깝게 배치될 수 있다. 제1 커패시터(241) 및 제2 커패시터(242)가 각각 제1 단자(210) 및 제2 단자(220)에 가깝게 배치되기 때문에, 인쇄 회로 기판(230)의 서로 다른 영역들에 각각 배치되는 제1 커패시터(241) 및 제2 커패시터(242)는, 사선으로(diagonally) 배치될 수 있다. 제1 커패시터(241) 및 제2 커패시터(242)가 사선으로 배치됨에 따라, 제1 커패시터(241) 및 제2 커패시터(242) 사이의 이격 거리가 확보됨으로써, 일 실시예에 따른 커넥터(200)는, 서지 전압에 견고한 구조를 제공할 수 있다.
일 실시예에 따르면, 제4 커패시터(244)는 제1 영역(235) 및 제2 영역(236) 중 하나에 배치되고, 제5 커패시터(245)는, 제1 영역(235) 및 제2 영역(236) 중 다른 하나에 배치될 수 있다. 예를 들어, 제4 커패시터(244)는, 제2 영역(236)에 배치되어, 제3 측면(230c-3) 및 제4 측면(230c-4) 중, 제3 측면(230c-3)에 가깝게 배치될 수 있다. 다른 예를 들어, 제5 커패시터(245)는 제1 영역(235)에 배치되어, 제3 측면(230c-3) 및 제4 측면(230c-4) 중, 제4 측면(230c-4)에 가깝게 배치될 수 있다. 제4 커패시터(244) 및 제5 커패시터(245)가 각각 제1 단자(210) 및 제2 단자(220)에 가깝게 배치되기 때문에, 인쇄 회로 기판(230)의 서로 다른 영역들에 각각 배치되는 제4 커패시터(244) 및 제5 커패시터(245)는, 사선으로(diagonally) 배치될 수 있다. 제4 커패시터(244) 및 제5 커패시터(245)가 사선으로 배치됨에 따라, 제4 커패시터(244) 및 제5 커패시터(245) 사이의 이격 거리가 확보됨으로써, 일 실시예에 따른 커넥터(200)는, 서지 전압에 견고한 구조를 제공할 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(200)는, 복수의 커패시터들(240)이 서로 사선으로 배치됨에 따라, 복수의 커패시터들(240)이 사선으로 배치되지 않은 경우보다 복수의 커패시터들(240) 사이의 이격 거리를 증가시킬 수 있다. 복수의 커패시터들(240) 사이의 이격 거리가 증가됨에 따라, 일 실시예에 따른 커넥터(200)는, 서지 전압에 의해 커넥터(200)가 파손되는 것을 방지하기 위한 구조를 제공할 수 있다.
도 4는, 일 실시예에 따른 커넥터의 인쇄 회로 기판을 도 2b의 A-A'를 따라 절단한 예를 도시한 단면도이다.
도 4를 참조하면, 일 실시예에서, 인쇄 회로 기판(230)의 비아 홀(234)은, 제1 면(230a) 및 제2 면(230b)을 관통할 수 있다. 비아 홀(234)은, 제1 커패시터(241) 및 방전 패턴(250)을 전기적으로 연결할 수 있다.
일 실시예에 따르면, 제3 커패시터(243)의 일부는 인쇄 회로 기판(230)의 제2 면(230b)과 이격될 수 있다. 예를 들어, 제3 커패시터(243)는, 양 단(예: 도 3a 및 도 3b의 양 단들(243a, 243b))이 제2 면(230b)에 접하고, 양 단(243a, 243b)을 제외한 제3 커패시터(243)의 일부는, 제2 면(230b)으로부터 이격될 수 있다.
일 실시예에 따르면, 제1 접지 라인(231)은, 비아 홀(234)과 전기적으로 연결되고, 비아 홀(234)에서 제2 커패시터(242)까지 제2 면(230b) 상에서 연장될 수 있다. 예를 들어, 제1 접지 라인(231)은, 비아 홀(234)으로부터 제2 커패시터(242)까지 제3 측면(230c-3)을 향하는 방향으로, 연장될 수 있다. 달리 말하면, 제1 접지 라인(231)은, 인쇄 회로 기판(230)의 제1 영역(235)에서 제2 영역(236)을 향하는 방향으로 연장될 수 있다. 비아 홀(234)로부터 연장되는 제1 접지 라인(231)은, 제2 면(230b)과 이격되는 제3 커패시터(243)의 아래를 통과할 수 있다. 제3 커패시터(243)를 통과한 제1 접지 라인(231)은, 제2 커패시터(242)와 전기적으로 연결될 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(200)는, 복수의 커패시터들(240)이 서로 사선으로 배치됨에 따라, 복수의 커패시터들(240)이 사선으로 배치되지 않은 경우보다 복수의 커패시터들(240) 사이의 이격 거리를 증가시킬 수 있다. 복수의 커패시터들(240) 사이의 이격 거리가 증가됨에 따라, 일 실시예에 따른 커넥터(200)는, 서지 전압에 의해 커넥터(200)가 파손되는 것을 방지하기 위한 구조를 제공할 수 있다.
도 5a는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도이고, 도 5b는, 일 실시예에 따른 커넥터의 절연 부재 및 차폐 부재를 제거한 상태에서, 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도이다.
도 5a 및 도 5b를 참조하면, 일 실시예에 따른 커넥터(500)는, 제1 단자(510), 제2 단자(520), 인쇄 회로 기판(530), 복수의 커패시터들(540), 및 방전 패턴(550)을 포함할 수 있다. 도 5a 및/또는 도 5b의 제1 단자(510), 제2 단자(520), 인쇄 회로 기판(530), 복수의 커패시터들(540), 및 방전 패턴(550)은, 각각 도 2a 및/또는 도 2b의 제1 단자(210), 제2 단자(220), 인쇄 회로 기판(230), 복수의 커패시터들(240), 및 방전 패턴(250)과 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 제1 면(530a), 제1 면(530a)을 마주하고, 제1 면(530a)으로부터 이격된 제2 면(530b), 및 제1 면(530a)과 제2 면(530b)의 사이를 연결하는 측면들(530c)을 포함할 수 있다. 일 실시예에 따르면, 측면들(530c)은, 제1 단자(510)에서 제2 단자(520)를 향하는 방향인 제1 방향(예: +y 방향)에 수직인 방향(예: +z 방향 또는 -z방향)으로 연장되는 제1 측면(530c-1), 제1 측면(530c-1)과 평행하도록 제1 측면(530c-1)과 동일한 방향으로 연장되고, 제1 방향을 따라 제1 측면(530c-1)으로부터 이격된 제2 측면(530c-2), 제1 측면(530c-1)의 일 단으로부터 제1 방향을 따라 제2 측면(530c-2)의 일 단으로 연장되는 제3 측면(530c-3), 및 제1 측면(530c-1)의 타 단으로부터 제1 방향을 따라 제2 측면(530c-2)의 타 단으로 연장되는 제4 측면(530c-4)을 포함할 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))와 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))에 전기적으로 연결되는 제1 접지 라인(531) 및 제2 접지 라인(532)을 포함할 수 있다. 예를 들어, 제1 접지 라인(531) 및 제2 접지 라인(532)은, 인쇄 회로 기판(530) 상에서 서로 평행할 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 안테나(120)와 전자 장치(130)에 전기적으로 연결되는 신호 라인(533)을 포함할 수 있다. 신호 라인(533)은, 제1 접지 라인(531) 및 제2 접지 라인(532)과 전기적으로 단절되도록 제1 접지 라인(531) 및 제2 접지 라인(532)과 인쇄 회로 기판(530) 상에서 평행일 수 있다. 예를 들어, 신호 라인(533)은, 제1 단자(510)와 제2 단자(520)의 사이에서 제1 방향(예: +y 방향)으로 연장될 수 있다. 일 실시예에 따르면, 신호 라인(533)은 인쇄 회로 기판(530)의 제1 면(530a) 상에 서 연장될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 안테나(120)의 접지(121)와 전자 장치(130)의 다른 접지(131)에 전기적으로 연결되는 제3 접지 라인(537)을 포함할 수 있다. 제3 접지 라인(537)은, 방전 패턴(550)을 제1 단자(510) 및 제2 단자(520)에 전기적으로 연결할 수 있다. 일 실시예에 따르면, 제3 접지 라인(537)은, 인쇄 회로 기판(530)의 제2 면(530b)상에서 연장될 수 있다. 예를 들어, 제3 접지 라인(537)의 적어도 일부는, 인쇄 회로 기판(530)을 외부에서 바라볼 때, 제1 면(530a)에 배치된 신호 라인(533)에 중첩될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 비아 홀(534)을 포함할 수 있다. 비아 홀(534)은, 인쇄 회로 기판(530)의 제1 면(530a) 및 제2 면(530b)을 관통할 수 있다.
일 실시예에 따르면, 복수의 커패시터들(540)은, 제1 접지 라인(531)에 전기적으로 연결되는 제1 커패시터(541) 및 제2 커패시터(542), 신호 라인(533)에 전기적으로 연결되는 제3 커패시터(543), 제2 접지 라인(532)에 전기적으로 연결되는 제4 커패시터(544) 및 제5 커패시터(545)를 포함할 수 있다. 도 5a 및/또는 도 5b의 제1 커패시터(541), 제2 커패시터(542), 제3 커패시터(543), 제4 커패시터(544), 및 제5 커패시터(545)는 각각 도 2a 및/또는 도 2b의 제1 커패시터(241), 제2 커패시터(242), 제3 커패시터(243), 제4 커패시터(244), 및 제5 커패시터(245)와 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 복수의 커패시터들(540)은, 서로 이격될 수 있다. 예를 들어, 제1 커패시터(541) 및 제4 커패시터(544)는, 제1 단자(510) 및 제2 단자(520) 중 제1 단자(510)에 가깝도록 인쇄 회로 기판(530)에 배치될 수 있다. 달리 말하면, 제1 커패시터(541) 및 제4 커패시터(544)는, 제1 측면(530c-1) 및 제2 측면(530c-2) 중 제1 측면(530c-1)에 인접하게 배치될 수 있다. 다른 예를 들어, 제2 커패시터(542) 및 제5 커패시터(545)는, 제1 단자(510) 및 제2 단자(520) 중, 제2 단자(520)에 가깝도록 인쇄 회로 기판(530)에 배치될 수 있다. 달리 말하면, 제2 커패시터(542) 및 제5 커패시터(545)는, 제1 측면(530c-1) 및 제2 측면(530c-2) 중, 제2 측면(530c-2)에 인접하게 배치될 수 있다.
일 실시예에 따르면, 제1 커패시터(541)는 인쇄 회로 기판(530)의 제1 면(530a)에 배치되고, 제2 커패시터(542)는, 인쇄 회로 기판(530)의 제2 면(530b)에 배치될 수 있다. 제1 커패시터(541)와 제2 커패시터(542)를 직렬 연결하는 제1 접지 라인(531)은, 제1 단자(510)로부터 제1 커패시터(541)의 일 단까지 인쇄 회로 기판(530)의 제1 면(530a) 상에서 연장될 수 있다. 제1 커패시터(541)의 일 단까지 연장된 제1 접지 라인(531)은, 제1 면(530a)에 배치된 제1 커패시터(541)에 전기적으로 연결될 수 있다. 제1 접지 라인(531)은, 제1 커패시터(541)의 일 단을 마주하는 제1 커패시터(541)의 타 단으로부터, 제2 단자(520)까지 인쇄 회로 기판(530)의 제2 면(530b) 상에서 연장될 수 있다. 일 실시예에 따르면, 제1 접지 라인(531)은, 인쇄 회로 기판(530)의 제1 면(530a) 및 제2 면(530b)상에서 제1 방향으로 연장됨에 따라, 신호 라인(533)과 평행일 수 있다.
일 실시예에 따르면, 제3 커패시터(543)는, 인쇄 회로 기판(530)의 제1 면(530a)에 배치될 수 있다. 신호 라인(533)은, 제1 단자(510)와 제2 단자(520)의 사이에서, 제1 방향을 따라 제1 면(530a) 상에서 연장될 수 있다.
일 실시예에 따르면, 제4 커패시터(544)는, 인쇄 회로 기판(530)의 제1 면(530a)에 배치되고, 제5 커패시터(545)는, 인쇄 회로 기판(530)의 제2 면(530b)에 배치될 수 있다. 제4 커패시터(544)와 제5 커패시터(545)를 직렬 연결하는 제2 접지 라인(532)은, 제1 단자(510)로부터 제4 커패시터(544)의 일 단까지 인쇄 회로 기판(530)의 제1 면(530a) 상에서 연장될 수 있다. 제4 커패시터(544)의 일 단까지 연장된 제2 접지 라인(532)은 제4 커패시터(544)에 전기적으로 연결될 수 있다. 제2 접지 라인(532)은, 제4 커패시터(544)의 일 단을 마주하는 제4 커패시터(544)의 타 단으로부터, 제2 단자(520)까지 인쇄 회로 기판(530)의 제2 면(530b) 상에서 연장될 수 있다. 일 실시예에 따르면, 제2 접지 라인(532)은, 인쇄 회로 기판(530)의 제1 면(530a) 및 제2 면(530b)상에서 제1 방향으로 연장됨에 따라, 신호 라인(533)과 평행일 수 있다.
일 실시예에 따르면, 방전 패턴(550)은, 인쇄 회로 기판(530)의 제2 면(530b)에 배치될 수 있다. 방전 패턴(550)은, 제3 접지 라인(537)에 연결됨으로써, 복수의 커패시터들(540)에 병렬로 연결될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(530)은, 신호 라인(533)을 기준으로 서로 마주보는 제1 영역(535) 및 제2 영역(536)을 포함할 수 있다. 예를 들어, 제1 영역(535)은, 신호 라인(533)과 제4 측면(530c-4)의 사이에 위치하고, 제1 면(530a) 및 제2 면(530b)을 포함하는 인쇄 회로 기판(530)의 일부를 의미할 수 있다. 다른 예를 들어, 제2 영역(536)은, 신호 라인(533)과 제3 측면(530c-3)의 사이에 위치하고, 제1 면(530a) 및 제2 면(530b)을 포함하는 인쇄 회로 기판(530)의 다른 일부를 의미할 수 있다.
일 실시예에 따르면, 제1 커패시터(541) 및 제2 커패시터(542)는 제1 영역(535) 및 제2 영역(536) 중 하나에 배치될 수 있다. 예를 들어, 제1 커패시터(541) 및 제2 커패시터(542)는, 제1 영역(535)에 배치됨으로써, 제3 측면(530c-3) 및 제4 측면(530c-4) 중, 제4 측면(530c-4)에 가깝게 배치될 수 있다.
일 실시예에 따르면, 제4 커패시터(544) 및 제5 커패시터(545)는, 제1 영역(535) 및 제2 영역(536) 중, 제1 커패시터(541) 및 제2 커패시터(542)가 배치되지 않은 다른 하나에 배치될 수 있다. 예를 들어, 제1 커패시터(541) 및 제2 커패시터(542)가 제1 영역(535)에 배치될 경우, 제4 커패시터(544) 및 제5 커패시터(545)는 제2 영역(536)에 배치될 수 있다. 제4 커패시터(544) 및 제5 커패시터(545)는, 제2 영역(536)에 배치됨으로써, 제3 측면(530c-3) 및 제4 측면(530c-4) 중, 제3 측면(530c-3)에 가깝게 배치될 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(500)는, 제1 커패시터(541) 및 제4 커패시터(544)가 인쇄 회로 기판(530)의 제1 면(530a)에 배치되고, 제2 커패시터(542) 및 제5 커패시터(545)가 인쇄 회로 기판(530)의 제2 면(530b)에 배치됨에 따라, 서지 전압에 강건한 구조를 제공할 수 있다. 일 실시예에 따른 커넥터(500)는, 신호 라인(533)과 접지 라인들(531, 532, 537)이 인쇄 회로 기판(530)의 서로 다른 면에 배치되므로, 상대적으로 간단한 구조를 제공할 수 있다. 예를 들어, 커넥터(500)는, 신호 라인(533)과, 접지 라인들(531, 532, 537)이 서로 평행함으로써, 교차되지 않으므로, 상대적으로 간단한 구조를 제공할 수 있다. 커넥터(500)가 상대적으로 간단한 구조를 포함함에 따라, 커넥터(500)를 제작하는 데 소요되는 제조 단가는 감소될 수 있다.
도 6은, 일 실시예에 따른 커넥터의 상면도이다.
도 6을 참조하면, 일 실시예에 따른 커넥터(600)는, 제1 단자(610), 제2 단자(620), 인쇄 회로 기판(630), 복수의 커패시터들(640), 방전 패턴(650), 절연 부재(660) 및 차폐 부재(670)를 포함할 수 있다. 도 6의 제1 단자(610), 제2 단자(620), 인쇄 회로 기판(630), 복수의 커패시터들(640), 방전 패턴(650), 절연 부재(660) 및 차폐 부재(670)는, 각각 도 2a 및/또는 도 2b의 제1 단자(210), 제2 단자(220), 인쇄 회로 기판(230), 복수의 커패시터들(240), 방전 패턴(250), 절연 부재(260) 및 차폐 부재(270)와 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 인쇄 회로 기판(630)은, 제1 면(630a), 제1 면(630a)을 마주하고, 제1 면(630a)으로부터 이격된 제2 면(미도시), 및 제1 면(630a)과 제2 면의 사이를 연결하는 측면들(630c)을 포함할 수 있다. 일 실시예에 따르면, 측면들(630c)은, 제1 단자(610)에서 제2 단자(620)를 향하는 방향인 제1 방향(예: +y 방향)에 수직인 방향(예: +z 방향 또는 -z방향)으로 연장되는 제1 측면(630c-1), 제1 측면(630c-1)과 평행하도록 제1 측면(630c-1)과 동일한 방향으로 연장되고, 제1 방향을 따라 제1 측면(630c-1)으로부터 이격된 제2 측면(630c-2), 제1 측면(630c-1)의 일 단으로부터 제1 방향을 따라 제2 측면(630c-2)의 일 단으로 연장되는 제3 측면(630c-3), 및 제1 측면(630c-1)의 타 단으로부터 제1 방향을 따라 제2 측면(630c-2)의 타 단으로 연장되는 제4 측면(630c-4)을 포함할 수 있다.
일 실시예에 따르면, 차폐 부재(670)는, 인쇄 회로 기판(630)의 측면들(630c)로부터 이격되고, 측면들(630c)을 둘러쌀 수 있다. 예를 들어, 차폐 부재(670)는, 인쇄 회로 기판(630)의 제3 측면(630c-3) 및 제4 측면(630c-4)로부터 이격되고, 제3 측면(630c-3) 및 제4 측면(630c-4)을 둘러쌀 수 있다. 일 실시예에 따르면, 차폐 부재(670)는, 인쇄 회로 기판(630)의 제1 면(630a) 및 제2 면(630b)을 둘러싸지 않을 수 있다. 차폐 부재(670)가 제1 면(630a) 및 제2 면(630b)을 둘러싸지 않도록 제작됨에 따라, 차폐 부재(670)를 제작하기 위하 소요되는 제조 단가가 감소할 수 있다. 일 실시예에 따르면, 차폐 부재(670)는, 제2 단자(620)와 접할 수 있다. 예를 들어, 차폐 부재(670)는, 인쇄 회로 기판(630)을 향하는 제2 단자(620)의 일 단과 접할 수 있다.
일 실시예에 따르면, 절연 부재(660)는, 제1 단자(610)의 일부를 둘러쌀 수 있다. 예를 들어, 절연 부재(660)는, 인쇄 회로 기판(630)을 향하는 제1 단자(610)의 일부를 둘러쌀 수 있다. 일 실시예에 따르면, 절연 부재(660)는, 인쇄 회로 기판(630)의 측면들(630c)과 차폐 부재(670)의 사이를 메울(filling) 수 있다. 예를 들어, 절연 부재(660)는, 차폐 부재(670)와 제3 측면(630c-3)의 사이의 공간 및 차폐 부재(670)와 제4 측면(630c-4) 사이의 공간을 메울 수 있다. 절연 부재(660)는, 절연 부재(660)와 인쇄 회로 기판의 측면들(630c) 사이의 공간을 메워, 제1 단자(610)와 제2 단자(620)를 전기적으로 단절시킬 수 있다. 일 실시예에 따르면, 절연 부재(660)는, 인쇄 회로 기판(630)의 제1 면(630a) 및 제2 면(630b)을 둘러싸지 않을 수 있다. 제1 면(630a) 및 제2 면(630b)을 둘러싸지 않도록 제작됨에 따라, 절연 부재(660)를 제작하기 위해 소요되는 제조 단가가 감소될 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(600)는, 절연 부재(660) 및 차폐 부재(670)가 인쇄 회로 기판(630)의 측면들(630c)만을 둘러싸기 때문에, 커넥터(600)를 제작하기 위해 소요되는 제조 단가를 감소시키는 구조를 제공할 수 있다.
도 7a는, 일 실시예에 따른 커넥터의 인쇄 회로 기판의 제1 면을 바라본 커넥터의 상면도이고, 도 7b는, 일 실시예에 따른 커넥터의 인쇄 회로 기판의 제2 면을 바라본 커넥터의 배면도이다.
도 7a 및 도 7b를 참조하면, 일 실시예에 따른 커넥터(700)는, 제1 단자(710), 제2 단자(720), 인쇄 회로 기판(730), 복수의 커패시터들(740), 절연 부재(760) 및 차폐 부재(770)를 포함할 수 있다. 도 6의 제1 단자(710), 제2 단자(720), 인쇄 회로 기판(730), 복수의 커패시터들(740), 절연 부재(760) 및 차폐 부재(770)는, 각각 도 2a 및/또는 도 2b의 제1 단자(210), 제2 단자(220), 인쇄 회로 기판(230), 복수의 커패시터들(240), 절연 부재(260) 및 차폐 부재(270)와 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 인쇄 회로 기판(730)은, 제1 면(730a), 제1 면(730a)을 마주하고, 제1 면(730a)으로부터 이격된 제2 면(730b), 및 제1 면(730a)과 제2 면(730b)의 사이를 연결하는 측면들(730c)을 포함할 수 있다. 일 실시예에 따르면, 측면들(730c)은, 제1 단자(710)에서 제2 단자(720)를 향하는 방향인 제1 방향(예: +y 방향)에 수직인 방향(예: +z 방향 또는 -z방향)으로 연장되는 제1 측면(730c-1), 제1 측면(730c-1)과 평행하도록 제1 측면(730c-1)과 동일한 방향으로 연장되고, 제1 방향을 따라 제1 측면(730c-1)으로부터 이격된 제2 측면(730c-2), 제1 측면(730c-1)의 일 단으로부터 제1 방향을 따라 제2 측면(730c-2)의 일 단으로 연장되는 제3 측면(730c-3), 및 제1 측면(730c-1)의 타 단으로부터 제1 방향을 따라 제2 측면(730c-2)의 타 단으로 연장되는 제4 측면(730c-4)을 포함할 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(730)은, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))와 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))에 전기적으로 연결되는 제1 접지 라인(731) 및 제2 접지 라인(732)을 포함할 수 있다. 일 실시예에 따르면, 제1 접지 라인(731) 및 제2 접지 라인(732)은, 인쇄 회로 기판(730)의 제1 면(730a)에 배치될 수 있다.
일 실시예에 따르면, 인쇄 회로 기판(730)은, 안테나(120)와 전자 장치(130)에 전기적으로 연결되는 신호 라인(733)을 포함할 수 있다. 신호 라인(733)은, 제1 접지 라인(731) 및 제2 접지 라인(732)과 전기적으로 단절되도록 인쇄 회로 기판(730)의 제2 면(730b)에 배치될 수 있다. 예를 들어, 신호 라인(733)은, 제1 단자(710)와 제2 단자(720)의 사이에서 제1 방향(예: +y 방향)으로 연장될 수 있다.
일 실시예에 따르면, 복수의 커패시터들(740)은, 제1 접지 라인(731)에 전기적으로 연결되는 제1 커패시터(741) 및 제2 커패시터(742), 신호 라인(733)에 전기적으로 연결되는 제3 커패시터(743), 제2 접지 라인(732)에 전기적으로 연결되는 제4 커패시터(744) 및 제5 커패시터(745)를 포함할 수 있다. 도 7a 및/또는 도 7b의 제1 커패시터(741), 제2 커패시터(742), 제3 커패시터(743), 제4 커패시터(744), 및 제5 커패시터(745)는 각각 도 2a 및/또는 도 2b의 제1 커패시터(241), 제2 커패시터(242), 제3 커패시터(243), 제4 커패시터(244), 및 제5 커패시터(245)와 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 복수의 커패시터들(740)은, 서로 이격될 수 있다. 예를 들어, 제1 커패시터(741), 제2 커패시터(742), 제4 커패시터(744), 및 제5 커패시터(745)는, 인쇄 회로 기판(730)의 제1 면(730a)에 배치되고, 제3 커패시터(743)는, 인쇄 회로 기판(730)의 제2 면(730b)에 배치될 수 있다. 일 실시예에 따르면, 제1 커패시터(741), 제2 커패시터(742), 제4 커패시터(744), 및 제5 커패시터(745) 각각은, 인쇄 회로 기판(730)의 제1 면(730a) 상에서 서로 이격될 수 있다. 예를 들어, 제1 커패시터(741), 제2 커패시터(742), 제4 커패시터(744), 및 제5 커패시터(745) 각각의 이격 거리는, 제1 커패시터(741), 제2 커패시터(742), 제4 커패시터(744), 및 제5 커패시터(745) 각각으로부터 인쇄 회로 기판(730)의 측면들(730c)까지의 거리보다 작을 수 있다. 달리 말해, 제1 커패시터(741), 제2 커패시터(742), 제4 커패시터(744), 및 제5 커패시터(745)는, 인쇄 회로 기판(730)의 제1 면(730a)의 중심부에 서로 인접하게 배치될 수 있다.
일 실시예에 따르면, 제1 접지 라인(731)은, 인쇄 회로 기판(730)을 외부에서 바라볼 때, 제1 단자(710)와 제1 커패시터(741)의 사이에서 신호 라인(733)에 가까워지는 방향으로 제1 면(730a) 상에서 연장될 수 있다. 예를 들어, 제1 접지 라인(731)은, 제1 단자(710)로부터 제1 방향에 기울어진 방향(예: 제1 측면(730c-1)에서 제3 측면(730c-3)을 향하는 방향)으로 제1 커패시터(741)의 일 단까지 연장될 수 있다. 일 실시예에 따르면, 제1 접지 라인(731)은, 제1 커패시터(741)의 타 단으로부터 제2 커패시터(742)의 일 단으로 연장될 수 있다. 예를 들어, 제1 접지 라인(731)은, 제1 커패시터(741)의 타 단으로부터 제1 방향을 따라 제2 커패시터(742)의 일 단까지 연장될 수 있다. 일 실시예에 따르면, 제1 접지 라인(731)은, 인쇄 회로 기판(730)을 외부에서 바라볼 때, 제2 커패시터(742)와 제2 단자(720)의 사이에서 신호 라인(733)에 멀어지는 방향으로 제1 면(730a) 상에서 연장될 수 있다. 예를 들어, 제1 접지 라인(731)은, 제2 커패시터(742)의 타 단으로부터 제2 단자(720)까지, 제1 방향에 기울어진 방향(예: 제1 측면(730c-1)에서 제4 측면(730c-4)을 향하는 방향)을 따라 연장될 수 있다. 제1 접지 라인(731)은, 제1 단자(710)와 제2 단자(720)의 사이에서 연장됨에 따라, 제1 커패시터(741)와 제2 커패시터(742)를 직렬로 연결할 수 있다.
일 실시예에 따르면, 제2 접지 라인(732)은, 인쇄 회로 기판(730)을 외부에서 바라볼 때, 제1 단자(710)와 제4 커패시터(744)의 사이에서 신호 라인(733)에 가까워지는 방향으로 제1 면(730a) 상에서 연장될 수 있다. 예를 들어, 제2 접지 라인(732)은, 제1 단자(710)로부터 제1 방향에 기울어진 방향(예: 제1 측면(730c-1)에서 제4 측면(730c-4)을 향하는 방향)으로 제4 커패시터(744)의 일 단까지 연장될 수 있다. 일 실시예에 따르면, 제2 접지 라인(732)은, 제4 커패시터(744)의 타 단으로부터 제5 커패시터(745)의 일 단으로 연장될 수 있다. 예를 들어, 제2 접지 라인(732)은, 제4 커패시터(744)의 타 단으로부터 제1 방향을 따라 제5 커패시터(745)의 일 단까지 연장될 수 있다. 일 실시예에 따르면, 제2 접지 라인(732)은, 인쇄 회로 기판(730)을 외부에서 바라볼 때, 제5 커패시터(745)와 제2 단자(720)의 사이에서, 신호 라인(733)에 멀어지는 방향으로 제1 면(730a) 상에서 연장될 수 있다. 예를 들어, 제2 접지 라인(732)은, 제5 커패시터(745)의 타 단으로부터 제2 단자(720)까지, 제1 방향에 기울어진 방향(예: 제1 측면(730c-1)에서 제3 측면(730c-3)을 향하는 방향)을 따라 연장될 수 있다. 제2 접지 라인(732)은, 제1 단자(710)와 제2 단자(720)의 사이에서 연장됨에 따라, 제4 커패시터(744)와 제5 커패시터(745)를 직렬로 연결할 수 있다.
일 실시예에 따르면, 절연 부재(760)는, 제1 단자(710) 및 인쇄 회로 기판(730)을 둘러쌀 수 있다. 예를 들어, 절연 부재(760)는, 인쇄 회로 기판(730)을 향하는 제1 단자(710)의 일부를 둘러쌀 수 있다. 다른 예를 들어, 절연 부재(760)는, 인쇄 회로 기판(730)의 측면들(730c) 중, 제1 측면(730c-1) 및 제2 측면(730c-2)을 제외한 제3 측면(730c-3)의 일부 및 제4 측면(730c-4)의 일부와 접할 수 있다.
일 실시예에 따르면, 차폐 부재(770)는, 제2 단자(720)와 접하고, 절연 부재(760)의 적어도 일부를 둘러쌀 수 있다. 예를 들어, 차폐 부재(770)는, 제1 단자(710)를 둘러싸는 절연 부재(760)와 접하고, 인쇄 회로 기판(730)의 측면들(730c)과 이격되어, 제2 단자(720)까지 연장될 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(700)는, 복수의 커패시터들(740)이 인쇄 회로 기판(730)의 측면들(730c)로부터 이격되어, 인쇄 회로 기판(730)의 중심부에 배치되므로, 서지 전압에 강건한 구조를 제공할 수 있다. 예를 들어, 낙뢰에 의한 서지 전압이 제1 단자(710)에 인가될 경우, 복수의 커패시터들(740)로부터 전력이 방출될 수 있다. 복수의 커패시터들(740)과 차폐 부재(770)의 거리가 가까울수록, 복수의 커패시터들(740)로부터 방출되는 전력이 차폐 부재(770)에 전달되어, 커넥터(700)가 정상적으로 작동하지 못할 수 있다. 일 실시예에 따른 커넥터(700)는, 복수의 커패시터들(740)이 인쇄 회로 기판(730)의 중심부에 서로 인접하게 배치되므로, 복수의 커패시터들(740)이 측면들(730c)에 인접하게 배치되는 경우보다, 복수의 커패시터들(740)과 차폐 부재(770) 사이의 이격 거리가 큰 구조를 제공할 수 있다.
도 8은, 일 실시예에 따른 커넥터의 회로의 예를 도시한 도면이다.
도 8은, 도 2a 및 도 2b의 커넥터(200)의 구성 요소들 중, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))와 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))와 전기적으로 연결된 구성 요소들의 회로의 예를 간략히 도시한다.
도 8을 참조하면, 일 실시예에 따른, 커넥터(800)는, 제1 단자(810), 제2 단자(820), 제1 접지 라인(831), 제2 접지 라인(832), 제1 커패시터(841), 제2 커패시터(842), 제4 커패시터(844), 제5 커패시터(845), 및 방전 패턴(850)을 포함할 수 있다. 도 8의 제1 단자(810), 제2 단자(820), 제1 접지 라인(831), 제2 접지 라인(832), 제1 커패시터(841), 제2 커패시터(842), 제4 커패시터(844), 제5 커패시터(845), 및 방전 패턴(850)은, 각각 도 2a 및 도 2b의 제1 단자(210), 제2 단자(220), 제1 접지 라인(231), 제2 접지 라인(232), 제1 커패시터(241), 제2 커패시터(242), 제4 커패시터(244), 제5 커패시터(245), 및 방전 패턴(250)과 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 제1 커패시터(841) 및 제2 커패시터(842)는, 제1 접지 라인(831)을 통해, 접지(121) 및 다른 접지(131)에 전기적으로 연결될 수 있다. 제1 커패시터(841) 및 제2 커패시터(842)는, 접지(121) 및 다른 접지(131) 사이의 갈바닉 절연을 형성함으로써, 접지 루프에 의해 발생되는 노이즈를 제거할 수 있다.
일 실시예에 따르면, 제1 커패시터(841) 및 제2 커패시터(842)는, 제1 접지 라인(831)에 의해 서로 전기적으로 연결될 수 있다. 예를 들어, 제1 커패시터(841) 및 제2 커패시터(842)는, 제1 접지 라인(831)에 의해 서로 직렬로 연결될 수 있다. 제1 커패시터(841) 및 제2 커패시터(842)가 직렬로 연결됨에 따라, 커넥터(800)를 구성하는 회로의 전체 내전압은, 증가할 수 있다.
일 실시예에 따르면, 방전 패턴(850)은, 제1 커패시터(841) 또는 제2 커패시터(842)에 전기적으로 연결될 수 있다. 예를 들어, 방전 패턴(850)은, 제1 커패시터(841)에 병렬로 연결될 수 있다. 방전 패턴(850)은, 인쇄 회로 기판(예: 도 2b의 인쇄 회로 기판(230))의 비아 홀(예: 도 2b의 비아 홀(234))을 통해, 제1 커패시터(841)와 병렬로 연결될 수 있다. 방전 패턴(850)은, 제1 커패시터(841)에 병렬로 연결됨에 따라, 제2 커패시터(842)에 직렬로 연결될 수 있다.
일 실시예에 따르면, 제4 커패시터(844) 및 제5 커패시터(845)는, 제2 접지 라인(832)을 통해, 접지(121) 및 다른 접지(131)에 전기적으로 연결될 수 있다. 제4 커패시터(844) 및 제5 커패시터(845)는, 접지(121) 및 다른 접지(131) 사이의 갈바닉 절연을 형성함으로써, 접지 루프에 의해 발생되는 노이즈를 제거할 수 있다.
일 실시예에 따르면, 제4 커패시터(844) 및 제5 커패시터(845)는, 제2 접지 라인(832)에 의해 서로 전기적으로 연결될 수 있다. 예를 들어, 제4 커패시터(844) 및 제5 커패시터(845)는, 제2 접지 라인(832)에 의해 서로 직렬로 연결될 수 있다. 제4 커패시터(844) 및 제5 커패시터(845)가 직렬로 연결됨에 따라, 커넥터(800)를 구성하는 회로의 전체 내전압은, 증가할 수 있다.
일 실시예에 따르면, 방전 패턴(850)은, 제4 커패시터(844) 또는 제5 커패시터(845)에 전기적으로 연결될 수 있다. 예를 들어, 방전 패턴(850)은, 제4 커패시터(844)에 병렬로 연결될 수 있다. 방전 패턴(850)은, 인쇄 회로 기판(230)의 비아 홀(234)을 통해, 제4 커패시터(844)와 병렬로 연결될 수 있다. 방전 패턴(850)은, 제4 커패시터(844)에 병렬로 연결됨에 따라, 제5 커패시터(845)에 직렬로 연결될 수 있다.
일 실시예에 따르면, 방전 패턴(850)은, 제1 단자(810)를 통해 서지 전압이 인가되는 경우, 아크 방전을 통해 서지 전압에 의한 전력을 소모할 수 있다. 방전 패턴(850)은, 서지 전압에 의한 전력을 소모함으로써, 커넥터(800)의 파손을 방지하거나, 서지 전압에 의한 전력이 제2 단자(820)로 전달되는 것을 방지할 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(800)는, 제1 커패시터(841) 및 제2 커패시터(842)가 서로 직렬로 연결되고, 제4 커패시터(844) 및 제5 커패시터(845)가 서로 직렬로 연결됨으로써, 커넥터(800)를 구성하는 회로의 내전압이 증가된 구조를 제공할 수 있다. 일 실시예에 따른 커넥터(800)는, 제1 커패시터(841) 및 제4 커패시터(844)에 병렬로 연결되는 방전 패턴(850)을 포함함으로써, 제1 단자(810)를 통해 유입되는 서지 전압에 의한 전력을 소모시킬 수 있다.
도 9는, 일 실시예에 따른, 커넥터의 회로의 다른 예를 도시한 도면이다.
도 9는, 도 5a 및 도 5b의 커넥터(500)의 구성 요소들 중, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))와 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))와 전기적으로 연결된 구성 요소들의 회로의 예를 간략히 도시한다.
도 9를 참조하면, 일 실시예에 따른, 커넥터(900)는, 제1 단자(910), 제2 단자(920), 제1 접지 라인(931), 제2 접지 라인(932), 제3 접지 라인(937), 제1 커패시터(941), 제2 커패시터(942), 제4 커패시터(944), 제5 커패시터(945), 및 방전 패턴(950)을 포함할 수 있다. 도 9의 제1 단자(910), 제2 단자(920), 제1 접지 라인(931), 제2 접지 라인(932), 제1 커패시터(941), 제2 커패시터(942), 제4 커패시터(944), 제5 커패시터(945), 및 방전 패턴(950)은, 각각 도 2a 및 도 2b의 제1 단자(210), 제2 단자(220), 제1 접지 라인(231), 제2 접지 라인(232), 제1 커패시터(241), 제2 커패시터(242), 제4 커패시터(244), 제5 커패시터(245), 및 방전 패턴(250)과 실질적으로 동일할 수 있으므로, 중복되는 설명은 생략하도록 한다.
일 실시예에 따르면, 제1 커패시터(941) 및 제2 커패시터(942)는, 제1 접지 라인(931)을 통해, 접지(121) 및 다른 접지(131)에 전기적으로 연결될 수 있다. 제1 커패시터(941) 및 제2 커패시터(942)는, 접지(121) 및 다른 접지(131) 사이의 갈바닉 절연을 형성함으로써, 접지 루프에 의해 발생되는 노이즈를 제거할 수 있다.
일 실시예에 따르면, 제1 커패시터(941) 및 제2 커패시터(942)는, 제1 접지 라인(931)에 의해 서로 전기적으로 연결될 수 있다. 예를 들어, 제1 커패시터(941) 및 제2 커패시터(942)는, 제1 접지 라인(931)에 의해 서로 직렬로 연결될 수 있다. 제1 커패시터(941) 및 제2 커패시터(942)가 직렬로 연결됨에 따라, 커넥터(900)를 구성하는 회로의 전체 내전압은, 증가할 수 있다.
일 실시예에 따르면, 제4 커패시터(944) 및 제5 커패시터(945)는, 제2 접지 라인(932)을 통해, 접지(121) 및 다른 접지(131)에 전기적으로 연결될 수 있다. 제4 커패시터(944) 및 제5 커패시터(945)는, 접지(121) 및 다른 접지(131) 사이의 갈바닉 절연을 형성함으로써, 접지 루프에 의해 발생되는 노이즈를 제거할 수 있다.
일 실시예에 따르면, 제4 커패시터(944) 및 제5 커패시터(945)는, 제2 접지 라인(932)에 의해 서로 전기적으로 연결될 수 있다. 예를 들어, 제4 커패시터(944) 및 제5 커패시터(945)는, 제2 접지 라인(932)에 의해 서로 직렬로 연결될 수 있다. 제4 커패시터(944) 및 제5 커패시터(945)가 직렬로 연결됨에 따라, 커넥터(900)를 구성하는 회로의 전체 내전압은, 증가할 수 있다.
일 실시예에 따르면, 방전 패턴(950)은, 제1 접지 라인(931) 및 제2 접지 라인(932)과 구별되는 제3 접지 라인(937)에 전기적으로 연결될 수 있다. 예를 들어, 방전 패턴(950)은, 제1 커패시터(941) 및 제2 커패시터(942)와 병렬로 연결될 수 있다. 다른 예를 들어, 방전 패턴(950)은, 제4 커패시터(944) 및 제5 커패시터(945)와 병렬로 연결될 수 있다.
일 실시예에 따르면, 방전 패턴(950)은, 제1 단자(910)를 통해 서지 전압이 인가되는 경우, 아크 방전을 통해 서지 전압에 의한 전력을 소모할 수 있다. 방전 패턴(950)은, 서지 전압에 의한 전력을 소모함으로써, 커넥터(900)의 파손을 방지하거나, 서지 전압에 의한 전력이 제2 단자(920)로 전달되는 것을 방지할 수 있다.
상술한 바와 같이, 일 실시예에 따른 커넥터(900)는, 제1 커패시터(941) 및 제2 커패시터(942)가 서로 직렬로 연결되고, 제4 커패시터(944) 및 제5 커패시터(945)가 서로 직렬로 연결됨으로써, 커넥터(900)를 구성하는 회로의 내전압이 증가된 구조를 제공할 수 있다. 일 실시예에 따른 커넥터(900)은, 제1 커패시터(941) 및 제2 커패시터(942)와, 제4 커패시터(944) 및 제5 커패시터(945) 모두에 병렬로 연결되는 방전 패턴(950)을 포함함으로써, 서지 전압에 의한 전력을 효율적으로 소모할 수 있다.
일 실시예에 따른 커넥터(예: 도 2a 및 도 2b의 커넥터(200))는, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))에 전기적으로 연결되는 제1 단자(예: 도 1의 제1 단자(210)), 상기 안테나의 접지와 구별되는 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자(예: 도 2a 및 도 2b의 제2 단자(220)), 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인(예: 도 2a 및 도 2b의 제1 접지 라인(231)), 및 상기 접지 라인과 전기적으로 단절된 신호 라인(예: 도 2a 및 도 2b의 신호 라인(233))을 포함하고, 상기 제1 단자와 상기 제2 단자의 사이에 배치되는 인쇄 회로 기판(예: 도 2a 및 도 2b의 인쇄 회로 기판(230))을 포함할 수 있다. 일 실시예에 따르면, 커넥터는, 상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면(예: 도 2a 및 도 2b의 제1 면(230a))에 배치되는 제1 커패시터(예: 도 2a 및 도 2b의 제1 커패시터(241))를 포함할 수 있다. 일 실시예에 따르면, 커넥터는, 상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면(예: 도 2a 및 도 2b의 제2 면(230b))에 배치되는 제2 커패시터(예: 도 2a 및 도 2b의 제2 커패시터(242))를 포함할 수 있다. 일 실시예에 따르면, 커넥터는, 상기 제1 단자로 유입되는 서지 전압을 방전시키는 방전 패턴(discharging pattern) (예: 도 2a 및 도 2b의 방전 패턴(250))을 포함할 수 있다.
일 실시예에 따르면, 상기 신호 라인은, 상기 제1 단자와 상기 제2 단자의 사이에서 제1 방향으로 연장될 수 있다. 일 실시예에 따르면, 상기 접지 라인은, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 신호 라인을 가로지르도록, 상기 제1 단자와 상기 제2 단자의 사이에서 상기 제1 방향에 기울어진 제2 방향으로 연장될 수 있다.
일 실시예에 따르면, 커넥터는 상기 신호 라인에 연결되는 제3 커패시터(예: 도 2a 및 도 2b의 제3 커패시터(243))를 더 포함할 수 있다. 일 실시예에 따르면, 상기 접지 라인은, 상기 제3 커패시터와 상기 인쇄 회로 기판의 사이를 통과할 수 있다.
일 실시예에 따르면, 상기 신호 라인은, 상기 제1 단자와 상기 제2 단자의 사이에서 제1 방향으로 연장될 수 있다. 일 실시예에 따르면, 상기 접지 라인은, 상기 신호 라인과 전기적으로 단절되도록, 상기 제1 단자와 상기 제2 단자의 사이에서 상기 제1 방향으로 연장될 수 있다.
일 실시예에 따르면, 상기 신호 라인은, 상기 제1 면 상에서 연장될 수 있다. 일 실시예에 따르면, 상기 접지 라인은, 상기 제1 단자로부터 상기 제1 커패시터의 일 단까지 상기 제1 면 상에서 연장되고, 상기 제1 커패시터의 타 단로부터 상기 제2 단자까지 상기 제2 면 상에서 연장될 수 있다.
일 실시예에 따르면, 상기 제1 커패시터는, 상기 제1 단자 및 상기 제2 단자 중 상기 제1 단자에 가까울(close) 수 있다. 일 실시예에 따르면, 상기 제2 커패시터는, 상기 제1 단자 및 상기 제2 단자 중 상기 제2 단자에 가까울 수 있다.
일 실시예에 따르면, 상기 인쇄 회로 기판은, 상기 신호 라인을 기준으로 서로 마주보는 제1 영역(예: 도 3a 및 도 3b의 제1 영역(235)) 및 제2 영역(예: 도 3a 및 도 3b의 제2 영역(236))을 포함할 수 있다. 일 실시예에 따르면, 상기 제1 커패시터는, 상기 제1 영역 및 상기 제2 영역 중 상기 제1 영역에 배치될 수 있다. 일 실시예에 따르면, 상기 제2 커패시터는, 상기 제1 영역 및 상기 제2 영역 중 상기 제2 영역에 배치될 수 있다.
일 실시예에 따르면, 상기 인쇄 회로 기판은, 상기 신호 라인을 기준으로 서로 마주보는 제1 영역(예: 도 5a 및 도 5b의 제1 영역(535)) 및 제2 영역(예: 도 5a 및 도 5b의 제2 영역(536))을 포함할 수 있다. 일 실시예에 따르면, 상기 제1 커패시터 및 상기 제2 커패시터는, 상기 제1 영역 및 상기 제2 영역 중 상기 제1 영역에 배치될 수 있다.
일 실시예에 따르면, 상기 방전 패턴은, 상기 제1 커패시터 및 상기 제2 커패시터 중, 상기 제1 커패시터에 가까울 수 있다.
일 실시예에 따르면, 상기 방전 패턴은, 상기 제2 면 상에 배치될 수 있다. 일 실시예에 따르면, 상기 인쇄 회로 기판은, 상기 제1 면 및 상기 제2 면을 관통함으로써, 상기 제1 커패시터와 상기 방전 패턴을 병렬로 연결하는 비아 홀(예: 도 2a 및 도 2b의 비아 홀(234))을 더 포함할 수 있다.
일 실시예에 따르면, 커넥터는, 상기 접지 라인에 연결되고, 상기 제1 면에 배치되는 제4 커패시터(예: 도 2a 및 도 2b의 제4 커패시터(244)), 및 상기 제4 커패시터와 직렬로 연결되고, 상기 제2 면에 배치되는 제5 커패시터(예: 도 2a 및 도 2b의 제5 커패시터(245))를 더 포함할 수 있다. 일 실시예에 따르면, 상기 인쇄 회로 기판은, 제1 접지 라인(예: 도 2a 및 도 2b의 제1 접지 라인(231))인 상기 접지 라인과 전기적으로 단절되고, 상기 접지 및 상기 다른 접지에 전기적으로 연결되고, 상기 제4 커패시터 및 상기 제5 커패시터를 연결하는 제2 접지 라인(예: 도 2a 및 도 2b의 제2 접지 라인(232))을 더 포함할 수 있다.
일 실시예에 따르면, 상기 제1 접지 라인 및 상기 제2 접지 라인은, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 서로 다른 방향으로 연장될 수 있다.
일 실시예에 따르면, 상기 제1 접지 라인은, 상기 제1 면 상에서 연장될 수 있다. 일 실시예에 따르면, 상기 제2 접지 라인은, 상기 제2 면 상에서 연장될 수 있다.
일 실시예에 따르면, 상기 제1 접지 라인 및 상기 제2 접지 라인은, 서로 평행일 수 있다.
일 실시예에 따르면, 커넥터는 제1 접지 라인인 상기 접지 라인과 구별되고, 상기 제2 면 상에서 연장되고, 상기 방전 패턴을 제1 단자 및 제2 단자에 전기적으로 연결하는 제3 접지 라인(예: 도 5a 및 도 5b의 제3 접지 라인(537))을 더 포함할 수 있다.
일 실시예에 따르면, 상기 제3 접지 라인의 적어도 일부는, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 신호 라인에 중첩될 수 있다.
일 실시예에 따르면, 커넥터는, 상기 제1 단자의 일부, 상기 제1 면, 및 상기 제2 면을 둘러싸는 절연 부재(insulating member)(예: 도 2a 및 도 2b의 절연 부재(260)), 및 상기 제2 단자의 일부 및 상기 절연 부재를 둘러싸는 차폐 부재(shielding member) (예: 도 2a 및 도 2b의 차폐 부재(270))를 더 포함할 수 있다.
일 실시예에 따르면, 커넥터는, 상기 제2 단자와 접하고, 상기 제1 면과 상기 제2 면 사이에 배치되는 상기 인쇄 회로 기판의 측면(예: 도 6의 측면들(630c))으로부터 이격되어, 상기 측면을 둘러싸는 차폐 부재(예: 도 6의 차폐 부재(670)) 및 상기 제1 단자의 일부를 둘러싸고, 상기 측면과 상기 차폐 부재와 접하는 절연 부재(예: 도 6의 절연 부재(660))를 더 포함할 수 있다. 일 실시예에 따르면, 절연 부재는, 측면과 차폐 부재와 접하면서, 제1 단자에서 제2 단자를 향하는 방향으로 연장될 수 있다.
일 실시예에 따른 커넥터(예: 도 7a 및 도 7b의 커넥터(700))는, 안테나(예: 도 1의 안테나(120))의 접지(예: 도 1의 접지(121))에 전기적으로 연결되는 제1 단자(예: 도 7a 및 도 7b의 제1 단자(710)), 상기 안테나의 접지와 구별되는 전자 장치(예: 도 1의 전자 장치(130))의 다른 접지(예: 도 1의 다른 접지(131))에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자(예: 도 7a 및 도 7b의 제2 단자(720)), 상기 제1 단자와 상기 제2 단자의 사이에 배치되고, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인(예: 도 7a 및 도 7b의 제1 접지 라인(731)) 및 상기 접지 라인과 전기적으로 단절되는 신호 라인(예: 도 7a 및 도 7b의 신호 라인(733))을 포함하는 인쇄 회로 기판(예: 도 7a 및 도 7b의 인쇄 회로 기판(730)), 상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면(예: 도 7a 및 도 7b의 제1 면(730a))에 배치되는 제1 커패시터(예: 도 7a 및 도 7b의 제1 커패시터(741)), 상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면에 배치되는 제2 커패시터(예: 도 7a 및 도 7b의 제2 커패시터(742)) 및 상기 신호 라인에 연결되고, 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면(예: 도 7a 및 도 7b의 제2 면(730b))에 배치되는 제3 커패시터(예: 도 7a 및 도 7b의 제3 커패시터(743))를 포함할 수 있다. 일 실시예에 따르면, 상기 신호 라인은, 상기 제2 면 상에서 제1 방향으로 연장되고, 상기 접지 라인은, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제1 단자와 상기 제1 커패시터의 사이에서 상기 제1 방향에 기울어진 방향으로 상기 제1 면 상에서 연장될 수 있다. 일 실시예에 따르면, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제2 커패시터와 상기 제2 단자의 사이에서 상기 제1 방향에 기울어진 방향으로, 상기 제1 면 상에서 연장될 수 있다.
일 실시예에 따르면, 상기 인쇄 회로 기판은, 제1 접지 라인인 상기 접지 라인과 구별되고, 상기 제1 면 상에서 연장되고, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 제2 접지 라인(예: 도 7a 및 도 7b의 제2 접지 라인(732))을 포함할 수 있다. 일 실시예에 따르면, 커넥터는, 상기 제2 접지 라인에 연결되고, 상기 제1 면에 배치되는 제4 커패시터(예: 도 7a 및 도 7b의 제4 커패시터(744)) 및 상기 제4 커패시터에 직렬로 연결되고, 상기 제1 면에 배치되는 제5 커패시터(예: 도 7a 및 도 7b의 제5 커패시터(745))를 더 포함할 수 있다. 일 실시예에 따르면, 상기 제2 접지 라인은, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제1 단자와 상기 제4 커패시터의 사이에서 상기 제1 방향에 기울어진 방향으로 상기 제1 면 상에서 연장될 수 있다. 일 실시예에 따르면, 상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제5 커패시터와 상기 제2 단자의 사이에서 상기 제1 방향에 기울어진 방향으로, 상기 제1 면 상에서 연장될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 전자 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (20)

  1. 커넥터(connector)에 있어서,
    안테나의 접지에 전기적으로 연결되는 제1 단자;
    상기 안테나의 상기 접지와 구별되는 전자 장치의 다른 접지에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자;
    상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인, 및 상기 접지 라인과 전기적으로 단절된 신호 라인을 포함하고, 상기 제1 단자와 상기 제2 단자의 사이에 배치되는 인쇄 회로 기판;
    상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면에 배치되는 제1 커패시터;
    상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면에 배치되는 제2 커패시터; 및
    상기 제1 커패시터 또는 상기 제2 커패시터에 병렬로 연결되는(connected in parallel) 방전 패턴(discharging pattern); 을 포함하는,
    커넥터.
  2. 제1항에 있어서,
    상기 신호 라인은,
    상기 제1 단자와 상기 제2 단자의 사이에서 제1 방향으로 연장되고,
    상기 접지 라인은,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 신호 라인을 가로지르도록, 상기 제1 단자와 상기 제2 단자의 사이에서 상기 제1 방향과 구별되는 제2 방향으로 연장되는,
    커넥터.
  3. 제2항에 있어서,
    상기 신호 라인에 연결되는 제3 커패시터; 를 더 포함하고,
    상기 접지 라인은,
    상기 제3 커패시터의 양 단의 사이를 가로지르는(crosses),
    커넥터.
  4. 제1항에 있어서,
    상기 신호 라인은,
    상기 제1 단자와 상기 제2 단자의 사이에서 제1 방향으로 연장되고,
    상기 접지 라인은,
    상기 신호 라인과 평행하도록, 상기 제1 단자와 상기 제2 단자의 사이에서 상기 제1 방향으로 연장되는,
    커넥터.
  5. 제4항에 있어서,
    상기 신호 라인은,
    상기 제1 면 상에서 연장되고,
    상기 접지 라인은,
    상기 제1 단자로부터 상기 제1 커패시터의 일 단까지 상기 제1 면 상에서 연장되고,
    상기 제1 커패시터의 타 단로부터 상기 제2 단자까지 상기 제2 면 상에서 연장되는,
    커넥터.
  6. 제1항에 있어서,
    상기 제1 커패시터는,
    상기 제1 단자 및 상기 제2 단자 중 상기 제1 단자에 가깝고(close),
    상기 제2 커패시터는,
    상기 제1 단자 및 상기 제2 단자 중 상기 제2 단자에 가까운,
    커넥터.
  7. 제6항에 있어서,
    상기 인쇄 회로 기판은,
    상기 신호 라인을 기준으로 서로 마주보는 제1 영역 및 제2 영역을 포함하고,
    상기 제1 커패시터는,
    상기 제1 영역 및 상기 제2 영역 중 하나에 배치되고,
    상기 제2 커패시터는,
    상기 제1 영역 및 상기 제2 영역 중 다른 하나에 배치되는,
    커넥터.
  8. 제6항에 있어서,
    상기 인쇄 회로 기판은,
    상기 신호 라인을 기준으로 서로 마주보는 제1 영역 및 제2 영역을 포함하고,
    상기 제1 커패시터 및 상기 제2 커패시터는,
    상기 제1 영역 및 상기 제2 영역 중 하나에 배치되는,
    커넥터.
  9. 제1항에 있어서,
    상기 방전 패턴은,
    상기 제1 단자 및 상기 제2 단자 중, 상기 제1 단자에 가까운,
    커넥터.
  10. 제1항에 있어서,
    상기 방전 패턴은,
    상기 제2 면 상에 배치되고,
    상기 인쇄 회로 기판은,
    상기 제1 면 및 상기 제2 면을 관통함으로써, 상기 제1 커패시터와 상기 방전 패턴을 전기적으로 연결하는 비아 홀; 을 더 포함하는,
    커넥터.
  11. 제1항에 있어서,
    상기 접지 라인에 연결되고, 상기 제1 면에 배치되는 제4 커패시터; 및
    상기 제4 커패시터와 직렬로 연결되고, 상기 제2 면에 배치되는 제5 커패시터; 를 더 포함하고,
    상기 인쇄 회로 기판은,
    제1 접지 라인인 상기 접지 라인과 구별되고, 상기 접지 및 상기 다른 접지에 전기적으로 연결되고, 상기 제4 커패시터 및 상기 제5 커패시터를 연결하는 제2 접지 라인을 더 포함하는,
    커넥터.
  12. 제11항에 있어서,
    상기 제1 접지 라인 및 상기 제2 접지 라인은,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 서로 교차하는(crosses),
    커넥터.
  13. 제11항에 있어서,
    상기 제1 접지 라인은,
    상기 제1 면 상에서 연장되고,
    상기 제2 접지 라인은,
    상기 제2 면 상에서 연장되는,
    커넥터.
  14. 제11항에 있어서,
    상기 제1 접지 라인 및 상기 제2 접지 라인은,
    서로 평행인,
    커넥터.
  15. 제1항에 있어서,
    제1 접지 라인인 상기 접지 라인과 구별되고, 상기 제2 면 상에서 연장되고, 상기 방전 패턴과 연결되는 제3 접지 라인; 을 더 포함하는,
    커넥터.
  16. 제15항에 있어서,
    상기 제3 접지 라인의 적어도 일부는,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 신호 라인에 중첩되는,
    커넥터.
  17. 제1항에 있어서,
    상기 제1 단자의 일부, 상기 제1 면, 및 상기 제2 면을 둘러싸는 절연 부재(insulating member); 및
    상기 제2 단자의 일부 및 상기 절연 부재를 둘러싸는 차폐 부재(shielding member)를 더 포함하는,
    커넥터.
  18. 제1항에 있어서,
    상기 제2 단자와 접하고, 상기 제1 면과 상기 제2 면 사이에 배치되는 상기 인쇄 회로 기판의 측면으로부터 이격되어, 상기 측면을 둘러싸는 차폐 부재; 및
    상기 제1 단자의 일부를 둘러싸고, 상기 측면과 상기 차폐 부재의 사이를 메우는(filling) 절연 부재; 를 더 포함하는,
    커넥터.
  19. 커넥터에 있어서,
    안테나의 접지에 전기적으로 연결되는 제1 단자;
    상기 안테나의 상기 접지와 구별되는 전자 장치의 다른 접지에 전기적으로 연결되고, 상기 제1 단자로부터 이격되는 제2 단자;
    상기 제1 단자와 상기 제2 단자의 사이에 배치되고, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 접지 라인 및 상기 접지 라인과 전기적으로 단절되는 신호 라인을 포함하는 인쇄 회로 기판;
    상기 접지 라인에 연결되고, 상기 인쇄 회로 기판의 제1 면에 배치되는 제1 커패시터;
    상기 제1 커패시터에 직렬로 연결되고(connected in series), 상기 제1 면에 배치되는 제2 커패시터; 및
    상기 신호 라인에 연결되고, 상기 제1 면을 마주하는 상기 인쇄 회로 기판의 제2 면에 배치되는 제3 커패시터; 를 포함하고,
    상기 신호 라인은,
    상기 제2 면 상에서 연장되고,
    상기 접지 라인은,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제1 단자와 상기 제1 커패시터의 사이에서 상기 신호 라인에 가까워지는 방향으로 상기 제1 면 상에서 연장되고,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제2 커패시터와 상기 제2 단자의 사이에서 상기 신호 라인으로부터 멀어지는 방향으로, 상기 제1 면 상에서 연장되는,
    커넥터.
  20. 제19항에 있어서,
    상기 인쇄 회로 기판은,
    제1 접지 라인인 상기 접지 라인과 구별되고, 상기 제1 면 상에서 연장되고, 상기 접지와 상기 다른 접지에 전기적으로 연결되는 제2 접지 라인을 더 포함하고,
    상기 제2 접지 라인에 연결되고, 상기 제1 면에 배치되는 제4 커패시터; 및
    상기 제4 커패시터에 직렬로 연결되고, 상기 제1 면에 배치되는 제5 커패시터; 를 더 포함하고,
    상기 제2 접지 라인은,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제1 단자와 상기 제4 커패시터의 사이에서 상기 신호 라인에 가까워지는 방향으로 상기 제1 면 상에서 연장되고,
    상기 인쇄 회로 기판을 외부에서 바라볼 때, 상기 제5 커패시터와 상기 제2 단자의 사이에서 상기 신호 라인으로부터 멀어지는 방향으로, 상기 제1 면 상에서 연장되는,
    커넥터.
KR1020220029701A 2022-03-08 2022-03-08 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터 KR20230132316A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020220029701A KR20230132316A (ko) 2022-03-08 2022-03-08 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220029701A KR20230132316A (ko) 2022-03-08 2022-03-08 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터

Publications (1)

Publication Number Publication Date
KR20230132316A true KR20230132316A (ko) 2023-09-15

Family

ID=88017426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220029701A KR20230132316A (ko) 2022-03-08 2022-03-08 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터

Country Status (1)

Country Link
KR (1) KR20230132316A (ko)

Similar Documents

Publication Publication Date Title
US6417747B1 (en) Low cost, large scale RF hybrid package for simple assembly onto mixed signal printed wiring boards
US5668509A (en) Modified coaxial to GCPW vertical solderless interconnects for stack MIC assemblies
US11917750B2 (en) Shielding structure for system-in-package and electronic device
US4987391A (en) Antenna cable ground isolator
US10916938B2 (en) ESD-protective surface-mount composite component
US6413103B1 (en) Method and apparatus for grounding microcoaxial cables inside a portable computing device
US6541711B1 (en) Isolated ground circuit board apparatus
CN105957712A (zh) 用于多电压的分裂式薄膜电容器
US20200075229A1 (en) Isolator and communication system
US7145083B2 (en) Reducing or eliminating cross-talk at device-substrate interface
US12080935B2 (en) Transmission line and circuit board
KR100427111B1 (ko) 에너지 조절 회로 조립체
KR20230127958A (ko) 두 개의 상호 연결된 무선 주파수 구성 요소를 갖는 무선 주파수 장치
US7667322B2 (en) High-frequency semiconductor device
KR20230132316A (ko) 서지 전압에 파손되는 것을 방지하기 위한 구조를 포함하는 커넥터
CN113711160B (zh) 电子设备
US20220330415A1 (en) System for driving power devices
CN206976656U (zh) 电连接器和连接器组件
TWI734514B (zh) 用於傳輸超高頻訊號之緊湊式連接器
KR101477399B1 (ko) 알에프 모듈
US7026869B2 (en) Broadband amplifier having offset microstrip section in a housing module
US20190319379A1 (en) High-rate signal connector module
US6906910B1 (en) Structures for implementing integrated conductor and capacitor in SMD packaging
KR100438423B1 (ko) 평면 안테나 및 그 급전구조
US11804647B2 (en) Bridge printed circuit board, millimeter-wave antenna device and electronic device