KR20230127517A - 2개 이상의 시스템간 메모리 동기화 방법 및 시스템 - Google Patents

2개 이상의 시스템간 메모리 동기화 방법 및 시스템 Download PDF

Info

Publication number
KR20230127517A
KR20230127517A KR1020220024921A KR20220024921A KR20230127517A KR 20230127517 A KR20230127517 A KR 20230127517A KR 1020220024921 A KR1020220024921 A KR 1020220024921A KR 20220024921 A KR20220024921 A KR 20220024921A KR 20230127517 A KR20230127517 A KR 20230127517A
Authority
KR
South Korea
Prior art keywords
processor
state
smi
smm
response
Prior art date
Application number
KR1020220024921A
Other languages
English (en)
Inventor
이원필
Original Assignee
젬텍(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 젬텍(주) filed Critical 젬텍(주)
Priority to KR1020220024921A priority Critical patent/KR20230127517A/ko
Publication of KR20230127517A publication Critical patent/KR20230127517A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3024Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/30101Special purpose registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline, look ahead
    • G06F9/3824Operand accessing
    • G06F9/3834Maintaining memory consistency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • G06F9/5066Algorithms for mapping a plurality of inter-dependent sub-tasks onto a plurality of physical CPUs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • Multi Processors (AREA)

Abstract

2개 이상의 시스템간 메모리 동기화 방법은, SMI(system management interrupt)를 수신하는 단계; 및 제1 프로세서에서 제2 프로세서의 상태를 점검하는 단계를 포함하고, 상기 제2 프로세서의 상태가 비활성(inactive)인 것에 응답하여 상기 SMI를 상기 제1 프로세서에서 처리하고, 상기 제2 프로세서의 상태가 활성(active)이지만 SMI 모드(SMM)는 아닌 것에 응답하여 상기 제2 프로세서가 SMM으로 진입하는 것을 대기하며, 상기 제2 프로세서의 상태가 활성이고 SMM에 있는 것에 응답하여 상기 제1 및 제2 프로세서들 모두에서 상기 SMI를 처리하는 것을 포함하는 2개 이상의 시스템간 메모리 동기화 방법을 제공한다.
일실시예에 따른 장치는 하드웨어와 결합되어 상술한 방법들 중 어느 하나의 항의 방법을 실행시키기 위하여 매체에 저장된 컴퓨터 프로그램에 의해 제어될 수 있다.

Description

2개 이상의 시스템간 메모리 동기화 방법 및 시스템{MEMORY SYNCHRONIZATION METHOD AND SYSTEM BETWEEN TWO OR MORE SYSTEMS}
아래 실시예들은 2개 이상의 시스템간 메모리 동기화 방법 및 시스템에 관한 것이다.
근래 범용 프로세서의 성능이 향상되면서 전용 하드웨어에 의하여 수행되던 작업을 하나의 프로세서에서 소프트웨어를 이용하여 처리하는 경향을 볼 수 있다. 예를 들어, CNC 공작 기계의 제어기가 PC로 대치되면서 하나의 PC가 서보 모터의 제어, 가공 지령의 해석 및 경로의 생성, 사용자 인터페이스 등을 모두 하나의 프로세서에서 수행하게 되었다.
이와 같이 하나의 프로세서를 여러 작업에 공유하여 사용하면 하드웨어의 비용이 절감되지만 복잡해진 소프트웨어를 개발하는데 따르는 비용의 상승과 개발 기간의 연장을 고려하면 시스템 전체의 비용은 그다지 절감되지 않을 수 있다. 상용화된 실시간 운영 체계나 실시간 기능이 추가된 일반 운영 체계를 사용하더라도 실시간 소프트웨어를 만드는데 필요한 기본적인 기능밖에 제공되지 않으며 복잡한 실시간 소프트웨어를 설계하고 구현 및 디버깅하는데에는 숙련된 프로그래머의 많은 노력이 요구된다.
아래 실시예들은 2개 이상의 시스템간 메모리 동기화 방법 및 시스템을 제공하기 위한 것이다.
2개 이상의 시스템간 메모리 동기화 방법은, SMI(system management interrupt)를 수신하는 단계; 및 제1 프로세서에서 제2 프로세서의 상태를 점검하는 단계를 포함하고, 상기 제2 프로세서의 상태가 비활성(inactive)인 것에 응답하여 상기 SMI를 상기 제1 프로세서에서 처리하고, 상기 제2 프로세서의 상태가 활성(active)이지만 SMI 모드(SMM)는 아닌 것에 응답하여 상기 제2 프로세서가 SMM으로 진입하는 것을 대기하며, 상기 제2 프로세서의 상태가 활성이고 SMM에 있는 것에 응답하여 상기 제1 및 제2 프로세서들 모두에서 상기 SMI를 처리하는 것을 포함하는 2개 이상의 시스템간 메모리 동기화 방법을 제공한다.
일실시예에 따른 장치는 하드웨어와 결합되어 상술한 방법들 중 어느 하나의 항의 방법을 실행시키기 위하여 매체에 저장된 컴퓨터 프로그램에 의해 제어될 수 있다.
아래 실시예들은 2개 이상의 시스템간 메모리 동기화 방법 및 시스템을 효율적으로 제공하는 효과가 있다.
도 1은 본 발명의 일실시예에 의한 2개 이상의 시스템간 메모리 동기화 방법의 흐름도이다.
도 2는 본 발명의 일실시예에 의한 실행 리소스들, 캐시들, 및 저장소를 공유하는 다수 프로세서들의 장치 블록도이다.
도 3은 일실시예에 따른 장치의 구성의 예시도이다.
이하에서, 첨부된 도면을 참조하여 실시예들을 상세하게 설명한다. 그러나, 실시예 들에는 다양한 변경이 가해질 수 있어서 특허출원의 권리 범위가 이러한 실시예들에 의해 제한되거나 한정되는 것은 아니다. 실시예들에 대한 모든 변경, 균등물 내지 대체물이 권리 범위에 포함되는 것으로 이해되어야 한다.
실시예들에 대한 특정한 구조적 또는 기능적 설명들은 단지 예시를 위한 목적으로 개시된 것으로서, 다양한 형태로 변경되어 실시될 수 있다. 따라서, 실시예들은 특정한 개시형태로 한정되는 것이 아니며, 본 명세서의 범위는 기술적 사상에 포함되는 변경, 균등물, 또는 대체물을 포함한다.
제1 또는 제2 등의 용어를 다양한 구성요소들을 설명하는데 사용될 수 있지만, 이런 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 해석되어야 한다. 예를 들어, 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로도 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다.
실시예에서 사용한 용어는 단지 설명을 목적으로 사용된 것으로, 한정하려는 의도로 해석되어서는 안된다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 실시예가 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
또한, 첨부 도면을 참조하여 설명함에 있어, 도면 부호에 관계없이 동일한 구성 요소는 동일한 참조부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 실시예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 실시예의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
실시예들은 퍼스널 컴퓨터, 랩톱 컴퓨터, 태블릿 컴퓨터, 스마트 폰, 텔레비전, 스마트 가전 기기, 지능형 자동차, 키오스크, 웨어러블 장치 등 다양한 형태의 제품으로 구현될 수 있다.
도 1은 본 발명의 일실시예에 의한 2개 이상의 시스템간 메모리 동기화 방법의 흐름도이다.
도 2는 본 발명의 일실시예에 의한 실행 리소스들, 캐시들, 및 저장소를 공유하는 다수 프로세서들의 장치 블록도이다.
먼저 SMI를 처리하기 전에 제1 프로세서와 제2 프로세서를 동기화하기 위한 방법이 하이-레벨 흐름도로써 도시되어 있다. 블록 605에서, SMI가 수신된다. 대개 SMI는 프로세서로부터의 서비스를 요청하기 위해 발생된다. SMI는 비동기 (하드웨어) 또는 동기 (소프트웨어) 이벤트에 의해 발생될 수 있다. SMI가 시스템에서 발생될 때, 시스템의 각 프로세서는 SMI를 수신/래치하여야 한다.
일례로서, 블록 605의 제1 SMI는 컨트롤러 허브(345)에 의해 발생될 수 있다. 다른 예로서, 블록 605의 제1 SMI는 제1 프로세서내에, 제2 프로세서내에, 또는 시스템에 별도로 위치하는 (나타내지 않은) 컨트롤러에 의해 발생될 수도 있다. 또 다른 예로서, 블록 605의 제1 SMI는, 도 3에 도시된 프로세서(305)와 같은, 물리 프로세서 또는, 컨트롤러 허브(345)와 같은, 컨트롤러 허브의 핀(pin)에 대한 논리 레벨을 변경하는 것에 의해 발생될 수도 있다.
블록 610에서, 제1 프로세서는 제2 프로세서의 상태를 점검한다. 제2 프로세서의 상태를 점검하는 것은 프로세서들간의 통신을 통해 수행될 수도 있다.
저장 매체(355)는, 정보를 저장하는 임의의 매체일 수 있다. 일례로서, 저장 매체(355)는 제1 프로세서, 제2 프로세서, 또는 (도시되지 않은) 멀티프로세서 시스템에 위치하는 하나 이상의 레지스터일 수도 있다. 다른 예로서, 저장 매체(355)는 캐시(335)의 일부분 또는 프로세서(305)에 위치하지 않는 임의의 다른 캐시일 수도 있다. 또 다른 예로서, 저장 매체(355)는 시스템 메모리일 수도 있다.
저장 매체(355)는 제1 프로세서 및/또는 제2 프로세서의 직접적인 상태 정보를 보유할 수도 있다. 또한, 저장 매체(355)는 제1 프로세서 및/또는 제2 프로세서의 상태를 표현하는 정보를 보유할 수도 있다.
유익한 일례로서, 동기화 영역(430)에 저장된 제1 값은, 제2 프로세서가 비활성 상태라는 것을 표현할 수 있다. 비활성 상태는, 휴면(sleep), 스탠바이, 일시 정지(suspend), 하이버네이션(hibernation), SIPI-대기(wait-for-SIPI), 깊은 휴면(deep sleep), 리셋, 또는 제2 프로세서가 인터럽트들에 응답하지 않는 임의의 다른 모드와 같은, 임의의 저전력 상태일 수 있다. 부가적으로, 동기화 영역(430)에 저장된 제2 값은, 이 또한 흔히 SMM(system management mode)이라고 하는, 제2 프로세서가 활성 상태이지만 SMI 모드는 아니라는 것을 표현할 수도 있다. SMI 모드는 아닌 활성 상태는, 제2 프로세서가 인터럽트들에 응답 중이며 그리고/또는 코드들을 실행 중이지만 SMM인 것은 아닌 임의의 상태일 수 있다. 또한, 동기화 영역(430)에 저장된 제3 값은, 제2 프로세서가 활성 상태이며 SMI 모드라는 것을 표현할 수도 있다. SMI 모드인 활성 상태는, 제2 프로세서가 활성 상태이며 SMM이기도 한 임의의 상태일 수 있다.
블록 605로부터의 SMI가 블록 615에서 처리된다. SMI를 처리하는 단계는 대부분, 하드웨어 또는 소프트웨어에 의해 형성된 요청을 서비스하는 단계를 수반한다. SMI를 처리하는 단계는, 발생된 SMI 요청을 서비스하는 무엇인가를 포함할 수 있다. 예를 들어, SMI를 처리하는 단계는 SMI를 서비스하기 위해 SMI 핸들러 코드를 실행시키는 단계를 포함할 수 있다.
블록 620에 나타낸 바와 같이, 동기화 영역(430)이, 제2 프로세서가 비활성 상태라는 것을 표현하는 값을 저장한다면, 제1 프로세서는, 제2 프로세서가 SMI 모드로 진입하는 것을 대기할 필요없이, 블록 605에서 발생된 SMI를 처리할 수 있다.
제2 프로세서가 인터럽트들에 응답은 하지만 SMI 모드는 아닌 상태로 진입하면, 동기화 영역(430)의 값은, 제2 프로세서에 의해 활성이지만 SMI 모드는 아닌 상태를 반영하도록 업데이트되어야 한다. 동기화 영역(430)이 활성이지만 SMI 모드는 아닌 상태를 표현하는 동안, 제1 프로세서는, 블록 625에 도시된 바와 같이, 블록 605로부터의 SMI를 처리하기 전에, 제2 프로세서가 SMI 모드로 진입하는 것을 대기하여야 한다.
도 3은 일실시예에 따른 장치의 구성의 예시도이다.
프로세서(302)는 프로그램을 실행하고, 장치(301)를 제어할 수 있다. 프로세서(302)에 의하여 실행되는 프로그램의 코드는 메모리(303)에 저장될 수 있다. 장치(301)는 입출력 장치(도면 미 표시)를 통하여 외부 장치(예를 들어, 퍼스널 컴퓨터 또는 네트워크)에 연결되고, 데이터를 교환할 수 있다.
이상에서 설명된 실시예들은 하드웨어 구성요소, 소프트웨어 구성요소, 및/또는 하드웨어 구성요소 및 소프트웨어 구성요소의 조합으로 구현될 수 있다. 예를 들어, 실시예들에서 설명된 장치, 방법 및 구성요소는, 예를 들어, 프로세서, 콘트롤러, ALU(arithmetic logic unit), 디지털 신호 프로세서(digital signal processor), 마이크로컴퓨터, FPGA(field programmable gate array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령(instruction)을 실행하고 응답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 있다. 처리 장치는 운영 체제(OS) 및 상기 운영 체제 상에서 수행되는 하나 이상의 소프트웨어 애플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 응답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만, 해당 기술분야에서 통상의 지식을 가진 자는, 처리 장치가 복수 개의 처리 요소(processing element) 및/또는 복수 유형의 처리 요소를 포함할 수 있음을 알 수 있다. 예를 들어, 처리 장치는 복수 개의 프로세서 또는 하나의 프로세서 및 하나의 콘트롤러를 포함할 수 있다. 또한, 병렬 프로세서(parallel processor)와 같은, 다른 처리 구성(processing configuration)도 가능하다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드 뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의 소프트웨어 모듈로서 작동하도록 구성될 수 있으며, 그 역도 마찬가지이다.
소프트웨어는 컴퓨터 프로그램(computer program), 코드(code), 명령(instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리 장치를 구성하거나 독립적으로 또는 결합적으로(collectively) 처리 장치를 명령할 수 있다. 소프트웨어 및/또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소(component), 물리적 장치, 가상 장치(virtual equipment), 컴퓨터 저장 매체 또는 장치, 또는 전송되는 신호 파(signal wave)에 영구적으로, 또는 일시적으로 구체화(embody)될 수 있다. 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된 방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터 판독 가능 기록 매체에 저장될 수 있다.
이상과 같이 실시예들이 비록 한정된 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기를 기초로 다양한 기술적 수정 및 변형을 적용할 수 있다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 청구범위의 범위에 속한다.

Claims (3)

  1. 2개 이상의 시스템간 메모리 동기화 방법은,
    SMI(system management interrupt)를 수신하는 단계; 및
    제1 프로세서에서 제2 프로세서의 상태를 점검하는 단계를 포함하고,
    상기 제2 프로세서의 상태가 비활성(inactive)인 것에 응답하여 상기 SMI를 상기 제1 프로세서에서 처리하고,
    상기 제2 프로세서의 상태가 활성(active)이지만 SMI 모드(SMM)는 아닌 것에 응답하여 상기 제2 프로세서가 SMM으로 진입하는 것을 대기하며,
    상기 제2 프로세서의 상태가 활성이고 SMM에 있는 것에 응답하여 상기 제1 및 제2 프로세서들 모두에서 상기 SMI를 처리하는 것을 포함하는 2개 이상의 시스템간 메모리 동기화 방법
  2. 제1항에 있어서,
    제1 프로세서에서 제2 프로세서의 상태를 점검하는 상기 단계는,
    상기 제1 프로세서에서 상기 제2 프로세서의 상태를 나타내는 값들을 저장하는 저장 매체를 조사하는 단계를 포함하는 2개 이상의 시스템간 메모리 동기화 방법.
  3. 제1항에 있어서,
    상기 저장 매체를 업데이트하는 단계는,
    상기 제2 프로세서가 저전력 상태로 진입하는 것에 응답하여, 상기 저장 매체에 비활성 상태를 나타내기 위한 값을 기입하는 단계를 포함하는 2개 이상의 시스템간 메모리 동기화 방법.
KR1020220024921A 2022-02-25 2022-02-25 2개 이상의 시스템간 메모리 동기화 방법 및 시스템 KR20230127517A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020220024921A KR20230127517A (ko) 2022-02-25 2022-02-25 2개 이상의 시스템간 메모리 동기화 방법 및 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220024921A KR20230127517A (ko) 2022-02-25 2022-02-25 2개 이상의 시스템간 메모리 동기화 방법 및 시스템

Publications (1)

Publication Number Publication Date
KR20230127517A true KR20230127517A (ko) 2023-09-01

Family

ID=87975287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220024921A KR20230127517A (ko) 2022-02-25 2022-02-25 2개 이상의 시스템간 메모리 동기화 방법 및 시스템

Country Status (1)

Country Link
KR (1) KR20230127517A (ko)

Similar Documents

Publication Publication Date Title
US9864627B2 (en) Power saving operating system for virtual environment
KR101392109B1 (ko) 시스템 관리 모드의 프로세서에 상태 스토리지를 제공하기 위한 장치, 방법 및 시스템
EP2787444B1 (en) Central processing unit, information processing apparatus, and intra-virtual-core register value acquisition method
EP1899810B1 (en) System and method to optimize os context switching by instruction group trapping
US8972702B2 (en) Systems and methods for power management in a high performance computing (HPC) cluster
US11243795B2 (en) CPU overcommit with guest idle polling
EP2881860B1 (en) Method for implementing an interrupt between virtual processors, related device, and system
US20130191844A1 (en) Management of threads within a computing environment
US9715403B2 (en) Optimized extended context management for virtual machines
US20130212587A1 (en) Shared resources in a docked mobile environment
US9069891B2 (en) Hardware enabled performance counters with support for operating system context switching
US11061730B2 (en) Efficient scheduling for hyper-threaded CPUs using memory monitoring
US11243800B2 (en) Efficient virtual machine memory monitoring with hyper-threading
RU2432601C2 (ru) Метод внедрения детерминизма среди множества интервалов тактирования
WO2018076979A1 (zh) 一种指令间数据依赖的检测方法和装置
US20140331025A1 (en) Reconfigurable processor and operation method thereof
US8447960B2 (en) Pausing and activating thread state upon pin assertion by external logic monitoring polling loop exit time condition
US9836323B1 (en) Scalable hypervisor scheduling of polling tasks
KR20230127517A (ko) 2개 이상의 시스템간 메모리 동기화 방법 및 시스템
JP5678347B2 (ja) Itシステムの構成方法、そのコンピュータプログラムおよびitシステム
US10152341B2 (en) Hyper-threading based host-guest communication
KR101248470B1 (ko) 자원 모니터링 컴퓨팅 장치, 방법 및 그 방법을 실행시키기 위한 프로그램을 기록한 기록매체
KR20120118271A (ko) 가상머신 이동 대상 선택 방법
CN117667465B (zh) 代码共享方法、装置、交换机、多主机系统、设备和介质
KR20230154531A (ko) Cpu 내부의 데이터 병목처리 기능을 지원하는 네트워크 저장 장치