KR20230020980A - 다중-계층 비디오 비트스트림의 서브-비트스트림 추출 - Google Patents

다중-계층 비디오 비트스트림의 서브-비트스트림 추출 Download PDF

Info

Publication number
KR20230020980A
KR20230020980A KR1020227042308A KR20227042308A KR20230020980A KR 20230020980 A KR20230020980 A KR 20230020980A KR 1020227042308 A KR1020227042308 A KR 1020227042308A KR 20227042308 A KR20227042308 A KR 20227042308A KR 20230020980 A KR20230020980 A KR 20230020980A
Authority
KR
South Korea
Prior art keywords
bitstream
video
sei
scalable
layer
Prior art date
Application number
KR1020227042308A
Other languages
English (en)
Inventor
예-쿠이 왕
Original Assignee
바이트댄스 아이엔씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 바이트댄스 아이엔씨 filed Critical 바이트댄스 아이엔씨
Publication of KR20230020980A publication Critical patent/KR20230020980A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/12Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/105Selection of the reference unit for prediction within a chosen coding or prediction mode, e.g. adaptive choice of position and number of pixels used for prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/184Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/188Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a video data packet, e.g. a network abstraction layer [NAL] unit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/37Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability with arrangements for assigning different transmission priorities to video input data or to video coded data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

비디오 인코딩 방법 및 장치 및 비디오 디코딩 방법 및 장치의 예가 설명된다. 비디오 처리의 하나의 예시적 방법은 규칙에 따라 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고, 상기 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고; 여기서 규칙은 출력 계층 세트(OLS)를 포함하는 출력 비트스트림을 생성하기 위한 서브-비트스트림 추출 프로세스가 다음 조건에 응답하여 선택적으로 수행되는 하나 이상의 작업을 포함한다고 정의한다: (1) OLS의 NAL 유닛 헤더 계층 식별자 값 목록은 비트스트림의 모든 VCL(비디오 코딩 계층) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않고, (2) 스케일러블-중첩 SEI 메시지를 포함하는 보충 향상 정보(SEI) NAL 유닛을 포함하는 출력 비트스트림.

Description

다중-계층 비디오 비트스트림의 서브-비트스트림 추출
이 특허 문서는 이미지 및 비디오 코딩(video coding) 및 디코딩(decoding)에 관한 것이다.
파리 협약에 따라 대응하는 특허법 및/또는 규칙에 따라, 이 출원은 2020년 6월 9일에 출원된 미국의 가특허출원 제63/036,865호의 우선권과 이익을 적시에 주장하기 위해 이루어진다. 법에 따른 모든 목적들을 위해, 전술한 출원의 전체 개시 내용은 본 출원의 개시의 일부로서 참고로 포함된다.
디지털 비디오(Digital video)는 인터넷 및 다른 디지털 통신 네트워크(digital communication network)에서 가장 많은 대역폭을 사용한다. 비디오(video)를 수신하고 나타낼 수 있는 연결된 사용자 장치(connected user device)의 수가 증가함에 따라, 디지털 비디오 사용에 대한 대역폭 수요가 계속 증가할 것으로 예상된다.
본 문서는 비디오 인코딩(video encoding) 또는 디코딩(decoding)을 수행하기 위해 비디오 인코더(video encoder) 및 디코더(decoder)에 의해 사용될 수 있는 기술을 개시한다.
하나의 예시적인 측면에서, 비디오 처리 방법(video processing method)이 개시된다. 방법은 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고, 여기서 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고; 여기서 규칙은 출력 비트스트림을 생성하기 위해 상기 비트스트림으로부터 NAL 유닛들이 제거되는 서브-비트스트림 추출 프로세스를 정의하고, 여기서 규칙은, 서브-비트스트림 추출 프로세스에 입력되는 비트스트림의 모든 비디오 코딩 계층(VCL) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않는 타겟 OLS 인덱스를 갖는 출력 계층 세트(OLS)의 NAL 유닛 헤더 계층 식별자 값 목록에 응답하여, 특정 페이로드 유형을 갖는 비-스케일러블-중첩(non-scalable-nested) SEI 메시지를 포함하는 모든 SEI(보충 향상 정보) NAL 유닛을 제거하도록 지정한다.
다른 예시적인 측면에서, 다른 비디오 처리 방법이 개시된다. 이 방법은 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고, 비트스트림은 출력 비트스트림을 생성하기 위해 서브-비트스트림 추출 프로세스를 지정하는 규칙에 따라 하나 이상의 서브-비트스트림으로 분리 가능하고, 여기서 규칙은, 비디오 코딩 계층(VCL) 네트워크 추상화 계층(NAL) 유닛의 유형 및 VCL NAL 유닛과 연관된 비디오 코딩 계층의 시간적 식별자에 기초하여, 서브-비트스트림 추출 프로세스 동안 VCL NAL 유닛이 제거되는 픽처 또는 서브픽처에 적용되는 SEI 메시지를 포함하는 모든 보충 향상 정보(SEI) 네트워크 추상화 계층(NAL) 유닛을 제거할지 또는 제거하는 방법을 지정한다.
다른 예시적인 측면에서, 다른 비디오 처리 방법이 개시된다. 방법은 규칙에 따라 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고, 여기서 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고; 여기서 규칙은 출력 계층 세트(OLS)를 포함하는 출력 비트스트림을 생성하기 위한 서브-비트스트림 추출 프로세스가 다음 조건에 응답하여 선택적으로 수행되는 하나 이상의 작업을 포함한다고 정의한다: (1) OLS의 NAL 유닛 헤더 계층 식별자 값 목록은 비트스트림의 모든 VCL(비디오 코딩 계층) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않고, (2) 스케일러블-중첩 SEI 메시지를 포함하는 보충 향상 정보(SEI) NAL 유닛을 포함하는 출력 비트스트림.
또 다른 예시적인 측면에서, 비디오 인코더 장치(video encoder apparatus)가 개시된다. 비디오 인코더는 전술한 방법을 실행하도록 구성된 프로세서(processor)를 포함한다.
또 다른 예시적인 측면에서, 비디오 디코더 장치(video decoder apparatus)가 개시된다. 비디오 디코더는 전술한 방법을 실행하도록 구성된 프로세서를 포함한다.
또 다른 실시예 측면에서, 코드(code)가 저장된 컴퓨터 판독 가능 매체(computer readable medium)가 개시된다. 코드는 프로세서 실행 가능 코드의 형태로 여기에 설명된 방법 중 하나를 실행한다.
이러한 기능들 및 기타 기능들은 본 문서 전체에 걸쳐 설명되어 있다.
도 1은 개시된 기술의 일부 구현에 따른 비디오 코딩 시스템을 예시하는 블록도이다.
도 2는 비디오 처리에 사용되는 예시적인 하드웨어 플랫폼의 블록도이다.
도 3은 비디오 처리 방법의 하나의 예의 방법에 대한 순서도이다.
도 4는 예시적인 비디오 코딩 시스템을 예시하는 블록도이다.
도 5는 개시된 기술의 일부 구현에 따른 인코더를 예시하는 블록도이다.
도 6은 개시된 기술의 일부 구현에 따른 인코더를 예시하는 블록도이다.
도 7a 및 7b는 개시된 기술의 일부 구현들에 기초한 비디오 처리의 예시적인 방법에 대한 흐름도들이다.
도 8은 개시된 기술의 일부 구현들에 기초한 비디오 처리의 예시적인 방법에 대한 흐름도이다.
섹션 제목들은 이해의 편의를 위해 본 문서에서 사용되며 각 섹션에 개시된 기술 및 실시예들의 적용 가능성을 해당 섹션에만 제한하지 않는다. 또한, H.266 용어는 설명의 편의를 위해서만 사용되며 개시된 기술의 범위를 제한하지 않는다. 이와 같이, 여기에 설명된 기술은 다른 비디오 코덱 프로토콜들 및 설계들에도 적용할 수 있다.
1. 소개
이 문서는 비디오 코딩 기술(video coding technologies)과 관련이 있다. 구체적으로, 일반적인 서브-비트스트림 추출 프로세스, 픽처 레벨 HRD 파라미터들의 시그널링, 및 SEI NAL 유닛의 SEI 메시지들의 포함에 대한 몇 가지 개선 사항에 관한 것이다. 이 아이디어는 다중-계층(multi-layer) 비디오 코딩, 예를 들어 개발 중인 다목적 비디오 코딩(VVC: Versatile Video Coding)을 지원하는 임의의 비디오 코딩 표준 또는 비표준 비디오 코덱에 개별적으로 또는 다양한 조합으로 적용될 수 있다.
2. 약어
APS 적응형 파라미터 세트(Adaptation Parameter Set)
AU 액세스 유닛(Access Unit)
AUD 액세스 유닛 구분 기호(Access Unit Delimiter)
AVC 고급 비디오 코딩(Advanced Video Coding)
CLVS 코딩된 계층 비디오 시퀀스
CPB 디코딩된 픽처 버퍼(Decoded Picture Buffer)
CRA 클린 랜덤 액세스(Clean Random Access)
CTU 코딩 트리 유닛(Coding Tree Unit)
CVS 코딩된 비디오 시퀀스(Coded Video Sequence)
DCI 디코딩 기능 정보(Decoding Capability Information)
DPB 디코딩된 픽처 버퍼(Decoded Picture Buffer)
EOB 비트스트림 끝(End Of Bitstream)
EOS 시퀀스 끝(End Of Sequence)
GDR 점진적 디코딩 리프레쉬(Gradual Decoding Refresh)
HEVC 고효율 비디오 코딩(High Efficiency Video Coding)
HRD 가상 레퍼런스 디코더(Hypothetical Reference Decoder)
IDR 순간적 디코딩 리프레쉬(Instantaneous Decoding Refresh)
ILP 계층간 예측(Inter-Layer Prediction)
ILRP 계층간 레퍼런스 픽처(Inter-Layer Reference Picture)
JEM 공동 연구 모델(Joint Exploration Model)
LTRP 장기 레퍼런스 픽처(Long-Term Reference Picture)
MCTS 모션 제약 타일 세트(Motion-Constrained Tile Set)
NAL 네트워크 추상화 계층(Network Abstraction Layer)
OLS 출력 계층 세트(Output Layer Set)
PH 픽처 헤더(Picture Header)
PPS 픽처 파라미터 세트(Picture Parameter Set)
PTL 프로필, 티어 및 레벨(Profile, Tier and Level)
PU 픽처 유닛(Picture Unit)
RAP 랜덤 액세스 포인트(Random Access Point)
RBSP 원시 바이트 시퀀스 페이로드(Raw Byte Sequence Payload)
SEI 보충 향상 정보(Supplemental Enhancement Information)
SPS 시퀀스 파라미터 세트(Sequence Parameter Set)
STRP 단기 레퍼런스 픽처(Short-Term Reference Picture)
SVC 스케일러블 비디오 코딩(Scalable Video Coding)
VCL 비디오 코딩 계층(Video Coding Layer)
VPS 비디오 파라미터 세트(Video Parameter Set)
VTM VVC 테스트 모델(VVC Test Model)
VUI 비디오 사용성 정보(Video Usability Information)
VVC 다목적 비디오 코딩(Versatile Video Coding)
3. 초기 논의
비디오 코딩 표준은 잘 알려진 ITU-T 및 ISO/IEC 표준의 개발을 통해 주로 발전해 왔다. ITU-T는 H.261및 H.263을 제작했으며, ISO/IEC는 MPEG-1 및 MPEG-4 비주얼을 제작했으며, 두 조직은 H.262/MPEG-2 비디오 및 H.264/MPEG-4 고급 비디오 코딩(AVC) 및 H.265/HEVC 표준들을 공동 제작했다. H.262 이후, 비디오 코딩 표준들은 시간적 예측 (temporal prediction)과 트랜스폼 코딩(transform coding)이 사용되는 하이브리드 비디오 코딩 구조에 기초한다. HEVC를 넘어 미래의 비디오 코딩 기술을 연구하기 위해, 공동 비디오 연구팀(JVET: Joint Video Exploration Team)이 VCEG와 MPEG의 공동으로 2015년에 설립되었다. 그 이후로, JVET에 의해 많은 새로운 방법들이 채택되었고 공동 연구 모델 (JEM: Joint Exploration Model)이라는 레퍼런스 소프트웨어에 적용되었다. JVET 회의는 분기마다 한번 동시 개최되며, 새로운 코딩 표준은 HEVC 대비 비트레이트 50% 감소를 목표로 하고 있다. 새로운 비디오 코딩 표준은 2018년 4월 JVET 회의에서 공식적으로 다목적 비디오 코딩(Versatile Video Coding; VVC)으로 명명되었으며, 당시 VVC 테스트 모델(VTM)의 제1 버전이 출시되었다. VVC 표준화에 기여하는 지속적인 노력이 있기 때문에 모든 JVET 회의에서 새로운 코딩 기술이 VVC 표준에 채택되고 있다. VVC 작업 드래프트와 테스트 모델 VTM은 모든 회의 후에 업데이트된다. VVC 프로젝트는 현재 2020년 7월 회의에서 기술 완료(FDIS)를 목표로 하고 있다.
3.1. 시퀀스 내에서 픽처 해상도 변경
AVC 및 HEVC에서, IRAP 픽처와 함께 새로운 SPS를 사용하는 새로운 시퀀스가 시작되지 않는 한 픽처의 공간 해상도(spatial resolution)는 변경할 수 없다. VVC는 항상 인트라 코딩되는(intra-coded) IRAP 픽처를 인코딩하지 않고 위치에서 시퀀스 내에서 픽처 해상도를 변경할 수 있다. 이 기능은 때로는 레퍼런스 픽처 리샘플링(reference picture resampling)(RPR)이라고도 하는데, 이는 해당 레퍼런스 픽처가 디코딩되는 현재 픽처와 해상도가 다른 경우 인터 예측을 위해 사용되는 레퍼런스 픽처의 리샘플링이 필요하기 때문이다.
스케일링 비율은 1/2(레퍼런스 픽처에서 현재 픽처로의 2배의 다운샘플링)보다 크거나 동일하고, 8(8배의 업샘플링)보다 작거나 동일하도록 제한된다. 주파수 컷오프가 상이한 세 개의 세트의 리샘플링 필터는 레퍼런스 픽처와 현재 픽처 사이의 다양한 스케일링 비율을 처리하도록 지정된다. 세 개의 세트의 리샘플링 필터는 1/2에서 1/1.75까지, 1/1.75에서 1/1.25까지, 그리고 1/1.25에서 8까지의 스케일링 비율이 각각 적용된다. 리샘플링 필터의 각 세트는 루마(luma)에 대해 16개의 위상이 있고 모션 보상 보간 필터(motion compensation interpolation filter)의 경우와 동일한 크로마(chroma)에 대해 32개의 위상이 있다. 실제로 일반 MC 보간 프로세스(interpolation process)는 스케일링 비율이 1/1.25에서 8 사이인 리샘플링 프로세스의 특별한 경우이다. 가로 및 세로 스케일링 비율은 픽처 너비와 높이, 및 레퍼런스 픽처 및 현재 픽처에 대해 지정된 왼쪽, 오른쪽, 위쪽 및 아래쪽 스케일링 오프셋에 기초하여 유도된다.
HEVC와 다른 이 기능을 지원하기 위한 VVC 설계의 다른 측면들은 다음과 같다: i) 픽처 해상도 및 대응하는 적합성 창(corresponding conformance window)은 SPS 대신 PPS에서 시그널링되는 반면 SPS에서는 최대 픽처 해상도가 시그널링된다. ii) 단일 계층 비트스트림의 경우, 각 픽처 저장소(하나의 디코딩된 픽처를 저장하기 위한 DPB의 슬롯)는 최대 픽처 해상도를 갖는 디코딩된 픽처를 저장하는 데 필요한 버퍼 크기를 차지한다.
3.2. 일반 및 VVC에서 스케일러블 비디오 코딩(Scalable video coding)(SVC)
스케일러블 비디오 코딩(SVC, 때때로 비디오 코딩에서 스케일러빌러티라고도 함)은 기본 계층(BL: Base Layer)(때로는 참조 계층(RL: Reference Layer)라고도 함)과 하나 이상의 스케일러블 향상 계층들(ELs: Enhancement layers)이 사용되는 비디오 코딩을 의미한다. SVC에서, 기본 계층은 기본 수준의 품질로 비디오 데이터를 전달할 수 있다. 하나 이상의 향상 계층들은 예를 들어 더 높은 공간, 시간 및/또는 신호 대 잡음(SNR) 레벨들을 지원하기 위해 추가 비디오 데이터를 전달할 수 있다. 향상 계층들은 이전에 인코딩된 계층에 대해 정의될 수 있다. 예를 들어, 하부 계층(bottom layer)은 BL의 역할을 할 수 있고 상부 계층(top layer)은 EL의 역할을 할 수 있다. 중간 계층들은 ELs 또는 RLs 또는 두 가지 모두의 역할을 할 수 있다. 예를 들어, 중간 계층(예를 들어, 최하위 계층도 최상위 계층도 아닌 계층)은 기본 계층 또는 임의의 중간에 끼어 있는 향상 계층과 같은 중간 계층 아래의 계층들에 대한 EL일 수 있으며, 동시에 중간 계층 위의 하나 이상의 향상 계층들에 대한 RL 역할을 한다. 유사하게, HEVC 표준의 멀티뷰(Multiview) 또는 3D 확장(3D extension)에서, 다중 뷰가 있을 수 있고, 하나의 뷰의 정보는 다른 뷰의 정보(예를 들어, 움직임 추정, 움직임 벡터 예측 및/또는 다른 리던던시)의 정보를 코딩(예를 들어, 인코딩 또는 디코딩)하는데 이용될 수 있다.
SVC에서, 인코더 또는 디코더에 의해 사용되는 파라미터들은 그것들이 활용될 수 있는 코딩 레벨(예를 들어, 비디오 레벨, 시퀀스 레벨, 픽처 레벨, 슬라이스 레벨 등)에 기초하여 파라미터 세트들로 그룹화된다. 예를 들어, 비트스트림에서 상이한 계층들의 하나 이상의 코딩된 비디오 시퀀스들에 의해 이용될 수 있는 파라미터들은 비디오 파라미터 세트(VPS)에 포함될 수 있고, 코딩된 비디오 시퀀스에서 하나 이상의 픽처들에 의해 이용되는 파라미터들은 SPS(시퀀스 파라미터 집합)에 포함된다. 유사하게, 픽처의 하나 이상의 슬라이스들에 의해 활용되는 파라미터들은 픽처 파라미터 세트(PPS)에 포함될 수 있고, 단일 슬라이스에 특정한 다른 파라미터들은 슬라이스 헤더에 포함될 수 있다. 유사하게, 특정 계층이 주어진 시간에 어느 파라미터 세트(들)를 사용하고 있는지의 표시는 다양한 코딩 레벨에서 제공될 수 있다.
VVC에서 레퍼런스 픽처 리샘플링(RPR) 지원 덕분에, 다중-계층, 예를 들어, WC에서 SD 및 HD 해상도의 두 계층을 포함하는 비트스트림의 지원을 업 샘플링과 같은 추가 신호 처리 레벨 코딩 툴 없이도 설계될 수 있으며, 공간 스케일러빌리티 지원에 필요한 업샘플링은 RPR 업샘플링 필터만 사용할 수 있다. 그럼에도 불구하고 스케일러빌리티 지원을 위해서는 높은 레벨의 신택스 변경(스케일러빌리티를 지원하지 않는 것과 비교) 이 필요하다. 스케일러빌리티 지원은 VVC 버전 1에서 지정된다. AVC 및 HEVC의 확장성(extension)을 포함하여 이전 비디오 코딩 표준의 스케일러빌리티 지원과는 달리 VVC 스케일러빌리티 설계는 가능한 한 단층 디코더 설계에 친숙하게 만들어졌다. 다중-계층 비트스트림에 대한 디코딩 기능은 비트스트림에 단일 계층만 있는 것처럼 지정된다. 예를 들어, DPB 크기와 같은 디코딩 기능은 디코딩될 비트스트림의 계층들의 개수와 독립된 방식으로 지정된다. 기본적으로 단일 계층 비트스트림용으로 설계된 디코더는 다중-계층 비트스트림을 디코딩하기 위해 많은 변경이 필요하지 않다. AVC 및 HEVC의 다층 확장 설계와 비교할 때 HLS 측면은 일부 유연성을 희생하면서 크게 단순화되었다. 예를 들어, CVS에 있는 각 계층에 대한 픽처를 포함하려면 IRAP AU가 필요하다.
3.3. 파라미터 세트들(Parameter set)
AVC, HEVC 및 VVC는 파라미터 세트를 지정한다. 파라미터 세트의 유형은 SPS, PPS, APS 및 VPS를 포함한다. SPS 및 PPS는 모든 AVC, HEVC 및 VVC에서 지원된다. VPS는 HEVC 이후 도입되었으며 HEVC와 VVC에 모두 포함되어 있다. APS는 AVC 또는 HEVC에 포함되지 않았지만 최신 VVC 초안 텍스트에 포함되었다.
SPS는 시퀀스 레벨 헤더 정보를 전달하도록 설계되었으며 PPS는 자주 변경되지 않는 픽처 레벨 헤더 정보를 전달하도록 설계되었다. SPS 및 PPS를 사용하면 각 시퀀스 또는 픽처에 대해 드물게 변경되는 정보를 반복할 필요가 없으므로 이 정보의 중복 시그널링을 피할 수 있다. 또한 SPS 및 PPS를 사용하면 중요한 헤더 정보의 대역 외 전송이 가능하므로 중복 전송의 필요성을 피할 뿐만 아니라 오류 복원력(error resilience)도 개선된다.
VPS는 다층 비트스트림의 모든 계층에 공통적인 시퀀스 레벨 헤더 정보를 전달하기 위해 도입되었다.
APS는 코딩하는 데 상당한 비트가 필요하고 여러 픽처들에서 공유될 수 있으며 순서대로 매우 다양한 변형들이 있을 수 있는 픽처 레벨 또는 슬라이스 레벨 정보를 전달하기 위해 도입되었다.
3.4. 일반 서브-비트스트림 추출 프로세스
최신 VVC 텍스트의 C.6 절은 다음과 같이 일반적인 서브-비트스트림 추출 프로세스를 지정한다.
C.6서브-비트스트림 추출 프로세스
이 프로세스에 대한 입력은 비트스트림 inBitstream, 타겟 OLS 인덱스 targetOlsIdx 및 타겟 최고 TemporalId 값 tIdTarget이다.
이 프로세스의 출력은 서브-비트스트림 outBitstream이다.
다음 조건들을 모두 충족하는 어떠한 출력 서브-비트스트림도 적합성 비트스트림(conforming bitstream)이어야 하는 것이 입력 비트스트림에 대한 비트스트림 적합성의 요구사항이다.
- 출력 서브-비트스트림은, VPS에 의해 지정된 OLS 목록에 대한 인덱스와 동일한 targetOlsIdx 및 0에서 6까지의 범위에 있는 값과 동일한 tIdTarget을 포함하는, 이 절에 지정된 프로세스의 출력이다.
- 출력 서브-비트스트림은 LayerIdInOls[ targetOlsIdx ]의 nuh_layer_id 값 각각과 동일한 nuh_layer_id를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
- 출력 서브-비트스트림은 tIdTarget과 동일한 TemporalId를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
주 - 적합성 비트스트림은 TemporalId가 0인 코딩된 슬라이스 NAL 유닛을 하나 이상 포함하지만, nuh_layer_id가 0인 코딩된 슬라이스 NAL 유닛을 포함할 필요는 없다.
출력 서브-비트스트림 OutBitstream은 다음과 같이 유도된다.
1. 비트스트림 outBitstream은 비트스트림 inBitstream과 동일하도록 설정된다.
2. TemporalId가 tIdTarget보다 큰 모든 NAL 유닛들을 outBitstream에서 제거한다.
3. outBitstream에서 nal_unit_type이 VPS_NUT, DCI_NUT 및 EOB_NUT 중 어느 것과도 동일하지 않고 LayerIdInOls[ targetOlsIdx ] 목록에 포함되지 않은 nuh_layer_id가 있는 모든 NAL 유닛들을 제거한다.
4. outBitstream에서 다음 조건들이 모두 참인 모든 VCL NAL 유닛들과 nal_unit_type이 PH_NUT, FD_NUT, SUFFIX_SEI_NUT인 연관 non-VCL NAL 유닛들 및 PayloadType이 0, 1 또는 130이 아닌 PREFIX_SEI_NUT를 제거한다.
- nal_unit_type은 TRAIL_NUT, STSA_NUT, RADL_NUT 또는 RASL_NUT와 동일하거나 nal_unit_type은 GDR_NUT와 동일하고 연관 ph_recovery_poc_cnt는 0이 아니다.
- [[ nuh_layer_id는 LayerIdInOls[ targetOlsIdx ][ j ]와 0에서 NumLayersInOls[ targetOlsIdx] - 1까지를 포함하는 범위의 j 값과 동일하다. ]]
- TemporalId는 NumSubLayersInLayerInOLS[ targetOlsIdx ][ GeneralLayerIdx[ nuh_layer_id ] ]보다 크거나 동일하다.
5. outBitstream에서 sn_ols_flag가 1이고 NestingOlsIdx[ i ]가 targetOlsIdx와 동일하도록 0에서 sn_num_olss_minus1까지를 포함하는 범위에 i 값이 없는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
6. LayerIdInOls[ targetOlsIdx ]가 비트스트림의 모든 NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않는 경우, 다음이 적용된다.
a. outBitstream에서 payloadType이 0(BP) 또는 130(DUI)인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
b. general_same_pic_timing_in_all_ols_flag가 0과 동일할 때 payloadType이 1(PT)인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 outBitstream에서 제거한다.
c. outBitstream에 sn_ols_flag가 1인 스케일러블 중첩 SEI 메시지를 포함하고 outBitstream에 적용 가능한 SEI NAL 유닛들이 포함된 경우(NestingOlsIdx[ i ]는 targetOlsIdx와 동일함), 다음이 적용된다.
- general_same_pic_timing_in_all_ols_flag가 0과 동일하면 스케일러블 중첩 SEI 메시지에서 payloadType이 0(BP), 1(PT) 또는 130(DUI)인 적절한 비-스케일러블-중첩 SEI 메시지를 추출하고 해당 SEI 메시지들을 outBitstream에 포함시킨다.
- 그렇지 않으면(general_same_pic_timing_in_all_ols_flag가 1과 동일함), 스케일러블 중첩 SEI 메시지에서 payloadType이 0(BP) 또는 130(DUI)인 적절한 비-스케일러블-중첩 SEI 메시지를 추출하고 해당 SEI 메시지를 outBitstream에 포함시킨다.
4. 개시된 기술 솔루션으로 해결된 기술적 문제
일반적인 서브-비트스트림 추출 프로세스의 기존 설계 및 최신 VVC 텍스트(JVET-R2001-vA/v10)의 관련 다른 부분에는 다음과 같은 문제가 있다.
1) 출력 서브-비트스트림이 적합성 비트스트림이 되어야 하는 조건에서, tIdTarget의 값은 0에서 6까지를 포함하는 범위에 있다고 한다. 그러나, 많은 비트스트림들에서 가장 높은 TemporalId 값은 6보다 작고 해당 값은 구문 요소 vps_max_sublayers_minus1에 의해 지정된다.
2) 액세스 유닛 구분자(AUD) NAL 유닛이 있는 경우, 어떠한 nuh_layer_id 값도 가질 수 있다. 그러나, 서브-비트스트림 추출 프로세스의 3단계 는 nuh_layer_id 값들이 LayerIdInOls[ targetOlsIdx] 목록에 포함되지 않는 AUD NAL 유닛들을 제거한다.
3) 일부 SEI NAL 유닛들은sn_ols_flag가 0인 스케일러블 중첩 SEI 메시지를 포함하는 반면에, 스케일러블 중첩 SEI 메시지에 표시된 적용 가능한 계층들은 타겟 OLS의 어떠한 계층도 포함하지 않으며, 즉, 적용 가능한 계층들의nuh_layer_id 값이 LayerIdInOls[ targetOlsIdx ] 목록에 포함되지 않는다. 이러한 SEI NAL 유닛들도 제거되어야 한다.
4) 6단계의 조건, 즉 "LayerIdInOls[ targetOlsIdx]가 비트스트림의 모든 NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않는 경우"에는 다음 두 가지 문제가 있다.
a. DCI, VPS, AUD 또는 EOB NAL 유닛들이 있고 nuh_layer_id가 VCL NAL 유닛들의 어떠한 nuh_layer_id 값들과 동일하지 않은 경우, 조건이 작동하지 않는다.
b. "비트스트림"이라는 문구는 컨텍스트에 inBitstream 및 outBitstream이라는 두 가지 비트스트림들이 관련되어 있으므로 명확하지 않다.
5) 단계 6.c는 비-스케일러블-중첩 SEI 메시지들을 생성하기 위하여, sn_ols_flag가1이고 sn_subpic_flag가 1인 스케일러블 중첩 SEI 메시지들에서 스케일러블 중첩 SEI 메시지들을 추출하는 반면, 그런 스케일러블 중첩 SEI 메시지들은 단지 특정 서브픽처들에 적용되고 추출되어서는 아니된다.
6) 단계 6.c에서, 하나의 SEI NAL 유닛 seiNalUnitA에서 여러 개의 스케일러블 중첩 SEI 메시지들이 추출되어 비-스케일러블-중첩 SEI 메시지가 되는 경우에도, 그것들이 하나의 SEI NAL 유닛 seiNalUnitB에 포함되어야 하고 SEI NAL 유닛 seiNalUnitB는 SEI NAL 유닛 seiNalUnitA를 포함했던 동일한 PU에 포함되어야 한다. 그러나, 이것은 지정되지 않는다.
7) 단계 6.c는 outBitstream 에서 일부 SEI 메시지들이 추출되어 비-스케일러블-중첩 SEI 메시지로 포함된 모든 SEI NAL 유닛들을 제거해야 한다. 그러나, 이것은 지정되지 않는다.
8) SEI NAL 유닛이 payloadType이 0, 1 또는 130인 SEI 메시지를 포함할 때, SEI NAL 유닛은 payloadType이 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)이 아닌 SEI 메시지를 포함하지 않아야 한다는 제약이 없다. 이로 인해 4단계에서 SEI 메시지들 제거에는 SEI NAL 유닛들 제거 이상이 포함된다.
9) general_same_pic_timing_in_all_ols_flag 플래그는 비-스케일러블-중첩 PT SEI 메시지들이 모든 OLS에 적용되는지 여부만 지정한다. 그러나 DUI SEI 메시지에 포함된 정보는 PT SEI 메시지와 유사한 목적을 위한 것이다.
10) 출력 비트스트림에서 다음 두 조건이 모두 참인 VCL NAL 유닛을 제거할 때: a) nal_unit_type은 TRAIL_NUT, STSA_NUT, RADL_NUT 또는 RASL_NUT와 동일하거나 nal_unit_type은 GDR_NUT와 동일하고 연관 ph_recovery_poc_cnt는 0보다 크고, b) TemporalId는 NumSubLayersInLayerInOLS[ targetOlsIdx ][ GeneralLayerIdx[ nuh_layer_id ] ]보다 크거나 동일하고, 이 단계는 또한 BP, PT 또는 DUI SEI 메시지 이외의 SEI 메시지를 포함하는 관련 SEI NAL 유닛을 제거한다. 그러나, 제거된 SEI 메시지 중 일부는 출력 비트스트림에 남아 있는 픽처를 포함하는 계층 또는 OLS에 적용될 수 있다.
11) 서브 픽처 레벨 정보 SEI 메시지는, 존재하는 경우, 다른 HRD 관련 SEI 메시지, 즉 BP, PT, DUI SEI 메시지와 같이 OLS에 적용된다. 그러나, LayerIdInOls[ targetOlsIdx ]가 비트스트림의 모든 NAL 유닛에 nuh_layer_id의 모든 값을 포함하지 않는 경우, payloadType이 203인 비-스케일러블-중첩 SEI 메시지(즉, 서브픽처 레벨 정보 SEI 메시지)를 포함하는 SEI NAL 유닛은 추출 프로세스에서 다루지 않는다.
12) 스케일러블-중첩(Scalable-nested) SEI 메시지를 비-스케일러블-중첩(non-scalable-nested) SEI 메시지로 만드는 마지막 단계에는 다음과 같은 문제가 있다:
a. sn_ols_flag가 0이고 sn_subpic_flag가 0인 경우의 SEI 메시지는 다루지 않는다.
b. 출력 비트스트림에서 비-스케일러블-중첩 SEI 메시지가 배치되어야 하는 위치(SEI NAL 유닛이 있어야 하는 SEI NAL 유닛)는 지정되지 않는다.
5. 기술 솔루션 및 구현 목록
상기와 같은 문제점을 해결하기 위해, 아래와 같이 정리한 방법을 개시한다. 아이템은 일반적인 개념을 설명하기 위한 예시로 간주되어야 하고 좁은 의미로 해석되어서는 안된다. 또한, 이러한 항목들은 개별적으로 적용하거나 어떤 방식으로든 결합할 수 있다.
1) 문제 1을 해결하기 위해, tIdTarget의 값이 0에서 vps_max_sublayers_minus1까지를 포함하는 범위에 있도록 지정되도록 출력 서브-비트스트림이 적합성 비트스트림이 되어야 하는 조건이 요구된다.
a. 대안적으로, 출력 서브-비트스트림이 적합성 비트스트림이 되기 위해 요구되는 조건은 tIdTarget의 값이 입력 비트스트림에 하나 이상의 계층들이 있는 경우 0에서 vps_max_sublayers_minus1까지를 포함하는 범위로 지정되고, 입력 비트스트림에 하나의 계층만 있는 경우 0에서 sps_max_sublayers_minus1까지를 포함하는 범위로 지정된다.
2) 문제 2를 해결하기 위해, AUD NAL 유닛들이 VPS_NUT, DCI_NUT 또는 EOB_NUT와 동일한 nal_unit_type을 갖는 NAL 유닛들과 동일한 방식으로 처리되도록 일반 서브-비트스트림 추출 프로세스가 지정된다. 즉, nuh_layer_id 값에 따라 출력 비트스트림 outBitstream에서 아무런 AUD NAL 유닛이 제거되지 않는다.
3) 문제 3을 해결하기 위해, 일반적인 서브-비트스트림 추출 프로세스는, sn_ols_flag가 0인 스케일러블 중첩 SEI 메시지를 포함하는 출력 비트스트림 outBitstream, SEI NAL 유닛을 제거하도록 지정되는 반면, 스케일러블 중첩 SEI 메시지에 표시된 적용 가능한 계층들은 타겟 OLS의 어떠한 계층도 포함하지 않는다.
a. 하나의 예에서, sn_ols_flag가 0과 동일하고 0에서 nestingNumLayers-1까지를 포함하는 범위, LayerIdInOls[ targetOlsIdx ] 목록에 있는 i에 대한 목록 nestingLayerId[ i ] 값이 없는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 outBitstream에서 제거하도록 지정된다.
4) 문제 4를 해결하기 위해, "LayerIdInOls[ targetOlsIdx]가 비트스트림의 모든 NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않을 때" 조건이 "목록 LayerIdInOls[ targetOlsIdx]가 비트스트림 inBitstream의 모든 VCL NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않을 때"로 변경된다.
5) 문제 5를 해결하기 위해, 일반 서브-비트스트림 추출 프로세스는 비-스케일러블-중첩 SEI 메시지를 생성하기 위해 sn_ols_flag가 1이고 sn_subpic_flag가 0인 스케일러블 중첩 SEI 메시지에서 스케일러블 중첩 SEI 메시지만 추출하도록 지정된다.
6) 문제 6을 해결하기 위해, 일반 서브-비트스트림 추출 프로세스는 하나의 SEI NAL 유닛 seiNalUnitA에서 여러 개의 스케일러블 중첩 SEI 메시지들이 추출되어 비-스케일러블-중첩 SEI 메시지가 되는 경우에도, 그것들이 출력 비트스트림 outBitstream의 하나의 SEI NAL유닛 seiNalUnitB에 여전히 포함되고, SEI NAL 유닛 seiNalUnitB는 SEI NAL 유닛 seiNalUnitA를 포함하는 PU에 포함되도록 지정된다.
7) 문제 7을 해결하기 위해, 일반 서브-비트스트림 추출 프로세스는 출력 비트스트림 outBitstream에서 일부 SEI 메시지들이 추출되어 비-스케일러블-중첩 SEI 메시지로 포함된 모든 SEI NAL 유닛들을 제거하도록 지정된다.
a. 대안적으로, 이러한 SEI NAL 유닛의 스케일러블 중첩 SEI 메시지가 타겟 OLS(즉, VPS에 의해 지정된 targetOlsIdx 번째 OLS)에만 적용되는 경우, outBitstream에서 SEI NAL 유닛을 제거한다.
b. 대안적으로, 이러한 SEI NAL 유닛의 스케일러블 중첩 SEI 메시지가 적용되는 OLS의 타겟 OLS 외에 LayerIdInOls[ targetOlsIdx ] 목록에 모두 포함된 계층들을 포함하는 OLS가 없는 경우 outBitstream에서 SEI NAL 유닛을 제거한다.
8) 문제 8을 해결하기 위해, SEI NAL 유닛이 0, 1 또는 130과 동일한 payloadType을 갖는 SEI 메시지를 포함할 때 SEI NAL 유닛이 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)과 동일하지 않은 payloadType을 갖는 SEI 메시지를 포함하지 않도록 제약을 추가한다.
9) 문제 9를 해결하기 위해, 플래그 general_same_pic_timing_in_all_ols_flag는 비-스케일러블-중첩 PT 및 DUI SEI 메시지가 모든 OLS에 적용되는지 여부를 지정한다.
a. 대안적으로, general_same_pic_timing_in_all_ols_flag 플래그는 비-스케일러블-중첩 BP, PT 및 DUI SEI 메시지가 모든 OLS에 적용되는지 여부를 지정한다.
i. 하나의 예에서, 플래그 general_same_pic_timing_in_all_ols_flag는 비-스케일러블-중첩 BP, PT 및 DUI SEI 메시지가 모든 OLS에 적용되는지 여부를 지정하는 플래그 general_same_pic_level_hrd_info_in_all_ols_flag로 이름이 변경된다.
b. 대안적으로, 비-스케일러블-중첩 DUI SEI 메시지가 모든 OLS에 적용되는지 여부를 지정하기 위해 general_same_dui_in_all_ols_flag라는 새 플래그가 추가된다.
c. 대안적으로, 비-스케일러블-중첩 BP SEI 메시지가 모든 OLS에 적용되는지 여부를 지정하기 위해 general_same_bp_in_all_ols_flag라는 새 플래그가 추가된다.
10) 문제 10을 해결하기 위해, 일례로, 일반적인 서브 비트스트림 추출 프로세스에서, 출력 비트스트림에서 다음 두 조건이 모두 참인 VCL NAL 유닛을 제거할 때: a) nal_unit_type은 TRAIL_NUT, STSA_NUT, RADL_NUT 또는 RASL_NUT와 동일하거나 nal_unit_type은 GDR_NUT와 동일하고 연관 ph_recovery_poc_cnt는 0보다 크고, b) TemporalId는 NumSubLayersInLayerInOLS[ targetOlsIdx ][ GeneralLayerIdx[ nuh_layer_id ] ]보다 크거나 동일하고, BP, PT 또는 DUI SEI 메시지 이외의 SEI 메시지를 포함하는 연관된 SEI NAL 유닛을 제거하는 대신, 모든 VCL NAL 유닛이 제거되는 하나 이상의 픽처 또는 서브픽처에만 적용되는 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 제거한다.
a. 하나의 예에서, 대안적으로, 그러한 VCL NAL 유닛을 제거할 때, 출력 비트스트림에 연관된 SEI NAL 유닛을 유지한다.
11) 문제 11을 해결하기 위해, 일례로, 일반적인 서브-비트스트림 추출 프로세스에서, LayerIdInOls[ targetOlsIdx ]가 비트스트림 내 모든 NAL 유닛에 nuh_layer_id의 모든 값을 포함하지 않는 경우, 추가로 payloadType이 203인 비-스케일러블-중첩 SEI 메시지(즉, 서브픽처 레벨 정보 SEI 메시지)를 포함하는 모든 SEI NAL 유닛을 제거한다.
12) 문제 12를 해결하기 위해, 일례로, 일반적인 서브-비트스트림 추출 프로세스에서, LayerIdInOls[ targetOlsIdx ]가 비트스트림의 모든 NAL 유닛에 nuh_layer_id의 모든 값을 포함하지 않을 때, 그리고 outBitstream은, OLS(sn_ols_flag가 1일 때) 또는 outBitstream에서와 동일한 계층 세트를 갖는 계층(sn_ols_flag가 0일 때)에 적용하는, sn_subpic_flag가 0인 스케일러블 중첩 SEI 메시지를 포함하는 SEI NAL 유닛 seiNalUnitA를 포함할 때, 다음 중 하나 이상을 수행한다:
a. 새로운 SEI NAL 유닛 seiNalUnitB를 생성한다.
b. seiNalUnitA를 포함하는 PU에 seiNalUnitB를 포함한다.
c. seiNalUnitA 직후에 seiNalUnitA를 포함하는 PU에 seiNalUnitB를 포함한다.
d. 스케일러블 중첩 SEI 메시지에서 스케일러블 중첩 SEI 메시지를 추출하고 seiNalUnitB에 직접 포함한다(비-스케일러블-중첩 SEI 메시지로).
e. outBitstream에서 seiNalUnitA를 제거한다.
13) 일례로, 일반적인 서브-비트스트림 추출 프로세스에서, LayerIdInOls[ targetOlsIdx ]가 비트스트림 내 모든 NAL 유닛에 nuh_layer_id의 모든 값을 포함하지 않고, outBitstream이 scalable nesting SEI 메시지를 포함하는 SEI NAL 유닛 seiNalUnitA를 포함하는 경우, 출력 비트스트림에서 seiNalUnitA를 유지한다.
6. 실시예들
아래는 섹션 5에 요약된 본 발명의 측면들 중 일부에 대한 몇 가지 예시적인 실시예들이고, 이들은 VVC 사양에 적용될 수 있다. 변경된 텍스트는 JVET-R2001-vA/v10의 최신 VVC 텍스트를 기반으로 한다. 추가 또는 수정된 대부분의 관련 부분은 굵은 기울임꼴로 강조표시 되고, 일부 삭제된 부분은 이중 괄호로 표시된다(예: [[a]]는 문자 "a"의 삭제를 나타냄). 편집되어 강조 표시되지 않은 몇 가지 다른 변경 사항들이 있다.
6.1. 제1 실시예
이 실시예는 항목 1, 2, 3, 3.a, 4, 5, 6, 7.b, 및 8에 대한 것이다.
C.6 일반 서브-비트스트림 추출 프로세스( General sub-bitstream extraction process)
이 프로세스에 대한 입력은 비트스트림 inBitstream, 타겟 OLS 인덱스 targetOlsIdx 및 타겟 최고 TemporalId 값 tIdTarget이다.
이 프로세스의 출력은 서브-비트스트림 outBitstream이다.
다음 조건들을 모두 충족하는 어떠한 출력 서브-비트스트림도 적합성 비트스트림(conforming bitstream)이어야 하는 것이 입력 비트스트림에 대한 비트스트림 적합성의 요구사항이다.
- 출력 서브-비트스트림은, VPS에 의해 지정된 OLS 목록에 대한 인덱스와 동일한 targetOlsIdx 및 0에서 vps_max_sublayers_minus1까지를 포함하는 범위에 있는 값과 동일한 tIdTarget을 포함하는, 이 절에 지정된 프로세스의 출력이다.
- 출력 서브-비트스트림은 LayerIdInOls[ targetOlsIdx ]의 nuh_layer_id 값 각각과 동일한 nuh_layer_id를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
- 출력 서브-비트스트림은 tIdTarget과 동일한 TemporalId를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
참고 - 적합성 비트스트림은 TemporalId가 0인 코딩된 슬라이스 NAL 유닛을 하나 이상 포함하지만 nuh_layer_id가 0인 코딩된 슬라이스 NAL 유닛을 포함할 필요는 없다.
출력 서브-비트스트림 OutBitstream은 다음과 같은 순서화된 단계를 적용하여 유도된다 .
1. 비트스트림 outBitstream은 비트스트림 inBitstream과 동일하도록 설정된다.
2. TemporalId가 tIdTarget보다 큰 모든 NAL 유닛들을 outBitstream에서 제거한다.
3. nal_unit_type이 DCI_NUT, VPS_NUT, AUD_NUT 및 EOB_NUT 중 어느 것과도 동일하지 않고 LayerIdInOls[ targetOlsIdx] 목록에 포함되지 않은 nuh_layer_id가 있는 모든 NAL 유닛들을 outBitstream에서 제거한다.
4. 다음 조건이 모두 참인 모든 VCL NAL 유닛들을 outBitstream에서 제거하고, nal_unit_type이 PH_NUT 또는 FD_NUT와 동일하거나 nal_unit_type 이 SUFFIX_SEI_NUT 또는 PREFIX_SEI_NUT와 동일하고, payloadType 이 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)과 동일하지 않은 SEI 메시지를 포함하는 이러한 VCL NAL 유닛들의 연관 비-VCL(non-VCK) NAL 유닛도 outBitstream에서 제거한다.
- nal_unit_type은 TRAIL_NUT, STSA_NUT, RADL_NUT 또는 RASL_NUT와 동일하거나 nal_unit_type은 GDR_NUT와 동일하고 연관 ph_recovery_poc_cnt는 0이 아니다.
- - [[ nuh_layer_id는 LayerIdInOls[ targetOlsIdx ][ j ]와 0에서 NumLayersInOls[ targetOlsIdx] - 1까지를 포함하는 범위의 j 값과 동일하다. ]]
- TemporalId는 NumSubLayersInLayerInOLS[ targetOlsIdx ][ GeneralLayerIdx[ nuh_layer_id ] ]보다 크거나 동일하다.
5. outBitstream에서 sn_ols_flag가 1이고 NestingOlsIdx[ i ]가 targetOlsIdx와 동일하도록 0에서 sn_num_olss_minus1까지를 포함하는 범위에 i 값이 없는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
6. outBitstream에서 sn_ols_flag가 0이고 0에서 nestingNumLayers - 1까지를 포함하는 범위, 목록 LayerIdInOls[ targetOlsIdx ]에 있는 i에 대한 목록 nestingLayerId[ i ] 값이 없는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
7. LayerIdInOls[ targetOlsIdx ]가 비트스트림 inBitstream 의 모든 VCL NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않는 경우, 다음이 나열된 순서대로 적용된다.
a. outBitstream에서 payloadType이 0(BP) 또는 130(DUI)인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
b. general_same_pic_timing_in_all_ols_flag가 0과 동일할 때 payloadType이 1(PT)인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 outBitstream에서 제거한다.
c. outBitstream이 스케일러블 중첩 SEI 메시지를 포함하는 SEI NAL 유닛들을 포함하는 경우로서 sn_ols_flag는 1 이고 sn_subpic_flag는 targetOlsIdx-th OLS에 적용되는 0과 동일할 때(즉, NestingOlsIdx[ i ]가 targetOlsIdx와 동일하도록 0에서 sn_num_olss_minus1까지의 범위에 i 값이 적어도 하나 이상 있음), 다음 은 나열된 순서대로 적용된다.
i. 이러한 SEI NAL 유닛 seiNalUnitA의 각각의 스케일러블 중첩 BP 또는 DUI SEI 메시지에 대해, 동일한 payloadType 및 SEI 페이로드를 갖는 비-스케일러블-중첩 SEI 메시지를 생성하고 outBitstream의 seiNalUnitA를 포함하는 PU의 SEI NAL 유닛에 그것을 포함시킨다.
ii. general_same_pic_timing_in_all_ols_flag가 0과 동일할 때, 이러한 SEI NAL 유닛 seiNalUnitA의 각각의 스케일러블 중첩 PT SEI 메시지에 대해 동일한 SEI 페이로드를 갖는 비-스케일러블-중첩 SEI 메시지를 생성하고 outBitstream의 seiNalUnitA를 포함하는 PU의 SEI NAL 유닛에 그것을 포함시킨다.
iii. 이러한 특정 SEI NAL 유닛 seiNalUnitA에 포함된 복수의 SEI 메시지가 비-스케일러블-중첩 SEI 메시지로 된 경우, 비-스케일러블-중첩 SEI 메시지는 하나의 SEI NAL 유닛에 포함된다.
iv. 이러한 SEI NAL 유닛 seiNalUnitA의 스케일러블 중첩 SEI 메시지가 적용되는 OLS의 타겟 OLS 외에 LayerIdInOls[ targetOlsIdx ] 목록에 모두 포함된 계층들을 포함하는 OLS가 없는 경우 outBitstream에서 SEI NAL 유닛 seiNalUnitA 을 제거한다.
D.2.2 일반 SEI 페이로드 시맨틱(General SEI payload semantics)
. . .
SEI NAL 유닛들의 SEI 메시지들 포함에 대해 다음 제한 사항들이 적용되는 것은 비트스트림 적합성의 요구 사항이다.
- SEI NAL 유닛이 비-스케일러블-중첩 BP SEI 메시지, 비-스케일러블-중첩 PT SEI 메시지 또는 비-스케일러블-중첩 DUI SEI 메시지를 포함할 때, SEI NAL 유닛은 0(BP), 1(PT) 또는 130(DUI)과 동일하지 않은 payloadType이 있는 다른 SEI 메시지를 포함하지 않아야 한다.
- SEI NAL 유닛이 스케일러블 중첩 BP SEI 메시지, 스케일러블 중첩 PT SEI 메시지 또는 스케일러블 중첩 DUI SEI 메시지를 포함할 때, SEI NAL 유닛은 payloadType이 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)과 동일하지 않은 payloadType이 있는 다른 SEI 메시지를 포함하지 않아야 한다.
- SEI NAL 유닛이 0, 1 또는 130과 동일한 payloadType을 갖는 SEI 메시지를 포함할 때, SEI NAL 유닛은 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)과 동일하지 않은 payloadType을 갖는 SEI 메시지를 포함하지 않아야 한다.
. . .
6.2. 제2 실시예
이 실시예는 하이라이트로 표시된 위의 실시예 1 텍스트와 관련된 변경 사항을 포함한 항목 10에서 12에 대한 것이다.
C.6 일반 서브-비트스트림 추출 프로세스(General sub-bitstream extraction process)
이 프로세스에 대한 입력은 비트스트림 inBitstream, 타겟 OLS 인덱스 targetOlsIdx 및 타겟 최고 TemporalId 값 tIdTarget이다.
이 프로세스의 출력은 서브-비트스트림 outBitstream이다.
OLS 인덱스 targetOlsIdx가 있는 OLS를 타겟 OLS라고 한다.
다음 조건들을 모두 충족하는 어떠한 출력 서브-비트스트림도 적합성 비트스트림(conforming bitstream)이어야 하는 것이 입력 비트스트림에 대한 비트스트림 적합성의 요구사항이다.
- - 출력 서브-비트스트림은, VPS에 의해 지정된 OLS 목록에 대한 인덱스와 동일한 targetOlsIdx 및 0에서 vps_max_sublayers_minus1까지를 포함하는 범위에 있는 값과 동일한 tIdTarget을 포함하는, 이 절에 지정된 프로세스의 출력이다.
- 출력 서브-비트스트림은 LayerIdInOls[ targetOlsIdx ]의 nuh_layer_id 값 각각과 동일한 nuh_layer_id를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
- 출력 서브-비트스트림은 tIdTarget과 동일한 TemporalId를 갖는 적어도 하나의 VCL NAL 유닛을 포함한다.
참고 - 적합성 비트스트림은 TemporalId가 0인 코딩된 슬라이스 NAL 유닛을 하나 이상 포함하지만, nuh_layer_id가 0인 코딩된 슬라이스 NAL 유닛을 포함할 필요는 없다.
출력 서브-비트스트림 OutBitstream은 다음과 같은 순서화된 단계를 적용하여 유도된다:
1. 비트스트림 outBitstream은 비트스트림 inBitstream과 동일하도록 설정된다.
2. TemporalId가 tIdTarget보다 큰 모든 NAL 유닛들을 outBitstream에서 제거한다.
3. outBitstream에서, 목록 LayerIdInOls[ targetOlsIdx ]에 포함되지 않은 nuh_layer_id를 갖고 AUD NAL 유닛, DCI NAL 유닛, VPS NAL 유닛, EOB NAL 유닛 또는 비-스테일러블 중첩 SEI 메시지를 포함하는 SEI NAL 유닛이 아닌, 모든 NAL 유닛[[nal_unit_type이 DCI_NUT, VPS_NUT, AUD_NUT 및 EOB_NUT와 동일하지 않고]]을 제거한다.
4. outBitstream에서 다음 조건이 모두 참인 모든 VCL NAL 유닛[[또한 이러한 VCL NAL 유닛을 outBitstream에서 제거]] PH_NUT 또는 FD_NUT와 동일한 nal_unit_type을 갖는 이들 연관 비-VCL NAL 유닛을 제거한다[[ 또는 SUFFIX_SEI_NUT 또는 PREFIX_SEI_NUT와 동일한 nal_unit_type을 갖고 0(BP), 1(PT), 130(DUI) 또는 133(스케일러블 중첩)과 동일하지 않은 payloadType를 갖는 SEI 메시지를 포함한다]]:
- nal_unit_type은 TRAIL_NUT, STSA_NUT, RADL_NUT 또는 RASL_NUT와 같거나 nal_unit_type은 GDR_NUT와 같고 연관 ph_recovery_poc_cnt는 0보다 크고[[동일하지 않고]],
- TemporalId는 NumSubLayersInLayerInOLS[ targetOlsIdx ][ GeneralLayerIdx[ nuh_layer_id ] ]보다 크거나 동일하다.
5. 다음과 같이 outBitstream에서 OLS, 계층, 픽처, 서브픽처 또는 슬라이스에 적용되지 않는 SEI 메시지만 포함하는 모든 SEI NAL 유닛을 outBitstream에서 제거한다:
- outBitstream에서 sn_ols_flag가 1이고 NestingOlsIdx[ i ]가 targetOlsIdx와 동일하도록 0에서 sn_num_olss_minus1까지를 포함하는 범위에 i 값이 없는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 제거한다.
- 0과 동일한 sn_ols_flag를 갖는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 outBitstream에서 제거하고 목록 LayerIdInOls[ targetOlsIdx ]에 포함되는 0에서 nestingNumLayers - 1 까지를 포함하는 범위의 i에 대한 목록 nestingLayerId[ i ]에 값이 없다.
- 대안적으로, 0과 동일한 sn_ols_flag를 갖는 스케일러블 중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 outBitstream로부터 제거하고 목록 LayerIdInOls[ targetOlsIdx ]의 값과 동일한 목록 NestingLayerId의 값이 없다.
- 4단계에서 모든 VCL NAL 유닛이 제거된 하나 이상의 픽처 또는 서브픽처에만 적용되는 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 outBitstream로부터 제거한다.
6. LayerIdInOls[ targetOlsIdx ]가 비트스트림 inBitstream 의 모든 VCL NAL 유닛들에서 nuh_layer_id의 모든 값들을 포함하지 않는 경우, 다음이 나열된 순서대로 적용된다:
a. outBitstream에서 payloadType이 0(BP) , 130(DUI) 또는 203(SLI) [[또는 130(DUI)]]인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 제거한다.
b. general_same_pic_timing_in_all_ols_flag가 0과 동일할 때 payloadType이 1(PT)인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛들을 outBitstream에서 제거한다.
c. outBitstream은, OLS(sn_ols_flag가 1일 때) 또는 outBitstream에서와 동일한 계층 세트를 갖는 계층(sn_ols_flag가 0일 때)에 적용하는, sn_subpic_flag가 0인 스케일러블 중첩 SEI 메시지를 포함하는 SEI NAL 유닛 seiNalUnitA를 포함할 때, 새로운 SEI NAL 유닛 seiNalUnitB를 생성하고, 이를 seiNalUnitA 직후에 seiNalUnitA를 포함하는 PU에 포함하고, 스케일러블 중첩 SEI 메시지에서 스케일러블 중첩 SEI 메시지를 추출하고 seiNalUnitB에 직접 포함하고(비-스케일러블-중첩 SEI 메시지로), 및 outBitstream에서 seiNalUnitA를 제거한다.
[[outBitstream이 스케일러블 중첩 SEI 메시지를 포함하는 SEI NAL 유닛들을 포함하는 경우로서 sn_ols_flag는 1 이고 sn_subpic_flag는 targetOlsIdx-th OLS에 적용되는 0과 동일할 때(즉, NestingOlsIdx[ i ]가 targetOlsIdx와 동일하도록 0에서 sn_num_olss_minus1까지의 범위에 i 값이 적어도 하나 이상 있음), 다음은 나열된 순서대로적용된다.
i. 이러한 SEI NAL 유닛 seiNalUnitA의 각각의 스케일러블 중첩 BP 또는 DUI SEI 메시지에 대해, 동일한 payloadType 및 SEI 페이로드를 갖는 비-스케일러블-중첩 SEI 메시지를 생성하고 outBitstream의 seiNalUnitA를 포함하는 PU의 SEI NAL 유닛에 그것을 포함시킨다.
ii. general_same_pic_timing_in_all_ols_flag가 0과 동일할 때, 이러한 SEI NAL 유닛 seiNalUnitA의 각각의 스케일러블 중첩 PT SEI 메시지에대해 동일한 SEI 페이로드를 갖는 비-스케일러블-중첩 SEI 메시지를 생성하고 outBitstream의 seiNalUnitA를 포함하는 PU의 SEI NAL 유닛에 그것을 포함시킨다.
iii. 이러한 특정 SEI NAL 유닛 seiNalUnitA에 포함된 복수의 SEI 메시지가 비-스케일러블-중첩 SEI 메시지로 된 경우, 비-스케일러블-중첩 SEI 메시지는 하나의 SEI NAL 유닛에 포함된다.
iv. 이러한 SEI NAL 유닛 seiNalUnitA의 스케일러블 중첩 SEI 메시지가 적용되는 OLS의 타겟 OLS 외에 LayerIdInOls[ targetOlsIdx ] 목록에 모두 포함된 계층들을 포함하는 OLS가 없는 경우 outBitstream에서 SEI NAL 유닛 seiNalUnitA을 제거한다.
도 1은 여기에 개시된 다양한 기술들이 구현될 수 있는 예시적인 비디오 처리 시스템(video processing system)(1900)을 도시하는 블록도이다. 다양한 구현은 시스템(system)(1900)의 컴포넌트 중 일부 또는 전부를 포함할 수 있다. 시스템(1900)은 비디오 컨텐츠를 수신하기 위한 입력(input)(1902)을 포함할 수 있다. 비디오 컨텐츠는 원시 또는 압축되지 않은 포맷(raw or uncompressed format), 예를 들어, 8 또는 10비트 다중 컴포넌트 픽셀 값들로 수신될 수 있거나 압축 또는 인코딩된 포맷일 수 있다. 입력(1902)은 네트워크 인터페이스, 주변 버스 인터페이스, 또는 저장 인터페이스를 나타낼 수 있다. 네트워크 인터페이스의 예는 이더넷, 수동 광 네트워크(PON) 등과 같은 유선 인터페이스와 Wi-Fi 또는 셀룰러 인터페이스와 같은 무선 인터페이스를 포함할 수 있다.
시스템(1900)은 본 문서에 설명된 다양한 코딩 또는 인코딩 방법을 구현할 수 있는 코딩 컴포넌트(coding component)(1904)를 포함할 수 있다. 코딩 컴포넌트(1904)는 비디오의 코딩된 표현을 생성하기 위해 입력(1902)으로부터 코딩 컴포넌트(1904)의 출력으로 비디오의 평균 비트레이트를 감소시킬 수 있다. 따라서 코딩 기술은 비디오 압축 또는 비디오 트랜스코딩(transcoding) 기술이라고도 한다. 코딩 컴포넌트(1904)의 출력은 컴포넌트(component)(1906)에 의해 표현되는 바와 같이, 연결된 통신을 통해 저장되거나 전송될 수 있다. 입력(1902)에서 수신된 비디오의 저장되거나 통신된 비트스트림(또는 코딩된) 표현은 디스플레이 인터페이스(1910)로 전송되는 픽셀 값 또는 디스플레이 가능한 비디오를 생성하기 위해 컴포넌트(1908)에 의해 사용될 수 있다. 비트스트림 표현(bitstream representation)에서 사용자가 볼 수 있는 비디오를 생성하는 프로세스를 비디오 압축 해제(decompression)라고도 한다. 또한, 특정 비디오 처리 동작을 "코딩" 동작(coding operation) 또는 툴(tools)로 지칭하지만, 코딩 툴 또는 동작이 인코더에서 사용되고 코딩 결과를 되돌리는 대응하는 디코딩 툴 또는 동작이 디코더에 의해 수행된다는 점을 이해할 것이다.
주변 버스 인터페이스 또는 디스플레이 인터페이스의 예로는 범용 직렬 버스(USB) 또는 고화질 멀티미디어 인터페이스(HDMI) 또는 디스플레이포트(Displayport) 등이 포함될 수 있다. 저장 인터페이스의 예로는 직렬 첨단 기술 첨부파일(SATA: Serial Advanced Technology Attachment), PCI, IDE 인터페이스 등이 있다. 본 문서에 기재된 기술은 휴대전화, 노트북, 스마트폰 또는 디지털 데이터 처리 및/또는 비디오 디스플레이를 수행할 수 있는 기타 장치와 같은 다양한 전자 기기에 구현될 수 있다.
도 2는 비디오 처리 장치(3600)의 블록도이다. 장치(apparatus)(3600)는 여기에 설명된 방법 중 하나 이상을 구현하는 데 사용될 수 있다. 장치(3600)는 스마트폰, 태블릿, 컴퓨터, 사물 인터넷(IoT) 수신기 등으로 구현될 수 있다. 장치(3600)는 하나 이상의 프로세서(processor)(3602), 하나 이상의 메모리(memory)(3604) 및 비디오 처리 하드웨어(video processing hardware)(3606)를 포함할 수 있다. 프로세서(들)(3602)는 본 문서에 설명된 하나 이상의 방법을 구현하도록 구성될 수 있다. 메모리(메모리들)(3604)는 여기에 설명된 방법 및 기술을 구현하는 데 사용되는 데이터 및 코드를 저장하는 데 사용될 수 있다. 비디오 처리 하드웨어(video processing hardware)(3606)는 하드웨어 회로에서 본 문서에 설명된 일부 기술을 구현하는 데 사용될 수 있다.
도 4는 본 개시의 기술을 활용할 수 있는 예제 비디오 코딩 시스템(100)을 예시하는 블록도이다.
도 4의 도시된 바와 같이, 비디오 코딩 시스템(100)은 소스 장치(source device)(110) 및 목적 장치(destination device)(120)를 포함할 수 있다. 소스 장치(110)는 인코딩된 비디오 데이터를 생성하고, 비디오 인코딩 장치로 참조될 수 있다. 목적 장치(120)는 소스 장치(110)에 의해 생성된 인코딩된 비디오 데이터를 디코딩할 수 있고, 비디오 디코딩 장치로 참조될 수 있다.
소스 장치(110)에는 비디오 소스(112), 비디오 인코더(114) 및 입력/출력(I/O) 인터페이스(116)가 포함될 수 있다.
비디오 소스(112)에는 비디오 캡처 장치, 비디오 컨텐츠 공급자로부터 비디오 데이터를 수신하는 인터페이스, 비디오 데이터를 생성하기 위한 컴퓨터 그래픽 시스템 또는 이러한 소스의 조합을 포함할 수 있다. 비디오 데이터는 하나 이상의 픽처들을 포함할 수 있다. 비디오 인코더(114)는 비디오 소스(112)의 비디오 데이터를 인코딩하여 비트스트림을 생성한다. 비트스트림에는 비디오 데이터의 코딩된 표현을 형성하는 비트들의 시퀀스가 포함될 수 있다. 비트스트림에는 코딩된 픽처 및 연관된 데이터가 포함될 수 있다. 코딩된 픽처는 픽처의 코딩된 표현(representation)이다. 연관된 데이터에는 시퀀스 파라미터 세트, 픽처 파라미터 세트 및 기타 신택스 구조(syntax structures)가 포함될 수 있다. I/O 인터페이스(116)는 변조기/복조기(모뎀) 및/또는 송신기(transmitter)를 포함할 수 있다. 인코딩된 비디오 데이터는 네트워크(130a)를 거쳐, I/O 인터페이스(116)를 통해 목적 장치(120)로 직접 전송될 수 있다. 인코딩된 비디오 데이터는 목적 장치(120)에 의한 액세스를 위해 저장매체/서버(storage medium/server)(130b)에 저장될 수도 있다.
목적 장치(120)는 입력/출력(I/O) 인터페이스(126), 비디오 디코더(124) 및 디스플레이 장치(122)를 포함할 수 있다.
I/O 인터페이스(126)는 수신기 및/또는 모뎀을 포함할 수 있다. I/O 인터페이스(126)는 소스 장치(110) 또는 저장매체/서버(130b)로부터 인코딩된 비디오 데이터를 획득할 수 있다. 비디오 디코더(124)는 인코딩된 비디오 데이터를 디코딩할 수 있다. 디스플레이 장치(122)는 디코딩된 비디오 데이터를 사용자에게 디스플레이 할 수 있다. 디스플레이 장치(122)는 목적 장치(120)와 통합될 수 있거나, 외부 디스플레이 장치와 인터페이스 하도록 구성된 목적 장치(120)의 외부에 위치할 수 있다.
비디오 인코더(114) 및 비디오 디코더(124)는 고효율 비디오 코딩(HEVC) 표준, 다목적 비디오 코딩(VVC) 표준 및 기타 현재 및/또는 추가 표준과 동일한 비디오 압축 표준에 따라 동작할 수 있다.
도 5는 도 4에 예시된 시스템(100)의 비디오 인코더(video encoder)(114)일 수 있는 비디오 인코더(video encoder)(200)의 예를 도시하는 블록도이다.
비디오 인코더(200)는 본 개시의 기술 중 어느 또는 전부를 수행하도록 구성될 수 있다. 도 5의 예에서, 비디오 인코더(200)는 복수의 기능적 컴포넌트들을 포함한다. 본 개시에 기재된 기술은 비디오 인코더(200)의 다양한 컴포넌트들 간에 공유될 수 있다. 일부 예에서, 프로세서는 본 개시에 기재된 임의 또는 전부를 수행하기 위해 구성될 수 있다.
비디오 인코더(video encoder)(200)의 기능적 컴포넌트는 파티션 유닛(partition unit)(201)와, 모드 선택 유닛(mode select unit)(203), 모션 추정 유닛(motion estimation unit)(204), 모션 보상 유닛(motion compensation unit)(205) 및 인트라 예측 유닛(intra prediction unit)(206)을 포함할 수 있는 예측 유닛(predication unit)(202)과, 잔차 생생 유닛(residual generation unit)(207), 트랜스폼 유닛(transform unit)(208), 양자화 유닛(quantization unit)(209), 역양자화 유닛(inverse quantization unit)(210), 역트랜스폼 유닛(inverse transform unit)(211), 재구성 유닛(reconstruction unit)(212), 버퍼(buffer)(213), 및 엔트로피 인코딩 유닛(entropy encoding unit)(214)를 포함할 수 있다.
다른 예들에서, 비디오 인코더(200)에는 더 많거나, 더 적거나, 또는 다른 기능적 컴포넌트들이 포함될 수 있다. 예를 들어, 예측 유닛(202)은 인트라 블록 카피(IBC: Intra Block Copy) 유닛을 포함할 수 있다. IBC 유닛은 IBC 모드에서 적어도 하나의 레퍼런스 픽처가 현재 비디오 블록이 있는 픽처인 경우, IBC 모드의 예측을 수행할 수 있다.
더욱이, 모션 추정부(204) 및 모션 보정부(205)와 같은 일부 컴포넌트는 고도로(highly) 통합될 수 있으나, 도 5의 예에서는 설명의 목적을 위해 분리된 것으로 표현되었다.
파티션 장치(201)는 픽처를 하나 이상의 비디오 블록들로 파티셔닝할 수 있다. 비디오 인코더(200) 및 비디오 디코더(300)는 다양한 비디오 블록 크기들을 지원할 수 있다.
모드 선택 유닛(203)은 오류 결과에 기초하여 코딩 모드, 예를 들면, 인트라 또는 인터 등을 선택하고, 결과인 인트라 또는 인터 코딩된 블록을, 잔차 생성 유닛(207)에 제공하여 잔차 블록 데이터를 생성하고, 재구성 유닛(212)으로 제공하여 레퍼런스 픽처로 사용하기 위한 인코딩된 블록을 재구성한다. 일부 예들에서, 모드 선택 유닛(203)은 인트라 및 인터 예측(CIIP: Intra and Inter Prediction) 모드의 조합을 선택할 수 있고, 이 모드에서 예측은 인터 예측 시그널 및 인트라 예측 시그널에 기초한다. 모드 선택 유닛(203)은 또한, 인터 예측의 경우, 블록에 대한 모션 벡터의 해상도(예를 들어, 서브 픽셀 또는 정수 픽셀 정밀도)를 선택할 수 있다.
현재 비디오 블록에서 인터 예측을 수행하기 위해, 모션 추정 유닛(204)은 버퍼(213)에서 현재 비디오 블록에 하나 이상의 레퍼런스 프레임들을 비교하여 현재 비디오 블록에 대한 모션 정보를 생성할 수 있다. 모션 보상 유닛(205)은 현재 비디오 블록과 연관된 픽처 이외의 버퍼(213)로부터의 모션 정보 및 디코딩된 픽처 샘플에 기초하여 현재 비디오 블록에 대한 예측 비디오 블록을 결정할 수 있다.
모션 추정 유닛(204) 및 모션 보상 유닛(205)은 현재 비디오 블록이 I 슬라이스, P 슬라이스 또는 B 슬라이스에 있는지 여부에 따라 현재 비디오 블록에 대해 서로 다른 동작을 수행할 수 있다.
일부 예들에서, 모션 추정 유닛(204)은 현재 비디오 블록에 대한 유니-디렉셔널(uni-directional) 예측을 수행할 수 있고, 모션 추정 유닛(204)은 현재 비디오 블록에 대한 레퍼런스 비디오 블록에 대한 list 0 또는 list 1의 레퍼런스 픽처를 검색할 수 있다. 그런 다음, 모션 추정 유닛(204)는 현재 비디오 블록과 레퍼런스 비디오 블록 사이의 공간 변위(spatial displacement)를 나타내는 레퍼런스 비디오 블록 및 모션 벡터를 포함하는 목록 0 또는 목록 1에서 레퍼런스 픽처를 나타내는 레퍼런스 인덱스(reference index)를 생성할 수 있다. 모션 추정 유닛(204)은 레퍼런스 인덱스(reference index), 예측 디렉션 표시자(prediction direction indicator) 및 모션 벡터를 현재 비디오 블록의 모션 정보로 출력할 수 있다. 모션 보상 유닛(205)은 현재 비디오 블록의 동작 정보에 의해 표시된 레퍼런스 비디오 블록에 기초하여 현재 블록의 예측된 비디오 블록을 생성할 수 있다.
다른 예들에서, 모션 추정 유닛(204)은 현재 비디오 블록에 대한 바이-디렉셔널(bi-directional) 예측을 수행할 수 있고, 모션 추정 유닛(204)은 현재 비디오 블록에 대한 레퍼런스 비디오 블록에 대한 목록 0에서 레퍼런스 픽처를 검색할 수 있으며, 또한 현재 비디오 블록에 대한 다른 레퍼런스 비디오 블록에 대한 목록 1에서 레퍼런스 픽처를 검색할 수 있다. 그런 다음, 모션 추정 유닛(204)은 레퍼런스 비디오 블록과 현재 비디오 블록 사이의 공간 변위를 나타내는 레퍼런스 비디오 블록 및 모션 벡터를 포함하는 목록 0 및 목록 1에서 레퍼런스 픽처를 나타내는 레퍼런스 인덱스를 생성할 수 있다. 모션 추정 유닛(204)은 현재 비디오 블록의 모션 정보로서 현재 비디오 블록의 레퍼런스 인덱스 및 모션 벡터를 출력할 수 있다. 모션 보상 유닛(205)은 현재 비디오 블록의 동작 정보에 의해 표시된 레퍼런스 비디오 블록에 기초하여 현재 비디오 블록의 예측 비디오 블록을 생성할 수 있다.
일부 예들에서, 모션 추정 유닛(204)은 디코더의 디코딩 처리를 위한 전체 모션 정보 세트(full set of motion information)를 출력할 수 있다.
일부 예들에서, 모션 추정 유닛(204)은 현재 비디오에 대한 전체 모션 정보 세트를 출력하지 않을 수 있다. 오히려, 모션 추정 유닛(204)은 다른 비디오 블록의 동작 정보를 참조하여 현재 비디오 블록의 모션 정보를 시그널링할 수 있다. 예를 들어, 모션 추정 유닛(motion estimation unit)(204)은 현재 비디오 블록의 모션 정보가 이웃 비디오 블록의 동작 정보와 충분히 유사하다고 결정할 수 있다.
하나의 예에서, 모션 추정 유닛(204)은 현재 비디오 블록과 연결된 신택스 구조에서 현재 비디오 블록이 다른 비디오 블록과 동일한 모션 정보를 가지고 있음을 비디오 디코더(300)에 나타내는 값을 나타낼 수 있다.
또 다른 예에서, 모션 추정 유닛(204)은 현재 비디오 블록과 연관된 신택스 구조에서, 다른 비디오 블록 및 모션 벡터 차(MVD: Motion Vector Difference)를 식별할 수 있다. 모션 벡터 차(motion vector difference)는 현재 비디오 블록의 모션 벡터와 지시된 비디오 블록의 모션 벡터 사이의 차를 나타낸다. 비디오 디코더(300)는 현재 비디오 블록의 모션 벡터를 결정하기 위해 표시된 비디오 블록의 모션 벡터 및 모션 벡터 차를 사용할 수 있다.
위에서 설명한 바와 같이, 비디오 인코더(200)는 모션 벡터를 예측적으로 시그널링할 수 있다. 비디오 인코더(200)에 의해 구현될 수 있는 예측 시그널링 기술의 두 가지 예는, 고급 모션 벡터 예측(AMVP: Advanced Motion Vector Predication) 및 병합 모드 시그널링을 포함한다.
인트라 예측 유닛(206)은 현재 비디오 블록에 대한 인트라 예측을 수행할 수 있다. 인트라 예측 유닛(206)이 현재 비디오 블록에 대한 인트라 예측을 수행하는 경우, 인트라 예측 유닛(206)은 동일 픽처에서 다른 비디오 블록의 디코딩된 샘플에 기초하여 현재 비디오 블록에 대한 예측 데이터를 생성할 수 있다. 현재 비디오 블록에 대한 예측 데이터에는 예측된 비디오 블록 및 다양한 신택스 요소가 포함될 수 있다.
잔차 생성 유닛(207)은 현재 비디오 블록으로부터 예측된 비디오 블록의 예측 비디오 블록(예를 들어, 마이너스 기호로 표시)을 빼서 현재 비디오 블록에 대한 잔차 데이터를 생성할 수 있다. 현재 비디오 블록의 잔차 데이터는 현재 비디오 블록에서 샘플의 상이한 샘플 컴포넌트에 대응하는 잔차 비디오 블록을 포함할 수 있다.
다른 예에서, 현재 비디오 블록에 대한 현재 비디오 블록에 대한 잔차 데이터가 없을 수 있고, 예를 들어 스킵(skip) 모드에서, 잔차 생성 유닛(207)은 빼기 동작을 수행하지 않을 수 있다.
트랜스폼 처리 유닛(208)는 현재 비디오 블록과 연관된 잔차 비디오 블록에 하나 이상의 트랜스폼을 적용하여 현재 비디오 블록에 대해 하나 이상의 트랜스폼 계수 비디오 블록을 생성할 수 있다.
트랜스폼 처리 유닛(208)은 현재 비디오 블록과 연관된 트랜스폼 계수 비디오 블록을 생성한 후, 양자화 유닛(209)는 현재 비디오 블록과 연관된 하나 이상의 양자화 파라미터(QP) 값에 기초하여 현재 비디오 블록과 연관된 트랜스폼 계수 비디오 블록을 양자화할 수 있다.
역양자화 유닛(210)과 역트랜스폼 유닛(211)은 트랜스폼 계수 비디오 블록으로부터 잔차 비디오 블록을 재구성하기 위해, 트랜스폼 계수 비디오 블록에 역양자화 유닛 및 역트랜스폼 유닛을 각각 적용할 수 있다. 재구성 유닛(212)은, 버퍼(213)에 저장하기 위한 현재 블록과 연관된 재구성된 비디오 블록을 생성하도록, 예측 유닛(202)에 의해 생성된 하나 또는 그 이상의 예측된 비디오 블록으로부터 대응하는 샘플에 재구성된 잔차 비디오 블록을 추가할 수 있다.
재구성 유닛(212)이 비디오 블록을 재구성한 후, 비디오 블록에서 비디오 차단 아티팩트를 줄이기 위해 루프 필터링 동작이 수행된다.
엔트로피 인코딩 유닛(214)은 비디오 인코더(200)의 다른 함수 컴포넌트로부터 데이터를 수신할 수 있다. 엔트로피 인코딩 유닛(214)이 데이터를 수신하는 경우, 엔트로피 인코딩 유닛(214)은 엔트로피 인코딩된 데이터를 생성하고 엔트로피 인코딩된 데이터를 포함하는 비트스트림을 출력하기 위해 하나 이상의 엔트로피 인코딩 동작을 수행할 수 있다.
도 6은 도 4에 예시된 시스템(100)의 비디오 디코더(114)일 수 있는 비디오 디코더(300)의 예를 도시하는 블록도이다.
비디오 디코더(300)는 본 개시의 기술 중 어느 또는 전부를 수행하도록 구성될 수 있다. 도 15의 예에서, 비디오 디코더(300)는 복수의 기능성 컴포넌트를 포함한다. 본 개시에 기재된 기술은 비디오 디코더(300)의 다양한 컴포넌트들 간에 공유될 수 있다. 일부 예들에서, 프로세서는 본 개시에 기재된 임의 또는 전부를 수행하기 위해 구성될 수 있다.
도 6의 예에서, 비디오 디코더(video decoder)(300)는 엔트로피 디코딩 유닛(entropy decoding unit)(301), 모션 보상 유닛(motion compensation unit)(302), 인트라 예측 유닛(intra prediction unit)(303), 역양자화 유닛(inverse quantization unit)(304), 역트랜스폼 유닛(inverse transformation uni)(305), 및 재구성 유닛(reconstruction unit)(306) 및 버퍼(buffer)(307)를 포함한다. 비디오 디코더(300)는, 일부 예에서, 비디오 인코더(200)에 대하여 기술된 인코딩 패스(pass)와 일반적으로 서로 주고받는(reciprocal) 디코딩 패스를 수행할 수 있다(도 5).
엔트로피 디코딩 유닛(301)은 인코딩된 비트스트림을 검색할 수 있다. 인코딩된 비트스트림에는 엔트로피 코딩된 비디오 데이터(예를 들어, 비디오 데이터의 인코딩된 블록)가 포함될 수 있다. 엔트로피 디코딩 유닛(301)은 엔트로피 코딩된 비디오 데이터를 디코딩할 수 있고, 엔트로피 디코딩된 비디오 데이터로부터 모션 보상 유닛(302)는 모션 벡터, 모션 벡터 정밀도, 레퍼런스 픽처 목록 인덱스 및 기타 모션 정보를 포함하는 모션 정보를 결정할 수 있다. 모션 보상 유닛(302)은, 예를 들어 AMVP 및 병합 모드를 수행하여 이러한 정보를 결정할 수 있다.
모션 보상 유닛(302)은 보간 필터에 기초하여 보간(interpolation)을 수행하여 모션 보정 블록을 생성할 수 있다. 서브 픽셀 정밀도와 함께 사용되는 보간 필터에 대한 식별자가 신택스 요소에 포함될 수 있다.
모션 보상 유닛(302)은 비디오 블록을 인코딩하는 동안 비디오 인코더(20)에서 사용하는 보간 필터를 사용하여 레퍼런스 블록의 서브 정수 픽셀에 대한 보간 값을 계산할 수 있다. 모션 보상 유닛(302)은 수신된 신택스 정보에 따라 비디오 인코더(200)에서 사용하는 보간 필터를 결정하고 보간 필터를 사용하여 예측 블록을 생성할 수 있다.
모션 보상 유닛(302)은 인코딩된 비디오 시퀀스의 프레임 및/또는 슬라이스를 인코딩하는 데 사용되는 블록의 크기, 인코딩된 비디오 시퀀스의 각 매크로 블록이 파티셔닝되는 방식을 설명하는 파티션 정보, 각 파티션이 인코딩된 방법, 각 파티션이 인코딩되는 방식을 나타내는 모드, 각 인터-인코딩된 블록에 대한 하나 이상의 레퍼런스 프레임(및 레퍼런스 프레임 목록) 및 인코딩된 비디오 시퀀스를 디코딩하는 다른 정보들을 결정하기 위해 일부 신택스 정보를 사용할 수 있다.
인트라 예측 유닛(303)는, 공간적으로 인접한 블록(adjacent block)으로부터 예측 블록을 형성하기 위해 예를 들어 비트스트림에서 수신된 인트라 예측 모드를 사용할 수 있다. 역양자화 유닛(303)는 비트스트림에서 제공되고 엔트로피 디코딩 유닛(301)에서 디코딩된 양자화된 비디오 블록 계수를 역양자화(예를 들어, 비양자화(de-quantize))한다. 역트랜스폼 유닛(Inverse transform unit)(303)은 역트랜스폼을 적용한다.
재구성 유닛(Reconstruction unit)(306)은 모션 보상 유닛(202) 또는 인트라 예측 유닛(303)에 의해 생성된 대응하는 예측 블록과 잔차 블록을 합산하여 디코딩된 블록을 형성할 수 있다. 원하는 경우, 디블로킹 필터(deblocking filter)를 적용하여 차단 아티팩트(blockness artifacts)를 제거하기 위해 디코딩된 블록을 필터링할 수도 있다. 디코딩된 비디오 블록은 버퍼(307)에 저장되고, 이는 이후의 모션 보상/인트라 예측에 대한 레퍼런스 블록을 제공하고, 디스플레이 장치에서 재생하기 위한 디코딩된 비디오를 생성한다.
일부 실시예에서, 선호하는 솔루션 목록이 다음에 제공된다.
첫 번째 솔루션 세트가 다음에 제공된다. 다음 솔루션은 이전 섹션(예를 들어, 항목 1-9)에서 논의된 기술의 예시적인 실시예를 보여준다.
1. 비디오 처리 방법(예를 들어, 도 3의 방법(600))으로서, 하나 이상의 비디오 픽처를 포함하는 하나 이상의 비디오 계층을 포함하는 비디오와 비디오의 코딩된 표현 사이의 변환을 수행하는 단계(602)를 포함하며, 여기서 코딩된 표현은 코딩된 표현에서 서브-비트스트림의 추출과 관련된 형식 규칙을 따른다.
2. 솔루션 1의 방법에서, 포맷 규칙에 따라 코딩된 표현으로부터 서브-비트스트림을 추출하는 것을 더 포함한다.
다음 솔루션들은 이전 섹션(예를 들어, 항목 1)에서 논의된 기술의 예시적인 실시예들을 보여준다.
3. 솔루션 1-2 중 어느 하나의 방법에서, 서브-비트스트림을 추출하는 동안, 추출에 사용되는 타겟 id는 범위 0에서 코딩된 표현에 대한 비디오 파라미터 세트를 나타내는 신택스 필드의 값 사이가 되도록 허용된다.
다음 솔루션들은 이전 섹션(예를 들어, 항목 2)에서 논의된 기술의 예시적인 실시예들을 보여준다.
4. 솔루션 1 내지 솔루션 3 중 어느 하나에서, 계층 id에 따라 출력 비트스트림에서 액세스 유닛 구분자 네트워크 추상화 계층(AUD NAL: Access Unit Delimiter Network Abstraction Layer)을 제거하지 않고 서브-비트스트림이 추출되는 것인 방법.
다음 솔루션들은 이전 섹션(예를 들어, 항목 3)에서 논의된 기술의 예시적인 실시예를 보여준다.
5. 솔루션 1 내지 솔루션 4 중 어느 하나의 방법에서, 추출되는 출력 계층들에 적용할 수 없는 스케일러블 중첩 추가 개선 정보 메시지를 포함하는 네트워크 추상화 계층들 유닛을 선택적으로 제거함으로써 서브-비트스트림이 추출된다.
다음 솔루션들은 이전 섹션(예를 들어, 항목 5)에서 논의된 기술의 예시적인 실시예들을 보여준다.
6. 솔루션 1 내지 솔루션 5 중 어느 하나의 방법에서, 서브-비트스트림은 설정되고 있는 출력 계층 세트에 대한 플래그를 사용하여 스케일러블 중첩 SEI 메시지로부터 비-스케일러블 중첩 보충 향상 정보(Supplemental Enhancement Information)(SEI)를 생성하도록 추출을 제한함으로써 추출되고, 비활성화되는 서브픽처에 대한 플래그이다.
다음 솔루션들은 이전 섹션(예를 들어, 항목 6)에서 논의된 기술의 예시적인 실시예들을 보여준다.
7. 솔루션 1 내지 솔루션 6 중 어느 하나의 방법에서, 상기 서브-비트스트림은 단일 SEI 네트워크 추상화 계층 유닛으로부터 다수의 스케일러블-내포된 보충 향상 정보(Supplemental Enhancement Information)(SEI) 메시지의 추출을 지정하는 규칙에 따라 추출된다.
다음 솔루션들은 이전 섹션(예를 들어, 항목 7)에서 논의된 기술의 예시적인 실시예들을 보여준다.
8. 솔루션 1 내지 솔루션 7 중 어느 하나의 방법에서, 상기 서브-비트스트림은 코딩된 표현으로부터, 일부 SEI 메시지들이 추출되어 비-스케일러블-중첩 SEI 메시지로 포함된 모든 추가 개선 정보 네트워크 추상 계층 SEI NAL 유닛들을 제거하는 규칙에 따라 추출된다.
다음 솔루션은 이전 섹션(예를 들어, 항목 8-13)에서 논의된 기술의 예시적인 실시예를 보여준다.
10. 비디오와 비디오의 코딩된 표현 사이의 변환을 수행하는 단계를 포함하는 비디오 처리 방법에서, 여기서 코딩된 표현은 하나 이상의 서브-비트스트림을 포함하고; 여기서 변환은 서브-비트스트림 추출 프로세스와 코딩된 표현의 하나 이상의 구문 요소 사이의 관계를 지정하는 규칙에 따라 수행된다.
11. 솔루션 10의 방법에서, 여기서 규칙은 하나 이상의 두 가지 조건이 참인 경우 비디오 코딩된 계층이 제거되는 픽처 또는 서브픽처에 적용되는 SEI 메시지를 포함하는 모든 보충 향상 정보(SEI)(Supplemental Enhancement Information) 네트워크 추상화 계층 유닛(NAL)을 제거하도록 지정한다: (1) NAL 유닛의 타입이 특정 타입이거나 (2) 비디오 코딩 계층의 시간적 식별자가 특정 조건을 만족한다.
12. 솔루션 10 내지 11 중 어느 하나의 방법에서, 여기서 규칙은, 타겟 출력 계층의 계층 식별자가 코딩된 표현의 계층 식별자의 모든 값을 포함하지 않는 경우, 프로세스는 payloadType이 203인 비-스케일러블-중첩 SEI 메시지를 포함하는 모든 SEI NAL 유닛을 추가로 제거하는 것을 지정한다.
13. 솔루션 1 내지 12 중 어느 하나의 방법에서, 변환은 비디오를 코딩된 표현으로 인코딩하는 단계를 포함한다.
14. 솔루션 1 내지 12 중 어느 하나의 방법에서, 변환은 비디오를 생성하기 위해 코딩된 표현을 파싱 및 디코딩하는 단계를 포함한다.
15. 솔루션 1 내지 14 중 어느 하나 이상에 기재된 방법을 구현하도록 구성된 프로세서를 포함하는 비디오 디코딩 장치.
16. 솔루션 1 내지 14 중 어느 하나 이상에 기재된 방법을 구현하도록 구성된 프로세서를 포함하는 비디오 인코딩 장치.
17. 컴퓨터 코드가 저장되어 있는 컴퓨터 프로그램에서, 코드는, 프로세서에 의해 실행 시, 프로세서로 하여금 솔루션 1 내지 14 중 어느 하나에 기재된 방법을 구현하도록 한다.
18. 본 문서에 기술된 방법, 장치 및 시스템.
두 번째 솔루션 세트는 이전 섹션(예를 들어, 항목 10 및 11)에서 논의된 기술의 예시적인 실시예들을 보여준다.
1. 비디오 데이터를 처리하는 방법(예를 들어, 도 7a에 도시된 바와 같은 방법(700))에서: 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계(702)를 포함하고, 여기서 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고; 여기서 규칙은 출력 비트스트림을 생성하기 위해 상기 비트스트림으로부터 NAL 유닛들이 제거되는 서브-비트스트림 추출 프로세스를 정의하고, 여기서 규칙은, 서브-비트스트림 추출 프로세스에 입력되는 비트스트림의 모든 비디오 코딩 계층(VCL) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않는 타겟 OLS 인덱스를 갖는 출력 계층 세트(OLS)의 NAL 유닛 헤더 계층 식별자 값 목록에 응답하여, 특정 페이로드 유형을 갖는 비-스케일러블-중첩(non-scalable-nested) SEI 메시지를 포함하는 모든 SEI(보충 향상 정보) NAL 유닛을 제거하도록 지정한다.
2. 솔루션 1의 방법에서, 특정 페이로드 유형을 갖는 비-스케일러블-중첩 SEI 메시지는 서브픽처 레벨 정보 SEI 메시지에 대응한다.
3. 솔루션 1의 방법에서, 특정 페이로드 유형은 203과 동일하다.
4. 솔루션 1의 방법에서, 특정 페이로드 유형을 갖는 비-스케일러블-중첩 SEI 메시지는 디코딩 유닛 정보 메시지에 대응한다.
5. 솔루션 14의 방법에서, 하나 이상의 특정 페이로드 유형은 0과 동일하다.
6. 비디오 데이터를 처리하는 방법(예를 들어, 도 7b에 도시된 바와 같은 방법(710))에서: 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고, 비트스트림은 출력 비트스트림을 생성하기 위해 서브-비트스트림 추출 프로세스를 지정하는 규칙에 따라 하나 이상의 서브-비트스트림으로 분리 가능하고, 여기서 규칙은, 비디오 코딩 계층(VCL) 네트워크 추상화 계층(NAL) 유닛의 유형 및 VCL NAL 유닛과 연관된 비디오 코딩 계층의 시간적 식별자에 기초하여, 서브-비트스트림 추출 프로세스 동안 VCL NAL 유닛이 제거되는 픽처 또는 서브픽처에 적용되는 SEI 메시지를 포함하는 모든 보충 향상 정보(SEI) 네트워크 추상화 계층(NAL) 유닛을 제거할지 또는 제거하는 방법을 지정한다.
7. 솔루션 6의 방법에서, 여기서 규칙은 (1) TRAIL_NUT, STSA_NUT, RADL_NUT, 또는 RASL_NUT 또는 GDR_NUT와 동일한 VCL NAL 유닛의 유형 및 (2) 비디오 코딩 계층의 시간적 식별자는 출력 계층 세트의 비디오 코딩 계층에 있는 서브 계층의 수보다 크거나 동일함에 응답하여 모든 SEI NAL 유닛을 제거하도록 지정한다.
8. 솔루션 7의 방법에서, 여기서, GDR_NUT와 동일한 VCL NAL 유닛의 유형에 대해, 출력 순서에서 디코딩된 픽처의 복구 포인트를 나타내는 신택스 필드는 0보다 큰 값을 갖는다.
9. 솔루션 6의 방법에서, 규칙은 SEI NAL 유닛을 출력 비트스트림에 유지하도록 지정한다.
10. 솔루션 1 내지 솔루션 9 중 어느 하나의 방법에서, 변환은 비디오를 비트스트림으로 인코딩하는 단계를 포함한다.
11. 솔루션 1 내지 솔루션 9 중 어느 하나의 방법에서, 변환은 비트스트림으로부터 비디오를 디코딩하는 단계를 포함한다.
12. 솔루션 1 내지 솔루션 9 중 어느 하나의 방법에서, 변환은 비디오로부터 비트스트림을 생성하는 단계를 포함하고, 방법은 비트스트림을 비일시적 컴퓨터 판독가능 기록 매체에 저장하는 단계를 더 포함한다.
13. 솔루션 1 내지 솔루션 12 중 어느 하나 이상에 기재된 방법을 구현하도록 구성된 프로세서를 포함하는 비디오 처리 장치.
14. 솔루션 1 내지 솔루션 12 중 어느 한 항에 기재된 방법을 포함하고, 상기 비트스트림을 비일시적 컴퓨터 판독가능 기록매체에 저장하는 단계를 더 포함하는 방법.
15. 실행될 때 프로세서로 하여금 솔루션 1 내지 솔루션 12 중 어느 하나 이상에 기재된 방법을 구현하게 하는 프로그램 코드를 저장하는 컴퓨터 판독가능 매체.
16. 전술한 방법 중 어느 하나에 따라 생성된 코딩된 표현 또는 비트스트림을 저장하는 컴퓨터 판독 가능 매체.
17. 비트스트림을 저장하기 위한 비디오 처리 장치로서, 상기 비디오 처리 장치는 솔루션 1 내지 솔루션 12 중 어느 하나 이상에 언급된 방법을 구현하도록 구성된다.
세 번째 솔루션 세트는 이전 섹션(예를 들어, 항목 12 및 13)에서 논의된 기술의 예시적인 실시예들을 보여준다.
1. 비디오 데이터를 처리하는 방법(예를 들어, 도 8에 도시된 바와 같은 방법(800))은: 규칙에 따라 비디오와 비디오의 비트스트림 사이의 변환을 수행하는 단계(802)를 포함하고, 여기서 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고; 여기서 규칙은 출력 계층 세트(OLS)를 포함하는 출력 비트스트림을 생성하기 위한 서브-비트스트림 추출 프로세스가 다음 조건에 응답하여 선택적으로 수행되는 하나 이상의 작업을 포함한다고 정의한다: (1) OLS의 NAL 유닛 헤더 계층 식별자 값 목록은 비트스트림의 모든 VCL(비디오 코딩 계층) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않고, (2) 스케일러블-중첩 SEI 메시지를 포함하는 보충 향상 정보(SEI) NAL 유닛을 포함하는 출력 비트스트림.
2. 솔루션 1의 방법에서, 스케일러블-중첩 SEI 메시지는 출력 비트스트림에서와 동일한 계층 세트를 갖는 특정 OLS 또는 특정 계층에 적용되는 특정 값과 동일한 제1 플래그와 연관된다.
3. 솔루션 2의 방법에서, 0과 동일한 제1 플래그는 특정 OLS 또는 특정 계층에 적용되는 스케일러블-중첩 SEI 메시지가 특정 OLS 또는 특정 계층의 모든 서브픽처에 적용됨을 지정한다.
4. 솔루션 1의 방법에서, 스케일러블-중첩 SEI 메시지는 스케일러블-중첩 SEI 메시지가 특정 OLS에 적용되는지 또는 특정 계층에 적용되는지를 나타내는 제2 플래그와 연관된다.
5. 솔루션 1 내지 4 중 어느 하나의 방법에서, 하나 이상의 동작은 추가 SEI NAL 유닛을 생성하는 단계를 포함한다.
6. 솔루션 5의 방법에서, 하나 이상의 동작은 SEI NAL 유닛을 포함하는 픽처 유닛에 추가 SEI NAL 유닛을 포함하는 것을 포함한다.
7. 솔루션 6의 방법에서, 추가 SEI NAL 유닛은 SEI NAL 유닛 바로 뒤에 있다.
8. 솔루션 6 중 어느 하나에서, 하나 이상의 동작은 스케일러블-중첩 SEI 메시지로부터 스케일러블-중첩 SEI 메시지를 추출하는 단계 및 추가 SEI NAL 유닛에 스케일러블-중첩 SEI 메시지를 포함하는 단계를 더 포함한다.
9. 솔루션 1의 방법에서, 하나 이상의 동작은 출력 비트스트림에서 SEI NAL 유닛을 제거하는 단계를 포함한다.
10. 솔루션 1의 방법에서, 하나 이상의 동작은 SEI NAL 유닛을 출력 비트스트림에 유지하는 단계를 포함한다.
11. 솔루션 1 내지 솔루션 10 중 어느 하나의 방법에서, 변환은 비디오를 비트스트림으로 인코딩하는 단계를 포함한다.
12. 솔루션 1 내지 솔루션 10 중 어느 하나의 방법에서, 변환은 비트스트림으로부터 비디오를 디코딩하는 단계를 포함한다.
13. 솔루션 1 내지 솔루션 9 중 어느 하나의 방법에서, 변환은 비디오로부터 비트스트림을 생성하는 단계를 포함하고, 방법은 비트스트림을 비일시적 컴퓨터 판독가능 기록 매체에 저장하는 단계를 더 포함한다.
14. 솔루션 1 내지 솔루션 13 중 어느 하나 이상에 기재된 방법을 구현하도록 구성된 프로세서를 포함하는 비디오 처리 장치.
15. 솔루션 1 내지 솔루션 13 중 어느 한 항에 기재된 방법을 포함하고, 비트스트림을 비일시적 컴퓨터 판독가능 기록매체에 저장하는 단계를 더 포함하는 방법.
16. 실행될 때 프로세서로 하여금 솔루션 1 내지 솔루션 13 중 어느 하나 이상에 기재된 방법을 구현하게 하는 프로그램 코드를 저장하는 컴퓨터 판독가능 매체.
17. 솔루션 1 내지 솔루션 16 중 어느 하나에 기재된 방법에 따라 생성된 비트스트림을 저장하는 컴퓨터 판독 가능 매체.
18. 비트스트림을 저장하기 위한 비디오 처리 장치로서, 비디오 처리 장치는 솔루션 1 내지 솔루션 13 중 어느 하나 이상에 언급된 방법을 구현하도록 구성된다.
본 문서에 기재된 개시 및 기타 솔루션, 예, 실시예, 모듈 및 기능적 동작(operation)은 디지털 전자 회로, 또는 컴퓨터 소프트웨어, 펌웨어 또는 하드웨어에서 실행될 수 있으며, 여기에는 이 문서 및 그 구조적 등가물 또는 그 중 하나 이상의 조합으로 실행될 수 있다. 개시된 및 기타 실시예는 하나 이상의 컴퓨터 프로그램 제품으로 구현될 수 있고, 즉, 컴퓨터 프로그램 지침의 하나 이상의 모듈을 컴퓨터 판독 가능한 매체에 인코딩 하여 실행하거나, 데이터 처리 장치의 작동을 제어할 수 있다. 컴퓨터 판독 가능 매체는 기계 판독 가능 저장 장치, 기계 판독 가능 저장 기판, 메모리 장치, 기계 판독 가능 전파 신호에 영향을 미치는 물질의 조성 또는 하나 이상의 조합일 수 있다. 용어 "데이터 처리 장치"는 예를 들어, 프로그래밍 가능한 프로세서, 컴퓨터 또는 다중 프로세서 또는 컴퓨터를 포함하여 데이터를 처리하기 위한 모든 장치, 장치 및 컴퓨터를 포함한다. 장치는 하드웨어에 추가하여 대응 컴퓨터 프로그램에 대한 실행 환경을 생성하는 코드, 예를 들어 프로세서 펌웨어, 프로토콜 스택, 데이터베이스 관리 시스템, 운영 체제, 또는 이들 중 하나 이상의 조합을 구성하는 코드를 포함할 수 있다. 전파된 신호는 인위적으로 생성된 신호, 예를 들어, 기계에서 생성된 전기, 광학 또는 전자기 신호이고, 이는 적합한 수신기 장치로 전송하기 위한 정보를 인코딩 하기 위해 생성된다.
컴퓨터 프로그램(프로그램, 소프트웨어, 소프트웨어 애플리케이션, 스크립트 또는 코드라고도 함)은 컴파일 된 언어를 비롯한 모든 형태의 프로그래밍 언어로 작성할 수 있으며 독립 실행형 프로그램 또는 컴퓨팅 환경에서 사용하기에 적합한 모듈, 컴포넌트, 서브루틴 또는 기타 유닛으로 모든 형태로 배포할 수 있다. 컴퓨터 프로그램이 파일 시스템의 파일에 반드시 대응하는 것은 아니다. 프로그램은 다른 프로그램이나 데이터(예를 들어, 마크업 언어 문서에 저장된 하나 이상의 스크립트), 대응하는 프로그램에 전용되는 단일 파일 또는 여러 조정된 파일들(예를 들어, 하나 이상의 모듈, 서브 프로그램 또는 코드 일부를 저장하는 파일)에 저장할 수 있다. 컴퓨터 프로그램은 한 컴퓨터 또는 한 사이트에 위치하거나 여러 사이트에 분산되고 통신 네트워크에 의해 상호 연결된 여러 컴퓨터에서 실행하도록 배포할 수 있다.
이 문서에 설명된 프로세스 및 논리 흐름은 하나 이상의 프로그래밍 가능한 프로세서가 하나 이상의 프로그래밍 가능한 프로세서에서 수행하여 입력 데이터에서 작동하고 출력을 생성하여 기능을 수행할 수 있다. 프로세스 및 로직 흐름도 수행될 수 있으며, 장치는 특수 목적 논리 회로, 예를 들어, FPGA(필드 프로그래밍 가능한 게이트 어레이) 또는 ASIC(애플리케이션 별 집적 회로)로 구현될 수 있다.
컴퓨터 프로그램의 실행에 적합한 프로세서에는 예를 들어, 일반 및 특수 목적 마이크로프로세서와 모든 종류의 디지털 컴퓨터의 하나 이상의 프로세서가 포함된다. 일반적으로 프로세서는 읽기 전용 메모리 또는 랜덤 액세스 메모리 또는 둘 다에서 명령어들과 데이터를 수신한다. 컴퓨터의 필수 요소는 지침과 데이터를 저장하기 위한 하나 이상의 메모리 장치를 수행하기 위한 프로세서이다. 일반적으로, 컴퓨터는 또한 데이터를 저장하기 위한 하나 이상의 대용량 저장 장치, 예를 들어, 자기, 광자기 디스크, 또는 광 디스크로부터 데이터를 수신하거나 이들로 데이터를 전송하거나 둘 전체를 포함하거나 작동 가능하게 연결된다. 그러나, 컴퓨터에 이러한 장치가 필요하지 않다. 컴퓨터 프로그램 지침 및 데이터를 저장하는 데 적합한 컴퓨터 판독 가능한 미디어에는 반도체 메모리 장치, 예를 들어, EPROM, EEPROM 및 플래시 메모리 장치, 자기 디스크, 예를 들어, 내부 하드 디스크 또는 이동식 디스크; 마그네토 광학 디스크; 및 CD ROM 및 DVD-ROM 디스크를 비롯한 모든 형태의 비휘발성 메모리, 미디어 및 메모리 장치가 포함된다. 프로세서와 메모리는 특수 목적 논리 회로에 의해 보충되거나 통합될 수 있다.
이 특허 문서에는 많은 세부 사항이 포함되어 있지만, 이는 어떤 주제의 범위 나 청구될 수 있는 것에 대한 제한으로 해석되어서는 안 되고, 오히려 특정 기술의 특정 실행예에 특정할 수 있는 특징에 대한 설명으로 해석되어서는 안 된다. 이 특허 문서에 기재된 특정 특징은 별도의 실시예의 맥락에서 또한 단일 실시예에서 조합하여 실행될 수 있다. 역으로, 단일 실시예의 맥락에서 설명된 다양한 특징은 또한 개별적으로 또는 임의의 적절한 서브 조합으로 다중 실시예들에서도 실행될 수 있다. 더욱이, 앞서와 같이 특징들은 특정 조합으로 작용하는 것으로 설명될 수 있고 심지어 처음에 그렇게 주장될 수도 있지만, 청구된 조합으로부터 하나 이상의 특징은 어떤 경우에는 조합으로부터 제외될 수 있고, 주장된 조합은 서브 조합 또는 서브 조합의 변형에 관한 것일 수 있다.
마찬가지로, 동작은 특정 순서로 도면에 묘사되어 있지만, 바람직한 결과를 달성하기 위하여, 이러한 동작이 표시된 특정 순서 또는 순차적인 순서로 수행되거나, 모든 예시된 동작들이 수행되는 것을 요구하는 것으로 이해되어서는 안 된다. 더욱이, 본 특허 문서에 기재된 실시예들에서, 다양한 시스템 컴포넌트들의 분리가 모든 실시예들에서 이러한 분리를 요구하는 것으로 이해되어서는 안 된다.
단지 몇 가지 구현 및 예제만 설명되며, 이 특허 문서에서 기술되고 예시되는 내용에 기초하여 다른 구현들, 개선 및 변형들을 만들 수 있다.

Claims (18)

  1. 비디오 데이터 처리 방법에 있어서,
    규칙에 따라 비디오와 상기 비디오의 비트스트림 사이의 변환을 수행하는 단계를 포함하고,
    상기 비트스트림은 규칙에 따라 다중 비디오 계층에 대한 네트워크 추상화 계층(NAL) 유닛을 포함하고;
    상기 규칙은 출력 계층 세트(OLS)를 포함하는 출력 비트스트림을 생성하기 위한 서브-비트스트림 추출 프로세스가: (1) OLS의 NAL 유닛 헤더 계층 식별자 값 목록은 상기 비트스트림의 모든 비디오 코딩 계층(VCL) NAL 유닛의 NAL 유닛 헤더 계층 식별자의 모든 값을 포함하지 않음, 및 (2) 스케일러블-중첩 SEI 메시지를 포함하는 보충 향상 정보(SEI) NAL 유닛을 포함하는 출력 비트스트림의 조건에 응답하여 선택적으로 수행되는 하나 이상의 작업을 포함한다고 정의하는
    방법.
  2. 제1항에 있어서,
    상기 스케일러블-중첩 SEI 메시지는 상기 출력 비트스트림에서와 동일한 계층 세트를 갖는 특정 OLS 또는 특정 계층에 적용되는 특정 값과 동일한 제1 플래그와 연관되는
    방법.
  3. 제2항에 있어서,
    0과 동일한 상기 제1 플래그는 상기 특정 OLS 또는 상기 특정 계층에 적용되는 스케일러블-중첩 SEI 메시지가 상기 특정 OLS 또는 상기 특정 계층의 모든 서브픽처에 적용됨을 지정하는
    방법.
  4. 제1항에 있어서,
    상기 스케일러블-중첩 SEI 메시지는 상기 스케일러블-중첩 SEI 메시지가 특정 OLS 또는 특정 계층에 적용되는지를 나타내는 제2 플래그와 연관되는
    방법.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 하나 이상의 동작은 추가 SEI NAL 유닛을 생성하는 단계를 포함하는
    방법.
  6. 제5항에 있어서,
    상기 하나 이상의 동작은 상기 SEI NAL 유닛을 포함하는 픽처 유닛에 상기 추가 SEI NAL 유닛을 포함시키는 단계를 포함하는
    방법.
  7. 제6항에 있어서,
    상기 추가 SEI NAL 유닛은 상기 SEI NAL 유닛 바로 뒤에 위치하는
    방법.
  8. 제6항에 있어서,
    상기 하나 이상의 동작은 상기 스케일러블-중첩 SEI 메시지로부터 스케일러블-중첩 SEI 메시지를 추출하는 단계 및 상기 스케일러블-중첩 SEI 메시지를 상기 추가 SEI NAL 유닛에 포함시키는 단계를 더 포함하는
    방법.
  9. 제1항에 있어서,
    상기 하나 이상의 동작은 상기 출력 비트스트림으로부터 상기 SEI NAL 유닛을 제거하는 단계를 포함하는
    방법.
  10. 제1항에 있어서,
    상기 하나 이상의 동작은 상기 출력 비트스트림에서 상기 SEI NAL 유닛을 유지하는 단계를 포함하는
    방법.
  11. 제1항 내지 제10항 중 어느 한 항에 있어서,
    상기 변환은 상기 비디오를 상기 비트스트림으로 인코딩하는 단계를 포함하는
    방법.
  12. 제1항 내지 제10항 중 어느 한 항에 있어서,
    상기 변환은 상기 비트스트림으로 부터 상기 비디오를 디코딩하는 단계를 포함하는
    방법.
  13. 제1항 내지 제10항 중 어느 한 항에 있어서,
    상기 변환은 상기 비디오로부터 상기 비트스트림을 생성하는 단계를 포함하고, 상기 방법은 상기 비트스트림을 비일시적 컴퓨터 판독가능 기록 매체에 저장하는 단계를 더 포함하는
    방법.
  14. 비디오 처리 장치에 있어서,
    제1항 내지 제13항 중 어느 한 항에 기재된 방법을 구현하도록 구성된 프로세서를 포함하는
    장치.
  15. 비디오의 비트스트림을 저장하는 방법에 있어서,
    제1항 내지 제13항 중 어느 한 항에 기재된 방법을 포함하고, 상기 비트스트림을 비일시적 컴퓨터 판독 가능 기록 매체에 저장하는 단계를 더 포함하는
    방법.
  16. 프로그램 코드를 저장하는 컴퓨터 판독 가능 매체에 있어서,
    실행될 때, 프로세서로 하여금, 제1항 내지 제13항 중 어느 하나 이상의 항에 기재된 방법을 구현하게 하는 프로그램 코드를 저장하는
    컴퓨터 판독 가능 매체.
  17. 제1항 내지 제16항 중 어느 하나에 기재된 방법에 따라 생성된 비트스트림을 저장하는 컴퓨터 판독 가능 매체.
  18. 비트스트림을 저장하기 위한 비디오 처리 장치에 있어서,
    상기 비디오 처리 장치는 제1항 내지 제13항 중 어느 한 항에 기재된 방법을 구현하도록 구성되는
    장치.
KR1020227042308A 2020-06-09 2021-06-08 다중-계층 비디오 비트스트림의 서브-비트스트림 추출 KR20230020980A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US202063036865P 2020-06-09 2020-06-09
US63/036,865 2020-06-09
PCT/US2021/036473 WO2021252533A1 (en) 2020-06-09 2021-06-08 Sub-bitstream extraction of multi-layer video bitstreams

Publications (1)

Publication Number Publication Date
KR20230020980A true KR20230020980A (ko) 2023-02-13

Family

ID=78845849

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227042308A KR20230020980A (ko) 2020-06-09 2021-06-08 다중-계층 비디오 비트스트림의 서브-비트스트림 추출

Country Status (8)

Country Link
US (4) US11856215B2 (ko)
EP (1) EP4150900A4 (ko)
JP (1) JP2023529823A (ko)
KR (1) KR20230020980A (ko)
CN (3) CN117528004A (ko)
BR (1) BR112022025149A2 (ko)
MX (1) MX2022015676A (ko)
WO (2) WO2021252533A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023529823A (ja) * 2020-06-09 2023-07-12 バイトダンス インコーポレイテッド マルチレイヤ映像ビットストリームのサブビットストリーム抽出

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020136298A1 (en) * 2001-01-18 2002-09-26 Chandrashekhara Anantharamu System and method for adaptive streaming of predictive coded video data
JP2009531940A (ja) 2006-03-24 2009-09-03 韓國電子通信研究院 Fgsレイヤーの動きデータを利用してインターレイヤーリダンダンシを除去するコーディング方法及びその装置
CA2849697A1 (en) * 2006-10-16 2008-04-24 Alexandros Eleftheriadis Systems and methods for signaling and performing temporal level switching in scalable video coding
KR20100030648A (ko) * 2007-06-26 2010-03-18 노키아 코포레이션 시간 레이어 스위칭 포인트들을 표시하는 시스템 및 방법
US8542492B2 (en) * 2009-12-10 2013-09-24 Richard Anthony Dunn, JR. Scalable up and down nesting integrated electronic enclosures with form factors including asteroids and/or dumbbells and/or approximated tessellation(s)/tiling(s) or combinations thereof with thermal management, wiring, sliding fit, manual and/or automated full range vertical to horizontal positioning, access and structural systems for individual modules and intra-and inter-planar stacks, columns, rows, arrays and associated infrastructures
CN103119934B (zh) 2010-07-20 2017-02-22 诺基亚技术有限公司 一种流媒体传输装置
US9414085B2 (en) 2012-01-20 2016-08-09 Telefonaktiebolaget Lm Ericsson (Publ) Sub-bitstream extraction
RU2612577C2 (ru) 2012-07-02 2017-03-09 Нокиа Текнолоджиз Ой Способ и устройство для кодирования видеоинформации
EP2871567A4 (en) 2012-07-06 2016-01-06 Samsung Electronics Co Ltd METHOD AND APPARATUS FOR ENCODING MULTILAYER VIDEO, AND METHOD AND APPARATUS FOR DECODING MULTILAYER VIDEO
US9967583B2 (en) * 2012-07-10 2018-05-08 Qualcomm Incorporated Coding timing information for video coding
US9479774B2 (en) * 2012-09-24 2016-10-25 Qualcomm Incorporated Buffering period and recovery point supplemental enhancement information messages
US9380317B2 (en) 2012-10-08 2016-06-28 Qualcomm Incorporated Identification of operation points applicable to nested SEI message in video coding
US9521393B2 (en) * 2013-01-07 2016-12-13 Qualcomm Incorporated Non-nested SEI messages in video coding
US9591321B2 (en) * 2013-04-07 2017-03-07 Dolby International Ab Signaling change in output layer sets
JP6212212B2 (ja) * 2013-10-11 2017-10-11 ヴィド スケール インコーポレイテッド Hevc拡張のための高レベル構文
EP3058735B1 (en) 2013-10-14 2019-05-08 Nokia Technologies Oy Multi-layer hypothetical reference decoder
CN105981387B (zh) 2013-10-15 2019-09-27 诺基亚技术有限公司 用于处理视频的方法、装置和计算机可读存储介质
EP3090550A1 (en) * 2014-01-02 2016-11-09 VID SCALE, Inc. Sub-bitstream extraction process for hevc extensions
JP6465863B2 (ja) 2014-03-14 2019-02-06 シャープ株式会社 画像復号装置、画像復号方法及び記録媒体
US10645404B2 (en) 2014-03-24 2020-05-05 Qualcomm Incorporated Generic use of HEVC SEI messages for multi-layer codecs
US9769492B2 (en) * 2014-06-06 2017-09-19 Qualcomm Incorporated Conformance parameters for bitstream partitions
US10432951B2 (en) 2014-06-24 2019-10-01 Qualcomm Incorporated Conformance and inoperability improvements in multi-layer video coding
US10687055B2 (en) 2017-03-03 2020-06-16 Qualcomm Incorporated Coding MCTS-EIS SEI messages of an access unit
AU2019382524B2 (en) * 2018-11-22 2023-02-02 Beijing Bytedance Network Technology Co., Ltd. Pulse code modulation technique in video processing
JP7419507B2 (ja) * 2019-09-24 2024-01-22 ホアウェイ・テクノロジーズ・カンパニー・リミテッド Olsのためのスケーラブルネスティングseiメッセージ
JP7425185B2 (ja) * 2019-09-24 2024-01-30 華為技術有限公司 指定されたレイヤのためのスケーラブル・ネスティングseiメッセージ
JP2022550320A (ja) * 2019-09-24 2022-12-01 ホアウェイ・テクノロジーズ・カンパニー・リミテッド ビデオ符号化におけるseiメッセージ依存性の簡略化
US11356681B2 (en) * 2019-12-27 2022-06-07 Tencent America LLC Coded video sub-bitstream extraction
US11470357B2 (en) 2020-04-03 2022-10-11 Sharp Kabushiki Kaisha Systems and methods for signaling decoding capability information in video coding
EP4128794A4 (en) 2020-04-19 2023-12-27 Beijing Bytedance Network Technology Co., Ltd. RESIDUAL CODING WITH OMISSION OF TRANSFORM
WO2021237123A1 (en) * 2020-05-22 2021-11-25 Bytedance Inc. Sei message handling in video sub-bitstream extraction process
BR122023020999A2 (pt) 2020-05-22 2024-02-27 Ge Video Compression, Llc Aparelho e método para receber fluxo de dados de vídeo, fluxo de dados de vídeo, codificador e decodificador de vídeo, e método para codificar um vídeo em um fluxo de dados de vídeo
CN115699773A (zh) * 2020-06-09 2023-02-03 字节跳动有限公司 在编解码视频中信令通知图片定时信息
JP2023529823A (ja) * 2020-06-09 2023-07-12 バイトダンス インコーポレイテッド マルチレイヤ映像ビットストリームのサブビットストリーム抽出
EP4205399A4 (en) * 2020-09-25 2024-03-06 Beijing Bytedance Network Technology Co., Ltd. MINING OF SECONDARY BIT STREAMS

Also Published As

Publication number Publication date
WO2021252533A1 (en) 2021-12-16
CN115769570A (zh) 2023-03-07
EP4150900A1 (en) 2023-03-22
US20230104597A1 (en) 2023-04-06
US20230106638A1 (en) 2023-04-06
US11856215B2 (en) 2023-12-26
CN115769580A (zh) 2023-03-07
JP2023529823A (ja) 2023-07-12
MX2022015676A (es) 2023-01-16
CN117528004A (zh) 2024-02-06
EP4150900A4 (en) 2023-11-08
WO2021252531A1 (en) 2021-12-16
US20240107048A1 (en) 2024-03-28
BR112022025149A2 (pt) 2022-12-27
US20240121417A1 (en) 2024-04-11

Similar Documents

Publication Publication Date Title
KR20230015382A (ko) 비디오 비트스트림 처리에서 픽처 유형들에 대한 제약들
US20240121417A1 (en) Handling different nal types in video sub-bitstream extraction
US20240048736A1 (en) Techniques For Generation Of A Conformant Output Sub-Bitstream
KR20230025787A (ko) 코딩된 비디오에서 양자화 정보의 시그널링
CA3182204A1 (en) Signaling constraints in non-scalable nested video syntax elements
WO2021257529A1 (en) Decoded picture buffer management and subpictures in video coding
CN115699731A (zh) 参考图片重采样
KR20230013051A (ko) 코딩된 비디오의 nal 유닛의 순서
KR20230013053A (ko) 서브계층에 대한 숫자 제한
EP4154526A1 (en) Scalable nesting of supplemental enhancement information messages in video coding

Legal Events

Date Code Title Description
A201 Request for examination