KR20230006045A - 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템 - Google Patents

무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템 Download PDF

Info

Publication number
KR20230006045A
KR20230006045A KR1020227045563A KR20227045563A KR20230006045A KR 20230006045 A KR20230006045 A KR 20230006045A KR 1020227045563 A KR1020227045563 A KR 1020227045563A KR 20227045563 A KR20227045563 A KR 20227045563A KR 20230006045 A KR20230006045 A KR 20230006045A
Authority
KR
South Korea
Prior art keywords
dai
bit
value
harq
counter
Prior art date
Application number
KR1020227045563A
Other languages
English (en)
Inventor
최경준
노민석
곽진삼
Original Assignee
주식회사 윌러스표준기술연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 윌러스표준기술연구소 filed Critical 주식회사 윌러스표준기술연구소
Publication of KR20230006045A publication Critical patent/KR20230006045A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1864ARQ related signaling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1614Details of the supervisory signal using bitmaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1858Transmission or retransmission of more than one copy of acknowledgement message
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1896ARQ related signaling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0094Indication of how sub-channels of the path are allocated
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W24/00Supervisory, monitoring or testing arrangements
    • H04W24/08Testing, supervising or monitoring using real traffic
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • H04W72/1268Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of uplink data flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • H04W72/1273Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of downlink data flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Databases & Information Systems (AREA)

Abstract

본 발명은 무선 통신 시스템에서 하향링크 데이터 수신 및 HARQ-ACK 전송 방법, 장치 및 시스템에 관한것이다. 본 발명에 따르면 하향링크 데이터 수신 및 HARQ-ACK 전송 방법, 장치 및 시스템은 제 1 하향링크 물리 공유 채널(Physical Downlink Shared Channel: PDSCH)의 스케줄링을 위한 제 1 하향링크 물리 제어 채널(Physical Downlink Control Channel: PDCCH)를 수신하고, 제 2 PDSCH의 스케줄링을 위한 제 2 PDCCH를 수신한다.
이후, 상기 제 1 PDSCH 및 상기 제 2 PDSCH에 대한 HARQ(Hybid Automatic Repeat Request)-ACK(acknowledge) 코드북을 포함하는 상향링크 제어 정보(Uplink Control Information: UCI)를 상기 기지국으로 전송된다.

Description

무선 통신 시스템에서 하향링크 데이터 수신 및 HARQ-ACK 전송 방법, 장치 및 시스템{METHOD, DEVICE, AND SYSTEM FOR DOWNLINK DATA RECEPTION AND HARQ-ACK TRANSMISSION IN WIRELESS COMMUNICATION SYSTEM}
본 발명은 무선통신 시스템에 관한 것으로, 좀더 상세하게는 본 발명은 무선통신 시스템에서 하향링크 데이터의 전송 및 이에 대한 응답(Acknowledge)을 전송하기 위한 것이다.
3GPP LTE(-A)는 물리계층 신호 전송을 위하여 상/하향링크 물리 채널들을 정의한다. 예를 들면, 상향링크로 데이터를 전송하는 물리 채널인 물리 상향 링크 공유 채널 (PUSCH), 제어 신호를 전송하는 물리 상향 링크 제어 채널 (PUCCH), 그리고 물리 랜덤 액세스 채널 (PRACH) 등이 정의되고, 하향링크로 데이터를 전송하는 물리 하향링크 공유 채널 (PDSCH)를 비롯하여 L1/L2 제어신호를 전송하는 물리 제어 포맷 지시자 채널 (PCFICH), 물리 하향링크 제어 채널 (PDCCH), 물리 하이브리드 ARQ 지시자 채널 (PHICH) 등이 있다.
상기 채널들 중 하향링크 제어 채널 (PDCCH/EPDCCH)은 기지국이 하나 또는 다수의 단말들에게 상/하향링크 스케줄링 할당 제어 정보, 상향링크 송신 파워 제어 정보 및 다른 제어 정보를 전송하기위한 채널이다. 기지국이 한 번에 전송할 수 있는 PDCCH에 사용할 수 있는 자원에 제한이 있기 때문에, 각 단말에게 서로 다른 자원을 할당할 수 없고, 자원을 공유하여 임의의 단말에게 제어 정보를 전송하여야 한다. 예를 들어, 3GPP LTE(-A)에서는 4개의 RE(Resource Element)를 묶어 REG (Resource Element Group)을 만들고, 9개의CCE(Control Channel Element)를 만들고, 하나 또는 복수 개의 CCE를 결합하여 보낼 수 있는 자원을 단말에게 알려주고, 여러 단말들은 CCE를 공유하여 사용할 수 있다. 여기서, CCE가 결합되는 수를 CCE 결합 수준이라고 하며, 가능한 CCE 결합수준에 따라 CCE가 할당되는 자원을 탐색 공간(Search Space)라고 한다. 탐색 공간은 기지국 별로 정의되어 있는 공통 탐색 공간 (Common Search Space)와 단말마다 정의되어 있는 특정 단말 탐색 공간 (Terminal-specific or UE-specific Search Space)가 있을 수 있다. 단말은 탐색공간에서 가능한 모든 CCE 결합 경우의 수에 대하여 복호를 수행하고, PDCCH에 포함된 사용자 장비(UE) 식별자를 통해 자신의 PDCCH에 해당되는지 여부를 알 수 있다. 따라서 이러한 단말의 동작은 PDCCH의 복호에 걸리는 시간이 길고 많은 에너지 소모가 불가피하다.
4G 통신 시스템 상용화 이후 증가 추세에 있는 무선 데이터 트래픽 수요를 충족시키기 위해, 개선된 5G 통신 시스템 또는 pre-5G 통신 시스템을 개발하기 위한 노력이 이루어지고 있다. 이러한 이유로, 5G 통신 시스템 또는 pre-5G 통신 시스템은 4G 네트워크 이후 (Beyond 4G Network) 통신 시스템 또는 LTE 시스템 이후 (Post LTE) 이후의 시스템이라 불리어지고 있다. 높은 데이터 전송률을 달성하기 위해, 5G 통신 시스템은 초고주파(mmWave) 대역 (예를 들어, 60기가(60GHz) 대역과 같은)에서의 구현이 고려되고 있다. 초고주파 대역에서의 전파의 경로손실 완화 및 전파의 전달 거리를 증가시키기 위해, 5G 통신 시스템에서는 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO), 전차원 다중입출력(Full Dimensional MIMO: FD-MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 및 대규모 안테나 (large scale antenna) 기술들이 논의되고 있다. 또한 시스템의 네트워크 개선을 위해, 5G 통신 시스템에서는 진화된 소형 셀, 개선된 소형 셀 (advanced small cell), 클라우드 무선 액세스 네트워크 (cloud radio access network: cloud RAN), 초고밀도 네트워크 (ultra-dense network), 기기 간 통신 (Device to Device communication: D2D), 무선 백홀 (wireless backhaul), 이동 네트워크 (moving network), 협력 통신 (cooperative communication), CoMP (Coordinated Multi-Points), 및 수신 간섭제거 (interference cancellation) 등의 기술 개발이 이루어지고 있다. 이 밖에도, 5G 시스템에서는 진보된 코딩 변조(Advanced Coding Modulation: ACM) 방식인 FQAM (Hybrid FSK and QAM Modulation) 및 SWSC (Sliding Window Superposition Coding)과, 진보된 접속 기술인 FBMC(Filter Bank Multi Carrier), NOMA(non orthogonal multiple access), 및SCMA(sparse code multiple access) 등이 개발되고 있다.
한편, 인터넷은 인간이 정보를 생성하고 소비하는 인간 중심의 연결 망에서, 사물 등 분산된 구성 요소들 간에 정보를 주고 받아 처리하는 IoT(Internet of Things, 사물인터넷) 망으로 진화하고 있다. 클라우드 서버 등과의 연결을 통한 빅데이터(Big data) 처리 기술 등이 IoT 기술에 결합된 IoE (Internet of Everything) 기술도 대두되고 있다. IoT를 구현하기 위해서, 센싱 기술, 유무선 통신 및 네트워크 인프라, 서비스 인터페이스 기술, 및 보안 기술과 같은 기술 요소 들이 요구되어, 최근에는 사물간의 연결을 위한 센서 네트워크(sensor network), 사물 통신(Machine to Machine, M2M), MTC(Machine Type Communication)등의 기술이 연구되고 있다. IoT 환경에서는 연결된 사물들에서 생성된 데이터를 수집, 분석하여 인간의 삶에 새로운 가치를 창출하는 지능형 IT(Internet Technology) 서비스가 제공될 수 있다. IoT는 기존의 IT(information technology)기술과 다양한 산업 간의 융합 및 복합을 통하여 스마트홈, 스마트 빌딩, 스마트 시티, 스마트 카 혹은 커넥티드 카, 스마트 그리드, 헬스 케어, 스마트 가전, 첨단의료서비스 등의 분야에 응용될 수 있다.
이에, 5G 통신 시스템을 IoT 망에 적용하기 위한 다양한 시도들이 이루어지고 있다. 예를 들어, 센서 네트워크(sensor network), 사물 통신(Machine to Machine, M2M), MTC(Machine Type Communication)등의 기술이 5G 통신 기술이 빔 포밍, MIMO, 및 어레이 안테나 등의 기법에 의해 구현되고 있는 것이다. 앞서 설명한 빅데이터 처리 기술로써 클라우드 무선 액세스 네트워크(cloud RAN)가 적용되는 것도 5G 기술과 IoT 기술 융합의 일 예라고 할 수 있을 것이다.
일반적으로 이동 통신 시스템은 사용자의 활동성을 보장하면서 음성 서비스를 제공하기 위해 개발되었다. 그러나 이동통신 시스템은 점차로 음성뿐 아니라 데이터 서비스까지 영역을 확장하고 있으며, 현재에는 고속의 데이터 서비스를 제공할 수 있는 정도까지 발전하였다. 그러나 현재 서비스가 제공되고 있는 이동 통신 시스템에서는 자원의 부족 현상 및 사용자들이 보다 고속의 서비스를 요구하므로, 보다 발전된 이동 통신 시스템이 요구되고 있다.
앞서 언급한 바와 같이, 미래의 5G 기술은 실시간 제어 (real―time control) 및 촉감 인터넷 (tactile internet)과 같은 새로운 어플리케이션 (application)의 등장으로 더욱 낮은 지연의 데이터 전송을 요구하고 있으며, 5G 데이터 요구 지연은 1ms까지 낮춰질 것으로 예상된다. 5G는 종래 대비 약 10배 감소된 데이터 지연 제공을 목표로 하고 있다. 이와 같은 문제를 해결하기 위해 5G는 기존의 slot (또는 subframe)에 추가적으로 더 짧은 TTI 주기 (e.g., 0.2ms)를 가지는 mini-slot을 이용한 통신 시스템이 제안될 것으로 예상된다.
Rel-16 enhanced URLLC (eURLLC)에서는 보다 낮은 지연 시간과 보다 높은 신뢰도를 제공 위한 다양한 기술들을 논의 중이다. 그 중 보다 낮은 지연 시간을 제공하기 위하여 하나의 슬롯 안에 둘 이상의 HARQ-ACK을 포함하는 상향링크 제어 채널의 전송을 지원한다. 단말은 하향링크 공유 채널의 수신 성공에 대한 응답으로 가능한 빠르게 HARQ-ACK 전송을 가능케 함으로써 더 낮은 지연 시간을 확보할 수 있다.
본 발명의 목적은 본 발명은 3GPP NR 시스템에서 semi-static HARQ-ACK codebook을 설계하는 방법 및 PUCCH를 전송하는 방법에 대한 것으로, PDSCH 또는 PUCCH가 복수의 슬롯에서 반복 전송되는 상황에서 발생하는 문제를 해결하기 위한 방법 및 이를 위한 장치를 제공하는 것이다.
본 발명에서 이루고자 하는 기술적 과제들은 상기 기술적 과제로 제한되지 않으며, 언급하지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명의 실시 예에 따른 무선 통신 시스템의 단말은 통신 모듈; 및 상기 통신 모듈을 제어하는 프로세서를 포함한다. 상기 프로세서는 제 1 하향링크 물리 공유 채널(Physical Downlink Shared Channel: PDSCH)의 스케줄링을 위한 제 1 PDCCH를 수신하되, 상기 제 1 PDCCH는 상기 제 1 PDCCH가 모니터링 되는 시점의 서빙 셀까지 스케줄링된 PDSCH의 개수를 나타내는 제 1 카운터 다운링크 할당 지시자(counter downlink assignment indicator: DAI) 및 PDCCH가 모니터링 되는 시점까지 서빙 셀에서 스케줄링된 모든 PDSCH의 개수를 나타내는 제 1 전체(total) DAI를 포함하고, 제 2 PDSCH의 스케줄링을 위한 제 2 PDCCH를 수신하되, 상기 제 2 PDCCH는 제 2 카운터 DAI 및 제 2 전체 DAI를 포함하고, 상기 제 1 PDCCH에 기초하여 상기 제 1 PDSCH를 수신하며, 상기 제 2 PDCCH에 기초하여 상기 제 2 PDSCH를 수신하고, 상기 제 1 PDSCH 및 상기 제 2 PDSCH에 대한 HARQ-ACK 코드북을 포함하는 상향링크 제어 정보(Uplink Control Information: UCI)를 상기 기지국으로 전송하되, 상기 제 1 카운터 DAI의 비트 수와 상기 제 2 카운터 DAI의 비트 수가 다른 경우, 상기 제 2 카운터 DAI의 값은 상기 제 1 카운터 DAI의 비트 수에 기초하여 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 비트 수가 상기 제 2 카운터 DAI의 비트 수보다 작은 경우, 상기 제 2 카운터 DAI가 나타내는 값은 상기 제 2 카운터 DAI의 비트들 중 상기 제 1 카운터 DAI의 비트 수와 동일한 개수의 적어도 하나의 비트들에 기초하여 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 비트 수와 동일한 개수의 상기 제 2 카운터 DAI의 적어도 하나의 비트들에 의해서 결정된 값이 복수 개인 경우, 상기 제 2 카운터 DAI의 값은 상기 복수 개의 값들 중 상기 제 1카운터 DAI가 나타내는 값과 가장 차이가 적은 값으로 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI가 1 비트이고, 상기 제 2 카운터 DAI가 2 비트인 경우, 상기 제 2 카운터 DAI의 값은 2 비트 중 LSB(Least Significant Bit) 또는 MSB(Most Significant Bit)를 이용하여 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 1 비트가 '0'인 경우, 상기 제 2 카운터 DAI의 상기 LSB 또는 상기 MSB가 '0'이면, 상기 제 2 카운터 DAI의 값은 '2'로 결정되고, 상기 제 2 카운터 DAI의 상기 LSB 또는 상기 MSB가 '1'이면, 상기 제 2 카운터 DAI의 값은 '1'로 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 1 비트가 '1'인 경우, 상기 제 2 카운터 DAI의 상기 LSB 또는 MSB가 '1'이면, 상기 제 2 카운터 DAI의 값은 '1'이고, 상기 제 2 카운터 DAI의 상기 LSB 또는 MSB가 '0'이면, 상기 제 2 카운터 DAI의 값은 '2'로 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 비트 수가 상기 제 2 카운터 DAI의 비트 수보다 많은 경우, 상기 제 2 카운터 DAI가 나타내는 값은 상기 제 2 카운터 DAI의 비트 수가 상기 제 1 카운터 DAI의 비트 수와 동일한 개수의 비트 수까지 확장되어 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI의 비트 수와 동일한 개수의 비트 수로 확장하여 결정된 상기 제 2 카운터 DAI의 값이 복수 개인 경우, 상기 제 2 카운터 DAI의 값은 상기 복수 개 중 상기 제 1카운터 DAI가 나타내는 값과 가장 차이가 적은 값으로 결정된다.
또한, 본 발명에서, 상기 제 1 카운터 DAI가 2 비트이고, 상기 제 2 카운터 DAI가 1 비트인 경우, 상기 제 2 카운터 DAI의 값은 1 비트를 2비트로 확장하여 결정된다.
또한, 본 발명에서, 상기 제 1카운터 DAI의 2 비트가 '00' 또는 '01'이고, 상기 제 2 카운터 DAI의 1 비트가 '0'이면, 상기 제 2 카운터 DAI는 '3'으로 결정되고, 상기 제 1카운터 DAI의 2 비트가 '10' 또는 '11'이고, 상기 제 2 카운터 DAI의 1 비트가 '1'이면, 상기 제 2 카운터 DAI는 '1'으로 결정된다.
또한, 본 발명에서, 상기 제 1카운터 DAI의 2 비트가 '01' 또는 '10'이고, 상기 제 2 카운터 DAI의 1 비트가 '1'이면, 상기 제 2 카운터 DAI는 '4'으로 결정되고, 상기 제 1카운터 DAI의 2 비트가 '00' 또는 '11'이고, 상기 제 2 카운터 DAI의 1 비트가 '1'이면, 상기 제 2 카운터 DAI는 '2'으로 결정된다.
또한, 본 발명은, 제 1 하향링크 물리 공유 채널(Physical Downlink Shared Channel: PDSCH)의 스케줄링을 위한 제 1 PDCCH를 수신하는 단계, 상기 제 1 PDCCH는 상기 제 1 PDCCH가 모니터링 되는 시점의 서빙 셀까지 스케줄링된 PDSCH의 개수를 나타내는 제 1 카운터 다운링크 할당 지시자(counter downlink assignment indicator: DAI) 및 PDCCH가 모니터링 되는 시점까지 서빙 셀에서 스케줄링된 모든 PDSCH의 개수를 나타내는 제 1 전체(total) DAI를 포함하고; 제 2 PDSCH의 스케줄링을 위한 제 2 PDCCH를 수신하는 단계, 상기 제 2 PDCCH는 제 2 카운터 DAI 및 제 2 전체 DAI를 포함하고; 상기 제 1 PDCCH에 기초하여 상기 제 1 PDSCH를 수신하는 단계; 상기 제 2 PDCCH에 기초하여 상기 제 2 PDSCH를 수신하는 단계; 및 상기 제 1 PDSCH 및 상기 제 2 PDSCH에 대한 HARQ-ACK 코드북을 포함하는 상향링크 제어 정보(Uplink Control Information: UCI)를 상기 기지국으로 전송하는 단계를 포함하되, 상기 제 1 카운터 DAI의 비트 수와 상기 제 2 카운터 DAI의 비트 수가 다른 경우, 상기 제 2 카운터 DAI의 값은 상기 제 1 카운터 DAI의 비트 수에 기초하여 결정되는 방법을 제공한다.
본 발명의 실시 예에 따르면, 단말은 한 슬롯에서 둘 이상의 HARQ-ACK을 포함하는 PUCCH를 전송할 수 있다. 이때, 각 PUCCH가 가질 수 있는 HARQ-ACK의 양을 줄임으로써 PUCCH의 커버리지를 늘릴 수 있다.
또한, 본 발명의 실시 예에 따르면, 서로 다른 포맷을 갖는 하향링크 제어 정보에 의해서 스케줄링된 PDSCH에 대한 HARQ-Ack 정보가 다중화되어 전송될 수 있는 효과가 있다.
또한, 본 발명의 실시 예에 따르면, 서로 다른 하향링크 제어 정보에 의해서 스케줄링된 PDSCH에 대한 HARQ-Ack 정보가 다중화되어 전송됨으로써, HARQ-Ack 정보의 전송을 위한 시그널링의 오버헤드가 감소되는 효과가 있다.
또한, 본 발명의 실시 예에 따르면, 하향링크 제어정보(예를 들면, DCI)의 오버헤드가 작은 HARQ-ACK bit(s) sequence가 결정될 수 있으며, 이로 인하여 기지국과 단말간의 네트워크의 전송효율이 증가하는 효과가 있다.
본 발명에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은 무선 통신 시스템에서 사용되는 무선 프레임 구조의 일 예를 나타낸다.
도 2는 무선 통신 시스템에서 하향링크(downlink, DL)/상향링크(uplink, UL) 슬롯 구조의 일례를 나타낸다.
도 3은 3GPP 시스템에 이용되는 물리 채널과 해당 물리 채널을 이용한 일반적인 신호 전송 방법을 설명하기 위한 도면이다.
도 4는 3GPP NR 시스템에서의 초기 셀 접속을 위한 SS/PBCH 블록을 도시한다.
도 5는 3GPP NR 시스템에서의 제어 정보 및 제어 채널 전송을 위한 절차를 도시한다.
도 6는 3GPP NR 시스템에서의 PDCCH(physical downlink control channel)가 전송될 수 있는 CORESET(control resource set)을 나타낸 도면이다.
도 7은 3GPP NR 시스템에서 PDCCH 탐색 공간을 설정하는 방법을 도시한 도면이다.
도 8은 캐리어 집성(carrier aggregation)을 설명하는 개념도이다.
도 9은 단일 캐리어 통신과 다중 캐리어 통신을 설명하기 위한 도면이다.
도 10은 크로스 캐리어 스케줄링 기법이 적용되는 예를 도시하는 도면이다.
도 11은 본 발명의 일 실시예에 따른 단말과 기지국의 구성을 각각 나타낸 블록도이다.
도 12는 본 발명의 일 실시 예가 적용될 수 있는 단말과 기지국간의 시그널링의 일 예를 나타내는 흐름도이다.
도 13은 본 발명의 일 실시 예에 적용될 수 있는 의사 코드(pseudo code)에 기초하여 단말이 기지국으로부터 전송된 PDSCH의 개수를 카운팅 하기 위한 방법의 일 예를 나타낸다.
도 14는 본 발명의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 15는 본 발명의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 또 다른 일 예를 나타낸다.
도 16은 본 발명의 일 실시 예에 따른 상향링크 및 하향링크 스케줄링을 위한 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 17은 본 발명의 일 실시 예에 따른 모니터링 기회(monitoring occasion)에서 검출된 각 하향링크 제어 정보의 하향링크 할당 지시자(downlink assignment indicator)의 일 예를 나타낸다.
도 18은 본 발명의 일 실시 예에 따른 의사 코드(pseudo code)에 기초하여 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 19는 본 발명의 일 실시 예에 따른 모니터링 기회(monitoring occasion)에서 검출된 각 하향링크 제어 정보의 하향링크 할당 지시자(downlink assignment indicator)의 일 예를 나타낸다.
도 20은 본 발명의 일 실시 예에 따른 PDCCH의 수신 순서에 따라 PDSCH에 대한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 21은 본 발명의 일 실시 예에 따른 PDSCH의 시간 정보에 따라 PDSCH에 대한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 22는 본 발명의 일 실시 예에 따른 PDSCH를 스케줄링하는 PDCCH의 HARQ 프로세스 ID(또는 HARQ 프로세스 넘버)에 따라 PDSCH에 대한 HARQ-ACK을 전송하기
도 23은 본 발병의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 정보에 기초하여 HARQ-Ack을 전송하기 위한 단말의 동작의 일 예를 나타내는 순서도이다.
도 24는 본 발병의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 정보에 기초한 HARQ-Ack을 수신하기 위한 기지국의 동작의 일 예를 나타내는 순서도이다.
본 명세서에서 사용되는 용어는 본 발명에서의 기능을 고려하면서 가능한 현재 널리 사용되는 일반적인 용어를 선택하였으나, 이는 당 분야에 종사하는 기술자의 의도, 관례 또는 새로운 기술의 출현 등에 따라 달라질 수 있다. 또한 특정 경우는 출원인이 임의로 선정한 용어도 있으며, 이 경우 해당되는 발명의 설명 부분에서 그 의미를 기재할 것이다. 따라서 본 명세서에서 사용되는 용어는, 단순한 용어의 명칭이 아닌 그 용어가 가진 실질적인 의미와 본 명세서의 전반에 걸친 내용을 토대로 해석되어야 함을 밝혀두고자 한다.
명세서 전체에서, 어떤 구성이 다른 구성과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 구성요소를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 구성이 특정 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다. 이에 더하여, 특정 임계값을 기준으로 "이상" 또는 "이하"라는 한정 사항은 실시예에 따라 각각 "초과" 또는 "미만"으로 적절하게 대체될 수 있다.
이하의 기술은 CDMA(code division multiple access), FDMA(frequency division multiple access), TDMA(time division multiple access), OFDMA(orthogonal frequency division multiple access), SC-FDMA(single carrier frequency division multiple access) 등과 같은 다양한 무선 접속 시스템에 사용될 수 있다. CDMA는 UTRA(Universal Terrestrial Radio Access)나 CDMA2000과 같은 무선 기술(radio technology)로 구현될 수 있다. TDMA는 GSM(Global System for Mobile communications)/GPRS(General Packet Radio Service)/EDGE(Enhanced Data Rates for GSM Evolution)와 같은 무선 기술로 구현될 수 있다. OFDMA는 IEEE 802.11 (Wi-Fi), IEEE 802.16 (WiMAX), IEEE 802-20, E-UTRA(Evolved UTRA) 등과 같은 무선 기술로 구현될 수 있다. UTRA는 UMTS(Universal Mobile Telecommunications System)의 일부이다. 3GPP(3rd Generation Partnership Project) LTE(long term evolution)은 E-UTRA를 사용하는 E-UMTS(Evolved UMTS)의 일부이고 LTE-A(Advanced)는 3GPP LTE의 진화된 버전이다. 3GPP NR (New Radio)는 LTE/LTE-A와는 별개로 설계된 시스템으로 IMT-2020의 요구조건인 eMBB (enhanced Mobile BroadBand), URLLC (Ultra-Reliable and Low Latency Communication), 및 mMTC (massive Machine Type Communication) 서비스를 지원하기 위한 시스템이다. 설명을 명확하게 하기 위해, 3GPP NR을 위주로 기술하지만 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
본 명세서에서 특별한 설명이 없는 한 기지국은 3GPP NR에서 정의하는 gNB(next generation node B)를 포함할 수 있다. 또한, 특별한 설명이 없는 한 단말은 UE(user equipment)를 포함할 수 있다. 이하, 설명의 이해를 돕기 위해, 각각의 내용을 별도로 실시예로 구분하여 설명하지만, 각각의 실시예들은 서로 조합되어 사용될 수 있다. 본 개시에서 단말의 설정(configure)은 기지국에 의한 설정을 나타낼 수 있다. 구체적으로, 기지국은 단말에게 채널 또는 신호를 전송하여 단말의 동작 또는 무선 통신 시스템에서 사용되는 파라미터의 값을 설정할 수 있다.
도 1은 무선 통신 시스템에서 사용되는 무선 프레임 구조의 일 예를 나타낸다.
도 1을 참조하면, 3GPP NR 시스템에서 사용되는 무선 프레임(또는 라디오 프레임)은 10ms (Δf maxN f / 100) * T c)의 길이를 가질 수 있다. 또한, 무선 프레임은 10개의 균등한 크기의 서브프레임(subframe, SF)으로 구성된다. 여기서 Δf max=480*10 3 Hz, N f=4096, T c=1/(Δf ref*N f,ref), Δf ref=15*10 3 Hz, N f,ref=2048 이다. 하나의 무선 프레임 내의 10개의 서브프레임에 각각 0부터 9까지 번호가 부여될 수 있다. 각각의 서브프레임은 1ms의 길이를 가지며, 서브캐리어 간격(subcarrier spacing)에 따라 하나 또는 복수의 슬롯으로 구성될 수 있다. 더 자세하게, 3GPP NR 시스템에서는 사용할 수 있는 서브캐리어 간격은 15*2 μ kHz이다. μ는 서브캐리어 간격 구성 인자(subcarrier spacing configuration)로, μ=0~4의 값을 가질 수 있다. 즉, 15kHz, 30kHz, 60kHz, 120kHz, 또는 240kHz이 서브캐리어 간격으로 사용될 수 있다. 1ms 길이의 서브프레임은 2 μ 개의 슬롯으로 구성될 수 있다. 이때, 각 슬롯의 길이는 2 ms 이다. 한 서브프레임 내의 2 μ개의 슬롯은 각각 0부터 2 μ - 1까지의 번호가 부여될 수 있다. 또한 한 무선프레임 내의 슬롯들은 각각 0부터 10*2 μ - 1까지의 번호가 부여될 수 있다. 시간 자원은 무선 프레임 번호(혹은 무선 프레임 인덱스라고도 함)와 서브프레임 번호(혹은 서브프레임 인덱스라고도 함), 슬롯 번호(혹은 슬롯 인덱스) 중 적어도 어느 하나에 의해 구분될 수 있다.
도 2는 무선 통신 시스템에서 하향링크(downlink, DL)/상향링크(uplink, UL) 슬롯 구조의 일례를 나타낸다. 특히, 도 2는 3GPP NR 시스템의 자원 격자(resource grid)의 구조를 나타낸다.
안테나 포트당 1개의 자원 격자가 있다. 도 2를 참조하면, 슬롯은 시간 도메인에서 복수의 OFDM(orthogonal frequency division multiplexing) 심볼을 포함하고, 주파수 도메인에서 복수의 자원 블록(resource block, RB)을 포함한다. OFDM 심볼은 하나의 심볼 구간을 의미하기도 한다. 특별한 설명이 없는 한, OFDM 심볼은 간단히 심볼로 지칭될 수 있다. 한 RB는 주파수 영역에서 연속적인 12개의 서브캐리어를 포함한다. 도 2를 참조하면, 각 슬롯에서 전송되는 신호는 N size,μ grid,x * N RB sc개의 서브캐리어(subcarrier)와 N slot symb개의 OFDM 심볼로 구성되는 자원격자(resource grid)로 표현될 수 있다. 여기서, 하향링크 자원 격자일 때, x=DL이고, 상향링크 자원 격자일 때, x=UL이다. N size,μ grid,x은 서브캐리어 간격 구성 인자 μ에 따른 자원 블록(resource block, RB)의 개수를 나타내고 (x는 DL 또는 UL), N slot symb은 슬롯 내의 OFDM 심볼의 개수를 나타낸다. N RB sc는 하나의 RB를 구성하는 서브캐리어의 개수로 N RB sc=12이다. OFDM 심볼은 다중 접속 방식에 따라 CP-OFDM(cyclic prefix OFDM) 심볼 또는 DFT-S-OFDM(discrete Fourier transform spread OFDM) 심볼로 지칭될 수 있다.
하나의 슬롯에 포함되는 OFDM 심볼의 수는 CP(cyclic prefix)의 길이에 따라 달라질 수 있다. 예를 들어, 정규(normal) CP의 경우에는 하나의 슬롯이 14개의 OFDM 심볼을 포함하나, 확장(extended) CP의 경우에는 하나의 슬롯이 12개의 OFDM 심볼을 포함할 수 있다. 구체적인 실시 예에서 확장 CP는 60kHz 서브캐리어 간격에서만 사용될 수 있다. 도 2에서는 설명의 편의를 위하여 하나의 슬롯이 14 OFDM 심볼로 구성되는 경우를 예시하였으나, 본 발명의 실시예들은 다른 개수의 OFDM 심볼을 갖는 슬롯에도 마찬가지의 방식으로 적용될 수 있다. 도 2를 참조하면, 각 OFDM 심볼은, 주파수 도메인에서, N size,μ grid,x * N RB sc개의 서브캐리어를 포함한다. 서브캐리어의 유형은 데이터 전송을 위한 데이터 서브캐리어, 참조 신호(reference signal)의 전송을 위한 참조신호 서브캐리어, 가드 밴드(guard band)로 나뉠 수 있다. 캐리어 주파수는 중심 주파수(center frequency, fc)라고도 한다.
하나의 RB는 주파수 도메인에서 N RB sc개(예를 들어, 12개)의 연속하는 서브캐리어에 의해 정의될 수 있다. 참고로, 하나의 OFDM 심볼과 하나의 서브캐리어로 구성된 자원을 자원 요소(resource element, RE) 혹은 톤(tone)이라고 지칭할 수 있다. 따라서, 하나의 RB는 N slot symb * N RB sc개의 자원 요소로 구성될 수 있다. 자원 격자 내의 각 자원 요소는 하나의 슬롯 내의 인덱스 쌍 (k, l)에 의해 고유하게 정의될 수 있다. k는 주파수 도메인에서 0부터 N size,μ grid, x * N RB sc - 1까지 부여되는 인덱스이며, l은 시간 도메인에서 0부터 N slot symb - 1까지 부여되는 인덱스일 수 있다.
단말이 기지국으로부터 신호를 수신하거나 기지국에 신호를 전송하기 위해서는 단말의 시간/주파수 동기를 기지국의 시간/주파수 동기와 맞추어야 할 수 있다. 기지국과 단말이 동기화되어야만, 단말이 DL 신호의 복조 및 UL 신호의 전송을 정확한 시점에 수행하는데 필요한 시간 및 주파수 파라미터를 결정할 수 있기 때문이다.
TDD(time division duplex) 또는 언페어드 스펙트럼(unpaired spectrum)에서 동작하는 무선 프레임의 각 심볼은 하향링크 심볼(DL symbol), 상향링크 심볼(UL symbol), 또는 플랙서블 심볼(flexible symbol)로 중 적어도 어느 하나로 구성될 수 있다. FDD(frequency division duplex) 또는 페어드 스펙트럼(paired spectrum)에서 하향링크 캐리어로 동작하는 무선 프레임은 하향링크 심볼 또는 플랙서블 심볼로 구성될 수 있고, 상향링크 캐리어로 동작하는 무선 프레임은 상향링크 심볼 또는 플랙서블 심볼로 구성될 수 있다. 하향링크 심볼에서는 하향링크 전송이 가능하지만 상향링크 전송은 불가능하고, 상향링크 심볼에서는 상향링크 전송이 가능하지만 하향링크 전송은 불가능하다. 플랙서블 심볼은 신호에 따라 하향링크로 사용될지 상향링크로 사용될지 결정될 수 있다.
각 심볼의 타입(type)에 대한 정보 즉, 하향링크 심볼, 상향링크 심볼 및 플랙서블 심볼 중 어느 하나를 나타내는 정보는 셀 특정(cell-specific 또는 common) RRC(radio resource control) 신호로 구성될 수 있다. 또한, 각 심볼의 타입에 대한 정보는 추가적으로 단말 특정(UE-specific 또는 dedicated) RRC 신호로 구성될 수 있다. 기지국은 셀 특정 RRC 신호를 사용하여 i) 셀 특정 슬롯 구성의 주기, ii) 셀 특정 슬롯 구성의 주기의 처음으로부터 하향링크 심볼만을 가진 슬롯의 수, iii) 하향링크 심볼만을 가진 슬롯 바로 다음 슬롯의 첫 심볼로부터 하향링크 심볼의 수, iv) 셀 특정 슬롯 구성의 주기의 마지막으로부터 상향링크 심볼만을 가진 슬롯의 수, v) 상향링크 심볼만을 가진 슬롯 바로 앞 슬롯의 마지막 심볼로부터 상향링크 심볼의 수를 알려준다. 여기서 상향링크 심볼과 하향링크 심볼 어느 것으로도 구성되지 않은 심볼은 플랙서블 심볼이다.
심볼 타입에 대한 정보가 단말 특정 RRC 신호로 구성될 때, 기지국은 플랙서블 심볼이 하향링크 심볼인지 또는 상향링크 심볼인지를 셀 특정 RRC 신호로 시그널링할 수 있다. 이때, 단말 특정 RRC 신호는 셀 특정 RRC 신호로 구성된 하향링크 심볼 또는 상향링크 심볼을 다른 심볼 타입으로 변경할 수 없다. 단말 특정 RRC 신호는 각 슬롯마다 해당 슬롯의 N slot symb 심볼 중 하향링크 심볼의 수, 해당 슬롯의 N slot symb 심볼 중 상향링크 심볼의 수를 시그널링할 수 있다. 이때, 슬롯의 하향링크 심볼은 슬롯의 첫 심볼부터 i번째 심볼까지 연속적으로 구성될 수 있다. 또한, 슬롯의 상향링크 심볼은 슬롯의 j번째 심볼부터 마지막 심볼까지 연속적으로 구성될 수 있다 (여기서, i<j). 슬롯에서 상향링크 심볼과 하향링크 심볼 어느 것으로도 구성되지 않은 심볼은 플랙서블 심볼이다.
도 3은 3GPP 시스템(예, NR)에 이용되는 물리 채널과, 해당 물리 채널을 이용한 일반적인 신호 전송 방법을 설명하기 위한 도면이다.
단말의 전원이 커지거나 단말이 새로이 셀에 진입한 경우, 단말은 초기 셀 탐색 작업을 수행한다(S101). 구체적으로 단말은 초기 셀 탐색에서 기지국과 동기를 맞출 수 있다. 이를 위해, 단말은 기지국으로부터 주 동기 신호(primary synchronization signal, PSS) 및 부 동기 신호(secondary synchronization signal, SSS)을 수신하여 기지국과 동기를 맞추고, 셀 인덱스등의 정보를 획득할 수 있다. 그 후, 단말은 기지국으로부터 물리 방송 채널을 수신하여 셀 내의 방송 정보를 획득할 수 있다.
초기 셀 탐색을 마친 단말은 물리 하향링크 제어 채널(physical downlink control channel, PDCCH) 및 상기 PDCCH에 실린 정보에 따라 물리 하향링크 공유 채널(physical downlink shared channel, PDSCH)을 수신함으로써 초기 셀 탐색을 통해 획득한 시스템 정보보다 구체적인 시스템 정보를 획득할 수 있다(S102). 여기서 단말이 전달받은 시스템 정보는 RRC (Radio Resource Control, RRC)에서 물리 계층(physical layer)에서 단말이 올바르게 동작하기 위한 셀-공통 시스템 정보이며, 리메이닝 시스템 정보(Remaining system information) 또는 시스템 정보 블락(System information blcok, SIB) 1이라고 지칭된다.
단말이 기지국에 최초로 접속하거나 신호 전송을 위한 무선 자원이 없는 경우(단말이 RRC_IDLE 모드인 경우), 단말은 기지국에 대해 임의 접속 과정을 수행할 수 있다(단계 S103 내지 단계 S106). 먼저, 단말은 물리 임의 접속 채널(physical random access channel, PRACH)을 통해 프리앰블을 전송하고(S103), 기지국으로부터 PDCCH 및 대응하는 PDSCH를 통해 프리앰블에 대한 응답 메시지를 수신할 수 있다(S104). 단말에게 유효한 랜덤 액세스 응답 메시지가 수신된 경우, 단말은 기지국으로부터 PDCCH를 통해 전달된 상향링크 그랜트에서 지시한 물리 상향링크 공유 채널(physical uplink shared channel, PUSCH)을 통하여 자신의 식별자 등을 포함한 데이터를 기지국으로 전송한다(S105). 다음으로, 단말은 충돌 해결을 위해 기지국의 지시로서 PDCCH의 수신을 기다린다. 단말이 자신의 식별자를 통해 PDCCH를 성공적으로 수신한 경우(S106), 랜덤 액세스 과정은 종료된다. 단말은 랜덤 액세스 과정동안 RRC 계층에서 물리 계층에서 단말이 올바르게 동작하기 위해 필요한 단말-특정 시스템 정보를 획득할 수 있다. 단말이 RRC 계층으로부터 단말-특정 시스템 정보를 획득하면, 단말은 RRC 연결모드(RRC_CONNECTED mode)로 진입한다.
RRC 계층은 단말과 무선접속망(Radio Access Network, RAN) 사이의 제어를 위한 메세지 생성 및 관리에 사용된다. 더 구체적으로 기지국과 단말은 RRC 계층에서 셀 내 모든 단말에게 필요한 셀 시스템 정보의 방송(broadcasting), 페이징(paging) 메시지의 전달 관리, 이동성 관리 및 핸드오버, 단말의 측정 보고와 이에 대한 제어, 단말 능력 관리 및 기 관리를 포함한 보관 관리를 수행할 수 있다. 일반적으로 RRC 계층에서 전달하는 신호(이하, RRC 신호)의 갱신(update)은 물리 계층에서 송수신 주기(즉, transmission time interval, TTI)보다 길기 때문에, RRC 신호는 긴 주기동안 변화되지않고 유지될 수 있다.
앞서 설명한 절차 이후 단말은 일반적인 상/하향링크 신호 전송 절차로서 PDCCH/PDSCH 수신(S107) 및 물리 상향링크 공유 채널(physical uplink shared channel, PUSCH)/물리 상향링크 제어 채널(physical uplink control channel, PUCCH)을 전송(S108)을 수행할 수 있다. 특히, 단말은 PDCCH를 통하여 하향링크 제어 정보(downlink control information, DCI)를 수신할 수 있다. DCI는 단말에 대한 자원 할당 정보와 같은 제어 정보를 포함할 수 있다. 또한, DCI는 사용 목적에 따라 포맷이 달라질 수 있다. 단말이 상향링크를 통해 기지국에 전송하는 상향링크 제어 정보(uplink control information, UCI)는 하향링크/상향링크 ACK/NACK 신호, CQI(channel quality indicator), PMI(precoding matrix index), RI(rank indicator) 등을 포함할 수 있다. 여기서, CQI, PMI, 및 RI는 CSI(channel state information)에 포함될 수 있다. 3GPP NR 시스템의 경우, 단말은 PUSCH 및/또는 PUCCH를 통해 상술한 HARQ-ACK와 CSI등의 제어 정보를 전송할 수 있다.
도 4는 3GPP NR 시스템에서의 초기 셀 접속을 위한 SS/PBCH 블록을 도시한다.
단말은 전원이 켜지거나 새로이 셀에 접속하고자 하는 경우 셀과의 시간 및 주파수 동기를 획득하고 초기 셀 탐색 과정을 수행할 수 있다. 단말은 셀 탐색 과정에서 셀의 물리 셀 식별자(physical cell identity) N cell ID를 검출할 수 있다. 이를 위해, 단말은 기지국으로부터 동기신호, 예를 들어, 주 동기 신호(PSS) 및 부 동기 신호(SSS)를 수신하여 기지국과 동기를 맞출 수 있다. 이때, 단말은 셀 식별자(identity, ID) 등의 정보를 획득할 수 있다.
도 4의 (a)을 참조하여, 동기 신호(synchronization signal, SS)를 조금 더 구체적으로 설명한다. 동기 신호는 PSS와 SSS로 구분될 수 있다. PSS는 OFDM 심볼 동기, 슬롯 동기와 같은 시간 도메인 동기 및/또는 주파수 도메인 동기를 얻기 위해 사용될 수 있다. SSS는 프레임 동기, 셀 그룹 ID을 얻기 위해 사용될 수 있다. 도 4의 (a)와 표 2를 참조하면, SS/PBCH 블록은 주파수 축으로 연속된 20 RBs (=240 서브캐리어들)로 구성되고, 시간 축으로 연속된 4 OFDM 심볼들로 구성될 수 있다. 이때, SS/PBCH 블록에서 PSS는 첫 번째 OFDM 심볼, SSS는 세 번째 OFDM 심볼에서 56~182번째 서브캐리어들을 통해 전송된다. 여기서 SS/PBCH 블록의 가장 낮은 서브캐리어 인덱스를 0부터 매긴다. PSS가 전송되는 첫 번째 OFDM 심볼에서 나머지 서브캐리어, 즉 0~55, 183~239번째 서브캐리어들을 통해서는 기지국이 신호를 전송하지 않는다. 또한, SSS가 전송되는 세 번째 OFDM 심볼에서 48~55, 183~191번째 서브캐리어들을 통해서는 기지국이 신호를 전송하지 않는다. 기지국은 SS/PBCH 블록에서 위 신호를 제외한 나머지 RE를 통해 PBCH(physical broadcast channel) 를 전송한다.
Figure pat00001
SS는 3개의 PSS와 SSS의 조합을 통해 총 1008 개의 고유한 물리 계층 셀 식별자(physical layer cell ID)를 구체적으로, 각각의 물리 계층 셀 ID는 오직 하나의 물리-계층 셀-식별자 그룹의 부분이 되도록, 각 그룹이 3개의 고유한 식별자를 포함하는 336개의 물리-계층 셀-식별자 그룹으로 그룹핑될 수 있다. 따라서, 물리 계층 셀 ID N cell ID = 3N (1) ID + N (2) ID는 물리-계층 셀-식별자 그룹을 나타내는 0부터 335까지의 범위 내의 인덱스 N (1) ID와 상기 물리-계층 셀-식별자 그룹 내의 상기 물리-계층 식별자를 나타내는 0부터 2까지의 인덱스 N (2) ID에 의해 고유하게 정의될 수 있다. 단말은 PSS를 검출하여 3개의 고유한 물리-계층 식별자 중 하나를 식별할 수 있다. 또한, 단말은 SSS를 검출하여 상기 물리-계층 식별자에 연관된 336개의 물리 계층 셀 ID들 중 하나를 식별할 수 있다. 이때, PSS의 시퀀스 d PSS(n)은 다음과 같다.
Figure pat00002
여기서,
Figure pat00003
이고,
Figure pat00004
으로 주어진다.
또한, SSS의 시퀀스 d SSS(n)은 다음과 같다.
Figure pat00005
여기서,
Figure pat00006
이고,
Figure pat00007
로 주어진다.
10ms 길이의 무선 프레임은 5ms 길이의 두 개의 반 프레임으로 나뉘어 질 수 있다. 도 4의 (b)를 참조하여, 각 반 프레임 안에서 SS/PBCH 블록이 전송되는 슬롯에 대해 설명한다. SS/PBCH 블록이 전송되는 슬롯은 케이스 A, B, C, D, E 중 어느 하나일 수 있다. 케이스 A 에서 서브캐리어 간격은 15kHz이고, SS/PBCH 블록의 시작 시점은 {2, 8} + 14*n 번째 심볼이다. 이때, 3GHz 이하의 캐리어 주파수에서 n=0, 1일 수 있다. 또한, 3GHz 초과 6GHz 이하의 캐리어 주파수에서 n=0, 1, 2, 3일 수 있다. 케이스 B에서 서브캐리어 간격은 30kHz이고, SS/PBCH 블록의 시작 시점은 {4, 8, 16, 20} + 28*n 번째 심볼이다. 이때, 3GHz 이하의 캐리어 주파수에서 n=0일 수 있다. 또한, 3GHz 초과 6GHz 이하의 캐리어 주파수에서 n=0, 1일 수 있다. 케이스 C에서 서브캐리어 간격은 30kHz이고, SS/PBCH 블록의 시작 시점은 {2, 8} + 14*n 번째 심볼이다. 이때, 3GHz 이하의 캐리어 주파수에서 n=0, 1일 수 있다. 또한, 3GHz 초과 6GHz 이하의 캐리어 주파수에서 n=0, 1, 2, 3일 수 있다. 케이스 D에서 서브캐리어 간격은 120kHz이고, SS/PBCH 블록의 시작 시점은 {4, 8, 16, 20} + 28*n 번째 심볼이다. 이때, 6GHz 이상의 캐리어 주파수에서 n=0, 1, 2, 3, 5, 6, 7, 8, 10, 11, 12, 13, 15, 16, 17, 18일 수 있다. 케이스 E에서 서브캐리어 간격은 240kHz이고, SS/PBCH 블록의 시작 시점은 {8, 12, 16, 20, 32, 36, 40, 44} + 56*n 번째 심볼이다. 이때, 6GHz 이상의 캐리어 주파수에서 n=0, 1, 2, 3, 5, 6, 7, 8일 수 있다.
도 5는 3GPP NR 시스템에서의 제어 정보 및 제어 채널 전송을 위한 절차를 도시한다. 도 5의 (a)를 참조하면, 기지국은 제어 정보(예, downlink control information, DCI)에 RNTI(radio network temporary identifier)로 마스크(예, XOR 연산)된 CRC(cyclic redundancy check)를 부가할 수 있다(S202). 기지국은 각 제어 정보의 목적/대상에 따라 결정되는 RNTI값으로 CRC를 스크램블 할 수 있다. 하나 이상의 단말들이 사용하는 공통 RNTI는 SI-RNTI(system information RNTI), P-RNTI(paging RNTI), RA-RNTI(random access RNTI), 및 TPC-RNTI(transmit power control RNTI) 중 적어도 어느 하나를 포함할 수 있다. 또한, 단말-특정 RNTI는 C-RNTI(cell temporary RNTI), 및 CS-RNTI 중 적어도 어느 하나를 포함할 수 있다. 이후, 기지국은 채널 인코딩(예, polar coding)을 수행(S204)한 후에 PDCCH 전송을 위해 사용된 자원(들)의 양에 맞게 레이트-매칭(rate-matching)을 할 수 있다(S206). 이후, 기지국은 CCE(control channel element) 기반의 PDCCH 구조에 기반하여 DCI(들)을 다중화 할 수 있다(S208). 또한, 기지국은 다중화된 DCI(들)에 대해 스크램블링, 모듈레이션(예, QPSK), 인터리빙 등의 추가 과정(S210)을 적용한 뒤, 전송하고자 하는 자원에 매핑할 수 있다. CCE는 PDCCH를 위한 기본 자원 단위이며, 하나의 CCE는 복수(예, 6개)의 REG(resource element group)로 구성될 수 있다. 하나의 REG는 복수(예, 12개)의 RE로 구성될 수 있다. 하나의 PDCCH를 위해 사용된 CCE의 개수를 집성 레벨(aggregation level)이라고 정의할 수 있다. 3GPP NR 시스템에서는 1, 2, 4, 8 또는 16의 집성 레벨을 사용할 수 있다. 도 5의 (b)는 CCE 집성 레벨과 PDCCH의 다중화에 관한 도면으로, 하나의 PDCCH를 위해 사용된 CCE 집성 레벨의 종류와 그에 따른 제어 영역에서 전송되는 CCE(들)를 나타낸다.
도 6은 3GPP NR 시스템에서의 PDCCH(physical downlink control channel)가 전송될 수 있는 CORESET(control resource set)을 나타낸 도면이다.
CORESET은 단말을 위한 제어 신호인 PDCCH가 전송되는 시간-주파수 자원이다. 또한, 후술하는 탐색 공간(search space)은 하나의 CORESET에 매핑될 수 있다. 따라서, 단말은 PDCCH 수신을 위해 모든 주파수 대역을 모니터링하는 것이 아니라, CORESET으로 지정된 시간-주파수 영역을 모니터링하여 CORESET에 매핑된 PDCCH를 디코딩 할 수 있다. 기지국은 단말에게 셀 별로 하나 또는 복수의 CORESET을 구성할 수 있다. CORESET은 시간 축으로 최대 3개까지의 연속된 심볼로 구성될 수 있다. 또한, CORESET은 주파수 축으로 연속적인 6개의 PRB들의 단위로 구성될 수 있다. 도 5의 실시 예에서 CORESET#1은 연속적인 PRB들로 구성되어 있고, CORESET#2와 CORESET#3은 불연속적인 PRB들로 구성되어 있다. CORESET은 슬롯 내의 어떤 심볼에도 위치할 수 있다. 예를 들어 도 5의 실시예에서, CORESET#1은 슬롯의 첫번째 심볼에서 시작하고, CORESET#2는 슬롯의 5번째 심볼에서 시작하고, CORESET#9는 슬롯의 9번째 심볼에서 시작한다.
도 7은 3GPP NR 시스템에서 PDCCH 탐색 공간(search space)을 설정하는 방법을 도시한 도면이다.
단말에게 PDCCH를 전송하기 위하여 각 CORESET에는 적어도 하나 이상의 탐색 공간(search space)이 존재할 수 있다. 본 발명의 실시예에서 탐색 공간은 단말의 PDCCH가 전송될 수 있는 모든 시간-주파수 자원(이하, PDCCH 후보들)의 집합이다. 탐색 공간은 3GPP NR의 단말이 공통적으로 탐색하여야 하는 공통 탐색 공간(Common search space)과 특정 단말이 탐색하여야 하는 단말-특정 탐색 공간(Terminal-specific or UE-specific search space)를 포함할 수 있다. 공통 탐색 공간에서는 동일 기지국에 속한 셀에서의 모든 단말이 공통적으로 찾도록 설정되어 있는 PDCCH를 모니터링 할 수 있다. 또한, 단말-특정 탐색 공간은 단말에 따라 서로 다른 탐색 공간 위치에서 각 단말에 할당된 PDCCH를 모니터링 할 수 있도록 단말 별로 설정될 수 있다. 단말-특정 탐색 공간의 경우, PDCCH가 할당될 수 있는 제한된 제어 영역으로 인해 단말들 간의 탐색 공간이 부분적으로 겹쳐서 할당되어 있을 수 있다. PDCCH를 모니터링 하는 것은 탐색 공간 내의 PDCCH 후보들을 블라인드 디코딩 하는 것을 포함한다. 블라인드 디코딩에 성공한 경우를 PDCCH가 (성공적으로) 검출/수신 되었다고 표현하고, 블라인드 디코딩에 실패한 경우를 PDCCH가 미검출/미수신 되었다고 표현하거나, 성공적으로 검출/수신되지 않았다고 표현할 수 있다.
설명의 편의를 위하여, 하나 이상의 단말에게 하향링크 제어 정보를 전송하기 위해 하나 이상의 단말이 이미 알고 있는 그룹 공통(group common, GC) RNTI로 스크램블된 PDCCH를 그룹 공통(group common, GC) PDCCH 혹은 공통 PDCCH라고 지칭한다. 또한, 하나의 특정 단말에게 상향링크 스케줄링 정보 또는 하향링크 스케줄링 정보를 전송하기 위해 특정 단말이 이미 알고 있는 단말-특정 RNTI로 스크램블된 PDCCH를 단말-특정 PDCCH라고 지칭한다. 상기 공통 PDCCH는 공통 탐색 공간에 포함될 수 있고, 단말-특정 PDCCH는 공통 탐색 공간 또는 단말-특정 PDCCH에 포함될 수 있다.
기지국은 PDCCH을 통해 전송 채널인 PCH(paging channel) 및 DL-SCH(downlink-shared channel)의 자원할당과 관련된 정보(즉, DL Grant) 또는 UL-SCH(uplink-shared channel)의 자원할당과 HARQ(hybrid automatic repeat request)와 관련된 정보(즉, UL grant)를 각 단말 또는 단말 그룹에게 알려줄 수 있다. 기지국은 PCH 전송블록 및 DL-SCH 전송블록을 PDSCH를 통해 전송할 수 있다. 기지국은 특정한 제어 정보 또는 특정한 서비스 데이터를 제외한 데이터를 PDSCH를 통해 전송할 수 있다. 또한, 단말은 특정한 제어 정보 또는 특정한 서비스 데이터를 제외한 데이터를 PDSCH를 통해 수신할 수 있다.
기지국은 PDSCH의 데이터가 어떤 단말(하나 또는 복수의 단말)에게 전송되는지, 해당 단말이 어떻게 PDSCH 데이터를 수신하고 디코딩을 해야 하는 지에 대한 정보를 PDCCH에 포함시켜 전송할 수 있다. 예를 들어, 특정 PDCCH를 통해 전송되는 DCI가 "A"라는 RNTI로 CRC 마스킹 되어 있고, 그 DCI가 "B"라는 무선자원(예, 주파수 위치)에 PDSCH가 할당되어 있음을 지시하고, "C"라는 전송 형식 정보(예, 전송 블록 사이즈, 변조 방식, 코딩 정보 등)를 지시한다고 가정한다. 단말은 자신이 가지고 있는 RNTI 정보를 이용하여 PDCCH를 모니터링 한다. 이 경우, "A" RNTI를 사용하여 PDCCH를 블라인드 디코딩하는 단말이 있다면, 해당 단말은 PDCCH를 수신하고, 수신한 PDCCH의 정보를 통해 "B"와 "C"에 의해 지시되는 PDSCH를 수신한다.
표 2는 무선 통신 시스템에서 사용되는 PUCCH(physical uplink control channel)의 일 실시예를 나타낸다.
Figure pat00008
PUCCH는 다음의 상향링크 제어 정보(uplink control information, UCI)를 전송하는데 사용될 수 있다.
- SR(Scheduling Request): 상향링크 UL-SCH 자원을 요청하는데 사용되는 정보이다.
- HARQ-ACK: (DL SPS release를 지시하는) PDCCH에 대한 응답 및/또는 PDSCH 상의 하향링크 전송블록(transport block, TB)에 대한 응답이다. HARQ-ACK은 PDCCH 혹은 PDSCH를 통해 전송된 정보의 수신 성공 여부를 나타낸다. HARQ-ACK 응답은 포지티브 ACK(간단히, ACK), 네거티브 ACK(이하, NACK), DTX(Discontinuous Transmission) 또는 NACK/DTX를 포함한다. 여기서, HARQ-ACK이라는 용어는 HARQ-ACK/NACK, ACK/NACK과 혼용된다. 일반적으로 ACK은 비트 값 1로 표현되고 NACK은 비트 값 0으로 표현될 수 있다.
- CSI(Channel State Information): 하향링크 채널에 대한 피드백 정보이다. 기지국이 전송하는 CSI-RS(Reference Signal)에 기반하여 단말이 생성한다. MIMO(Multiple Input Multiple Output)-관련 피드백 정보는 RI(Rank Indicator) 및 PMI(Precoding Matrix Indicator)를 포함한다. CSI는 CSI가 나타내는 정보에 따라 CSI 파트 1과 CSI 파트 2로 나누어질 수 있다.
3GPP NR 시스템에서는 다양한 서비스 시나리오와 다양한 채널 환경 및 프레임 구조를 지원하기 위하여 다섯 가지 PUCCH 포맷이 사용될 수 있다.
PUCCH 포맷 0은 1 비트 또는 2 비트 HARQ-ACK 정보 또는 SR을 전달할 수 있는 포맷이다. PUCCH 포맷 0은 시간 축으로 1개 또는 2개의 OFDM 심볼과, 주파수 축으로 1개의 PRB를 통해 전송될 수 있다. PUCCH 포맷 0이 2개의 OFDM 심볼로 전송될 때, 두 심볼에 동일한 시퀀스가 서로 다른 RB로 전송될 수 있다. 이때, 시퀀스는 PUCCH 포맷 0에 사용되는 베이스 시퀀스(base sequence)로부터 사이클릭 쉬프트(cyclic shift, CS)된 시퀀스일 수 있다. 이를 통해 단말은 주파수 다이버시티 게인(diversity gain)을 얻을 수 있다. 구체적으로 단말은 M bit 비트 UCI (M bit = 1 or 2)에 따라 사이클릭 쉬프트(cyclic shift, CS) 값 m cs을 결정할 수 있다. 또한, 길이 12인 베이스 시퀀스를 정해진 CS 값 m cs을 기초로 사이클릭 쉬프트한 시퀀스를 1개의 OFDM 심볼 및 1개의 RB의 12개의 REs에 매핑하여 전송할 수 있다. 단말이 사용 가능한 사이클릭 쉬프트의 수가 12개이고, M bit = 1인 경우, 1bit UCI 0과 1은, 각각 사이클릭 쉬프트 값의 차이가 6인 두 개의 사이클릭 쉬프트된 시퀀스에 매핑될 수 있다. 또한, M bit = 2인 경우, 2bits UCI 00, 01, 11, 10은, 각각 사이클릭 쉬프트 값의 차이가 3인 네 개의 사이클릭 쉬프트된 시퀀스에 매핑될 수 있다.
PUCCH 포맷 1은 1 비트 또는 2 비트 HARQ-ACK 정보 또는 SR을 전달할 수 있다. PUCCH 포맷 1은 시간 축으로 연속적인 OFDM 심볼과 주파수 축으로 1개의 PRB를 통해 전송될 수 있다. 여기서 PUCCH 포맷 1이 차지하는 OFDM 심볼의 수는 4~14 중 하나일 수 있다. 더 구체적으로 M bit = 1인 UCI는 BPSK로 모듈레이션될 수 있다. 단말은 M bit=2인 UCI를 QPSK(quadrature phase shift keying)로 모듈레이션될 수 있다. 모듈레이션된 복소수 심볼(complex valued symbol) d(0)에 길이 12인 시퀀스를 곱하여 신호를 얻는다. 이때, 시퀀스는 PUCCH 포맷 0에 사용되는 베이스 시퀀스일 수 있다. 단말은 얻은 신호를 PUCCH 포맷 1이 할당된 짝수 번째 OFDM 심볼에 시간 축 OCC(orthogonal cover code)로 스프레딩(spreading)하여 전송한다. PUCCH 포맷 1은 사용하는 OCC의 길이에 따라 같은 RB로 다중화되는 서로 다른 단말의 최대 수가 정해진다. PUCCH 포맷 1의 홀수 번째 OFDM 심볼들에는 DMRS(demodulation reference signal)가 OCC로 스프레딩되어 매핑될 수 있다.
PUCCH 포맷 2는 2 비트를 초과하는 UCI를 전달할 수 있다. PUCCH 포맷 2는 시간 축으로 1개 또는 2개의 OFDM 심볼과, 주파수 축으로 1개 또는 복수개의 RB를 통해 전송될 수 있다. PUCCH 포맷 2가 2개의 OFDM 심볼로 전송될 때, 2개의 OFDM 심볼을 통해 동일한 시퀀스가 서로 다른 RB로 전송될 수 있다. 여기에서, 시퀀스는 복수의 모듈레이션된 복소수 심볼 d(0), …, d(M symbol-1)일 수 있다. 여기에서, M symbol은 M bit/2일 수 있다. 이를 통해 단말은 주파수 다이버시티 게인(diversity gain)을 얻을 수 있다. 더 구체적으로, M bit 비트 UCI (M bit>2)는 비트-레벨 스크램블링되고, QPSK 모듈레이션되어 1개 또는 2개의 OFDM 심볼(들)의 RB(들)에 매핑된다. 여기서 RB의 수는 1~16 중 하나일 수 있다.
PUCCH 포맷 3 또는 PUCCH 포맷 4는 2 비트를 초과하는 UCI를 전달할 수 있다. PUCCH 포맷 3 또는 PUCCH 포맷 4는 시간 축으로 연속적인 OFDM 심볼과 주파수 축으로 1개의 PRB를 통해 전송될 수 있다. PUCCH 포맷 3 또는 PUCCH 포맷 4가 차지하는 OFDM 심볼의 수는 4~14 중 하나일 수 있다. 구체적으로 단말은 M bit 비트 UCI (M bit>2)를 π/2-BPSK(Binary Phase Shift Keying) 또는 QPSK로 모듈레이션하여 복소수 심볼 d(0)~d(M symb-1)을 생성할 수 있다. 여기서, π/2-BPSK 를 사용하면 M symb=M bit이고, QPSK 를 사용하면 M symb=M bit/2이다. 단말은 PUCCH 포맷 3에 블록-단위 스프레딩을 적용하지 않을 수 있다. 다만, 단말은, PUCCH 포맷 4가 2개 혹은 4개의 다중화 용량(multiplexing capacity)를 가질 수 있도록 길이-12짜리의 PreDFT-OCC를 사용하여 1개의 RB(즉, 12 subcarriers)에 블록-단위 스프레딩을 적용할 수 있다. 단말은 스프레딩된 신호를 전송 프리코딩(transmit precoding) (또는 DFT-precoding)하고 각 RE에 매핑하여, 스프레딩된 신호를 전송할 수 있다.
이때, PUCCH 포맷 2, PUCCH 포맷 3, 또는 PUCCH 포맷 4가 차지하는 RB의 수는 단말이 전송하는 UCI의 길이와 최대 코드 레이트(code rate)에 따라 결정될 수 있다. 단말이 PUCCH 포맷 2를 사용하는 경우, 단말은 PUCCH를 통해 HARQ-ACK 정보 및 CSI 정보를 함께 전송할 수 있다. 만약 단말이 전송할 수 있는 RB의 수가 PUCCH 포맷 2, PUCCH 포맷 3, 또는 PUCCH 포맷 4가 사용 가능한 최대 RB의 수보다 클 경우, 단말은 UCI 정보의 우선 순위에 따라 일부 UCI 정보는 전송하지 않고 나머지 UCI 정보만 전송할 수 있다.
PUCCH 포맷 1, PUCCH 포맷 3, 또는 PUCCH 포맷 4가 슬롯 내에서 주파수 호핑(frequency hopping)을 지시하도록 RRC 신호를 통하여 구성될 수 있다. 주파수 호핑이 구성될 때, 주파수 호핑할 RB의 인덱스는 RRC 신호로 구성될 수 있다. PUCCH 포맷 1, PUCCH 포맷 3, 또는 PUCCH 포맷 4가 시간 축에서 N개의 OFDM 심볼에 걸쳐 전송될 때, 첫 번째 홉(hop)은 floor(N/2) 개의 OFDM 심볼을 가지고 두 번째 홉은 ceil(N/2) 개의 OFDM 심볼을 가질 수 있다.
PUCCH 포맷 1, PUCCH 포맷 3, 또는 PUCCH 포맷 4는 복수의 슬롯에 반복적으로 전송되도록 구성될 수 있다. 이때, PUCCH가 반복적으로 전송되는 슬롯의 개수 K는 RRC 신호에 의해 구성될 수 있다. 반복적으로 전송되는 PUCCH는 각 슬롯 내에서 동일한 위치의 OFDM 심볼에서 시작하고, 동일한 길이를 가져야 한다. 단말이 PUCCH를 전송하여야 하는 슬롯의 OFDM 심볼 중 어느 하나의 OFDM 심볼이라도 RRC 신호에 의해 DL 심볼이라 지시되면, 단말은 PUCCH를 해당 슬롯에서 전송하지 않고 다음 슬롯으로 연기하여 전송할 수 있다.
한편, 3GPP NR 시스템에서 단말은 캐리어(또는 셀)의 대역폭보다 작거나 같은 대역폭을 이용하여 송수신을 수행할 수 있다. 이를 위하여 단말은 캐리어의 대역폭 중 일부의 연속적인 대역폭으로 구성된 BWP(bandwidth part)를 구성 받을 수 있다. TDD에 따라 동작하거나 또는 언페어드 스펙트럼(unpaired spectrum)에서 동작하는 단말은 한 캐리어(또는 셀)에 최대 4개의 DL/UL BWP 페어(pairs)를 구성 받을 수 있다. 또한, 단말은 하나의 DL/UL BWP 페어(pair)를 활성화할 수 있다. FDD에 따라 동작하거나 또는 페어드 스펙트럼(paired spectrum)에서 동작하는 단말은 하향링크 캐리어(또는 셀)에 최대 4개의 DL BWP들을 구성 받을 수 있고 상향링크 캐리어(또는 셀)에 최대 4개의 UL BWP들을 구성 받을 수 있다. 단말은 각 캐리어(또는 셀)마다 하나의 DL BWP와 UL BWP를 활성화할 수 있다. 단말은 활성화된 BWP 이외의 시간-주파수 자원에서 수신하거나 송신하지 않을 수 있다. 활성화된 BWP를 액티브 BWP라 지칭할 수 있다.
기지국은 단말이 구성된 BWP 중 활성화된 BWP를 하향링크 제어 정보 (downlink control information, DCI)를 통해 지시할 수 있다. DCI를 통해 지시된 BWP는 활성화되고, 다른 구성된 BWP(들)은 비활성화 된다. TDD로 동작하는 캐리어(또는 셀)에서 기지국은 단말의 DL/UL BWP 페어를 바꾸기 위해 PDSCH 또는 PUSCH를 스케줄링하는 DCI에 활성화되는 BWP를 지시하는 BPI(bandwidth part indicator)를 포함시킬 수 있다. 단말은 PDSCH 또는 PUSCH를 스케줄링하는 DCI를 수신하고 BPI를 기초로 활성화되는 DL/UL BWP 페어를 식별할 수 있다. FDD로 동작하는 하향링크 캐리어(또는 셀)의 경우, 기지국은 단말의 DL BWP를 바꾸기 위해 PDSCH를 스케줄링하는 DCI에 활성화되는 BWP를 알려주는 BPI를 포함시킬 수 있다. FDD로 동작하는 상향링크 캐리어(또는 셀)의 경우, 기지국은 단말의 UL BWP를 바꾸기 위해 PUSCH를 스케줄링하는 DCI에 활성화되는 BWP를 지시하는 BPI를 포함시킬 수 있다.
도 8은 캐리어 집성(carrier aggregation)을 설명하는 개념도이다.
캐리어 집성은 무선 통신 시스템이 보다 넓은 주파수 대역을 사용하기 위하여, 단말이 상향링크 자원(또는 컴포넌트 캐리어) 및/또는 하향링크 자원(또는 컴포넌트 캐리어)으로 구성된 주파수 블록 또는 (논리적 의미의) 셀을 복수 개 사용하여 하나의 커다란 논리 주파수 대역으로 사용하는 방법을 의미한다. 하나의 컴포넌트 캐리어는 PCell(Primary cell) 혹은 SCell(Secondary Cell), 혹은 PScell(Primary SCell)이라는 용어로도 지칭될 수 있다. 다만, 이하에서는 설명의 편의를 위하여 컴포넌트 캐리어라는 용어로 통일하도록 한다.
도 8을 참조하면, 3GPP NR 시스템의 일 예시로, 전체 시스템 대역은 최대 16 개의 컴포넌트 캐리어를 포함하고, 각각의 컴포넌트 캐리어는 최대 400 MHz의 대역폭을 가질 수 있다. 컴포넌트 캐리어는 하나 이상의 물리적으로 연속된 서브캐리어를 포함할 수 있다. 도 8에서는 각각의 컴포넌트 캐리어가 모두 동일한 대역폭을 가지는 것으로 도시하였으나, 이는 예시일 뿐이며 각각의 컴포넌트 캐리어는 서로 다른 대역폭을 가질 수 있다. 또한, 각각의 컴포넌트 캐리어는 주파수 축에서 서로 인접하고 있는 것으로 도시되었으나, 상기 도면은 논리적인 개념에서 도시한 것으로서, 각각의 컴포넌트 캐리어는 물리적으로 서로 인접할 수도 있고, 떨어져 있을 수도 있다.
각각의 컴포넌트 캐리어에서 서로 다른 중심 주파수가 사용될 수 있다. 또한, 물리적으로 인접한 컴포넌트 캐리어에서 공통된 하나의 중심 주파수가 사용될 수 있다. 도 8의 실시 예에서 모든 컴포넌트 캐리어가 물리적으로 인접하고 있다고 가정하면, 모든 컴포넌트 캐리어에서 중심 주파수 A가 사용될 수 있다. 또한, 각각의 컴포넌트 캐리어가 물리적으로 인접하고 있지 않은 경우를 가정하면, 컴포넌트 캐리어 각각에서 중심 주파수 A, 중심 주파수 B가 사용될 수 있다.
캐리어 집성으로 전체 시스템 대역이 확장된 경우, 각 단말과의 통신에 사용되는 주파수 대역은 컴포넌트 캐리어 단위로 정의될 수 있다. 단말 A는 전체 시스템 대역인 100 MHz를 사용할 수 있고 다섯 개의 컴포넌트 캐리어를 모두 사용하여 통신을 수행한다. 단말 B 1~B 5는 20 MHz 대역폭만을 사용할 수 있고 하나의 컴포넌트 캐리어를 사용하여 통신을 수행한다. 단말 C 1 및 C 2는 40 MHz 대역폭을 사용할 수 있고 각각 두 개의 컴포넌트 캐리어를 이용하여 통신을 수행한다. 두 개의 컴포넌트 캐리어는 논리/물리적으로 인접하거나 인접하지 않을 수 있다. 도 8의 실시예에서는 단말 C 1이 인접하지 않은 두 개의 컴포넌트 캐리어를 사용하고, 단말 C 2가 인접한 두 개의 컴포넌트 캐리어를 사용하는 경우를 나타낸다.
도 9는 단일 캐리어 통신과 다중 캐리어 통신을 설명하기 위한 도면이다. 특히, 도 9의 (a)는 단일 캐리어의 서브프레임 구조를 도시한 것이고 도 9(b)는 다중 캐리어의 서브프레임 구조를 도시한 것이다.
도 9의 (a)를 참조하면, 일반적인 무선 통신 시스템은 FDD 모드의 경우 하나의 DL 대역과 이에 대응하는 하나의 UL 대역을 통해 데이터 전송 혹은 수신을 수행할 수 있다. 또 다른 구체적인 실시 예에서 무선 통신 시스템은 TDD 모드의 경우 무선 프레임을 시간 도메인에서 상향링크 시간 유닛과 하향링크 시간 유닛으로 구분하고, 상/하향링크 시간 유닛을 통해 데이터 전송 혹은 수신을 수행할 수 있다. 도 9의 (b)를 참조하면, UL 및 DL에 각각 3개의 20MHz 컴포넌트 캐리어(component carrier, CC)들이 모여서 60MHz의 대역폭이 지원될 수 있다. 각각의 CC들은 주파수 도메인에서 서로 인접하거나 비-인접할 수 있다. 도 9의 (b)는 편의상 UL CC의 대역폭과 DL CC의 대역폭이 모두 동일하고 대칭인 경우가 도시되었으나, 각 CC의 대역폭은 독립적으로 정해질 수 있다. 또한, UL CC의 개수와 DL CC의 개수가 다른 비대칭적 캐리어 집성도 가능하다. RRC를 통해 특정 단말에게 할당/구성된 DL/UL CC를 특정 단말의 서빙 (serving) DL/UL CC라고 부를 수 있다.
기지국은 단말의 서빙 CC들 중 일부 또는 전부를 활성화(activate)하거나 일부 CC를 비활성화(deactivate)하여, 단말과 통신을 수행할 수 있다. 기지국은 활성화/비활성화되는 CC를 변경할 수 있으며, 활성화/비활성화되는 CC의 개수를 변경할 수 있다. 기지국이 단말에 이용 가능한 CC를 셀-특정 혹은 단말-특정으로 할당하면, 단말에 대한 CC 할당이 전면적으로 재구성되거나 단말이 핸드오버(handover)하지 않는 한, 일단 할당된 CC 중 적어도 하나는 비활성화되지 않을 수 있다. 단말에게 비활성화되지 않는 하나의 CC를 주 CC(primary CC, PCC) 혹은 PCell(primary cell)이라고 칭하고, 기지국이 자유롭게 활성화/비활성화할 수 있는 CC를 부 CC(secondary CC, SCC) 혹은 SCell(secondary cell)이라고 칭한다.
한편, 3GPP NR은 무선 자원을 관리하기 위해 셀(cell)의 개념을 사용한다. 셀은 하향링크 자원과 상향링크 자원의 조합, 즉, DL CC와 UL CC의 조합으로 정의된다. 셀은 DL 자원 단독, 또는 DL 자원과 UL 자원의 조합으로 구성될 수 있다. 캐리어 집성이 지원되는 경우, DL 자원(또는, DL CC)의 캐리어 주파수와 UL 자원(또는, UL CC)의 캐리어 주파수 사이의 링키지(linkage)는 시스템 정보에 의해 지시될 수 있다. 캐리어 주파수는 각 셀 혹은 CC의 중심 주파수를 의미한다. PCC에 대응되는 셀을 PCell로 지칭하고, SCC에 대응되는 셀을 SCell로 지칭한다. 하향링크에서 PCell에 대응하는 캐리어는 DL PCC이고, 상향링크에서 PCell에 대응하는 캐리어는 UL PCC이다. 유사하게, 하향링크에서 SCell에 대응하는 캐리어는 DL SCC이고, 상향링크에서 SCell에 대응하는 캐리어는 UL SCC이다. 단말 성능(capability)에 따라, 서빙 셀(들)은 하나의 PCell과 0 이상의 SCell로 구성될 수 있다. RRC_CONNECTED 상태에 있지만 캐리어 집성이 설정되지 않았거나 캐리어 집성을 지원하지 않는 UE의 경우, PCell로만 구성된 서빙 셀이 단 하나 존재한다.
앞서 언급한 바와 같이, 캐리어 집성에서 사용되는 셀이라는 용어는 하나의 기지국 혹은 하나의 안테나 그룹에 의해 통신 서비스가 제공되는 일정 지리적 영역을 지칭하는 셀이라는 용어와 구분된다. 즉, 하나의 컴포넌트 캐리어는 스케줄링 셀, 스케줄드 셀, PCell(Primary cell), SCell(Secondary Cell), 혹은 PScell(Primary SCell)이라는 용어로도 지칭될 수 있다. 다만, 일정 지리적 영역을 지칭하는 셀과 캐리어 집성의 셀을 구분하기 위하여, 본 발명에서는 캐리어 집성의 셀을 CC로 칭하고, 지리적 영역의 셀을 셀이라 칭한다.
도 10은 크로스 캐리어 스케줄링 기법이 적용되는 예를 도시하는 도면이다. 크로스 캐리어 스케줄링이 설정된 경우, 제1 CC를 통해 전송되는 제어 채널은 캐리어 지시자 필드(carrier indicator field, CIF)를 이용하여 제1 CC 혹은 제2 CC를 통해 전송되는 데이터 채널을 스케줄링 할 수 있다. CIF는 DCI 내에 포함된다. 다시 말해, 스케줄링 셀(scheduling Cell)이 설정되고, 스케줄링 셀의 PDCCH 영역에서 전송되는 DL 그랜트/UL 그랜트는 피스케줄링 셀(scheduled cell)의 PDSCH/PUSCH를 스케줄링 한다. 즉, 복수의 컴포넌트 캐리어에 대한 검색 영역이 스케줄링 셀의 PDCCH 영역에 존재한다. PCell은 기본적으로 스케줄링 셀이고, 특정 SCell이 상위 계층에 의해 스케줄링 셀로 지정될 수 있다.
도 10의 실시예에서는 3개의 DL CC가 병합되었다고 가정한다. 여기서 DL 컴포넌트 캐리어 #0은 DL PCC(혹은, PCell)로 가정하며, DL 컴포넌트 캐리어 #1 및 DL 컴포넌트 캐리어 #2는 DL SCC(혹은, SCell)로 가정한다. 또한, DL PCC가 PDCCH 모니터링 CC로 설정되었다고 가정한다. 단말-특정 (또는 단말-그룹-특정 또는 셀-특정) 상위 계층 시그널링에 의해 크로스캐리어 스케줄링을 구성하지 않으면 CIF가 디스에이블(disable) 되고, 각각의 DL CC는 NR PDCCH 규칙에 따라 CIF 없이 자신의 PDSCH를 스케줄링 하는 PDCCH만을 전송할 수 있다(논-크로스-캐리어 스케줄링, 셀프-캐리어 스케줄링). 반면, 단말-특정 (또는 단말-그룹-특정 또는 셀-특정) 상위 계층 시그널링에 의해 크로스캐리어 스케줄링을 구성하면 CIF가 인에이블(enable) 되고, 특정 CC(예, DL PCC)는 CIF를 이용하여 DL CC A의 PDSCH를 스케줄링 하는 PDCCH뿐만 아니라 다른 CC의 PDSCH를 스케줄링 하는 PDCCH도 전송할 수 있다(크로스-캐리어 스케줄링). 반면, 다른 DL CC에서는 PDCCH가 전송되지 않는다. 따라서 단말은 단말에게 크로스캐리어 스케줄링이 구성되어있는지의 여부에 따라 CIF를 포함하지 않는 PDCCH를 모니터링하여 셀프 캐리어 스케줄링된 PDSCH를 수신하거나, CIF를 포함하는 PDCCH를 모니터링 하여 크로스 캐리어 스케줄링 된 PDSCH를 수신한다.
한편, 도 9 및 도 10은 3GPP LTE-A 시스템의 서브프레임 구조를 예시하고 있으나, 이와 동일 또는 유사한 구성이 3GPP NR 시스템에서도 적용될 수 있다. 다만, 3GPP NR 시스템에서 도 9 및 도 10의 서브프레임은 슬롯으로 대체될 수 있다.
도 11은 본 개시의 일 실시예에 따른 단말과 기지국의 구성을 각각 나타낸 블록도이다. 본 개시의 실시예에서 단말은 휴대성과 이동성이 보장되는 다양한 종류의 무선 통신 장치 또는 컴퓨팅 장치로 구현될 수 있다. 단말은 UE(User Equipment), STA(Station), MS(Mobile Subscriber) 등으로 지칭될 수 있다. 또한, 본 개시의 실시예에서 기지국은 서비스 지역에 해당하는 셀(예, 매크로 셀, 펨토 셀, 피코 셀 등)을 제어 및 관장하고, 신호 송출, 채널 지정, 채널 감시, 자기 진단, 중계 등의 기능을 수행할 수 있다. 기지국은 gNB(next Generation NodeB) 또는 AP(Access Point) 등으로 지칭될 수 있다.
도시된 바와 같이, 본 개시의 일 실시예에 따른 단말(100)은 프로세서(110), 통신 모듈(120), 메모리(130), 유저 인터페이스(140) 및 디스플레이 유닛(150)을 포함할 수 있다.
먼저, 프로세서(110)는 다양한 명령 또는 프로그램을 실행하고, 단말(100) 내부의 데이터를 프로세싱 할 수 있다. 또한, 프로세서(110)는 단말(100)의 각 유닛들을 포함한 전체 동작을 제어하고, 유닛들 간의 데이터 송수신을 제어할 수 있다. 여기서, 프로세서(110)는 본 개시에서 설명한 실시예에 따른 동작을 수행하도록 구성될 수 있다. 예를 들어, 프로세서(110)는 슬롯 구성 정보를 수신하고, 이를 토대로 슬롯의 구성을 판단하고, 판단된 슬롯 구성에 따라 통신을 수행할 수 있다.
다음으로, 통신 모듈(120)은 무선 통신망을 이용한 무선 통신 및 무선랜을 이용한 무선랜 접속을 수행하는 통합 모듈일 수 있다. 이를 위하여 통신 모듈(120)은 셀룰러 통신 인터페이스 카드(121, 122) 및 비면허 대역 통신 인터페이스 카드(123)와 같은 복수의 네트워크 인터페이스 카드(network interface card, NIC)를 내장 또는 외장 형태로 구비할 수 있다. 도면에서 통신 모듈(120)은 일체형 통합 모듈로 도시되었지만, 각각의 네트워크 인터페이스 카드는 도면과 달리 회로 구성 또는 용도에 따라 독립적으로 배치될 수 있다.
셀룰러 통신 인터페이스 카드(121)는 이동 통신망을 이용하여 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(110)의 명령에 기초하여 제1 주파수 대역에 의한 셀룰러 통신 서비스를 제공할 수 있다. 일 실시예에 따르면, 셀룰러 통신 인터페이스 카드(121)는 6GHz 미만의 주파수 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 셀룰러 통신 인터페이스 카드(121)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 6GHz 미만의 주파수 대역의 셀룰러 통신 규격 또는 프로토콜에 따라 독립적으로 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 셀룰러 통신을 수행할 수 있다.
셀룰러 통신 인터페이스 카드(122)는 이동 통신망을 이용하여 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(110)의 명령에 기초하여 제2 주파수 대역에 의한 셀룰러 통신 서비스를 제공할 수 있다. 일 실시예에 따르면, 셀룰러 통신 인터페이스 카드(122)는 6GHz 이상의 주파수 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 셀룰러 통신 인터페이스 카드(122)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 6GHz 이상의 주파수 대역의 셀룰러 통신 규격 또는 프로토콜에 따라 독립적으로 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 셀룰러 통신을 수행할 수 있다.
비면허 대역 통신 인터페이스 카드(123)는 비면허 대역인 제3 주파수 대역을 이용하여 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(110)의 명령에 기초하여 비면허 대역의 통신 서비스를 제공한다. 비면허 대역 통신 인터페이스 카드(123)는 비면허 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 예를 들면, 비면허 대역은 2.4GHz 또는 5GHz의 대역일 수 있다. 비면허 대역 통신 인터페이스 카드(123)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 주파수 대역의 비면허 대역 통신 규격 또는 프로토콜에 따라 독립적으로 혹은 종속적으로 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 무선 통신을 수행할 수 있다.
다음으로, 메모리(130)는 단말(100)에서 사용되는 제어 프로그램 및 그에 따른 각종 데이터를 저장한다. 이러한 제어 프로그램에는 단말(100)이 기지국(200), 외부 디바이스, 서버 중 적어도 하나와 무선 통신을 수행하는데 필요한 소정의 프로그램이 포함될 수 있다.
다음으로, 유저 인터페이스(140)는 단말(100)에 구비된 다양한 형태의 입/출력 수단을 포함한다. 즉, 유저 인터페이스(140)는 다양한 입력 수단을 이용하여 유저의 입력을 수신할 수 있으며, 프로세서(110)는 수신된 유저 입력에 기초하여 단말(100)을 제어할 수 있다. 또한, 유저 인터페이스(140)는 다양한 출력 수단을 이용하여 프로세서(110)의 명령에 기초한 출력을 수행할 수 있다.
다음으로, 디스플레이 유닛(150)은 디스플레이 화면에 다양한 이미지를 출력한다. 상기 디스플레이 유닛(150)은 프로세서(110)에 의해 실행되는 컨텐츠 또는 프로세서(110)의 제어 명령에 기초한 유저 인터페이스 등의 다양한 디스플레이 오브젝트를 출력할 수 있다.
또한, 본 개시의 일 실시예에 따른 기지국(200)은 프로세서(210), 통신 모듈(220) 및 메모리(230)를 포함할 수 있다.
*먼저, 프로세서(210)는 다양한 명령 또는 프로그램을 실행하고, 기지국(200) 내부의 데이터를 프로세싱 할 수 있다. 또한, 프로세서(210)는 기지국(200)의 각 유닛들을 포함한 전체 동작을 제어하고, 유닛들 간의 데이터 송수신을 제어할 수 있다. 여기서, 프로세서(210)는 본 개시에서 설명한 실시예에 따른 동작을 수행하도록 구성될 수 있다. 예를 들어, 프로세서(210)는 슬롯 구성 정보를 시그널링하고, 시그널링한 슬롯 구성에 따라 통신을 수행할 수 있다.
다음으로, 통신 모듈(220)은 무선 통신망을 이용한 무선 통신 및 무선랜을 이용한 무선랜 접속을 수행하는 통합 모듈일 수 있다. 이를 위하여 통신 모듈(120)은 셀룰러 통신 인터페이스 카드(221, 222) 및 비면허 대역 통신 인터페이스 카드(223)와 같은 복수의 네트워크 인터페이스 카드를 내장 또는 외장 형태로 구비할 수 있다. 도면에서 통신 모듈(220)은 일체형 통합 모듈로 도시되었지만, 각각의 네트워크 인터페이스 카드는 도면과 달리 회로 구성 또는 용도에 따라 독립적으로 배치될 수 있다.
셀룰러 통신 인터페이스 카드(221)는 이동 통신망을 이용하여 상술한 단말(100), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(210)의 명령에 기초하여 제1 주파수 대역에 의한 셀룰러 통신 서비스를 제공할 수 있다. 일 실시예예 따르면, 셀룰러 통신 인터페이스 카드(221)는 6GHz 미만의 주파수 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 셀룰러 통신 인터페이스 카드(221)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 6GHz 미만의 주파수 대역의 셀룰러 통신 규격 또는 프로토콜에 따라 독립적으로 단말(100), 외부 디바이스, 서버 중 적어도 하나와 셀룰러 통신을 수행할 수 있다.
셀룰러 통신 인터페이스 카드(222)는 이동 통신망을 이용하여 단말(100), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(210)의 명령에 기초하여 제2 주파수 대역에 의한 셀룰러 통신 서비스를 제공할 수 있다. 일 실시예에 따르면, 셀룰러 통신 인터페이스 카드(222)는 6GHz 이상의 주파수 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 셀룰러 통신 인터페이스 카드(222)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 6GHz 이상의 주파수 대역의 셀룰러 통신 규격 또는 프로토콜에 따라 독립적으로 단말(100), 외부 디바이스, 서버 중 적어도 하나와 셀룰러 통신을 수행할 수 있다.
비면허 대역 통신 인터페이스 카드(223)는 비면허 대역인 제3 주파수 대역을 이용하여 단말(100), 외부 디바이스, 서버 중 적어도 하나와 무선 신호를 송수신하고, 프로세서(210)의 명령에 기초하여 비면허 대역의 통신 서비스를 제공한다. 비면허 대역 통신 인터페이스 카드(223)는 비면허 대역을 이용하는 적어도 하나의 NIC 모듈을 포함할 수 있다. 예를 들면, 비면허 대역은 2.4GHz 또는 5GHz의 대역일 수 있다. 비면허 대역 통신 인터페이스 카드(223)의 적어도 하나의 NIC 모듈은 해당 NIC 모듈이 지원하는 주파수 대역의 비면허 대역 통신 규격 또는 프로토콜에 따라 독립적으로 혹은 종속적으로 단말(100), 외부 디바이스, 서버 중 적어도 하나와 무선 통신을 수행할 수 있다.
도 11에 도시된 단말(100) 및 기지국(200)은 본 개시의 일 실시예에 따른 블록도로서, 분리하여 표시한 블록들은 디바이스의 엘리먼트들을 논리적으로 구별하여 도시한 것이다. 따라서 상술한 디바이스의 엘리먼트들은 디바이스의 설계에 따라 하나의 칩으로 또는 복수의 칩으로 장착될 수 있다. 또한, 단말(100)의 일부 구성, 예를 들어 유저 인터페이스(140) 및 디스플레이 유닛(150) 등은 단말(100)에 선택적으로 구비될 수 있다. 또한, 유저 인터페이스(140) 및 디스플레이 유닛(150) 등은 기지국(200)에 필요에 따라 추가 구비될 수 있다.
NR 무선 통신 시스템에서 단말은 하이브리드 자동 재송(hybrid automatic repeat request, HARQ)-ACK 정보를 포함하는 코드북(codebook)을 전송하여, 하향링크 신호 또는 채널의 수신 성공 여부를 시그널링할 수 있다. HARQ-ACK 코드북은 하향링크 채널 또는 신호의 수신 성공 여부를 지시하는 하나 이상의 비트를 포함한다. 여기서 하향링크 채널은 물리 하향링크 공유 채널(physical downlink shared channel, PDSCH), 반영구 스케줄링(semi-persistence scheduling, SPS) PDCSH 및 SPS PDSCH를 해제(release)하는 PDCCH 중 적어도 하나를 포함할 수 있다. HARQ-ACK 코드북은 세미-스태틱(semi-static) HARQ-ACK 코드북 (또는 제 1타입 코드북)과 다이나믹(dynamic) HARQ-ACK 코드북(또는 제 2타입 코드북)으로 구분될 수 있다. 기지국은 단말에게 두 HARQ-ACK 코드북 중 하나를 설정할 수 있다. 단말은 단말에게 설정된 HARQ-ACK 코드북을 사용할 수 있다.
세미-스태틱 HARQ-ACK 코드북이 사용되는 경우, 기지국은 RRC 신호를 사용하여 HARQ-ACK 코드북의 비트 수와 HARQ-ACK 코드북의 각 비트가 어떤 하향링크 신호 또는 채널의 수신 성공 여부를 결정하는 정보를 설정할 수 있다. 따라서 기지국은 HARQ-ACK 코드북 전송이 필요할 때마다 단말에게 HARQ-ACK 코드북 전송에 필요한 정보를 시그널링할 필요가 없다.
다이나믹 HARQ-ACK 코드북이 사용되는 경우, 기지국은 PDCCH(또는 DCI)를 통해 HARQ-ACK 코드북 생성에 필요한 정보를 시그널링할 수 있다. 구체적으로 기지국은 PDCCH(또는 DCI)의 하향링크 할당 인덱스(Downlink Assignment Index, DAI) 필드를 통해 HARQ-ACK 코드북 생성에 필요한 정보를 시그널링할 수 있다. 구체적인 실시 예에서 DAI는 HARQ-ACK 코드북이 포함하는 HARQ-ACK 코드북의 비트 수와 HARQ-ACK 코드북의 각 비트가 어떤 채널 또는 신호의 수신 성공 여부를 지시하는 지에 대한 정보를 나타낸다. 단말은 PDSCH를 스케줄링하는 PDCCH(또는 DCI)를 통해 DAI 필드를 수신할 수 있다. DAI 필드의 값은 카운터(counter)-DAI와 토탈(total)-DAI로 구분될 수 있다. 토탈-DAI는 현재 모니터링 기회(monitoring occasion; MO)까지 HARQ-ACK 코드북을 통해 수신 성공 여부가 지시되는 하향링크 신호 또는 채널의 개수를 나타낸다. 카운터-DAI는 현재 모니터링 시점의 현재 셀(cell)까지 HARQ-ACK 코드북을 통해 수신 성공 여부가 지시되는 하향링크 신호 또는 채널들 중 상기 하향링크 신호 또는 채널의 수신 성공 여부가 지시되는 HARQ-ACK 코드북 비트를 지시한다. PDSCH를 스케줄링하는 PDCCH(또는 DCI)는 스케줄링되는 PDSCH에 해당하는 카운터-DAI의 값을 포함할 수 있다. 또한, PDSCH를 스케줄링하는 PDCCH(또는 DCI)는 스케줄링되는 PDSCH에 해당하는 토탈-DAI의 값을 포함할 수 있다. 단말은 PDCCH(또는 DCI)가 시그널링하는 정보를 기초로 다이나믹 HARQ-ACK 코드북의 비트 수를 결정할 수 있다. 구체적으로 단말은 PDCCH(또는 DCI)의 DAI를 기초로 다이나믹 HARQ-ACK 코드북의 비트 수를 결정할 수 있다.
도 12는 본 발명의 일 실시 예가 적용될 수 있는 단말과 기지국간의 시그널링의 일 예를 나타내는 흐름도이다.
도 12를 참조하면, 단말(UE)는 기지국(Base Station)으로부터 하향링크 제어 정보(Downlink Control Information: DCI)를 수신하기 위한 정보를 포함하는 RRC 설정 정보(RRC Configuration Information)을 수신한다(S12010).
예를 들면, RRC 설정 정보는 단말이 하향링크 제어 정보를 포함하는 PDCCH를 검출하기 위한 제어 자원 집합(control resource set, CORSET) 및 탐색 공간(Search Space)와 관련된 정보를 포함할 수 있다. 이때, 제어 자원 집합과 관련된 정보는 단말이 DCI를 포함하는 PDCCH를 검출할 수 있는 제어 자원 집합의 식별자(Identifier: ID), 제어 채널 요소 (control channel element, CCE) 구성 정보 및 제어 자원 집합의 길이(duration) 또는 주파수 자원 정보 중 적어도 하나를 포함할 수 있다. 이때, 탐색 공간과 관련된 정보는 단말이 DCI를 포함하는 PDCCH를 검출할 수 있는 탐색 공간의 식별자(Identifier: ID), 각각의 탐색 공간에서 검출될 수 있는 DCI의 포맷, 검출 구간(duration) 또는 자원 정보 중 적어도 하나를 포함할 수 있다.
이후, 단말은 RRC 구성 정보에 기초하여 모니터링 기회에서 PDCCH를 검출하여 DCI를 수신할 수 있다(S12020). 단말은 RRC 설정 정보에 기초하여 서비스 및/또는 데이터의 타입에 따라 모니터링 기회의 특정 탐색 공간에서 PDCCH를 검출하여 DCI를 획득할 수 있다.
이때, DCI에 포함되는 DAI는 DCI의 포맷에 따라 각각 서로 다른 비트가 설정될 수 있다. 예를 들면, DCI Format 1_0에서 DAI는 2 비트가 설정될 수 있으며, DCI Format 1_1에서는 t세미-스태틱 HARQ-ACK 코드북 인 경우 1 비트로, dynamic-HARQ-ACK codebook인 경우 2 비트로 설정될 수 있다.
아래 표 3은 DCI format에 따른 DAI의 비트의 일 예를 나타낸다.
Figure pat00009
또한, 단말은 PDCCH(또는 DCI)를 통해서 PDSCH의 수신 또는 PUSCH의 전송을 위한 자원을 할당받을 수 있다.
이후, 단말은 할당받은 자원을 통해서 PDSCH를 수신하거나, PUSCH를 기지국에게 전송할 수 있다(S12030). 만약, 단말이 기지국으로부터 PDSCH를 수신한 경우, 단말은 PDSCH를 스케줄링하는 PDCCH(또는 DCI)에 포함된 DAI 값에 기초하여 수신된 PDSCH의 Ack/Nack을 나타내는 HARQ-ACK 코드북을 생성하고, 생성된 HARQ-ACK 코드북을 상향링크 제어 정보(Uplink Control Information: UCI)에 포함시켜 기지국에게 전송할 수 있다(S12040).
도 13은 본 발명의 일 실시 예에 적용될 수 있는 의사 코드(pseudo code)에 기초하여 단말이 기지국으로부터 전송된 PDSCH의 개수를 카운팅 하기 위한 방법의 일 예를 나타낸다.
도 13의 (a) 및 (b)는 저장된 counter-DAI 값, 특정 DCI를 통해 전송된 counter-DAI의 값, 및 저장된 total-DAI 값에 기초하여 HARQ-ACK 코드북을 생성하여 전송하기 위한 방법의 일 예를 나타낸다.
구체적으로, 도 13의 (a)를 참조하면, 단말은 모니터링 기회 m의 서빙 셀 c 서 수신된 PDCCH(또는 DCI)의 counter-DAI 값은
Figure pat00010
, 저장된 counter-DAI의 값은 V temp, 저장된 총 DAI의 값 total-DAI는 V temp2로 설정될 수 있다. 이때, DAI의 비트 수로 표현될 수 있는 값의 범위 T D는 아래 수학식 1에 의해서 계산될 수 있다.
Figure pat00011
여기서, 모니터링 기회 인덱스 m과 셀 인덱스 c는 생략하였다. 표 4 및 표 5는 counter-DAI의 비트 수 또는 total-DAI의 비트 수에 따라 counter-DAI 또는 total-DAI가 표현되는 값의 범위를 나타낸다. 표 4는 counter-DAI의 비트 수 또는 total-DAI의 비트 수가 2bit인 경우의 일 예를 나타내고, 표 5는 counter-DAI의 비트 수 또는 total-DAI의 비트 수가 1bit인 경우의 일 예이다.
Figure pat00012
Figure pat00013
이때, HARQ-ACK 코드북을 생성하기 위한 의사 코드는 아래 표 6과 같다.
Figure pat00014
Figure pat00015
이때, 표 6의 의사 코드를 이용하여 단말은 도 13의 (a)에 도시된 바와 같이 V temp와 V C-DAI,c,m 값을 비교하여 기지국으로부터 전송된 PDSCH를 스케줄링하는 PDCCH(또는 DCI)의 수신 실패로 인하여 PDSCH 수신이 누락되었는지 여부를 판단할 수 있다.
예를 들면, 도 13의 (a)에 도시된 바와 같이 단말이 2-bit counter-DAI을 설정 받을 때, 단말은T D=2 2=4를 계산하여 counter-DAI의 비트수로 표현될 수 있는 범위가 1 부터 4 까지라는 것을 알 수 있다. 하나의 PDCCH(또는 DCI)를 수신하였을때, 그 PDCCH(또는 DCI)의 counter-DAI의 값 (V C-DAI,c,m)이 '1'이고, V temp의 값이 '4'이면 PDSCH가 연속되어 누락되지 않고 전송되었다는 것을 인식할 수 있다. 하지만, 한 PDCCH(또는 DCI)를 수신하였을때, 그 PDCCH(또는 DCI)의 counter-DAI의 값 (V C-DAI,c,m)이 '2'이고, V temp의 값이 '4'이면 단말은 counter-DAI의 값이 '1'인 PDCCH(또는 DCI)에 의해서 스케줄링된 PDSCH가 누락되었다는 것을 인식할 수 있으며, 이 PDSCH에 대한 HARQ-ACK을 NACK으로 표시할 수 있다.
또한, 도 13의 (b)에 도시된 바와 같이 단말은 저장된 total-DAI의 값인 V temp2와 V temp의 값을 비교하여 기지국의 PDCCH에 의해서 스케줄링된 PDSCH 전송의 누락을 인식할 수 있다. 예를 들면, 도 13의 (b)에 도시된 바와 같이 단말이 2-bit total-DCI를 설정 받을 때, T D=2 2=4를 계산하여 total-DAI의 비트수로 표현될 수 있는 범위는 1 부터 4 까지이다. 단말이 마지막으로 수신한 PDCCH(또는 DCI)의 total-DAI의 값 (V temp2)이 '1'이고, V temp의 값이 '4'이면 마지막으로 수신한 PDCCH 이후에 PDSCH가 누락되지 않았음을 인식할 수 있다. 하지만, 단말이 마지막으로 수신한 PDCCH(또는 DCI) 의 total-DAI의 값 (V temp2)이 '2'이고, V temp의 값이 '4'이면 마지막으로 수신한 PDCCH 이후에 하나의 PDCCH(또는 DCI)에 의해서 스케줄링된 PDSCH가 누락되었다는 것을 인식할 수 있으며, 이 PDSCH에 대한 HARQ-ACK을 NACK으로 표시할 수 있다.
표 6에서 단말의 최종적인 HARQ-ACK 코드북의 크기는 O ACK의 값에 의해서 결정될 수 있다.
고 신뢰 및 저 지연 통신 (ultra-reliable and low-latency communication, URLLC) 서비스를 제공하기 위한 새로운 DCI format이 도입될 수 있다. 이러한 새로운 DCI format은 비트 크기(bit size)를 줄이기 위해서 DCI의 각 필드의 길이를 설정할 수 있는 특징이 있다. 이하, 이러한 새롭게 도입된 DCI format을 DCI format 0_2 및 DCI format 1_2라고 한다.
DCI format 0_2는 PUSCH를 스케줄링하기 위한 DCI format이고, DCI format 1_2는 PDSCH를 스케줄링하는 DCI format이다.
또한, Rel-16 NR에서는 서비스 타입에 따라 최대 2개의 HARQ-ACK 코드북을 생성할 수 있다. 예를 들어, eMBB 서비스를 위한 PDSCH들의 HARQ-ACK 정보를 모아서 하나의 HARQ-ACK 코드북이 생성될 수 있고, URLLC 서비스를 위한 PDSCH들의 HARQ-ACK 정보를 모아서 하나의 HARQ-ACK 코드북이 생성될 수 있다. PDSCH를 스케줄링하는 DCI format 1_0, 1_1, 및 1_2에서는 스케줄링되는 PDSCH의 HARQ-ACK 정보가 어떤 HARQ-ACK 코드북에 포함되는지 지시되어야 한다. 이때, HARQ-ACK 정보를 지시하기 위한 방법은 여러 가지 방법이 사용될 수 있다.
예를 들어, DCI format에 별도의 1-bit field를 추가하여 index 1은 URLLC 서비스와 같이 높은 priority를 갖는 PDSCH에 대한 HARQ-ACK을, index 0 eMBB 서비스와 같이 낮은 priority를 갖는 PDSCH에 대한 HARQ-ACK을 지시할 수 있다.
또는, URLLC를 위한 PDSCH의 HARQ-ACK과 eMBB를 위한 PDSCH의 HARQ-ACK은 아래와 같은 파라미터 및/또는 방법에 의해서 구별될 수 있다.
- 서로 다른 RNTI에 의해서 구분될 수 있다. 즉, 단말은 URLLC의 PDSCH를 스케줄링하기 위한 PDCCH(또는 DCI)와 eMBB의 PDSCH를 스케줄링하기 위한 PDCCH(또는 DCI)의 서로 다른 RNTI에 기초하여 URLLC를 위한 PDSCH의 HARQ-ACK과 eMBB를 위한 PDSCH의 HARQ-ACK을 구별하여 HARQ-ACK 코드북을 생성할 수 있다.
- PDCCH가 전송되는 CORESET에 따라 구분될 수 있다. 즉, 단말은 URLLC의 PDSCH가 전송되는 CORESET과 eMBB의 PDSCH가 전송되는 CORESET에 기초하여 URLLC를 위한 PDSCH의 HARQ-ACK과 eMBB를 위한 PDSCH의 HARQ-ACK을 구별하여 HARQ-ACK 코드북을 생성할 수 있다.
- DCI format에 따라 구분될 수 있다. 즉, 단말은 URLLC의 PDSCH를 스케줄링하기 위한 DCI format과 eMBB의 PDSCH를 스케줄링하기 위한 DCI format에 기초하여 URLLC를 위한 PDSCH의 HARQ-ACK과 eMBB를 위한 PDSCH의 HARQ-ACK을 구별하여 HARQ-ACK codebook을 생성할 수 있다. 예를 들어, DCI format 0_0 또는 DCI format 1_0는 항상 낮은 우선순위(priority)를 갖는 PUSCH 또는 PDSCH를 스케줄링한다. 또, DCI format 0_1 또는 DCI format 1_1는 항상 낮은 우선순위를 갖는 PUSCH 또는 PDSCH를 스케줄링한다. 또, DCI format 0_2 또는 DCI format 1_2는 항상 높은 priority를 갖는 PUSCH 또는 PDSCH를 스케줄링한다.
이와 같은 방법들에 기초하여 단말은 기지국으로부터 전송되는 각각의 PDSCH의 priority를 알 수 있고, 동일한 priority에 해당하는 PDSCH의 HARQ-ACK을 모아서 HARQ-ACK 코드북을 생성할 수 있다. 이하, 본 발명에서 설명하는 HARQ-ACK 코드북은 별도의 언급이 없으면 동일한 priority 에 해당하는 PDSCH의 HARQ-ACK들에 대한 HARQ-ACK 코드북을 의미한다.
도 14는 본 발명의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-ACK을 전송하기 위한 방법의 일 예를 나타낸다.
PDCCH(또는 DCI)에서 수신되는 DAI는 counter-DAI와 total-DAI가 있고, counter-DAI와 total-DAI는 각각 최대 2bits으로 설정될 수 있다. 하지만, DCI format 1_0에는 counter-DAI의 비트 수가 2bits으로 고정되어 있고, DCI format 1_1에는 counter-DAI의 비트 수가 2bits, total-DAI의 비트 수가 2bits으로 고정되어 설정될 있다.
DCI format 1_2와 DCI format 0_2의 각 DCI 필드의 길이는 기지국이 단말에게 설정할 수 있다. 예를 들어, 기지국은 DCI format 1_2에서 HARQ-ACK codebook 생성을 위한 DAI 필드의 길이를 설정할 수 있다. DCI format 1_2에서 DAI 필드의 길이는 0 bit, 1 bit, 2bit, 또는 4bits 중 하나의 값으로 설정될 수 있다. 만약 DAI 필드의 길이 1bit 또는 2bits으로 설정되면, counter-DAI는 1bit 또는 2 bits이고 total-DAI는 0bit이다. 만약 DAI 필드이 길이가 4bits으로 설정되면 counter-DAI는 2bits이고 total-DAI는 2bits이다.
도 14를 참조하여, 한 단말의 하나의 HARQ-ACK 코드북에 대응되는 PDSCH는 DCI format 1_0, DCI format 1_1, 또는 DCI format 1_2에 의해서 스케줄링될 수 있다. 다시 말해서, 하나의 HARQ-ACK 코드북에 대응되는 PDSCH의 DCI format들은 서로 다른 길이의 counter-DAI bit-size를 가질 수 있다. 이하, DCI format들이 서로 다른 길이의 counter-DAI bit-size를 가질 때, HARQ-ACK 코드북의 생성 방법에 관해 살펴보도록 한다.
도 15는 본 발명의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 또 다른 일 예를 나타낸다.
도 15를 참조하면, 단말은 서로 다른 DCI format을 갖는 PDCCH 각각에 의해서 스케줄링된 PDSCH에 대한 HARQ-ACK 코드북을 생성하여 기지국에게 전송할 수 있다.
구체적으로, 앞에서 살펴본 바와 같이 DCI format이 달라지는 경우, 각각의 DCI에 포함되어 있는 DAI 필드의 비트 수도 달라질 수 있다. 이 경우, 단말은 서로 다른 비트 수를 갖는 DAI 필드의 PDCCH(또는 DCI)에 의해서 스케줄링된 PDSCH의 HARQ-ACK 비트를 포함하는 HARQ-ACK 코드북을 생성하여 기지국에게 전송할 수 있다.
이 경우, 단말은 DAI 필드의 비트 수가 서로 다르게 때문에 수신된 DAI를 카운팅하기 어렵다. 즉, 첫 번째 PDCCH(또는 DCI)의 DAI 필드의 비트 값이 "0"이고 두 번째 DCI의 DAI 필드의 비트 값이 "11"인 경우, 단말은 수신된 두 개의 PDSCH가 연속되어 전송된 것인지 여부를 판단하기 어렵다.
따라서, 단말은 수신된 PDCCH(또는 DCI)들 각각의 counter-DAI의 비트 수가 다른 경우, counter-DAI의 비트 수를 동일하게 맞추어 수신된 PDSCH가 몇 번째 PDSCH인지 인식할 수 있다. 즉, 비트 수가 더 많은 counter-DAI의 비트들 중 일부만 유효한 비트라고 인식하여 비트 수를 맞추거나, 비트 수가 더 적은 counter-DAI의 비트를 확장시켜 해석하여 비트 수를 맞출 수 있다.
Proposal 1: counter-DAI의 비트들 중 일부 비트만 유효한 비트로 인식하여 HARQ-ACK 코드북을 생성.
단말이 모니터링하는 DCI 포맷의 counter-DAI 필드들의 비트 수가 다른 경우, 비트 수가 더 많은 counter-DAI의 비트들 중 일부 비트들만 유효한 비트로 인식하여 HARQ-ACK 코드북을 생성할 수 있다. 이 경우, 유효한 비트들의 수는 수신된 PDCCH(또는 DCI)의 DAI 필드들 중 비트 수가 더 적은 DAI 필드의 비트 수와 동일하다. 또한, DCI formt 1_0와 DCI format 1_1은 counter-DAI의 비트의 수가 2bits로 고정되어 있고, DCI format 1_2는 counter-DAI 비트의 수가 0 bit, 1 bit, 또는 2 bits으로 설정될 수 있으므로, 상기 DAI 필드들 중 비트 수가 더 적은 DAI 필드는 DCI format 1_2에 포함된 counter-DAI의 비트수와 같다. 즉, 단말은 DCI format 1_2를 모니터링하도로 설정받으면, DCI format 1_2의 counter-DAI의 비트 수를 유효한 비트의 수라고 인식할 수 있고, DCI format 1_0 또는 DCI format 1_1의 2 bits counter-DAI 중 상기 유효한 비트의 수만을 counter-DAI에 유효한 비트라고 인식할 수 있다.
구체적으로, DCI format 1_2의 counter-DAI의 비트 크기가 N C-DAI bit으로 설정될 경우, DCI의 다른 포맷인 DCI format 1_0 및 DCI format 1_1의 counter-DAI 필드의 2-bit 중 N C-DAI bit(s) 만 유효하다고 판단될 수 있다. 이때, 유효하다고 판단되는 비트는 LSB N C-DAI bit(s)이거나 MSB N CDAI bit(s)일 수 있다.
그리고, N C-DAI bit(s)의 값에 따라 counter-DAI 값이 정해질 수 있다. 예를 들어, N C-DAI의 값이 '1'이면 유효한 비트 수는 1bit이다. 이때, 유효한 비트의 2진수 값이 0이면 counter-DAI 값은 1이고 유효한 비트의 2진수 값이 1이면 counter-DAI 값은 2이다.
N C-DAI의 값이 '2'이면 유효한 비트 수는 2 bits이다. 이때, 유효한 비트들의 2진수 값이 00이면 counter-DAI 값은 1이고, 2진수 값이 01이면 counter-DAI 값은 2이다. 또한, 2진수 값이 10이면 counter-DAI 값은 3이고, 2진수 값이 11이면 counter-DAI 값은 4이다.
예를 들면, 도 15의 (a)에 도시된 바와 같이 DCI format 1_2의 counter-DAI의 bit-size인 N C-DAI가 1 bit으로 설정된 경우, 단말은 DCI format 1_0 및 DCI format 1_1의 counter-DAI의 2-bit 중 LSB 또는 MSB의 1bit 만을 유효한 counter-DAI의 비트 수라고 인식할 수 있다.
즉, 수신된 DCI의 counter-DAI 필드의 비트 수 중 가작 장작은 비트 수를 갖는 counter-DAI 필드의 비트 수를 유효한 비트 수로 결정하고, 나머지 DCI의 counter-DAI 필드의 비트들 중 LSB 또는 MSB의 일부 비트만을 유효하다고 인식하여, 수신된 DCI들의 counter-DAI의 비트 크기를 동일하게 맞출 수 있다.
단말은 각 DCI format의 counter-DAI 필드에서 유효한 N C-DAI bit만을 이용하여 HARQ-ACK codebook을 생성할 수 있다. 예를 들어, 도 15의 (a)는 DCI format 1_2의 counter-DAI의 유효한 bit-size인 N C-DAI의 값이 1 bit으로 설정되어 있는 경우의 counter-DAI에 대한 이진 값을 나타낸다.
도 15의 (a)에 도시된 바와 같이 DCI_format 1_1의 counter-DAI는 2bits로 00, 01, 10, 11의 이진값을 가질 수 있지만, LSB인 1bit만 유효할 수 있다. 유효하지 않은 이진값은 x라고 표시되어 있다. 동일한 모니터링 기회에서 셀 인덱스의 오름차순에 따라 counter-DAI 값은 1씩 증가될 수 있다.
구체적으로, counter-DAI의 값은 현재 모니터링 기회의 현재 셀까지 전송된 PDCCH의 수에 따라 결정되는 값이다. 만약, 현재까지 X개의 PDCCH가 전송되었다면(X-1 mod 2^N C-DAI)+1으로 counter-DAI 값이 결정된다. 단말은 counter-DAI의 값을 이용하여 수신에 실패한 PDCCH가 있는지 판단할 수 있다.
단말은 수신된 DCI의 포맷이 DCI format 1_1이고, 이후 수신된 DCI의 포맷이 format 1_1인 경우, counter-DAI의 유효한 비트는 1 비트로 설정될 수 있다. 이 경우, DCI format 1_1의 counter-DAI 필드의 MSB 또는 LSB만 유효한 비트로 인식될 수 있으며, 유효하지 않은 counter-DAI의 비트는 counter-DAI의 값을 계산하는데 이용되지 않는다.
예를 들면, 도 15의 (a)에 도시된 바와 같이 수신된 DCI format 1_2의 counter-DAI의 비트 수 N C-DAI가 1 비트인 경우, 단말은 유효한 비트 수를 1 비트라고 판정하고, DCI format 1_1의 counter-DAI의 비트 수가 2 비트로 설정되더라도, 2 비트 중 MSB 또는 LSB 1 비트 만이 counter-DAI 값을 결정하기 위해서 이용될 수 있다. 따라서, 도 15의 (a)에서 'x'라고 표시된 유효하지 않는 1 비트는 counter-DAI 값을 결정하는데 이용되지 않는다.
만약, DCI format 1_2의 counter-DAI의 비트가 '0'인 경우, counter-DAI의 값은 1로 결정될 수 있다. 이 경우, 다음에 전송된 DCI format 1_1의 counter-DAI의 2 비트가 '11' 또는 '01'이면, 단말은 유효한 비트인 LSB의 값인 '1'만 이용하여 counter-DAI의 값을 결정할 수 있다. 따라서, DCI format 1_1의 counter-DAI의 값은 2로 인식될 수 있다.
추가적으로, proposal 1은 다음과 같이 해석될 수 있다. 단말은 DCI format 1_0 또는 DCI format 1_1의 2-bit counter-DAI의 비트가 '00'이면 counter-DAI의 값을 1로 결정하고, '01'이면 counter-DAI의 값을 2로 결정하고, '10'이면 counter-DAI의 값을 3로 결정하고, '11'이면 counter-DAI의 값을 4로 결정한다.
단말이 DCI format 1_2의 counter-DAI의 비트수를 1비트로 설정받으면, 단말은 상기 counter-DAI의 값을 1 또는 2로 결정할 수 있다. 여기서 2-bit counter-DAI의 값을 C 2 라고할 때, C 2는 1,2,3,4 중 하나의 값을 가진다. 1-bit counter-DAI의 값을 C 1 라고할 때, C 1는 1,2 중 하나의 값을 가진다.
이때, 2-bit counter-DAI의 값 C 2은 C 1=(C 2-1) mod 2 +1를 통해서1bit counter-DAI의 값 C 1과 동일한 bit의 값으로 변환될 수 있다. 이러한 방법은 Proposal 1에서는 LSB 1비트를 유효하다고 판정하고, 상기 1비트 LSB를 1비트 counter-DAI 값으로 해석한 것과 동일한 효과를 가진다.
단말은 이전에 수신한 PDCCH(또는 DCI)의 counter-DAI 값이 1이고, 이후에 수신한 PDCCH(또는 DCI)의 counter-DAI 값이 1이면, 두 PDCCH는 연속되어 전송되지 않았으며, 두 PDCCH 사이에 적어도 하나의 PDCCH가 전송되었지만 단말이 수신하지 못하였음을 인식할 수 있다.
하지만, 연속적인 두 PDCCH의 수신에 실패하였을 경우, 단말은 이를 인지할 수 없다. 즉, N C-DAI가 1 비트로 설정되어 있으면, 최대 하나의 PDCCH 수신 실패는 검출할 수 있지만, 연속적인 두개 이상의 PDCCH의 수신 실패는 검출할 수 없다.
앞에서 설명한 바와 같이, DCI format 1_0와 1_1은 counter-DAI가 2 비트로 고정되어 있다. 따라서, DCI format 1_0와 1_1에서 2 비트의 비트 수를 갖는 counter-DAI는 최대 3개의 연속적인 PDCCH의 수신 실패를 검출할 수 있었다. 하지만, Proposal 1에 따라 DCI format 1_2의 counter-DAI 비트 수인 1 비트로 유효한 비트 수를 설정함으로써 PDCCH 수신 실패 검출 성능이 저하될 수 있다.
Proposal 2: counter-DAI의 비트들 중 가장 많은 비트의 수를 기준으로 HARQ-ACK 코드북을 생성.
Proposal 1의 경우 위에서 설명한 바와 같이 counter-DAI의 유효한 비트 수가 1 비트밖에 되지 않기 때문에 연속된 2개 이상의 PDCCH가 검출되지 않은 것을 인식할 수 없다. 따라서, PDCCH의 수신 실패를 검출하기 용이하지 않을 수 있다.
이와 같은 문제점을 해결하기 위해서, counter-DAI의 비트 수가 DCI의 포맷에 따라 달라지는 경우, 더 많은 비트 수를 기준으로 counter-DAI의 비트 수를 확장해석하여 counter-DAI의 값을 결정할 수 있다.
구체적으로, DCI format 1_2의 counter-DAI의 비트 크기가 N C-DAI비트로 설정되는 경우, N C-DAI 비트의 counter-DAI를 2 비트의 counter-DAI 값으로 확장 해석한다. 그리고, DCI format 1_0과 DCI format 1_1에 대한 2 비트의 counter-DAI가 유효하다고 판단될 수 있다.
예를 들면, 도 15의 (b)에 도시된 바와 같이 DCI format 1_0와 DCI format 1_1은 2 비트 counter-DAI를 포함하고 있으므로, counter-DAI의 비트가 이진 수로 '00'이면 counter-DAI 값은 1이고 이진 수로 '01'이면 counter-DAI 값은 2가 될 수 있다. 또한, counter-DAI의 비트가 이진 수로 10이면 counter-DAI 값은 3이고, 이진 수로 11이면 counter-DAI 값은 4가 될 수 있다.
이때, DCI format 1_2의 counter-DAI의 bit 크기인 N C-DAI의 값이 1 비트이면, 단말은 DCI format 1_2의 counter-DAI의 비트 수를 2비트로 확장하여 해석할 수 있다. 예를 들면, DCI format 1_2의 counter-DAI의 1비트가 '0'이면, 이를 2 비트로 확장해석하면 counter-DAI는 '00' 또는 '10'의 비트 값을 가질 수 있다. 따라서, counter-DAI 값은 1 또는 3으로 확장해석될 수 있다.
또는, DCI format 1_2의 counter-DAI의 1비트가 '1'이면, 이를 2 비트로 확장해석하면 counter-DAI는 '01' 또는 '11'의 비트 값을 가질 수 있다. 따라서, counter-DAI 값은 2 또는 4으로 확장해석될 수 있다.
Proposal 2에 의해서 DCI format 1_2의 1비트 크기를 갖는 counter-DAI가 2 비트로 확장해석 되는 경우, 확장 해석에 의해서 counter-DAI의 값은 두 개 이상의 후보 값을 가질 수 있다. 이 경우, 단말은 비연속적인 PDCCH의 개수가 가장 적은 값을 counter-DAI의 값으로 인식할 수 있다. 즉, counter-DAI의 비트 수를 확장하여 해석하는 경우, 단말은 검출되지 않은 PDCCH의 개수가 가장 적은 값에 해당하는 counter-DAI의 값으로 결정될 수 있다.
예를 들면, 이전에 수신된 DCI의 2 비트 counter-DAI의 값이 3이고, 이후 수신된 PDCCH(또는 DCI)의 1 비트 counter-DAI의 비트가 '1'인 경우, 단말은 1비트의 counter-DAI를 2 비트로 확장해석하면서 counter-DAI의 값이 될 수 있는 후보 값 2 또는 4 중에서 검출되지 않은 PDCCH의 개수가 가장 적은 값인 4를 counter-DAI로 결정할 수 있다. 다시 말해서, 이후 수신된 PDCCH(또는 DCI)의 counter-DAI를 2라고 판정할 경우, counter-DAI의 값이 4과 1 인 두개의 PDCCH(또는 DCI)의 수신에 실패한 것으로 판정한다. 하지만, 이후 수신된 PDCCH(또는 DCI)의 counter-DAI를 4라고 판정할 경우, 단말은 수신에 실패한 PDCCH(또는 DCI)가 없다고 판정한다. 단말이 PDCCH의 수신에 실패할 확률이 p라고 할 때, counter-DAI를 2라고 판정하여 2개의 연속된 PDCCH(또는 DCI)의 수신에 실패하는 경우의 확률은 p 2이고, counter-DAI를 4라고 판정하여 PDCCH(또는 DCI)수신 실패가 없는 경우의 확률은 1-p이다. 일반적으로, 기지국은 단말에게 PDCCH(또는 DCI)의 성공적인 수신을 위하여 p는 매우 작은 값이다. 따라서, 1-p확률을 가진 counter-DAI 4가 p 2의 확률을 가진 counter-DAI 2 보다 자주 발생한다. 따라서, 위와 같은 경우 counter-DAI의 값은 2보다 4일 확률이 더 높기 때문에 counter-DAI 4로 판정하는 것이 바람직하다.
아래 표 7은 counter-DAI의 비트를 확장하여 해석하는 경우, 이전에 수신된 DCI의 counter-DAI에 대한 확장 해석된 counter-DAI의 값의 일 예를 나타낸다. 여기서 counter-DAI는 1 bit이고 이전에 수신된 DCI의 counter-DAI의 값은 2 bits이다.
Figure pat00016
표 7에서 괄호안의 수는 각각의 비트 값을 의미한다.
Proposal 2의 또 다른 예로 DCI format 1_0와 DCI format 1_1은 2 비트 counter-DAI를 포함하고 있으므로, counter-DAI의 비트가 이진 수로 '00'이면 counter-DAI 값은 1이고 이진 수로 '01'이면 counter-DAI 값은 2가 될 수 있다. 또한, counter-DAI의 비트가 이진 수로 10이면 counter-DAI 값은 3이고, 이진 수로 11이면 counter-DAI 값은 4가 될 수 있다.
이때, DCI format 1_2의 counter-DAI의 bit 크기인 N C-DAI의 값이 0 비트이면, 단말은 DCI format 1_2의 counter-DAI의 비트 수를 2비트로 확장하여 해석할 수 있다. 이 경우, counter-DAI의 크기가 0비트이므로 이를 2 비트로 확장해석하면 0 비트의 counter-DAI은 4개의 후보 값을 가질 수 있다.
단말은 4개의 후보 값 중 검출되지 않은 PDCCH의 개수가 최소가 되는 값으로 counter-DAI 값을 확장해석하는 경우, 이전에 수신된 DCI의 counter-DAI 값에 연속되는 값으로 counter-DAI 값을 결정할 수 있다.
아래 표 8은 counter-DAI의 비트를 확장하여 해석하는 경우, 이전에 수신된 DCI의 counter-DAI에 대한 확장 해석된 counter-DAI의 값의 일 예를 나타낸다. 여기서 counter-DAI는 0 bit이고 이전에 수신된 DCI의 counter-DAI의 값은 2 bits이다.
Figure pat00017
*즉, DCI format 1_2의 counter-DAI의 비트 크기가 2비트보다 작으면, 복수개의 가능한 2 비트 counter-DAI값이 있을 수 있다. 단말은 복수개의 가능한 2 비트 counter-DAI값 중 하나의 값을 선택할 수 있다.
복수 개의 후보 값 중 하나를 선택하기 위해서 아래와 같은 구체적인 방법이 사용될 수 있다.
바로 이전에 수신한 PDCCH의 counter-DAI 값을 C라고 하고, 현재 수신한 DCI format 1_2의 counter DAI을 2 비트로 해석할때, 가질 수 있는 2 비트의 counter-DAI의 값을 i1, i2, … 라고 가정한다. 단말은 C값을 이용하여 상기 i1, i2, … 중 하나의 값을 2 비트 counter-DAI 값으로 결정하여야 한다.
단말은 x=1,2,3,… 차례로 아래 수학식 2에 기초하여 Y의 값을 계산할 수 있다.
Figure pat00018
만약 Y가 i1, i2, … 중 하나의 값이면, 단말은 2비트 counter-DAI의 값을 Y라고 결정한다. 이는 바로 이전 수신한 PDCCH 다음에 현재 수신한 DCI format 1_2 사이에 수신에 실패한 PDCCH의 수를 최소가 되도록 2 비트의 counter-DAI값을 설정하기 위한 방법이다.
표 4 및 5에서 V temp는 바로 이전(즉, 현재 모니터링 기회에서 cell index가 낮은 cell 또는 이전 모니터링 기회에서 마지막으로 수신한 PDCCH)의 2 비트 크기를 갖는 counter-DAI 값(이전 마지막 수신한 DCI format이 DCI format 1_2이면, 2 비트 counter-DAI값으로 해석된 값)이다.
예를 들어, V temp의 값이 1이고 현재 수신한 DCI format 1_2의 counter-DAI가 이진수 0이면 1또는 3의 값을 가질 수 있다. 3이라고 판단하면 이전 수신한 PDCCH (counter-DAI 값은 1)와 현재 수신한 PDCCH (counter-DAI 값은 3) 사이에는 하나의 PDCCH(counter-DAI값이 2)가 전송되었지만 수신에 실패한 경우이다. 1이라고 판단하면 이전 수신한 PDCCH (counter-DAI 값은 1)와 현재 수신한 PDCCH (counter-DAI 값은 1) 사이에는 세개의 PDCCH들(counter-DAI값이 2, 3, 4)가 전송되었지만 수신에 실패한 경우이다. 앞선 실시 예에 따라 가장 적은 수의 PDCCH가 전송되었지만 수신에 실패한 것으로 가정하여, 현재 수신한 PDCCH의 counter-DAI값은 3이라고 결정될 수 있다.
Proposal 1 및 2에서는 HARQ-ACK 코드북 생성시 counter-DAI만을 이용하였지만, total-DAI값을 추가로 이용하여 HARQ-ACK 코드북을 생성할 수 있다. 예를 들면, DCI format 1_2에서는 total-DAI가 N T-DAI 비트로 설정될 수 있다. 이 경우, Proposal 1의 방법과 유사하게 2 비트의 total-DAI field를 포함한 DCI format 1_1의 2-bit total-DAI field 중 LSB(또는 MSB) N T-DAI만을 유효한 비트라고 결정하고, 유효한 N T-DAI 비트에 기초하여 total-DAI값을 정할 수 있다.
본 발명의 또 다른 실시 예로 2 비트 total-DAI 값을 이용하여 HARQ-ACK 코드북을 생성할 수 있다. Total-DAI 값은 현재 모니터링 기회까지 수신한 PDCCH의 수에 따라 결정된다. 만약 현재 모니터링 기회까지 수신한 PDCCH의 수가 T개이면 N T-DAI 비트의 total-DAI는 ((T-1) mod 2^N T-DAI) +1으로 결정될 수 있다. 한 모니터링 기회에서 수신한 PDCCH에는 동일한 2 비트의 total-DAI 값을 가진다.
본 발명의 또 다른 일 실시 예로, 하나의 모니터링 기회에서 적어도 하나의 DCI format 1_1을 수신하면, DCI format 1_1이 포함한 2 비트 total-DAI 값이 사용될 수 있다. 즉, 동일한 모니터링 기회에서 2 비트 total-DAI를 포함한 DCI format과 1 비트 total-DAI 또는 0 비트 total-DAI를 포함한 DCI format을 수신할 경우, 2 비트 total-DAI가 포함할 수 있는 정보가 가장 많으므로, 2 비트 total-DAI값을 가정할 수 있다.
본 발명의 또 다른 일 실시 예로, 하나의 모니터링 기회에서 DCI format 1_1을 수신하지 못하고, DCI format 1_2를 수신하는 경우, 아래와 같이 2 비트 total-DAI의 값이 결정될 수 있다.
DCI format 1_2의 total-DAI의 비트 크기인 N T-DAI의 값이 1 비트이면 이를 2 비트 total-DAI 값으로 확장하여 해석할 수 있다. 예를 들면, 1 비트 total-DAI의 비트가 '0'이면 total-DAI 값은 1 또는 3이고, '1'이면 total-DAI 값은 2 또는 4일 수 있다.
DCI format 1_2의 total-DAI의 비트 크기인 N T-DAI의 값이 0 비트이면(즉, total-DAI가 DCI format에 포함되지 않으면), 0 비트 total-DAI가 2 비트 total-DAI 값으로 해석될 수 있다.
예를 들면, 0 비트 total-DAI의 값은 1, 2, 3 또는 4가 될 수 있다. 즉, DCI format 1_2의 total-DAI의 비트 크기가 2 비트보다 작으면, 2 비트 total-DAI은 복수 개의 후보 값을 가질 수 있다. 이 경우, 아래와 같은 방법을 통해서 복수 개의 후보 값 중 한 개의 값이 선택될 수 있다.
현재 모니터링 기회의 마지막으로 수신한 (즉, 가장 높은 cell index를 가진 cell에서 수신한) PDCCH의 2 비트 counter-DAI의 값이 C이고, 해당 모니터링 기회에서 수신된 PDCCH의 DCI에 포함된 total-DAI가 가질 수 있는 2 비트 total-DAI의 값이 j1, j2, … 일 수 있다.
이 경우, 단말은 C값을 이용하여 j1, j2, … 중 하나의 값을 2 비트 total-DAI 값으로 결정하여야 한다. 단말은 x(x=0,1,2,3,… ) 값에 따라 차례로 아래의 수학식 3에 기초하여 Z의 값을 계산할 수 있다.
Figure pat00019
만약, Z가 j1, j2, … 중 하나의 값이면, 단말은 2 비트 total-DAI의 값을 Z라고 결정한다. 이는 현재 모니터링 기회의 마지막 PDCCH 이후에 전송된 PDCCH의 수신에 실패한 PDCCH의 수를 최소가 되도록 2-bit total-DAI값을 설정하는 방법이다.
아래 표 9는 복수 개의 후보 값들 중에서 선택되는 total-DAI 값의 일 예를 나타내는 표이다.
Figure pat00020
표 9에서 V temp2는 모니터링 기회에서 수신한 PDCCH 중 마지막 PDCCH의 2 비트 counter-DAI값이다. 예를 들어, 이전 V temp2의 값이 2이고 수신한 DCI format 1_2의 total-DAI가 이진수 0이면 total-DAI는 1 또는 3의 값을 가질 수 있다.
total-DAI의 값이 3이라고 판단하면 마지막으로 수신한 PDCCH (counter-DAI 값은 2)이후 하나의 PDCCH(counter-DAI값이 3)가 전송되었지만 단말이 이를 검출하지 못한 경우이다. total-DAI의 값이 1이라고 판단하면 마지막으로 수신한 PDCCH(counter-DAI 값은 2)이후 세개의 PDCCH들(counter-DAI값이 3, 4, 1)가 전송되었지만 단말이 이를 검출하지 못한 경우이다. 앞선 실시 예에 따라 가장 적은 수의 PDCCH가 전송되었지만 수신에 실패한 것으로 가정하여, 수신한 PDCCH의 total-DAI값은 3이라고 결정될 수 있다.
이와 같은 방법을 통해서 단말은 서로 다른 포맷을 갖는 DCI의 counter-DAI 또는 total-DAI의 비트수가 서로 상이한 경우에도 유효한 비트수를 결정하거나 비트 수를 확장해석하여 복수 개의 DCI에 의해서 스케줄링되는 PDSCH에 대한 HARQ-ACK 코드북을 다중화하여 기지국에게 전송할 수 있다.
도 16은 본 발명의 일 실시 예에 따른 상향링크 및 하향링크 스케줄링을 위한 하향링크 제어 정보에 기초한 HARQ-Ack을 전송하기 위한 방법의 일 예를 나타낸다.
도 16을 참고하면, 단말은 PDCCH의 DCI를 통해 스케줄링되는 PDSCH의 HARQ-ACK 비트들을 포함하는 HARQ-ACK 코드북과 DCI를 통해 스케줄링되는 PUSCH를 다중화하여 기지국에게 전송할 수 있다.
구체적으로, 도 16에 도시된 바와 같이 단말은 수신한 PDSCH들의 HARQ-ACK 비트들을 PUSCH로 다중화(또는 피기백(piggyback))하여 기지국에게 전송할 수 있다. 이때, PDSCH들을 스케줄링하는 DCI format은 DCI format 1_0, DCI format 1_1, 및/또는 DCI format 1_2이다. 그리고, HARQ-ACK 비트들이 다중화(또는 피기백)되는 PUSCH를 스케줄링하는 DCI format은 DCI format 0_0, DCI format 0_1, 및/또는 format 0_2 등이 있다.
DCI format 0_2에 포함된 UL DAI 필드의 길이는 0, 1, 또는 2bits으로 설정될 수 있다. 그리고, DCI format 1_2에 포함된 counter DAI 필드의 길이는 0, 1, 또는 2 bits으로 설정될 수 있다.
또한, DCI format 0_0와 DCI format 0_1에는 2-bit UL DAI field가 포함될 수 있으며, DCI format 1_0와 DCI format 1_1에는 2-bit counter-DAI field가 포함될 수 있다.
이때, UL DAI 필드의 길이가 DCI format 1_2의 counter-DAI 필드의 길이와 동일하지 않을 경우 UL DAI 필드의 값을 counter-DAI 필드에 기초하여 결정할 필요가 있다. 이하, 실시 예에서는 DAI 필드의 길이는 적어도 0은 아니라고 가정한다. 즉, DCI format은 적어도 길이가 1 비트 이상인 DAI 필드를 포함할 수 있다.
제 1 실시 예로, UL DAI 필드의 길이가 DCI format 1_2의 counter-DAI 필드의 길이보다 큰 경우(예를 들어, UL DAI 필드의 길이가 2 bits, counter-DAI 필드의 길이가 1bit인 경우), 단말은 UL DAI 필드의 비트들 중 일부 비트 만을 UL DAI 필드의 유효한 비트라고 판단할 수 있다. 여기서, 일부 비트들의 비트 수는 counter-DAI 필드의 비트 수와 동일한 수를 가지며, UL DAI 필드의 MSB 또는 LSB에 가장 가까운 비트들일 수 있다.
단말은 UL DAI 필드의 비트들 중에서 유효한 비트라고 결정된 비트들을 이용하여 UL DAI 값을 계산할 수 있다. 만약, UL DAI 필드의 유효한 비트가 1bit일 때, 1 bit가 '0'이면 UL DAI 값은 1이고, 1이면 UL DAI 값은 2이다.
만약, UL DAI 필드의 유효한 비트가 2bits일 때, 2 bits가 00이면 UL DAI 값은 1이고, 01이면 UL DAI 값은 2이다. 또한, 2 bits가 10이면 UL DAI 값은 3이고, 11이면 UL DAI 값은 4이다.
단말은 유효하다고 판정한 UL DAI 필드의 비트들을 이용하여 획득한 UL DAI 값과 counter-DAI 필드로 부터 획득한 counter-DAI 값을 이용하여 수신하지 못한 PDSCH들에 대한 HARQ-ACK 비트들의 수를 결정할 수 있다.
예를 들어, UL DAI 값을 X라고 하고 counter-DAI 값을 Y라고 하자. X=Y이면 수신하지 못한 PDSCH가 없다고 결정될 수 있다. 하지만, Y<X이면, X-Y개의 PDSCH들을 수신하지 못하였다고 판정될 수 있으며, X<Y이면, T-(Y-X)개의 PDSCH들을 수신하지 못하였다고 판정될 수 있다. 여기서 T = 2 N이고 N은 counter-DAI field의 bits 수이다.
제 2 실시 예로, UL DAI 필드의 길이가 DCI format 1_2의 counter-DAI 필드의 길이보다 큰 경우(예를 들어 UL DAI 필드의 길이가 2bits, counter-DAI 필드의 길이가 1bit), 단말은 UL DAI의 값을 UL DAI 필드의 길이에 따라 먼저 결정하고, 그 후 결정된 UL DAI 값을 counter-DAI 필드에 따라 수정하여 최종 UL DAI 값을 결정할 수 있다.
UL DAI의 값을 UL DAI 필드의 길이에 따라 먼저 정하는 과정은 다음과 같다. 만약, UL DAI field의 길이가 1 bit인 경우, 비트 값이 '0'이면, UL DAI 값은 1이고, 비트 값이 '1'이면 UL DAI 값은 2이다.
만약, UL DAI 필드의 길이가 2bits인 경우, 비트 값이 '00'이면 UL DAI 값은 1이고, 비트 값이 '01'이면 UL DAI 값은 2이다. 또한, 비트 값이 '10'이면 UL DAI 값은 3이고, 비트 값이 '11'이면 UL DAI 값은 4이다.
UL DAI 필드에 따라 UL DAI 값이 결정되면, 단말은 결정된 UL DAI 값을 counter-DAI 필드에 맞게 수정하여 최종 UL DAI 값을 아래와 같이 결정할 수 있다.
N을 counter-DAI field의 bits 수, T = 2 N, 상기 결정된 UL DAI의 값이 Z인 경우, 최종 UL DAI의 값(X)은 아래 수학식 4를 이용하여 계산될 수 있다.
Figure pat00021
단말은 최종 UL DAI의 값(X)과 counter-DAI 필드로 부터 획득한 counter-DAI 값을 이용하여 수신하지 못한 PDSCH들에 대한 HARQ-ACK 비트들의 수를 결정할 수 있다. 예를 들어, counter-DAI 값을 Y라고 하는 경우, X=Y이면 수신하지 못한 PDSCH가 없다고 결정될 수 있다. 하지만, Y<X이면, X-Y개의 PDSCH들을 수신하지 못하였다고 결정될 수 있으며, X<Y이면, T-(Y-X)개의 PDSCH들을 수신하지 못하였다고 결정될 수 있다. 여기서, T = 2 N이고 N은 counter-DAI field의 bits 수이다.
제 3 실시예로, UL DAI 필드의 길이가 DCI format 1_2의 counter-DAI 필드의 길이보다 큰 경우(예를 들어 UL DAI 필드의 길이가 2bits, counter-DAI 필드의 길이가 1bit), 단말은 UL DAI의 값의 범위가 counter-DAI가 지시할 수 있는 값의 범위와 동일하다고 가정(또는 인식)할 수 있다. 예를 들어, counter-DAI가 지시할 수 있는 값이 1, 2, 3, 4이면 UL DAI의 값은 1, 2, 3, 4 중 하나의 값이라고 인식될 수 있다.
구체적으로, 단말은 UL DAI 필드의 길이에 따라 UL DAI의 값을 결정할 수 있다. 만약 UL DAI 필드의 길이가 1 bit이고, 비트 값이 '0'이면 UL DAI 값은 1이고, 1이면 UL DAI 값은 2이다. 만약, UL DAI field가 2bits인 경우, 비트 값이 '00'이면 UL DAI 값은 1이고, 01이면 UL DAI 값은 2이다. 또한, 2bits의 비트 값이 '10'이면 UL DAI 값은 3이고, '11'이면 UL DAI 값은 4이다.
UL DAI의 값은 항상 counter-DAI가 지시할 수 있는 값의 범위내에 있어야한다. 예를 들어 UL DAI 필드의 길이가 2bits이면 UL DAI의 값의 범위는 1, 2, 3, 4이다. 만약, counter-DAI가 가질 수 있는 값의 범위가 1, 2이면, UL DAI field의 길이는 2bits이지만 가질 수 있는 UL DAI의 값은 1, 2이다.
즉, 단말은 counter-DAI가 가질 수 있는 값의 범위를 벗어난 값을 지시하는 UL DAI 값을 지시받을 것을 기대하지 않는다. UL DAI의 값이 3 또는 4를 지시하는 10 또는 11은 지시받을 것을 기대하지 않는다. 즉, 이 값을 지시받으면 단말은 error case라고 판정할 수 있다.
위에서 설명한 바와 같이 DCI format 0_2는 UL DAI 필드의 길이가 0, 1, 또는 2bit으로 설정될 수 있다. 이러한 UL DAI 필드의 길이가 2-bit보다 작을 경우, UL DAI는 2-bit total-DAI값을 결정하는 방법과 동일한 방법으로 2-bit UL DAI값이 결정될 수 있다.
즉, 마지막으로 수신한 2-bit counter-DAI값을 이용하여 UL DAI의 값이 결정될 수 있다. 아래 표 10은 2-bit UL-DAI 값의 일 예를 나타내는 표이다.
Figure pat00022
표 10에서 V temp3은 수신한 PDCCH 중 마지막 PDCCH의 2-bit counter-DAI 값이다. 예를 들어, 이전 V temp3의 값이 2이고 수신된 DCI format 0_2의 UL DAI의 비트 값이 '0'이면 UL-DAI는 1 또는 3의 값을 가질 수 있다.
UL-DAI 값이 3이라고 판단되면 마지막으로 수신한 PDCCH (counter-DAI 값은 2)이후 하나의 PDCCH(counter-DAI값이 3)가 전송되었지만 수신에 실패한 경우이며, UL-DAI 값이 1이라고 판단되면 마지막으로 수신한 PDCCH (counter-DAI 값은 2)이후 세개의 PDCCH들(counter-DAI값이 3, 4, 1)가 전송되었지만 수신에 실패한 경우이다. 앞에서 설명한 바와 같이 가장 적은 수의 PDCCH가 전송되었지만 수신에 실패한 것으로 가정되는 경우, 2-bit UL-DAI값은 3이라고 결정될 수 있다.
도 17은 본 발명의 일 실시 예에 따른 모니터링 기회(monitoring occasion)에서 검출된 각 하향링크 제어 정보의 하향링크 할당 지시자(downlink assignment indicator)의 일 예를 나타낸다.
본 발명의 또 다른 실시 예로, 단말이 DCI format 0_0, 0_1, 또는 0_2의 UL DAI 필드의 비트 크기가 DCI format 1_0, 1_1, 또는 DCI format 1_2의 counter-DAI 필드의 비트 크기와 다를 경우 단말은 아래와 같은 동작을 수행할 수 있다.
DCI format 1_0, 1_1, 또는 1_2의 counter-DAI 필드의 비트 크기가 N C-DAI bits인 경우, counter DAI 값은 1, 2, ..., 2^N C-DAI를 나타낼 수 있다. 여기서 가장 큰 값 C D가 2^N C-DAI인 경우, 즉, counter-DAI 필드의 비트 크기 N C-DAI가 2bits인 경우, counter-DAI 필드의 비트 값이 '00'이면 1, '01'이면 2, '10'이면 3, '11'이면 4일 수 있다. 이때, C D의 값을 4일 수 있다.
또는, N C-DAI가 1bits인 경우, counter-DAI 필드의 값이 0이면 1, 1이면 2이고, C D의 값은 2이다.
만약, 단말이 모니터링 기회 m, 서빙 셀 c에서 PDSCH를 스케줄링하는 DCI format을 수신하고, 수신된 DCI format의 counter-DAI 값이 V C-DAI,c,m이면, 단말은 DCI format이 수신된 현재 모니터링 기회 m의 현재 서빙 셀 c까지 PDSCH를 스케줄링하는 DCI format을 C D*j +V C-DAI,c,m 개 수신하였다고 결정할 수 있다. 여기서 j는 음이 아닌 정수이다.
다시 말해서, DCI format이 수신된 현재 모니터링 기회 m의 현재 서빙 셀 c까지 PDSCH를 스케줄링하는 DCI format의 수를 X라고 하면, 그 DCI format의 counter-DAI 값은 V C-DAI,c,m= (X-1 mod C D)+1이다.
DCI format 0_0, 0_1, 또는 0_2의 UL DAI 필드의 비트 크기가 N UL-DAI bits인 경우, UL DAI 값은 1, 2, ..., 2^N UL-DAI로 나타낼 수 있다. 여기서, 가장 큰 값 U D가 2^N UL-DAI인 경우, 즉, UL DAI 필드의 비트 크기 N UL-DAI가 2bits인 경우, UL DAI 필드의 비트 값이 '00'이면 1, '01'이면 2, '10'이면 3, '11'이면 4이다. 그리고 U D의 값은 4이다.
*만약 단말이 모니터링 기회 m 에서 PUSCH를 스케줄링하는 DCI format을 수신하고, 수신된 DCI format의 UL-DAI 값이 V UL-DAI,m이면, 단말은 상기 DCI format이 수신된 현재 모니터링 기회 m 까지 PDSCH를 스케줄링하는 DCI format을 U D*i +V UL-DAI,m 개 수신하였다고 판정할 수 있다. 여기서 i는 음이 아닌 정수이다.
다시 말해서, DCI format이 수신된 현재 모니터링 기회 m까지 PDSCH를 스케줄링하는 DCI format의 수를 X라고 하면, 그 DCI format의 UL-DAI 값은 V UL-DAI,m= (X-1 mod U D)+1이다.
예를 들면, U D의 값이 4이고, C D의 값이 2인 경우, Counter-DAI 값은 1 또는 2가 될 수 있고, UL-DAI 값은 1, 2, 3, 또는 4가 될 수 있다. 도 17의 (a)는 모니터링 기회(Monitoring Occasion: MO) #0~#6에서 수신한 DCI format의 counter-DAI 값의 일 예를 나타낸다.
Counter-DAI 값의 정의에 따라서, MO#0에서 수신한 DCI format의 counter-DAI 값은 1이고, MO#1에서 수신한 DCI format의 counter-DAI 값은 2이고, MO#2에서 수신한 DCI format의 counter-DAI 값은 1이고, MO#3에서 수신한 DCI format의 counter-DAI 값은 2이고, MO#4에서 수신한 DCI format의 counter-DAI 값은 1이고, MO#5에서 수신한 DCI format의 counter-DAI 값은 2이고, MO#6에서 수신한 DCI format의 counter-DAI 값은 1이다. 그리고 단말은 PUSCH를 스케줄링하는 DCI format을 수신한다. 수시된 DCI format의 UL DAI 값은 3이다. 이는 앞서 PDSCH를 스케줄링하는 DCI format을 7개 수신하였기 때문이다.
본 발명에서는 counter DAI의 bit size와 UL DAI의 bit size가 서로 다를 때, 단말이 HARQ-ACK 코드북을 생성하는 방법을 제안한다. 도 17의 (b)에서 단말이 MO#4와 MO#5의 DCI format을 수신하지 못하였다고 가정하자. 단말은 MO#3에서 counter-DAI의 값이 2인 DCI format을 수신하였고, MO#6에서 counter-DAI의 값이 1인 DCI format을 수신하였으므로, 단말은 MO#4와 MO#5의 DCI format의 수신 실패를 알 수 없다. 따라서 단말은 MO#0, MO#1, MO#2, MO#3, MO#6에서 수신한 DCI formats을 위한 HARQ-ACK bits만을 생성하여 HARQ-ACK 코드북에 포함한다.
만약, 단말이 PUSCH를 스케줄링하는 DCI format에서 UL-DAI의 값으로 3을 수신하면, 단말은 상기 수신에 성공한 5개의 DCI formats 이외에 2개의 DCI formats이 더 있음을 인식할 수 있다. 따라서, 단말은 총 7개의 DCI formats의 HARQ-ACK bits를 생성하여 HARQ-ACK 코드북에 포함시킬 수 있다.
도 19은 본 발명의 일 실시 예에 따른 의사 코드(pseudo code)에 기초하여 서로 다른 포맷을 갖는 하향링크 제어 정보에 기초한 HARQ-ACK을 전송하기 위한 방법의 일 예를 나타낸다.
도 19를 참조하면, 의사 코드를 이용하여 UL-DAI 값과 counter-DAI값을 이용하여 HARQ-ACK 코드북을 생성하여 기지국에게 전송할 수 있다. 도 19는 2-bit UL-DAI와 1-bit counter-DAI를 다중화하는 경우의 일 예를 나타낸다.
구체적으로, 본 발명의 일 실시예로 다음과 같이 UL-DAI 값과 counter-DAI 값이 이용될 수 있다. 먼저, 도 19의 (a)에 도시된 바와 같이 단말이 가장 마지막 MO에서 수신한 counter-DAI의 값을 V temp라고 하자. 앞서 말했듯이 이 counter-DAI의 값은 1, 2, ..., C D 중 하나의 값을 가질 수 있다. 단말이 PUSCH를 스케줄링하는 DCI format에서 수신한 UL DAI의 값을 V temp2라고 하자. 단말은 다음과 같은 과정으로 HARQ-ACK codebook을 생성한다.
먼저, 단말은 V temp로 PDSCH를 스케줄링한 DCI format의 수 W temp를 결정할 수 있다. W temp 아래 수학식 5에 의해서 결정될 수 있다.
Figure pat00023
수학식 5에서 초기 j의 값은 0으로 설정되며, 현재 MO에서 PDSCH를 스케줄링하는 DCI format의 Counter-DAI값이 이전 MO에서 PDSCH를 스케줄링하는 DCI format의 Counter-DAI값보다 작은 경우, 1씩 증가될 수 있다. 즉, counter-DAI 값이 1,2,…, C D인 DCI format들이 하나의 그룹으로 그룹핑되고, j는 상기 그룹이 몇 개 수신되었는지를 나타낸다. 도 17의 (b)에서 j=2이다.
그 다음, 단말은 PDSCH를 스케줄링한 DCI format의 수(W temp)를 도 19의 (b)에 도시된 바와 같이 UL DAI 필드의 비트 크기인 N UL-DAI에 대응되는 counter-DAI 값인 V' temp으로 변환한다. 이때, V' temp는 아래 수학식 6에 의해서 결정될 수 있다.
Figure pat00024
수학식 6에서 V' temp는 UL DAI와 같이 1,2,...,U D 중 하나의 값을 가진다. 단말은 V' temp와 V temp2를 비교하여 j값을 결정할 수 있다. 만약 V temp2<V' temp이면 j의 값은 아래 수학식 7을 통해서 결정될 수 있다.
Figure pat00025
그렇지 않으면 j는 그대로 유지될 수 있다. j값을 이용하여 단말은 HARQ-ACK 코드북의 크기 O ACK를 결정할 수 있다. 만약 단말이 한 PDSCH 당 1 TB만을 수신하도록 설정되어 있을 경우, O ACK는 아래 수학식 8을 통해서 계산될 수 있다.
Figure pat00026
만약, 단말이 한 PDSCH 당 2 TB를 수신할 수 있도록 설정되어 있을 경우, O ACK는 아래 수학식 9를 통해서 계산될 수 있다.
Figure pat00027
이를 의사 코드로 표현하면 아래 표 11과 같다.
Figure pat00028
Figure pat00029
Figure pat00030
도 18은 본 발명의 일 실시 예에 따른 모니터링 기회(monitoring occasion)에서 검출된 각 하향링크 제어 정보의 하향링크 할당 지시자(downlink assignment indicator)의 또 다른 일 예를 나타낸다.
본 발명의 또 다른 실시 예로, 단말이 DCI format 1_0, 1_1, 또는 1_2의 total DAI 필드의 비트 크기가 DCI format 1_0, 1_1, 또는 DCI format 1_2의 counter-DAI 필드의 비트 크기와 다를 경우 단말은 아래와 같은 동작을 통해서 HARQ-ACK codebook을 생성할 수 있다.
DCI format 1_0, 1_1, 또는 1_2의 counter-DAI 필드의 비트 크기가 N C-DAI bits인 경우, counter DAI 값은 1, 2, ..., 2^N C-DAI를 나타낼 수 있다. 여기서 가장 큰 값 C D가 2^N C-DAI인 경우, 즉, counter-DAI 필드의 비트 크기 N C-DAI가 2bits인 경우, counter-DAI 필드의 비트 값이 '00'이면 1, '01'이면 2, '10'이면 3, '11'이면 4일 수 있다. 이때, C D의 값을 4일 수 있다.
또는, N C-DAI가 1bits인 경우, counter-DAI 필드의 값이 0이면 1, 1이면 2이고, C D의 값은 2이다.
*만약, 단말이 모니터링 기회 m, 서빙 셀 c에서 PDSCH를 스케줄링하는 DCI format을 수신하고, 수신된 DCI format의 counter-DAI 값이 V C-DAI,c,m이면, 단말은 DCI format이 수신된 현재 모니터링 기회 m의 현재 서빙 셀 c까지 PDSCH를 스케줄링하는 DCI format을 C D*j +V C-DAI,c,m 개 수신하였다고 결정할 수 있다. 여기서 j는 음이 아닌 정수이다.
다시 말해서, DCI format이 수신된 현재 모니터링 기회 m의 현재 serving cell c까지 PDSCH를 스케줄링하는 DCI format의 수를 X라고 하면, 그 DCI format의 counter-DAI 값 V C-DAI,c,m= (X-1 mod C D)+1이다.
DCI format 1_0, 1_1, 또는 1_2의 total DAI 필드의 bit size가 N T-DAI bits인 경우, total DAI 값은 1, 2, ..., 2^N T-DAI를 나타낼 수 있다. 여기서 가장 큰 값 T D가 2^N T-DAI인 경우, 즉, total DAI 필드의 비트 크기 N T-DAI가 2bits인 경우, total DAI 필드의 값이 00이면 1, 01이면 2, 10이면 3, 11이면 4이다. 그리고, T D의 값은 4이다.
만약, 단말이 모니터링 기회 m 에서 PDSCH를 스케줄링하는 DCI format을 수신하고, 그 DCI format의 total DAI 값이 V T-DAI,m이면, 단말은 상기 DCI format이 수신된 현재 모니터링 기회 m 까지 PDSCH를 스케줄링하는 DCI format을 T D*i +V T-DAI,m 개 수신하였다고 결정할 수 있다. 여기서 i는 음이 아닌 정수이다.
다시 말해서, DCI format이 수신된 현재 모니터링 기회 m까지 PDSCH를 스케줄링하는 DCI format의 수를 X라고 하면, 그 DCI format의 total DAI 값 V T-DAI,c,m는 (X-1 mod T D)+1이다.
T D의 값이 4이고, C D의 값이 2인 경우를 예로 들어 살펴본다. 단말의 Counter-DAI 값으로 1 또는 2의 값이 설정될 수 있고, total-DAI는 1, 2, 3, 또는 4의 값을 가질 수 있다.
도 18의 (a)는 MO #0~#6에서 수신한 DCI format의 (counter-DAI, total-DAI) 값을 나타낸다. Counter-DAI 값과 total DAI값의 정의에 따라서, MO#0에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (1,1)이고, MO#1에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (2,2)이고, MO#2에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (1,3)이고, MO#3에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (2,4)이고, MO#4에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (1,1)이고, MO#5에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (2,2)이고, MO#6에서 수신한 DCI format의 (counter-DAI, total-DAI)는 (1,3)이다.
본 발명의 또 다른 일 예로, counter DAI의 bit size와 total DAI의 bit size가 서로 다를 때, 단말이 HARQ-ACK codebook을 생성하는 방법을 제안한다. 도 18의 (b)에 도시된 바와 같이 단말은 MO#4와 MO#5의 DCI format을 수신하지 못할 수 있다. 이 경우, 단말은 MO#3에서 counter-DAI의 값이 2인 DCI format을 수신하였고, MO#6에서 counter-DAI의 값이 1인 DCI format을 수신하였으므로, MO#4와 MO#5의 DCI format의 수신 실패를 인식할 수 없다.
따라서 단말은 MO#0, MO#1, MO#2, MO#3, MO#6에서 수신한 DCI format들을 위한 HARQ-ACK 비트들만을 생성하여 HARQ-ACK 코드북에 포함시킨다.
만약, 단말이 PDSCH를 스케줄링하는 DCI format에서 total-DAI의 값으로 3을 수신하면, 단말은 상기 수신에 성공한 5개의 DCI formats 이외에 2개의 DCI formats이 더 있음을 판정할 수 있다. 따라서, 단말은 총 7개의 DCI formats의 HARQ-ACK bits를 생성하여 HARQ-ACK 코드북에 포함할 수 있다.
본 발명의 일 실시예로 다음과 같이 total-DAI 값과 counter-DAI 값이 사용될 수 있다. 먼저, 단말이 가장 마지막 MO에서 수신한 counter-DAI의 값은 V temp가 될 수 있다. 앞에서 설명한 바와 같이 counter-DAI의 값은 1, 2, ..., CD 중 하나의 값을 가질 수 있다. 단말이 PDSCH를 스케줄링하는 DCI format에서 수신한 total DAI의 값이 V temp2인 경우, 단말은 다음과 같은 과정을 통해서 HARQ-ACK 코드북을 생성할 수 있다.
먼저, 단말은 V temp로 PDSCH를 스케줄링한 DCI format의 수인 W temp를 아래 수학식 10을 통해서 결정할 수 있다.
Figure pat00031
수학식 10에서 j의 초기 값은 0으로 설정될 수 있으며, 현재 MO에서 PDSCH를 스케줄링하는 DCI format의 Counter-DAI값이 이전 MO에서 PDSCH를 스케줄링하는 DCI format의 Counter-DAI값보다 작은 경우, 1씩 증가될 수 있다.
즉, counter-DAI 값이 1,2,…, C D인 DCI format을 하나의 그룹으로 그룹핑하고, j는 그룹핑된 그룹이 몇 개 수신되었는지를 나타낸다. 도 18의 (a)에서, j=2이다.
그 다음, 단말은 PDSCH를 스케줄링한 DCI format의 수 W temp를 total-DAI field의 비트 크기인 N T-DAI에 대응되는 counter-DAI 값인 V' temp으로 변환한다. 이는 아래 수학식 11에 의해서 수행될 수 있다.
Figure pat00032
수학식 11에서 V' temp는 total-DAI와 같이 1,2,...,T D 중 하나의 값을 가진다. 단말은 상기 V' temp와 V temp2와 비교하여 j값을 결정할 수 있다. 만약 V temp2<V' temp인 경우, j 값은 아래 수학식 12을 통해서 계산될 수 있다.
Figure pat00033
그렇지 않으면 j는 그대로 유지될 수 있다. j값을 이용하여 단말은 HARQ-ACK 코드북의 크기 O ACK를 결정할 수 있다. 만약 단말이 한 PDSCH 당 1 TB만을 수신하도록 설정되어 있을 경우, O ACK는 아래 수학식 13을 통해서 계산될 수 있다.
Figure pat00034
만약, 단말이 한 PDSCH 당 2 TB를 수신할 수 있도록 설정되어 있을 경우, O ACK는 아래 수학식 14를 통해서 계산될 수 있다.
Figure pat00035
본 발명의 또 다른 실시 예로, 단말이 DCI format 1_0, 1_1, 또는 1_2의 counter DAI 필드의 비트 크기가 서로 다를 때 단말은 아래와 같은 동작을 수행할 수 있다.
모니터링 기회 m, 서빙 셀 c에서 수신한 DCI format 1_0, 1_1, 또는 1_2의 counter-DAI 필드의 비트 크기가 N C-DAI,c,m bits일 수 있다. 이때, counter DAI 값은 1, 2, ..., 2^N C-DAI,c,m으로 나타낼 수 있다. 여기서 가장 큰 값 C D,c,m는 2^N C-DAI,c,m일 수 있다. 즉, counter-DAI 필드의 비트 크기 N C-DAI,c,m가 2bits인 경우, counter-DAI 필드의 비트 값이 '00'이면 1, '01'이면 2, '10'이면 3, '11'이면 4이다. 그리고 C D의 값은 4이다. N C-DAI,c,m가 1bits인 경우, counter-DAI 필드의 비트 값이 0이면 1, 1이면 2이다. 그리고 C D,c,m의 값은 2이다.
만약, 단말이 모니터링 기회 m, 서빙 셀 c에서 PDSCH를 스케줄링하는 DCI format을 수신하고, 수신된 DCI format의 counter-DAI 값이 V C-DAI,c,m이면, 단말은 상기 DCI format이 수신된 현재 모니터링 기회 m의 현재 서빙 셀 c까지 PDSCH를 스케줄링하는 DCI format을 C D,c,m*j +V C-DAI,c,m 개 수신하였다고 결정할 수 있다. 여기서 j는 음이 아닌 정수이다.
다시 말해서, DCI format이 수신된 현재 모니터링 기회 m의 현재 serving cell c까지 PDSCH를 스케줄링하는 DCI format의 수를 X라고 하면, 그 DCI format의 counter-DAI 값 V C-DAI,c,m는 (X-1 mod C D,c,m)+1이다.
본 발명에서는 counter DAI의 비트 크기가 서로 다를 때, 단말이 HARQ-ACK codebook을 생성하는 방법을 제안한다. 본 발명의 일 실시예로 다음과 같이 counter-DAI 값을 사용한다.
N C-DAI,min가 DCI format의 counter DAI 필드의 비트 크기 중 최소 비트 크기라고 하고, C D,min의 값은 2^(N C-DAI,min)일 수 있다. 예를 들어, 한 DCI format의 counter DAI 필드의 비트 크기가 2 bits이고, 다른 DCI format의 counter DAI field의 비트 크기가 1 bit이면, N C-DAI,min의 값은 1 이고, C D,min의 값은 2이다.
모니터링 기회 m, 서빙 셀 c에서 수신한 counter-DAI의 값이 V C-DAI,c,m인 경우, 앞서 말했듯이 counter-DAI의 값은 1, 2, ..., C D,c,m 중 하나의 값을 가질 수 있다. 먼저, 단말은 V C-DAI,c,m으로 PDSCH를 스케줄링한 DCI format의 수 S c,m를 아래 수학식 15에 기초하여 결정할 수 있다.
Figure pat00036
수학식 15에서 floor(j*C D,min/C D,c,m)*C D,c,m 부분은 PDSCH를 스케줄링한 DCI format의 수(S c,m)가 (S c,m-1 mod C D,c,m)+1 = V C-DAI,c,m를 만족시키기 위한 부분이다.
즉, 수학식 15에서 의 값이 의 배수가 되도록 j의 값은 scaling 및/또는 flooring을 통해서 조절될 수 있다.
단말은 현재 모니터링 기회 m, 서빙 셀 c에서 수신한 counter-DAI의 값을 기반으로 획득한 DCI format의 수 S c,m과 직전에 구한 DCI format의 수 W temp를 비교한다. 만약, S c,m≤W temp을 만족하면, S c,m>W temp가 될때까지 j 값은 증가될 수 있다. 이때, j의 값은 1씩 증가될 수 있다. S c,m>W temp이면 j는 그대로 유지할 수 있다.
j는 C D,min 개의 DCI format이 몇 개 수신되었는지 나타내는 파라미터이다.
이를 의사 코드 (pseudo-code)로 나타내면 아래 표 12와 같다.
Figure pat00037
Figure pat00038
Figure pat00039
표 12에서 HARQ-ACK codebook이 PUSCH로 다중화될 경우, T D=U D이고, while문 이후 V temp2는 UL DAI의 값으로 설정될 수 있다
DCI format 1_2는 counter-DAI를 포함하지 않을 수 있다.(이는 0bit으로 설정된 것을 포함한다) 이 경우 단말은 dynamic HARQ-ACK codebook을 결정하기 위한 방법을 모호할 수 있다. 즉, dynamic HARQ-ACK codebook(type-2 HARQ-ACK codebook)를 설계함에 있어서, 기지국은 단말의 PDCCH의 수신 성공 확률을 높이기 위해서 DCI의 필드 중 일부 필드를 생략하도록 구성할 수 있다. 즉, 기지국은 DCI의 필드 중 일부를 생략하거나 필드의 크기를 0 비트로 설정할 수 있다.
예를 들면, 기지국은 단말에게 전송할 DCI의 필드들 중에서 Counter-DAI 필드를 생략하거나, 필드의 크기(size)를 0 비트로 설정할 수 있다.
앞에서 설명한 바와 같이 dynamic HARQ-ACK codebook에서 counter-DAI field는 HARQ-ACK codebook 내에서 HARQ-ACK bit의 위치를 결정하기 위해서 사용될 뿐만 아니라 HARQ-ACK codebook의 크기를 결정하는데 사용될 수 있다.
단말은 복수 개의 PDSCH에 대한 ACK/NACK(또는 DTX)를 기지국에게 알리기 위한 HARQ-ACK 비트들을 HARQ-ACK 코드북으로 전송하기 위해서는 DCI의 counter-DAI field 값이 오름차순 순으로 정렬되어야 하지만, counter-DAI field가 생략되는 경우, 명시적인 값을 통해서는 counter-DAI 필드의 값들을 오름차순으로 정렬할 수 없기 때문에 HARQ-ACK 코드북 내에서 HARQ-ACK bits의 순서를 결정하기 위한 방법이 필요하다.
따라서, DCI의 일부 필드가 생략된 경우에도, 일정한 기준에 따라 일정한 기준에 따라 HARQ-ACK 코드북을 생성하기 위한 방법에 대해 살펴보도록 한다.
도 20은 본 발명의 일 실시 예에 따른 PDCCH의 수신 순서에 따라 PDSCH에 대한 HARQ-ACK을 전송하기 위한 방법의 일 예를 나타낸다.
도 20을 참조하면, DAI의 필드가 일부 생략되거나 크기가 0비트로 설정된 경우, 단말은 Counter-DAI의 값이 아닌 PDSCH를 스케줄하기 위한 PDCCH가 수신된 순서에 따라 HARQ-ACK 코드북을 생성할 수 있다.
본 발명의 제 1 실시 예로, 단말은 PDSCH를 스케줄링하는 PDCCH가 수신된 시간 정보에 기초하여 HARQ-ACK 코드북내에서 PDSCH에 대한 HARQ-ACK 비트들의 순서를 결정할 수 있다. 즉, 단말은 PDSCH를 스케줄링하기 위해 전송된 PDCCH에 Counter-DAI의 값과는 상관없이 PDCCH가 수신된 순서에 따라 HARQ-ACK 코드북에 포함되는 HARQ-ACK 비트들의 순서를 결정할 수 있다.
예를 들면, 도 20의 (a)에 도시된 바와 같이 제 1 PDSCH를 스케줄링하는 PDCCH가 포함된 CORESET 또는 탐색 공간의 시작 심볼이 제 2 PDSCH를 스케줄링하는 PDCCH가 포함된 CORESET 또는 탐색 공간의 시작 심볼보다 앞선 위치에 있는 경우, 도 20의 (b)에 도시된 바와 같이 HARQ-ACK 코드북에서 제1 PDSCH의 HARQ-ACK 비트인 B(1)은 제2 PDSCH의 HARQ-ACK bit인 B(0)보다 앞선 위치에 배치될 수 있다. 만약 CORESET 또는 탐색 공간의 시작 심볼이 같을 경우, CORESET 또는 탐색 공간의 마지막 심볼이 앞선 PDCCH가 스케줄링하는 PDSCH의 HARQ-ACK bit가 앞선 위치에 배치될 수 있다.
도 21은 본 발명의 일 실시 예에 따른 PDSCH의 시간 정보에 따라 PDSCH에 대한 HARQ-ACK을 전송하기 위한 방법의 일 예를 나타낸다.
도 21을 참조하면, DAI의 필드가 일부 생략되거나 크기가 0비트로 설정된 경우, 단말은 Counter-DAI의 값이 아닌 PDSCH를 스케줄하기 위한 PDCCH에 포함된 PDSCH의 시간 정보에 따라 HARQ-ACK codebook을 생성할 수 있다.
본 발명의 제 2 실시 예로, 단말은 PDSCH의 시간 정보에 따라 HARQ-ACK codebook을 구성하는 PDSCH의 HARQ-ACK bits의 순서를 정할 수 있다. 구체적으로, 제 1 PDSCH의 시작 심볼이 제 2 PDSCH의 시작 심볼보다 앞의 심볼에 위치하는 경우, HARQ-ACK codebook에서 제 1 PDSCH에 대한 HARQ-ACK bit의 위치는 제 2 PDSCH에 대한 HARQ-ACK bit보다 앞에 위치할 수 있다.
예를 들면, 도 21의 (a)에 도시된 바와 같이 제 1 PDSCH를 스케줄링 하기 위한 PDCCH에 포함된 시간 정보 및 제 2 PDSCH를 스케줄링하기 위한 PDCCH에 포함된 시간 정보에 기초하여 제 1 PDSCH의 시작 심볼보다 제 2 PDSCH의 시작 심볼이 더 앞에 위치할 수 있다. 이 경우, 도 21의 (b)에 도시된 바와 같이 단말은 PUCCH를 통해 제 1 PDSCH에 대한 HARQ-ACK 및 제 2 PDSCH에 대한 HARQ-ACK을 전송함에 있어서, 제 2 PDSCH에 대한 HARQ-ACK bit인 B(1)이 제 1 PDSCH에 대한 HARQ-ACK bit인 B(0)보다 더 앞선 비트에 위치할 수 있다.
도 22는 본 발명의 일 실시 예에 따른 PDSCH를 스케줄링하는 PDCCH의 HARQ 프로세스 ID(또는 HARQ 프로세스 넘버)에 따라 PDSCH에 대한 HARQ-ACK을 전송하기 위한 방법의 일 예를 나타낸다.
도 22를 참조하면, DAI의 필드가 일부 생략되거나 크기가 0비트로 설정된 경우, 단말은 Counter-DAI의 값이 아닌 PDSCH를 스케줄하기 위한 PDCCH에 포함된 HARQ 프로세스 ID(또는 HARQ 프로세스 넘버)에 따라 HARQ-ACK 코드북을 생성할 수 있다.
본 발명의 제 3 실시 예로, 단말은 PDSCH를 스케줄링하는 PDCCH의 HARQ 프로세스 ID (또는 HARQ 프로세스 넘버)의 값에 따라 HARQ-ACK 코드북에서 HARQ-ACK bit의 순서를 결정할 수 있다.
구체적으로, 제 1 PDSCH를 스케줄링하는 PDCCH에서 제 1 PDSCH의 HARQ 프로세스 ID를 A라고 하고, 제 2 PDSCH를 스케줄링하는 PDCCH에서 제 2 PDSCH의 HARQ 프로세스 ID를 B라고 할 때, HARQ-ACK 코드북에서 A와 B 값 중 작은 값을 가지는 PDSCH의 HARQ-ACK bit가 큰 값을 가지는 PDSCH의 HARQ-ACK bit 보다 앞선 위치에 배치할 수 있다.
즉, HARQ 프로세스 ID의 오름차순에 따라 HARQ-ACK bit의 위치를 판단할 수 있다. 여기서, 단말은 하나의 HARQ-ACK 코드북으로 전송되는 HARQ-ACK들의 HARQ process ID는 서로 다른 값임을 가정할 수 있다. 따라서, 동일한 HARQ 프로세스 ID를 갖는 PDSCH의 HARQ-ACK bit를 갖는 하나의 HARQ-ACK 코드북이 생성되는 것은 기대되지 않는다.
예를 들면, 제 1 PDSCH를 스케줄링하는 PDCCH와 제 2 PDSCH를 스케줄링하는 PDCCH 중 적어도 하나에 포함된 counter-DAI 필드의 비트 수가 서로 다르거나, 생략 또는 크기가 0 bit로 설정된 경우, 단말은 각각의 PDSCH를 스케줄링하는 PDCCH에 포함된 HARQ-ACK 프로세스 ID에 기초하여 HARQ-ACK 코드북을 생성하여 UCI를 통해 기지국에 전송할 수 있다.
이때, 도 22의 (a)에 도시된 바와 같이 제 2 PDSCH를 스케줄링하기 위한 PDCCH의 HARQ-ACK 프로세스 ID 또는 HARQ-ACK 프로세스 넘버의 값이 '0'이고 제 1 PDSCH를 스케줄링하기 위한 PDCCH의 HARQ-ACK 프로세스 ID 또는 HARQ-ACK 프로세스 넘버의 값이 '1'일 수 있다. 이 경우, 도 15의 (b)에 도시된 바와 같이 HARQ-ACK 프로세스 ID 또는 HARQ-ACK 프로세스 넘버 들의 오름차순에 기초하여 더 낮은 HARQ-ACK 프로세스 ID 또는 HARQ-ACK 프로세스 넘버를 갖는 제 2 PDSCH에 대한 HARQ-ACK bit인 B(0)이 제 1 PDSCH에 대한 HARQ-ACK bit인 B(0)보다 더 앞선 비트에 위치할 수 있다.
본 발명의 제 4 실시 예로, 단말은 각각의 PDSCH를 스케줄링하는 PDCCH를 수신한 셀 정보를 이용하여 HARQ-ACK 코드북내에서 PDSCH의 HARQ-ACK bits의 순서가 결정될 수 있다. 셀 정보는 셀의 index(또는 ID)를 의미할 수 있다. 단말은 복수의 셀에서 PDCCH를 모니터링하도록 구성될 수 있다. 이 경우, 단말은 서로 다른 셀에서 서로 다른 PDCCH를 수신할 수 있다. 단말은 HARQ-ACK 코드북에서 서로 다른 셀에서 수신한 PDSCH들의 HARQ-ACK bits의 순서를 PDSCH를 스케줄링하는 PDCCH를수신한 셀의 index의 오름차순에 따라 배치할 수 있다.
본 발명의 제 5 실시 예로, 단말은 PDSCH를 스케줄링하는 PDCCH를 수신한 CORESET(또는 search space)의 정보를 이용하여 PDSCH의 HARQ-ACK bits의 순서를 결정하여 HARQ-ACK 코드북을 생성할 수 있다. 여기서 CORESET(또는 탐색 공간)의 정보는 CORESET(또는 탐색 공간)의 index (또는 ID)가 될 수 있다.
단말은 복수의 CORESET(또는 탐색 공간)에서 PDCCH를 모니터링하도록 구성될 수 있다. 이 경우, 단말은 서로 다른 CORESET(또는 탐색 공간)에서 서로 다른 PDCCH를 수신할 수 있다. 이때, 단말은 서로 다른 CORESET(또는 탐색 공간)에서 수신한 PDSCH들의 HARQ-ACK bits의 순서를 PDSCH를 스케줄링하는 PDCCH를수신한 CORESET(또는 탐색 공간)의 index의 오름차순에 따라 배치하여 HARQ-ACK 코드북을 생성할 수 있다.
본 발명의 제 6 실시 예로, 단말은 PDSCH를 스케줄링하는 PDCCH를 주파수 영역 정보를 이용하여 HARQ-ACK 코드북내에서 상기 PDSCH의 HARQ-ACK bits의 순서를 정할 수 있다. 여기서, 주파수 영역의 정보는 PDCCH가 할당된 PRB 중 lowest PRB index가 될 수 있다. 여기서 index는 common PRB index를 의미하며, 이 index는 Point A로부터 주파수 영역으로 얼마나 떨어져 있는지를 나타낸다. Point A는 단말이 initial access 과정에서 reference frequency를 의미하며, 구체적으로, Point A는 아래와 같다.
- offsetToPointA는 Point A와 가장 낮은 자원 블록의 가장 낮은 서브 캐리어 사이의 주파수 오프셋을 나타낸다. 가장 낮은 자원 블록은 상위 계층 파라미터 subCarrierSpacingCommon에 의해 제공되는 서브 캐리어 간격을 가지며 초기 셀 선택을 위한 단말에 의해서 사용되는 SS/PBCH 블록과 겹친다. offsetToPointA는 FR1에 대해서는 15kHz 부반송파 간격 및 FR2에 대해서는 60kHz 부반송파 간격을 가정하여 리소스 블록 단위로 표시된다.
- Point A의 주파수 위치를 나타내는 absoluteFrequencyPointA는 다른 모든 경우에 대해 Absolute Radio Frequency Channel Number(ARFCN)으로 표현된다.
단말은 복수의 PDCCH를 모니터링하도록 구성될 수 있으며, 서로 다른 주파수 영역에서 서로 다른 PDCCH를 수신할 수 있다. 이 경우, 단말은 HARQ-ACK 코드북에서 서로 다른 주파수 영역에서 수신한 PDSCH들의 HARQ-ACK bits의 순서를 PDSCH를 스케줄링하는 PDCCH의 lowest PRB index의 오름차순에 따라 배치할 수 있다. 이 방식은 제 5 실시 예에서 하나의 CORESET(또는 탐색 공간)에서 복수개의 PDCCH가 단말에 의해서 수신되는 경우, HARQ-ACK 코드북에서 HARQ-ACK bit의 순서를 결정할 수 있다.
상기 제 1~6 실시 예는 서로 조합되어 사용될 수 있으며, 이를 통해 단말은 HARQ-ACK 코드북에서 각각의 PDSCH에 대한 HARQ-ACK bit의 순서를 결정할 수 있다. 예를 들면, 제 1 실시예와 제 3 실시예가 조합될 수 있다. 이 조합으로 HARQ-ACK 코드북에서 HARQ-ACK bits의 순서는 먼저 PDCCH의 시간 영역 정보에 따라 결정되고, 시간 영역 정보로 순서를 정할 수 없을 때, 제 3의 실시예에 따라 HARQ process ID에 따라 순서가 결정될 수 있다. 또는, 제 1 실시예, 제 4 실시예, 제 5실시예, 및 제 6실시예가 조합될 수 있다. 이 조합으로 HARQ-ACK 코드북에서 HARQ-ACK bits의 순서는 먼저 PDCCH의 시간 영역 정보에 따라 결정될 수 있다. 이후, 각각의 실시 예에 따라 시간 영역 정보로 순서를 정할 수 없을 때, 셀의 정보에 따라 순서가 결정되고, 셀의 정보로 순서를 결정할 수 없을 때, CORESET(또는 search space)의 정보에 따라 순서가 결정될 수 있다. 또한, CORESET(또는 search space)의 정보로 순서를 결정할 수 없을 때, PDCCH의 주파수 영역 할당 정보에 따라 순서가 결정될 수 있다.
또한, 본 발명의 또 다른 실시 예로 단말은 복수 개의 PDCCH를 통해서 PDSCH가 각각 스케줄링 되고, 복수 개의 PDCCH에 포함된 counter-DAI 필드의 비트 수가 서로 다른 경우, 비트 수에 따라 HARQ-ACK codebook을 다중화하지 않고, counter-DAI의 비트 수에 따라 각각 개별적으로 생성할 수 있다.
예를 들면, Counter-DAI 필드의 비트 수가 2 bit, 또는 1 bit인 경우, 단말은 2 bit의 비트 수를 갖는 Counter-DAI를 포함하는 PDCCH가 스케줄링하는 PDSCH들에 대한 HARQ-ACK codebook, 및/또는 1 bit의 비트 수를 갖는 Counter-DAI를 포함하는 PDCCH가 스케줄링하는 PDSCH들에 대한 HARQ-ACK codebook을 각각 개별적으로 생성하여, 기지국에게 전송할 수 있다.
즉, 단말은 하나의 HARQ-ACK 코드북은 동일한 counter-DAI 비트 수를 가진 DCI foramt들로 스케줄링된 PDSCH들의 HARQ-ACK 만을 포함할 수 있다.
앞선 실시예 1내지 6을 통하여 단말은 counter-DAI field 없이 HARQ-ACK 코드북에서 HARQ-ACK bit의 위치를 판단할 수 있다. 하지만 단말은 각각읜 PDSCH에 대한 HARQ_ACK 비트들을 포함하는 HARQ-ACK 코드북을 생성함에 있어서, HARQ-ACK 코드북 크기을 결정할 때 문제가 발생할 수 있다.
예를 들어, 단말이 PDCCH 중 하나를 수신하지 못하면, 단말은 그 수신한지 못한 PDCCH로 인하여 HARQ-ACK 코드북의 크기를 다르게 판단할 수 있기 때문에 이를 해결하기 위한 방법이 필요하다.
이 경우, 단말은 항상 다이나믹 HARQ-ACK 코드북의 크기가 X로 나누었을 때 나머지가 Y라고 가정할 수 있다. 바람직하게 X=4이고 Y=1일 수 있다. 즉, 다이나믹 HARQ-ACK 코드북의 크기는 1, 5, 9,… bits 중 하나의 값으로 정해질 수 있다. 단말이 Z개의 PDSCH를 스케줄링하는 PDCCH를 수신하면 단말은 Z보다 같거나 큰 크기 중 가장 작은 값으로 HARQ-ACK 코드북의 크기를 판단할 수 있다. 예를 들어 Z=3이면 HARQ-ACK 코드북의 크기로 5를 판단할 수 있다.
하나의 HARQ-ACK 코드북의 HARQ-ACK에 대응하는 PDCCH의 DCI에 counter-DAI 필드가 포함되거나, 포함되지 않을 수 있다. 이 경우, HARQ-ACK codebook 내에서 단말은 counter-DAI 필드가 포함되어 있는 DCI로 스케줄링된 PDSCH의 HARQ-ACK과 counter-DAI field가 포함되지 않는 DCI로 스케줄링된 PDSCH의 HARQ-ACK의 위치를 결정하여야 한다.
본 발명의 일 실시 예로, 이 경우, 단말은 DCI가 counter-DAI 필드를 포함하는지 여부에 따라 HARQ-ACK 코드북을 각각 개별적으로 생성할 수 있다.
구체적으로, 단말은 counter-DAI 필드가 포함된 DCI에 의해서 스케줄링된 PDSCH들의 HARQ-ACK들만을 모아서 제 1 sub-HARQ-ACK 코드북을 생성한다. 이 때, 제1 sub-HARQ-ACK 코드북내에서 HARQ-ACK의 위치는 counter-DAI 필드의 값을 이용하여 판정한다(즉, counter-DAI의 오름차순에 따라 위치가 결정됨). 이 경우, counter-DAI 필드의 비트수가 서로 다른 경우, 앞선 실시 예 1 내지 6의 방법 및 그 조합이 사용될 수 있다.
그리고, 단말은 counter-DAI 필드가 생략되거나, 0bit 값으로 설정된 DCI가 스케줄링한 PDSCH들의 HARQ-ACK들만을 모아서 제 2 sub-HARQ-ACK 코드북을 생성한다. 이 때, 제 2 sub-HARQ-ACK codebook 내에서 HARQ-ACK의 위치는 상기 실시 예 1 내지 6 및 그 조합으로 결정될 수 있다. 단말은 제 1 sub-HARQ-ACK 코드북과 제 2 sub-HARQ-ACK 코드북을 연속적으로 결합 (즉 제 1 sub-HARQ-ACK 코드북의 마지막 bit 다음에 제 2 sub-HARQ-ACK 코드북의 첫 bit가 오도록)하여 HARQ-ACK 코드북을 생성할 수 있다. 이 방식은 단말이 서로 다른 방식으로 두 개의 sub-HARQ-ACK 코드북을 만들어야 하므로 단말 복잡도가 증가할 수 있다.
본 발명의 또 다른 일 실시예로, 위와 같은 상황에서 단말은 DCI에 포함된 counter-DAI 필드를 무시할 수 있다. 즉, 모든 DCI들을 counter-DAI field가 없는 DCI라고 간주하여 상기 실시예 1~6 및 그 조합으로 HARQ-ACK 코드북 내에서 HARQ-ACK bit의 위치가 결정될 수 있다.
본 발명의 또 다른 실시 예로 세미-스태틱 HARQ-ACK 코드북이 설정된 단말은 하나의 PDSCH에 대한 HARQ-ACK bits를 결정할 수 있다.
구체적으로, 세미-스태틱 HARQ-ACK 코드북을 설정받은 단말은 정해진 수의 HARQ-ACK bits를 포함하는 HARQ-ACK 코드북을 PUCCH로 전송하여야 한다. 이때, 정해진 수는 단말이 실제로 어떤 PDSCH를 스케줄링 받았느냐와 관계없이 결정될 수 있으며, 상위 계층으로 설정된 정보들로부터 유도될 수 있다.
상위 계층으로 설정된 정보는 적어도 셀의 CBG 설정 정보를 포함할 수 있으며, 단말은 각 셀마다 CBG 설정 정보를 설정 받을 수 있다. CGB 설정 정보는 하나의 PDSCH(또는 TB)가 포함할 수 있는 최대 CBG의 수를 설정하기 위해 이용될 수 있으며, N MAX로 표시될 수 있다. 세미-스태틱 HARQ-ACK 코드북에서는 PDSCH들의 HARQ-ACK bits를 포함할 때, 하나의 PDSCH가 몇 bits의 HARQ-ACK에 대응되는지 결정되어야 한다. 일반적으로 CBG 전송이 설정되지 않으면, PDSCH는 1bit HARQ-ACK에 대응될 수 있으며(2 TB 전송이 구성되면 2 bits), CBG 전송이 설정되면, PDSCH는 N MAX bits HARQ-ACK에 대응될 수 있다.
단말에게 세미-스태틱 HARQ-ACK이 설정되었을 경우, 위와 같이 정해진 수의 HARQ-ACK bits가 PUCCH에 포함되어야 한다. CBG기반 전송이 설정되어 있더라도, 특정 상황에서 단말은 PDSCH에대한 1 bit HARQ-ACK 만을 PUCCH에 포함시켜 전송할 수 있다.
*예를 들어서, CBG기반 전송이 설정되어 있을 때, 아래와 같은 경우들 중 적어도 하나를 만족하면서 단말에 하나의 하향링크 셀(또는 캐리어)가 설정되어 있고, PDCCH를 수신하는 모니터링 기회가 하나이면, 단말은 상기 SPS PDSCH 또는 SPS PDSCH release DCI 또는 PDSCH의 HARQ-ACK을 1 bit만 생성할 수 있다.
- 하나의 SPS PDSCH에 대한 HARQ-ACK을 단말이 전송해야하는 경우,
- 하나의 SPS PDSCH release DCI를 수신한 경우,
- DCI format 1_0 또는 DCI format 1_2로 스케줄링된 PDSCH의 HARQ-ACK을 전송하는 경우
즉, CBG 기반 전송이 설정되었더라도 단말은 PDSCH 당 1bit의 HARQ-ACK 만을 생성할 수 있다.
반대로, CBG기반 전송이 설정되어 있을 때, 아래와 같은 조건들 중 적어도 하나를 만족하고, 단말에 둘 이상의 하향링크 셀(또는 캐리어)가 설정되어 있거나, PDCCH를 수신하는 모니터링 기회가 둘 이상이면, 단말은 SPS PDSCH 또는 SPS PDSCH release DCI 또는 PDSCH의 HARQ-ACK (TB-level HARQ-ACK) 1 bit를 N MAX 번 반복하여 N MAX bits을 생성할 수 있다.
- 하나의 SPS PDSCH에 대한 HARQ-ACK을 전송해야하는 경우,
- 하나의 SPS PDSCH release DCI를 수신한 경우,
- DCI format 1_0 또는 DCI format 1_2로 스케줄링된 PDSCH의 HARQ-ACK을 전송하는 경우
즉, CBG 기반 전송에 맞게 단말은 PDSCH 당 N MAX bit의 HARQ-ACK 만들 생성할 수 있다.
위와 같은 동작에서 DCI format 1_2는 고신뢰 저지연을 위하여 각 필드의 크기를 설정할 수 있는 DCI format이다. 이 DCI format 1_2는 CBG 기반 동작을 지원하지 않는다. 즉, DCI format 1_2로 스케줄링된 PDSCH는 항상 TB-level HARQ-ACK 1bit와 대응된다. 이는 DCI format 1_0 와 유사하다. 따라서, DCI format 1_0와 동일하게 취급할 수 있다.
도 23은 본 발병의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 정보에 기초하여 HARQ-ACK을 전송하기 위한 단말의 동작의 일 예를 나타내는 순서도이다.
도 23을 참조하면, 단말은 기지국으로부터 전송된 복수 개의 PDCCH의 DCI에 의해서 스케줄링된 복수 개의 PDSCH에 대한 HARQ-ACK 비트들을 포함하는 HARQ-ACK 코드북을 생성할 수 있다. 이 경우, DCI의 포맷이 서로 다르고, 각각의 DCI에 포함된 DAI 필드의 비트 수가 상이한 경우, 단말은 일정 조건에 따라 DAI 필드의 값을 해석하여 HARQ-ACK 코드북을 생성할 수 있다.
먼저, 단말은 제 1 하향링크 물리 공유 채널(Physical Downlink Shared Channel: PDSCH)의 스케줄링을 위한 제 1 PDCCH를 수신한다(S23010). 이때, 단말은 제 1 PDCCH를 수신하기 전에 PDCCH를 수신하기 위한 정보들을 포함하는 설정 정보를 수신할 수 있다.
제 1 PDCCH는 상기 제 1 PDCCH가 모니터링 되는 시점의 서빙 셀까지 스케줄링된 PDSCH의 개수를 나타내는 제 1 카운터 다운링크 할당 지시자(counter downlink assignment indicator: DAI) 및 PDCCH가 모니터링 되는 시점까지 서빙 셀에서 스케줄링된 모든 PDSCH의 개수를 나타내는 제 1 전체(total) DAI를 포함할 수 있다.
이후, 단말은 제 2 카운터 DAI 및 제 2 전체 DAI를 포함하는 제 2 PDSCH의 스케줄링을 위한 제 2 PDCCH를 수신한다(S23020).
이후, 단말은 제 1 PDCCH에 기초하여 상기 제 1 PDSCH를 수신하고(S23030), 제 2 PDCCH에 기초하여 상기 제 2 PDSCH를 수신한다(S23040).
단말은 제 1 PDSCH 및 제 2 PDSCH를 수신한 뒤, 제 1 PDSCH 및 제 2 PDSCH 각각에 대한 HARQ-ACK 비트들을 생성하고, 생성된 HARQ-ACK 비트들을 이용하여 HARQ-ACK 코드북을 생성한다.
이후, 단말은 HARQ-ACK 코드북을 포함하는 상향링크 제어 정보(Uplink Control Information: UCI)를 상기 기지국으로 전송한다(S23050).
제 1 카운터 DAI의 비트 수와 제 2 카운터 DAI의 비트 수가 다른 경우, 상기 제 2 카운터 DAI의 값은 상기 제 1 카운터 DAI의 비트 수에 기초하여 인식될 수 있다. 즉, 제 1 카운터 DAI의 비트 수와 제 2 카운터 DAI의 비트 수가 다른 경우, 앞에서 설명한 Proposal 1 내지 3의 방법을 통해서 단말은 HARQ-ACK 비트들을 포함하는 HARQ-ACK 코드북을 생성할 수 있다.
예를 들면, 제 1 카운터 DAI의 비트 수가 제 2 카운터 DAI의 비트 수보다 작은 경우, 제 2 카운터 DAI가 나타내는 값은 제 2 카운터 DAI의 비트들 중 제 1 카운터 DAI의 비트 수와 동일한 개수의 적어도 하나의 비트들에 기초하여 결정될 수 있다.
또는, 제 1 카운터 DAI의 비트 수가 제 2 카운터 DAI의 비트 수보다 많은 경우, 제 2 카운터 DAI가 나타내는 값은 제 2 카운터 DAI의 비트 수가 제 1 카운터 DAI의 비트 수와 동일한 개수의 비트 수까지 비트 수를 확장하여 해석될 수 있다.
이때, 제 2 카운터 DAI의 후보 값이 복수 개인 경우, 제 2 카운터 DAI의 값은 복수 개의 후보 값들 중 제 1카운터 DAI가 나타내는 값과 가장 차이가 적은 값으로 해석될 수 있다.
도 24는 본 발병의 일 실시 예에 따른 서로 다른 포맷을 갖는 하향링크 정보에 기초한 HARQ-Ack을 수신하기 위한 기지국의 동작의 일 예를 나타내는 순서도이다.
도 24를 참조하면, 기지국은 서로 다른 포맷을 갖는 복수 개의 PDCCH를 통해서 단말에게 PDSCH를 스케줄링할 수 있다. 이 경우, PDCCH의 서로 다른 포맷의 DCI에 포함된 DAI 필드의 비트 수가 상이한 경우, 기지국은 단말로부터 서로 다른 포맷의 DCI에 의해서 스케줄링된 PDSCH들에 대한 HARQ-ACK 코드북을 전송받을 수 있다.
먼저, 기지국은 제 1 하향링크 물리 공유 채널(Physical Downlink Shared Channel: PDSCH)의 스케줄링을 위한 제 1 PDCCH를 단말에게 전송한다(S24010). 이때, 기지국은 제 1 PDCCH를 전송하기 전에 PDCCH를 수신하기 위한 정보들을 포함하는 설정 정보를 전송할 수 있다.
제 1 PDCCH는 상기 제 1 PDCCH가 모니터링 되는 시점의 서빙 셀까지 스케줄링된 PDSCH의 개수를 나타내는 제 1 카운터 다운링크 할당 지시자(counter downlink assignment indicator: DAI) 및 PDCCH가 모니터링 되는 시점까지 서빙 셀에서 스케줄링된 모든 PDSCH의 개수를 나타내는 제 1 전체(total) DAI를 포함할 수 있다.
이후, 기지국은 제 2 카운터 DAI 및 제 2 전체 DAI를 포함하는 제 2 PDSCH의 스케줄링을 위한 제 2 PDCCH를 전송한다(S24020).
이후, 기지국은 제 1 PDCCH에 기초하여 상기 제 1 PDSCH를 전송하고(S24030), 제 2 PDCCH에 기초하여 제 2 PDSCH를 전송한다(S24040).
기지국은 단말에 의해서 생성된 제 1 PDSCH 및 제 2 PDSCH 각각에 대한 HARQ-ACK 비트들을 포함하는 HARQ-ACK 코드북을 상향링크 제어 정보(Uplink Control Information: UCI)를 통해 단말로부터 수신한다(S24050).
제 1 카운터 DAI의 비트 수와 제 2 카운터 DAI의 비트 수가 다른 경우, 상기 제 2 카운터 DAI의 값은 상기 제 1 카운터 DAI의 비트 수에 기초하여 인식될 수 있다. 즉, 제 1 카운터 DAI의 비트 수와 제 2 카운터 DAI의 비트 수가 다른 경우, 앞에서 설명한 Proposal 1 내지 3의 방법을 통해서 단말은 HARQ-ACK 비트들을 포함하는 HARQ-ACK 코드북을 생성할 수 있다.
예를 들면, 제 1 카운터 DAI의 비트 수가 제 2 카운터 DAI의 비트 수보다 작은 경우, 제 2 카운터 DAI가 나타내는 값은 제 2 카운터 DAI의 비트들 중 제 1 카운터 DAI의 비트 수와 동일한 개수의 적어도 하나의 비트들에 기초하여 결정될 수 있다.
또는, 제 1 카운터 DAI의 비트 수가 제 2 카운터 DAI의 비트 수보다 많은 경우, 제 2 카운터 DAI가 나타내는 값은 제 2 카운터 DAI의 비트 수가 제 1 카운터 DAI의 비트 수와 동일한 개수의 비트 수까지 비트 수를 확장하여 해석될 수 있다.
이때, 제 2 카운터 DAI의 후보 값이 복수 개인 경우, 제 2 카운터 DAI의 값은 복수 개의 후보 값들 중 제 1카운터 DAI가 나타내는 값과 가장 차이가 적은 값으로 해석될 수 있다.
전술한 본 발명의 설명은 예시를 위한 것이며, 본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 쉽게 변형이 가능하다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 예를 들어, 단일형으로 설명되어 있는 각 구성 요소는 분산되어 실시될 수도 있으며, 마찬가지로 분산된 것으로 설명되어 있는 구성 요소들도 결합된 형태로 실시될 수 있다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.

Claims (16)

  1. 무선 통신 시스템의 단말에서,
    통신 모듈; 및
    상기 통신 모듈을 제어하는 프로세서를 포함하고,
    상기 프로세서는,
    하향링크 스케줄링을 위한 복수의 제1 DCI(downlink control information) 포맷을 수신하되, 각각의 제1 DCI 포맷은 스케줄링 순서(order)와 관련된 Nc-비트 c-DAI(count downlink assignment indicator)를 포함하고, Nc는 1이며;
    PUSCH(physical uplink shared channel)를 스케줄링 하는 제2 DCI 포맷을 수신하되, 상기 제2 DCI 포맷은 상기 하향링크 스케줄링의 총 개수와 관련된 2-비트 UL DAI(uplink DAI)를 포함하고;
    상기 하향링크 스케줄링에 대한 HARQ-ACK(hybrid automatic repeat request acknowledge) 비트들을 결정하되, 상기 HARQ-ACK 비트들의 총 개수는 다음을 만족하는 값에 기반하며:
    floor(j*C/4), 여기서,
    - j는 복수의 수신된 Nc-비트 c-DAI들 내의 총 랩어라운드(wraparound) 횟수를 나타내고, C는 2^Nc이며, floor는 내림 함수이며; 및
    상기 HARQ-ACK 비트들을 포함하는 제어 정보를 상기 PUSCH를 통해 전송하도록 구성된 단말.
  2. 제1항에 있어서,
    상기 HARQ-ACK 비트들의 총 개수는 다음을 만족하는 값 O에 기반하는 단말:
    4*(floor(j*C/4)+Q)+V, 여기서
    - Q는 0 또는 1이고,
    - V는 상기 2-비트 UL-DAI의 값이며, 1 내지 4의 범위 내에 있다.
  3. 제2항에 있어서,
    상기 HARQ-ACK 비트들의 총 개수는 O 또는 2*O인 단말.
  4. 제2항 또는 제3항에 있어서,
    Q는 V가 Vtemp보다 작은 경우에만 1이고,
    Vtemp는 상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값으로부터 변환된 2-비트 c-DAI 값으로 결정되며, 상기 변환된 2-비트 c-DAI 값은 상기 복수의 수신된 Nc-비트 c-DAI들에 기반하여 결정된 상기 하향링크 스케줄링의 총 개수에 대응하도록 결정되는 단말.
  5. 제4항에 있어서,
    상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값, 및 상기 변환된 2-비트 c-DAI 값은 하기 표를 포함하는 관계를 만족하는 단말:
    Figure pat00040

    여기서, X는 상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값을 나타내고, Y는 상기 변환된 2-비트 c-DAI 값을 나타낸다.
  6. 제1항 또는 제2항에 있어서,
    상기 Nc-비트 c-DAI는 상기 HARQ-ACK 비트들 내에서 해당 HARQ-ACK 비트의 위치와 연관되는 단말.
  7. 제1항 또는 제2항에 있어서,
    상기 랩어라운드는 상기 복수의 수신된 Nc-비트 c-DAI들 내에서 현재 Nc-비트 c-DAI가 이전 Nc-비트 c-DAI보다 작거나 동일한 값을 갖는 경우를 포함하는 단말.
  8. 제1항 또는 제2항에 있어서,
    상기 무선 통신 시스템은 3GPP(3rd generation partnership project)-기반 무선 통신 시스템을 포함하는 단말.
  9. 무선 통신 시스템에서 단말에 의해 수행되는 방법에 있어서,
    하향링크 스케줄링을 위한 복수의 제1 DCI(downlink control information) 포맷을 수신하되, 각각의 제1 DCI 포맷은 스케줄링 순서(order)와 관련된 Nc-비트 c-DAI(count downlink assignment indicator)를 포함하고, Nc는 1인 단계;
    PUSCH(physical uplink shared channel)를 스케줄링 하는 제2 DCI 포맷을 수신하되, 상기 제2 DCI 포맷은 상기 하향링크 스케줄링의 총 개수와 관련된 2-비트 UL DAI(uplink DAI)를 포함하는 단계; 및
    상기 하향링크 스케줄링에 대한 HARQ-ACK(hybrid automatic repeat request acknowledge) 비트들을 결정하되, 상기 HARQ-ACK 비트들의 총 개수는 다음을 만족하는 값에 기반하며:
    floor(j*C/4), 여기서,
    - j는 복수의 수신된 Nc-비트 c-DAI들 내의 총 랩어라운드(wraparound) 횟수를 나타내고, C는 2^Nc이며, floor는 내림 함수인 단계; 및
    상기 HARQ-ACK 비트들을 포함하는 제어 정보를 상기 PUSCH를 통해 전송하는 단계를 포함하는 방법.
  10. 제9항에 있어서,
    상기 HARQ-ACK 비트들의 총 개수는 다음을 만족하는 값 O에 기반하는 방법:
    4*(floor(j*C/4)+Q)+V, 여기서
    - Q는 0 또는 1이고,
    - V는 상기 2-비트 UL-DAI의 값이며, 1 내지 4의 범위 내에 있다.
  11. 제10항에 있어서,
    상기 HARQ-ACK 비트들의 총 개수는 O 또는 2*O인 방법.
  12. 제10항 또는 제11항에 있어서,
    Q는 V가 Vtemp보다 작은 경우에만 1이고,
    Vtemp는 상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값으로부터 변환된 2-비트 c-DAI 값으로 결정되며, 상기 변환된 2-비트 c-DAI 값은 상기 복수의 수신된 Nc-비트 c-DAI들에 기반하여 결정된 상기 하향링크 스케줄링의 총 개수에 대응하도록 결정되는 방법.
  13. 제12항에 있어서,
    상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값, 및 상기 변환된 2-비트 c-DAI 값은 하기 표를 포함하는 관계를 만족하는 방법:
    Figure pat00041

    여기서, X는 상기 복수의 수신된 Nc-비트 c-DAI들 중 마지막 Nc-비트 c-DAI의 값을 나타내고, Y는 상기 변환된 2-비트 c-DAI 값을 나타낸다.
  14. 제9항 또는 제10항에 있어서,
    상기 Nc-비트 c-DAI는 상기 HARQ-ACK 비트들 내에서 해당 HARQ-ACK 비트의 위치와 연관되는 방법.
  15. 제9항 또는 제10항에 있어서,
    상기 랩어라운드는 상기 복수의 수신된 Nc-비트 c-DAI들 내에서 현재 Nc-비트 c-DAI가 이전 Nc-비트 c-DAI보다 작거나 동일한 값을 갖는 경우를 포함하는 방법.
  16. 제9항 또는 제10항에 있어서,
    상기 무선 통신 시스템은 3GPP(3rd generation partnership project)-기반 무선 통신 시스템을 포함하는 방법.
KR1020227045563A 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템 KR20230006045A (ko)

Applications Claiming Priority (10)

Application Number Priority Date Filing Date Title
KR20190051423 2019-05-02
KR1020190051423 2019-05-02
KR1020190142105 2019-11-07
KR20190142105 2019-11-07
KR1020200016625 2020-02-11
KR20200016625 2020-02-11
KR1020200043301 2020-04-09
KR20200043301 2020-04-09
PCT/KR2020/005923 WO2020222624A1 (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템
KR1020217038863A KR102492932B1 (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020217038863A Division KR102492932B1 (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템

Publications (1)

Publication Number Publication Date
KR20230006045A true KR20230006045A (ko) 2023-01-10

Family

ID=73029025

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020217038863A KR102492932B1 (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템
KR1020227045562A KR20230006044A (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템
KR1020227045563A KR20230006045A (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템

Family Applications Before (2)

Application Number Title Priority Date Filing Date
KR1020217038863A KR102492932B1 (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템
KR1020227045562A KR20230006044A (ko) 2019-05-02 2020-05-04 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템

Country Status (6)

Country Link
US (4) US11490406B2 (ko)
EP (1) EP3955501A4 (ko)
JP (4) JP7271015B2 (ko)
KR (3) KR102492932B1 (ko)
CN (4) CN116743323A (ko)
WO (1) WO2020222624A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060215577A1 (en) 2005-03-22 2006-09-28 Guichard James N System and methods for identifying network path performance
CN116743323A (zh) 2019-05-02 2023-09-12 韦勒斯标准与技术协会公司 无线通信系统中的下行数据接收和harq-ack传输的方法、装置和系统
KR20210062932A (ko) * 2019-11-22 2021-06-01 삼성전자주식회사 무선 통신 시스템에서 제어 및 데이터 정보 전송 방법 및 장치
US11848781B2 (en) * 2020-01-06 2023-12-19 Qualcomm Incorporated Hybrid automatic repeat request acknowledgement codebook determination with different downlink assignment indicator bitwidth
US11515970B2 (en) * 2020-12-04 2022-11-29 Qualcomm Incorporated Priority-based hybrid automatic repeat request acknowledgement (HARQ-ACK) feedback
US11751193B2 (en) * 2021-01-14 2023-09-05 Qualcomm Incorporated Scheduling order for a scheduled cell having downlink control information from multiple scheduling cells
US20220303065A1 (en) * 2021-03-19 2022-09-22 Samsung Electronics Co., Ltd. Wireless transmissions with hybrid automatic repeat request (harq) feedback disabled
CN115918210A (zh) 2021-07-22 2023-04-04 苹果公司 上行链路传输的多路复用
WO2023052134A1 (en) * 2021-09-30 2023-04-06 Sony Group Corporation Communications devices, network nodes, circuitry, systems and methods

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5199223B2 (ja) 2008-12-30 2013-05-15 創新音▲速▼股▲ふん▼有限公司 Ack/nackバンドリングを改善する方法及び通信装置
JP5097279B2 (ja) * 2011-01-07 2012-12-12 株式会社エヌ・ティ・ティ・ドコモ 無線基地局装置、無線通信方法及び無線通信システム
KR20150060118A (ko) * 2013-11-25 2015-06-03 주식회사 아이티엘 Harq ack/nack의 전송방법 및 장치
US9888465B2 (en) * 2015-04-06 2018-02-06 Samsung Electronics Co., Ltd. Codeword determination for acknowledgement information
EP3349387B1 (en) * 2015-09-09 2021-10-27 LG Electronics Inc. Method and apparatus for transmitting signal in wireless communication system
EP3364582A1 (en) * 2015-11-05 2018-08-22 NTT DoCoMo, Inc. User terminal, wireless base station, and wireless communication method
KR102511925B1 (ko) * 2015-11-06 2023-03-20 주식회사 아이티엘 반송파 집성을 지원하는 무선통신 시스템에서 harq 동작을 수행하는 장치 및 방법
DE112017002348T5 (de) * 2016-05-06 2019-01-24 Intel IP Corporation Doppelstrahl-übertragung und ack/nack-feedback-mechanismus für pucch
WO2018008995A1 (en) 2016-07-07 2018-01-11 Lg Electronics Inc. Method and user equipment for receiving downlink signal
CN116405165A (zh) * 2017-01-09 2023-07-07 北京三星通信技术研究有限公司 发送harq-ack/nack的方法和设备及下行传输方法和设备
US10548096B2 (en) * 2017-04-21 2020-01-28 Samsung Electronics Co., Ltd. Information type multiplexing and power control
WO2019003635A1 (ja) 2017-06-26 2019-01-03 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 端末及び通信方法
US10980049B2 (en) 2018-05-10 2021-04-13 Qualcomm Incorporated Allocating physical uplink control channel (PUCCH) resources for ultra-reliable low latency communication (URLLC)
WO2020154612A1 (en) 2019-01-24 2020-07-30 Qualcomm Incorporated Enhancements to support multiple semi-persistent resource allocations per serving cell
US12035326B2 (en) 2019-04-18 2024-07-09 Apple Inc. Enhanced signaling to support multiple configured grants
US11463195B2 (en) * 2019-04-19 2022-10-04 Qualcomm Incorporated Handling downlink assignment indicators for different types of downlink control information
CN116743323A (zh) 2019-05-02 2023-09-12 韦勒斯标准与技术协会公司 无线通信系统中的下行数据接收和harq-ack传输的方法、装置和系统
US11533738B2 (en) 2019-06-28 2022-12-20 Qualcomm Incorporated Joint activation and/or release for multiple configured grant and/or semi-persistent scheduling configurations
US11464001B2 (en) 2019-08-16 2022-10-04 Qualcomm Incorporated Joint activation of multiple semi-persistent scheduling configurations in a single message
CN114424661A (zh) 2019-08-17 2022-04-29 韦勒斯标准与技术协会公司 在无线通信系统中发送和接收物理上行链路共享信道(pusch)的方法、装置和系统
WO2021040681A1 (en) 2019-08-23 2021-03-04 Nokia Technologies Oy Activation/release operation for sps and cg type 2 with a dci having configurable dci field sizes
JP7036780B2 (ja) 2019-09-30 2022-03-15 シャープ株式会社 端末装置、基地局装置、および、通信方法
EP4042807A4 (en) 2019-10-03 2023-10-18 Sharp Kabushiki Kaisha USER DEVICES, BASE STATIONS AND METHODS FOR MULTIPLE ACTIVE AUTHORIZATIONS CONFIGURED
CN114430927A (zh) 2019-10-03 2022-05-03 夏普株式会社 用于多个活动半持久调度配置的用户装备、基站和方法
CN114451017B (zh) 2019-10-14 2024-07-30 华为技术有限公司 一种激活和释放非动态调度传输的方法及装置
US11464036B2 (en) 2019-10-15 2022-10-04 Qualcomm Incorporated HARQ feedback reporting for cross-carrier scheduling
US11018946B1 (en) 2019-11-06 2021-05-25 PanPsy Technologies, LLC Wireless device feedback for semi-persistent scheduling release
WO2021090734A1 (en) 2019-11-07 2021-05-14 Sharp Kabushiki Kaisha User equipments, base stations and methods for activation and release of multiple configured grants
EP4055956A4 (en) 2019-11-07 2023-08-16 FG Innovation Company Limited METHOD AND USER DEVICE FOR CREATING A DOWNLINK CONTROL INFORMATION FORM
US11696297B2 (en) 2019-11-08 2023-07-04 Qualcomm Incorporated Techniques for release validation of uplink configured grant and semi-persistent scheduling

Also Published As

Publication number Publication date
KR20230006044A (ko) 2023-01-10
JP2024127919A (ja) 2024-09-20
JP7519720B2 (ja) 2024-07-22
EP3955501A4 (en) 2022-08-24
JP2023089214A (ja) 2023-06-27
CN116743323A (zh) 2023-09-12
US11737091B2 (en) 2023-08-22
WO2020222624A1 (ko) 2020-11-05
US20230397202A1 (en) 2023-12-07
CN113966587A (zh) 2022-01-21
KR20210149875A (ko) 2021-12-09
EP3955501A1 (en) 2022-02-16
US20220377776A1 (en) 2022-11-24
CN113966587B (zh) 2023-07-25
US20220377777A1 (en) 2022-11-24
US11653353B2 (en) 2023-05-16
JP7271015B2 (ja) 2023-05-11
CN116743321A (zh) 2023-09-12
JP2022529301A (ja) 2022-06-20
US20220061077A1 (en) 2022-02-24
JP7520413B2 (ja) 2024-07-23
JP2023089215A (ja) 2023-06-27
CN116743322A (zh) 2023-09-12
KR102492932B1 (ko) 2023-01-31
US11490406B2 (en) 2022-11-01

Similar Documents

Publication Publication Date Title
KR102529425B1 (ko) 무선 통신 시스템의 상향링크 제어 정보 전송 방법 및 이를 이용하는 장치
JP7483280B2 (ja) 無線通信システムにおいて上りリンク制御チャネルの送信装置及び方法
KR102537798B1 (ko) 무선 통신 시스템에서 상향링크 제어채널의 송수신 방법, 장치, 및 시스템
KR102484270B1 (ko) 무선 통신 시스템의 harq-ack 코드북 생성 방법 및 이를 이용하는 장치
KR102568599B1 (ko) 무선 통신 시스템의 데이터 전송 방법, 수신 방법 및 이를 이용하는 장치
KR102484273B1 (ko) 무선 통신 시스템의 채널 다중화 방법, 다중화된 채널 전송 방법 및 이를 이용하는 장치
KR102492932B1 (ko) 무선 통신 시스템에서 하향링크 데이터 수신 및 harq-ack 전송 방법, 장치 및 시스템
KR20230106740A (ko) 무선 통신 시스템에서 상향링크 공유 채널(physicaluplink shared channel: pusch)를 송수신하는 방법, 장치 및 시스템
KR20200142526A (ko) 무선 통신 시스템의 상향 링크 제어 정보 멀티플렉싱 방법 및 이를 이용하는 장치
KR20210039476A (ko) 무선 통신 시스템의 물리 제어 채널 수신 방법 및 이를 이용하는 장치
KR20220065789A (ko) 무선 통신 시스템에서 상향링크 전송 취소 방법, 장치 및 시스템
KR20230074150A (ko) 무선 통신시스템에서 하크-애크 코드북 생성 방법, 장치 및 시스템
KR20230022849A (ko) 무선 통신 시스템에서 물리 하향링크 제어 채널을 전송하는 방법 및 이를 위한 장치
KR20230052842A (ko) 무선 통신시스템에서 하향링크 전송 및 상향링크 전송을 위한 HARQ process number 할당 방법, 장치 및 시스템
JP2024538138A (ja) 無線通信システムにおいて下りリンク送信及び上りリンク送信のためのharqプロセスナンバー割り当て方法、装置、及びシステム

Legal Events

Date Code Title Description
A107 Divisional application of patent