KR20220097698A - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20220097698A
KR20220097698A KR1020200188363A KR20200188363A KR20220097698A KR 20220097698 A KR20220097698 A KR 20220097698A KR 1020200188363 A KR1020200188363 A KR 1020200188363A KR 20200188363 A KR20200188363 A KR 20200188363A KR 20220097698 A KR20220097698 A KR 20220097698A
Authority
KR
South Korea
Prior art keywords
image
input image
display device
range
shift
Prior art date
Application number
KR1020200188363A
Other languages
English (en)
Inventor
이재훈
임경호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200188363A priority Critical patent/KR20220097698A/ko
Priority to US17/499,051 priority patent/US11935504B2/en
Priority to CN202111579370.1A priority patent/CN114765010A/zh
Publication of KR20220097698A publication Critical patent/KR20220097698A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/38Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory with means for controlling the display position
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/007Use of pixel shift techniques, e.g. by mechanical shift of the physical pixels or by optical shift of the perceived pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/37Details of the operation on graphic patterns
    • G09G5/373Details of the operation on graphic patterns for modifying the size of the graphic pattern
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0464Positioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/06Remotely controlled electronic signs other than labels

Abstract

본 발명의 표시 장치는, 쉬프트 범위 내에서 입력 영상을 쉬프트함으로써 출력 영상을 생성하는 쉬프트 제어부; 및 상기 출력 영상을 표시하는 화소들을 포함하고, 상기 쉬프트 제어부는 상기 입력 영상이 동영상인 경우 상기 쉬프트 범위를 제1 범위로 설정하고, 상기 입력 영상이 정지 영상인 경우 상기 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정한다.

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시 장치 및 그 구동 방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device) 등과 같은 표시 장치의 사용이 증가하고 있다.
표시 장치가 정지 영상을 계속하여 표시하는 경우, 화소들에 포함된 트랜지스터들의 히스테리시스 특성에 의해 일시적인 잔상이 발생하거나, 화소들에 포함된 발광 다이오드들의 열화에 의해 영구적인 잔상이 발생할 수 있다.
또한, 표시 장치가 동영상을 표시하는 경우에도, 고정적인 문자, 도형, 그림, 색채 등이 표시되는 영상 영역(예를 들어, 로고(logo))이 존재하는 경우, 잔상이 발생할 수 있다.
따라서, 사용자에게 시인되지 않는 범위에서 영상을 이동시켜 표시하는 픽셀 쉬프트(pixel shift) 기술이 연구되고 있다.
해결하고자 하는 기술적 과제는, 잔상 방지와 표시 품질 간의 트레이드 오프를 입력 영상에 따라 적절히 조정할 수 있는 표시 장치 및 그 구동 방법을 제공하는 데 있다.
본 발명의 한 실시예에 따른 표시 장치는, 쉬프트 범위 내에서 입력 영상을 쉬프트함으로써 출력 영상을 생성하는 쉬프트 제어부; 및 상기 출력 영상을 표시하는 화소들을 포함하고, 상기 쉬프트 제어부는 상기 입력 영상이 동영상인 경우 상기 쉬프트 범위를 제1 범위로 설정하고, 상기 입력 영상이 정지 영상인 경우 상기 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정한다.
상기 제1 범위는 상기 제2 범위를 포함할 수 있다.
상기 입력 영상이 동영상인 경우의 쉬프트 속도와 정지 영상인 경우의 쉬프트 속도는 서로 동일할 수 있다.
상기 쉬프트 제어부는 동영상 판단부를 더 포함하고, 상기 동영상 판단부는 상기 입력 영상의 움직임 정도(motion degree)가 기준 값보다 큰 상태로 기준 시간보다 길게 지속될 때, 상기 입력 영상을 동영상으로 판단할 수 있다.
상기 움직임 정도는 상기 입력 영상의 계조 합의 시간 당 변화율일 수 있다.
상기 쉬프트 제어부는 스케일링 결정부를 더 포함하고, 상기 스케일링 결정부는 상기 입력 영상이 동영상인 경우 상기 입력 영상의 스케일링을 허용할 수 있다.
상기 스케일링 결정부는, 상기 입력 영상이 정지 영상이고 계조 집중도가 낮은 경우 상기 입력 영상의 스케일링을 허용하고, 상기 입력 영상이 정지 영상이고 상기 계조 집중도가 높은 경우 상기 입력 영상의 스케일링을 허용하지 않을 수 있다.
상기 계조 집중도는 상기 입력 영상에서 제1 기준 계조보다 작은 계조들의 개수 및 제2 기준 계조보다 큰 계조들의 개수가 많을수록 높고, 상기 제1 기준 계조는 상기 제2 기준 계조보다 작을 수 있다.
상기 쉬프트 제어부는 영상 보정부를 더 포함하고, 상기 영상 보정부는 상기 입력 영상을 제1 방향으로 쉬프트시켜 제1 쉬프트 영상을 생성하는 제1 방향 보정부를 포함할 수 있다.
상기 영상 보정부는 상기 제1 쉬프트 영상을 상기 제1 방향과 직교하는 제2 방향으로 쉬프트시켜 상기 출력 영상을 생성하는 제2 방향 보정부를 더 포함할 수 있다.
본 발명의 한 실시예에 따른 표시 장치의 구동 방법은, 입력 영상을 수신하는 단계; 상기 입력 영상이 동영상인 경우 쉬프트 범위를 제1 범위로 설정하고, 상기 입력 영상이 정지 영상인 경우 상기 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정하는 단계; 상기 쉬프트 범위 내에서 상기 입력 영상을 쉬프트함으로써 출력 영상을 생성하는 단계; 및 화소들이 상기 출력 영상을 표시하는 단계를 포함한다.
상기 제1 범위는 상기 제2 범위를 포함할 수 있다.
상기 입력 영상이 동영상인 경우의 쉬프트 속도와 정지 영상인 경우의 쉬프트 속도는 서로 동일할 수 있다.
상기 구동 방법은, 상기 입력 영상의 움직임 정도가 기준 값보다 큰 상태로 기준 시간보다 길게 지속될 때, 상기 입력 영상을 동영상으로 판단하는 단계를 더 포함할 수 있다.
상기 움직임 정도는 상기 입력 영상의 계조 합의 시간 당 변화율일 수 있다.
상기 구동 방법은, 상기 입력 영상이 동영상인 경우 상기 입력 영상의 스케일링을 허용하는 단계를 더 포함할 수 있다.
상기 구동 방법은, 상기 입력 영상이 정지 영상이고 계조 집중도가 낮은 경우 상기 입력 영상의 스케일링을 허용하고, 상기 입력 영상이 정지 영상이고 상기 계조 집중도가 높은 경우 상기 입력 영상의 스케일링을 허용하지 않는 단계를 더 포함할 수 있다.
상기 계조 집중도는 상기 입력 영상에서 제1 기준 계조보다 작은 계조들의 개수 및 제2 기준 계조보다 큰 계조들의 개수가 많을수록 높고, 상기 제1 기준 계조는 상기 제2 기준 계조보다 작을 수 있다.
상기 구동 방법은, 상기 입력 영상을 제1 방향으로 쉬프트시켜 제1 쉬프트 영상을 생성하는 단계를 더 포함할 수 있다.
상기 구동 방법은, 상기 제1 쉬프트 영상을 상기 제1 방향과 직교하는 제2 방향으로 쉬프트시켜 상기 출력 영상을 생성하는 단계를 더 포함할 수 있다.
본 발명에 따른 표시 장치 및 그 구동 방법은 잔상 방지와 표시 품질 간의 트레이드 오프를 입력 영상에 따라 적절히 조정할 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 3은 도 2의 화소의 예시적인 구동 방법을 설명하기 위한 도면이다.
도 4는 본 발명의 한 실시예에 따른 쉬프트 제어부를 설명하기 위한 도면이다.
도 5는 본 발명의 한 실시예에 따른 동영상 판단부를 설명하기 위한 도면이다.
도 6 및 도 7은 본 발명의 한 실시예에 따른 스케일링 결정부를 설명하기 위한 도면이다.
도 8은 본 발명의 한 실시예에 따른 영상 보정부를 설명하기 위한 도면이다.
도 9는 본 발명의 한 실시예에 따른 쉬프트 맵 및 쉬프트 범위를 설명하기 위한 도면이다.
도 10 내지 도 13은 스케일링 없이 픽셀 쉬프트를 수행한 경우를 설명하기 위한 도면이다.
도 14 및 도 15는 스케일링과 함께 픽셀 쉬프트를 수행한 경우를 설명하기 위한 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 따라서 앞서 설명한 참조 부호는 다른 도면에서도 사용할 수 있다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 과장되게 나타낼 수 있다.
또한, 설명에서 "동일하다"라고 표현한 것은, "실질적으로 동일하다"는 의미일 수 있다. 즉, 통상의 지식을 가진 자가 동일하다고 납득할 수 있을 정도의 동일함일 수 있다. 그 외의 표현들도 "실질적으로"가 생략된 표현들일 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 한 실시예에 따른 표시 장치(10)는 타이밍 제어부(11), 데이터 구동부(12), 주사 구동부(13), 발광 구동부(14), 화소부(15), 및 쉬프트 제어부(16)를 포함할 수 있다.
타이밍 제어부(11)는 외부 프로세서로부터 각각의 입력 영상(프레임)에 대한 계조들 및 제어 신호들을 수신할 수 있다. 타이밍 제어부(11)는 입력 영상의 표시를 위하여 데이터 구동부(12), 주사 구동부(13), 발광 구동부(14) 등에 각각의 사양(specification)에 적합한 제어 신호들을 제공할 수 있다.
쉬프트 제어부(16)는 쉬프트 범위(shift range) 내에서 입력 영상을 쉬프트함으로써 출력 영상을 생성할 수 있다. 예를 들어, 쉬프트 제어부(16)는 입력 영상이 동영상인 경우 쉬프트 범위를 제1 범위로 설정하고, 입력 영상이 정지 영상인 경우 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정할 수 있다.
쉬프트 제어부(16) 및 타이밍 제어부(11)는 일체의 회로로 구성될 수도 있고, 별개의 회로(예를 들어, 서로 다른 IC(integrated chip))로 구성될 수도 있다. 쉬프트 제어부(16)는 타이밍 제어부(11)에서 소프트웨어적으로 구현될 수도 있다. 타이밍 제어부(11)는 쉬프트 제어부(16)에서 생성한 출력 영상을 데이터 구동부(12)에 제공할 수 있다.
데이터 구동부(12)는 출력 영상의 계조들 및 제어 신호들을 이용하여 데이터 라인들(DL1, DL2, DL3, DLn)로 제공할 데이터 전압들을 생성할 수 있다. 예를 들어, 데이터 구동부(12)는 클록 신호를 이용하여 계조들을 샘플링하고, 계조들에 대응하는 데이터 전압들을 화소 행(예를 들어, 동일한 주사 라인에 연결된 화소들) 단위로 데이터 라인들(DL1~DLn)에 인가할 수 있다. n은 0보다 큰 정수일 수 있다.
주사 구동부(13)는 타이밍 제어부(11)로부터 클록 신호, 주사 시작 신호 등을 수신하여 주사 라인들(SL0, SL1, SL2, SLm)에 제공할 주사 신호들을 생성할 수 있다. m은 0보다 큰 정수일 수 있다.
주사 구동부(13)는 주사 라인들(SL1~SLm)에 턴-온 레벨의 주사 신호들을 순차적으로 공급할 수 있다. 주사 구동부(13)는 쉬프트 레지스터(shift register) 형태로 구성된 주사 스테이지들을 포함할 수 있다. 주사 구동부(13)는 클록 신호의 제어에 따라 턴-온 레벨의 주사 시작 신호(scan start signal)를 다음 주사 스테이지로 순차적으로 전달하는 방식으로 주사 신호들을 생성할 수 있다.
발광 구동부(emission driver, 14)는 타이밍 제어부(11)로부터 클록 신호, 발광 중지 신호(emission stop signal) 등을 수신하여 발광 라인들(emission lines, EL1, EL2, EL3, ELo)에 제공할 발광 신호들(emission signals)을 생성할 수 있다. o는 0보다 큰 정수일 수 있다. 예를 들어, 발광 구동부(14)는 발광 라인들(EL1~ELo)에 순차적으로 턴-오프 레벨의 발광 신호들을 제공할 수 있다. 예를 들어, 발광 구동부(14)의 발광 스테이지들(emission stages)은 쉬프트 레지스터 형태로 구성될 수 있고, 클록 신호의 제어에 따라 턴-오프 레벨의 발광 중지 신호를 다음 발광 스테이지로 순차적으로 전달하는 방식으로 발광 신호들을 생성할 수 있다. 다른 실시예에서, 화소(PXij)의 회로 구성에 따라, 발광 구동부(14)는 생략될 수도 있다.
화소부(15)는 복수의 화소들을 포함할 수 있다. 화소들은 출력 영상을 표시할 수 있다. 각각의 화소들은 대응하는 데이터 라인, 주사 라인, 및 발광 라인에 연결될 수 있다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 2를 참조하면, 화소(PXij)는 트랜지스터들(T1, T2, T3, T4, T5, T6, T7), 스토리지 커패시터(Cst), 및 발광 다이오드(LD)를 포함한다.
이하에서는 P형 트랜지스터로 구성된 회로를 예로 들어 설명한다. 하지만 당업자라면 게이트 단자에 인가되는 전압의 극성을 달리하여, N형 트랜지스터로 구성된 회로를 설계할 수 있을 것이다. 유사하게, 당업자라면 P형 트랜지스터 및 N형 트랜지스터의 조합으로 구성된 회로를 설계할 수 있을 것이다. P형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 음의 방향으로 증가할 때 도통되는 전류량이 증가하는 트랜지스터를 통칭한다. N형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 양의 방향으로 증가할 때 도통되는 전류량이 증가하는 트랜지스터를 통칭한다. 트랜지스터는 TFT(thin film transistor), FET(field effect transistor), BJT(bipolar junction transistor) 등 다양한 형태로 구성될 수 있다.
제1 트랜지스터(T1)는 게이트 전극이 제1 노드(N1)에 연결되고, 제1 전극이 제2 노드(N2)에 연결되고, 제2 전극이 제3 노드(N3)에 연결될 수 있다. 제1 트랜지스터(T1)를 구동 트랜지스터로 명명할 수 있다.
제2 트랜지스터(T2)는 게이트 전극이 제1 주사 라인(SLi1)에 연결되고, 제1 전극이 데이터 라인(DLj)에 연결되고, 제2 전극이 제2 노드(N2)에 연결될 수 있다. 제2 트랜지스터(T2)를 스캔 트랜지스터로 명명할 수 있다.
제3 트랜지스터(T3)는 게이트 전극이 제2 주사 라인(SLi2)에 연결되고, 제1 전극이 제1 노드(N1)에 연결되고, 제2 전극이 제3 노드(N3)에 연결될 수 있다. 제3 트랜지스터(T3)를 다이오드 연결 트랜지스터로 명명할 수 있다.
제4 트랜지스터(T4)는 게이트 전극이 제3 주사 라인(SLi3)에 연결되고, 제1 전극이 제1 노드(N1)에 연결되고, 제2 전극이 초기화 라인(INTL)에 연결될 수 있다. 제4 트랜지스터(T4)는 게이트 초기화 트랜지스터로 명명될 수 있다.
제5 트랜지스터(T5)는 게이트 전극이 i 번째 발광 라인(ELi)에 연결되고, 제1 전극이 제1 전원 라인(ELVDDL)에 연결되고, 제2 전극이 제2 노드(N2)에 연결될 수 있다. 제5 트랜지스터(T5)는 발광 트랜지스터로 명명될 수 있다. 다른 실시예에서, 제5 트랜지스터(T5)의 게이트 전극은 다른 발광 라인에 연결될 수도 있다.
제6 트랜지스터(T6)는 게이트 전극이 i 번째 발광 라인(ELi)에 연결되고, 제1 전극이 제3 노드(N3)에 연결되고, 제2 전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제6 트랜지스터(T6)는 발광 트랜지스터로 명명될 수 있다. 다른 실시예에서, 제6 트랜지스터(T6)의 게이트 전극은 제5 트랜지스터(T5)의 게이트 전극과 연결된 발광 라인과 다른 발광 라인에 연결될 수도 있다.
제7 트랜지스터(T7)는 게이트 전극이 제4 주사 라인(SLi4)에 연결되고, 제1 전극이 초기화 라인(INTL)에 연결되고, 제2 전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제7 트랜지스터(T7)는 발광 다이오드 초기화 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst)의 제1 전극은 제1 전원 라인(ELVDDL)에 연결되고, 제2 전극은 제1 노드(N1)에 연결될 수 있다.
발광 다이오드(LD)는 애노드가 제6 트랜지스터(T6)의 제2 전극에 연결되고, 캐소드가 제2 전원 라인(ELVSSL)에 연결될 수 있다. 발광 다이오드(LD)는 유기 발광 다이오드(organic light emitting diode), 무기 발광 다이오드(inorganic light emitting diode), 퀀텀 닷/웰 발광 다이오드(quantum dot/well light emitting diode) 등으로 구성될 수 있다. 화소(PXij)의 열화는 발광 다이오드(LD)의 열화를 의미할 수 있다.
제1 전원 라인(ELVDDL)에는 제1 전원 전압이 인가되고, 제2 전원 라인(ELVSSL)에는 제2 전원 전압이 인가되고, 초기화 라인(INTL)에는 초기화 전압이 인가될 수 있다. 예를 들어, 제1 전원 전압은 제2 전원 전압보다 클 수 있다. 예를 들어, 초기화 전압은 제2 전원 전압과 동일하거나 더 클 수 있다. 예를 들어, 초기화 전압은 제공 가능한 데이터 전압들 중 가장 작은 크기의 데이터 전압과 대응할 수 있다. 예를 들어, 초기화 전압의 크기는 제공 가능한 데이터 전압들의 크기들보다 작을 수 있다.
도 3은 도 2의 화소의 예시적인 구동 방법을 설명하기 위한 도면이다.
이하에서는 설명의 편의를 위해서 제1 주사 라인(SLi1), 제2 주사 라인(SLi2), 및 제4 주사 라인(SLi4)이 i 번째 주사 라인이고, 제3 주사 라인(SLi3)이 i-1 번째 주사 라인인 경우를 가정한다. 다만, 제1 내지 제4 주사 라인들(SLi1, SLi2, SLi3, SLi4)은 실시예들에 따라 연결 관계가 다양할 수 있다. 예를 들어, 제4 주사 라인(SLi4)은 i-1 번째 주사 라인이거나, i+1 번째 주사 라인일 수도 있다.
먼저, 데이터 라인(DLj)에는 i-1 번째 화소에 대한 데이터 전압(DATA(i-1)j)이 인가되고, 제3 주사 라인(SLi3)에는 턴-온 레벨(로직 로우 레벨, logic low level)의 주사 신호가 인가된다.
이때, 제1 및 제2 주사 라인들(SLi1, SLi2)에는 턴-오프 레벨(로직 하이 레벨, logic high level)의 주사 신호가 인가되므로, 제2 트랜지스터(T2)는 턴-오프 상태이고, i-1 번째 화소에 대한 데이터 전압(DATA(i-1)j)이 화소(PXij)로 인입되는 것이 방지된다.
이때, 제4 트랜지스터(T4)는 턴-온 상태가 되므로, 제1 노드(N1)가 초기화 라인(INTL)과 연결되어, 제1 노드(N1)의 전압이 초기화된다. 발광 라인(ELi)에는 턴-오프 레벨의 발광 신호가 인가되므로, 트랜지스터들(T5, T6)은 턴-오프 상태이고, 초기화 전압 인가 과정에 따른 불필요한 발광 다이오드(LD)의 발광이 방지된다.
다음으로, 데이터 라인(DLj)에는 i 번째 화소(PXij)에 대한 데이터 전압(DATAij)이 인가되고, 제1 및 제2 주사 라인들(SLi1, SLi2)에는 턴-온 레벨의 주사 신호가 인가된다. 이에 따라 트랜지스터들(T2, T1, T3)이 도통 상태가 되며, 데이터 라인(DLj)과 제1 노드(N1)가 전기적으로 연결된다. 따라서, 데이터 전압(DATAij)에서 제1 트랜지스터(T1)의 문턱 전압을 감한 보상 전압이 스토리지 커패시터(Cst)의 제2 전극(즉, 제1 노드(N1))에 인가되고, 스토리지 커패시터(Cst)는 제1 전원 전압과 보상 전압의 차이에 해당하는 전압을 유지한다. 이러한 기간을 문턱 전압 보상 기간이라고 명명할 수 있다.
또한, 제4 주사 라인(SLi4)이 i 번째 주사 라인인 경우, 제7 트랜지스터(T7)는 턴-온 상태이므로, 발광 다이오드(LD)의 애노드와 초기화 라인(INTL)이 연결되고, 발광 다이오드(LD)는 초기화 전압과 제2 전원 전압의 전압 차이에 해당하는 전하량으로 초기화된다.
이후, 발광 라인(ELi)에 턴-온 레벨의 발광 신호가 인가됨에 따라, 트랜지스터들(T5, T6)이 도통될 수 있다. 따라서, 제1 전원 라인(ELVDDL), 제5 트랜지스터(T5), 제1 트랜지스터(T1), 제6 트랜지스터(T6), 발광 다이오드(LD), 및 제2 전원 라인(ELVSSL)을 연결하는 구동 전류 경로가 형성된다.
스토리지 커패시터(Cst)에 유지된 전압에 따라 제1 트랜지스터(T1)의 제1 전극과 제2 전극에 흐르는 구동 전류량이 조절된다. 발광 다이오드(LD)는 구동 전류량에 대응하는 휘도로 발광한다. 발광 다이오드(LD)는 발광 라인(ELi)에 턴-오프 레벨의 발광 신호가 인가되기 전까지 발광한다.
도 4는 본 발명의 한 실시예에 따른 쉬프트 제어부를 설명하기 위한 도면이다. 도 5는 본 발명의 한 실시예에 따른 동영상 판단부를 설명하기 위한 도면이다. 도 6 및 도 7은 본 발명의 한 실시예에 따른 스케일링 결정부를 설명하기 위한 도면이다. 도 8은 본 발명의 한 실시예에 따른 영상 보정부를 설명하기 위한 도면이다. 도 9는 본 발명의 한 실시예에 따른 쉬프트 맵 및 쉬프트 범위를 설명하기 위한 도면이다. 도 10 내지 도 13은 스케일링 없이 픽셀 쉬프트를 수행한 경우를 설명하기 위한 도면이다. 도 14 및 도 15는 스케일링과 함께 픽셀 쉬프트를 수행한 경우를 설명하기 위한 도면이다.
도 4를 참조하면, 본 발명의 한 실시예에 따른 쉬프트 제어부(16)는 동영상 판단부(161), 쉬프트 범위 결정부(162), 스케일링 결정부(163), 및 영상 보정부(164)를 포함할 수 있다.
쉬프트 제어부(16)는 쉬프트 범위 내에서 입력 영상(IMGI)을 쉬프트함으로써 출력 영상(IMGO)을 생성할 수 있다. 쉬프트 제어부(16)는 입력 영상(IMGI)이 동영상인 경우 쉬프트 범위를 제1 범위(SHFM)로 설정하고, 입력 영상(IMGI)이 정지 영상인 경우 쉬프트 범위를 제1 범위(SHFM)보다 작은 제2 범위(SHFS)로 설정할 수 있다.
동영상 판단부(161)는 입력 영상(IMGI)의 움직임 정도(motion degree)가 기준 값보다 큰 상태로 기준 시간보다 길게 지속될 때, 입력 영상(IMGI)을 동영상(MV)으로 판단할 수 있다. 한 실시예에서, 움직임 정도는 입력 영상(IMGI)의 계조 합의 시간 당 변화율일 수 있다. 동영상 판단부(161)는 입력 영상(IMGI)이 동영상으로 판단되지 않는 경우, 입력 영상(IMGI)을 정지 영상(SI)으로 판단할 수 있다.
도 5를 참조하면, 입력 영상(IMGI)이 정지 영상으로 판단되는 기간(SIp)과 동영상으로 판단되는 기간(MVp)이 예시적으로 도시된다. 예를 들어, 계조 합의 변화율이 기준 값보다 큰 상태로 기준 시간(MVpre)보다 길게 지속될 때, 입력 영상(IMGI)은 동영상으로 판단될 수 있다. 한편, 계조 합의 변화율이 기준 값보다 작은 상태로 기준 시간(SIpre)보다 길게 지속될 때, 입력 영상(IMGI)은 정지 영상으로 판단될 수 있다.
이에 따라서, 복잡한 계산 없이도, 문서 작업 환경과 같이 마우스 포인터(mouse pointer) 또는 커서(cursor)만 움직이는 경우를 동영상이 아닌 정지 영상으로 판별할 수 있다.
쉬프트 범위 결정부(162)는 입력 영상(IMGI)이 동영상(MV)인 경우 쉬프트 범위를 제1 범위(SHFM)로 설정하고, 입력 영상(IMGI)이 정지 영상(SI)인 경우 쉬프트 범위를 제1 범위(SHFM)보다 작은 제2 범위(SHFS)로 설정할 수 있다.
이에 따라서, 픽셀 쉬프트가 비교적 민감하게 시인되는 정지 영상의 경우 쉬프트 범위를 좁혀 표시 품질 하락을 방지하고, 픽셀 쉬프트가 비교적 시인되지 않는 동영상의 경우 쉬프트 범위를 넓혀 잔상 방지 효과를 극대화할 수 있다.
스케일링 결정부(163)는 입력 영상(IMGI)이 동영상(MV)인 경우 입력 영상(IMGI)의 스케일링을 허용할 수 있다. 예를 들어, 스케일링 결정부(163)는 스케일링을 허용할 때 스케일링 온 신호(SCON)를 생성할 수 있다.
전술한 바와 같이, 입력 영상(IMGI)이 동영상인 경우, 쉬프트 범위가 비교적 넓게 설정된다. 이에 따라, 픽셀 쉬프트에 의해 발생한 공백 영상 부분이 검은색으로 쉽게 시인될 수 있다. 한편, 영상 일부분이 화소부(15)에 표시되지 않을 수 있다. 이때, 스케일링을 허용함으로써, 공백 영상 부분을 제거하고 영상의 모든 부분을 표시할 수 있다.
스케일링 결정부(163)는 입력 영상(IMGI)이 정지 영상(SI)이고 계조 집중도가 낮은 경우 입력 영상(IMGI)의 스케일링을 허용할 수 있다. 이때, 스케일링 결정부(163)는 스케일링 온 신호(SCON)를 생성할 수 있다. 스케일링 결정부(163)는 입력 영상(IMGI)이 정지 영상(SI)이고 계조 집중도가 높은 경우 입력 영상(IMGI)의 스케일링을 허용하지 않을 수 있다. 이때, 스케일링 결정부(163)는 스케일링 오프 신호(SCOFF)를 생성할 수 있다.
계조 집중도는 입력 영상(IMGI)을 구성하는 계조들이 특정 계조에 집중되어 있을 경우 높아질 수 있다. 반면에, 입력 영상(IMGI)을 구성하는 계조들이 다양한 계조들에 분산되어 있을 경우, 계조 집중도는 낮아질 수 있다.
계조 집중도가 낮은 경우는 스케일링을 허용하더라도 표시 품질의 하락이 크게 일어나지 않는다. 하지만 계조 집중도가 높은 경우(예를 들어, 줄무늬 패턴)는 스케일링을 허용하는 경우 표시 품질의 하락이 크게 일어날 수 있다. 따라서, 스케일링 결정부(163)는 계조 집중도가 높은 경우 스케일링을 허용하지 않을 수 있다. 스케일링을 허용하지 않는 경우 공백 영상 부분 발생 및 영상 일부분 미표시 문제가 발생할 수 있지만, 정지 영상의 쉬프트 범위가 좁게 설정되어 있으므로, 표시 품질 저하가 최대한 방지될 수 있다.
도 6 및 도 7의 실시예를 참조하면, 계조 집중도는 입력 영상(IMGI)에서 제1 기준 계조(THL)보다 작은 계조들의 개수 및 제2 기준 계조(THH)보다 큰 계조들의 개수가 많을수록 높을 수 있다. 이때, 제1 기준 계조(THL)는 제2 기준 계조(THH)보다 작을 수 있다.
도 6을 참조하면, 입력 영상(IMGI)의 계조 집중도가 낮은 경우가 예시적으로 도시된다. 이때, 스케일링 결정부(163)는 스케일링 온 신호(SCON)를 생성할 수 있다. 도 7을 참조하면, 입력 영상(IMGI)의 계조 집중도가 높은 경우가 예시적으로 도시된다. 이때, 스케일링 결정부(163)는 스케일링 오프 신호(SCOFF)를 생성할 수 있다.
다른 실시예에서, 계조 집중도는 분산, 표준 편차 등 다른 지표들을 이용해 판단될 수도 있다.
한 실시예에서, 영상 보정부(164)는 제1 방향 보정부(1641), 제2 방향 보정부(1642), 및 메모리(1643)를 포함할 수 있다.
메모리(1643)는 미리 저장된 쉬프트 맵(SMAP)을 제공할 수 있다. 도 9를 참조하면, 쉬프트 맵(SMAP)은 입력 영상(IMGI)의 시간 순서에 따른 이동 방향과 이동량을 정의한 데이터일 수 있다. 예를 들어, 첫 번째 입력 영상(IMGI)의 제1 방향(DR1)의 이동량은 0이고, 제2 방향(DR2)의 이동량은 0일 수 있다. 예를 들어, 두 번째 입력 영상(IMGI)의 제1 방향(DR1)의 이동량은 양수이고, 제2 방향(DR2)의 이동량은 0일 수 있다. 도 9에서 정수의 단위는 화소의 개수에 대응할 수 있다. 픽셀 쉬프트 시에, 정수 단위의 이동은 물론 소수 단위의 이동도 가능하다. 제1 방향(DR1)과 제2 방향(DR2)은 서로 직교할 수 있다.
전술한 바와 같이, 입력 영상(IMGI)이 동영상인 경우의 제1 범위(SHFM)는 정지 영상인 경우의 제2 범위(SHFS)보다 클 수 있다. 예를 들어, 제1 범위(SHFM)는 제2 범위(SHFS)를 포함할 수 있다. 예를 들어, 제1 범위(SHFM)의 제1 방향(DR1)의 최대 이동량이 32(양수 혹은 음수)로 설정되고, 제2 방향(DR2)의 최대 이동량이 26(양수 혹은 음수)으로 설정될 수 있다. 예를 들어, 제2 범위(SHFS)의 제1 방향(DR1)의 최대 이동량이 10(양수 혹은 음수)으로 설정되고, 제2 방향(DR2)의 최대 이동량이 10(양수 혹은 음수)으로 설정될 수 있다.
제1 방향 보정부(1641)는 입력 영상(IMGI)을 제1 방향(DR1)으로 쉬프트시켜 제1 쉬프트 영상(IMGI')을 생성할 수 있다. 제1 방향 보정부(1641)는 쉬프트 맵(SMAP)을 참조하여 설정된 쉬프트 범위 내에서 입력 영상(IMGI)을 제1 방향(DR1)으로 쉬프트 시킬 수 있다.
도 10 및 도 11을 참조하면, 제1 방향 보정부(1641)는 스케일링 오프 신호(SCOFF)를 수신한 경우, 스케일링 없이 입력 영상(IMGI)을 제1 방향(DR1)으로 쉬프트 시킴으로써 제1 쉬프트 영상(IMGI')을 생성할 수 있다.
도 10 및 도 14를 참조하면, 제1 방향 보정부(1641)는 스케일링 온 신호(SCON)를 수신한 경우, 스케일링과 함께 입력 영상(IMGI)을 제1 방향(DR1)으로 쉬프트 시킴으로써 제1 쉬프트 영상(IMGI')을 생성할 수 있다. 예를 들어, 제1 영역(AR1)은 업-스케일링(up-scaling) 영역이고, 제2 영역(AR2)은 다운-스케일링(down-scaling) 영역이고, 제3 영역(AR3)은 논-스케일링(non-scaling) 영역일 수 있다. 제1 영역(AR1), 제3 영역(AR3), 및 제2 영역(AR2)은 제1 방향(DR1)으로 배열되도록 설정될 수 있다.
제2 방향 보정부(1642)는 제1 쉬프트 영상(IMGI')을 제1 방향(DR1)과 직교하는 제2 방향(DR2)으로 쉬프트시켜 출력 영상(IMGO)을 생성할 수 있다. 제2 방향 보정부(1642)는 쉬프트 맵(SMAP)을 참조하여 설정된 쉬프트 범위 내에서 제1 쉬프트 영상(IMGI')을 제2 방향(DR2)으로 쉬프트 시킬 수 있다.
도 12를 참조하면, 제2 방향 보정부(1642)는 스케일링 오프 신호(SCOFF)를 수신한 경우, 스케일링 없이 제1 쉬프트 영상(IMGI')을 제2 방향(DR2)으로 쉬프트 시킴으로써 출력 영상(IMGO)을 생성할 수 있다. 도 13을 참조하면, 화소부(15)에 출력 영상(IMGO)이 출력될 때, 화소부(15)는 공백 영상 부분(BPX1, BPX2) 및 액티브 영상 부분(APX1, APX2)을 포함할 수 있다. 공백 영상 부분(BPX1, BPX2)은 검은색으로 표시될 수 있고, 출력 영상(IMGO)의 일부 데이터는 손실될 수 있다. 다만, 스케일링이 없는 경우 출력 영상(IMGO)의 일그러짐 등의 변형은 발생하지 않는다.
도 15를 참조하면, 제2 방향 보정부(1642)는 스케일링 온 신호(SCON)를 수신한 경우, 스케일링과 함께 제1 쉬프트 영상(IMGI')을 제2 방향(DR2)으로 쉬프트 시킴으로써 출력 영상(IMGO)을 생성할 수 있다. 예를 들어, 제1 영역(AR1')은 업-스케일링 영역이고, 제2 영역(AR2')은 다운-스케일링 영역이고, 제3 영역(AR3')은 논-스케일링 영역일 수 있다. 제1 영역(AR1'), 제3 영역(AR3'), 및 제2 영역(AR2')은 제2 방향(DR2)으로 배열되도록 설정될 수 있다. 화소부(15)는 공백 영상 부분 없이 액티브 영상 부분(APX1' APX2')으로만 구성될 수 있다. 또한, 출력 영상(IMGO)의 데이터 손실이 방지될 수 있다. 다만, 출력 영상(IMGO)의 일그러짐 등의 변형이 발생할 수 있다.
상술한 실시예들에서, 입력 영상(IMGI)이 동영상인 경우의 쉬프트 속도와 정지 영상인 경우의 쉬프트 속도는 서로 동일하다고 가정한다. 다만, 다른 실시예에서 입력 영상(IMGI)이 동영상인 경우의 쉬프트 속도가 정지 영상인 경우의 쉬프트 속도보다 빠르게 설정될 수도 있다. 이로써, 입력 영상(IMGI)이 동영상인 경우의 잔상 방지 효과가 극대화될 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
16: 쉬프트 제어부
161: 동영상 판단부
162: 쉬프트 범위 결정부
163: 스케일링 결정부
164: 영상 보정부

Claims (20)

  1. 쉬프트 범위 내에서 입력 영상을 쉬프트함으로써 출력 영상을 생성하는 쉬프트 제어부; 및
    상기 출력 영상을 표시하는 화소들을 포함하고,
    상기 쉬프트 제어부는 상기 입력 영상이 동영상인 경우 상기 쉬프트 범위를 제1 범위로 설정하고, 상기 입력 영상이 정지 영상인 경우 상기 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정하는,
    표시 장치.
  2. 제1 항에 있어서,
    상기 제1 범위는 상기 제2 범위를 포함하는,
    표시 장치.
  3. 제1 항에 있어서,
    상기 입력 영상이 동영상인 경우의 쉬프트 속도와 정지 영상인 경우의 쉬프트 속도는 서로 동일한,
    표시 장치.
  4. 제1 항에 있어서,
    상기 쉬프트 제어부는 동영상 판단부를 더 포함하고,
    상기 동영상 판단부는 상기 입력 영상의 움직임 정도(motion degree)가 기준 값보다 큰 상태로 기준 시간보다 길게 지속될 때, 상기 입력 영상을 동영상으로 판단하는,
    표시 장치.
  5. 제4 항에 있어서,
    상기 움직임 정도는 상기 입력 영상의 계조 합의 시간 당 변화율인,
    표시 장치.
  6. 제1 항에 있어서,
    상기 쉬프트 제어부는 스케일링 결정부를 더 포함하고,
    상기 스케일링 결정부는 상기 입력 영상이 동영상인 경우 상기 입력 영상의 스케일링을 허용하는,
    표시 장치.
  7. 제6 항에 있어서,
    상기 스케일링 결정부는, 상기 입력 영상이 정지 영상이고 계조 집중도가 낮은 경우 상기 입력 영상의 스케일링을 허용하고, 상기 입력 영상이 정지 영상이고 상기 계조 집중도가 높은 경우 상기 입력 영상의 스케일링을 허용하지 않는,
    표시 장치.
  8. 제7 항에 있어서,
    상기 계조 집중도는 상기 입력 영상에서 제1 기준 계조보다 작은 계조들의 개수 및 제2 기준 계조보다 큰 계조들의 개수가 많을수록 높고,
    상기 제1 기준 계조는 상기 제2 기준 계조보다 작은,
    표시 장치.
  9. 제7 항에 있어서,
    상기 쉬프트 제어부는 영상 보정부를 더 포함하고,
    상기 영상 보정부는 상기 입력 영상을 제1 방향으로 쉬프트시켜 제1 쉬프트 영상을 생성하는 제1 방향 보정부를 포함하는,
    표시 장치.
  10. 제9 항에 있어서,
    상기 영상 보정부는 상기 제1 쉬프트 영상을 상기 제1 방향과 직교하는 제2 방향으로 쉬프트시켜 상기 출력 영상을 생성하는 제2 방향 보정부를 더 포함하는,
    표시 장치.
  11. 입력 영상을 수신하는 단계;
    상기 입력 영상이 동영상인 경우 쉬프트 범위를 제1 범위로 설정하고, 상기 입력 영상이 정지 영상인 경우 상기 쉬프트 범위를 상기 제1 범위보다 작은 제2 범위로 설정하는 단계;
    상기 쉬프트 범위 내에서 상기 입력 영상을 쉬프트함으로써 출력 영상을 생성하는 단계; 및
    화소들이 상기 출력 영상을 표시하는 단계를 포함하는,
    표시 장치의 구동 방법.
  12. 제11 항에 있어서,
    상기 제1 범위는 상기 제2 범위를 포함하는,
    표시 장치의 구동 방법.
  13. 제11 항에 있어서,
    상기 입력 영상이 동영상인 경우의 쉬프트 속도와 정지 영상인 경우의 쉬프트 속도는 서로 동일한,
    표시 장치의 구동 방법.
  14. 제11 항에 있어서,
    상기 입력 영상의 움직임 정도가 기준 값보다 큰 상태로 기준 시간보다 길게 지속될 때, 상기 입력 영상을 동영상으로 판단하는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  15. 제14 항에 있어서,
    상기 움직임 정도는 상기 입력 영상의 계조 합의 시간 당 변화율인,
    표시 장치의 구동 방법.
  16. 제11 항에 있어서,
    상기 입력 영상이 동영상인 경우 상기 입력 영상의 스케일링을 허용하는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  17. 제16 항에 있어서,
    상기 입력 영상이 정지 영상이고 계조 집중도가 낮은 경우 상기 입력 영상의 스케일링을 허용하고, 상기 입력 영상이 정지 영상이고 상기 계조 집중도가 높은 경우 상기 입력 영상의 스케일링을 허용하지 않는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  18. 제17 항에 있어서,
    상기 계조 집중도는 상기 입력 영상에서 제1 기준 계조보다 작은 계조들의 개수 및 제2 기준 계조보다 큰 계조들의 개수가 많을수록 높고,
    상기 제1 기준 계조는 상기 제2 기준 계조보다 작은,
    표시 장치의 구동 방법.
  19. 제17 항에 있어서,
    상기 입력 영상을 제1 방향으로 쉬프트시켜 제1 쉬프트 영상을 생성하는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  20. 제19 항에 있어서,
    상기 제1 쉬프트 영상을 상기 제1 방향과 직교하는 제2 방향으로 쉬프트시켜 상기 출력 영상을 생성하는 단계를 더 포함하는,
    표시 장치의 구동 방법.
KR1020200188363A 2020-12-30 2020-12-30 표시 장치 및 그 구동 방법 KR20220097698A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200188363A KR20220097698A (ko) 2020-12-30 2020-12-30 표시 장치 및 그 구동 방법
US17/499,051 US11935504B2 (en) 2020-12-30 2021-10-12 Display device and driving method thereof
CN202111579370.1A CN114765010A (zh) 2020-12-30 2021-12-22 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200188363A KR20220097698A (ko) 2020-12-30 2020-12-30 표시 장치 및 그 구동 방법

Publications (1)

Publication Number Publication Date
KR20220097698A true KR20220097698A (ko) 2022-07-08

Family

ID=82117518

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200188363A KR20220097698A (ko) 2020-12-30 2020-12-30 표시 장치 및 그 구동 방법

Country Status (3)

Country Link
US (1) US11935504B2 (ko)
KR (1) KR20220097698A (ko)
CN (1) CN114765010A (ko)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010084710A1 (ja) * 2009-01-20 2010-07-29 パナソニック株式会社 表示装置及び表示制御方法
WO2011061914A1 (ja) * 2009-11-19 2011-05-26 パナソニック株式会社 走査型画像表示装置
JPWO2013175735A1 (ja) * 2012-05-22 2016-01-12 パナソニックIpマネジメント株式会社 表示制御装置及び表示制御方法
JP2014038229A (ja) * 2012-08-17 2014-02-27 Sony Corp 画像処理装置、画像処理方法、及びプログラム
KR102270183B1 (ko) * 2015-02-03 2021-06-29 삼성디스플레이 주식회사 표시 장치의 영상 보상 방법 및 표시 장치
KR102549919B1 (ko) * 2016-07-08 2023-07-04 삼성디스플레이 주식회사 표시 장치 및 이의 영상 표시 방법
KR20210109114A (ko) 2020-02-26 2021-09-06 삼성디스플레이 주식회사 표시장치 및 이의 구동 방법

Also Published As

Publication number Publication date
US11935504B2 (en) 2024-03-19
CN114765010A (zh) 2022-07-19
US20220208149A1 (en) 2022-06-30

Similar Documents

Publication Publication Date Title
US11244611B2 (en) Pixel circuit and method of driving the same, display device
US11837162B2 (en) Pixel circuit and driving method thereof, display panel
KR102616033B1 (ko) 픽셀 회로, 픽셀 회로의 구동 방법 및 표시 장치
US10902781B2 (en) Pixel circuit, driving method, organic light emitting display panel, and display device
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
CN109545145B (zh) 像素电路及其驱动方法、显示装置
US10629127B2 (en) Driving method of display device and display device
CN108630151B (zh) 像素电路及其驱动方法、阵列基板及显示装置
WO2020192278A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
EP3736800A1 (en) Pixel circuit and driving method therefor, and display device
US20200243003A1 (en) Pixel circuit and driving method thereof, and display panel
CN109935205B (zh) 像素驱动电路以及像素驱动电路的补偿方法
WO2019196615A1 (zh) 电压补偿方法、装置、显示设备及计算可读存储介质
US11367393B2 (en) Display panel, driving method thereof and display device
US11514844B2 (en) Pixel drive circuit, pixel unit, driving method, array substrate, and display apparatus
KR20090118225A (ko) 표시 장치 및 그 구동 방법
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN110060631B (zh) 像素电路
CN112785983A (zh) 显示装置
CN113611241A (zh) 显示装置
TWI685833B (zh) 畫素電路
KR20210148474A (ko) 표시 장치 및 그 구동 방법
US11568797B2 (en) Light-emitting driving circuit and driving method thereof, and light-emitting apparatus
KR20220097698A (ko) 표시 장치 및 그 구동 방법
CN110070826B (zh) 像素电路