KR20220062512A - 확률론적 진폭 형상화 - Google Patents
확률론적 진폭 형상화 Download PDFInfo
- Publication number
- KR20220062512A KR20220062512A KR1020227007857A KR20227007857A KR20220062512A KR 20220062512 A KR20220062512 A KR 20220062512A KR 1020227007857 A KR1020227007857 A KR 1020227007857A KR 20227007857 A KR20227007857 A KR 20227007857A KR 20220062512 A KR20220062512 A KR 20220062512A
- Authority
- KR
- South Korea
- Prior art keywords
- bits
- encoding operation
- symbols
- wireless communication
- decoded
- Prior art date
Links
- 238000007493 shaping process Methods 0.000 title abstract description 212
- 238000004891 communication Methods 0.000 claims abstract description 240
- 238000000034 method Methods 0.000 claims abstract description 178
- 238000009828 non-uniform distribution Methods 0.000 claims abstract description 48
- 230000011664 signaling Effects 0.000 claims description 123
- 230000006870 function Effects 0.000 claims description 21
- 230000004044 response Effects 0.000 claims description 10
- 108700026140 MAC combination Proteins 0.000 claims 8
- 238000012544 monitoring process Methods 0.000 claims 3
- 238000009826 distribution Methods 0.000 abstract description 44
- 230000007423 decrease Effects 0.000 abstract description 10
- 230000008569 process Effects 0.000 description 119
- 230000009897 systematic effect Effects 0.000 description 65
- 238000010586 diagram Methods 0.000 description 32
- 230000005540 biological transmission Effects 0.000 description 24
- 238000012545 processing Methods 0.000 description 10
- 238000013507 mapping Methods 0.000 description 9
- 230000001419 dependent effect Effects 0.000 description 8
- 230000003247 decreasing effect Effects 0.000 description 7
- 238000012549 training Methods 0.000 description 7
- 238000012937 correction Methods 0.000 description 5
- 239000000969 carrier Substances 0.000 description 4
- 125000004122 cyclic group Chemical group 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000001228 spectrum Methods 0.000 description 3
- 230000002776 aggregation Effects 0.000 description 2
- 238000004220 aggregation Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 238000013468 resource allocation Methods 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 241001473439 Tonerus Species 0.000 description 1
- VYLDEYYOISNGST-UHFFFAOYSA-N bissulfosuccinimidyl suberate Chemical compound O=C1C(S(=O)(=O)O)CC(=O)N1OC(=O)CCCCCCC(=O)ON1C(=O)C(S(O)(=O)=O)CC1=O VYLDEYYOISNGST-UHFFFAOYSA-N 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 230000003750 conditioning effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 210000003746 feather Anatomy 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000009827 uniform distribution Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
- H04L1/0058—Block-coded modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
- H04L1/0042—Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0046—Code rate detection or code type detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0078—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
- H04L1/0083—Formatting with frames or packets; Protocol or part of protocol for error control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0078—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
- H04L1/009—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location arrangements specific to transmitters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0078—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
- H04L1/0091—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location arrangements specific to receivers, e.g. format detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/3405—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/345—Modifications of the signal space to allow the transmission of additional information
- H04L27/3461—Modifications of the signal space to allow the transmission of additional information in order to transmit a subchannel
- H04L27/3483—Modifications of the signal space to allow the transmission of additional information in order to transmit a subchannel using a modulation of the constellation points
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/323—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the physical layer [OSI layer 1]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/324—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/04—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
- H04B7/06—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station
- H04B7/0613—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission
- H04B7/0615—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission of weighted versions of same signal
- H04B7/0617—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission of weighted versions of same signal for beam forming
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/04—Wireless resource allocation
- H04W72/044—Wireless resource allocation based on the type of the allocated resource
- H04W72/0466—Wireless resource allocation based on the type of the allocated resource the resource being a scrambling code
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
본 개시는 원하는 진폭 분포를 달성하기 위해 무선 통신을 위한 데이터를 인코딩하기 위한 방법들, 디바이스들 및 시스템들을 제공한다. 일부 구현들은 보다 구체적으로, 진폭들이 불균일한 분포를 갖도록 결과적인 심볼들의 진폭들을 형상화하기 위해 인코딩 동작을 수행하는 것에 관한 것이다. 불균일한 분포의 일부 구현들에서, 개개의 진폭들과 연관된 확률들은 일반적으로 진폭이 감소함에 따라 증가한다. 일부 구현들은 수신 디바이스에 의한 성공적인 디코딩을 용이하게 하기 위해 MPDU 경계들의 추적을 가능하게 한다. 추가적으로 또는 대안적으로, 일부 구현들은 진폭 형상화를 수행한 후에 패킷 길이의 결정을 가능하게 하며, 이는 송신 디바이스가 페이로드에 추가할 패딩 비트들의 수를 결정하고, 수신 디바이스에 패킷 길이를 시그널링할 수 있게 하여, 수신 디바이스는 패킷의 지속기간을 결정할 수 있다.
Description
[0001]
본 특허 출원은, 2019년 9월 16일에 출원되고 발명의 명칭이 "PROBABILISTIC AMPLITUDE SHAPING"인 미국 가특허 출원 제62/901,191호를 우선권으로 주장하는, 2020년 9월 15일에 출원되고 발명의 명칭이 "PROBABILISTIC AMPLITUDE SHAPING"인 미국 특허 출원 번호 제17/022,063호를 우선권으로 주장하며, 상기 출원들 둘 모두는 본원의 양수인에게 할당되고, 이로써 상기 출원들 둘 모두는 인용에 의해 본원에 명시적으로 통합된다.
[0002]
본 개시는 일반적으로 무선 통신에 관한 것으로, 더 구체적으로는 불균일한 진폭 분포를 달성하기 위해 데이터를 인코딩하는 것에 관한 것이다.
[0003]
WLAN(wireless local area network)은 스테이션(STA)들로 또한 지칭되는 다수의 클라이언트 디바이스들에 의한 사용을 위해 공유된 무선 통신 매체를 제공하는 하나 이상의 AP들(access points)에 의해 형성될 수 있다. IEEE(Institute of Electrical and Electronics Engineers) 802.11 표준군에 부합하는 WLAN의 기본 구축 블록은 AP에 의해 관리되는 BSS(Basic Service Set)이다. 각각의 BSS는 AP에 의해 통지되는 BSSID(Basic Service Set Identifier)에 의해 식별된다. AP는 비콘 프레임들을 주기적으로 브로드캐스트하여, AP의 무선 범위 내의 임의의 STA들이 WLAN과의 통신 링크를 확립 또는 유지할 수 있게 한다.
[0004]
송신 및 수신 디바이스들은, 예를 들어, 스루풋을 증가시키거나, 레이턴시를 감소시키거나, 또는 다양한 QoS(quality of service) 파라미터들을 시행하도록 무선 채널 조건들을 최적으로 이용하기 위해, 데이터를 송신 및 수신하기 위한 다양한 MCS(modulation and coding scheme)들의 사용을 지원할 수 있다. 예를 들어, 기존의 기술은 최대 1024-QAM의 사용을 지원하며, 4096-QAM(또한 "4k QAM"으로 지칭됨)이 또한 구현될 것으로 예상된다. 다른 MCS들 중에서도, 1024-QAM 및 4096-QAM은 LDPC(low-density parity check) 인코딩의 사용을 수반한다. LDPC 인코딩 동작은, 예를 들어 FEC(forward error correction)를 위한 리던던시를 추가하기 위해 코드 블록의 데이터 비트들에 대해 수행될 수 있다.
[0005]
실세계 무선 채널들은 일반적으로, 데이터가 통신될 수 있는 최대 레이트에 대한 제한을 부과하는 잡음을 포함한다. 섀넌-하틀리 정리는 링크의 절대 채널 용량, 즉, 잡음의 존재 시에 특정 대역폭을 통해 송신될 수 있는 단위 시간 당 에러없는 정보의 최대량을 표현하는 상한 또는 제한("섀넌 한계"로 지칭됨)를 확립한다. 불행하게도, LDPC 인코딩으로 달성가능한 채널 용량은 높은 MCS들에 대해서도 섀넌 한계에 대한 상당한 갭을 나타낸다. 추가적으로, 1024-QAM 및 4096-QAM을 포함하는 높은 MCS들을 사용할 수 있기 위해, 높은 SNR(signal-to-noise ratio)이 요구되지만, 그러한 높은 MCS들에 필요한 SNR들을 획득하는 것은 어려울 수 있다.
[0006]
본 개시의 시스템들, 방법들, 및 디바이스들 각각은 몇몇 혁신적인 양상들을 가지며, 그 양상들 중 어떠한 단일 양상도 본 명세서에 개시된 바람직한 속성들을 단독으로 담당하지 않는다.
[0007]
본 개시는 원하는 진폭 분포를 달성하기 위해 무선 통신을 위한 데이터를 인코딩하기 위한 방법들, 디바이스들 및 시스템들을 제공한다. 일부 구현들은 보다 구체적으로, 진폭들이 불균일한 분포를 갖도록 결과적인 심볼들의 진폭들을 형상화하기 위해 인코딩 동작을 수행하는 것에 관한 것이다. 불균일한 분포의 일부 구현들에서, 개개의 진폭들과 연관된 확률들은 일반적으로 진폭이 감소함에 따라 증가한다. 일부 구현들은 수신 디바이스에 의한 성공적인 디코딩을 용이하게 하기 위해 MPDU 경계들의 추적을 가능하게 한다. 추가적으로 또는 대안적으로, 일부 구현들은 진폭 형상화를 수행한 후에 패킷 길이의 결정을 가능하게 하며, 이는 송신 디바이스가 페이로드에 추가할 패딩 비트들의 수를 결정하고, 수신 디바이스에 패킷 길이를 시그널링할 수 있게 하여, 수신 디바이스는 패킷의 지속기간을 결정할 수 있다.
[0008]
본 개시에 설명된 요지의 하나 이상의 구현들의 세부사항들은 첨부한 도면들 및 아래의 설명에서 기술된다. 다른 특징들, 양상들 및 이점들은 설명, 도면들 및 청구항들로부터 명백해질 것이다. 하기 도면들의 상대적 치수들은 실척대로 도시되지 않을 수 있음을 주목한다.
[0009] 도 1은 예시적인 무선 통신 네트워크의 그림 도면을 도시한다.
[0010] 도 2a는 AP(access point)와 다수의 스테이션(STA)들 사이의 통신들에 사용가능한 예시적인 PDU(protocol data unit)를 도시한다.
[0011] 도 2b는 도 2a의 PDU 내의 예시적인 필드를 도시한다.
[0012] 도 3a는 AP와 하나 이상의 STA들 사이의 통신들을 위해 사용가능한 예시적인 PPDU(PLCP(PHY layer convergence protocol) protocol data unit)를 도시한다.
[0013] 도 3b는 AP와 하나 이상의 STA들 사이의 통신들에 사용가능한 다른 예시적인 PPDU를 도시한다.
[0014] 도 4는 예시적인 무선 통신 디바이스의 블록도를 도시한다.
[0015] 도 5a는 예시적인 AP의 블록도를 도시한다.
[0016] 도 5b는 예시적인 스테이션 STA의 블록도를 도시한다.
[0017] 도 6은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0018] 도 7a 및 도 7b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름의 도면을 도시한다.
[0019] 도 8은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0020] 도 9a 및 도 9b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름의 도면을 도시한다.
[0021] 도 10a는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스를 도시한다.
[0022] 도 10b는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스를 도시한다.
[0023] 도 11은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0024] 도 12는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0025] 도 13은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0026] 도 14는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0027] 도 15는 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0028] 도 16은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0029] 도 17은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0030] 도 18은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0031] 다양한 도면들에서 유사한 참조 부호들 및 지정들은 유사한 엘리먼트들을 표시한다.
[0009] 도 1은 예시적인 무선 통신 네트워크의 그림 도면을 도시한다.
[0010] 도 2a는 AP(access point)와 다수의 스테이션(STA)들 사이의 통신들에 사용가능한 예시적인 PDU(protocol data unit)를 도시한다.
[0011] 도 2b는 도 2a의 PDU 내의 예시적인 필드를 도시한다.
[0012] 도 3a는 AP와 하나 이상의 STA들 사이의 통신들을 위해 사용가능한 예시적인 PPDU(PLCP(PHY layer convergence protocol) protocol data unit)를 도시한다.
[0013] 도 3b는 AP와 하나 이상의 STA들 사이의 통신들에 사용가능한 다른 예시적인 PPDU를 도시한다.
[0014] 도 4는 예시적인 무선 통신 디바이스의 블록도를 도시한다.
[0015] 도 5a는 예시적인 AP의 블록도를 도시한다.
[0016] 도 5b는 예시적인 스테이션 STA의 블록도를 도시한다.
[0017] 도 6은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0018] 도 7a 및 도 7b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름의 도면을 도시한다.
[0019] 도 8은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0020] 도 9a 및 도 9b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름의 도면을 도시한다.
[0021] 도 10a는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스를 도시한다.
[0022] 도 10b는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스를 도시한다.
[0023] 도 11은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0024] 도 12는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0025] 도 13은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0026] 도 14는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0027] 도 15는 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0028] 도 16은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0029] 도 17은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0030] 도 18은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스를 예시하는 흐름도를 도시한다.
[0031] 다양한 도면들에서 유사한 참조 부호들 및 지정들은 유사한 엘리먼트들을 표시한다.
[0032]
다음의 설명은 본 개시의 혁신적인 양상들을 설명하려는 목적들을 위한 일부 특정 구현들에 관한 것이다. 그러나, 당업자는 본 명세서의 교시들이 다수의 상이한 방식들로 적용될 수 있음을 용이하게 인식할 것이다. 설명된 구현들은 다른 것들 중에서도, IEEE(Institute of Electrical and Electronics Engineers) 802.11표준들, IEEE 802.15 표준들, 블루투스 SIG(Special Interest Group)에 의해 정의된 Bluetooth® 표준들, 또는 3GPP(3rd Generation Partnership Project)에 의해 공표된 LTE(Long Term Evolution), 3G, 4G 또는 5G(NR(New Radio)) 표준들 중 하나 이상에 따라 RF(radio frequency) 신호들을 송신 및 수신할 수 있는 임의의 디바이스, 시스템 또는 네트워크에서 구현될 수 있다. 설명된 구현들은 다음의 기술들 또는 기법들: CDMA(code division multiple access), TDMA(time division multiple access), FDMA(frequency division multiple access), OFDMA(orthogonal FDMA), SC-FDMA(single-carrier FDMA), SU(single-user) MIMO(multiple-input multiple-output) 및 MU(multi-user) MIMO 중 하나 이상에 따라 RF 신호들을 송신 및 수신할 수 있는 임의의 디바이스, 시스템 또는 네트워크에서 구현될 수 있다. 설명된 구현들은 또한, WPAN(wireless personal area network), WLAN(wireless local area network), WWAN(wireless wide area network), 또는 IOT(internet of things) 네트워크 중 하나 이상에서 사용하기에 적합한 다른 무선 통신 프로토콜들 또는 RF 신호들을 사용하여 구현될 수 있다.
[0033]
본 개시는 원하는 진폭 분포를 달성하기 위해 무선 통신을 위한 데이터를 인코딩하기 위한 방법들, 디바이스들 및 시스템들을 제공한다. 일부 구현들은 보다 구체적으로, 진폭들이 불균일한 분포를 갖도록 결과적인 심볼들의 진폭들을 형상화하기 위해 인코딩 동작을 수행하는 것에 관한 것이다. 불균일한 분포의 일부 구현들에서, 개개의 진폭들과 연관된 확률들은 일반적으로 진폭이 감소함에 따라 증가한다. 일부 구현들은 수신 디바이스에 의한 성공적인 디코딩을 용이하게 하기 위해 MPDU 경계들의 추적을 가능하게 한다. 추가적으로 또는 대안적으로, 일부 구현들은 진폭 형상화를 수행한 후에 패킷 길이의 결정을 가능하게 하며, 이는 송신 디바이스가 페이로드에 추가할 패딩 비트들의 수를 결정하고, 수신 디바이스에 패킷 길이를 시그널링할 수 있게 하여, 수신 디바이스는 패킷의 지속기간을 결정할 수 있다.
[0034]
도 1은 예시적인 무선 통신 네트워크(100)의 블록도를 도시한다. 일부 양상들에 따르면, 무선 통신 네트워크(100)는 Wi-Fi 네트워크와 같은 WLAN(wireless local area network)의 예일 수 있다(그리고 이하 WLAN(100)으로 지칭될 것이다). 예를 들어, WLAN(100)은 IEEE 802.11 패밀리의 무선 통신 프로토콜 표준들(이를 테면, 802.11ay, 802.11ax, 802.11az, 802.11ba 및 802.11be를 포함하는(그러나, 이에 제한되지 않음) IEEE 802.11-2016 규격 또는 이들의 개정들에 의해 정의된 것) 중 적어도 하나를 구현하는 네트워크일 수 있다. WLAN(100)은 AP(access point)(102) 및 STA(multiple station)들(104)과 같은 다수의 무선 통신 디바이스들을 포함할 수 있다. 단 하나의 AP(102)만이 도시되지만, WLAN 네트워크(100)는 또한 다수의 AP들(102)을 포함할 수 있다.
[0035]
STA들(104) 각각은 또한, 다른 예들 중에서도 MS(mobile station), 모바일 디바이스, 모바일 핸드셋, 무선 핸드셋, AT(access terminal), UE(user equipment), SS(subscriber station), 또는 가입자 유닛으로 지칭될 수 있다. STA들(104)은 다른 예들 중에서도, 모바일 폰들, PDA(personal digital assistant)들, 다른 핸드헬드 디바이스들, 넷북들, 노트북 컴퓨터들, 태블릿 컴퓨터들, 랩톱들, 디스플레이 디바이스들(예를 들어, 다른 것들 중에서도, TV들, 컴퓨터 모니터들, 내비게이션 시스템들), 음악 또는 다른 오디오 또는 스테레오 디바이스들, 원격 제어 디바이스들("리모콘들"), 프린터들, 주방 또는 다른 가정 기기들, (예를 들어, PKES(passive keyless entry and start) 시스템들에 대한) 키 포브(fob)들과 같은 다양한 디바이스들을 표현할 수 있다.
[0036]
단일 AP(102) 및 STA들(104)의 연관된 세트는 개개의 AP(102)에 의해 관리되는 BSS(basic service set)로 지칭될 수 있다. 도 1은 추가적으로 WLAN(100)의 BSA(basic service area)를 표현할 수 있는 AP(102)의 예시적인 커버리지 영역(106)이 도시한다. BSS는 SSID(service set identifier)에 의해 사용자들에게 식별될 수 있을 뿐만 아니라, AP(102)의 MAC(medium access control) 어드레스일 수 있는 BSSID(basic service set identifier)에 의해 다른 디바이스들에 대해 식별될 수 있다. AP(102)는 AP(102)의 무선 범위 내의 임의의 STA들(104)이 개개의 통신 링크(108)(이하 또한 "Wi-Fi 링크"로 지칭됨)를 확립하기 위해 또는 AP(102)와 통신 링크(108)를 유지하기 위해 AP(102)와 "연관" 또는 재연관할 수 있게 하는 BSSID를 포함하는 비콘 프레임들("비콘들")을 주기적으로 브로드캐스트한다. 예를 들어, 비콘들은 개개의 AP(102)에 의해 사용되는 1차 채널의 식별뿐만 아니라 AP(102)와의 타이밍 동기화를 확립 또는 유지하기 위한 타이밍 동기화 기능을 포함할 수 있다. AP(102)는 개개의 통신 링크들(108)을 통해 WLAN 내의 다양한 STA들(104)에 외부 네트워크들에 대한 액세스를 제공할 수 있다.
[0037]
AP(102)와의 통신 링크(108)를 확립하기 위해, STA들(104) 각각은 하나 이상의 주파수 대역들(예를 들어, 2.4 GHz, 5 GHz, 6 GHz 또는 60 GHz 대역들) 내의 주파수 채널들 상에서 수동 또는 능동 스캐닝 동작들("스캔")을 수행하도록 구성된다. 수동 스캐닝을 수행하기 위해, STA(104)는 TBTT(target beacon transmission time)(TU(time unit)들에서 측정되고 여기서 하나의 TU는 1024 마이크로초(μs)와 동일할 수 있음)로 지칭되는 주기적 시간 인터벌로 각각의 AP들(102)에 의해 송신되는 비콘들을 청취한다. 능동 스캐닝을 수행하기 위해, STA(104)는 스캐닝될 각각의 채널 상에서 프로브 요청들을 생성 및 순차적으로 송신하고, AP들(102)로부터 프로브 응답들을 청취한다. 각각의 STA(104)는, 수동 또는 능동 스캔들을 통해 획득된 스캐닝 정보에 기초하여 연관될 AP(102)를 식별 또는 선택하고, 선택된 AP(102)와의 통신 링크(108)를 확립하기 위해 인증 및 연관 동작들을 수행하도록 구성될 수 있다. AP(102)는, STA(104)를 추적하기 위해 AP(102)가 사용하는 연관 동작들의 최고점에서 STA(104)에 AID(association identifier)를 할당한다.
[0038]
무선 네트워크들의 증가하는 편재성의 결과로서, STA(104)는 STA의 범위 내의 많은 BSS들 중 하나를 선택하거나 다수의 접속된 BSS들을 포함하는 ESS(extended service set)를 함께 형성하는 다수의 AP들(102) 사이에서 선택할 기회를 가질 수 있다. WLAN(100)과 연관된 확장된 네트워크 스테이션(미도시)은, 다수의 AP들(102)이 이러한 ESS에서 접속되도록 허용할 수 있는 유선 또는 무선 분배 시스템에 접속될 수 있다. 따라서, STA(104)는 하나 초과의 AP(102)에 의해 커버될 수 있고, 상이한 송신들을 위해 상이한 시간들에 상이한 AP들(102)과 연관될 수 있다. 추가적으로, AP(102)와의 연관 이후, STA(104)는 또한 연관되기에 더 적합한 AP(102)를 발견하기 위해 자신의 주위를 주기적으로 스캔하도록 구성될 수 있다. 예를 들어, 자신의 연관된 AP(102)에 대해 이동하고 있는 STA(104)는 더 큰 RSSI(received signal strength indicator) 또는 감소된 트래픽 부하와 같은 더 바람직한 네트워크 특성들을 갖는 다른 AP(102)를 발견하기 위해 "로밍" 스캔을 수행할 수 있다.
[0039]
일부 경우들에서, STA들(104)은 AP들(102) 또는 STA들(104) 자체 이외의 다른 장비 없이 네트워크들을 형성할 수 있다. 그러한 네트워크의 일례는 애드 혹 네트워크(ad hoc network)(또는 무선 애드 혹 네트워크)이다. 애드 혹 네트워크들은 대안적으로 메시 네트워크들 또는 피어-투-피어(P2P) 네트워크들로 지칭될 수 있다. 일부 경우들에서, 애드 혹 네트워크들은 WLAN(100)과 같은 더 큰 무선 네트워크 내에서 구현될 수 있다. 이러한 구현들에서, STA들(104)은 통신 링크들(108)을 사용하여 AP(102)를 통해 서로 통신할 수 있지만, STA들(104)은 또한 다이렉트 무선 링크들(110)을 통해 서로 직접 통신할 수 있다. 추가적으로, 2개의 STA들(104)은 STA들(104) 둘 모두가 동일한 AP(102)와 연관되고 그에 의해 서빙되는지 여부에 관계 없이 직접 통신 링크(110)를 통해 통신할 수 있다. 그러한 애드 혹 시스템에서, STA들(104) 중 하나 이상은 BSS에서 AP(102)에 의해 채워진 역할을 맡을 수 있다. 그러한 STA(104)는 GO(group owner)로 지칭될 수 있고, 애드 혹 네트워크 내의 송신들을 조정할 수 있다. 다이렉트 무선 링크들(110)의 예들은 Wi-Fi 다이렉트 접속들, Wi-Fi TDLS(Tunneled Direct Link Setup) 링크를 사용함으로써 확립된 접속들 및 다른 P2P 그룹 접속들을 포함한다.
[0040]
AP들(102) 및 STA들(104)은 무선 통신 프로토콜 표준들의 IEEE 802.11 패밀리(이를테면 802.11ay, 802.11ax, 802.11az, 802.11ba 및 802.11be를 포함하는(그러나 이에 제한되지 않음) IEEE 802.11-2016 규격 또는 이들의 개정들에 의해 정의된 것)에 따라 (각각의 통신 링크들(108)을 통해) 기능 및 통신할 수 있다. 이러한 표준들은 PHY 및 MAC(medium access control) 계층들에 대한 WLAN 라디오 및 기저대역 프로토콜들을 정의한다. AP들(102) 및 STA들(104)은 PPDU(PHY protocol data unit)들(또는 PLCP(physical layer convergence protocol) PDU들)의 형태로 서로에게 그리고 서로로부터 무선 통신들(이하 "Wi-Fi 통신들"로 또한 지칭됨)을 송신 및 수신한다. WLAN(100) 내의 AP들(102) 및 STA들(104)은 비면허 스펙트럼을 통해 PPDU들을 송신할 수 있고, 이는 2.4 GHz 대역, 5 GHz 대역, 60 GHz 대역, 3.6 GHz 대역, 및 900 MHz 대역과 같은 Wi-Fi 기술에 의해 종래에 사용된 주파수 대역들을 포함하는 스펙트럼의 일부분일 수 있다. 본원에 설명된 AP들(102) 및 STA들(104)의 일부 구현들은 또한 6 GHz 대역과 같은 다른 주파수 대역들에서 통신할 수 있고, 이는 면허 및 비면허 통신들 둘 모두를 지원할 수 있다. AP들(102) 및 STA들(104)은 또한, 다수의 운영자들이 동일한 또는 중첩하는 주파수 대역 또는 대역들에서 동작하기 위한 면허를 가질 수 있는 공유된 면허 주파수 대역들과 같은 다른 주파수 대역들을 통해 통신하도록 구성될 수 있다.
[0041]
주파수 대역들 각각은 다수의 서브대역들 또는 주파수 채널들을 포함할 수 있다. 예를 들어, IEEE 802.11n, 802.11ac, 802.11ax 및 802.11be 표준 개정들을 준수하는 PPDU들은 2.4, 5 GHz 및 6 GHz 대역들을 통해 송신될 수 있고, 이들 각각은 다수의 20 MHz 채널들로 분할된다. 따라서, 이들 PPDU들은 20 MHz의 최소 대역폭을 갖는 물리 채널을 통해 송신되지만, 채널 본딩을 통해 더 큰 채널들이 형성될 수 있다. 예를 들어, PPDU들은 다수의 20 MHz 채널들을 함께 본딩함으로써 40 MHz, 80 MHz, 160 또는 320 MHz의 대역폭들을 갖는 물리적 채널들을 통해 송신될 수 있다.
[0042]
각각의 PPDU는 PSDU(PHY service data unit) 형태의 페이로드 및 PHY 프리앰블을 포함하는 복합 구조이다. 프리앰블에 제공된 정보는 PSDU 내의 후속 데이터를 디코딩하기 위해 수신 디바이스에 의해 사용될 수 있다. PPDU들이 본딩된 채널을 통해 송신되는 경우들에서, 프리앰블 필드들은 다수의 컴포넌트 채널들 각각에서 복제 및 송신될 수 있다. PHY 프리앰블은 레거시 부분(또는 "레거시 프리앰블") 및 비-레거시 부분(또는 "비-레거시 프리앰블") 둘 모두를 포함할 수 있다. 레거시 프리앰블은 다른 용도들 중에서도 패킷 검출, 자동 이득 제어 및 채널 추정을 위해 사용될 수 있다. 레거시 프리앰블은 또한 일반적으로 레거시 디바이스들과의 호환가능성을 유지하기 위해 사용될 수 있다. 프리앰블의 비-레거시 부분의 포맷, 코딩 및 그에서 제공되는 정보는 페이로드를 송신하는 데 사용될 특정 IEEE 802.11프로토콜에 기초한다.
[0043]
도 2a는 AP(102)와 하나 이상의 STA들(104) 사이의 무선 통신에 사용가능한 예시적인 PDU(protocol data unit)(200)를 도시한다. 예를 들어, PDU(200)는 PPDU로서 구성될 수 있다. 도시된 바와 같이, PDU(200)는 PHY 프리앰블(202) 및 PHY 페이로드(204)를 포함한다. 예를 들어, 프리앰블(202)은, 2개의 BPSK 심볼들로 이루어질 수 있는 L-STF(legacy short training field)(206), 2개의 BPSK 심볼들로 이루어질 수 있는 L-LTF(legacy long training field)(208) 및 2개의 BPSK 심볼들로 이루어질 수 있는 L-SIG(legacy signal field)(210)를 자체로 포함하는 레거시 부분을 포함할 수 있다. 프리앰블(202)의 레거시 부분은 IEEE 802.11a 무선 통신 프로토콜 표준에 따라 구성될 수 있다. 프리앰블(202)은 또한, 예를 들어 IEEE 802.11ac, 802.11ax, 802.11be 또는 추후의 무선 통신 프로토콜 프로토콜들과 같은 IEEE 무선 통신 프로토콜을 준수하는 하나 이상의 비-레거시 필드들(212)을 포함하는 비-레거시 부분을 포함할 수 있다.
[0044]
L-STF(206)는 일반적으로, 수신 디바이스가 개략적 타이밍 및 주파수 추적 및 AGC(automatic gain control)를 수행할 수 있게 한다. L-LTF(208)는 일반적으로, 수신 디바이스가 미세 타이밍 및 주파수 추적을 수행하고 또한 무선 채널의 초기 추정을 수행할 수 있게 한다. L-SIG(210)는 일반적으로, 수신 디바이스가 PDU의 지속기간을 결정하고 PDU의 최상부 상에서 송신하는 것을 회피하기 위해 결정된 지속기간을 사용할 수 있게 한다. 예를 들어, L-STF(206), L-LTF(208) 및 L-SIG(210)는 BPSK(binary phase shift keying) 변조 방식에 따라 변조될 수 있다. 페이로드(204)는 BPSK 변조 방식, Q-BPSK(quadrature BPSK) 변조 방식, QAM(quadrature amplitude modulation) 변조 방식, 또는 다른 적절한 변조 방식에 따라 변조될 수 있다. 페이로드(204)는, 차례로, 예를 들어, MPDU(MAC(medium access control) protocol data unit)들 또는 A-MPDU(aggregated MPDU)의 형태로 상위 계층 데이터를 반송할 수 있는 데이터 필드(데이터)(214)를 포함하는 PSDU를 포함할 수 있다.
[0045]
도 2b는 도 2a의 PDU(200) 내의 예시적인 L-SIG(210)를 도시한다. L-SIG(210)는 데이터 레이트 필드(222), 예비 비트(224), 길이 필드(226), 패리티 비트(228) 및 테일 필드(230)를 포함한다. 데이터 레이트 필드(222)는 데이터 레이트를 표시한다(데이터 레이트 필드(212)에 표시된 데이터 레이트는 페이로드(204)에서 반송되는 데이터의 실제 데이터 레이트가 아닐 수 있음을 주목한다). 길이 필드(226)는, 예를 들어, 심볼들 또는 바이트들의 단위들로 패킷의 길이를 표시한다. 패리티 비트(228)는 비트 에러들을 검출하는 데 사용될 수 있다. 테일 필드(230)는 디코더(예를 들어, 비터비(Viterbi) 디코더)의 동작을 종료하기 위해 수신 디바이스에 의해 사용될 수 있는 테일 비트들을 포함한다. 수신 디바이스는, 예를 들어, 마이크로초(μs) 단위 또는 다른 시간 단위들로 패킷의 지속기간을 결정하기 위해, 데이터 레이트 필드(222) 및 길이 필드(226)에 표시된 데이터 레이트 및 길이를 활용할 수 있다.
[0046]
도 3a는 AP와 하나 이상의 STA들 사이의 무선 통신에 사용가능한 예시적인 PDU(300)를 도시한다. PPDU(300)는 SU, OFDMA 또는 MU-MIMO 송신들을 위해 사용될 수 있다. PPDU(300)는 IEEE 802.11 무선 통신 프로토콜 표준에 대한 IEEE 802.11ax 수정안에 따라 HE(High Efficiency) WLAN PPDU로서 포맷될 수 있다. PPDU(300)는 레거시 부분(302) 및 비-레거시 부분(304)을 포함하는 PHY 프리앰블을 포함한다. PPDU(300)는, 예를 들어, 데이터 필드(324)를 포함하는 PSDU의 형태로, 프리앰블 다음에 PHY 페이로드(306)를 더 포함할 수 있다.
[0047]
프리앰블의 레거시 부분(302)은 L-STF(308), L-LTF(310) 및 L-SIG(312)를 포함한다. 비-레거시 부분(304)은 L-SIG의 반복(RL-SIG)(314), 제1 HE 신호 필드(HE-SIG-A)(316), HE 숏 트레이닝 필드(HE-STF)(320), 및 하나 이상의 HE 롱 트레이닝 필드(또는 심볼)(HE-LTF)들(322)을 포함한다. OFDMA 또는 MU-MIMO 통신들의 경우, 제2 부분(304)은 HE-SIG-A(316)와 별개로 인코딩된 제2 HE 신호 필드(HE-SIG-B)(318)를 더 포함한다. HE-STF(320)는 타이밍 및 주파수 추적 및 AGC를 위해 사용될 수 있고, HE-LTF(322)는 더 개선된 채널 추정을 위해 사용될 수 있다. L-STF(308), L-LTF(310) 및 L-SIG(312)와 같이, RL-SIG(314) 및 HE-SIG-A(316) 내의 정보는 본딩된 채널의 사용을 수반하는 인스턴스들에서 컴포넌트 20 MHz 채널들 각각에서 복제 및 송신될 수 있다. 대조적으로, HE-SIG-B(318) 내의 콘텐츠는 각각의 20 MHz 채널에 고유하고 특정 STA들(104)을 타겟팅할 수 있다.
[0048]
RL-SIG(314)는 PPDU(300)가 HE PPDU임을 HE-호환가능 STA들(104)에 표시할 수 있다. AP(102)는 AP가 이들에 대한 스케줄링된 UL 또는 DL 자원들을 가짐을 식별하고 다수의 STA들(104)에 통지하기 위해 HE-SIG-A(316)를 사용할 수 있다. 예를 들어, HE-SIG-A(316)는 식별된 STA들(104)에 대한 자원 할당들을 표시하는 자원 할당 서브필드를 포함할 수 있다. HE-SIG-A(316)는 AP(102)에 의해 서빙되는 각각의 HE-호환가능 STA(104)에 의해 디코딩될 수 있다. MU 송신들의 경우, HE-SIG-A(316)는 연관된 HE-SIG-B(318)를 디코딩하기 위해 각각의 식별된 STA(104)에 의해 사용가능한 정보를 더 포함한다. 예를 들어, HE-SIG-A(316)는 다른 예들 중에서도 HE-SIG-B들(318)의 로케이션들 및 길이들, 이용가능한 채널 대역폭들 및 MCS(modulation and coding scheme)들을 포함하는 프레임 포맷을 표시할 수 있다. HE-SIG-A(316)는 또한 식별된 STA들(104) 이외의 STA들(104)에 의해 사용가능한 HE WLAN 시그널링 정보를 포함할 수 있다.
[0049]
HE-SIG-B(318)는 예를 들어, STA-특정(또는 "사용자-특정") MCS 값들 및 STA-특정 RU 할당 정보와 같은 STA-특정 스케줄링 정보를 반송할 수 있다. DL MU-OFDMA의 맥락에서, 이러한 정보는 개개의 STA들(104)이 연관된 데이터 필드(324)에서 대응하는 RU(resource unit)들을 식별 및 디코딩할 수 있게 한다. 각각의 HE-SIG-B(318)는 공통 필드 및 적어도 하나의 STA-특정 필드를 포함한다. 공통 필드는, 다른 예들 중에서도, 주파수 도메인에서 RU 할당들을 포함하는 다수의 STA들(104)에 대한 RU 할당들을 표시하고, 어느 RU들이 MU-MIMO 송신들에 대해 할당되는지 그리고 어느 RU들이 MU-OFDMA 송신들에 대응하는지, 및 할당들에서 사용자들의 수를 표시할 수 있다. 공통 필드는 공통 비트들, CRC 비트들 및 테일 비트들로 인코딩될 수 있다. 사용자-특정 필드들은 특정 STA들(104)에 할당되고, 특정 RU들을 스케줄링하고 다른 WLAN 디바이스들에 스케줄링을 표시하기 위해 사용될 수 있다. 각각의 사용자-특정 필드는 다수의 사용자 블록 필드들을 포함할 수 있다. 각각의 사용자 블록 필드는 2개의 개개의 STA들이 데이터 필드(324)에서 자신들의 개개의 RU 페이로드들을 디코딩하기 위한 정보를 포함하는 2개의 사용자 필드들을 포함할 수 있다.
[0050]
도 3b는 AP와 하나 이상의 STA들 사이의 무선 통신에 사용가능한 다른 예시적인 PDU(350)를 도시한다. PPDU(350)는 SU, OFDMA 또는 MU-MIMO 송신들을 위해 사용될 수 있다. PPDU 필드(350)는 IEEE 802.11 무선 통신 프로토콜 표준에 대한 IEEE 802.11be 개정에 따라 EHT(Extreme High Throughput) WLAN PPDU로서 포맷될 수 있거나, 또는 미래의 IEEE 802.11 무선 통신 프로토콜 표준 또는 다른 표준을 준수하는 새로운 무선 통신 프로토콜의 임의의 추후의(포스트-EHT) 버전을 준수하는 PPDU로서 포맷될 수 있다. PPDU(350)는 레거시 부분(352) 및 비-레거시 부분(354)을 포함하는 PHY 프리앰블을 포함한다. PPDU(350)는, 예를 들어, 데이터 필드(374)를 포함하는 PSDU의 형태로, 프리앰블 다음에 PHY 페이로드(356)를 더 포함할 수 있다.
[0051]
프리앰블의 레거시 부분(352)은 L-STF(358), L-LTF(360) 및 L-SIG(362)를 포함한다. 프리앰블의 비-레거시 부분(354)은 RL-SIG(364) 및 RL-SIG(364) 이후의 다수의 무선 통신 프로토콜 버전-의존적 신호 필드들을 포함한다. 예를 들어, 비-레거시 부분(354)은 범용 신호 필드(366)(본원에서 "U-SIG(366)"로 지칭됨) 및 EHT 신호 필드(368)(본원에서 "EHT-SIG(368)"로 지칭됨)를 포함할 수 있다. U-SIG(366) 및 EHT-SIG(368) 중 하나 또는 둘 모두는 EHT를 넘은 다른 무선 통신 프로토콜 버전들로서 구조화될 수 있고, 그에 대한 버전-의존적 정보를 반송할 수 있다. 비-레거시 부분(354)은 추가적인 숏 트레이닝 필드(370)(본원에서 "EHT-STF(370)"로 지칭하지만, EHT를 넘어서는 다른 무선 통신 프로토콜 버전들로서 구조화되고 그에 대한 버전-의존적 정보를 반송할 수 있음) 및 하나 이상의 추가적인 롱 트레이닝 필드들(372)(본원에서 "EHT-LTF들(372)"로 지칭되지만, EHT를 넘어서는 다른 무선 통신 프로토콜 버전들로서 구조화되고 그에 대한 버전-의존적 정보를 반송할 수 있음)을 더 포함한다. EHT-STF(370)는 타이밍 및 주파수 추적 및 AGC를 위해 사용될 수 있고, EHT-LTF(372)는 더 개선된 채널 추정을 위해 사용될 수 있다. L-STF(358), L-LTF(360) 및 L-SIG(362)와 같이, U-SIG(366) 및 EHT-SIG(368) 내의 정보는 본딩된 채널의 사용을 수반하는 인스턴스들에서 컴포넌트 20 MHz 채널들 각각에서 복제 및 송신될 수 있다. 일부 구현들에서, EHT-SIG(368)는 추가적으로 또는 대안적으로, 1차 20 MHz 채널에서 반송되는 정보와 상이한 하나 이상의 비-1차 20 MHz 채널들에서 정보를 반송할 수 있다.
[0052]
EHT-SIG(368)는 하나 이상의 공동으로 인코딩된 심볼들을 포함할 수 있고, U-SIG(366)가 인코딩되는 블록과 상이한 블록에서 인코딩될 수 있다. EHT-SIG(368)는 AP가 다수의 STA들(104)에 대해 스케줄링된 UL 또는 DL 자원들을 갖는다는 것을 식별하고 다수의 STA들(104)에 통지하기 위해 AP에 의해 사용될 수 있다. EHT-SIG(368)는 AP(102)에 의해 서빙되는 각각의 호환가능 STA(104)에 의해 디코딩될 수 있다. EHT(368)는 일반적으로 데이터 필드(374)의 비트들을 해석하기 위해 수신 디바이스에 의해 사용될 수 있다. 예를 들어, EHT-SIG(368)는 다른 예들 중에서도 RU 할당 정보, 공간 스트림 구성 정보 및 사용자 당 시그널링 정보, 이를 테면, MCS들을 포함할 수 있다. EHT-SIG(368)는 BCC(binary convolutional code)에 대해 사용될 수 있는 CRC(cyclic redundancy check)(예를 들어, 4 비트) 및 테일(예를 들어, 6 비트)을 더 포함할 수 있다. 일부 구현들에서, EHT-SIG(368)는 각각 CRC 및 테일을 포함하는 하나 이상의 코드 블록들을 포함할 수 있다. 일부 양상들에서, 코드 블록들 각각은 개별적으로 인코딩될 수 있다.
[0053]
EHT-SIG(368)는 예를 들어, 사용자-특정 MCS 값들 및 사용자-특정 RU 할당 정보와 같은 STA-특정 스케줄링 정보를 반송할 수 있다. EHT(368)는 일반적으로 데이터 필드(374)의 비트들을 해석하기 위해 수신 디바이스에 의해 사용될 수 있다. DL MU-OFDMA의 맥락에서, 이러한 정보는 개개의 STA들(104)이 연관된 데이터 필드(374)에서 대응하는 RU들을 식별 및 디코딩할 수 있게 한다. 각각의 EHT-SIG(368)는 공통 필드 및 적어도 하나의 사용자-특정 필드를 포함할 수 있다. 공통 필드는, 다른 예들 중에서도, 다수의 STA들(104)에 대한 RU 분배들을 표시하고, 주파수 도메인에서 RU 할당들을 표시하고, 어느 RU들이 MU-MIMO 송신들에 대해 할당되는지 그리고 어느 RU들이 MU-OFDMA 송신들에 대응하는지, 및 할당들에서 사용자들의 수를 표시할 수 있다. 공통 필드는 공통 비트들, CRC 비트들 및 테일 비트들로 인코딩될 수 있다. 사용자-특정 필드들은 특정 STA들(104)에 할당되고, 특정 RU들을 스케줄링하고 다른 WLAN 디바이스들에 스케줄링을 표시하기 위해 사용될 수 있다. 각각의 사용자-특정 필드는 다수의 사용자 블록 필드들을 포함할 수 있다. 각각의 사용자 블록 필드는, 예를 들어, 2개의 개개의 STA들이 자신들의 개개의 RU 페이로드들을 디코딩하기 위한 정보를 포함하는 2개의 사용자 필드들을 포함할 수 있다.
[0054]
RL-SIG(364) 및 U-SIG(366)의 존재는 PPDU(350)가 EHT PPDU 또는 장래의 IEEE 802.11 무선 통신 프로토콜 표준을 준수하는 새로운 무선 통신 프로토콜의 임의의 추후의(포스트-EHT) 버전을 준수하는 PPDU임을 EHT- 또는 추후 버전-준수 STA들(104)에 표시할 수 있다. 예를 들어, U-SIG(366)는 EHT-SIG(368) 또는 데이터 필드(374) 중 하나 이상의 비트들을 해석하기 위해 수신 디바이스에 의해 사용될 수 있다.
[0055]
위에서 설명된 바와 같이, AP들(102) 및 STA들(104)은 MU(multi-user) 통신들; 즉, 하나의 디바이스로부터 다수의 디바이스들 각각으로의 동시 송신들(예를 들어, AP(102)로부터 대응하는 STA들(104)로의 다수의 동시 다운링크(DL) 통신들), 또는 다수의 디바이스들로부터 단일 디바이스로의 동시 송신들(예를 들어, 대응하는 STA들(104)로부터 AP(102)로의 다수의 동시 업링크(UL) 송신들)을 지원할 수 있다. MU 송신들을 지원하기 위해, AP들(102) 및 STA들(104)은 MU-MIMO(multi-user multiple-input, multiple-output) 및 MU-OFDMA(multi-user orthogonal frequency division multiple access) 기술들을 활용할 수 있다.
[0056]
MU-OFDMA 방식들에서, 무선 채널의 이용가능한 주파수 스펙트럼은 다수의 주파수 서브캐리어들("톤들"로 또한 지칭됨)을 각각 포함하는 다수의 RU(resource unit)들로 분할될 수 있다. 상이한 RU들은 AP(102)에 의해 특정 시간들에 상이한 STA들(104)에 배정 또는 할당될 수 있다. RU들의 크기들 및 분포들은 RU 할당으로 지칭될 수 있다. 일부 구현들에서, RU들은 2 MHz 인터벌들로 할당될 수 있고, 그에 따라, 가장 작은 RU는 24개의 데이터 톤들 및 2개의 파일럿 톤들로 구성된 26개의 톤들을 포함할 수 있다. 결과적으로, 20 MHz 채널에서, (일부 톤들이 다른 목적들을 위해 예비되기 때문에) 최대 9개의 RU들(이를 테면, 2 MHz, 26-톤 RU들)이 할당될 수 있다. 유사하게, 160 MHz 채널에서, 최대 74개의 RU들이 할당될 수 있다. 더 큰 52개의 톤, 106개의 톤, 242개의 톤, 484개의 톤 및 996개의 톤 RU들이 또한 할당될 수 있다. 인접한 RU들은, 예를 들어, 인접한 RU들 사이의 간섭을 감소시키고, 수신기 DC 오프셋을 감소시키고, 송신 중심 주파수 누설을 피하기 위해, 널 서브캐리어(이를 테면, DC 서브캐리어)에 의해 분리될 수 있다.
[0057]
UL MU 송신들의 경우, AP(102)는 다수의 STA들(104)로부터 AP(102)로 UL MU-OFDMA 또는 UL MU-MIMO 송신을 개시 및 동기화하기 위해 트리거 프레임을 송신할 수 있다. 따라서, 그러한 트리거 프레임들은 다수의 STA들(104)이 UL 트래픽을 AP(102)에 시간상 동시에 전송할 수 있게 할 수 있다. 트리거 프레임은 개개의 AID(association identifier)들을 통해 하나 이상의 STA들(104)에 어드레스할 수 있고, AP(102)에 UL 트래픽을 전송하기 위해 사용될 수 있는 하나 이상의 RU들을 각각의 AID(및 그에 따라 각각의 STA(104))에 할당할 수 있다. AP는 또한, 스케줄링되지 않은 STA들(104)이 경합할 수 있는 하나 이상의 RA(random access) RU들을 지정할 수 있다.
[0058]
도 4는 예시적인 무선 통신 디바이스(400)의 블록도를 도시한다. 일부 구현들에서, 무선 통신 디바이스(400)는 도 1을 참조하여 위에서 설명된 STA들(104) 중 하나와 같은 STA에서 사용하기 위한 디바이스의 예일 수 있다. 일부 구현들에서, 무선 통신 디바이스(400)는 도 1을 참조하여 위에서 설명된 AP(102)와 같은 AP에서 사용하기 위한 디바이스의 예일 수 있다. 무선 통신 디바이스(400)는, 예를 들어 무선 패킷들의 형태로 무선 통신들을 송신 및 수신할 수 있다. 예를 들어, 무선 통신 디바이스는, 802.11ay, 802.11ax, 802.11az, 802.11ba 및 802.11be를 포함하는(그러나 이에 제한되지 않음) IEEE 802.11-2016 규격 또는 이들의 개정들에 의해 정의된 것과 같은 IEEE 802.11 무선 통신 프로토콜 표준을 준수하는 MPDU(MAC(medium access control) protocol data unit)들 및 PPDU(PLCP(physical layer convergence protocol) protocol data unit)들의 형태로 패킷들을 송신 및 수신하도록 구성될 수 있다.
[0059]
무선 통신 디바이스(400)는 하나 이상의 모뎀들(402), 예를 들어 Wi-Fi(IEEE 802.11 준수) 모뎀을 포함하는 칩, SoC(system on chip), 칩셋, 패키지 또는 디바이스일 수 있거나 이를 포함할 수 있다. 일부 구현들에서, 하나 이상의 모뎀들(402)(집합적으로 "모뎀(402)")은 추가적으로 WWAN 모뎀(예를 들어, 3GPP 4G LTE 또는 5G 준수 모뎀)을 포함한다. 일부 구현들에서, 무선 통신 디바이스(400)는 또한 모뎀(402)과 커플링된 하나 이상의 프로세서들, 프로세싱 블록들 또는 프로세싱 엘리먼트들(404)(집합적으로 "프로세서(404)")을 포함한다. 일부 구현들에서, 무선 통신 디바이스(400)는 추가적으로 모뎀(402)과 커플링된 하나 이상의 라디오들(406)(집합적으로 "라디오(406)")을 포함한다. 일부 구현들에서, 무선 통신 디바이스(400)는 프로세서(404) 또는 모뎀(402)과 커플링된 하나 이상의 메모리 블록들 또는 엘리먼트들(408)(집합적으로 "메모리(408)")을 더 포함한다.
[0060]
모뎀(402)은 다른 예들 중에서도, 예를 들어 ASIC(application-specific integrated circuit)와 같은 지능형 하드웨어 블록 또는 디바이스를 포함할 수 있다. 모뎀(402)은 일반적으로 PHY 계층, 및 일부 구현들에서는 또한 MAC 계층의 일부(예를 들어, MAC 계층의 하드웨어 부분)를 구현하도록 구성된다. 예를 들어, 모뎀(402)은 패킷들을 변조하도록 그리고 변조된 패킷들을 무선 매체를 통한 송신을 위해 라디오(406)에 출력하도록 구성된다. 모뎀(402)은 유사하게, 라디오(406)에 의해 수신된 변조된 패킷들을 획득하고, 복조된 패킷들을 제공하기 위해 패킷들을 복조하도록 구성된다. 변조기 및 복조기에 추가하여, 모뎀(402)은 DSP(digital signal processing) 회로, AGC(automatic gain control) 회로, 코더, 디코더, 멀티플렉서 및 디멀티플렉서를 더 포함할 수 있다. 예를 들어, 송신 모드에 있는 동안, 프로세서(404)로부터 획득된 데이터는 코딩된 비트들을 제공하기 위해 데이터를 인코딩하는 인코더에 제공될 수 있다. 이어서, 코딩된 비트들은 공간 멀티플렉싱에 대한 공간 스트림들의 수 NSS 또는 STBC(space-time block coding)에 대한 공간-시간 스트림들의 수 NSTS에 맵핑될 수 있다. 이어서, 스트림들 내의 코딩된 비트들은 변조된 심볼들을 제공하기 위해 (선택된 MCS를 사용하여) 변조 콘스텔레이션의 포인트들에 맵핑될 수 있다. 개개의 공간 또는 공간-시간 스트림들 내의 변조된 심볼들은 멀티플렉싱되고, IFFT(inverse fast Fourier transform) 블록을 통해 변환되고, 후속적으로 (예를 들어, Tx 윈도우화 및 필터링을 위해) DSP 회로에 제공될 수 있다. 이어서, 디지털 신호들은 DAC(digital-to-analog converter)에 제공될 수 있다. 이어서, 결과적인 아날로그 신호들은 주파수 상향변환기, 및 궁극적으로는 라디오(406)에 제공될 수 있다. 빔형성을 수반하는 구현들에서, 개개의 공간 스트림들 내의 변조된 심볼들은 이들을 IFFT 블록에 제공하기 전에 스티어링 매트릭스를 통해 프리코딩된다.
[0061]
수신 모드에 있는 동안, DSP 회로는, 예를 들어 신호의 존재를 검출하고 초기 타이밍 및 주파수 오프셋들을 추정함으로써 라디오(406)로부터 수신된 변조된 심볼들을 포함하는 신호를 포착하도록 구성된다. DSP 회로는 추가로, 예를 들어 채널(협대역) 필터링, 및 아날로그 손상 컨디셔닝(이를 테면, I/Q 불균형에 대한 보정)을 사용하고, 궁극적으로 협대역 신호를 획득하기 위해 디지털 이득을 적용함으로써 신호들을 디지털 방식으로 컨디셔닝하도록 구성된다. 이어서, DSP 회로의 출력은 적절한 이득을 결정하기 위해, 예를 들어 하나 이상의 수신된 트레이닝 필드들에서 디지털 신호들로부터 추출된 정보를 사용하도록 구성되는 AGC에 공급될 수 있다. DSP 회로의 출력은 또한, 다수의 공간 스트림들 또는 공간-시간 스트림들이 수신될 때 변조된 심볼들을 디멀티플렉싱하는 디멀티플렉서와 커플링된다. 디멀티플렉싱된 심볼들은 신호로부터 심볼들을 추출하고, 예를 들어 각각의 공간 스트림에서 각각의 서브캐리어의 각각의 비트 포지션에 대한 LLR(logarithm likelihood ratio)들을 컴퓨팅하도록 구성되는 복조기에 제공될 수 있다. 복조기는 디코딩된 비트들을 제공하기 위해 LLR들을 프로세싱하도록 구성될 수 있는 디코더와 커플링된다. 이어서, 디코딩된 비트들은 디스크램블링되고, 프로세싱, 평가 또는 해석을 위해 MAC 계층(프로세서(404))에 제공될 수 있다.
[0062]
라디오(406)는 일반적으로, 하나 이상의 트랜시버들로 조합될 수 있는 적어도 하나의 RF(radio frequency) 송신기(또는 "송신기 체인") 및 적어도 하나의 RF 수신기(또는 "수신기 체인")를 포함한다. 예를 들어, RF 송신기들 및 수신기들 각각은 적어도 하나의 PA(power amplifier) 및 적어도 하나의 LNA(low-noise amplifier)를 포함하는 다양한 아날로그 회로를 각각 포함할 수 있다. RF 송신기들 및 수신기들은 차례로, 하나 이상의 안테나들에 커플링될 수 있다. 예를 들어, 일부 구현들에서, 무선 통신 디바이스(400)는 다수의 송신 안테나들(각각 대응하는 송신 체인을 가짐) 및 다수의 수신 안테나들(각각 대응하는 수신 체인을 가짐)을 포함하거나 이들과 커플링될 수 있다. 모뎀(402)으로부터 출력된 심볼들은 라디오(406)에 제공되고, 이어서 라디오(406)는 커플링된 안테나들을 통해 심볼들을 송신한다. 유사하게, 안테나들을 통해 수신된 심볼들은 라디오(406)에 의해 획득되며, 이어서, 라디오(406)는 심볼들을 모뎀(402)에 제공한다.
[0063]
프로세서(404)는 예를 들어 프로세싱 코어, 프로세싱 블록, CPU(central processing unit), 마이크로프로세서, 마이크로제어기, DSP(digital signal processor), ASIC(application-specific integrated circuit), PLD(programmable logic device), 이를 테면 FPGA(field programmable gate array), 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본원에서 설명된 기능들을 수행하도록 설계된 이들의 임의의 조합과 같은 지능형 하드웨어 블록 또는 디바이스를 포함할 수 있다. 프로세서(404)는 라디오(406) 및 모뎀(402)을 통해 수신된 정보를 프로세싱하고, 무선 매체를 통한 송신을 위해 모뎀(402) 및 라디오(406)를 통해 출력될 정보를 프로세싱한다. 예를 들어, 프로세서(404)는 MPDU들, 프레임들 또는 패킷들의 생성, 송신, 수신 및 프로세싱과 관련된 다양한 동작들을 수행하도록 구성된 MAC 계층의 적어도 일부 및 제어 평면을 구현할 수 있다. 일부 구현들에서, MAC 계층은 코딩을 위해 PHY 계층으로의 프로비저닝을 위해 MPDU들을 생성하고, MPDU들로서 프로세싱하기 위해 PHY 계층으로부터 디코딩된 정보 비트들을 수신하도록 구성된다. MAC 계층은 다른 동작들 또는 기술들 중에서도, 예를 들어 OFDMA에 대한 시간 및 주파수 자원들을 할당하도록 추가로 구성될 수 있다. 일부 구현들에서, 프로세서(404)는 일반적으로, 모뎀을 하여금 위에서 설명된 다양한 동작들을 수행하게 하도록 모뎀(402)을 제어할 수 있다.
[0064]
메모리(408)는 RAM(random-access memory) 또는 ROM(read-only memory), 또는 이들의 조합들과 같은 유형적 저장 매체들을 포함할 수 있다. 메모리(408)는 또한, 프로세서(404)에 의해 실행될 때, 프로세서로 하여금, MPDU들, 프레임들 또는 패킷들의 생성, 송신, 수신 및 해석을 포함하는, 무선 통신을 위해 본원에 설명된 다양한 동작들을 수행하게 하는 명령들을 포함하는 비일시적 프로세서 또는 컴퓨터 실행가능 소프트웨어(SW) 코드를 저장할 수 있다. 예를 들어, 본원에 개시된 컴포넌트들의 다양한 기능들, 또는 본원에 개시된 방법, 동작, 프로세스 또는 알고리즘의 다양한 블록들 또는 단계들은 하나 이상의 컴퓨터 프로그램들의 하나 이상의 모듈들로서 구현될 수 있다.
[0065]
도 5a는 예시적인 AP(502)의 블록도를 도시한다. 예를 들어, AP(502)는 도 1을 참조하여 설명된 AP(102)의 예시적인 구현일 수 있다. AP(502)는 무선 통신 디바이스(WCD)(510)를 포함한다(그러나, AP(502) 자체는 일반적으로 본원에서 사용되는 무선 통신 디바이스로 또한 지칭될 수 있음). 예를 들어, 무선 통신 디바이스(510)는 도 4를 참조하여 설명된 무선 통신 디바이스(4000)의 예시적인 구현일 수 있다. AP(502)는 또한 무선 통신들을 송신 및 수신하기 위해 무선 통신 디바이스(510)와 커플링된 다수의 안테나들(520)을 포함한다. 일부 구현들에서, AP(502)는 무선 통신 디바이스(510)와 커플링된 애플리케이션 프로세서(530), 및 애플리케이션 프로세서(530)와 커플링된 메모리(540)를 추가로 포함한다. AP(502)는 AP(502)가 코어 네트워크 또는 백홀 네트워크와 통신하여 인터넷을 포함하는 외부 네트워크들에 대한 액세스를 얻을 수 있게 하는 적어도 하나의 외부 네트워크 인터페이스(550)를 더 포함한다. 예를 들어, 외부 네트워크 인터페이스(550)는 유선(예를 들어, 이더넷) 네트워크 인터페이스 및 무선 네트워크 인터페이스(이를 테면, WWAN 인터페이스) 중 하나 또는 둘 모두를 포함할 수 있다. 전술된 컴포넌트들 중 하나는 적어도 하나의 버스를 통해 컴포넌트들 중 다른 컴포넌트들과 직접적으로 또는 간접적으로 통신할 수 있다. AP(502)는 무선 통신 디바이스(510), 애플리케이션 프로세서(530), 메모리(540), 및 안테나들(520) 및 외부 네트워크 인터페이스(550)의 적어도 일부들을 포함하는 하우징을 더 포함한다.
[0066]
도 5b는 예시적인 STA(504)의 블록도를 도시한다. 예를 들어, STA(504)는 도 1을 참조하여 설명된 STA(104)의 예시적인 구현일 수 있다. STA(504)는 무선 통신 디바이스(515)를 포함한다(그러나, STA(504) 자체는 일반적으로 본원에서 사용되는 무선 통신 디바이스로 또한 지칭될 수 있음). 예를 들어, 무선 통신 디바이스(515)는 도 4를 참조하여 설명된 무선 통신 디바이스(400)의 예시적인 구현일 수 있다. STA(504)는 또한 무선 통신들을 송신 및 수신하기 위해 무선 통신 디바이스(515)와 커플링된 하나 이상의 안테나들(525)을 포함한다. STA(504)는 무선 통신 디바이스(515)와 커플링된 애플리케이션 프로세서(535), 및 애플리케이션 프로세서(535)와 커플링된 메모리(545)를 추가로 포함한다. 일부 구현들에서, STA(504)는 UI(user interface)(555)(이를 테면, 터치스크린 또는 키패드) 및 디스플레이(565)를 더 포함하며, 이는 터치스크린 디스플레이를 형성하기 위해 UI(555)와 통합될 수 있다. 일부 구현들에서, STA(504)는 예를 들어, 하나 이상의 관성 센서들, 가속도계들, 온도 센서들, 압력 센서들 또는 고도 센서들과 같은 하나 이상의 센서들(575)을 더 포함할 수 있다. 전술된 컴포넌트들 중 하나는 적어도 하나의 버스를 통해 컴포넌트들 중 다른 컴포넌트들과 직접적으로 또는 간접적으로 통신할 수 있다. STA(504)는 무선 통신 디바이스(515), 애플리케이션 프로세서(535), 메모리(545), 및 안테나들(525), UI(555) 및 디스플레이(565)의 적어도 일부들을 포함하는 하우징을 더 포함한다.
[0067]
송신 및 수신 디바이스들은, 예를 들어, 스루풋을 증가시키거나, 레이턴시를 감소시키거나, 또는 다양한 QoS(quality of service) 파라미터들을 시행하도록 무선 채널 조건들을 최적으로 이용하기 위해, 데이터를 송신 및 수신하기 위한 다양한 MCS(modulation and coding scheme)들의 사용을 지원할 수 있다. 예를 들어, 기존의 기술은 최대 1024-QAM의 사용을 지원하며, 4096-QAM(또한 "4k QAM"으로 지칭됨)이 또한 구현될 것으로 예상된다. 다른 MCS들 중에서도, 1024-QAM 및 4096-QAM은 LDPC(low-density parity check) 인코딩의 사용을 수반한다. 예를 들어, 송신 디바이스의 PHY 계층은 PSDU의 형태로 송신 디바이스의 MAC 계층으로부터 하나 이상의 MPDU들 또는 A-MPDU들을 수신할 수 있다. PSDU는 다수의 코드 블록들로 배열될 수 있으며, 이들 각각은 정보 비트들의 형태로 하나 이상의 MPDU들 중 일부 또는 전부를 표현하는 1차 정보(또는 "시스터메틱 정보")를 포함한다. 코드 블록 내의 정보 비트들 중 일부(본원에서 "진폭 비트들"로 또한 지칭됨)는 변조되어 수신 디바이스에 송신될 심볼들의 진폭들을 결정하는 데 사용된다. LDPC 인코딩 동작은, 예를 들어 순방향 에러 정정을 위한 리던던시를 추가하도록 데이터 비트들을 인코딩하기 위해 코드 블록의 정보 비트들에 대해 수행될 수 있다. LDPC 인코딩이 시스터메틱 인코딩의 예이기 때문에, LDPC 인코딩 동작은 데이터 비트들을 변경하지 않으며; 오히려, LDPC 인코더로부터 출력되는 진폭 비트들은 LDPC 인코더에 입력되는 진폭 비트들과 동일하다. 다시 말해서, 변조를 위해 사용되는 진폭 비트들의 값들은 초기 코드 블록으로부터 직접적으로 나온다.
[0068]
실세계 무선 채널들은 일반적으로, 데이터가 통신될 수 있는 최대 레이트에 대한 제한을 부과하는 잡음을 포함한다. 섀넌-하틀리 정리는 링크의 절대 채널 용량, 즉, 잡음의 존재 시에 특정 대역폭을 통해 송신될 수 있는 단위 시간 당 에러없는 정보의 최대량을 표현하는 상한 또는 제한("섀넌 한계"로 지칭됨)를 확립한다. 아래의 수식 (1)은 섀넌-하틀리 정리의 하나의 표현을 보여준다.
수식 (1)에서, C는 채널 용량을 초당 비트 수로 표현하고, B는 대역폭을 헤르츠 단위로 표현하고, SNR은 평균 수신 신호 전력 대 잡음 및 간섭의 평균 전력의 비로서 정의된 신호 대 잡음비를 표현한다. 불행하게도, LDPC 인코딩으로 달성가능한 채널 용량은 높은 MCS들에 대해서도 섀넌 한계에 대한 상당한 갭을 나타낸다. 추가적으로, 1024-QAM 및 4096-QAM을 포함하는 높은 MCS들을 사용할 수 있기 위해, 높은 SNR이 요구되지만, 그러한 높은 MCS들에 필요한 SNR들을 획득하는 것은 어려울 수 있다.
[0069]
본 개시는 원하는 진폭 분포를 달성하기 위해 무선 통신을 위한 데이터를 인코딩하기 위한 방법들, 디바이스들 및 시스템들을 제공한다. 일부 구현들은 보다 구체적으로, 진폭들이 불균일한 분포를 갖도록 결과적인 심볼들의 진폭들을 형상화하기 위해 인코딩 동작을 수행하는 것에 관한 것이다. 불균일한 분포의 일부 구현들에서, 개개의 진폭들과 연관된 확률들은 일반적으로 진폭이 감소함에 따라 증가한다. 일부 구현들은 수신 디바이스에 의한 성공적인 디코딩을 용이하게 하기 위해 MPDU 경계들의 추적을 가능하게 한다. 추가적으로 또는 대안적으로, 일부 구현들은 진폭 형상화를 수행한 후에 패킷 길이의 결정을 가능하게 하며, 이는 송신 디바이스가 페이로드에 추가할 패딩 비트들의 수를 결정하고, 수신 디바이스에 패킷 길이를 시그널링할 수 있게 하여, 수신 디바이스는 패킷의 지속기간을 결정할 수 있다.
[0070]
도 6은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스(600)를 예시하는 흐름도를 도시한다. 프로세스(600)의 동작들은 본원에 설명된 바와 같이 송신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(600)는 도 4를 참조하여 설명된 무선 통신 디바이스(400)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(600)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(600)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0071]
블록(602)에서, 무선 통신 디바이스는 복수의 심볼들의 진폭들을 표시하는 복수의 진폭-형상화된 비트들을 생성하는, 복수의 진폭 비트들에 대한 제1 인코딩 동작을 수행한다. 일부 구현들에서, 제1 인코딩 동작은, 결과적인 심볼들의 진폭들이 불균일한 분포를 갖도록 복수의 진폭-형상화된 비트들을 생성하기 위해 복수의 진폭 비트들을 인코딩한다. 블록(604)에서, 무선 통신 디바이스는 복수의 진폭-형상화된 비트들 및 복수의 진폭-형상화된 비트들에 적어도 부분적으로 기초한 복수의 패리티 비트들을 포함하는 코드워드를 생성하는, 복수의 진폭-형상화된 비트들에 대한 제2 인코딩 동작을 수행한다. 블록(606)에서, 무선 통신 디바이스는 복수의 진폭-형상화된 비트들 및 복수의 패리티 비트들을 복수의 심볼들로 배열하고, 심볼들 각각의 개개의 진폭은 심볼에서 정렬된 개개의 진폭-형상화된 비트들에 적어도 부분적으로 기초한다. 블록(608)에서, 무선 통신 디바이스는 복수의 심볼들을 무선 패킷으로 복수의 서브캐리어들 상에서 적어도 하나의 수신 디바이스에 송신한다.
[0072]
일부 구현들에서, 블록(602)의 제1 인코딩 동작(또한 본원에서 "진폭 형상화 인코딩 동작" 또는 단순히 "진폭 형상화 동작"으로 지칭됨)의 수행은, 심볼들의 진폭들의 불균일한 분포가, 개개의 진폭들과 연관된 확률들이 일반적으로 진폭이 감소함에 따라 증가하는 분포가 되도록, 복수의 진폭-형상화된 비트들을 생성하기 위해 복수의 진폭 비트들을 인코딩한다. 예를 들어, 불균일한 분포는 변조 콘스텔레이션의 중심 포인트(0,0)를 중심으로 대략 가우시안일 수 있다. 위에서 설명된 바와 같이, 이러한 진폭 형상화는 SNR 및 채널 용량을 증가시켜 더 큰 스루풋을 가능하게 하는 데 사용될 수 있다.
[0073]
일부 구현들에서, 블록(602)에서 제1 인코딩 동작을 수행하기 전에, 무선 통신 디바이스의 MAC 계층은 복수의 MPDU들을 포함하는 A-MPDU를 생성한다. 각각의 MPDU는 복수의 정보 비트들("페이로드 비트들"로 또한 지칭됨)을 포함하는 복수의 데이터 비트들뿐만 아니라 복수의 제어 비트들 또는 복수의 시그널링 비트들(예를 들어, MAC 시그널링 비트들)을 포함한다. 제1 인코딩 동작은 MPDU들 내의 데이터 비트들 전부 또는 서브세트에 대해 블록(602)에서 수행될 수 있다. 예를 들어, 각각의 MPDU 내의 정보 비트들은 심볼들의 진폭들을 결정하기 위해 사용될 복수의 비트들(진폭 비트들)일 수 있거나 이를 포함할 수 있다. 일부 구현들에서, 제1 인코딩 동작은 진폭 비트들에 대해서만 블록(602)에서 수행될 수 있다. 추가적으로, 일부 구현들에서, 복잡성을 감소시키기 위해 또는 유효한 결과적인 코딩 레이트 때문에, 예를 들어, 진폭 비트들의 최상위 비트들(MSB)들에 대해서만 블록(602)에서 제1 인코딩 동작을 수행하는 것이 충분하거나 유리할 수 있다(예를 들어, 심볼의 진폭 성분을 인코딩하기 위해 4개의 비트들이 일반적으로 사용되는 경우, MSB들의 수는 각각의 심볼에 대해 3일 수 있다). 그러한 구현들에서, 제1 인코딩 동작은 진폭 비트들의 나머지 최하위 비트(LSB)들에 대해 수행되지 않는다.
[0074]
송신을 위해 선택된 MCS에 기초하여, PHY 계층은 (블록(602)에서 제1 인코딩 동작을 수행하기 전 또는 후에) MPDU들 내의 데이터 비트들을 M개의 심볼들을 사용하여 송신될 코드 블록들로 패키징할 수 있다. M개의 심볼들 각각은 궁극적으로 심볼의 적어도 하나의 진폭을 표시하는 n개의 진폭 비트들의 세트를 포함한다. 일부 구현들에서, 각각의 심볼에 대한 n개의 진폭 비트들의 세트의 제1 n/2개의 비트들은 변조 콘스텔레이션의 실수 축을 따른 심볼의 진폭의 제1 진폭 컴포넌트를 표시할 수 있고, M개의 심볼들의 각각의 심볼에 대한 n개의 진폭 비트들의 세트의 제2 n/2개의 비트들은 변조 콘스텔레이션의 허수 축을 따른 심볼의 진폭의 제2 진폭 컴포넌트를 표시할 수 있다. 따라서, 각각의 심볼의 제1(실수) 진폭 컴포넌트에 대해 2n/2개의 가능한 제1 진폭 레벨들이 있고, 각각의 심볼의 제2(허수) 진폭 컴포넌트에 대해 2n/2개의 가능한 제2 진폭 레벨들이 있을 수 있다.
[0075]
M개의 심볼들 각각은 개개의 진폭의 부호를 표시하는 진폭 컴포넌트들 각각에 대한 부호 비트를 더 포함할 수 있다. 예를 들어, QAM을 사용할 때, 각각의 QAM 심볼에 대한 부호 비트들의 쌍의 제1 부호 비트는 실수 축을 따른 개개의 제1 진폭 컴포넌트(동위상(i) 컴포넌트)가 포지티브인지 또는 네거티브인지를 표시할 수 있고, 부호 비트들의 쌍의 제2 부호 비트는 허수 축을 따른 개개의 제2 진폭 컴포넌트(직교위상(q) 컴포넌트)가 포지티브인지 또는 네거티브인지를 표시할 수 있다. 따라서, 제1 및 제2 진폭 컴포넌트들은 개개의 QAM 심볼의 전체 진폭을 제공하기 위해 조합되고, 제1 및 제2 부호 비트들은 전체 진폭이 놓인 변조 콘스텔레이션의 사분면을 표시하기 위해 조합된다. 예를 들어, 1024-QAM을 사용할 때, 각각의 심볼은 10개의 인코딩된 비트들을 포함할 수 있으며, 여기서 비트들 중 처음 4개는 제1(실수) 진폭을 표시하고, 다른 4개의 비트들은 제2(허수) 진폭을 표시하고, 다른 하나의 비트들은 제1 진폭의 부호(포지티브 또는 네거티브)를 표시하고, 다른 하나의 비트들은 제2 진폭의 부호(포지티브 또는 네거티브)를 표시한다.
[0076]
도 7a 및 도 7b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름(700)의 도면을 도시한다. 예를 들어, 흐름(700)은 프로세스(600)의 양상들을 예시할 수 있다. 예시된 예에서, 형상화 인코더(710)가 블록(602)에서 제1 인코딩 동작을 수행할 복수의 진폭 비트들을 획득하기 위해, 정보 블록(702)이 형상화-전 파서(704)에 제공된다. 예를 들어, 형상화-전 파서(704)는 정보 블록(702)에서 부호 비트들(708)로부터 진폭 비트들(706)을 분리 또는 분할할 수 있다. 일부 구현들에서, 파서는 또한 진폭 비트들을 MSB들(706a) 및 LSB들(706b)로 분리 또는 분할한다. 일부 구현들에서, 형상화 인코더(710)에 제공되는 복수의 진폭 비트들은 진폭 비트들(706)의 MSB들(706a)만을 포함한다. 일부 다른 구현들에서, 복수의 진폭 비트들은 진폭 비트들(706) 모두를 포함할 수 있다. 예시된 예에서, 형상화 인코더(710)는, 진폭-형상화된 비트들(712)을 생성하기 위해, 블록(602)에서 MSB들(706a)에 대해 제1 인코딩 동작을 수행한다.
[0077]
일부 구현들에서, 블록(602)에서 제1 인코딩 동작을 수행하기 위해, 그리고 특히, 제1 및 제2 진폭 컴포넌트들을 표시하는 n개의 진폭 비트들의 세트(1024-QAM 예에서는 8개)를 획득하기 위해, 형상화-전 파서(704)(또는 형상화 인코더(710) 자체)는 복수의 진폭 비트들(예를 들어, MSB들(706a))을, 코딩될 때 심볼들에 대한 제1 진폭 컴포넌트들을 정의할 진폭 비트들의 제1 스트림 및 코딩될 때 심볼들에 대한 제2 진폭 컴포넌트들을 정의할 진폭 비트들의 제2 스트림으로 추가로 파싱할 수 있다. 예를 들어, 일부 구현들에서, QAM 흐름은 2개의 독립적인 PAM(pulse amplitude modulation) 흐름들을 통해 구현된다. 이러한 일부 구현들에서, 형상화 인코더(710)는 제2 PAM 심볼 스트림(이는 궁극적으로 QAM 심볼 스트림을 획득하기 위해 제1 PAM 심볼 스트림과 조합될 수 있음)을 제공하기 위해 진폭 비트들의 제2 스트림에 대해 제1 인코딩 동작을 독립적으로 수행하는 것과 병렬로 제1 PAM 심볼 스트림을 제공하기 위해 진폭 비트들의 제1 스트림에 대해 제1 인코딩 동작을 수행할 수 있다.
[0078]
일부 구현들에서, 블록(602)에서의 제1 인코딩 동작의 수행은, 진폭-형상화된 비트들(712)이 형상화 인코더(710)에 입력된 복수의 진폭 비트들보다 더 많은 비트들을 포함하도록, 진폭-형상화된 비트들(712)을 생성하기 위해 복수의 진폭 비트들(도 7a 및 도 7b의 예에서 MSB들(706a))에 리던던시를 추가한다. 리던던시를 추가함으로써, 형상화 인코더(710)는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 진폭-형상화된 비트들(712)을 생성하기 위해 MSB들(706a)을 인코딩할 수 있다.
[0079]
일부 구현들에서, 블록(602)에서 수행되는 제1 인코딩 동작은 산술 인코딩 동작이거나 이를 포함한다. 이러한 일부 구현들에서, 블록(602)에서의 산술 인코딩 동작의 수행은 M개의 제1(실수) 진폭들의 제1 분포를 2b/2개의 빈들로 정의하는 것을 포함하며, 각각의 빈은 2b/2개의 가능한 진폭 레벨들 중 개개의 하나와 연관되고, 연관된 크기를 갖는다(예를 들어, 크기는 빈 내의 개개의 진폭 레벨의 진폭의 인스턴스들의 수와 동일함). 유사하게, 산술 인코딩 동작의 수행은 M개의 제2(허수) 진폭들의 제2 분포를 2b/2개의 빈들로 정의하는 것을 포함하며, 각각의 빈은 2b/2개의 가능한 진폭 레벨들 중 개개의 하나와 연관되고, 연관된 크기를 갖는다(예를 들어, 크기는 빈 내의 개개의 진폭 레벨의 진폭의 인스턴스들의 수와 동일함). 그러한 구현들에서, 형상화 인코더(706)에 제공되는 복수의 진폭 비트들이 정보 블록의 모든 진폭 비트들을 포함하면, b는 n과 같다. 그러나, 복수의 진폭 비트들이 정보 블록에서 모든 데이터 비트들 미만, 예를 들어, 진폭 비트들(706)의 MSB들(706a)만을 포함하는 경우, b는 각각의 심볼에 대한 n 비트들의 MSB들의 수와 동일할 수 있다(예를 들어, 1024-QAM의 경우, n이 8과 동일할 때 b는 6과 동일하여, 실수 진폭 컴포넌트에 대한 4개의 진폭 비트들 중 3개가 제1 인코딩 동작에 대해 선택되고 허수 진폭 컴포넌트에 대한 4개의 진폭 비트들 중 3개가 제1 인코딩 동작에 대해 선택된다).
[0080]
일부 구현들에서, 진폭들의 불균일한 분포를 달성하기 위해, 제1 분포의 빈들의 크기들은 초기에 균일하지 않고, 제2 분포의 빈들의 크기들은 초기에 균일하지 않다. 개개의 진폭들과 연관된 확률들이 일반적으로 진폭이 감소함에 따라 증가하는 불균일한 분포를 달성하기 위해, 제1 및 제2 분포들 각각에서의 빈들 중 적어도 가장 낮은 빈의 크기는 제1 및 제2 분포들 중 개개의 분포에서 빈들 중 적어도 가장 높은 빈의 크기보다 크도록 구성된다. 그러나, 블록(602)에서 수행되는 산술 인코딩 동작 동안, 빈들로부터 진폭들이 선택됨에 따라, 빈들의 크기들이 동적으로 변할 수 있다.
[0081]
블록(602)에서의 산술 인코딩 동작의 수행은, M개의 심볼들의 각각의 심볼에 대해, 제1 진폭 컴포넌트에 대해, 제1 분포의 빈들 중 하나로부터의 제1(실수) 진폭을 선택하는 것 및 제2 진폭 컴포넌트에 대해, 제2 분포의 빈들 중 하나로부터 제2(허수) 진폭을 선택하는 것을 포함한다. 예를 들어, 블록(602)의 산술 인코딩 동작 동안, 형상화 인코더(710)는 제1 분포로부터(그리고 그에 따라 실수 진폭 컴포넌트에 대해), 진폭 비트들의 제1 스트림의 제1 비트의 값에 기초하여 분포의 상반부 또는 하반부를 선택할 수 있다. 유사하게, 형상화 인코더(710)는 제2 분포로부터(그리고 그에 따라 허수 진폭 컴포넌트에 대해), 진폭 비트들의 제2 스트림의 제1 비트의 값에 기초하여 분포의 상반부 또는 하반부를 선택할 수 있다. 이러한 방식으로, 진폭 비트들의 제1 및 제2 스트림들 중 주어진 하나의 각각의 입력 데이터 비트는 2진 선택을 정의한다. 다시 말해서, 개개의 진폭 컴포넌트와 연관된 진폭 분포는, 진폭 비트들의 개개의 스트림에 의해 제공되는 심볼 당 각각의 추가 입력 데이터 비트로 2배만큼 축소된다.
[0082]
일부 다른 구현들에서, 블록(602)에서 수행되는 제1 인코딩 동작은 프리픽스 인코딩 동작이거나 이를 포함한다. 이러한 일부 구현들에서, 블록(602)에서의 프리픽스 인코딩 동작의 수행은, M개의 심볼들의 각각의 심볼에 대해, 그리고 제1(실수) 및 제2(허수) 진폭 컴포넌트들 각각에 대해, 다양한 길이들의 비트 값들의 2b/2개의 패턴들의 세트의 하나 이상의 패턴들을 형상화 인코더(710)에 입력되는 복수의 진폭 비트들의 비트들과 비교하는 것을 포함할 수 있다. 다시, 그러한 구현들에서, 형상화 인코더(706)에 제공되는 복수의 진폭 비트들이 코드 블록의 모든 데이터 비트들을 포함하면, b는 n과 같다. 그러나, 복수의 진폭 비트들이 코드 블록 내의 모든 데이터 비트들 미만, 예를 들어, 진폭 비트들(706)의 MSB들(706a)만을 포함하면, b는 각각의 심볼에 대한 n 비트들의 MSB들의 수와 동일할 수 있다. 패턴들의 세트 내의 패턴들 각각은 2b/2개의 가능한 제1(실수) 진폭 레벨들 또는 2b/2개의 가능한 제2(허수) 진폭 레벨들의 개개의 진폭 레벨과 연관될 수 있다. 이러한 방식으로, 진폭 레벨들 각각은 확률 질량 함수와 연관된 개개의 발생 확률과 연관된다. 일부 구현들에서, 패턴들의 세트 및 연관된 확률 질량 함수는 허프만 알고리즘에 기초한다. 일부 구현들에서, 확률 질량 함수는 이원적인데, 즉, 확률 질량 함수의 모든 확률들은 2의 네거티브 거듭 제곱이다.
[0083]
예를 들어, 형상화 인코더(710)는 복수의 진폭 비트들(예를 들어, MSB들(706a))의 비트들을, 확률 질량 함수를 구현하는 패턴들의 세트를 포함하는 LUT(look-up table)에 입력할 수 있다. 일부 이러한 구현들에서, 형상화 인코더(710)는 진폭 비트들의 제1 스트림에 기초하여 제1 PAM 심볼 스트림에 대한 제1(실수) 진폭 컴포넌트들을 결정하기 위한 제1 LUT, 및 진폭 비트들의 제2 스트림에 기초하여 제2 PAM 심볼 스트림에 대한 제2(허수) 컴포넌트들을 결정하기 위한 제2 LUT를 포함한다. 제1 및 제2 LUT들은 초기에 일부 구현들에서 동일할 수 있지만; 아래에서 설명되는 바와 같이, 제1 및 제2 LUT들은 각각, 프리픽스 인코딩 동작이 블록(602)에서 진행됨에 따라, 더 바람직한 LUT에 대해 독립적으로, 동적으로-조정되거나 또는 스위칭-아웃될 수 있다.
[0084]
일부 구현들에서, 블록(602)에서의 프리픽스 인코딩 동작의 수행은 복수의 진폭 비트들(예를 들어, MSB들(706a))의 비트들과 패턴들 중 하나 사이의 매칭을 식별하는 것을 더 포함한다. 예를 들어, 형상화 인코더(710)는 복수의 진폭 비트들의 연속적인 비트들을 LUT의 패턴들과 비교할 수 있다. 일반적으로, LUT(900)에 입력되고 매칭되는 각각의 추가적인 데이터 비트에 의해, 가능한 매칭 패턴들의 수는 패턴들 중 하나만이 남아 있을 때까지 감소되고, 이어서, 이는 형상화 인코더(710)에 의해 선택된다. 다시 말해서, 형상화 인코더(710)는, 블록(602)에서, 진폭 비트들의 개개의 스트림의 다음 연속적인 입력 비트들의 수들을 LUT의 개개의 패턴들 중 하나, 일부 또는 전부와 비교할 수 있다. 매칭을 발견하는 것에 대한 응답으로, 형상화 인코더(710)는 개개의 패턴과 연관된 진폭 레벨을 표시하는 개개의 PAM 심볼에 대한 b/2개의 진폭-형상 비트들(712)의 세트를 출력할 수 있다. 일부 구현들에서, 형상화 인코더(710)는 일반적으로, 아래의 수학식 (2)에서 정의된 바와 같이, PAM 심볼 당 진폭-형상 비트들(712)의 평균 수를 출력할 수 있다.
수학식 (2)에서, 는 입력 데이터 비트들의 개개의 수 k와 연관된 확률이다. 예를 들어, LUT와 연관된 확률 질량 함수에 기초하여, PAM 심볼 당 출력되는 진폭-형상 비트들(712)의 수는 2.6875 비트가 될 것인데; 즉, 8개의 상이한 진폭 레벨들을 인코딩하기 위한 유효 코딩 레이트는 진폭 형상화의 결과로서 통상적으로 요구되는 3으로부터 2.6875로 감소될 것이다.
[0085]
위에서 설명된 바와 같이, 진폭-형상화된 비트들(712)을 생성하기 위해 블록(602)에서 복수의 진폭 비트들(예를 들어, MSB들(706a))에 대해 제1 인코딩 동작을 수행한 후에, 블록(604)에서 진폭-형상화된 비트들(712)에 대해 제2 인코딩 동작이 수행될 수 있다. 예를 들어, 제2 인코더(716)는 제2 복수의 코딩된 데이터 비트들(720)을 포함하는 코드워드(718)를 생성하기 위해 진폭-형상화된 비트들(712)을 포함하는 코드 블록을 수신하고, 코드 블록에 대해 블록(604)에서 제2 인코딩 동작을 수행할 수 있다. 예시된 예에서, 제2 인코더(716)는 블록(604)에서 (MSB들(706a)에 기초하여) 진폭-형상화된 비트들(712)뿐만 아니라 LSB들(706b) 및 부호 비트들(708)에 대해 제2 인코딩 동작을 수행한다. 추가적으로, 형상화 인코더가 시그널링 비트들(714)을 생성하는 구현들에서, 그러한 시그널링 비트들은 또한 제2 인코더(716)에 입력되고 블록(604)에서 제2 인코딩 동작에서 인코딩될 수 있다.
[0086]
일부 구현들에서, 제2 인코더(716)는, 제2 인코더(716)로부터 출력된 비트들이 제2 인코더에 대한 그러한 입력과 매칭하도록 블록(604)에서 시스터메틱 인코딩 동작을 수행하는 시스터메틱 인코더이다. 예를 들어, 이러한 일부 구현들에서, 수행되는 제2 인코딩 동작은 LDPC(low-density parity check) 인코딩 동작이거나 이를 포함한다(그리고 이에 따라, 제2 인코더(716)는 이하 "LDPC 인코더(716)"로 지칭될 수 있음). 따라서, 결과적인 제2 복수의 코딩된 데이터 비트들(720)은 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 시그널링 비트들(714)을 포함할 수 있다.
[0087]
블록(604)에서의 LDPC 인코딩 동작의 수행은, 예를 들어, 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 시그널링 비트들(714)에 기초하여 복수의 패리티 비트들(722)을 생성함으로써 데이터에 리던던시를 추가한다. 패리티 비트들(722)은 데이터를 변경하지 않으면서, 예를 들어 순방향 에러 정정 목적들을 위해 데이터에 리던던시를 추가한다. 따라서, LDPC 인코더(716)에 대한 각각의 코드 블록 입력에 대해, 결과적인 코드워드(718)는 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 시그널링 비트들(714)(집합적으로 제2 복수의 코딩된 데이터 비트들(720)), 및 패리티 비트들(722)을 포함하는 패리티 부분을 포함하는 시스터메틱 부분을 포함한다.
[0088]
코드워드(718)를 생성하기 위해 블록(604)에서 제2 인코딩 동작을 수행할 때, 무선 통신 디바이스는 블록(606)에서, 각각의 심볼이 변조 콘스텔레이션의 진폭을 표시하는 n개의 비트들의 세트를 포함하도록 제2 복수의 코딩된 데이터 비트들(720) 및 복수의 패리티 비트들(722)의 비트들을 M개(예를 들어, QAM) 심볼들(726)로 정렬시킨다(또는 "배열한다"). 예를 들어, 도 7b에 도시된 바와 같이, 정렬(또는 "재정렬") 모듈(724)은 코드워드(718)를 수신하고, 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 패리티 비트들(722)로부터 비트들을 M개의 심볼들(726)로 배열할 수 있다. 이러한 일부 구현들에서, 정렬 모듈(724)은 제1 및 제2 PAM 심볼 스트림들 둘 모두와 연관된 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 패리티 비트들(722)을 수신하고, 이들을 단일 QAM 심볼 스트림으로 재정렬한다. b=6이 MSB들인 n = 8 진폭 비트들을 포함하는 10개의 비트들을 각각의 심볼(726)이 포함하는 하나의 1024-QAM 예에서, 정렬 모듈(724)은 코드워드(718)로부터, 심볼들(726) 각각에 대해, 제1(실수) 진폭 컴포넌트를 획득하기 위해, 진폭 비트들의 제1 스트림과 연관된 LSB들(706b)로부터의 진폭 비트뿐만 아니라 진폭 비트들의 제1 스트림으로부터 인코딩된 진폭-형상화된 비트들(712)로부터의 3개의 진폭 비트들의 세트를 취할 수 있다. 유사하게, 정렬 모듈(724)은 코드워드(718)로부터, 심볼들(726) 각각에 대해, 제2(허수) 진폭 컴포넌트를 획득하기 위해, 진폭 비트들의 제2 스트림과 연관된 LSB들(706b)로부터의 진폭 비트뿐만 아니라 진폭 비트들의 제2 스트림으로부터 인코딩된 진폭-형상화된 비트들(712)로부터의 3개의 진폭 비트들의 세트를 취할 수 있다.
[0089]
위에서 설명된 바와 같이, 심볼들(726) 각각은, 진폭이 로케이트되는 변조 콘스텔레이션에서 4개의 사분면들 중 하나를 표시하는 부호 비트들의 쌍을 더 포함할 수 있다. 일부 구현들에서, 정렬 모듈(724)은 패리티 비트들(722)로부터 심볼들(726)에 필요한 모든 부호 비트들을 취하려고 시도할 수 있다. 위에서 설명된 바와 같이, 부호 비트들이 전력에 영향을 미치지 않기 때문에, 진폭 비트들(706)에 대해서만, 그리고 일부 구현들에서는 MSB들(706a)에만 진폭 형상화 동작을 수행하는 것이 일반적으로 만족스러울 수 있다. 예를 들어, 선택된 MCS에 기초하여, 형상화 인코더(710)는, 코드-블록 단위로, 얼마나 많은 패리티 비트들이 LDPC 인코더(716)에 의해 생성될지를 인식한다. 따라서, 형상화 인코더(710)는 일부 데이터 비트들이 제1 인코딩 동작에 앞서 부호 비트들에 사용될 필요가 있는지 여부를 알 것이다. 예를 들어, LDPC 코딩 레이트 및 QAM 콘스텔레이션 크기에 따라, 패리티 비트들(722) 전부 뿐만 아니라 일부 형상화되지 않은 데이터 비트들(예를 들어, 부호 비트들(708))이 심볼들(726)에서 부호 비트들로서 사용되는 것이 가능할 수 있다. 이는, M개의 심볼들(726) 모두의 진폭들이 형상화될 수 있음을 의미하기 때문에 바람직할 수 있다. 전용 부호 비트들(708)이 필요한 경우, 이들은 제1 인코딩 동작 전에 코드 블록의 나머지로부터 파싱되고, 위에서 설명된 바와 같이 LDPC 인코더(716)에 직접 전달될 수 있다. 대안적으로, 패리티 비트들(722)의 수가 심볼들(726)에 필요한 부호 비트들의 수보다 더 크기 때문에, 일부 패리티 비트들(722)이 심볼들(726)에 대한 진폭 비트들로서 사용되어야 하는 것이 가능할 수 있다. 그러한 경우들에서, 형상화 인코더(710)는 블록(602)에서 모든 심볼들(726)에 대한 모든 진폭 컴포넌트들에 대해 제1 인코딩 동작을 수행할 수 없고, 이로써 진폭 형상화할 수 없다. 따라서, 달성가능한 SNR 이득이 감소될 수 있다.
[0090]
블록(608)에서, 무선 통신 디바이스는 M개의 심볼들(726)을 무선 패킷으로 복수의 서브캐리어들 상에서 수신 디바이스에 송신한다. 일부 구현들에서, 블록(610)에서 심볼들(726) 각각을 송신하기 위해, 콘스텔레이션 맵퍼(예를 들어, QAM 맵퍼)(728)는, 예를 들어, 심볼들(726)의 진폭들 및 위상들을 표시하는 복소수 표현들(730)을 획득하기 위해 심볼들(726) 각각을 (예를 들어, QAM) 변조 콘스텔레이션의 포인트에 맵핑한다. 일부 구현들에서, 콘스텔레이션 맵퍼(728)는 심볼들(726)의 복수의 스트림들 각각에 대해 하나씩 복수의 콘스텔레이션 맵퍼들을 포함한다.
[0091]
일부 구현들에서, 정렬 모듈(724)은 또한, 심볼들(726)을 복수의 공간 스트림들로 파싱하는 공간 스트림 파서를 포함할 수 있다. 이러한 일부 구현들에서, 공간 스트림 파서는 비트들이 상이한 공간 스트림들의 심볼들로 적절하게 배열되는 것을 보장하기 위해 공간 스트림들 각각에 대해 진폭-형상화된 비트들(712), LSB들(706b), 부호 비트들(708) 및 패리티 비트들(722)을 별개로 파싱한다. 일부 구현들에서, 정렬 모듈(724)은 추가적으로, 공간 스트림들로부터의 심볼들(726)을 상이한 대역폭 세그먼트들(예를 들어, 160 MHz 또는 320 MHz 본딩된 채널의 상이한 80MHz 서브채널들)로 파싱하는 복수의 대역폭 세그먼트 파서들을 포함한다. 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 파싱된 심볼들의 상이한 스트림들(726) 각각은, 복소수 표현들(730)의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 콘스텔레이션 맵퍼들 중 개개의 하나에 제공될 수 있다.
[0092]
이어서, 변조기(732)는 복소수 표현들(730)에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들(734)을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 위에서 제시된 예를 계속하면, 콘스텔레이션 맵핑 후에, 복소수 표현들을 무선 채널의 개개의 서브캐리어들(또는 "톤들")에 맵핑하는 변조기(732)의 개개의 톤 맵퍼들에 복소수 표현들(730)의 스트림들이 제공될 수 있다. 일부 구현들에서, 변조기(732)는 상이한 대역폭 세그먼트 스트림들을 심볼들의 복수의 공간 스트림들로 디파싱하는 대역폭 세그먼트 디파서(deparser)를 더 포함한다. 이어서, 공간 스트림들은 심볼들에 대해 공간 맵핑을 수행하는 공간 멀티플렉서에 제공될 수 있다. 이어서, 공간적으로-맵핑된 스트림들은, 예를 들어 개개의 스트림들의 심볼들에 대해 이산 푸리에 역변환을 수행하는 변환 블록에 제공될 수 있다. 이어서, 결과적인 심볼들은 송신을 위해 아날로그 및 RF 블록에 제공될 수 있다. 일부 구현들에서, 균일한 평균 송신 전력을 보장하기 위해, 아날로그 및 RF 블록은 제1 인코딩 동작에서 수행되는 진폭 형상화의 양에 기초하여 무선 채널을 통한 송신 전에 블록(608)에서 변조된 심볼들(734)에 전력 스케일링 팩터를 적용할 수 있다.
[0093]
일부 구현들에서, 무선 통신 디바이스는 또한, 변조된 심볼들(734)을 포함하는 동일한 무선 패킷에서, 블록(608)에서 제1 인코딩 동작의 표시를 수신 디바이스에 송신할 수 있다. 예를 들어, 무선 통신 디바이스는 시그널링 필드에서와 같은 무선 패킷의 프리앰블에서(예를 들어, EHT-SIG 필드에서) 표시를 송신할 수 있다. 일부 이러한 구현들에서, 무선 통신 디바이스는 블록(604)에서 제2 인코딩 동작을 수행할 때 사용되는 코딩 레이트(예를 들어, LDPC 코딩 레이트)를 표시하는 패킷의 프리앰블 내의 MCS 필드(이는 EHT-SIG일 수 있음), 변조(예를 들어, QAM) 콘스텔레이션 크기, 및 제1 코딩 동작의 하나 이상의 표시들을 송신할 수 있다. 일부 다른 구현들에서, 제1 인코딩 동작의 하나 이상의 표시들은 MCS 필드와 별개인 제2 시그널링 필드에서(예를 들어, EHT-SIG 내의 다른 서브필드에서) 송신될 수 있다. 일부 구현들에서, MCS 필드 또는 제2 시그널링 필드는 또한 블록(608)에서 변조된 심볼들에 적용된 전력 스케일링 팩터의 표시를 포함한다. 일부 구현들에서, MCS 필드 또는 제2 시그널링 필드는 블록(602)에서 제1 인코딩이 수행된 형상화 인코더(710)에 대해 입력되는 코드 블록의 크기(또는 코드 블록들의 그룹에 대한 코드 블록들의 크기들 및 수들의 표시들)를 더 표시할 수 있다. 일부 다른 구현들에서, 전력 스케일링 팩터 및 코드 블록 크기 중 하나 또는 둘 모두는 묵시적으로 시그널링될 수 있다.
[0094]
제1 인코딩 동작을 표시하기 위해, MCS 필드 또는 제2 시그널링 필드는 제1 인코딩 동작이 수행되었는지 여부를 표시하는 제1 비트 및 진폭들의 불균일한 분포를 정의하는 제1 인코딩 동작과 연관된 하나 이상의 진폭 형상화 파라미터들을 표시하는 하나 이상의 제2 비트들을 포함할 수 있다. 다시 말해서, 진폭 형상화 파라미터들은 진폭들과 연관된 확률론적 형상화 레이트 또는 형상화의 양을 정의할 수 있다. 예를 들어, 진폭 형상화 파라미터들은 각각의 MCS에 대한 제1 인코딩 동작과 연관된 확률 질량 함수의 표시를 포함할 수 있다. 일부 특정 예들에서, 진폭 형상화 파라미터는 산술 인코딩 동작에서 사용되는 빈들과 연관된 크기들 및 진폭 레벨들에 관련된 정보, 또는 프리픽스 인코딩 동작에서 사용되는 LUT들에 관련된 정보를 포함할 수 있다. 위에서 설명된 바와 같이, MCS 필드 또는 제2 시그널링 필드는 또한 시그널링 비트들을 포함할 수 있다.
[0095]
도 8은 일부 구현들에 따른 진폭 형상화를 지원하는 무선 통신을 위한 예시적인 프로세스(800)를 예시하는 흐름도를 도시한다. 프로세스(800)의 동작들은 본원에 설명된 바와 같이 수신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(800)는 도 4를 참조하여 설명된 무선 통신 디바이스(400)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(800)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(800)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0096]
블록(802)에서, 무선 통신 디바이스는 복수의 서브캐리어들 상에서 복수의 변조된 심볼들을 포함하는 무선 패킷을 수신한다. 각각의 수신된 심볼은 심볼의 진폭을 표시하는 진폭 비트들의 세트를 포함한다. 일부 구현들에서, 복조된 심볼들의 진폭들은 불균일한 분포를 갖는다. 각각의 수신된 심볼은 개개의 진폭이 로케이트되는 변조 콘스텔레이션의 사분면을 표시하는 적어도 하나의 부호 비트를 더 포함한다. 블록(804)에서, 무선 통신 디바이스는 심볼들 모두에 대한 부호 비트들 및 진폭 비트들의 세트들을 적어도 복수의 진폭-형상화된 비트들 및 복수의 패리티 비트들로 재정렬한다. 블록(806)에서, 무선 통신 디바이스는 제1 복수의 디코딩된 데이터 비트들을 생성하기 위해, 복수의 패리티 비트들에 기초하여 적어도 복수의 진폭-형상화된 비트들에 대한 제1 디코딩 동작을 수행한다. 블록(808)에서, 무선 통신 디바이스는 복수의 형상화 해제된 진폭 비트들을 생성하는, 제1 복수의 디코딩된 데이터 비트들에 대한 제2 디코딩 동작을 수행한다.
[0097]
도 9a 및 도 9b는 일부 구현들에 따른 진폭 형상화를 지원하는 흐름(900)의 도면을 도시한다. 예를 들어, 흐름(900)은 프로세스(800)의 양상들을 예시할 수 있다. 프로세스(800) 및 흐름(900)은 도 6 및 도 7을 참조하여 설명된 프로세스(600) 및 흐름(700)과 관련하여 아래에서 추가로 제시된다. 예를 들어, 일부 구현들에서, 무선 통신 디바이스는, 블록(802)에서, 프로세스(600)의 블록(608)에서 송신 무선 통신 디바이스로부터 송신된 복수의 변조된 심볼들(734)을 포함하는 무선 패킷(902)을 수신한다.
[0098]
일부 구현들에서, 복조기(904)는 커플링된 안테나들을 통해 변조된 심볼들(734)을 수신하고, 블록(802)에서 검출된 진폭들 및 위상들에 기초하여 서브캐리어들을 복조하여, 이상적으로는 복소수 표현들(730)과 동일한 심볼들의 진폭들 및 위상들을 표시하는 복소수 표현들(906)의 형태로 복조된 심볼들을 생성할 수 있다. 예를 들어, 복조기(904)는 하나 이상의 커플링된 안테나들을 통해 하나 이상의 대역폭 세그먼트들에서 복수의 톤들에 걸쳐 복수의 공간 스트림들을 통해 무선 패킷(902) 및 변조된 심볼들을 수신하는 아날로그 및 RF 블록을 포함할 수 있다. 이어서, 수신된 심볼들은, 예를 들어 스트림들의 심볼들에 대해 이산 푸리에 변환을 수행하는 복조기(904)의 변환 블록에 제공될 수 있다. 일부 구현들에서, 복조기(732)는 상이한 대역폭 세그먼트 스트림들을 파싱하는 대역폭 세그먼트 파서를 더 포함한다. 이어서, 복조기(732)의 톤 리버스-맵퍼는 (존재한다면) 대역폭 세그먼트들 각각에 대한 복수의 공간 스트림들을 획득하기 위해 톤들을 리버스-맵핑할 수 있다.
[0099]
이어서, 콘스텔레이션 리버스-맵퍼(예를 들어, QAM 리버스-맵퍼)(908)는 (예를 들어, QAM) 변조 콘스텔레이션의 개개의 포인트들로부터의 복소수 표현들(906)을 리버스 맵핑하여, 복조된 심볼들(910)을 획득할 수 있다. 예를 들어, 위에서 제시된 예를 계속하면, 복소수 표현들(906)의 결과적인 스트림들은 복조된 심볼들(910)의 개개의 공간 스트림들을 제공하는 개개의 콘스텔레이션 디-맵퍼들에 제공될 수 있다. 복조된 심볼들(910) 각각은 궁극적으로 심볼의 진폭을 표시하는 n개의 진폭 비트들의 세트를 포함한다. 프로세스(600) 및 흐름(700)과 관련하여 위에서 설명된 바와 같이, 각각의 복조된 심볼(910)에 대한 n개의 진폭 비트들의 세트의 제1 n/2개의 비트들은 변조 콘스텔레이션의 실수 축을 따른 심볼의 진폭의 제1 진폭 컴포넌트를 표시할 수 있고, 각각의 복조된 심볼(910)에 대한 n개의 진폭 비트들의 세트의 제2 n/2개의 비트들은 변조 콘스텔레이션의 허수 축을 따른 심볼의 진폭의 제2 진폭 컴포넌트를 표시할 수 있다. 따라서, 각각의 복조된 심볼(910)의 제1(실수) 진폭 컴포넌트에 대해 2n/2개의 가능한 제1 진폭 레벨들 및 제2(허수) 진폭 컴포넌트에 대해 2n/2개의 가능한 제2 진폭 레벨들이 있다. 위에서 설명된 바와 같이, 복조된 심볼들(910) 각각은 개개의 진폭의 부호를 표시하는 진폭 컴포넌트들 각각에 대한 부호 비트를 더 포함할 수 있다.
[0100]
위에서 설명된 바와 같이 블록(804)에서, 무선 통신 디바이스는 심볼들 모두에 대한 부호 비트들 및 진폭 비트들의 세트들을 적어도 복수의 진폭-형상화된 비트들 및 복수의 패리티 비트들로 재정렬한다. 예를 들어, 진폭-형상화된 비트들은 MSB들(706a)을 포함할 수 있다. 이러한 일부 예들에서, 진폭 비트들의 세트들은, 예를 들어 LSB들(708)을 포함하는 복수의 형상화되지 않은 비트들을 더 포함할 수 있다. 일부 구현들에서, 복조된 심볼들(910)은 복수의 부호 비트들 또는 시그널링 비트들을 더 포함할 수 있다. 일부 구현들에서, 재정렬 모듈(912)은 모든 진폭 비트들(진폭-형상화된 비트들 및 임의의 형상화되지 않은 비트들을 포함함) 및 패리티 비트들을 포함하는 복조된 심볼들(910)을 수신하고, 이들을 코드워드(914)로 리어셈블할 수 있다. 예를 들어, 위에서 제시된 예를 계속하면, 재정렬 모듈(912)은 또한, 개개의 대역폭 세그먼트 스트림들로부터 심볼들(910)을 디파싱하는 복수의 대역폭 세그먼트 디파서들을 포함할 수 있다. 일부 구현들에서, 재정렬 모듈(912)은 또한 결과적인 공간 스트림들의 심볼들을 비트들의 단일 스트림으로 디파싱하는 공간 스트림 디파서를 포함할 수 있다. 이어서, 위에서 설명된 바와 같이, 재정렬 모듈(912)은 복조된 심볼들로부터의 비트들을 코드워드(914)로 재정렬할 수 있다.
[0101]
위에서 설명된 바와 같이, 블록(806)에서, 무선 통신 디바이스는 제1 복수의 디코딩된 데이터 비트들을 생성하기 위해, 복수의 패리티 비트들에 기초하여 적어도 복수의 진폭-형상화된 비트들에 대한 제1 디코딩 동작을 수행한다. 예를 들어, 도 9b에 도시된 바와 같이, 제1 디코더(916)는 진폭-형상화된 비트들에 기초하여 적어도 제1 복수의 디코딩된 데이터 비트들을 제공하기 위해 블록(808)에서 코드워드(914)를 수신하고 코드워드(914)에 대해 제1 디코딩 동작을 수행할 수 있다. 제1 디코더(916)는 패리티 비트들의 도움으로 진폭 비트들을 디코딩하려고 시도하는 시스터메틱 디코더(예를 들어, LDPC 디코더)일 수 있다. 위에서 설명된 바와 같이, 코드워드(914)는 또한 형상화되지 않은 진폭 비트들(예를 들어, LSB들 또는 부호 비트들)을 포함할 수 있다. 따라서, 코드워드(914)의 디코딩에 기초하여, 제1 디코더(916)는 디코딩된 진폭-형상화된 비트들(예를 들어, MSB들)(918), 디코딩된 LSB들(920), 디코딩된 부호 비트들(922) 및 디코딩된 시그널링 비트들(924)을 포함하는 디코딩된 코드 블록을 출력할 수 있다.
[0102]
위에서 설명된 바와 같이, 무선 통신 디바이스는 형상화 해제된 진폭 비트들을 생성하기 위해 블록(808)에서 진폭-형상화된 비트들(918)에 대해 제2 디코딩 동작을 수행한다. 일부 구현들에서, 형상화 디코더(926)는 형상화 해제된 진폭 비트들(928)의 수(수치 양)이 진폭-형상화된 비트들(918)의 수 미만이도록 형상화 해제된 진폭 비트들(928)을 생성하도록 진폭-형상화된 비트들(918)로부터 리던던시를 제거하기 위해 제2 디코딩 동작(본원에서 "진폭 형상화 해제 동작"으로 또한 지칭됨)을 수행한다. 복수의 디코딩된 데이터 비트들이 형상화되지 않은 비트들(예를 들어, LSB들(920), 부호 비트들(922) 또는 시그널링 비트들(924))을 포함하는 일부 구현들에서, 제2 디코딩 동작은 블록(808)에서 진폭-형상화된 비트들(918)에 대해서만 수행된다. 진폭 형상화 해제 동작은, 개개의 심볼들과 연관된 진폭들이 실질적으로 균일한 분포로 복귀되도록, 송신 디바이스에서 수행된 대응하는 진폭-형상화 동작을 취소한다.
[0103]
일부 구현들에서, 블록(808)에서 수행되는 제2 디코딩 동작은 산술 디코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 디코더(926)는 본질적으로 프로세스(600)의 블록(602)을 참조하여 설명된 산술 인코딩 동작의 역인 산술 디코딩 동작을 블록(808)에서 수행할 수 있다. 일부 다른 구현들에서, 블록(808)에서 수행되는 제2 디코딩 동작은 프리픽스 디코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 디코더(926)는 본질적으로 프로세스(600)의 블록(602)을 참조하여 설명된 프리픽스 인코딩 동작의 역인 프리픽스 디코딩 동작을 블록(808)에서 수행할 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 프리픽스 디코딩 동작의 수행은 병렬화될 수 있다.
[0104]
예시된 예에서, 디파서(930)는 형상화 해제된 비트들(예를 들어, MSB들)(928) 및 임의의 LSB들(920) 또는 부호 비트들(922)을 하나 이상의 정보 블록들(932)로 리어셈블한다. 이어서, 정보 블록들(932)은 대응하는 MPDU들을 디코딩하기 위해 무선 통신 디바이스의 MAC 계층에 의해 프로세싱될 수 있다.
[0105]
일부 구현들에서, 진폭-형상화 인코딩 동작들 및 진폭 형상화 해제 디코딩 동작들은 송신 및 수신 디바이스들의 MAC 계층들에 의해 각각 구현될 수 있다. 예를 들어, 도 10a는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스(1000)를 도시한다. 무선 통신 디바이스(1000)는 형상화-전 파서(1002), 형상화 인코더(1004), FEC-전(pre-forward-error-correction) PHY 패더(1006), 시스터메틱 인코더(1008) 및 FEC-후 PHY 패더(1010)를 포함한다. 예시된 예에서, 형상화-전 파서(1002) 및 형상화 인코더(1004)는 송신 디바이스의 MAC 계층에 의해 구현된다. FEC-전 PHY 패더(1006), 시스터메틱 인코더(1008) 및 FEC-후 PHY 패더(1010)는 송신 디바이스의 PHY 계층에 의해 구현될 수 있다.
[0106]
형상화-전 파서(1002)는 정보 블록(1012)을 수신한다. 예를 들어, 형상화-전 파서(1002)는 복수의 MPDU들을 포함하는 A-MPDU의 형태로 정보 블록(1012)을 수신할 수 있다. 일부 구현들에서, 형상화-전 파서(1002)는 도 7a를 참조하여 설명된 형상화-전 파서(704)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 각각의 MPDU는 복수의 정보 비트들(페이로드 비트들)을 포함하는 복수의 데이터 비트들뿐만 아니라 복수의 제어 비트들 또는 복수의 시그널링 비트들을 포함한다. 예를 들어, 각각의 MPDU 내의 정보 비트들은 심볼들의 진폭들을 결정하기 위해 사용될 복수의 비트들(진폭 비트들)일 수 있거나 이를 포함할 수 있다. 각각의 MPDU 내의 데이터 비트들은 또한, 심볼들의 진폭들이 변조 콘스텔레이션에 로케이트되는 개개의 사분면들을 결정하기 위해 사용될 복수의 비트들(부호 비트들)을 포함할 수 있다. 일부 구현들에서, 진폭 비트들의 부호 비트들 또는 LSB들은 제어 정보 또는 MAC 시그널링 정보를 포함하는 MPDU들의 부분들을 나타내는 제어 비트들 또는 시그널링 비트들을 포함한다. 예를 들어, 제어 비트들 또는 시그널링 비트들은 MPDU 디리미터들, MPDU 헤더들, 각각의 MPDU 내의 FCS(frame check sequence)들 및 패딩 비트들, 또는 MAC 목적지 어드레스들, MAC 소스 어드레스들, MPDU들 내의 MSDU들의 길이들 및 패딩 비트들을 전달하는 비트들을 포함할 수 있다.
[0107]
형상화-전 파서(1002)는 정보 블록(1012)의 비트들을 형상화 인코더(1004)에 의해 형상화될 비트들 및 형상화 인코더(1004)에 의해 형상화되지 않을 비트들로 파싱할 수 있다. 예를 들어, 형상화-전 파서(1002)는 정보 블록(1012)의 비트들을 MSB들(1014), LSB들(1016) 및 부호 비트들(1018)로 분리 또는 분할할 수 있다. 일부 구현들에서, 진폭-형상화 인코딩 동작은 MSB들(1014)에 대해서만 수행되고, LSB들(1016) 또는 부호 비트들(1018)에 대해서는 수행되지 않는데, 이는 예를 들어 부호 비트들이 결과적인 송신 전력에 영향을 미치지 않고 LSB들이 송신 전력에 대해 더 적은 영향을 가질 수 있기 때문이다. 일부 구현들에서, 진폭-형상화 인코딩 동작은, 예를 들어 제어 또는 시그널링 정보를 보존하고 수신 디바이스에 의한 디코딩을 용이하게 하기 위해 다른 정보 비트들, 제어 비트들 또는 시그널링 비트들에 대해 수행되지 않는다.
[0108]
일부 구현들에서, 파싱되고 진폭-형상화 인코딩을 위해 형상화 인코더(1004)에 입력될 비트들의 수 Nshaped는 아래의 수식 (3)에 따라 계산될 수 있다.
수식 (3)에서, Ntail은 MAC 계층에 의해 추가된 테일 비트들의 수이고(제2 인코딩 동작을 위해 LDPC 인코딩을 이용하는 구현들에서 제로일 수 있음)이고, Nservice는 MAC 계층에 의해 추가된 서비스 비트들의 수이고, NPAD,pre-FEC는 MAC 계층에 의해 추가된 패딩 비트들의 수이고, RLDPC는 제2 인코더(예를 들어, LDPC 인코더)의 코딩 레이트이고, Nbpscs는 스트림 당 서브캐리어 당 비트들의 수이고, NMSB는 진폭들의 실수 및 허수 컴포넌트들 각각에 대해 사용되는 MSB들이고, Rshaper는 형상화 인코더의 코딩 레이트이고, APEP_LENGTH는 MAC 계층에 의해 계산된 초기 페이로드 길이이다. 일부 구현들에서, NPAD,pre-FEC는 추가될 FEC-전 패딩 비트들의 수를 계산하기 위해 Nshaped의 초기 결정에서 제로인 것으로 가정된다.
[0109]
위에서 설명된 바와 같이, 예시된 예에서, MSB들(1014)만이 진폭-형상화 인코딩 동작의 수행을 위해 형상화 인코더(1004)에 제공된다. 형상화 인코더(1006)는, 진폭-형상화된 비트들(1020)을 생성하기 위해, MSB들(1014)에 대해 진폭-형상화 인코딩 동작을 수행한다. 일부 구현들에서, 형상화 인코더(1004)는 도 7a를 참조하여 설명된 형상화 인코더(710)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 형상화 인코더(1004)는, 진폭-형상화된 비트들(1020)이 형상화 인코더(1004)에 입력된 MSB들(1014)보다 더 많은 비트들을 포함하도록, 진폭-형상화된 비트들(1020)을 생성하기 위해 MSB들(1014)에 리던던시를 추가한다. 리던던시를 추가함으로써, 형상화 인코더(1004)는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 진폭-형상화된 비트들(1020)을 생성하기 위해 MSB들(1014)을 인코딩할 수 있다.
[0110]
형상화 인코더(1004)로부터 출력된 진폭-형상화된 비트들의 수는 아래의 수식 (4)에 의해 주어질 수 있다.
수식 (4)에서, Nsignaling은 형상화 인코더로부터 출력된 시그널링 비트들의 수이다. 예를 들어, 일부 구현들에서, MAC 계층의 형상화-전 파서(1002) 또는 다른 모듈은 또한, 정보 블록(1012) 내의 비트들이 어떻게 파싱되었는지를 PHY 계층에 통지하기 위해 MSB들(1014), LSB들(1016) 및 부호 비트들(1018)과 함께 PHY 계층에 제공되는 시그널링 비트들을 생성한다. 예를 들어, 이는, 아래에서 설명되는 바와 같이, PHY 계층이 비트들을 심볼들로 적절하게 배열하고 콘스텔레이션 맵핑을 수행할 수 있게 한다.
[0111]
위에서 설명된 바와 같이, 일부 구현들에서, 진폭-형상화 인코딩 동작은 산술 인코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 인코더(1004)는 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작을 수행하도록 구성될 수 있다. 일부 다른 구현들에서, 진폭-형상화 인코딩 동작은 프리픽스 인코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 인코더(1004)는 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작을 수행하도록 구성될 수 있다. 위에서 설명된 바와 같이, 형상화 인코더(1004)는, 진폭-형상화 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 스크램블링 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 수행된 진폭-형상화 인코딩 동작을 표시하는 시그널링 비트들(1022)을 출력할 수 있다. 파라미터들을 표시하는 시그널링 비트들은 궁극적으로, 예를 들어, 심볼들을 포함할 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 인코딩되고 수신 디바이스에 송신될 수 있다.
[0112]
이어서, MAC 계층은 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 송신 디바이스의 PHY 계층에 전달할 수 있다. 예를 들어, FEC-전 PHY 패더(1006)는 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 포함하는 PSDU의 형태로 하나 이상의 정보 블록들을 수신할 수 있다. 이어서, FEC-전 PHY 패더(1006)는 패딩 비트들을 추가한다. 물리 계층 무선 통신들이 변조된 심볼들로서 송신되기 때문에, 물리 계층 무선 송신들의 길이들은 심볼들의 단위들로 양자화된다. 따라서, FEC-전 PHY 패더(1006)는, 시스터메틱 인코더가 적절한 수의 비트들을 수신하여 정수개의 심볼들을 생성하는 것을 보장하기 위해, 시스터메틱 인코딩을 위한 시스터메틱 인코더(1008)에 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 제공하기 전에 FEC-전 패딩 비트들을 추가한다. 일부 경우들에서, FEC-전 패딩 비트들 자체가 진폭 비트들 또는 부호 비트들로서 사용될 수 있다. 예를 들어, FEC-전 패딩 비트들은 후속하여 부호 비트들(1018)에 포함될 수 있다.
[0113]
시스터메틱 인코더(1008)는 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 수신하고, 코드워드를 생성하기 위해 비트들에 대해 시스터메틱 인코딩 동작을 수행한다. 일부 구현들에서, 시스터메틱 인코더(1008)는 도 7a를 참조하여 설명된 시스터메틱 인코더(716)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 시스터메틱 인코딩 동작의 성능은, 시스터메틱 인코더(1008)로부터 출력된 코드워드가 또한 시스터메틱 인코더에 입력되는 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1020)을 포함하도록 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 인코딩한다. 예를 들어, 일부 이러한 구현들에서, 시스터메틱 인코딩 동작은 LDPC 인코딩 동작이거나 이를 포함한다. 위에서 설명된 바와 같이, 시스터메틱 인코딩 동작의 성능은, 예를 들어, 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)에 기초하여 복수의 패리티 비트들을 생성함으로써 데이터에 리던던시를 추가한다. 위에서 또한 설명된 바와 같이, 패리티 비트들 그 자체가 부호 비트들로서 사용될 수 있고, 그에 따라, 이하 또한 부호 비트들(1018)에 포함될 수 있다.
[0114]
FEC-후 PHY 패더(1010)는 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018) 및 시그널링 비트들(1022)을 포함하는 코드워드를 수신하고, 예를 들어, 패킷 확장 요건들에 기초하여, 패킷 확장 요건들을 충족시키기 위해 코드워드에 FEC-후 패딩 비트들(1024)을 추가한다. 이어서, 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018), 시그널링 비트들(1022) 및 FEC-후 패딩 비트들(1024)은 도 6의 프로세스(600)의 블록(606)을 참조하여 설명된 바와 같이 복수의 심볼들로 배열될 수 있다. 예를 들어, 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018), 시그널링 비트들(1022) 및 FEC-후 패딩 비트들(1024)은 정렬 모듈에 제공될 수 있다. 일부 구현들에서, 정렬 모듈은 도 7b를 참조하여 설명된 정렬 모듈(724)의 양상들을 구현할 수 있다.
[0115]
위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018), 시그널링 비트들(1022) 및 FEC-후 패딩 비트들(1024)을 심볼들의 복수의 공간 스트림들로 파싱하는 공간 스트림 파서를 포함할 수 있다. 이러한 일부 구현들에서, 공간 스트림 파서는 비트들이 상이한 공간 스트림들의 심볼들로 적절하게 배열되는 것을 보장하기 위해 공간 스트림들 각각에 대해 진폭-형상화된 비트들(1020), LSB들(1016), 부호 비트들(1018), 시그널링 비트들(1022) 및 FEC-후 패딩 비트들(1024)을 별개로 파싱한다. 일부 구현들에서, 정렬 모듈은 추가적으로, 공간 스트림들로부터의 심볼들을 상이한 대역폭 세그먼트들로 파싱하는 복수의 대역폭 세그먼트 파서들을 포함한다.
[0116]
이어서, 심볼들은 복수의 서브캐리어들 상에서 무선 패킷으로 적어도 하나의 수신 디바이스에 송신될 수 있다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 파싱된 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 복수의 톤 맵퍼들, 대역폭 세그먼트 디파서, 공간 멀티플렉서, 변환 블록, 및 아날로그 및 RF 블록을 포함하는, 도 7b를 참조하여 설명된 변조기(732)의 양상들을 구현할 수 있다.
[0117]
일부 구현들에서, 무선 통신 디바이스(1000)는 변조된 심볼들을 수신 및 디코딩하기 위한 대응하는 기능성을 포함한다. 예를 들어, 무선 통신 디바이스(1000)는 FEC-후 패딩 제거 모듈, 시스터메틱 디코더, FEC-전 패딩 제거 모듈, 형상화 디코더 및 형상화 해제-후 디파서를 포함할 수 있다. 일부 그러한 구현들에서, 형상화 디코더 및 형상화 해제-후 디파서는 송신 디바이스의 MAC 계층에 의해 구현된다. FEC-후 패딩 제거 모듈, 시스터메틱 디코더, 및 FEC-전 패딩 제거 모듈은 송신 디바이스의 PHY 계층에 의해 구현될 수 있다. 일부 구현들에서, 형상화 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 일부 이러한 구현들에서, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다.
[0118]
일부 다른 구현들에서, 진폭-형상화 인코딩 동작들 및 진폭 형상화 해제 디코딩 동작들은 송신 및 수신 디바이스들의 PHY 계층들에 의해 각각 구현될 수 있다. 예를 들어, 도 10b는 일부 구현들에 따른 진폭 형상화를 지원하는 예시적인 무선 통신 디바이스(1050)를 도시한다. 무선 통신 디바이스(1050)는 FEC-전 PHY 패더(1052), 형상화-전 파서(1054), 형상화 인코더(1056), 시스터메틱 인코더(1058) 및 FEC-후 PHY 패더(1060)를 포함한다. 무선 통신 디바이스(1000)에서와는 달리, 형상화-전 파서(1054) 및 형상화 인코더(1056)는 송신 디바이스의 PHY 계층에 의해 구현된다. FEC-전 PHY 패더(1052), 시스터메틱 인코더(1058) 및 FEC-후 PHY 패더(1060)는 또한 송신 디바이스의 PHY 계층에 의해 구현될 수 있다.
[0119]
FEC-전 PHY 패더(1052)는 송신 디바이스의 MAC 계층으로부터 정보 블록(1062)을 수신한다. 예를 들어, FEC-전 PHY 패더(1052)는 A-MPDU의 복수의 MPDU들에 대한 정보 비트들을 포함하는 PSDU의 형태로 정보 블록(1062)을 수신할 수 있다. FEC-전 PHY 패더(1052)는 FEC-전 패딩 비트들(1064)을 정보 블록(1062)에 추가한다. 위에서 설명된 바와 같이, FEC-전 PHY 패더(1052)는, 형상화 인코더(1056)가 정수개의 심볼들을 생성하기에 충분한 비트들을 수신하는 것을 보장하기 위해, 진폭-형상화 인코딩 동작 전에 FEC-전 패딩 비트들(1064)을 추가할 수 있다.
[0120]
이어서, 정보 블록(1062) 및 FEC-전 패딩 비트들(1064)은 형상화-전 파서(1054)에 제공된다. 일부 구현들에서, 형상화-전 파서(1054)는 도 7a를 참조하여 설명된 형상화-전 파서(704)의 양상들을 구현할 수 있다. 형상화-전 파서(1054)는 정보 블록(1062)의 비트들을 형상화 인코더(1056)에 의해 형상화될 비트들 및 형상화 인코더(1056)에 의해 형상화되지 않을 비트들로 파싱할 수 있다. 예를 들어, 형상화-전 파서(1054)는 정보 블록(1062)의 비트들을 MSB들(1066), LSB들(1068) 및 부호 비트들(1070)로 분리 또는 분할할 수 있다. 일부 경우들에서, FEC-전 패딩 비트들(1064) 자체가 진폭 비트들 또는 부호 비트들로서 사용될 수 있다. 예를 들어, FEC-전 패딩 비트들은 후속하여 부호 비트들(1070)에 포함될 수 있다.
[0121]
일부 구현들에서, 진폭-형상화 인코딩 동작은 MSB들(1066)에 대해서만 수행되고, LSB들(1068) 또는 부호 비트들(1070)에 대해서는 수행되지 않는데, 이는 예를 들어 부호 비트들이 결과적인 송신 전력에 영향을 미치지 않고 LSB들이 송신 전력에 대해 더 적은 영향을 가질 수 있기 때문이다. 일부 구현들에서, 진폭-형상화 인코딩 동작은, 예를 들어 제어 또는 시그널링 정보를 보존하고 수신 디바이스에 의한 디코딩을 용이하게 하기 위해 다른 정보 비트들, 제어 비트들 또는 시그널링 비트들에 대해 수행되지 않는다.
[0122]
일부 구현들에서, 파싱되고 진폭-형상화 인코딩을 위해 형상화 인코더(1056)에 입력될 비트들의 수 Nshaped는 위의 수식 (3)에 따라 계산될 수 있다. 위에서 설명된 바와 같이, 형상화-전 파서(1054) 또는 PHY 계층의 다른 모듈은 또한, 정보 블록(1012)의 비트들이 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 생성할 수 있다. 정보 블록의 비트들이 어떻게 파싱되었는지를 표시하는 시그널링 비트들은 궁극적으로, 예를 들어, 심볼들을 포함할 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 인코딩되고 수신 디바이스에 송신될 수 있다.
[0123]
위에서 설명된 바와 같이, 예시된 예에서, 진폭-형상화 인코딩 동작은 MSB들(1066)에 대해서만 수행된다. 형상화 인코더(1056)는, 진폭-형상화된 비트들(1072)을 생성하기 위해, MSB들(1066)에 대해 진폭-형상화 인코딩 동작을 수행한다. 일부 구현들에서, 형상화 인코더(1056)는 도 7a를 참조하여 설명된 형상화 인코더(710)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 형상화 인코더(1056)는, 진폭-형상화된 비트들(1072)이 형상화 인코더(1056)에 입력된 MSB들(1066)보다 더 많은 비트들을 포함하도록, 진폭-형상화된 비트들(1072)을 생성하기 위해 MSB들(1066)에 리던던시를 추가한다. 리던던시를 추가함으로써, 형상화 인코더(1056)는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 진폭-형상화된 비트들(1072)을 생성하기 위해 MSB들(1066)을 인코딩할 수 있다. 일부 구현들에서, 형상화 인코더(1056)로부터 출력된 진폭-형상화된 비트들의 수는 위의 수식 (4)에 의해 주어질 수 있다.
[0124]
위에서 설명된 바와 같이, 일부 구현들에서, 진폭-형상화 인코딩 동작은 산술 인코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 인코더(1056)는 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작을 수행하도록 구성될 수 있다. 일부 다른 구현들에서, 진폭-형상화 인코딩 동작은 프리픽스 인코딩 동작이거나 이를 포함한다. 예를 들어, 형상화 인코더(1056)는 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작을 수행하도록 구성될 수 있다. 위에서 설명된 바와 같이, 형상화 인코더(1056)는, 진폭-형상화 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 스크램블링 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 수행된 진폭-형상화 인코딩 동작을 표시하는 시그널링 비트들(1074)을 출력할 수 있다. 파라미터들을 표시하는 시그널링 비트들은 궁극적으로, 예를 들어, 심볼들을 포함할 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 인코딩되고 수신 디바이스에 송신될 수 있다.
[0125]
시스터메틱 인코더(1058)는 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070) 및 시그널링 비트들(1074)을 수신하고, 코드워드를 생성하기 위해 비트들에 대해 시스터메틱 인코딩 동작을 수행한다. 일부 구현들에서, 시스터메틱 인코더(1058)는 도 7a를 참조하여 설명된 시스터메틱 인코더(716)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 시스터메틱 인코딩 동작의 성능은, 시스터메틱 인코더(1058)로부터 출력된 코드워드가 또한 시스터메틱 인코더에 입력되는 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070) 및 시그널링 비트들(1074)을 포함하도록 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070) 및 시그널링 비트들(1074)을 인코딩한다. 예를 들어, 일부 이러한 구현들에서, 수행된 시스터메틱 인코딩 동작은 LDPC 인코딩 동작이거나 이를 포함한다. 위에서 설명된 바와 같이, 시스터메틱 인코딩 동작의 성능은, 예를 들어, 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070) 및 시그널링 비트들(1074)에 기초하여 복수의 패리티 비트들을 생성함으로써 데이터에 리던던시를 추가한다. 위에서 또한 설명된 바와 같이, 패리티 비트들 그 자체가 부호 비트들로서 사용될 수 있고, 그에 따라, 부호 비트들(1070)로 또한 지칭될 수 있다.
[0126]
FEC-후 PHY 패더(1060)는 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070) 및 시그널링 비트들(1074)을 포함하는 코드워드를 수신하고, 예를 들어, 패킷 확장 요건들에 기초하여, 패킷 확장 요건들을 충족시키기 위해 코드워드에 FEC-후 패딩 비트들(1076)을 추가한다. 이어서, 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070), 시그널링 비트들(1074) 및 FEC-후 패딩 비트들(1076)은 도 6의 프로세스(600)의 블록(606)을 참조하여 설명된 바와 같이 복수의 심볼들로 배열될 수 있다. 예를 들어, 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070), 시그널링 비트들(1074) 및 FEC-후 패딩 비트들(1076)은 정렬 모듈에 제공될 수 있다. 일부 구현들에서, 정렬 모듈은 도 7b를 참조하여 설명된 정렬 모듈(724)의 양상들을 구현할 수 있다.
[0127]
위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070), 시그널링 비트들(1074) 및 FEC-후 패딩 비트들(1076)을 심볼들의 복수의 공간 스트림들로 파싱하는 공간 스트림 파서를 포함할 수 있다. 이러한 일부 구현들에서, 공간 스트림 파서는 비트들이 상이한 공간 스트림들의 심볼들로 적절하게 배열되는 것을 보장하기 위해 공간 스트림들 각각에 대해 진폭-형상화된 비트들(1072), LSB들(1068), 부호 비트들(1070), 시그널링 비트들(1074) 및 FEC-후 패딩 비트들(1076)을 별개로 파싱한다. 일부 구현들에서, 정렬 모듈은 추가적으로, 공간 스트림들로부터의 심볼들을 상이한 대역폭 세그먼트들로 파싱하는 복수의 대역폭 세그먼트 파서들을 포함한다.
[0128]
이어서, 심볼들은 복수의 서브캐리어들 상에서 무선 패킷으로 적어도 하나의 수신 디바이스에 송신될 수 있다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 파싱된 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 복수의 톤 맵퍼들, 대역폭 세그먼트 디파서, 공간 멀티플렉서, 변환 블록, 및 아날로그 및 RF 블록을 포함하는, 도 7b를 참조하여 설명된 변조기(732)의 양상들을 구현할 수 있다.
[0129]
일부 구현들에서, 무선 통신 디바이스(1050)는 변조된 심볼들을 수신 및 디코딩하기 위한 대응하는 기능성을 포함한다. 예를 들어, 무선 통신 디바이스(1050)는 FEC-후 패딩 제거 모듈, 시스터메틱 디코더, 형상화 디코더, 형상화 해제-후 디파서, 및 FEC-전 패딩 제거 모듈을 포함할 수 있다. 일부 그러한 구현들에서, 형상화 디코더 및 형상화 해제-후 디파서는 송신 디바이스의 PHY 계층에 의해 구현된다. FEC-후 패딩 제거 모듈, 시스터메틱 디코더, 및 FEC-전 패딩 제거 모듈은 또한 송신 디바이스의 PHY 계층에 의해 구현된다. 일부 구현들에서, 형상화 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 일부 이러한 구현들에서, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다.
[0130]
프로세스(600) 및 흐름(700)을 참조하여 설명된 바와 같이, 그리고 도 6 내지 도 10b를 참조하여 각각 설명된 무선 통신 디바이스들(1000 및 1050)은, 형상화 인코더에 입력되는 진폭 비트들에 리던던시를 추가하고, 구체적으로는 형상화 인코더로부터 출력된 진폭-형상화된 비트들의 수가 형상화 인코더에 입력된 진폭 비트들의 수보다 크게 되도록 한다. 진폭-형상화 인코딩 동작은 종래에 달성될 수 있는 것과 동일한 수의 심볼들을 획득하기 위해 더 적은 정보 비트들의 인코딩을 초래하기 때문에, 진폭-형상화 인코딩 동작은 MPDU들의 유효 코딩 레이트의 감소를 초래한다. 형상화 인코더로부터 출력된 진폭-형상화된 비트들의 수는 콘텐츠 의존적일 수 있기 때문에(형상화 인코더에 입력되는 비트들의 값들에 의존함), 형상화 인코더의 유효 코딩 레이트는 본질적으로 가변적일 수 있다. 추가적으로, 위에서 설명된 바와 같이, 형상화 인코더로부터 출력되는 진폭-형상화된 비트들의 수는 또한 변할 수 있다. 예를 들어, 본원에서 설명된 일부 산술 인코딩 동작들과 달리, 진폭 형상화를 수행하기 위해 프리픽스 인코딩 동작을 사용할 때, 형상화 인코더로부터 출력된 진폭-형상화된 비트들의 수는 가변적일 수 있다.
[0131]
MAC 계층 관점에서, 무선 통신들은 MPDU들을 포함하는 프레임들로서 송신되고, MPDU들의 길이들은 바이트 단위로 양자화된다. 예를 들어, MAC 계층은 MPDU들 내의 페이로드 비트들을 4-바이트 세그먼트들의 정수배들로 패키징할 수 있다. MAC 계층은 APEP 길이로 지칭되는 초기 페이로드 길이를 결정할 수 있고, 이어서, 이는 임의의 패딩 비트들의 길이 및 APEP 길이의 합일 수 있는 PSDU 길이를 결정하는 데 사용된다. 그러나, 형상화 인코더로부터 출력될 진폭-형상화된 비트들의 수를 알지 못한다면, 무선 통신 디바이스의 MAC 계층은 진폭-형상화 인코딩 동작에 앞서 패킷 길이를 정확하게 계산하지 못할 수 있다. 그 결과, MAC 계층은, 형상화 인코더가 정수개의 심볼들을 생성하기에 충분한 비트들이 있음을 보장하기 위해 정보 블록에 추가할 필요가 있는 패딩 비트들의 수를 결정하지 못할 수 있다. 추가적으로, 패킷 길이를 알지 못한다면, MAC 계층은 패킷 길이를 PHY 계층에 시그널링할 수 없으며, 따라서 PHY 계층은 L-SIG 필드에 정확한 패킷 길이를 또는 예를 들어, EHT-SIG-A 필드에 TXOP 지속기간을 포함하지 못할 수 있다. 그 결과, 송신 디바이스는 패킷을 송신하는 데 요구되는 시간의 지속기간을 다른 무선 통신 디바이스들에 통지하지 못할 수 있다. 따라서, 타겟팅된 수신 디바이스들은 패킷의 디코딩을 중지할 때를 알지 못할 수 있다.
[0132]
도 10a의 무선 통신 디바이스(1000)를 참조하여 설명된 바와 같이, 일부 구현들에서, 형상화 인코더는 MAC 계층에 의해 구현될 수 있다. 이러한 구현들에서, MAC 계층이 필요한 수의 패딩 비트들을 추가할 수 있도록 그리고 MAC 계층이 패킷 길이를 PHY 계층에 시그널링할 수 있도록 패킷이 알려진 길이를 갖는 것을 보장하기 위해, MAC 계층은 진폭-형상화 인코딩 동작을 수행한 후의 패킷 길이를 계산하거나 다른 방식으로 확인한다.
[0133]
도 11은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스(1100)를 예시하는 흐름도를 도시한다. 프로세스(1100)의 동작들은 본원에 설명된 바와 같이 송신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1100)는 적어도 부분적으로, 도 10a를 참조하여 설명된 무선 통신 디바이스(1000)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1100)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1100)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0134]
프로세스(1100)에서, 송신 디바이스의 MAC 계층은 제1 인코딩 동작, 그리고 특정 구현들에서는, 도 6 내지 도 10b를 참조하여 위에서 설명된 바와 같은 진폭-형상화 인코딩 동작을 구현한다. 일부 구현들에서, MAC 계층은 또한 형상화-전 파싱 동작을 구현한다. 패킷 길이가 정확하게 결정되고 수신 디바이스에 시그널링되는 것을 보장하기 위해, MAC 계층은 제1 인코딩 동작을 수행한 후에 패킷 길이를 계산한다. 일부 구현들에서, 프로세스(1100)는 블록(1102)에서 시작되며, 무선 통신 디바이스의 MAC 계층은 복수의 MPDU들을 생성하고, 각각의 MPDU는 개개의 복수의 정보 비트들을 포함한다. MAC 계층은 MPDU들을 A-MPDU로 어그리게이트할 수 있다.
[0135]
블록(1104)에서, MAC 계층의 제1 인코더(예를 들어, 도 10a를 참조하여 설명된 바와 같은 형상화 인코더(1004))는, 정보 비트들에 대해 수행된 제1 인코딩 동작으로부터 기인하는 인코딩된(예를 들어, 진폭-형상화된) 비트들을 포함하는 정보 블록을 생성하는, MPDU들의 정보 비트들에 대한 제1(예를 들어, 진폭-형상화) 인코딩 동작을 수행한다. 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 블록(1104)에서 정보 비트들의 서브세트에 대해서만 수행된다. 예를 들어, 정보 블록은 먼저, 비트들을 제1 인코더에 의해 인코딩될 비트들(예를 들어, 진폭 비트들의 MSBS를 포함함) 및 제1 인코더에 의해 인코딩되지 않을 비트들(예를 들어, 진폭 비트들, 부호 비트들, 제어 비트들, 시그널링 비트들, 패딩 비트들 또는 다른 비트들의 LSB들)로 파싱하는 MAC 계층의 형상화-전 파서(예를 들어, 도 10a를 참조하여 설명된 바와 같은 형상화-전 파서(1002))에 제공될 수 있다. 일부 구현들에서, MAC 계층의 형상화-전 파서 또는 다른 모듈은 또한, 정보 블록 내의 비트들이 어떻게 파싱되었는지를 PHY 계층에 통지하기 위해, 이어서 송신 디바이스의 PHY 계층에 제공되는 시그널링 비트들을 생성한다. 예를 들어, 이는, PHY 계층이 비트들을 심볼들로 적절하게 배열하고 콘스텔레이션 맵핑을 수행할 수 있게 한다. 일부 구현들에서, 파싱되고 진폭-형상화 인코딩을 위해 제1 인코더에 입력될 비트들의 수 Nshaped는 위의 수식 (3)에 따라 계산될 수 있다.
[0136]
형상화될 비트들은 블록(1104)에서 제1 인코딩 동작의 수행을 위해 제1 인코더에 제공된다. 위에서 설명된 바와 같이, 제1 인코더는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 진폭-형상화된 비트들을 생성하기 위해 입력 비트들에 리던던시를 추가함으로써 진폭 형상화를 수행할 수 있다. 제1 인코더로부터 출력된 인코딩된 비트들의 수는 위의 수식(4)에 의해 주어질 수 있다.
[0137]
또한 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작이거나 이를 포함한다. 일부 다른 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작이거나 이를 포함한다. 위에서 또한 설명된 바와 같이, 제1 인코더는, 제1 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 스크램블링 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들과 같이, 수행된 제1 인코딩 동작을 표시하는 MSB들, LSB들, 및 부호 비트들과 함께 후속적으로 PHY 계층에 전달되는 시그널링 비트들을 출력할 수 있다.
[0138]
블록(1106)에서, MAC 계층(예를 들어, 제1 인코더 또는 다른 모듈)은 블록(1104)에서 수행된 제1 인코딩 동작 이후 정보 블록의 길이를 계산하거나 또는 다른 방식으로 결정한다. 위에서 설명된 바와 같이, 정보 블록의 길이는, 위에서 설명된 바와 같은 다른 비트들 중에서도, LSB들, 부호 비트들, 시그널링 비트들 및 패딩 비트들을 포함할 수 있는, 인코딩된 비트들의 길이와 인코딩되지 않은(예를 들어, 형상화되지 않은) 비트들의 길이의 합과 동일할 수 있다. 따라서, 결과적인 계산된 APEP 길이는 제1 인코딩 동작의 수행 후의 정보 블록의 길이이다.
[0139]
블록(1108)에서, MAC 계층은 또한, 예를 들어, PHY 계층에 제공된 정보 블록, 예를 들어, PSDU가 바이트들의 정수배와 동일한 길이를 갖는 것을 보장하기 위해 결정된 길이에 기초하여 정보 블록에 패딩 비트들을 추가할 수 있다. 이어서, 인코딩된 비트들, LSB들, 부호 비트들, 임의의 시그널링 비트들, 및 MAC 계층에 의해 추가된 임의의 패딩 비트들은, 예를 들어, PSDU의 형태로, MAC 계층에 의해 새로운 정보 블록에서 PHY 계층에 전달될 수 있다. 따라서, MAC 계층은 제1 인코딩 동작의 수행 및 패딩 비트들의 추가 후에 결과적인 PSDU 길이를 계산하거나 또는 다른 방식으로 결정할 수 있다. 이어서, 블록(1110)에서, MAC 계층은 무선 통신 디바이스의 PHY 계층에 패딩 비트들을 추가한 후에 정보 블록의 결과적인 길이(PSDU 길이)를 시그널링할 수 있다.
[0140]
일부 구현들에서, PHY 계층의 FEC-전 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 FEC-전 PHY 패더(1052))는 또한 FEC-전 패딩 비트들을 PSDU에 추가할 수 있다. PHY 계층은 정보 블록을 코드 블록들로 패키징할 수 있고, 이어서 각각의 코드 블록에 대한 결과적인 인코딩된 비트들은 코드 블록 내의 임의의 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 함께 PHY 계층의 인코더에 전달될 수 있다.
[0141]
선택적인 블록(1112)에서, PHY 계층의 제2 인코더, 예를 들어, LDPC 인코더와 같은 시스터메틱 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 시스터메틱 인코더(1058))는 복수의 개개의 코드워드들을 생성하는, 복수의 코드 블록들에 대한 제2 인코딩 동작(예를 들어, LDPC 인코딩 동작과 같은 시스터메틱 인코딩 동작)을 수행한다. 각각의 결과적인 코드워드는 개개의 코드 블록의 개개의 복수의 인코딩된 비트들 및 개개의 코드 블록에 기초한 복수의 패리티 비트들을 포함할 수 있다. 위에서 설명된 바와 같이, 각각의 코드 블록 및 결과적인 코드워드는 또한, 예를 들어, LSB들, 부호 비트들, 시그널링 비트들 및 형상화-전 파서에 의해 제공되는 패딩 비트들과 같은 이전에 인코딩되지 않은(예를 들어, 형상화되지 않은) 비트들을 포함할 수 있다. 일부 구현들에서, PHY 계층의 FEC-후 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 FEC-후 PHY 패더(1060))는 패킷 확장 요건들을 충족시키기 위해 FEC-후 패딩 비트들을 코드워드들에 추가할 수 있다.
[0142]
일부 구현들에서, 선택적인 블록(1114)에서, PHY 계층은, 제2 인코딩 동작에 의해 출력된 패리티 비트들 및 인코딩된(예를 들어, 진폭-형상화된) 비트들을 포함하는 코드워드들의 비트들 뿐만 아니라 임의의 형상화되지 않은 비트들을 복수의 심볼들로 배열한다. 위에서 설명된 바와 같이, 각각의 심볼은 심볼에 배열된 개개의 인코딩된(진폭-형상화된) 비트들에 적어도 부분적으로 기초한 진폭을 가지며, 블록(1104)에서 수행되는 제1 인코딩 동작은 심볼들의 진폭들이 불균일한 분포를 갖도록 인코딩된 비트들을 생성할 수 있다. 예를 들어, 진폭-형상화된 비트들, LSB들, 부호 비트들, 임의의 시그널링 비트들, 및 FEC-후 패딩 비트들은 블록(1114)에서 비트들을 심볼들을 정렬하는 정렬 모듈(예를 들어, 도 7b를 참조하여 설명된 바와 같은 정렬 모듈(724) 및 도 6의 프로세스(600)의 블록(606))에 제공될 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 블록(1114)에서 비트들을 심볼들로 정렬하면서 공간 스트림 파싱 및 대역폭 세그먼트 파싱을 수행한다.
[0143]
블록(1116)에서, PHY 계층은 예를 들어 변조된 심볼들의 형태로, 결과적인 길이 및 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신한다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 바와 같은 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 도 7b를 참조하여 설명된 바와 같은 변조기(732)의 양상들을 구현할 수 있다.
[0144]
도 12는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스(1200)를 예시하는 흐름도를 도시한다. 프로세스(1200)의 동작들은 본원에 설명된 바와 같이 수신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1200)는 적어도 부분적으로, 도 10a를 참조하여 설명된 무선 통신 디바이스(1000)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1200)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1200)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0145]
프로세스(1200)에서, 수신 디바이스의 MAC 계층은 제1 디코딩 동작, 그리고 특정 구현들에서, 진폭 형상화 해제 디코딩 동작을 구현한다. 일부 구현들에서, MAC 계층은 또한 형상화 해제-후 디파싱 동작을 구현한다. 블록(1202)에서, 수신 디바이스의 PHY 계층은 복수의 심볼들을 포함하는 무선 패킷을 수신한다. 예를 들어, 무선 통신 디바이스는 도 11을 참조하여 설명된 프로세스(1100)의 블록(1116)에서 송신 디바이스에 의해 송신된 무선 패킷을 수신할 수 있다. 위에서 설명된 바와 같이, 수신된 심볼들 각각은 개개의 심볼의 진폭을 적어도 부분적으로 표시하는 인코딩된(예를 들어, 진폭-형상화된) 비트들의 세트를 포함하거나 표시할 수 있다. 또한, 위에서 설명된 바와 같이, 수신된 심볼들의 진폭들은 불균일한 분포, 예를 들어, 개개의 진폭들과 연관된 확률들이 일반적으로 감소하는 진폭에 따라 증가하는 분포, 이를 테면 가우시안 분포를 가질 수 있다.
[0146]
일부 구현들에서, 블록(1202)에서 패킷을 수신하기 위해, PHY 계층의 복조기는 커플링된 안테나들 및 수신 체인들로부터 패킷을 수신하고, 검출된 진폭들 및 위상들에 기초하여 무선 채널의 서브캐리어들을 복조하여, 예를 들어, 심볼들의 진폭들 및 위상들을 표시하는 복소수 표현들의 형태인 복조된 심볼들을 생성한다. 예를 들어, 복조기는 도 9a를 참조하여 설명된 복조기(904)의 양상들을 구현할 수 있다. 이어서, 일부 구현들에서, 콘스텔레이션 리버스-맵퍼는 변조 콘스텔레이션의 개개의 포인트들로부터의 복소수 표현들을 리버스 맵핑하여, 블록(1202)에서 복조된 심볼들을 획득할 수 있다. 예를 들어, 콘스텔레이션 리버스-맵퍼들은 도 9a를 참조하여 설명된 콘스텔레이션 리버스-맵퍼(908)의 양상들을 구현할 수 있다.
[0147]
블록(1204)에서, PHY 계층은 무선 패킷의 길이를 결정한다. 예를 들어, PHY 계층은 길이 필드에 기초하여 무선 패킷의 길이 및 궁극적으로는 지속기간을 결정할 수 있다.
[0148]
블록(1206)에서, PHY 계층은 수신된 심볼들에 대한 인코딩된 비트들의 세트들을 코드워드들로 배열하고, 각각의 코드워드는 개개의 코드워드(및 일부 시스터메틱 디코딩 동작들에서는, 복수의 패리티 비트들)와 연관된 심볼들에 대한 인코딩된 비트들의 세트들을 포함하는 인코딩된(예를 들어, 진폭-형상화된) 비트들의 블록을 포함한다. 위에서 설명된 바와 같이, 각각의 코드워드는 형상화되지 않은 비트들, 예를 들어 LSB들, 부호 비트들, 시그널링 비트들, 및 FEC-후 패딩 비트들을 더 포함할 수 있다. 이러한 일부 구현들에서, 재정렬 모듈(예를 들어, 도 9a를 참조하여 설명된 바와 같은 재정렬 모듈(912) 및 도 6의 프로세스(600)의 블록(604))은 블록(1206)에서 비트들을 코드워드들로 재정렬한다. 위에서 설명된 바와 같이, 일부 구현들에서, 재정렬 모듈은 블록(1204)에서 비트들을 코드워드들로 재정렬하면서 공간 스트림 디파싱 및 대역폭 세그먼트 디파싱을 수행한다. 이어서, 일부 구현들에서, PHY 계층의 FEC-후 패딩 제거 모듈은, 코드워드들이 디코딩되기 전에 코드워드들로부터 FEC-후 패딩 비트들을 제거할 수 있다.
[0149]
블록(1208)에서, PHY 계층의 제1 디코더, 예를 들어, LDPC 디코더와 같은 시스터메틱 디코더(예를 들어, 도 9b를 참조하여 설명된 바와 같은 시스터메틱 디코더(916))는 복수의 개개의 디코딩된 코드 블록들을 생성하는, 복수의 코드워드들에 대한 제1 디코딩 동작(예를 들어, LDPC 디코딩 동작과 같은 시스터메틱 디코딩 동작)을 수행한다. 각각의 디코딩된 코드 블록은 개개의 인코딩된 비트들 및 개개의 코드워드와 연관된 개개의 패리티 비트들에 기초하여 복수의 제1 디코딩된 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 디코딩된 코드 블록은 또한 예를 들어 LSB들, 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 같은 형상화되지 않은 비트들을 포함할 수 있다. 일부 구현들에서, PHY 계층은, MPDU들을 표현하고 디코딩된 코드 블록들로부터의 제1 디코딩(진폭-형상화된) 비트들을 포함하는 물리 계층 데이터 유닛, 및 일부 구현들에서는 디코딩된 코드 블록들로부터 LSB들, 부호 비트들(제어 비트들 또는 MAC 시그널링 비트들을 포함할 수 있음) 또는 패딩 비트들을 포함하는 임의의 형상화되지 않은 비트들을 생성한다. 예를 들어, PHY 계층은 제1 디코딩된 비트들 및 임의의 디코딩된 형상화되지 않은 비트들을 포함하는 디코딩된 PSDU의 형태로 물리 계층 데이터 유닛을 생성할 수 있다.
[0150]
블록(1210)에서, MAC 계층의 제2 디코더(예를 들어, 형상화 디코더)는 물리 계층 데이터 유닛을 수신하고, 제2 디코딩된(예를 들어, 형상화 해제된) 진폭 비트들을 포함하는 복수의 개개의 정보 블록들을 생성하는, 디코딩된 코드 블록들 각각 내의 제1 디코딩된 비트들에 대한 제2 디코딩(예를 들어, 진폭 형상화 해제) 동작을 수행한다. 예를 들어, 제2 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 제2 디코더는 제2 디코딩된 비트들을 생성하기 위해 제1 디코딩된 비트들로부터 리던던시를 제거한다. 또한 위에서 설명된 바와 같이, 일부 구현들에서, 제2 디코딩 동작은, 도 8을 참조하여 설명된 프로세스(800)의 블록(808)을 참조하여 설명된 것과 같은 산술 디코딩 동작 또는 프리픽스 디코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 형상화 디코더는, 예를 들어, 무선 패킷의 프리앰블의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달될 수 있는 진폭들의 불균일한 분포를 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들과 같이, 송신 디바이스에 의해 수행된 제1(예를 들어, 진폭-형상화) 인코딩 동작을 표시하는 시그널링 비트들을 수신할 수 있다. 예를 들어, 시그널링 비트들은 제1 인코딩 동작에 사용되는 스크램블링 시퀀스 또는 스크램블링 동작을 포함하여 제2 디코딩 동작을 정확하게 구성하기 위해 제2 디코더에 의해 사용하기 위한 인코딩 또는 디코딩 파라미터들을 표시할 수 있다.
[0151]
일부 구현들에서, 디코딩을 위한 정보 블록을 생성하기 위해, MAC 계층의 형상화 해제-후 디파서는 MPDU들을 표현하는 비트들의 단일 스트림을 생성하기 위해 형상화 해제된 진폭 비트들, LSB들 및 부호 비트들을 디파싱할 수 있다. 예를 들어, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다. 또한 위에서 설명된 바와 같이, 형상화 해제-후 디파서는, 예를 들어, 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달되었을 수 있는 정보 블록 내의 비트들이 송신 디바이스에 의해 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 수신할 수 있다. PHY 계층의 FEC-전 패딩 제거 모듈은 디파싱된 비트들로부터 FEC-전 패딩 비트들을 제거할 수 있다. 이어서, 블록(1212)에서, MAC 계층은 MPDU들에 대한 제3 MAC-레벨 디코딩 동작을 수행할 수 있다.
[0152]
도 13은 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스(1300)를 예시하는 흐름도를 도시한다. 프로세스(1300)의 동작들은 본원에 설명된 바와 같이 송신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1300)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1300)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1300)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0153]
프로세스(1300)에서, 송신 디바이스의 PHY 계층은 제1 인코딩 동작, 그리고 특정 구현들에서는, 도 6 내지 도 10b를 참조하여 위에서 설명된 바와 같은 진폭-형상화 인코딩 동작을 구현한다. 일부 구현들에서, PHY 계층은 또한 형상화-전 파싱 동작을 구현한다. 패킷 길이가 정확하게 결정되고 수신 디바이스에 시그널링되는 것을 보장하기 위해, PHY 계층은 코딩 레이트가 고정된 값을 갖도록 제1 인코딩 동작의 코딩 레이트를 조정한다. 이어서, 위에서 설명된 바와 같이, 고정된 코딩 레이트를 갖는 제2 인코딩 동작(예를 들어, LDPC 인코딩 동작과 같은 시스터메틱 인코딩 동작)이 후속적으로 수행될 수 있다. 일부 구현들에서, 송신 디바이스의 MAC 계층은 제1 인코딩 동작과 제2 인코딩 동작의 조합의 유효 코딩 레이트만을 알 필요가 있을 수 있다. 이러한 구현들에서, 패킷 길이를 결정하기 위해 MAC 계층에 의해 사용되는 MCS 테이블은 유효 코딩 레이트에 기초할 수 있다. 이어서, MAC 계층은, 일부 구현들에서, 패킷 길이를 결정하기 위해 유효 코딩 레이트에 기초한 종래의 수식들을 사용할 수 있다.
[0154]
일부 구현들에서, 프로세스(1300)는 블록(1302)에서 시작되며, 무선 통신 디바이스의 MAC 계층은 복수의 MPDU들을 생성하고, 각각의 MPDU는 개개의 복수의 정보 비트들을 포함한다. MAC 계층은 MPDU들을 A-MPDU로 어그리게이트할 수 있다. 블록(1304)에서, PHY 계층의 제1 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 형상화 인코더(1056))는, 복수의 코드 블록들을 생성하는, MPDU들의 정보 비트들에 대한 제1(예를 들어, 진폭-형상화) 인코딩 동작을 수행하고, 각각의 코드 블록은 제1 인코딩 동작에 의해 생성된 복수의 인코딩된(예를 들어, 진폭-형상화된) 비트들을 포함한다.
[0155]
위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 블록(1304)에서 정보 비트들의 서브세트에 대해서만 수행된다. 예를 들어, MAC 계층은 MPDU들에 대한 정보 비트들뿐만 아니라 제어 비트들 또는 시그널링 비트들을 포함하는 PSDU의 형태로 PHY 계층에 정보 블록을 전달할 수 있다. 일부 구현들에서, PHY 계층의 FEC-전 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 FEC-전 PHY 패더(1052))는 이어서 FEC-전 패딩 비트들을 PSDU에 추가할 수 있다. 이어서, FEC-전 패딩 비트들을 포함하는 PSDU는, 비트들을 제1 인코더에 의해 인코딩될 비트들(예를 들어, 진폭 비트들의 MSBS) 및 제1 인코더에 의해 인코딩되지 않을 비트들(예를 들어, 진폭 비트들, 부호 비트들, 및 FEC-전 패딩 비트들의 LSB들)로 파싱하는 PHY 계층의 형상화-전 파서(예를 들어, 도 10b를 참조하여 설명된 형상화-전 파서(1054))에 제공될 수 있다. 일부 구현들에서, 형상화-전 파서 또는 PHY 계층의 다른 모듈은 또한, 비트들이 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 생성할 수 있다. 일부 구현들에서, 파싱되고 제1 인코딩 동작을 위한 제1 인코더에 입력될 비트들의 수 Nshaped는 위의 수식 (3)에 따라 계산될 수 있다.
[0156]
위에서 설명된 바와 같이, 인코딩될(예를 들어, 진폭-형상화될) 비트들은 블록(1304)에서 제1 인코딩 동작의 수행을 위해 제1 인코더에 제공된다. 위에서 설명된 바와 같이, 제1 인코더는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 인코딩된 비트들을 생성하기 위해 입력 비트들에 리던던시를 추가할 수 있다. 제1 인코더로부터 출력된 인코딩된 비트들의 수는 위의 수식(4)에 의해 주어질 수 있다.
[0157]
또한 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작이거나 이를 포함한다. 일부 다른 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 제1 인코더는, 제1 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 스크램블링 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 수행된 특정 제1 인코딩 동작을 표시하는 시그널링 비트들을 출력할 수 있다.
[0158]
블록(1306)에서, 제1 인코더는 블록(1304)에서 수행되거나 수행되고 있는 제1 인코딩 동작의 코딩 레이트를 조정한다. 위에서 설명된 바와 같이, 제1 인코딩 동작이 고정된 코딩 레이트 Rshaper, 및 그에 따른 고정된 유효 코딩 레이트 R을 초래하는 것을 보장하기 위해, PHY 계층은 미리 결정된 인터벌 기반으로 코딩 레이트 조정을 수행할 수 있다. 예를 들어, 코딩 레이트 조정은 코드 블록 기반으로 또는 코드 블록들의 그룹 기반으로 수행될 수 있다. 일부 다른 구현들에서, 코딩 레이트 조정은 MPDU 또는 PPDU 기반으로 수행될 수 있다. 일부 구현들에서, 유효 코딩 레이트 R은 아래의 수식 (5)에 기초하여 결정될 수 있다.
수식 (5)에서, Nunshaped는 제1 인코더에 제공되지 않는 비-인코딩된(예를 들어, 형상화되지 않은) 비트들(예를 들어, LSB들, 부호 비트들 및 시그널링 비트들)의 FEC-전 패딩의 수 NPAD,pre-FEC의 합과 동일하다. 파싱 비 는 선택된 MCS에 의존한다.
[0159]
일부 구현들에서, 블록(1306)에서 코딩 레이트 조정을 수행하기 위해, 제1 인코더는 블록(1304)에서 제1 인코딩 동작 동안 또는 그 후에, 제1 인코딩 동작 동안 자신이 출력하는 인코딩된 비트들의 수를 모니터링한다. 제1 인코딩 동작 동안 또는 그 후에, 인코딩된 비트들의 수가 임계치(예를 들어, 예상 코드워드 길이)를 초과한다고 제1 인코더가 결정하면, 제1 인코더는 블록(1306)에서, 제1 인코딩 동작에서 사용되는 확률 질량 함수를 변경함으로써 코딩 레이트 조정을 수행할 수 있다. 예를 들어, 프리픽스 인코딩을 사용하는 일부 구현들에서, 제1 인코더는 블록(1306)에서, 현재 LUT를 사용하여 제1 인코딩 동작을 수행하는 것을 중단하고, 상이한 확률 질량 함수와 연관된 상이한 LUT를 사용하여 제1 인코딩 동작을 수행하기 시작할 수 있다. 이러한 일부 구현들에서, 블록(1306)에서 코딩 레이트 조정을 수행하기 위해, 제1 인코더는 인코딩될 오리지널 정보 비트들에 대한 제1 인코딩 동작을 재수행할 수 있다.
[0160]
일부 다른 구현들에서, 블록(1306)에서 코딩 레이트 조정을 수행하기 위해, 제1 인코더는 또한 블록(1304)에서 제1 인코딩 동작 동안, 제1 인코딩 동작 동안 자신이 출력하는 인코딩된 비트들의 수를 모니터링한다. 제1 인코딩 동작 동안, 제1 인코더가 자신이 출력하는 인코딩된 비트들의 수와 제1 인코더에 입력되는 비트들의 수 사이의 차이가 임계치를 초과한다고 결정하면, 제1 인코더는 블록(1306)에서, 제1 인코딩 동작의 수행을 중단함으로써 코딩 레이트 조정을 수행할 수 있다. 예를 들어, 임계치는 제1 인코딩 동작을 수행하는 동안 리던던시를 추가한 결과로서 제1 인코더에 의해 출력될 것으로 예상되는 추가된 비트들의 수 Lextra일 수 있다. 즉, 예상 비트들의 수 Lextra는 제1 인코더로부터 출력된 인코딩된 비트들의 수와 인코딩될 제1 인코더에 입력되는 비트들의 수 사이의 차이와 동일하다. 따라서, 임계치 Lextra는 아래의 수식 (6)에 따라 결정될 수 있다.
수식 (6)에서, Lin는 제1 인코더에 입력되는 비트들의 수이고, Rshaper는 인터벌에 걸친 제1 인코딩 동작의 예상 코딩 레이트이다.
[0161]
제1 인코딩 동작 동안, 제1 인코더가 자신이 출력하는 인코딩된 비트들의 수와 제1 인코더에 입력되는 비트들의 수 사이의 차이가 Lextra를 초과한다고 결정하면, 제1 인코더는 블록(1306)에서, 아래에서 설명된 바와 같이, 블록(1304)에서 수행되고 있는 제1 인코딩 동작을 중단하고, 원래 인코딩될 임의의 나머지 정보 비트들을 (예를 들어, 임의의 진폭-형상화 인코딩을 수행하지 않고) 제2 인코더(예를 들어, LDPC 인코더)에 직접 전달함으로써 코딩 레이트 조정을 수행할 수 있다. 다른 한편으로, 제1 인코더에 의해 출력되거나 또는 출력될 것으로 예상되는 추가된 비트들의 수 Lextra가 임계치 미만이라고 제1 인코더가 결정하면, 제1 인코더는 인코딩된 비트들 중 일부를 반복할 수 있다. 예를 들어, 제1 인코더는, 제1 양의 비트들이 반복되고 인코딩된 비트들의 출력 시퀀스의 끝에 첨부되는 또는 마지막 양의 비트들이 반복되고 출력 시퀀스의 시작부에 앞서 첨부되는 순환 반복을 수행할 수 있다. 일부 다른 구현들에서, 비-순환 반복 방식이 사용될 수 있는데, 예를 들어, 비트들의 마지막 양이 반복되어 출력 시퀀스의 끝에 첨부될 수 있다.
[0162]
선택적인 블록(1308)에서, PHY 계층의 제2 인코더, 예를 들어, LDPC 인코더와 같은 시스터메틱 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 시스터메틱 인코더(1058))는 복수의 개개의 코드워드들을 생성하는, 복수의 코드 블록들에 대한 제2 인코딩 동작(예를 들어, LDPC 인코딩 동작과 같은 시스터메틱 인코딩 동작)을 수행한다. 각각의 결과적인 코드워드는 개개의 코드 블록의 개개의 복수의 인코딩된 비트들 및 개개의 코드 블록에 기초한 복수의 패리티 비트들을 포함할 수 있다. 위에서 설명된 바와 같이, 각각의 코드 블록 및 결과적인 코드워드는 또한, 예를 들어, 형상화-전 파서에 의해 제공되는 LSB들, 부호 비트들, 시그널링 비트들 및 패딩 비트들과 같은 비-인코딩된(예를 들어, 형상화되지 않은) 비트들 뿐만 아니라 위에서 설명된 코딩 레이트 조정 동작의 결과로서 제1 인코더로부터 제2 인코더로 직접 전달된 임의의 진폭 비트들을 포함할 수 있다. 일부 구현들에서, PHY 계층의 FEC-후 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 FEC-후 PHY 패더(1060))는 패킷 확장 요건들을 충족시키기 위해 FEC-후 패딩 비트들을 코드워드들에 추가할 수 있다.
[0163]
일부 구현들에서, 선택적인 블록(1310)에서, PHY 계층은, 패리티 비트들 및 인코딩된(진폭-형상화된) 비트들을 포함하는 코드워드들의 비트들 뿐만 아니라 임의의 형상화되지 않은 비트들을 복수의 심볼들로 배열한다. 위에서 설명된 바와 같이, 각각의 심볼은 심볼에 배열된 개개의 인코딩된 비트들에 적어도 부분적으로 기초한 진폭을 가지며, 블록(1304)에서 수행되는 제1 인코딩 동작은 심볼들의 진폭들이 불균일한 분포를 갖도록 인코딩된 비트들을 생성할 수 있다. 예를 들어, 인코딩된 비트들, LSB들, 부호 비트들, 임의의 시그널링 비트들, 및 FEC-후 패딩 비트들은 블록(1310)에서 비트들을 심볼들을 정렬하는 정렬 모듈(예를 들어, 도 7b를 참조하여 설명된 바와 같은 정렬 모듈(724) 및 도 6의 프로세스(600)의 블록(606))에 제공될 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 블록(1310)에서 비트들을 심볼들로 정렬하면서 공간 스트림 파싱 및 대역폭 세그먼트 파싱을 수행한다.
[0164]
블록(1312)에서, PHY 계층은 예를 들어 변조된 심볼들의 형태로, 조정 및 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신한다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 도 7b를 참조하여 설명된 변조기(732)의 양상들을 구현할 수 있다.
[0165]
도 14는 일부 구현들에 따른 패킷 길이 결정을 지원하는 무선 통신을 위한 예시적인 프로세스(1400)를 예시하는 흐름도를 도시한다. 프로세스(1400)의 동작들은 본원에 설명된 바와 같이 수신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1400)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1400)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1400)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0166]
블록(1402)에서, 수신 디바이스의 PHY 계층은 복수의 심볼들을 포함하는 무선 패킷을 수신한다. 예를 들어, 수신 디바이스는 도 13을 참조하여 설명된 프로세스(1300)의 블록(1312)에서 송신 디바이스에 의해 송신된 무선 패킷을 수신할 수 있다. 위에서 설명된 바와 같이, 수신된 심볼들 각각은 개개의 심볼의 진폭을 적어도 부분적으로 표시하는 인코딩된(예를 들어, 진폭-형상화된) 비트들의 세트를 포함하거나 표시할 수 있다. 또한, 위에서 설명된 바와 같이, 수신된 심볼들의 진폭들은 불균일한 분포, 예를 들어, 개개의 진폭들과 연관된 확률들이 일반적으로 감소하는 진폭에 따라 증가하는 분포, 이를 테면 가우시안 분포를 가질 수 있다.
[0167]
일부 구현들에서, 블록(1402)에서 패킷을 수신하기 위해, PHY 계층의 복조기는 커플링된 안테나들 및 수신 체인들로부터 패킷을 수신하고, 검출된 진폭들 및 위상들에 기초하여 무선 채널의 서브캐리어들을 복조하여, 예를 들어, 심볼들의 진폭들 및 위상들을 표시하는 복소수 표현들의 형태인 복조된 심볼들을 생성한다. 예를 들어, 복조기는 도 9a를 참조하여 설명된 복조기(904)의 양상들을 구현할 수 있다. 이어서, 일부 구현들에서, 콘스텔레이션 리버스-맵퍼는 변조 콘스텔레이션의 개개의 포인트들로부터의 복소수 표현들을 리버스 맵핑하여, 블록(1402)에서 복조된 심볼들을 획득할 수 있다. 예를 들어, 콘스텔레이션 리버스-맵퍼들은 도 9a를 참조하여 설명된 콘스텔레이션 리버스-맵퍼(908)의 양상들을 구현할 수 있다.
[0168]
블록(1404)에서, PHY 계층은 인코딩된 비트들의 세트들의 유효 코딩 레이트를 결정한다. 예를 들어, PHY 계층은 심볼들에서 수신된 시그널링 비트들에 기초하여 유효 코딩 레이트를 결정할 수 있다. 블록(1406)에서, PHY 계층은, 유효 코딩 레이트에 기초하여 제1 디코딩 동작에 대한 제1 코딩(또는 디코딩) 레이트 및 제2 디코딩 동작에 대한 제2 코딩(또는 디코딩) 레이트를 결정한다. 예를 들어, 무선 패킷의 MCS에 대한 지식에 기초하여, PHY 계층은 제1 코딩 레이트를 결정할 수 있다. 이어서, PHY 계층은 유효 코딩 레이트 및 제1 코딩 레이트에 대한 지식에 기초하여 제2 코딩 레이트를 결정할 수 있다.
[0169]
블록(1408)에서, PHY 계층은 수신된 심볼들에 대한 인코딩된 비트들의 세트들을 코드워드들로 배열하고, 각각의 코드워드는 코드워드(및 시스터메틱 디코딩 구현들에서는, 복수의 패리티 비트들)와 연관된 심볼들에 대한 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 코드워드는 형상화되지 않은 비트들, 예를 들어 LSB들, 부호 비트들, 시그널링 비트들, 및 FEC-후 패딩 비트들을 더 포함할 수 있다. 이러한 일부 구현들에서, 재정렬 모듈(예를 들어, 도 9a를 참조하여 설명된 재정렬 모듈(912) 및 도 6의 프로세스(600)의 블록(804))은 블록(1408)에서 비트들을 코드워드들로 재정렬한다. 위에서 설명된 바와 같이, 일부 구현들에서, 재정렬 모듈은 블록(1408)에서 비트들을 코드워드들로 재정렬하면서 공간 스트림 디파싱 및 대역폭 세그먼트 디파싱을 수행한다. 이어서, 일부 구현들에서, PHY 계층의 FEC-후 패딩 제거 모듈은, 코드워드들이 디코딩되기 전에 코드워드들로부터 FEC-후 패딩 비트들을 제거할 수 있다.
[0170]
블록(1410)에서, PHY 계층의 제1 디코더, 예를 들어, LDPC 디코더와 같은 시스터메틱 디코더(예를 들어, 도 9b를 참조하여 설명된 바와 같은 시스터메틱 디코더(916))는 복수의 개개의 디코딩된 코드 블록들을 생성하는, 제1 코딩 레이트에 기초한 복수의 코드워드들에 대한 제1 디코딩 동작(예를 들어, LDPC 디코딩 동작과 같은 시스터메틱 디코딩 동작)을 수행한다. 각각의 디코딩된 코드 블록은 개개의 인코딩된 비트들 및 개개의 코드워드와 연관된 개개의 패리티 비트들에 기초하여 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된(예를 들어, 진폭-형상화된) 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 디코딩된 코드 블록은 또한 예를 들어 LSB들, 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 같은 형상화되지 않은 비트들을 포함할 수 있다.
[0171]
블록(1412)에서, PHY 계층의 제2 디코더(예를 들어, 형상화 디코더)는 제2 코딩 레이트에 기초하여 복수의 개개의 정보 블록들을 생성하는, 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작(예를 들어, 진폭 형상화 해제 디코딩 동작)을 수행하고, 각각의 정보 블록은 개개의 디코딩된 코드 블록 내의 개개의 복수의 제1 디코딩된 비트들에 기초하여 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된(예를 들어, 형상화 해제된) 비트들을 포함한다. 예를 들어, 제2 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 제2 디코더는 제2 디코딩된(형상화 해제된) 비트들을 생성하기 위해 인코딩된(진폭-형상화된) 비트들로부터 리던던시를 제거한다. 또한 위에서 설명된 바와 같이, 일부 구현들에서, 제2 디코딩 동작은, 도 8을 참조하여 설명된 프로세스(800)의 블록(808)을 참조하여 설명된 것과 같은 산술 디코딩 동작 또는 프리픽스 디코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 형상화 디코더는, 예를 들어, 무선 패킷의 프리앰블의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달될 수 있는 진폭들의 불균일한 분포를 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 송신 디바이스에 의해 수행된 제1(예를 들어, 진폭-형상화) 인코딩 동작을 표시하는 시그널링 비트들을 수신할 수 있다. 예를 들어, 시그널링 비트들은 제1 인코딩 동작에 사용되는 스크램블링 시퀀스 또는 스크램블링 동작을 포함하여 제2 디코딩 동작을 정확하게 구성하기 위해 제2 디코더에 의해 사용하기 위한 인코딩 또는 디코딩 파라미터들을 표시할 수 있다. 일부 구현들에서, 파라미터들은 제1 디코더 및 제2 디코더 둘 모두의 전체 코딩 레이트를 표현하는 유효 코딩 레이트 R에 기초할 수 있다.
[0172]
이어서, PHY 계층은, MPDU들을 표현하고 디코딩된 코드 블록들로부터의 제2 디코딩된(형상화 해제된) 비트들을 포함하는 물리 계층 데이터 유닛, 일부 구현들에서는 임의의 LSB들, 부호 비트들(제어 비트들 또는 MAC 시그널링 비트들을 포함할 수 있음), 패딩 비트들 또는 다른 형상되지 않은 비트들을 생성한다. 예를 들어, PHY 계층은 형상화 해제된 비트들 및 임의의 디코딩된 형상화되지 않은 비트들을 포함하는 디코딩된 PSDU의 형태로 물리 계층 데이터 유닛을 생성할 수 있다. 일부 구현들에서, 물리 계층 데이터 유닛을 생성하기 위해, MAC 계층의 형상화 해제-후 디파서는 비트들의 단일 스트림을 생성하기 위해 형상화 해제된 진폭 비트들, LSB들 및 부호 비트들을 디파싱할 수 있다. 예를 들어, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다. 또한 위에서 설명된 바와 같이, 형상화 해제-후 디파서는, 예를 들어, 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달되었을 수 있는 정보 블록 내의 비트들이 송신 디바이스에 의해 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 수신할 수 있다. PHY 계층의 FEC-전 패딩 제거 모듈은 디파싱된 비트들로부터 FEC-전 패딩 비트들을 제거할 수 있다. 이어서, MAC 계층은 MPDU들에 대한 제3 MAC-레벨 디코딩 동작을 수행할 수 있다.
[0173]
위에서 설명된 바와 같이, 형상화 인코더로부터 출력된 진폭-형상화된 비트들의 수는 콘텐츠 의존적일 수 있기 때문에, 형상화 인코더의 유효 코딩 레이트는 본질적으로 가변적일 수 있다. 고정된 코딩 레이트가 없으면, A-MPDU 내의 MPDU들 사이의 경계들이 손실될 수 있다. 위에서 설명된 바와 같이, MAC 계층 관점에서, 무선 통신들은 MPDU들을 포함하는 프레임들로서 송신되고, MPDU들의 길이들은 바이트 단위로 양자화된다. 예를 들어, MAC 계층은 MPDU들 내의 페이로드 비트들을 4-바이트 세그먼트들의 정수배들과 같은 정수배의 바이트들로 패키징할 수 있다. 수신 디바이스의 MAC 계층은 개개의 MPDU들과 연관된 MAC 디리미터들을 디코딩하는 것에 기초하여 MPDU들 사이의 경계들을 식별 및 추적할 수 있다. MPDU 디리미터의 디코딩이 실패하는 경우들에서, MAC 계층은 다음 MPDU 경계를 찾기 위해 다른 MPDU 경계들을 스캔할 수 있다. 종래의 시스템들에서, MPDU가 손상되거나 그렇지 않으면 성공적으로 디코딩되지 않으면, 손상은 나머지 MPDU들에 영향을 미치지 않으며, 따라서 나머지 MPDU들은 수신 디바이스에 의해 여전히 성공적으로 디코딩될 수 있다. 그러나, 진폭-형상화 인코딩을 이용하는 구현들에서, 수신 디바이스에서의 형상화 해제된 비트들의 길이가 알려지지 않을 수 있기 때문에, MPDU가 손상되면, 수신 디바이스는 손상된 MPDU 이후의 MPDU 경계들을 추적 및 식별하지 못할 수 있다.
[0174]
도 15는 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스(1500)를 예시하는 흐름도를 도시한다. 프로세스(1500)의 동작들은 본원에 설명된 바와 같이 송신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1500)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1500)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1500)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0175]
프로세스(1500)에서, PHY 계층은 A-MPDU 구조, 예를 들어 MPDU들 사이의 경계들의 로케이션들을 수신 디바이스에 표시하기 위해 패킷 내의 추가적인 시그널링 비트들을 추가한다. 일부 구현들에서, 프로세스(1500)는 블록(1502)에서 시작되며, 수신 디바이스의 MAC 계층은 복수의 MPDU들을 생성하고, 각각의 MPDU는 개개의 복수의 정보 비트들을 포함한다. MAC 계층은 MPDU들을 A-MPDU로 어그리게이트할 수 있다. 블록(1502)에서 MPDU들의 생성 또는 어그리게이션 동안 또는 그 후에, MAC 계층은, 블록(1504)에서, A-MPDU 내의 MPDU들 사이의 복수의 개개의 경계들의 복수의 비트 포지션들의 표시들을 포함하는 제1 테이블 M1을 생성한다. 예를 들어, 일부 구현들에서, 제1 테이블 M1은 MPDU들 각각에 대해, MPDU의 길이의 식별을 (예를 들어, 바이트 단위로) 포함한다. 이러한 예들에서, 제1 테이블 M1 내의 MPDU들의 순서에 기초하여, 제1 테이블 M1에서 식별된 MPDU들의 길이들은 A-MPDU 내의 MPDU들의 경계들의 개개의 비트 포지션들을 PHY 계층에 암시적으로 표시한다. 추가적으로 또는 대안적으로, 일부 구현들에서, 제1 테이블 M1은 MPDU들 각각에 대해, AMPDU 내의 MPDU의 경계의 비트 포지션(예를 들어, n번째 비트)의 명시적 식별을 포함한다. 일부 구현들에서, MAC 계층은 송신(Tx) 벡터의 형태로 제1 테이블 M1을 PHY 계층에 전달할 수 있다.
[0176]
블록(1506)에서, PHY 계층의 제1 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 형상화 인코더(1056))는, 복수의 코드 블록들을 생성하는, MPDU들의 정보 비트들에 대한 제1(예를 들어, 진폭-형상화) 인코딩 동작을 수행하고, 각각의 코드 블록은 복수의 인코딩된(예를 들어, 진폭-형상화된) 비트들을 포함한다. 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 블록(1506)에서 정보 비트들의 서브세트에 대해서만 수행된다. 예를 들어, MAC 계층은 MPDU들에 대한 정보 비트들뿐만 아니라 제어 비트들 또는 시그널링 비트들을 포함하는 PSDU의 형태로 정보 블록을 PHY 계층에 전달할 수 있다. 일부 구현들에서, PHY 계층의 FEC-전 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 FEC-전 PHY 패더(1052))는 FEC-전 패딩 비트들을 PSDU에 추가할 수 있다. 이어서, FEC-전 패딩 비트들을 포함하는 PSDU는, 비트들을 제1 인코더에 의해 인코딩될 비트들(예를 들어, 진폭 비트들의 MSBS) 및 제1 인코더에 의해 인코딩되지 않을 비트들(예를 들어, 진폭 비트들, 부호 비트들, FEC-전 패딩 비트들의 LSB들)로 파싱하는 PHY 계층의 형상화-전 파서(예를 들어, 도 10b를 참조하여 설명된 형상화-전 파서(1054))에 제공될 수 있다. 일부 구현들에서, 형상화-전 파서 또는 PHY 계층의 다른 모듈은 또한, 비트들이 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 생성할 수 있다. 일부 구현들에서, 파싱되고 제1 인코딩 동작의 수행을 위한 제1 인코더에 입력될 비트들의 수 Nshaped는 위의 수식 (3)에 따라 계산될 수 있다.
[0177]
위에서 설명된 바와 같이, 제1 인코더는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 인코딩된 비트들을 생성하기 위해 입력 비트들에 리던던시를 추가할 수 있다. 제1 인코더로부터 출력된 인코딩된 비트들의 수는 위의 수식(4)에 의해 주어질 수 있다.
[0178]
또한 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작이거나 이를 포함한다. 일부 다른 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 제1 인코더는, 제1 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 스크램블링 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 수행된 특정 제1 인코딩 동작을 표시하는 시그널링 비트들을 출력할 수 있다.
[0179]
블록(1508)에서, PHY 계층(예를 들어, 형상화 인코더 또는 다른 모듈)은, MPDU들 각각에 대해, 복수의 코드 블록들 중 적어도 하나의 개개의 코드 블록(또는 개개의 코드워드)의 표시 및 MPDU의 개개의 경계가 발생하는 개개의 코드 블록 내의 비트 포지션(예를 들어, n번째 비트)의 표시를 포함하는 제1 테이블에 기초한 제2 테이블 P1을 생성한다. 예를 들어, PHY 계층은 블록(1506)에서 제1 인코딩 동작의 수행 동안 또는 그 후에 블록(1508)에서 제2 테이블 P1을 생성할 수 있다. 예를 들어, PHY 계층은 제1 테이블 M1로부터 획득된 A-MPDU의 구조에 대한 지식에 기초하여, 그리고 제1 인코더로부터 출력된 인코딩된 비트들의 수 및 로케이션들에 기초하여 제1 테이블 M1을 변환하여, 제2 표 P1을 생성할 수 있다. 더 구체적으로, PHY 계층은 제1 테이블 M1로부터 획득된 MPDU 경계들의 비트 포지션들의 지식에 기초하여, 그리고 MPDU 경계들에서의 비트들에 기초하여 인코딩된 결과적인 인코딩된(진폭-형상화된) 비트들의 비트 포지션들을 아는 것에 기초하여, 제2 테이블 P1을 생성할 수 있다.
[0180]
일부 구현들에서, 제2 테이블 P1은 MPDU들 각각에 대해, 결과적인 코드 블록들(또는 개개의 코드워드들)에서 MPDU의 길이의 식별을 (예를 들어, 인코딩된 비트들에) 포함한다. 이러한 예들에서, 제2 테이블 P1 내의 MPDU들의 순서에 기초하여, 제2 테이블 P1에서 식별된 MPDU들의 길이들은 코드 블록들 내의 MPDU들의 경계들의 개개의 비트 포지션들을 수신 디바이스에 암시적으로 표시한다. 추가적으로 또는 대안적으로, 일부 구현들에서, 제2 테이블 P1은 MPDU들 각각에 대해, 코드 블록 내의 MPDU의 경계의 비트 포지션(예를 들어, n번째 비트)의 명시적 식별을 포함한다.
[0181]
이어서, 일부 구현들에서, 각각의 코드 블록에 대한 결과적인 인코딩된 비트들은 코드 블록 내의 임의의 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 함께 PHY 계층의 제2 인코더에 전달될 수 있다. 선택적인 블록(1510)에서, 제2 인코더, 예를 들어, LDPC 인코더와 같은 시스터메틱 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 시스터메틱 인코더(1058))는 복수의 개개의 코드워드들을 생성하는, 복수의 코드 블록들에 대한 제2 인코딩 동작(예를 들어, LDPC 인코딩 동작과 같은 시스터메틱 인코딩 동작)을 수행한다. 각각의 결과적인 코드워드는 개개의 코드 블록의 개개의 복수의 인코딩된 비트들 및 개개의 코드 블록에 기초한 복수의 패리티 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 코드 블록 및 결과적인 코드워드는 또한, 예를 들어, LSB들, 부호 비트들, 시그널링 비트들 또는 형상화-전 파서에 의해 제공되는 패딩 비트들과 같은 형상화되지 않은 비트들을 포함할 수 있다.
[0182]
일부 구현들에서, 제2 인코딩 동작은 또한 제2 테이블 P1을 표현하는 시그널링 비트들에 대해 수행된다. 이러한 일부 구현들에서, 제1 LDPC 인코더는 코드 블록들에 대해 LDPC 인코딩 동작을 수행할 수 있고, 제2 LDPC 인코더는 제2 테이블 P1에 대해 상이한 LDPC 인코딩 동작을 수행할 수 있다. 예를 들어, 제2 테이블 P1에 대해 수행되는 LDPC 인코딩 동작은 제1 인코더로부터 출력된 인코딩된 비트들 및 형상화-전 파서로부터 출력된 형상화되지 않은 비트들에 대해 수행되는 LDPC 인코딩 동작에 의해 사용되는 것보다 더 낮은 코딩 레이트를 사용할 수 있다. 더 낮은 코딩 레이트의 사용은, 수신 디바이스가 제2 테이블 P1을 정확하게 디코딩할 수 있음을 보장하기 위해 송신의 견고성을 증가시킬 수 있다. 일부 다른 구현들에서, 제2 테이블 P1에 대해 제2 인코딩 동작을 수행하는 대신에, PHY 계층의 제3 인코더는 예를 들어, 더 큰 견고성을 달성하기 위한 BCC(binary convolutional coding) 방식과 같은 더 견고한 코딩 방식을 사용하는 제2 테이블 P1에 대해 상이한 인코딩 동작을 수행할 수 있다.
[0183]
일부 구현들에서, PHY 계층의 FEC-후 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 FEC-후 PHY 패더(1060))는 패킷 확장 요건들을 충족시키기 위해 FEC-후 패딩 비트들을 코드워드들에 추가할 수 있다. 일부 구현들에서, 선택적인 블록(1512)에서, PHY 계층은, 패리티 비트들 및 인코딩된(진폭-형상화된) 비트들을 포함하는 코드워드들의 비트들 뿐만 아니라 임의의 형상화되지 않은 비트들을 복수의 심볼들로 배열한다. 위에서 설명된 바와 같이, 각각의 심볼은 심볼에 배열된 개개의 인코딩된 비트들에 적어도 부분적으로 기초한 진폭을 가지며, 블록(1506)에서 수행되는 제1 인코딩 동작은 심볼들의 진폭들이 불균일한 분포를 갖도록 인코딩된 비트들을 생성할 수 있다. 예를 들어, 인코딩된 비트들, LSB들, 부호 비트들, 임의의 시그널링 비트들, 및 FEC-후 패딩 비트들은 블록(1512)에서 비트들을 심볼들을 정렬하는 정렬 모듈(예를 들어, 도 7b를 참조하여 설명된 정렬 모듈(724) 및 도 6의 프로세스(600)의 블록(606))에 제공될 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 블록(1512)에서 비트들을 심볼들로 정렬하면서 공간 스트림 파싱 및 대역폭 세그먼트 파싱을 수행한다.
[0184]
블록(1514)에서, PHY 계층은 예를 들어 변조된 심볼들의 형태로, 제2 테이블 P1의 표시 및 심볼들을 포함하는 무선 패킷을 적어도 하나의 수신 디바이스에 송신한다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 도 7b를 참조하여 설명된 변조기(732)의 양상들을 구현할 수 있다. 예를 들어, 동일한 코딩 레이트를 갖는 동일한 LDPC 인코딩 동작이 제2 테이블 P1 및 코드 블록들에 대해 수행되는 일부 구현들에서, 변조기는 수신 디바이스가 제2 테이블 P1을 정확하게 디코딩할 수 있음을 보장하기 위해 페이로드 부분의 다른 심볼들에 대해 사용되는 것보다 더 낮은, 더 견고한 변조 방식(예를 들어, MCS 0)으로 인코딩된 제2 테이블 P1을 변조할 수 있다.
[0185]
PHY 계층은 패킷 내의 임의의 적절한 로케이션, 예를 들어, PSDU 페이로드의 시작 부분, PSDU 페이로드의 끝 부분, 또는 PHY 프리앰블의 신호 필드에 인코딩된 제2 테이블 P1을 포함할 수 있다. 예를 들어, PHY 계층은 인코딩된 제2 테이블 P1을 EHT-SIG-A 필드 또는 다른 EHT 시그널링 필드에 포함할 수 있다. 일부 구현들에서, PHY 계층은, 성공적인 디코딩을 보장하도록 테이블 P1의 통신을 더 견고하게 만들기 위해 인코딩된 제2 테이블 P1의 다수의 인스턴스들을 송신할 수 있다. 예를 들어, PHY 계층은 인코딩된 제2 테이블 P1을 시간에서(예를 들어, 인코딩된 제2 테이블 P1은 확장 모드에서 EHT-SIG-A의 4개의 심볼들 중 2개의 심볼들과 같은 상이한 심볼들에서 반복될 수 있음) 또는 주파수에서(예를 들어, 인코딩된 제2 테이블 P1은 상이한 그룹들의 서브캐리어들 상에서 반복될 수 있음) 반복할 수 있다.
[0186]
도 16은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스(1600)를 예시하는 흐름도를 도시한다. 프로세스(1600)의 동작들은 본원에 설명된 바와 같이 수신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1600)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1600)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1600)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0187]
블록(1602)에서, 무선 디바이스의 PHY 계층은, 복수의 심볼들 및 심볼들과 연관된 제1 테이블 P2의 표시를 포함하는 무선 패킷을 수신한다. 예를 들어, PHY 계층은 도 15를 참조하여 설명된 프로세스(1500)의 블록(1514)에서 송신 디바이스에 의해 송신된 무선 패킷을 수신할 수 있다. 이러한 예들에서, 제1 테이블 P2는 도 15의 프로세스(1500)를 참조하여 설명된 제2 테이블 P1의 수신된 버전일 수 있다. 위에서 설명된 바와 같이, 수신된 심볼들 각각은 개개의 심볼의 진폭을 적어도 부분적으로 표시하는 인코딩된(예를 들어, 진폭-형상화된) 비트들의 세트를 포함하거나 표시할 수 있다. 또한, 위에서 설명된 바와 같이, 수신된 심볼들의 진폭들은 불균일한 분포, 예를 들어, 개개의 진폭들과 연관된 확률들이 일반적으로 감소하는 진폭에 따라 증가하는 분포, 이를 테면 가우시안 분포를 가질 수 있다.
[0188]
일부 구현들에서, 블록(1602)에서 패킷을 수신하기 위해, PHY 계층의 복조기는 커플링된 안테나들 및 수신 체인들로부터 패킷을 수신하고, 검출된 진폭들 및 위상들에 기초하여 무선 채널의 서브캐리어들을 복조하여, 예를 들어, 심볼들의 진폭들 및 위상들을 표시하는 복소수 표현들의 형태인 복조된 심볼들을 생성한다. 예를 들어, 복조기는 도 9a를 참조하여 설명된 복조기(904)의 양상들을 구현할 수 있다. 이어서, 일부 구현들에서, 콘스텔레이션 리버스-맵퍼는 변조 콘스텔레이션의 개개의 포인트들로부터의 복소수 표현들을 리버스 맵핑하여, 블록(1602)에서 복조된 심볼들을 획득할 수 있다. 예를 들어, 콘스텔레이션 리버스-맵퍼들은 도 9a를 참조하여 설명된 콘스텔레이션 리버스-맵퍼(908)의 양상들을 구현할 수 있다.
[0189]
블록(1604)에서, PHY 계층은 수신된 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하고, 각각의 코드워드는 개개의 코드워드(및 시스터메틱 디코딩 구현들에서는, 복수의 패리티 비트들)와 연관된 심볼들에 대한 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 코드워드는 인코딩되지 않은(예를 들어, 형상화되지 않은) 비트들, 예를 들어 LSB들, 부호 비트들, 시그널링 비트들, 및 FEC-후 패딩 비트들을 더 포함할 수 있다. 이러한 일부 구현들에서, 재정렬 모듈(예를 들어, 도 9a를 참조하여 설명된 재정렬 모듈(912) 및 도 6의 프로세스(600)의 블록(804))은 블록(1604)에서 비트들을 코드워드들로 재정렬한다. 위에서 설명된 바와 같이, 일부 구현들에서, 재정렬 모듈은 블록(1604)에서 비트들을 코드워드들로 재정렬하면서 공간 스트림 디파싱 및 대역폭 세그먼트 디파싱을 수행한다. 이어서, 일부 구현들에서, PHY 계층의 FEC-후 패딩 제거 모듈은, 코드워드들이 디코딩되기 전에 코드워드들로부터 FEC-후 패딩 비트들을 제거할 수 있다.
[0190]
블록(1606)에서, PHY 계층의 제1 디코더(예를 들어, 도 9b를 참조하여 설명된 시스터메틱 디코더(916))는 복수의 개개의 디코딩된 코드 블록들을 생성하는, 복수의 코드워드들에 대한 제1 디코딩 동작(예를 들어, LDPC 디코딩 동작과 같은 시스터메틱 디코딩 동작)을 수행한다. 각각의 디코딩된 코드 블록은 개개의 코드워드 내의 개개의 인코딩된 비트들(및 개개의 패리티 비트들)에 기초하여 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된(진폭-형상화된) 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 디코딩된 코드 블록은 또한 예를 들어 LSB들, 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 같은 형상화되지 않은 비트들을 포함할 수 있다. 일부 구현들에서, 제1 디코딩 동작 또는 제3 디코딩 동작(예를 들어, 상이한 LDPC 디코딩 동작 또는 BCC 디코딩 동작)은 또한, 제1 테이블 P2를 획득하기 위해 제1 테이블 P2를 표현하는 비트들에 대해 수행된다.
[0191]
위에서 설명된 바와 같이, 제1 테이블 P2는 패킷 내의 임의의 적절한 로케이션, 예를 들어, PSDU 페이로드의 시작 부분, PSDU 페이로드의 끝 부분, 또는 PHY 프리앰블의 신호 필드에 포함될 수 있다. 예를 들어, PHY 계층은 인코딩된 제2 테이블 P2를 EHT-SIG-A 필드 또는 다른 EHT 시그널링 필드에 포함할 수 있다. 일부 구현들에서, 제1 테이블 P2는, 수신된 심볼들과 연관된 복수의 MPDU들 각각에 대해, 복수의 코드 블록들의 개개의 코드 블록(또는 개개의 코드워드)의 표시(예를 들어, 인덱스), 및 MPDU의 경계가 발생하는 개개의 코드 블록 내의 비트 포지션을 포함한다. 예를 들어, 제1 테이블 P2는 MPDU들 각각에 대해, 코드 블록들(또는 개개의 코드워드들)에서 MPDU의 길이의 식별을 (예를 들어, 인코딩된 비트들에) 포함할 수 있다. 이러한 예들에서, 제1 테이블 P2 내의 MPDU들의 순서에 기초하여, 제1 테이블 P2에서 식별된 MPDU들의 길이들은 코드 블록들 내의 MPDU들의 경계들의 개개의 비트 포지션들을 암시적으로 표시한다. 추가적으로 또는 대안적으로, 일부 구현들에서, 제1 테이블 P2는 MPDU들 각각에 대해, 코드 블록 내의 MPDU의 경계의 비트 포지션(예를 들어, n번째 비트)의 명시적 식별을 포함한다.
[0192]
블록(1608)에서, PHY 계층의 제2 디코더는 복수의 개개의 정보 블록들을 생성하는, 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작(예를 들어, 진폭 형상화 해제 동작)을 수행하고, 각각의 정보 블록은 개개의 디코딩된 코드 블록 내의 개개의 복수의 제1 디코딩된 비트들에 기초하여 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된(예를 들어, 형상화 해제된) 비트들을 포함한다. 예를 들어, 제2 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 제2 디코더는 제2 디코딩된 비트들을 생성하기 위해 제1 디코딩된 비트들로부터 리던던시를 제거할 수 있다. 또한 위에서 설명된 바와 같이, 일부 구현들에서, 제2 디코딩 동작은, 도 8을 참조하여 설명된 프로세스(800)의 블록(808)을 참조하여 설명된 것과 같은 산술 디코딩 동작 또는 프리픽스 디코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 제2 디코더는, 예를 들어, 무선 패킷의 프리앰블의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달될 수 있는 진폭들의 불균일한 분포를 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 송신 디바이스에 의해 수행된 제1 인코딩 동작을 표시하는 시그널링 비트들을 수신할 수 있다. 예를 들어, 시그널링 비트들은 제1 인코딩 동작에 사용되는 스크램블링 시퀀스 또는 스크램블링 동작을 포함하여 제2 디코딩 동작을 정확하게 구성하기 위해 제2 디코더에 의해 사용하기 위한 인코딩 또는 디코딩 파라미터들을 표시할 수 있다.
[0193]
블록(1610)에서, PHY 계층은, MPDU들을 표현하고 디코딩된 코드 블록들로부터의 제2 디코딩된 비트들을 포함하는 물리 계층 데이터 유닛, 일부 구현들에서는 임의의 LSB들, 부호 비트들(제어 비트들 또는 MAC 시그널링 비트들을 포함할 수 있음), 패딩 비트들 또는 다른 형상되지 않은 비트들을 생성한다. 예를 들어, PHY 계층은 제2 디코딩된 비트들 및 임의의 디코딩된 형상화되지 않은 비트들을 포함하는 디코딩된 PSDU의 형태로 물리 계층 데이터 유닛을 생성할 수 있다. 일부 구현들에서, 블록(1610)에서 물리 계층 데이터 유닛을 생성하기 위해, MAC 계층의 형상화 해제-후 디파서는 비트들의 단일 스트림을 생성하기 위해 제2 디코딩된 비트들, LSB들, 부호 비트들 및 패딩 비트들을 디파싱할 수 있다. 예를 들어, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다. 또한 위에서 설명된 바와 같이, 형상화 해제-후 디파서는, 예를 들어, 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달되었을 수 있는 정보 블록 내의 비트들이 송신 디바이스에 의해 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 수신할 수 있다. PHY 계층의 FEC-전 패딩 제거 모듈은 디파싱된 비트들로부터 FEC-전 패딩 비트들을 제거할 수 있다.
[0194]
블록(1612)에서, PHY 계층(예를 들어, 제2 디코더 또는 다른 모듈)은, MPDU들 각각에 대해, MAC 계층에 제공될 PSDU 내의 MPDU의 경계의 비트 포지션의 표시를 포함하는 제2 테이블 M2를 생성한다. PHY 계층은 블록(1608)에서 제2 디코딩 동작의 수행 동안 또는 그 후에 블록(1612)에서 제2 테이블 M2를 생성할 수 있다. 일부 구현들에서, 제2 테이블 M2는 MPDU들 각각에 대해, MPDU의 길이의 식별을 (예를 들어, 바이트 단위로) 포함한다. 이러한 예들에서, 제2 테이블 M2 내의 MPDU들의 순서에 기초하여, 제2 테이블 M2에서 식별된 MPDU들의 길이들은 MPDU들의 경계들의 개개의 비트 포지션들을 MAC 계층에 암시적으로 표시한다. 추가적으로 또는 대안적으로, 일부 구현들에서, 제2 테이블 M2는 MPDU들 각각에 대해, 내의 MPDU의 경계의 비트 포지션(예를 들어, n번째 비트)의 명시적 식별을 포함한다.
[0195]
PHY 계층은 제1 테이블 P2로부터 획득된 MPDU들의 경계들에 대한 지식에 기초하여, 그리고 제2 디코더로부터 출력된 제2 디코딩된(형상화 해제된) 비트들의 수 및 로케이션들에 기초하여 제1 테이블 P2를 변환하여, 제2 표 M2를 생성할 수 있다. 더 구체적으로, PHY 계층은 제1 테이블 P2로부터 획득된 코드워드들의 MPDU 경계들의 비트 포지션들의 지식에 기초하여, 그리고 MPDU 경계들에서의 비트들에 기초하여 디코딩된 결과적인 제2 디코딩된 비트들의 비트 포지션들을 아는 것에 기초하여, 제2 테이블 M2를 생성할 수 있다. 일부 경우들에서, 수신 디바이스에 의해 생성된 제2 테이블 M2는, 예를 들어, MPDU들 중 하나 이상에 대한 코드워드들의 디코딩에서의 에러들의 결과로서, 송신 디바이스에 의해 생성된 제1 테이블 M1과 정확히 동일하지 않을 수 있다. 예를 들어, 제2 디코더로부터 출력된 제2 디코딩된 비트들은 제1 디코더에 의해 디코딩된 제1 디코딩된 비트들에 의존하기 때문에, MPDU에 대한 제1 디코딩 동작에서 에러가 존재하면, 코드 블록에서 MPDU의 경계의 로케이션은 손실될 수 있고, PHY 계층은 제1 테이블 P2로부터 제2 테이블 M2로 경계의 로케이션을 변환하지 못할 수 있다. 그러나, 경계의 손실은 나머지 MPDU들에 대해 제1 디코딩된 비트들을 성공적으로 디코딩하고 MPDU 경계들을 추적하는 능력에 영향을 미치지 않을 것이다.
[0196]
일부 구현들에서, PHY 계층은 수신(Rx) 벡터의 형태로 제2 테이블 M2를 MAC 계층에 전달할 수 있다. 이어서, 블록(1614)에서, MAC 계층은 제2 테이블 M2에 기초하여, 그리고 구체적으로는 MPDU들 사이의 경계들의 지식에 기초하여 MPDU들에 대해 제3 MAC-레벨 디코딩 동작을 수행할 수 있다.
[0197]
도 17은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스(1700)를 예시하는 흐름도를 도시한다. 프로세스(1700)의 동작들은 본원에 설명된 바와 같이 송신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1700)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1700)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1700)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0198]
프로세스(1700)에서, 송신 디바이스의 MAC 계층은 수신 디바이스 비트들이 수신된 MPDU들 사이의 경계들을 식별 및 추적할 수 있게 하기 위해 디지털 경계 서명들을 추가한다. 일부 구현들에서, 프로세스(1700)는 블록(1702)에서 시작되며, 송신 디바이스의 MAC 계층은 복수의 MPDU들을 생성하고, 각각의 MPDU는 개개의 복수의 정보 비트들을 포함한다. MAC 계층은 MPDU들을 A-MPDU로 어그리게이트할 수 있다. 블록(1702)에서 MPDU들의 생성 또는 어그리게이션 동안 또는 그 후에, MAC 계층은 블록(1704)에서, 예를 들어 미리 결정된 비트 시퀀스(비트 값들의 고정된 패턴)의 형태로, MPDU들 중 인접한 것들 사이의 경계들 각각에 디지털 경계 서명을 삽입한다.
[0199]
블록(1706)에서, PHY 계층의 제1 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 형상화 인코더(1056))는, 복수의 코드 블록들을 생성하는, MPDU들의 정보 비트들에 대한 제1 인코딩(예를 들어, 진폭-형상화) 동작을 수행하고, 각각의 코드 블록은 복수의 인코딩된(예를 들어, 진폭-형상화된) 비트들을 포함한다. 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 블록(1708)에서 정보 비트들의 서브세트에 대해서만 수행된다. 예를 들어, MAC 계층은 MPDU들에 대한 정보 비트들 및 경계들에 삽입된 디지털 서명들(비트 시퀀스들)뿐만 아니라 제어 비트들 또는 시그널링 비트들을 포함하는 PSDU의 형태로 PHY 계층에 정보 블록을 전달할 수 있다. 이어서, 일부 구현들에서, PHY 계층의 FEC-전 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 FEC-전 PHY 패더(1052))는 FEC-전 패딩 비트들을 PSDU에 추가할 수 있다. 이어서, FEC-전 패딩 비트들을 포함하는 PSDU는, 비트들을 제1 인코더에 의해 인코딩될 비트들(예를 들어, 진폭 비트들의 MSBS) 및 제1 인코더에 의해 인코딩되지 않을 비트들(예를 들어, 진폭 비트들, 부호 비트들, FEC-전 패딩 비트들 및 MPDU 경계들을 표시하는 비트 시퀀스들의 LSB들)로 파싱하는 PHY 계층의 형상화-전 파서(예를 들어, 도 10b를 참조하여 설명된 형상화-전 파서(1054))에 제공될 수 있다. 일부 구현들에서, 형상화-전 파서 또는 PHY 계층의 다른 모듈은 또한, 비트들이 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 생성할 수 있다. 일부 구현들에서, 파싱되고 제1 인코딩 동작의 수행을 위한 제1 인코더에 입력될 비트들의 수 Nshaped는 위의 수식 (3)에 따라 계산될 수 있다.
[0200]
위에서 설명된 바와 같이, 제1 인코더는, 연관된 심볼들의 진폭들이 불균일한 분포, 그리고 구체적으로는 개개의 진폭들과 연관된 확률들이 일반적으로 가우시안 분포와 같이 진폭이 감소함에 따라 증가하는 분포를 갖도록, 인코딩된(진폭 형상화된) 비트들을 생성하기 위해 입력 비트들에 리던던시를 추가할 수 있다. 제1 인코더로부터 출력된 인코딩된 비트들의 수는 위의 수식(4)에 의해 주어질 수 있다.
[0201]
또한 위에서 설명된 바와 같이, 일부 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 산술 인코딩 동작과 같은 산술 인코딩 동작이거나 이를 포함한다. 일부 다른 구현들에서, 제1 인코딩 동작은 도 6의 프로세스(600)의 블록(602) 및 도 7a의 흐름(700)을 참조하여 설명된 프리픽스 인코딩 동작과 같은 프리픽스 인코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 제1 인코더는, 제1 인코딩 동작에 사용된 진폭들의 불균일한 분포 또는 스크램블링 시퀀스 또는 동작을 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 수행된 특정 제1 인코딩 동작을 표시하는 시그널링 비트들을 출력할 수 있다. 파라미터들을 표시하는 시그널링 비트들은 궁극적으로, 예를 들어, 심볼들을 포함할 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 인코딩되고 수신 디바이스에 송신될 수 있다.
[0202]
선택적인 블록(1708)에서, PHY 계층의 제2 인코더, 예를 들어, LDPC 인코더와 같은 시스터메틱 인코더(예를 들어, 도 10b를 참조하여 설명된 바와 같은 시스터메틱 인코더(1058))는 복수의 개개의 코드워드들을 생성하는, 복수의 코드 블록들 및 디지털 경계 서명들에 대한 제2 인코딩 동작(예를 들어, LDPC 인코딩 동작과 같은 시스터메틱 인코딩 동작)을 수행한다. 각각의 결과적인 코드워드는 개개의 코드 블록에 기초하여 개개의 코드 블록의 개개의 복수의 인코딩된 비트들(및 시스터메틱 인코딩 구현들에서는, 복수의 패리티 비트들)을 포함한다. 위에서 설명된 바와 같이, 각각의 코드 블록 및 결과적인 코드워드는 또한, 예를 들어, 디지털 경계 서명들, MPDU 경계들을 표시하는 비트 시퀀스들 뿐만 아니라 LSB들, 부호 비트들, 시그널링 비트들 및 형상화-전 파서에 의해 제공되는 패딩 비트들과 같은 형상화되지 않은 비트들을 포함할 수 있다. 일부 구현들에서, PHY 계층의 FEC-후 PHY 패더(예를 들어, 도 10b를 참조하여 설명된 FEC-후 PHY 패더(1060))는 패킷 확장 요건들을 충족시키기 위해 FEC-후 패딩 비트들을 코드워드들에 추가할 수 있다.
[0203]
일부 구현들에서, 선택적인 블록(1710)에서, PHY 계층은 인코딩된(진폭-형상화된) 비트들을 포함하는 코드워드들의 비트들, 디지털 경계 서명들을 포함하는 임의의 형상화되지 않은 비트들뿐만 아니라 패리티 비트들을 복수의 심볼들로 배열한다. 위에서 설명된 바와 같이, 각각의 심볼은 심볼에 배열된 개개의 인코딩된 비트들에 적어도 부분적으로 기초한 진폭을 가지며, 블록(1706)에서 수행되는 제1 인코딩 동작은 심볼들의 진폭들이 불균일한 분포를 갖도록 인코딩된 비트들을 생성할 수 있다. 예를 들어, 진폭-형상화된 비트들, LSB들, 부호 비트들, 임의의 시그널링 비트들, 및 FEC-후 패딩 비트들은 블록(1710)에서 비트들을 심볼들을 정렬하는 정렬 모듈(예를 들어, 도 7b를 참조하여 설명된 정렬 모듈(724) 및 도 6의 프로세스(600)의 블록(606))에 제공될 수 있다. 위에서 설명된 바와 같이, 일부 구현들에서, 정렬 모듈은 블록(1710)에서 비트들을 심볼들로 정렬하면서 공간 스트림 파싱 및 대역폭 세그먼트 파싱을 수행한다.
[0204]
블록(1712)에서, PHY 계층은 예를 들어 변조된 심볼들의 형태로, 디지털 경계 서명들 및 복수의 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신한다. 예를 들어, 공간 스트림 파싱 및 대역폭 세그먼트 파싱(수행되는 경우) 후에, 심볼들의 상이한 스트림들 각각은, 복소수 표현들의 개개의 스트림을 획득하기 위해 변조 콘스텔레이션의 포인트들에 심볼들을 맵핑하는 개개의 콘스텔레이션 맵퍼에 제공될 수 있다. 예를 들어, 콘스텔레이션 맵퍼들은 도 7b를 참조하여 설명된 콘스텔레이션 맵퍼(728)의 양상들을 구현할 수 있다. 이어서, 변조기는 복소수 표현들에 의해 표시된 진폭들 및 위상들에 기초하여 무선 채널의 대역폭 세그먼트들의 서브캐리어들을 변조하여 변조된 심볼들을 생성할 수 있으며, 이어서, 이들은 커플링된 송신 체인들 및 안테나들을 통해 수신 디바이스에 송신된다. 예를 들어, 변조기는 도 7b를 참조하여 설명된 변조기(732)의 양상들을 구현할 수 있다.
[0205]
도 18은 일부 구현들에 따른 경계 식별을 지원하는 무선 통신을 위한 예시적인 프로세스(1800)를 예시하는 흐름도를 도시한다. 프로세스(1800)의 동작들은 본원에 설명된 바와 같이 수신 디바이스 또는 이의 컴포넌트들에 의해 구현될 수 있다. 예를 들어, 프로세스(1800)는 적어도 부분적으로, 도 10b를 참조하여 설명된 무선 통신 디바이스(1050)와 같은 무선 통신 디바이스에 의해 수행될 수 있다. 일부 구현들에서, 프로세스(1800)는 AP로서 또는 AP 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5a를 각각 참조하여 설명된 AP들(102 및 502) 중 하나에 의해 수행될 수 있다. 일부 다른 구현들에서, 프로세스(1800)는 STA로서 또는 STA 내에서 동작하는 무선 통신 디바이스, 이를 테면, 도 1 및 도 5b를 각각 참조하여 설명된 STA들(104 및 504) 중 하나에 의해 수행될 수 있다.
[0206]
블록(1802)에서, 수신 디바이스의 PHY 계층은 복수의 심볼들을 포함하는 무선 패킷을 수신한다. 예를 들어, 무선 통신 디바이스는 도 17을 참조하여 설명된 프로세스(1700)의 블록(1712)에서 송신 디바이스에 의해 송신된 무선 패킷을 수신할 수 있다. 위에서 설명된 바와 같이, 수신된 심볼들 각각은 심볼의 진폭을 적어도 부분적으로 표시하는 인코딩된 비트들의 세트를 포함하거나 표시할 수 있다. 또한, 위에서 설명된 바와 같이, 수신된 심볼들의 진폭들은 불균일한 분포, 예를 들어, 개개의 진폭들과 연관된 확률들이 일반적으로 감소하는 진폭에 따라 증가하는 분포, 이를 테면 가우시안 분포를 가질 수 있다. 복수의 심볼들은 MPDU들 사이의 경계들을 표시하는 복수의 디지털 경계 서명들을 더 포함한다.
[0207]
일부 구현들에서, 블록(1802)에서 패킷을 수신하기 위해, PHY 계층의 복조기는 커플링된 안테나들 및 수신 체인들로부터 패킷을 수신하고, 검출된 진폭들 및 위상들에 기초하여 무선 채널의 서브캐리어들을 복조하여, 예를 들어, 심볼들의 진폭들 및 위상들을 표시하는 복소수 표현들의 형태인 복조된 심볼들을 생성한다. 예를 들어, 복조기는 도 9a를 참조하여 설명된 복조기(904)의 양상들을 구현할 수 있다. 이어서, 일부 구현들에서, 콘스텔레이션 리버스-맵퍼는 변조 콘스텔레이션의 개개의 포인트들로부터의 복소수 표현들을 리버스 맵핑하여, 블록(1802)에서 복조된 심볼들을 획득할 수 있다. 예를 들어, 콘스텔레이션 리버스-맵퍼들은 도 9a를 참조하여 설명된 콘스텔레이션 리버스-맵퍼(908)의 양상들을 구현할 수 있다.
[0208]
블록(1804)에서, PHY 계층은 수신된 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하고, 각각의 코드워드는 개개의 코드워드(및 시스터메틱 디코딩 동작들에서는, 복수의 패리티 비트들)와 연관된 심볼들에 대한 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함한다. 위에서 설명된 바와 같이, 각각의 코드워드는 개개의 코드워드 내의 MPDU 경계에 삽입된 비트 시퀀스의 형태의 디지털 경계 서명을 더 포함할 수 있다. 각각의 코드워드는 또한 다른 형상화되지 않은 비트들, 예를 들어 LSB들, 부호 비트들, 시그널링 비트들, 및 FEC-후 패딩 비트들을 포함할 수 있다. 이러한 일부 구현들에서, 재정렬 모듈(예를 들어, 도 9a를 참조하여 설명된 재정렬 모듈(912) 및 도 6의 프로세스(600)의 블록(804))은 블록(1804)에서 비트들을 코드워드들로 재정렬한다. 위에서 설명된 바와 같이, 일부 구현들에서, 재정렬 모듈은 블록(1804)에서 비트들을 코드워드들로 재정렬하면서 공간 스트림 디파싱 및 대역폭 세그먼트 디파싱을 수행한다. 이어서, 일부 구현들에서, PHY 계층의 FEC-후 패딩 제거 모듈은, 코드워드들이 디코딩되기 전에 코드워드들로부터 FEC-후 패딩 비트들을 제거할 수 있다.
[0209]
블록(1806)에서, 제1 디코더, 예를 들어, LDPC 디코더와 같은 시스터메틱 디코더(예를 들어, 도 9b를 참조하여 설명된 바와 같은 시스터메틱 디코더(916))는 복수의 개개의 디코딩된 코드 블록들을 생성하는, 복수의 코드워드들에 대한 제1 디코딩 동작(예를 들어, LDPC 디코딩 동작과 같은 시스터메틱 디코딩 동작)을 수행한다. 각각의 디코딩된 코드 블록은 개개의 코드워드와 연관된 개개의 인코딩된(진폭 형상화된) 비트들(및 시스터메틱 디코딩 동작들에서는, 개개의 패리티 비트들)에 기초하여 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된(진폭-형상화된) 비트들을 포함한다. 디코딩된 코드 블록들 각각은 디지털 경계 서명을 표현하는 적어도 하나의 디코딩된 비트 시퀀스를 포함할 수 있다. 위에서 설명된 바와 같이, 각각의 디코딩된 코드 블록은 또한 예를 들어 LSB들, 부호 비트들, 시그널링 비트들 또는 패딩 비트들과 같은 다른 형상화되지 않은 비트들을 포함할 수 있다.
[0210]
블록(1808)에서, 제2 디코더는 디코딩된 코드 블록과 연관된 개개의 복수의 제1 디코딩된 비트들에 기초하여 디코딩된 코드 블록들 각각에 대한 복수의 제2(형상화 해제된) 비트들을 생성하는, 디코딩된 코드 블록들에 대한 제2 디코딩 동작(예를 들어, 진폭 형상화 해제된 디코딩 동작)을 수행한다. 예를 들어, 제2 디코더는 도 9b를 참조하여 설명된 형상화 디코더(926)의 양상들을 구현할 수 있다. 위에서 설명된 바와 같이, 제2 디코더는 제2 디코딩된(형상화 해제된) 비트들을 생성하기 위해 제1 디코딩된(진폭-형상화된) 비트들로부터 리던던시를 제거한다. 또한 위에서 설명된 바와 같이, 일부 구현들에서, 제2 디코딩 동작은, 도 8을 참조하여 설명된 프로세스(800)의 블록(808)을 참조하여 설명된 것과 같은 산술 디코딩 동작 또는 프리픽스 디코딩 동작이거나 이를 포함한다. 또한 위에서 설명된 바와 같이, 제2 디코더는, 예를 들어, 무선 패킷의 프리앰블의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달될 수 있는 진폭들의 불균일한 분포를 정의하는 진폭-형상화 인코딩 파라미터들을 표시하는 시그널링 비트들을 포함하여, 송신 디바이스에 의해 수행된 제1 인코딩 동작을 표시하는 시그널링 비트들을 수신할 수 있다. 예를 들어, 시그널링 비트들은 제1 인코딩 동작에 사용되는 스크램블링 시퀀스 또는 동작을 포함하여 제2 디코딩 동작을 정확하게 구성하기 위해 제2 디코더에 의해 사용하기 위한 인코딩 또는 디코딩 파라미터들을 표시할 수 있다.
[0211]
블록(1810)에서, PHY 계층은, 디코딩된 코드 블록들로부터의 제2 디코딩된 비트들 및 MPDU 경계들의 비트 시퀀스들을 포함하는 MPDU들을 표현하는 물리 계층 데이터 유닛 뿐만 아니라 임의의 LSB들, 부호 비트들(제어 비트들 또는 MAC 시그널링 비트들을 포함할 수 있음), 패딩 비트들 또는 다른 형상되지 않은 비트들을 생성한다. 예를 들어, PHY 계층은 제2 디코딩된 비트들 및 임의의 디코딩된 형상화되지 않은 비트들을 포함하는 디코딩된 PSDU의 형태로 물리 계층 데이터 유닛을 생성할 수 있다. 일부 구현들에서, 블록(1810)에서 물리 계층 데이터 유닛을 생성하기 위해, MAC 계층의 형상화 해제-후 디파서는 비트들의 단일 스트림을 생성하기 위해 제2 디코딩된 비트들, MPDU 경계들을 표시하는 비트 시퀀스들, LSB들, 부호 비트들 및 패딩 비트들을 디파싱할 수 있다. 예를 들어, 형상화 해제-후 디파서는 도 9b를 참조하여 설명된 형상화 해제-후 디파서(930)의 양상들을 구현할 수 있다. 또한 위에서 설명된 바와 같이, 형상화 해제-후 디파서는, 예를 들어, 무선 패킷의 프리앰블 내의 MCS 필드 또는 다른 필드(이를 테면, EHT-SIG)에서 수신 디바이스에 전달되었을 수 있는 정보 블록 내의 비트들이 송신 디바이스에 의해 어떻게 파싱되었는지를 표시하는 시그널링 비트들을 수신할 수 있다.
[0212]
PHY 계층의 FEC-전 패딩 제거 모듈은 PSDU들로부터 FEC-전 패딩 비트들을 제거할 수 있다. 이어서, PHY 경계는 PSDU를 MAC 계층에 전달할 수 있다. 이어서, 블록(1812)에서, MAC 계층은 MPDU들 사이의 경계들의 지식에 기초하여, 그리고 구체적으로는 PSDU 내의 미리 결정된 비트 시퀀스들에 기초하여 MPDU들에 대한 제3 MAC-레벨 디코딩 동작을 수행할 수 있다.
[0213]
일부 구현들에서, 패킷 길이들 및 MPDU 경계들을 결정하기 위해 본원에 설명된 기술들은 조합될 수 있다. 예를 들어, 송신 디바이스는 프로세스(1300)의 블록들을 도 13 및 도 15를 각각 참조하여 설명된 프로세스(1500)의 블록들과 조합할 수 있다. 예를 들어, 프로세스(1500)를 프로세스(1300)와 조합함으로써, 코딩 레이트 조정은 예를 들어, 코드 블록 또는 코드워드 기반 대신에 MPDU 또는 PPDU 기반으로 수행될 수 있다.
[0214]
본원에서 사용되는 바와 같이, "또는"은 달리 명시적으로 표시되지 않는 한 포괄적인 의미로 해석되도록 의도된다. 예를 들어, "a 또는 b"는 오직 a, 오직 b, 또는 a와 b의 조합을 포함할 수 있다. 본 명세서에서 사용되는 바와 같이, 아이템들의 리스트 "중 적어도 하나" 또는 "하나 이상"으로 지칭되는 구문은 단일 멤버들을 포함하여 그 아이템들의 임의의 조합을 지칭한다. 예를 들어, "a, b, 또는 c 중 적어도 하나"는 오직 a, 오직 b, 오직 c, a와 b의 조합, a와 c의 조합, b와 c의 조합, 및 a와 b와 c의 조합의 예들을 커버하도록 의도된다.
[0215]
본원에 개시된 구현들과 관련하여 설명된 다양한 예시적인 컴포넌트들, 로직, 로직 블록들, 모듈들, 회로들, 동작들 및 알고리즘 프로세스들은 본 명세서에 개시된 구조들을 포함하는 전자 하드웨어, 펌웨어, 소프트웨어, 또는 하드웨어, 펌웨어 또는 소프트웨어의 조합들 및 이들의 구조적 등가물들로서 구현될 수 있다. 하드웨어, 펌웨어 및 소프트웨어의 상호교환가능성은 기능의 관점들에서 일반적으로 설명되었으며, 위에서 설명된 다양한 예시적인 컴포넌트들, 블록들, 모듈들, 회로들 및 프로세스들에서 예시된다. 이러한 기능이 하드웨어로 구현되는지, 펌웨어로 구현되는지 또는 소프트웨어로 구현되는지 여부는 특정 애플리케이션 및 전체 시스템에 대해 부과된 설계 제한들에 의존한다.
[0216]
본 개시에서 설명된 구현들에 대한 다양한 변형들은 당업자들에게 용이하게 명백할 수 있으며, 본 명세서에서 정의된 일반적인 원리들은 본 개시의 사상 또는 범위를 벗어나지 않으면서 다른 구현들에 적용될 수 있다. 따라서, 청구항들은 본 명세서에 설명된 구현들로 제한되도록 의도되는 것이 아니라, 본 개시, 본 명세서에 개시된 원리들 및 신규 특징들과 일치하는 가장 넓은 범위에 부합할 것이다.
[0217]
추가적으로, 별개의 구현들의 상황에서 본 명세서에 설명되는 다양한 특징들은 또한 단일 구현으로 결합되어 구현될 수 있다. 반대로, 단일 구현의 상황에서 설명되는 다양한 특징들은 또한 다수의 구현들에서 별개로 또는 임의의 적절한 하위 결합으로 구현될 수 있다. 따라서, 특징들은 특정 조합들로 작용하는 것으로 앞서 설명되고 심지어 초기에 이와 같이 청구될 수 있지만, 청구된 조합으로부터의 하나 이상의 특징들은 일부 경우들에서 조합으로부터 제거될 수 있고, 청구된 조합은 하위 조합 또는 하위 조합의 변형으로 유도될 수 있다.
[0218]
유사하게, 동작들이 특정한 순서로 도면들에 도시되지만, 이것은, 바람직한 결과들을 달성하기 위해, 그러한 동작들이 도시된 특정한 순서 또는 순차적인 순서로 수행되거나, 모든 도시된 동작들이 수행된다는 것을 요구하는 것으로서 이해되지는 않아야 한다. 추가로, 도면들은 하나 이상의 예시적인 프로세스들을 플로우차트 또는 흐름도의 형태로 개략적으로 도시할 수 있다. 그러나, 도시되지 않은 다른 동작들이 개략적으로 예시된 예시적인 프로세스들에서 통합될 수 있다. 예를 들어, 하나 이상의 추가적인 동작들은 예시된 동작들 중 임의의 것 전에, 후에, 동시에, 또는 그 사이에서 수행될 수 있다. 일부 환경들에서, 멀티태스킹 및 병렬 프로세싱이 유리할 수 있다. 또한, 위에서 설명된 구현들에서의 다양한 시스템 컴포넌트들의 분리는 모든 구현들에서 그러한 분리를 요구하는 것으로서 이해되지는 않아야 하며, 설명된 프로그램 컴포넌트들 및 시스템들이 일반적으로, 단일 소프트웨어 제품에 함께 통합되거나 다수의 소프트웨어 제품들로 패키징될 수 있음을 이해해야 한다.
Claims (58)
- 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하는 단계 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 상기 복수의 정보 비트들 사이의 복수의 개개의 경계들 각각에 디지털 경계 서명을 삽입하는 단계;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하는 단계 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 복수의 인코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들 및 상기 디지털 경계 서명들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제1 항에 있어서,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 디지털 서명들 및 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하는 단계 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 상기 디지털 경계 서명들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하는 단계를 더 포함하고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 단계는 상기 복수의 심볼들을 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제2 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제1 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트(intrinsically-variable coding rate)를 갖는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제1 항에 있어서,
상기 디지털 경계 서명들 각각은 상기 적어도 하나의 수신 디바이스에 의해 인식가능한 미리 결정된 비트 시퀀스를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하는 단계 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시하고, 상기 복수의 심볼들은 복수의 MPDU(MAC(medium access control) protocol data unit)들 사이의 개개의 경계들을 표시하는 복수의 디지털 경계 서명들을 더 포함함 ―;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하는 단계 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하는 단계 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드와 연관된 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함하고, 상기 디코딩된 코드 블록들 중 하나 이상은 상기 복수의 디지털 경계 서명들의 하나 이상의 디코딩된 디지털 경계 서명들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 디코딩된 코드 블록과 연관된 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 디코딩된 코드 블록들 각각에 대한 복수의 제2 디코딩된 비트들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하는 단계;
상기 PHY 계층에 의해, 상기 디코딩된 디지털 경계 서명들 및 상기 복수의 제2 디코딩된 비트들을 포함하는, 상기 복수의 MPDU들을 표현하는 물리 계층 데이터 유닛을 생성하는 단계; 및
상기 무선 통신 디바이스의 MAC 계층에 의해, 상기 디코딩된 디지털 경계 서명들에 기초하여 상기 복수의 MPDU들에 대한 제3 디코딩 동작을 수행하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제6 항에 있어서,
상기 디지털 경계 서명들 각각은 적어도 하나의 수신 디바이스에 의해 인식가능한 미리 결정된 비트 시퀀스를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하는 단계 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하는 단계 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 개개의 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수에 기초하여 상기 제1 인코딩 동작의 코딩 레이트를 조정하는 단계; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들 및 상기 조정에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하는 단계 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하는 단계를 더 포함하고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 단계는 상기 복수의 심볼들을 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제9 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은, 상기 PHY 계층에 의해, 코드-블록 단위로, 코드-블록들의 그룹 단위로, 또는 MPDU 단위로, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수에 기초하여 상기 제1 인코딩 동작의 상기 코딩 레이트를 조정하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 제1 인코딩 동작 동안 또는 그 후에, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수를 모니터링하는 단계; 및
상기 인코딩된 비트들의 수가 임계치보다 큰지 여부를 결정하는 단계를 더 포함하고; 그리고
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 결정에 대한 응답인, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수를 모니터링하는 단계;
상기 제1 인코딩 동작에 입력된 상기 정보 비트들의 수를 모니터링하는 단계;
상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수와 상기 제1 인코딩 동작에 입력된 상기 정보 비트들의 수 사이의 차이가 임계치보다 큰지 여부를 결정하는 단계를 더 포함하고; 그리고
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 결정에 대한 응답인, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제14 항에 있어서,
상기 조정은 상기 차이가 상기 임계치보다 크다는 결정에 대한 응답으로 상기 제1 인코딩 동작을 중단시키는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제14 항에 있어서,
상기 조정은 상기 차이가 상기 임계치보다 작다는 결정에 대한 응답으로 상기 인코딩된 비트들 중 하나 이상을 반복하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제8 항에 있어서,
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 제1 인코딩 동작과 연관된 확률 질량 함수를 변경하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제17 항에 있어서,
상기 제1 인코딩 동작은 프리픽스 인코딩 동작을 포함하고, 상기 제1 인코딩 동작과 연관된 상기 확률 질량 함수를 변경하는 단계는, 상기 프리픽스 인코딩 동작을 수행하기 위해 제1 확률 질량 함수와 연관된 제1 룩업 테이블을 사용하는 것으로부터 제2 확률 질량 함수와 연관된 제2 룩업 테이블로 스위칭하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하는 단계 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시함 ―;
상기 PHY 계층에 의해, 상기 인코딩된 비트들의 세트들의 유효 코딩 레이트를 결정하는 단계;
상기 PHY 계층에 의해, 상기 유효 코딩 레이트에 기초하여 제1 디코딩 동작에 대한 제1 코딩 레이트 및 제2 디코딩 동작에 대한 제2 코딩 레이트를 결정하는 단계;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하는 단계 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 제1 코딩 레이트에 기초하여 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하는 단계 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 제2 코딩 레이트에 기초하여 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하는 단계를 포함하고, 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하는 단계 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 제1 인코딩 동작에 의해 생성된 인코딩된 비트들을 포함하는 정보 블록을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 상기 제1 인코딩 동작을 수행하는 단계;
상기 MAC 계층에 의해, 상기 정보 블록의 길이를 결정하는 단계;
상기 MAC 계층에 의해, 상기 결정된 길이에 기초하여 상기 정보 블록에 패딩 비트들을 추가하는 단계;
상기 무선 통신 디바이스의 물리(PHY) 계층에 대한 상기 패딩 비트들의 추가 후에, 상기 MAC 계층에 의해, 상기 정보 블록의 결과적인 길이를 시그널링하는 단계; 및
상기 PHY 계층에 의해, 상기 결과적인 길이를 표시하는, 상기 복수의 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제20 항에 있어서,
상기 PHY 계층에 의해, 복수의 코드워드들을 생성하는, 상기 정보 블록에 대한 제2 인코딩 동작을 수행하는 단계 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 개개의 복수의 인코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하는 단계를 더 포함하고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 단계는 상기 복수의 심볼들을 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제21 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제1 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하는 단계 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시함 ―;
상기 PHY 계층에 의해, 길이 필드에 기초하여 상기 무선 패킷의 길이를 결정하는 단계;
상기 PHY 계층에 의해, 상기 길이에 기초하여 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하는 단계 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하는 단계 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―; 및
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하는 단계를 포함하고, 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하는 단계 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 상기 복수의 MPDU들의 MPDU들 사이의 복수의 개개의 경계들의 복수의 비트 포지션들의 표시들을 포함하는 제1 테이블을 생성하는 단계;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하는 단계 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 MPDU들 각각에 대해, 상기 복수의 코드 블록들 중 적어도 하나의 개개의 코드 블록의 표시 및 상기 MPDU의 개개의 경계가 발생하는 상기 개개의 코드 블록 내의 비트 포지션의 표시를 포함하는 상기 제1 테이블에 기초한 제2 테이블을 생성하는 단계; 및
상기 PHY 계층에 의해, 상기 제2 테이블의 표시를 포함하는, 상기 복수의 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제25 항에 있어서,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하는 단계 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하는 단계를 더 포함하고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 단계는 상기 복수의 심볼들을 송신하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제26 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 제25 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스에 의한 무선 통신을 위한 방법으로서,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들 및 상기 복수의 심볼들과 연관된 제1 테이블의 표시를 포함하는 무선 패킷을 수신하는 단계 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시하고, 상기 제1 테이블은 상기 복수의 심볼들과 연관된 복수의 MPDU(MAC(medium access control) protocol data unit)들 각각에 대해, 복수의 코드워드들 중 적어도 하나의 개개의 코드워드의 표시 및 상기 MPDU의 개개의 경계가 발생하는 상기 개개의 코드워드 내의 비트 포지션의 표시를 포함함 ―;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 상기 복수의 코드워드들로 배열하는 단계 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하는 단계 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하는 단계 ― 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함함 ―; 및
상기 PHY 계층에 의해, 상기 복수의 제2 디코딩된 비트들을 포함하는, 상기 복수의 MPDU들을 표현하는 물리 계층 데이터 유닛을 생성하는 단계;
상기 PHY에 의해, 상기 복수의 MPDU들 각각에 대해, 상기 물리 계층 데이터 유닛 내의 상기 MPDU의 개개의 경계의 비트 포지션의 표시를 포함하는 상기 제1 테이블에 기초한 제2 테이블을 생성하는 단계; 및
상기 무선 통신 디바이스의 MAC 계층에 의해, 상기 제2 테이블에 기초하여 상기 복수의 MPDU들에 대한 제3 디코딩 동작을 수행하는 단계를 포함하는, 무선 통신 디바이스에 의한 무선 통신을 위한 방법. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하고 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 상기 복수의 정보 비트들 사이의 복수의 개개의 경계들 각각에 디지털 경계 서명을 삽입하고;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하고 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 복수의 인코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들 및 상기 디지털 경계 서명들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하도록 구성되는, 무선 통신 디바이스. - 제30 항에 있어서,
상기 코드는,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 디지털 서명들 및 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하고 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 상기 디지털 경계 서명들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하도록 추가로 구성되고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 것은 상기 복수의 심볼들을 송신하는 것을 포함하는, 무선 통신 디바이스. - 제31 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스. - 제30 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스. - 제30 항에 있어서,
상기 디지털 경계 서명들 각각은 상기 적어도 하나의 수신 디바이스에 의해 인식가능한 미리 결정된 비트 시퀀스를 포함하는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하고 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시하고, 상기 복수의 심볼들은 복수의 MPDU(MAC(medium access control) protocol data unit)들 사이의 개개의 경계들을 표시하는 복수의 디지털 경계 서명들을 더 포함함 ―;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하고 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하고 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드와 연관된 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함하고, 상기 디코딩된 코드 블록들 중 하나 이상은 상기 복수의 디지털 경계 서명들의 하나 이상의 디코딩된 디지털 경계 서명들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 디코딩된 코드 블록과 연관된 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 디코딩된 코드 블록들 각각에 대한 복수의 제2 디코딩된 비트들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하고;
상기 PHY 계층에 의해, 상기 디코딩된 디지털 경계 서명들 및 상기 복수의 제2 디코딩된 비트들을 포함하는, 상기 복수의 MPDU들을 표현하는 물리 계층 데이터 유닛을 생성하고; 그리고
상기 무선 통신 디바이스의 MAC 계층에 의해, 상기 디코딩된 디지털 경계 서명들에 기초하여 상기 복수의 MPDU들에 대한 제3 디코딩 동작을 수행하도록 구성되는, 무선 통신 디바이스. - 제35 항에 있어서,
상기 디지털 경계 서명들 각각은 상기 적어도 하나의 수신 디바이스에 의해 인식가능한 미리 결정된 비트 시퀀스를 포함하는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하고 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하고 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 개개의 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수에 기초하여 상기 제1 인코딩 동작의 코딩 레이트를 조정하고; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들 및 상기 조정에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하도록 구성되는, 무선 통신 디바이스. - 제37 항에 있어서,
상기 코드는,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하고 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하도록 추가로 구성되고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 것은 상기 복수의 심볼들을 송신하는 것을 포함하는, 무선 통신 디바이스. - 제38 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스. - 제37 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스. - 제37 항에 있어서,
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은, 상기 PHY 계층에 의해, 코드-블록 단위로, 코드-블록들의 그룹 단위로, 또는 MPDU 단위로, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수에 기초하여 상기 제1 인코딩 동작의 상기 코딩 레이트를 조정하는 것을 포함하는, 무선 통신 디바이스. - 제37 항에 있어서,
상기 코드는,
상기 제1 인코딩 동작 동안 또는 그 후에, 상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수를 모니터링하고; 그리고
상기 인코딩된 비트들의 수가 임계치보다 큰지 여부를 결정하도록 추가로 구성되고; 그리고
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 결정에 대한 응답인, 무선 통신 디바이스. - 제37 항에 있어서,
상기 코드는,
상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수를 모니터링하고;
상기 제1 인코딩 동작에 입력된 상기 정보 비트들의 수를 모니터링하고;
상기 제1 인코딩 동작에 의해 생성된 상기 인코딩된 비트들의 수와 상기 제1 인코딩 동작에 입력된 상기 정보 비트들의 수 사이의 차이가 임계치보다 큰지 여부를 결정하도록 추가로 구성되고; 그리고
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 결정에 대한 응답인, 무선 통신 디바이스. - 제43 항에 있어서,
상기 조정은 상기 차이가 상기 임계치보다 크다는 결정에 대한 응답으로 상기 제1 인코딩 동작을 중단시키는 것을 포함하는, 무선 통신 디바이스. - 제43 항에 있어서,
상기 조정은 상기 차이가 상기 임계치보다 작다는 결정에 대한 응답으로 상기 인코딩된 비트들 중 하나 이상을 반복하는 것을 포함하는, 무선 통신 디바이스. - 제37 항에 있어서,
상기 PHY 계층에 의한, 상기 제1 인코딩 동작의 상기 코딩 레이트의 조정은 상기 제1 인코딩 동작과 연관된 확률 질량 함수를 변경하는 것을 포함하는, 무선 통신 디바이스. - 제46 항에 있어서,
상기 제1 인코딩 동작은 프리픽스 인코딩 동작을 포함하고, 상기 제1 인코딩 동작과 연관된 상기 확률 질량 함수를 변경하는 것은, 상기 프리픽스 인코딩 동작을 수행하기 위해 제1 확률 질량 함수와 연관된 제1 룩업 테이블을 사용하는 것으로부터 제2 확률 질량 함수와 연관된 제2 룩업 테이블로 스위칭하는 것을 포함하는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하고 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시함 ―;
상기 PHY 계층에 의해, 상기 인코딩된 비트들의 세트들의 유효 코딩 레이트를 결정하고;
상기 PHY 계층에 의해, 상기 유효 코딩 레이트에 기초하여 제1 디코딩 동작에 대한 제1 코딩 레이트 및 제2 디코딩 동작에 대한 제2 코딩 레이트를 결정하고;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하고 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 제1 코딩 레이트에 기초하여 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하고 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 제2 코딩 레이트에 기초하여 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하도록 구성되고, 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함하는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하고 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 제1 인코딩 동작에 의해 생성된 인코딩된 비트들을 포함하는 정보 블록을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 상기 제1 인코딩 동작을 수행하고;
상기 MAC 계층에 의해, 상기 정보 블록의 길이를 결정하고;
상기 MAC 계층에 의해, 상기 결정된 길이에 기초하여 상기 정보 블록에 패딩 비트들을 추가하고;
상기 무선 통신 디바이스의 물리(PHY) 계층에 대한 상기 패딩 비트들의 추가 후에, 상기 MAC 계층에 의해, 상기 정보 블록의 결과적인 길이를 시그널링하고;
상기 PHY 계층에 의해, 상기 결과적인 길이를 표시하는, 상기 복수의 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하도록 구성되는, 무선 통신 디바이스. - 제49 항에 있어서,
상기 코드는,
상기 PHY 계층에 의해, 복수의 코드워드들을 생성하는, 상기 정보 블록에 대한 제2 인코딩 동작을 수행하고 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 개개의 복수의 인코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하도록 추가로 구성되고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 것은 상기 복수의 심볼들을 송신하는 것을 포함하는, 무선 통신 디바이스. - 제50 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스. - 제49 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들을 포함하는 무선 패킷을 수신하고 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시함 ―;
상기 PHY 계층에 의해, 길이 필드에 기초하여 상기 무선 패킷의 길이를 결정하고;
상기 PHY 계층에 의해, 상기 길이에 기초하여 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 복수의 코드워드들로 배열하고 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하고 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―; 그리고
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하도록 구성되고, 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함하는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 MAC(medium access control) 계층에 의해, 복수의 MPDU(MAC protocol data unit)들을 생성하고 ― 각각의 MPDU는 개개의 복수의 정보 비트들을 포함함 ―;
상기 MAC 계층에 의해, 상기 복수의 MPDU들의 MPDU들 사이의 복수의 개개의 경계들의 복수의 비트 포지션들의 표시들을 포함하는 제1 테이블을 생성하고;
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 코드 블록들을 생성하는, 상기 복수의 MPDU들의 상기 복수의 정보 비트들에 대한 제1 인코딩 동작을 수행하고 ― 각각의 코드 블록은 상기 제1 인코딩 동작에 의해 생성된 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 상기 MPDU들 각각에 대해, 상기 복수의 코드 블록들 중 적어도 하나의 개개의 코드 블록의 표시 및 상기 MPDU의 개개의 경계가 발생하는 상기 개개의 코드 블록 내의 비트 포지션의 표시를 포함하는 상기 제1 테이블에 기초한 제2 테이블을 생성하고; 그리고
상기 PHY 계층에 의해, 상기 제2 테이블의 표시를 포함하는, 상기 복수의 인코딩된 비트들에 기초한 무선 패킷을 적어도 하나의 수신 디바이스에 송신하도록 구성되는, 무선 통신 디바이스. - 제54 항에 있어서,
상기 코드는,
상기 PHY 계층에 의해, 복수의 개개의 코드워드들을 생성하는, 상기 복수의 코드 블록들에 대한 제2 인코딩 동작을 수행하고 ― 각각의 코드워드는 상기 제2 인코딩 동작에 의해 생성된 복수의 패리티 비트들 및 상기 개개의 코드 블록의 상기 개개의 복수의 인코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 인코딩된 비트들, 및 상기 복수의 패리티 비트들을 복수의 심볼들로 배열하도록 추가로 구성되고, 각각의 심볼은 상기 심볼에 배열된 상기 개개의 인코딩된 비트들에 기초한 진폭을 갖고; 그리고
상기 적어도 하나의 수신 디바이스에 상기 무선 패킷을 송신하는 것은 상기 복수의 심볼들을 송신하는 것을 포함하는, 무선 통신 디바이스. - 제55 항에 있어서,
상기 제1 인코딩 동작은 상기 복수의 심볼들의 진폭들이 불균일한 분포를 갖도록 상기 인코딩된 비트들을 생성하도록 구성되는, 무선 통신 디바이스. - 제54 항에 있어서,
상기 제1 인코딩 동작은 고유-가변 코딩 레이트를 갖는, 무선 통신 디바이스. - 무선 통신 디바이스로서,
적어도 하나의 모뎀;
상기 적어도 하나의 모뎀과 통신가능하게 커플링된 적어도 하나의 프로세서; 및
상기 적어도 하나의 프로세서와 통신가능하게 커플링되고 프로세서 판독가능 코드를 저장하는 적어도 하나의 메모리를 포함하고, 상기 프로세서 판독가능 코드는, 상기 적어도 하나의 모뎀과 함께 상기 적어도 하나의 프로세서에 의해 실행될 때,
상기 무선 통신 디바이스의 물리(PHY) 계층에 의해, 복수의 심볼들 및 상기 복수의 심볼들과 연관된 제1 테이블의 표시를 포함하는 무선 패킷을 수신하고 ― 상기 복수의 심볼들의 각각의 심볼은 상기 심볼의 진폭을 표시하는 인코딩된 비트들의 세트를 표시하고, 상기 제1 테이블은 상기 복수의 심볼들과 연관된 복수의 MPDU(MAC(medium access control) protocol data unit)들 각각에 대해, 복수의 코드워드들 중 적어도 하나의 개개의 코드워드의 표시 및 상기 MPDU의 개개의 경계가 발생하는 상기 개개의 코드워드 내의 비트 포지션의 표시를 포함함 ―;
상기 PHY 계층에 의해, 상기 복수의 심볼들에 대한 인코딩된 비트들의 세트들을 상기 복수의 코드워드들로 배열하고 ― 각각의 코드워드는 개개의 코드워드와 연관된 심볼들에 대한 상기 인코딩된 비트들의 세트들을 포함하는 복수의 인코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 디코딩된 코드 블록들을 생성하는, 상기 복수의 코드워드들에 대한 제1 디코딩 동작을 수행하고 ― 각각의 디코딩된 코드 블록은 상기 개개의 코드워드 내의 상기 개개의 인코딩된 비트들에 기초하여 상기 제1 디코딩 동작에 의해 생성된 복수의 제1 디코딩된 비트들을 포함함 ―;
상기 PHY 계층에 의해, 복수의 개개의 정보 블록들을 생성하는, 상기 복수의 디코딩된 코드 블록들에 대한 제2 디코딩 동작을 수행하고 ― 각각의 정보 블록은 상기 개개의 디코딩된 코드 블록 내의 상기 개개의 복수의 제1 디코딩된 비트들에 기초하여 상기 제2 디코딩 동작에 의해 생성된 복수의 제2 디코딩된 비트들을 포함함 ―; 그리고
상기 PHY 계층에 의해, 상기 복수의 제2 디코딩된 비트들을 포함하는, 상기 복수의 MPDU들을 표현하는 물리 계층 데이터 유닛을 생성하고;
상기 PHY에 의해, 상기 복수의 MPDU들 각각에 대해, 상기 물리 계층 데이터 유닛 내의 상기 MPDU의 개개의 경계의 비트 포지션의 표시를 포함하는 상기 제1 테이블에 기초한 제2 테이블을 생성하고; 그리고
상기 무선 통신 디바이스의 MAC 계층에 의해, 상기 제2 테이블에 기초하여 상기 복수의 MPDU들에 대한 제3 디코딩 동작을 수행하도록 구성되는, 무선 통신 디바이스.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962901191P | 2019-09-16 | 2019-09-16 | |
US62/901,191 | 2019-09-16 | ||
US17/022,063 | 2020-09-15 | ||
US17/022,063 US11570780B2 (en) | 2019-09-16 | 2020-09-15 | Probabilistic amplitude shaping |
PCT/US2020/050976 WO2021055411A1 (en) | 2019-09-16 | 2020-09-16 | Probabilistic amplitude shaping |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20220062512A true KR20220062512A (ko) | 2022-05-17 |
Family
ID=74868137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020227007857A KR20220062512A (ko) | 2019-09-16 | 2020-09-16 | 확률론적 진폭 형상화 |
Country Status (5)
Country | Link |
---|---|
US (3) | US11570780B2 (ko) |
EP (1) | EP4032212A1 (ko) |
KR (1) | KR20220062512A (ko) |
CN (2) | CN118101131A (ko) |
WO (1) | WO2021055411A1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11570780B2 (en) | 2019-09-16 | 2023-01-31 | Qualcomm Incorporated | Probabilistic amplitude shaping |
US11438880B2 (en) * | 2019-11-22 | 2022-09-06 | Qualcomm Incorporated | Boundary identification for probabilistic amplitude shaping |
CN114846754B (zh) * | 2019-12-30 | 2024-07-05 | 索尼集团公司 | 通信设备和通信方法 |
US11277288B2 (en) * | 2020-02-03 | 2022-03-15 | Qualcomm Incorporated | Fixed-length probabilistic amplitude shaping |
CN114285519B (zh) * | 2020-09-27 | 2024-04-26 | 中兴通讯股份有限公司 | 数据发送、接收方法及终端、系统、设备、可读存储介质 |
US20230179320A1 (en) * | 2021-12-06 | 2023-06-08 | Qualcomm Incorporated | Indication on probabilistic shaping |
WO2023220851A1 (en) * | 2022-05-16 | 2023-11-23 | Qualcomm Incorporated | Hybrid automatic repeat request (harq) designs for probabilistic amplitude shaping |
WO2024000351A1 (en) * | 2022-06-30 | 2024-01-04 | Qualcomm Incorporated | Power scaling factor selection techniques for probabilistically shaped systems |
WO2024016102A1 (en) * | 2022-07-18 | 2024-01-25 | Qualcomm Incorporated | Polar code construction and configuration for block-code-based shaping |
WO2024031011A1 (en) * | 2022-08-04 | 2024-02-08 | Qualcomm Incorporated | Physical layer security for probabilistic-shaping coding schemes |
WO2024045151A1 (en) * | 2022-09-02 | 2024-03-07 | Qualcomm Incorporated | Bit to symbol mapping design for bit-level constellation shaping |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7684568B2 (en) | 2003-11-24 | 2010-03-23 | Intellon Corporation | Encrypting data in a communication network |
KR101646942B1 (ko) * | 2009-07-13 | 2016-08-09 | 삼성전자주식회사 | 매체 접속 제어 프로토콜 데이터 유닛의 길이 정보의 인코딩 및 디코딩을 위한 방법 및 시스템 |
EP3079269B1 (en) | 2010-03-11 | 2020-10-28 | Electronics and Telecommunications Research Institute | Method and apparatus for transceiving data in a mimo system |
US9876614B1 (en) * | 2014-01-20 | 2018-01-23 | Marvell International Ltd. | Hybrid automatic repeat request for wireless local area network |
US20160286011A1 (en) | 2015-03-26 | 2016-09-29 | Assaf Kasher | Techniques for communicating an end of packet indicator |
US9917675B2 (en) * | 2016-06-01 | 2018-03-13 | Qualcomm Incorporated | Enhanced polar code constructions by strategic placement of CRC bits |
US20180083716A1 (en) * | 2016-09-19 | 2018-03-22 | Alcatel-Lucent Usa Inc. | Probabilistic signal shaping and codes therefor |
US10091046B1 (en) * | 2017-11-20 | 2018-10-02 | Nokia Technologies Oy | Joint use of probabilistic signal shaping and forward error correction |
US10069519B1 (en) | 2018-01-23 | 2018-09-04 | Mitsubishi Electric Research Laboratories, Inc. | Partition based distribution matcher for probabilistic constellation shaping |
WO2020148074A1 (en) * | 2019-01-14 | 2020-07-23 | Telefonaktiebolaget Lm Ericsson (Publ) | Method of transmission of a data packet, computer program, and transceiver device |
US10742472B1 (en) * | 2019-09-06 | 2020-08-11 | Qualcomm Incorporated | Probabilistic amplitude shaping |
US11570780B2 (en) | 2019-09-16 | 2023-01-31 | Qualcomm Incorporated | Probabilistic amplitude shaping |
US11277288B2 (en) | 2020-02-03 | 2022-03-15 | Qualcomm Incorporated | Fixed-length probabilistic amplitude shaping |
-
2020
- 2020-09-15 US US17/022,063 patent/US11570780B2/en active Active
- 2020-09-16 WO PCT/US2020/050976 patent/WO2021055411A1/en unknown
- 2020-09-16 CN CN202410221754.3A patent/CN118101131A/zh active Pending
- 2020-09-16 KR KR1020227007857A patent/KR20220062512A/ko unknown
- 2020-09-16 CN CN202080063109.3A patent/CN114503468B/zh active Active
- 2020-09-16 EP EP20781242.1A patent/EP4032212A1/en active Pending
-
2022
- 2022-12-29 US US18/148,104 patent/US11924818B2/en active Active
-
2024
- 2024-01-25 US US18/423,033 patent/US20240163860A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
CN114503468B (zh) | 2024-02-23 |
WO2021055411A1 (en) | 2021-03-25 |
EP4032212A1 (en) | 2022-07-27 |
CN118101131A (zh) | 2024-05-28 |
US20230135383A1 (en) | 2023-05-04 |
US11570780B2 (en) | 2023-01-31 |
US11924818B2 (en) | 2024-03-05 |
US20240163860A1 (en) | 2024-05-16 |
US20210084654A1 (en) | 2021-03-18 |
CN114503468A (zh) | 2022-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10742472B1 (en) | Probabilistic amplitude shaping | |
US11924818B2 (en) | Probabilistic amplitude shaping | |
US12069663B2 (en) | Boundary identification for probabilistic amplitude shaping | |
EP4101096B1 (en) | Fixed-length probabilistic amplitude shaping | |
US20210367886A1 (en) | Physical layer preamble design | |
US11228396B2 (en) | Probabilistic amplitude shaping | |
KR20220137916A (ko) | 스크램블링 시퀀스들 및 스크램블링 시퀀스들의 시그널링 표시들 | |
US20210410188A1 (en) | Scrambling sequences for request-to-send (rts) and clear-to-send (cts) frames | |
TWI855181B (zh) | 用於概率幅度整形的邊界辨識的方法及無線通訊設備 |