KR20220004034A - 멀티 송신 시간 인터벌 (tti) 승인들에 대한 시간 도메인 리소스 할당 (tdra) - Google Patents

멀티 송신 시간 인터벌 (tti) 승인들에 대한 시간 도메인 리소스 할당 (tdra) Download PDF

Info

Publication number
KR20220004034A
KR20220004034A KR1020217034221A KR20217034221A KR20220004034A KR 20220004034 A KR20220004034 A KR 20220004034A KR 1020217034221 A KR1020217034221 A KR 1020217034221A KR 20217034221 A KR20217034221 A KR 20217034221A KR 20220004034 A KR20220004034 A KR 20220004034A
Authority
KR
South Korea
Prior art keywords
tdra
pattern
pusch
time domain
slot
Prior art date
Application number
KR1020217034221A
Other languages
English (en)
Inventor
모스타파 코쉬네비산
징 순
카필 바타드
샤오샤 장
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20220004034A publication Critical patent/KR20220004034A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0078Timing of allocation
    • H04L5/0082Timing of allocation at predetermined intervals
    • H04W72/042
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • H04W72/1268Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of uplink data flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/27Transitions between radio resource control [RRC] states
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • H04W72/232Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal the control data signalling from the physical layer, e.g. DCI signalling

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 개시의 소정의 양태들은 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 을 위한 기법들을 제공한다.

Description

멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA)
우선권 주장(들)
본 출원은, 2019년 5월 3일자로 출원된 인도 가출원 제2019/41017814호에 대한 우선권 및 그의 이익을 주장하는 2020년 4월 30일자로 출원된 미국 출원 제16/864,110호에 대한 우선권을 주장하며, 이 출원들 양자 모두는 하기에 충분히 기재된 것처럼 그리고 모든 적용가능한 목적들을 위해 그 전체가 참조로 명백히 통합된다.
개시의 분야
본 개시의 양태들은 무선 통신에 관한 것으로, 특히, 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 을 위한 기법들에 관한 것이다.
무선 통신 시스템들은 전화, 비디오, 데이터, 메시징, 브로드캐스트들 등과 같은 다양한 원격통신 서비스들을 제공하기 위해 널리 전개된다. 이러한 무선 통신 시스템들은 이용가능한 시스템 리소스들 (예컨대, 대역폭, 송신 전력 등) 을 공유함으로써 다중 사용자들과의 통신을 지원할 수 있는 다중 액세스 기술들을 채용할 수도 있다. 그러한 다중 액세스 시스템들의 예들은, 몇몇만 말하자면, 제 3 세대 파트너쉽 프로젝트 (3GPP) 롱 텀 에볼루션 (LTE) 시스템들, LTE 어드밴스드 (LTE-A) 시스템들, 코드 분할 다중 액세스 (CDMA) 시스템들, 시간 분할 다중 액세스 (TDMA) 시스템들, 주파수 분할 다중 액세스 (FDMA) 시스템들, 직교 주파수 분할 다중 액세스 (OFDMA) 시스템들, 단일-캐리어 주파수 분할 다중 액세스 (SC-FDMA) 시스템들, 및 시간 분할 동기식 코드 분할 다중 액세스 (TD-SCDMA) 시스템들을 포함한다.
일부 예들에 있어서, 무선 다중 액세스 통신 시스템은 다수의 기지국들 (BS들) 을 포함할 수도 있고, 이 기지국들 각각은, 다르게는 사용자 장비들 (UE들) 로서 공지된 다중의 통신 디바이스들에 대한 통신을 동시에 지원 가능하다. LTE 또는 LTE-A 네트워크에 있어서, 하나 이상의 기지국들의 세트는 eNodeB (eNB) 를 정의할 수도 있다. 다른 예들에 있어서 (예컨대, 차세대, 뉴 라디오 (NR), 또는 5G 네트워크에 있어서), 무선 다중 액세스 통신 시스템은 다수의 중앙 유닛들 (CU들) (예컨대, 중앙 노드들 (CN들), 액세스 노드 제어기들 (ANC들) 등) 과 통신하는 다수의 분산 유닛들 (DU들) (예컨대, 에지 유닛들 (EU들), 에지 노드들 (EN들), 무선 헤드들 (RH들), 스마트 무선 헤드들 (SRH들), 송신 수신 포인트들 (TRP들) 등) 을 포함할 수도 있으며, 여기서, CU 와 통신하는 하나 이상의 DU들의 세트는 액세스 노드 (예컨대, 이는 BS, 차세대 NodeB (gNB 또는 gNodeB), TRP 등으로 지칭될 수도 있음) 를 정의할 수도 있다. BS 또는 DU 는 (예컨대, BS 또는 DU 로부터 UE 로의 송신들을 위한) 다운링크 채널들 및 (예컨대, UE 로부터 BS 또는 DU 로의 송신들을 위한) 업링크 채널들 상에서 UE들의 세트와 통신할 수도 있다.
이들 다중 액세스 기술들은 상이한 무선 디바이스들로 하여금 지방, 국가, 지역, 및 심지어 글로벌 레벨에서 통신할 수 있게 하는 공통 프로토콜을 제공하기 위해 다양한 원격통신 표준들에서 채택되었다. 뉴 라디오 (예컨대, 5G NR) 는 신생의 원격통신 표준의 예이다. NR 은 3GPP 에 의해 공포된 LTE 모바일 표준에 대한 향상들의 세트이다. NR 은 스펙트럼 효율을 개선하는 것, 비용을 저감시키는 것, 서비스들을 개선하는 것, 새로운 스펙트럼을 이용하는 것, 그리고 다운링크 (DL) 상에서 및 업링크 (UL) 상에서 사이클릭 프리픽스 (CP) 를 갖는 OFDMA 를 이용하여 다른 공개 표준들과 더 우수하게 통합하는 것에 의해, 모바일 브로드밴드 인터넷 액세스를 더 우수하게 지원하도록 설계된다. 이들을 위해, NR 은 빔포밍, 다중-입력 다중-출력 (MIMO) 안테나 기술, 및 캐리어 집성을 지원한다.
하지만, 모바일 브로드밴드 액세스에 대한 수요가 계속 증가함에 따라, NR 및 LTE 기술에 있어서의 추가적인 개선들에 대한 필요성이 존재한다. 바람직하게, 이들 개선들은 다른 멀티 액세스 기술들에 그리고 이들 기술들을 채용하는 원격통신 표준들에 적용가능해야 한다.
본 개시의 시스템들, 방법들, 및 디바이스들은 각각 여러 양태들을 갖고, 그들 중 어떠한 단일의 양태도 그의 바람직한 속성들을 단독으로 책임지지 않는다. 다음에 오는 청구항들에 의해 표현된 바와 같은 본 개시의 범위를 한정함 없이, 일부 특징들이 이제 간략하게 논의될 것이다. 이 논의를 고려한 후에, 그리고 특히 표제가 "상세한 설명" 인 섹션을 읽은 후에, 어떻게 본 개시의 특징들이 무선 네트워크에서 액세스 포인트들과 스테이션들 사이에 개선된 통신을 포함하는 이점들을 제공하는지를 이해하게 될 것이다.
소정의 양태들은 기지국 (BS) 에 의한 무선 통신을 위한 방법을 제공한다. 방법은 일반적으로, 멀티 물리 업링크 공유 채널 (PUSCH) 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라, 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하는 단계, 및 복수의 PUSCH 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 송신하는 단계로서, DCI 는 TDRA 테이블로부터 선택된 TDRA 패턴의 표시를 포함하는, 상기 DCI 를 송신하는 단계를 포함한다.
소정의 양태들은 사용자 장비 (UE) 에 의한 무선 통신을 위한 방법을 제공한다. 방법은 일반적으로, 복수의 물리 업링크 공유 채널 (PUSCH) 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 수신하는 단계로서, 시간 도메인 리소스들은 멀티 PUSCH 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라 복수의 PUSCH 송신들에 대해 할당되고 DCI 는 TDRA 패턴의 표시를 포함하는, 상기 DCI 를 수신하는 단계, 표시에 기초하여, TDRA 테이블로부터 TDRA 패턴을 결정하는 단계, 및 결정된 TDRA 패턴에 기초하여, 복수의 PUSCH 송신들에 대한 시간 도메인 리소스들의 할당을 결정하는 단계를 포함한다.
전술한 목적 및 관련된 목적의 달성을 위해, 하나 이상의 양태들이, 이하에서 완전히 설명되고 청구항에 특별히 적시되는 특징들을 포함한다. 다음의 설명 및 첨부된 도면들은 하나 이상의 양태들의 소정의 예시적인 특징들을 상세히 기재한다. 하지만, 이들 특징들은 다양한 양태들의 원리들이 채용될 수도 있는 다양한 방식들 중 단지 몇몇만을 나타낸다.
본 개시의 위에서 언급된 특징들이 상세히 이해될 수 있도록, 위에서 간략하게 요약된 보다 상세한 설명은 양태들을 참조하여 이루질 수도 있고, 그 양태들 중 일부는 도면들에 예시된다. 하지만, 첨부된 도면들은 본 개시의 소정의 통상적인 양태들만을 예시하고, 따라서 본 설명은 다른 동일하게 효과적인 양태들을 인정할 수도 있으므로, 그 범위의 한정으로 간주되어서는 안된다는 것에 주목해야 한다.
도 1 은 본 개시의 소정의 양태들에 따른, 예시적인 원격통신 시스템을 개념적으로 예시하는 블록 다이어그램이다.
도 2 는 본 개시의 소정의 양태들에 따른, 분산 무선 액세스 네트워크 (RAN) 의 예시적인 아키텍처를 예시하는 블록 다이어그램이다.
도 3 은 본 개시의 소정의 양태들에 따른, 원격통신 시스템에 대한 프레임 포맷의 예를 예시한다.
도 4A 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 예시적인 디폴트 TDRA 테이블 (400A) 을 예시한다.
도 4B 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 시작 심볼 (S) 을 결정하는데 사용하기 위한 j 의 값들을 특정하는 예시적인 테이블 (400B) 을 예시한다.
도 4C 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 시작 심볼 (S) 및 할당 길이 (L) 의 유효한 조합들을 특정하는 예시적인 테이블 (400C) 을 예시한다.
도 5 는 본 개시의 양태들에 따른, 멀티 TTI 승인에 대한 시간 도메인 리소스 할당을 할당하기 위해 기지국 (BS) 에 의해 수행되는 예시적인 동작들 (500) 을 예시한다.
도 6 은 본 개시의 양태들에 따른, 멀티 TTI 승인에 대한 시간 도메인 리소스 할당을 결정하기 위해 사용자 장비 (UE) 에 의해 수행되는 예시적인 동작들 (600) 을 예시한다.
도 7A 는 본 개시의 소정의 양태들에 따른, 멀티 TTI 승인들 (예컨대, PUSCH 승인들) 에 대한 예시적인 TDRA 테이블 설계 (700A) 를 예시한다.
도 7B 는 본 개시의 소정의 양태들에 따른, 테이블 (700A) 에 의해 정의된 TDRA 패턴들에 따른 예시적인 할당 (700B) 을 예시한다.
도 8A 는 본 개시의 소정의 양태들에 따른, 멀티 TTI 승인들 (예컨대, PUSCH 승인들) 에 대한 압축된 TDRA 테이블 (800A) 의 예시적인 설계를 예시한다.
도 8B 는 본 개시의 소정의 양태들에 따른, 주어진 슬롯에 대한 미니-슬롯 구조를 정의하기 위한 예시적인 미니-슬롯 테이블 (800B) 을 예시한다.
도 8C 는 본 개시의 소정의 양태들에 따른, 테이블 (800A) 에 의해 정의된 TDRA 패턴들에 따른 예시적인 할당 (800C) 을 예시한다.
도 9A 는 본 개시의 소정의 양태들에 따른, 테이블 (800B) 로부터의 멤버 ID=4 에 대응하는 3 개의 예시적인 TDRA 를 예시한다.
도 9B 는 본 개시의 소정의 양태들에 따른, TDRA 테이블 (800B) 로부터의 하나의 엔트리/로우가 다중 멀티 TTI 승인 할당들을 커버할 때의 예시적인 TDRA 를 예시한다.
이해를 용이하게 하기 위해, 동일한 참조 번호들은, 가능한 경우, 도면들에 공통인 동일한 엘리먼트들을 지정하는데 사용되었다. 하나의 양태에서 개시된 엘리먼트들은 특정 언급 없이도 다른 양태들에 대해 유익하게 활용될 수도 있음이 고려된다.
본 개시의 양태들은 멀티 TTI 할당의 시작 (beginning), 중간 (middle), 및/또는 종료 (end) 에서 미니-슬롯 할당에 대해 허용하면서 멀티 TTI DCI 에서 다중 연속적인 송신들 (예컨대, PUSCH 송신들) 을 스케줄링하기 위한 TDRA 설계를 논의한다.
다음의 설명은 예들을 제공하며, 청구항들에 기재된 범위, 적용가능성, 또는 예들의 한정이 아니다. 본 개시의 범위로부터 일탈함 없이 논의된 엘리먼트들의 기능 및 배열에 있어서 변경들이 이루어질 수도 있다. 다양한 예들은 다양한 절차들 또는 컴포넌트들을 적절하게 생략, 치환, 또는 추가할 수도 있다. 예를 들어, 설명된 방법들은 설명된 것과 상이한 순서로 수행될 수도 있으며, 다양한 단계들이 추가, 생략, 또는 결합될 수도 있다. 또한, 일부 예들에 대하여 설명된 특징들은 일부 다른 예들에서 결합될 수도 있다. 예를 들어, 본 명세서에 기재된 임의의 수의 양태들을 이용하여 장치가 구현될 수도 있거나 또는 방법이 실시될 수도 있다. 또한, 본 개시의 범위는, 본 명세서에 기재된 본 개시의 다양한 양태들에 더하여 또는 그 이외의 다른 구조, 기능, 또는 구조 및 기능을 이용하여 실시되는 그러한 장치 또는 방법을 커버하도록 의도된다. 본 명세서에서 개시된 본 개시의 임의의 양태는 청구항의 하나 이상의 엘리먼트들에 의해 구현될 수도 있음이 이해되어야 한다. 단어 "예시적인" 은 "예, 실례, 또는 예시의 역할을 하는 것" 을 의미하도록 본 명세서에서 사용된다. "예시적인" 으로서 본 명세서에서 설명된 임의의 양태는 반드시 다른 양태들에 비해 유리하거나 또는 바람직한 것으로 해석될 필요는 없다.
본 명세서에서 설명된 기법들은, 3GPP 롱 텀 에볼루션 (LTE), LTE 어드밴스드 (LTE-A), 코드 분할 다중 액세스 (CDMA), 시간 분할 다중 액세스 (TDMA), 주파수 분할 다중 액세스 (FDMA), 직교 주파수 분할 다중 액세스 (OFDMA), 단일-캐리어 주파수 분할 다중 액세스 (SC-FDMA), 시간 분할 동기식 코드 분할 다중 액세스 (TD-SCDMA), 및 다른 네트워크들과 같은 다양한 무선 통신 기술들을 위해 사용될 수도 있다. 용어들 "네트워크" 및 "시스템" 은 종종 상호교환가능하게 사용된다.
CDMA 네트워크는 UTRA (Universal Terrestrial Radio Access), cdma2000 등과 같은 무선 기술을 구현할 수도 있다. UTRA 는 광대역 CDMA (WCDMA) 및 CDMA 의 다른 변형들을 포함한다. cdma2000 은 IS-2000, IS-95 및 IS-856 표준들을 커버한다. TDMA 네트워크는 GSM (Global System for Mobile Communications) 과 같은 무선 기술을 구현할 수도 있다. OFDMA 네트워크는 NR (예를 들어, 5G RA), 진화된 UTRA (E-UTRA), 울트라 모바일 브로드밴드 (UMB), IEEE 802.11 (Wi-Fi), IEEE 802.16 (WiMAX), IEEE 802.20, 플래시-OFDMA 등과 같은 무선 기술을 구현할 수도 있다. UTRA 및 E-UTRA 는 UMTS (Universal Mobile Telecommunication System) 의 부분이다. LTE 및 LTE-A 는 E-UTRA 를 사용하는 UMTS 의 릴리스들이다. UTRA, E-UTRA, UMTS, LTE, LTE-A 및 GSM 은 "제 3 세대 파트너쉽 프로젝트" (3GPP) 로 명명된 조직으로부터의 문헌들에서 설명된다. cdma2000 및 UMB 는 "제 3 세대 파트너쉽 프로젝트 2" (3GPP2) 로 명명된 조직으로부터의 문헌들에서 설명된다.
뉴 라디오 (NR) 는 5G 기술 포럼 (5GTF) 과 함께 개발되고 있는 신생의 무선 통신 기술이다. NR 액세스 (예컨대, 5G NR) 는 넓은 대역폭 (예컨대, 80 MHz 이상) 을 목표로 하는 eMBB (enhanced mobile broadband), 높은 캐리어 주파수 (예컨대, 25 GHz 이상) 를 목표로 하는 밀리미터파 (mmW), 비-역방향 호환가능 MTC 기법들을 목표로 하는 매시브 머신 타입 통신 (MTC) (mMTC), 및/또는 초고 신뢰가능 저 레이턴시 통신 (URLLC) 을 목표로 하는 미션 크리티컬과 같은 다양한 무선 통신 서비스들을 지원할 수도 있다. 이들 서비스들은 레이턴시 및 신뢰성 요건들을 포함할 수 있다. 이들 서비스들은 또한 개별의 서비스 품질 (QoS) 요건들을 충족시키기 위해 상이한 송신 시간 인터벌들 (transmission time intervals; TTI) 을 가질 수도 있다. 또한, 이들 서비스들은 동일한 서브프레임에 공존할 수도 있다.
본 명세서에서 설명된 기법들은 위에 언급된 무선 네트워크들 및 무선 기술들 뿐만 아니라 다른 무선 네트워크들 및 무선 기술들을 위해 사용될 수도 있다. 명료성을 위해, 양태들은 본 명세서에서 3G 및/또는 4G 무선 기술들과 공통으로 연관된 용어를 사용하여 설명될 수도 있지만, 본 개시의 양태들은 NR 기술들을 포함한, 5G 및 그 이후의 것과 같은 다른 세대 기반 통신 시스템들에서 적용될 수 있다.
도 1 은 본 개시의 양태들이 수행될 수도 있는 예시적인 무선 통신 네트워크 (100) 를 예시한다. 예를 들어, 무선 통신 네트워크 (100) 는 NR 시스템 (예컨대, 5G NR 네트워크) 일 수도 있다. 일 양태에서, 도 1 에 도시된 바와 같이, 사용자 장비들 (UE들) (120) 의 각각은 본 명세서에서 설명된 양태들에 따라, 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 에 관한 동작들을 수행하도록 구성될 수도 있다. 일 양태에서, 도 1 에 도시된 바와 같이, BS들 (110) 의 각각은 본 명세서에서 설명된 양태들에 따라, 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 에 관련된 동작들을 수행하도록 구성될 수도 있다.
도 1 에 예시된 바와 같이, 무선 통신 네트워크 (100) 는 다수의 기지국들 (BS들) (110) 및 다른 네트워크 엔티티들을 포함할 수도 있다. BS 는 사용자 장비들 (UE들) 과 통신하는 스테이션일 수도 있다. 각각의 BS (110) 는 특정 지리적 영역에 대한 통신 커버리지를 제공할 수도 있다. 3GPP 에 있어서, 용어 "셀" 은, 그 용어가 사용되는 맥락에 의존하여, 노드 B (NB) 의 커버리지 영역 및/또는 이 커버리지 영역을 서빙 (serving) 하는 NB 서브시스템을 지칭할 수 있다. NR 시스템들에 있어서, 용어 "셀" 및 BS, 차세대 NodeB (gNB 또는 gNodeB), 액세스 포인트 (AP), 분산 유닛 (DU), 캐리어, 또는 송신 수신 포인트 (TRP) 는 상호교환가능하게 사용될 수도 있다. 일부 예들에 있어서, 셀은 반드시 정지식일 필요는 없을 수도 있으며, 셀의 지리적 영역은 모바일 BS 의 위치에 따라 이동할 수도 있다. 일부 예들에 있어서, BS들은 임의의 적합한 전송 네트워크를 이용하여, 직접 물리 접속, 무선 접속, 가상 네트워크 등과 같은 다양한 타입들의 백홀 인터페이스들을 통해 무선 통신 네트워크 (100) 에서의 하나 이상의 다른 BS들 또는 네트워크 노드들 (도시되지 않음) 에 및/또는 서로에 상호접속될 수도 있다.
일반적으로, 임의의 수의 무선 네트워크들이 주어진 지리적 영역에서 전개될 수도 있다. 각각의 무선 네트워크는 특정 무선 액세스 기술 (radio access technology; RAT) 을 지원할 수도 있고, 하나 이상의 주파수들 상에서 동작할 수도 있다. RAT 는 또한 무선 기술, 에어 (air) 인터페이스 등으로 지칭될 수도 있다. 주파수는 또한, 캐리어, 서브캐리어, 주파수 채널, 톤, 서브대역 등으로 지칭될 수도 있다. 각각의 주파수는 상이한 RAT들의 무선 네트워크들 간의 간섭을 회피하기 위하여 주어진 지리적 영역에서 단일 RAT 를 지원할 수도 있다. 일부 경우들에서, NR 또는 5G RAT 네트워크들이 전개될 수도 있다.
BS 는 매크로 셀, 피코 셀, 펨토 셀, 및/또는 다른 타입들의 셀들에 대한 통신 커버리지를 제공할 수도 있다. 매크로 셀은 상대적으로 큰 지리적 영역 (예컨대, 반경이 수 킬로미터) 을 커버할 수도 있고, 서비스 가입을 갖는 UE들에 의한 제한없는 액세스를 허용할 수도 있다. 피코 셀은 상대적으로 작은 지리적 영역을 커버할 수도 있고, 서비스 가입을 갖는 UE들에 의한 제한없는 액세스를 허용할 수도 있다. 펨토 셀은 상대적으로 작은 지리적 영역 (예컨대, 홈) 을 커버할 수도 있고, 펨토 셀과의 연관을 갖는 UE들 (예컨대, CSG (Closed Subscriber Group) 에서의 UE들, 홈 내의 사용자들에 대한 UE들 등) 에 의한 제한된 액세스를 허용할 수도 있다. 매크로 셀에 대한 BS 는 매크로 BS 로 지칭될 수도 있다. 피코 셀에 대한 BS 는 피코 BS 로 지칭될 수도 있다. 펨토 셀에 대한 BS 는 펨토 BS 또는 홈 BS 로 지칭될 수도 있다. 도 1 에 도시된 예에서, BS들 (110a, 110b, 및 110c) 은 각각 매크로 셀들 (102a, 102b, 및 102c) 에 대한 매크로 BS들일 수도 있다. BS (110x) 는 피코 셀 (102x) 에 대한 피코 BS 일 수도 있다. BS들 (110y 및 110z) 은 각각 펨토 셀들 (102y 및 102z) 에 대한 펨토 BS들일 수도 있다. BS 는 하나 또는 다중 (예를 들어, 3 개) 셀들을 지원할 수도 있다.
무선 통신 네트워크 (100) 는 또한 중계국들을 포함할 수도 있다. 중계국은, 업스트림 스테이션 (예컨대, BS 또는 UE) 으로부터 데이터 및/또는 다른 정보의 송신물을 수신하고 데이터 및/또는 다른 정보의 송신물을 다운스트림 스테이션 (예컨대, UE 또는 BS) 으로 전송하는 스테이션이다. 중계국은 또한, 다른 UE들에 대한 송신들을 중계하는 UE 일 수도 있다. 도 1 에 도시된 예에서, 중계국 (110r) 은, BS (110a) 와 UE (120r) 간의 통신을 용이하게 하기 위하여 BS (110a) 및 UE (120r) 와 통신할 수도 있다. 중계국은 또한 중계기 BS, 중계기 등으로 지칭될 수도 있다.
무선 통신 네트워크 (100) 는 상이한 타입들의 BS들, 예컨대, 매크로 BS, 피코 BS, 펨토 BS, 중계기들 등을 포함하는 이종 네트워크일 수도 있다. 이들 상이한 타입들의 BS들은 상이한 송신 전력 레벨들, 상이한 커버리지 영역들, 및 무선 통신 네트워크 (100) 에서의 간섭에 대한 상이한 영향을 가질 수도 있다. 예를 들어, 매크로 BS 는 높은 송신 전력 레벨 (예컨대, 20 Watts) 을 가질 수도 있는 반면, 피코 BS, 펨토 BS, 및 중계기들은 더 낮은 송신 전력 레벨 (예를 들어, 1 Watt) 을 가질 수도 있다.
무선 통신 네트워크 (100) 는 동기식 또는 비동기식 동작을 지원할 수도 있다. 동기식 동작에 대해, BS들은 유사한 프레임 타이밍을 가질 수도 있으며, 상이한 BS들로부터의 송신들은 시간적으로 대략 정렬될 수도 있다. 비동기식 동작에 대해, BS들은 상이한 프레임 타이밍을 가질 수도 있고, 상이한 BS들로부터의 송신들은 시간적으로 정렬되지 않을 수도 있다. 본 명세서에서 설명된 기법들은 동기식 및 비동기식 동작 양자 모두에 대해 사용될 수도 있다.
네트워크 제어기 (130) 가 BS들의 세트에 커플링하고 이들 BS들에 대한 조정 및 제어를 제공할 수도 있다. 네트워크 제어기 (130) 는 백홀 (backhaul) 을 통해 BS들 (110) 과 통신할 수도 있다. BS들 (110) 은 또한, 무선 또는 유선 백홀을 통해 (예컨대, 직접 또는 간접적으로) 서로 통신할 수도 있다.
UE들 (120) (예컨대, 120x, 120y 등) 은 무선 통신 네트워크 (100) 전반에 걸쳐 산재될 수도 있으며, 각각의 UE 는 정지식 또는 이동식일 수도 있다. UE 는 또한, 이동국, 단말기, 액세스 단말기, 가입자 유닛, 스테이션, CPE (Customer Premises Equipment), 셀룰러 폰, 스마트 폰, 개인용 디지털 보조기 (PDA), 무선 모뎀, 무선 통신 디바이스, 핸드헬드 디바이스, 랩탑 컴퓨터, 코드리스 폰, 무선 로컬 루프 (WLL) 스테이션, 태블릿 컴퓨터, 카메라, 게이밍 디바이스, 넷북, 스마트북, 울트라북, 어플라이언스, 의료용 디바이스 또는 의료용 장비, 생체인식 센서/디바이스, 스마트 시계, 스마트 의류, 스마트 안경, 스마트 손목 밴드, 스마트 보석 (예컨대, 스마트 반지, 스마트 팔찌 등) 과 같은 웨어러블 디바이스, 엔터테인먼트 디바이스 (예컨대, 뮤직 디바이스, 비디오 디바이스, 위성 라디오 등), 차량 컴포넌트 또는 센서, 스마트 미터/센서, 산업용 제조 장비, 글로벌 포지셔닝 시스템 디바이스, 또는 무선 또는 유선 매체를 통해 통신하도록 구성된 임의의 다른 적합한 디바이스로 지칭될 수도 있다. 일부 UE들은 머신 타입 통신 (MTC) 디바이스들 또는 진화된 MTC (eMTC) 디바이스들로 고려될 수도 있다. MTC 및 eMTC UE들은, 예를 들어, BS, 다른 디바이스 (예컨대, 원격 디바이스), 또는 일부 다른 엔티티와 통신할 수도 있는 로봇들, 드론들, 원격 디바이스들, 센서들, 미터들, 모니터들, 위치 태그들 등을 포함한다. 무선 노드는, 예를 들어, 유선 또는 무선 통신 링크를 통해 네트워크 (예컨대, 인터넷과 같은 광역 네트워크 또는 셀룰러 네트워크) 에 대한 또는 네트워크로의 접속을 제공할 수도 있다. 일부 UE들은 사물 인터넷 (IoT) 디바이스들로 고려될 수도 있으며, 이는 협대역 IoT (NB-IoT) 디바이스들일 수도 있다.
소정의 무선 네트워크들 (예컨대, LTE) 은 다운링크 상에서 직교 주파수 분할 멀티플렉싱 (OFDM) 을 활용하고 업링크 상에서 단일-캐리어 주파수 분할 멀티플렉싱 (SC-FDM) 을 활용한다. OFDM 및 SC-FDM 은 시스템 대역폭을, 톤들, 빈들 등으로 또한 통칭되는 다중 (K) 직교 서브캐리어들로 파티셔닝한다. 각각의 서브캐리어는 데이터로 변조될 수도 있다. 일반적으로, 변조 심볼들은 주파수 도메인에서 OFDM 으로 그리고 시간 도메인에서 SC-FDM 으로 전송된다. 인접한 서브캐리어들 간의 간격은 고정될 수도 있고, 서브캐리어들의 총 수 (K) 는 시스템 대역폭에 의존할 수도 있다. 예를 들어, 서브캐리어들의 간격은 15 kHz 일 수도 있으며, 최소 리소스 할당 ("리소스 블록" (RB) 으로 지칭됨) 은 12 개의 서브캐리어들 (또는 180 kHz) 일 수도 있다. 결과적으로, 공칭 FFT (Fast Fourier Transfer) 사이즈는 각각 1.25, 2.5, 5, 10, 또는 20 메가헤르츠 (MHz) 의 시스템 대역폭에 대해 128, 256, 512, 1024 또는 2048 과 동일할 수도 있다. 시스템 대역폭은 또한 서브대역들로 파티셔닝될 수도 있다. 예를 들어, 서브대역은 1.08 MHz (예컨대, 6 개의 RB들) 를 커버할 수도 있고, 1.25, 2.5, 5, 10, 또는 20 MHz 의 시스템 대역폭에 대해 각각 1, 2, 4, 8, 또는 16 개의 서브대역들이 있을 수도 있다. LTE 에 있어서, 기본 송신 시간 인터벌 (TTI) 또는 패킷 지속기간은 1 ms 서브프레임이다. NR 에 있어서, 서브프레임은 여전히 1 ms 이지만, 기본 TTI 는 슬롯으로 지칭된다. 서브프레임은 서브캐리어 간격에 의존하여 가변 수의 슬롯들 (예컨대, 1, 2, 4, 8, 16, ... 슬롯들) 을 포함한다. NR RB 는 12 개의 연속적인 주파수 서브캐리어들이다. NR 은 15 KHz 의 기본 서브캐리어 간격을 지원할 수도 있고 다른 서브캐리어 간격이 기본 서브캐리어 간격, 예컨대, 30 kHz, 60 kHz, 120 kHz, 240 kHz 등에 대해 정의될 수도 있다. 심볼 및 슬롯 길이들은 서브캐리어 간격으로 스케일링된다. CP 길이는 또한 서브캐리어 간격에 의존한다.
NR 은 업링크 및 다운링크 상에서 CP 를 갖는 OFDM 을 활용할 수도 있고 TDD 를 사용한 하프-듀플렉스 동작에 대한 지원을 포함할 수도 있다. 빔포밍이 지원될 수도 있으며 빔 방향은 동적으로 구성될 수도 있다. 프리코딩 (precoding) 을 갖는 MIMO 송신이 또한 지원될 수도 있다. 일부 예들에 있어서, DL 에서의 MIMO 구성들은, UE 당 2 개까지의 스트림들 및 8 개까지의 스트림들의 멀티-계층 DL 송신들을 가진 8 개까지의 송신 안테나들을 지원할 수도 있다. 일부 예들에 있어서, UE 당 2 개까지의 스트림들을 가진 멀티-계층 송신이 지원될 수도 있다. 다중 셀들의 집성은 8 개까지의 서빙 셀들을 지원받을 수도 있다.
일부 예들에 있어서, 에어 인터페이스로의 액세스가 스케줄링될 수도 있다. 스케줄링 엔티티 (예컨대, BS) 는 그 서비스 영역 또는 셀 내의 일부 또는 모든 디바이스들 및 장비 사이의 통신을 위한 리소스들을 할당한다. 스케줄링 엔티티는 하나 이상의 종속 엔티티들에 대한 리소스들을 스케줄링, 할당, 재구성, 및 해제하는 것을 책임질 수도 있다. 즉, 스케줄링된 통신을 위해, 종속 엔티티들은 스케줄링 엔티티에 의해 할당된 리소스들을 활용한다. 기지국들은 스케줄링 엔티티로서 기능할 수 있는 유일한 엔티티들은 아니다. 일부 예들에서, UE 는 스케줄링 엔티티로서 기능할 수 있고 하나 이상의 종속 엔티티들 (예컨대, 하나 이상의 다른 UE들) 에 대한 리소스들을 스케줄링할 수도 있고, 다른 UE들은 무선 통신을 위해 UE 에 의해 스케줄링된 리소스들을 활용할 수도 있다. 일부 예들에 있어서, UE 는 피어-투-피어 (P2P) 네트워크에서, 및/또는 메시 네트워크에서 스케줄링 엔티티로서 기능할 수도 있다. 메시 네트워크 예에 있어서, UE들은 스케줄링 엔티티와 통신하는 것에 더하여 서로 직접 통신할 수도 있다.
일부 예들에서, 2 개 이상의 종속 엔티티들 (예컨대, UE들) 은 사이드링크 신호들을 사용하여 서로 통신할 수도 있다. 그러한 사이드링크 통신의 실세계 애플리케이션들은 공공 안전, 근접 서비스들, UE-대-네트워크 중계, V2V (vehicle-to-vehicle) 통신, 만물 인터넷 (Internet of Everything; IoE) 통신, IoT 통신, 미션 크리티컬 메시, 및/또는 다양한 다른 적합한 애플리케이션들을 포함할 수도 있다. 일반적으로, 사이드링크 신호는, 스케줄링 엔티티가 스케줄링 및/또는 제어 목적들을 위해 활용될 수도 있지만, 스케줄링 엔티티 (예컨대, UE 또는 BS) 를 통해 그 통신을 중계하지 않고 하나의 종속 엔티티 (예컨대, UE1) 로부터 다른 종속 엔티티 (예컨대, UE2) 로 통신되는 신호를 지칭할 수도 있다. 일부 예들에서, (통상적으로 비허가 스펙트럼을 사용하는 무선 로컬 영역 네트워크들과 달리) 사이드링크 신호들은 허가 스펙트럼을 사용하여 통신될 수도 있다.
도 1 에서, 양쪽 화살표들을 가진 실선은 UE 와, 다운링크 및/또는 업링크 상에서 UE 를 서빙하도록 지정된 BS 인 서빙 BS 와의 사이의 원하는 송신들을 표시한다. 양쪽 화살표들을 가진 미세 점선은 UE 와 BS 사이의 잠재적 간섭 송신들을 표시한다.
도 2 는 본 개시의 양태들을 구현하는데 사용될 수도 있는 (예컨대, 도 1 의 무선 통신 네트워크 (100) 에서의) BS (110) 및 UE (120) 의 예시적인 컴포넌트들을 예시한다. 예를 들어, UE (120) 의 안테나들 (252), 프로세서들 (266, 258, 264), 및/또는 제어기/프로세서 (280) 및/또는 BS (110) 의 안테나들 (234), 프로세서들 (220, 230, 238), 및/또는 제어기/프로세서 (240) 는 본 명세서에서 설명된 다양한 기법들 및 방법들을 수행하는데 사용될 수도 있다. 일 양태에서, 도 2 에 도시된 바와 같이, BS (110) 의 제어기/프로세서 (240) 는 본 명세서에서 설명된 양태들에 따라, 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 을 위해 구성될 수도 있다. 일 양태에서, 도 2 에 도시된 바와 같이, UE (120) 의 제어기/프로세서 (280) 는 본 명세서에서 설명된 양태들에 따라, 멀티 송신 시간 인터벌 (TTI) 승인들에 대한 시간 도메인 리소스 할당 (TDRA) 을 위해 구성될 수도 있다.
BS (110) 에서, 송신 프로세서 (220) 는 데이터 소스 (212) 로부터 데이터 및 제어기/프로세서 (240) 로부터 제어 정보를 수신할 수도 있다. 제어 정보는 물리 브로드캐스트 채널 (PBCH), 물리 제어 포맷 표시자 채널 (PCFICH), 물리 하이브리드 ARQ 표시자 채널 (PHICH), 물리 다운링크 제어 채널 (PDCCH), 그룹 공통 PDCCH (GC PDCCH) 등을 위한 것일 수도 있다. 데이터는 물리 다운링크 공유 채널 (PDSCH) 등을 위한 것일 수도 있다. 프로세서 (220) 는 데이터 및 제어 정보를 프로세싱 (예컨대, 인코딩 및 심볼 맵핑) 하여 데이터 심볼들 및 제어 심볼들을 각각 획득할 수도 있다. 송신 프로세서 (220) 는 또한, 예컨대, 프라이머리 동기화 신호 (PSS), 세컨더리 동기화 신호 (SSS), 및 셀 특정 레퍼런스 신호 (CRS) 에 대한 레퍼런스 심볼들을 생성할 수도 있다. 송신 (TX) 다중-입력 다중-출력 (MIMO) 프로세서 (230) 는 적용가능한 경우, 데이터 심볼들, 제어 심볼들, 및/또는 레퍼런스 심볼들에 대해 공간 프로세싱 (예컨대, 프리코딩) 을 수행할 수도 있고, 출력 심볼 스트림들을 변조기들 (MOD들) (232a 내지 232t) 에 제공할 수도 있다. 각각의 변조기 (232) 는 (예컨대, OFDM 등에 대해) 개별의 출력 심볼 스트림을 프로세싱하여 출력 샘플 스트림을 획득할 수도 있다. 각각의 변조기는 출력 샘플 스트림을 추가로 프로세싱 (예컨대, 아날로그로 변환, 증폭, 필터링, 및 상향변환) 하여 다운링크 신호를 획득할 수도 있다. 변조기들 (232a 내지 232t) 로부터의 다운링크 신호들은 안테나들 (234a 내지 234t) 을 통해 각각 송신될 수도 있다.
UE (120) 에서, 안테나들 (252a 내지 252r) 은 BS (110) 로부터 다운링크 신호들을 수신할 수도 있고, 수신된 신호들을 트랜시버들에서의 복조기들 (DEMOD들) (254a 내지 254r) 에, 각각, 제공할 수도 있다. 각각의 복조기 (254) 는 개별의 수신된 신호를 컨디셔닝 (예컨대, 필터링, 증폭, 하향변환, 및 디지털화) 하여 입력 샘플들을 획득할 수도 있다. 각각의 복조기는 또한, (예컨대, OFDM 등에 대해) 입력 샘플들을 프로세싱하여 수신된 심볼들을 획득할 수도 있다. MIMO 검출기 (256) 는 모든 복조기들 (254a 내지 254r) 로부터의 수신된 심볼들을 획득하고, 적용가능한 경우, 수신된 심볼들에 대해 MIMO 검출을 수행하며, 검출된 심볼들을 제공할 수도 있다. 수신 프로세서 (258) 는 검출된 심볼들을 프로세싱 (예를 들어, 복조, 디인터리빙, 및 디코딩) 하고, UE (120) 에 대한 디코딩된 데이터를 데이터 싱크 (260) 에 제공하며, 디코딩된 제어 정보를 제어기/프로세서 (280) 에 제공할 수도 있다.
업링크 상에서, UE (120) 에서, 송신 프로세서 (264) 는 데이터 소스 (262) 로부터 (예컨대, 물리 업링크 공유 채널 (PUSCH) 에 대한) 데이터를, 그리고 제어기/프로세서 (280) 로부터 (예컨대, 물리 업링크 제어 채널 (PUCCH) 에 대한) 제어 정보를 수신 및 프로세싱할 수도 있다. 송신 프로세서 (264) 는 또한 레퍼런스 신호에 대한 (예컨대, 사운딩 레퍼런스 신호 (SRS) 에 대한) 레퍼런스 심볼들을 생성할 수도 있다. 송신 프로세서 (264) 로부터의 심볼들은, 적용가능한 경우, TX MIMO 프로세서 (266) 에 의해 프리코딩되고, (예컨대, SC-FDM 등에 대해) 트랜시버들에서의 복조기들 (254a 내지 254r) 에 의해 추가로 프로세싱되며, 기지국 (110) 으로 송신될 수도 있다. BS (110) 에서, UE (120) 로부터의 업링크 신호들은 안테나들 (234) 에 의해 수신되고, 변조기들 (232) 에 의해 프로세싱되고, 적용가능한 경우, MIMO 검출기 (236) 에 의해 검출되며, 수신 프로세서 (238) 에 의해 추가로 프로세싱되어 UE (120) 에 의해 전송된 디코딩된 데이터 및 제어 정보를 획득할 수도 있다. 수신 프로세서 (238) 는 디코딩된 데이터를 데이터 싱크 (239) 에 그리고 디코딩된 제어 정보를 제어기/프로세서 (240) 에 제공할 수도 있다.
제어기들/프로세서들 (240 및 280) 은 각각 BS (110) 및 UE (120) 에서의 동작을 지시할 수도 있다. BS (110) 에서의 제어기/프로세서 (240) 및/또는 다른 프로세서들 및 모듈들은 본 명세서에서 설명된 기법들에 대한 프로세스들의 실행을 수행 또는 지시할 수도 있다. 메모리들 (242 및 282) 은 각각 BS (110) 및 UE (120) 에 대한 데이터 및 프로그램 코드들을 저장할 수도 있다. 스케줄러 (244) 는 다운링크 및/또는 업링크 상에서의 데이터 송신을 위해 UE들을 스케줄링할 수도 있다.
도 3 은 NR 에 대한 프레임 포맷 (300) 의 예를 도시하는 다이어그램이다. 다운링크 및 업링크의 각각에 대한 송신 타임라인은 무선 프레임들의 유닛들로 파티셔닝될 수도 있다. 각각의 무선 프레임은 미리결정된 지속기간 (예컨대, 10 ms) 을 가질 수도 있으며, 0 내지 9 의 인덱스들을 갖는, 각각이 1 ms 인 10 개의 서브프레임들로 파티셔닝될 수도 있다. 각각의 서브프레임은 서브캐리어 간격에 의존하여 가변 수의 슬롯들을 포함할 수도 있다. 각각의 슬롯은 서브캐리어 간격에 의존하여 가변 수의 심볼 주기들 (예컨대, 7 또는 14 개의 심볼들) 을 포함할 수도 있다. 각각의 슬롯에서의 심볼 주기들에는 인덱스들이 할당될 수도 있다. 서브-슬롯 구조로 지칭될 수도 있는 미니-슬롯은 슬롯 미만의 지속기간 (예컨대, 2, 3 또는 4 개의 심볼들) 을 갖는 송신 시간 인터벌을 지칭한다.
슬롯에서의 각각의 심볼은 데이터 송신에 대한 링크 방향 (예컨대, DL, UL, 또는 플렉시블) 을 표시할 수도 있고, 각각의 서브프레임에 대한 링크 방향은 동적으로 스위칭될 수도 있다. 링크 방향들은 슬롯 포맷에 기초할 수도 있다. 각각의 슬롯은 DL/UL 데이터 뿐만 아니라 DL/UL 제어 정보를 포함할 수도 있다.
NR 에 있어서, 동기화 신호 (SS) 블록이 송신된다. SS 블록은 PSS, SSS, 및 2 개 심볼 PBCH 를 포함한다. SS 블록은 도 3 에 도시된 바와 같이 심볼들 0-3 과 같은 고정된 슬롯 위치에서 송신될 수 있다. PSS 및 SSS 는 셀 탐색 및 취득을 위해 UE들에 의해 사용될 수도 있다. PSS 는 하프-프레임 타이밍을 제공할 수도 있고, SS 는 CP 길이 및 프레임 타이밍을 제공할 수도 있다. PSS 및 SSS 는 셀 아이덴티티 (cell identity) 를 제공할 수도 있다. PBCH 는 다운링크 시스템 대역폭, 무선 프레임 내의 타이밍 정보, SS 버스트 세트 주기성, 시스템 프레임 번호 등과 같은 일부 기본 시스템 정보를 반송한다. SS 블록들은 빔 스위핑을 지원하기 위해 SS 버스트들로 조직될 수도 있다. 잔여 최소 시스템 정보 (RMSI), 시스템 정보 블록들 (SIB들), 다른 시스템 정보 (OSI) 와 같은 추가의 시스템 정보가 소정의 서브프레임들에서 물리 다운링크 공유 채널 (PDSCH) 상에서 송신될 수 있다. SS 블록은, 예를 들어, mmW 에 대해 64 개까지의 상이한 빔 방향들로, 64 회까지 송신될 수 있다. SS 블록의 64 개까지의 송신들은 SS 버스트 세트로 지칭된다. SS 버스트 세트에서의 SS 블록들은 동일한 주파수 영역에서 송신되는 한편, 상이한 SS 버스트 세트들에서의 SS 블록들은 상이한 주파수 위치들에서 송신될 수 있다.
멀티 TTI 승인들에 대한 예시적인 시간 도메인 리소스 할당 (TDRA)
상이한 시스템들은 NR 서브프레임의 슬롯에서의 송신들 (예컨대, PUSCH/PDSCH 송신들) 에 대한 시간 도메인 리소스 할당 (TDRA) 을 위한 다양한 옵션들을 활용한다.
예를 들어, NR (예컨대, NR 릴리스-15) 에서의 UL 승인 (예컨대, DCI 포맷들 0_0 및 0_1) 에 대해, TDRA 는 DCI 의 부분으로서 표시된다. NR 은 TDRA 테이블에서 송신에 대한 시간 도메인 리소스들을 할당하기 위한 다수의 옵션들을 정의하고, 여기서 TDRA 테이블의 각각의 엔트리/로우는 시간 도메인 리소스들의 상이한 할당을 정의한다. 송신을 스케줄링하는 DCI 에서의 TDRA 필드는 TDRA 테이블로부터의 엔트리들/로우들 중 하나를 표시한다. 수신 UE 는 DCI 를 디코딩하고, TDRA 필드에서 표시를 식별하며 스케줄링된 송신에 대해 대응하는 TDRA 테이블 엔트리로부터 리소스 할당을 사용한다. 일 양태에서, TDRA 테이블은 네트워크 및 UE 에 공지된 디폴트 테이블일 수도 있거나, 또는 RRC 시그널링을 통해 구성되는 구성가능 테이블일 수도 있다.
도 4A 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 예시적인 디폴트 TDRA 테이블 (400A) 을 예시한다.
도 4A 에 도시된 바와 같이, 디폴트 TDRA 테이블 (400A) 은 PUSCH 송신들을 스케줄링하기 위한 16 개의 상이한 시간 도메인 리소스 할당들을 정의하고, 여기서 테이블 (400A) 의 각각의 로우는 상이한 리소스 할당을 정의한다. 각각의 TDRA 옵션 (예컨대, 각각의 로우) 에 대해, 테이블 (400A) 의 컬럼들은 리소스 할당의 상세들을 정의하는 다양한 파라미터들을 포함한다. 도 4A 에 도시된 바와 같이, 각각의 TDRA 옵션 (예컨대, 각각의 로우) 에 대해, 테이블 (400A) 은 로우 인덱스, 맵핑 타입, 슬롯 오프셋 (K2), 시작 심볼 (S) 및 할당 길이 (L) 를 정의한다. 맵핑 타입은 스케줄링된 PUSCH 송신에 대해 맵핑 타입 A 또는 B 중 어느 하나일 수도 있다. 슬롯 오프셋 (K2) 은 DCI 가 송신되었던 슬롯에 대한 오프셋을 제공한다. 예를 들어, n 이 스케줄링 DCI 가 송신되었던 슬롯을 나타내면, PUSCH 는 슬롯 n+K2 에서 송신된다. 시작 심볼 (S) 은 대응하는 PUSCH 송신이 시작하도록 스케줄링되는 슬롯의 특정 심볼 (예컨대, 심볼 0, 1, 2...14) 을 특정한다. 할당 길이 (L) 는 시작 심볼 (S) 로부터의 PUSCH 송신의 심볼 길이를 정의한다. 대안적으로, 시작 심볼 (S) 및 할당 길이 (L) 는 시작 및 길이 표시자 값 (Start and Length Indicator Value; SLIV) 으로서 공동으로 표시될 수도 있다.
도 4B 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 시작 심볼 (S) 을 결정하는데 사용하기 위한 j 의 값들을 특정하는 예시적인 테이블 (400B) 을 예시한다.
테이블 (400B) 에 도시된 바와 같은 파라미터 μPUSCH 는 서브캐리어 간격을 특정한다. 예를 들어, μPUSCH 의 값 0, 1, 2 및 3 은 각각 15 KHz, 30 KHz, 60 KHz 및 120 KHz 의 서브캐리어 간격을 나타낸다. 도 4B 에 도시된 바와 같이, j 의 값은 서브캐리어 간격의 함수이다.
도 4C 는 NR (예컨대, NR 릴리스 15) 에 의해 정의된 바와 같은 시작 심볼 (S) 및 할당 길이 (L) 의 유효한 조합들을 특정하는 예시적인 테이블 (400C) 을 예시한다.
도 4B 에 도시된 바와 같이, 테이블 (400B) 에서의 S 및 L 의 값들은 맵핑 타입의 함수이다. 또한, S 및 L 의 값들은 할당이 슬롯 경계를 넘지 않도록 정의된다. 예를 들어, S+L-1 은 할당된 슬롯에서 최대 마지막 심볼이다.
소정의 양태들에서, DCI 의 TDRA 필드는 TDRA 테이블로부터의 엔트리들/로우들 중 하나를 표시하기 때문에, TDRA 필드의 비트 길이는 TDRA 테이블에서의 로우들의 수의 함수이다. 예를 들어, TDRA 필드의 비트폭은 도 4A 에 도시된 바와 같은 디폴트 TDRA 테이블로부터의 16 개의 TDRA 옵션들의 각각을 표시하기 위해 4 비트이다.
일 양태에서, TDRA 테이블은 구성가능 (예컨대, 디폴트 없음) 일 수도 있다. 예를 들어, NR (예컨대, NR 릴리스 15) 은 상위 계층 파라미터 pusch-TimeDomainAllocationList 가 구성되면 TDRA 필드가 이 상위 계층 파라미터의 엔트리들 중 하나를 표시하는 것을 특정한다. 상위 계층 파라미터 pusch-TimeDomainAllocationList 는 구성가능 TDRA 테이블을 정의하는 RRC 파라미터이다. 이 파라미터가 구성되지 않으면, 디폴트 TDRA 테이블이 사용된다. 일 양태에서, 구성가능 TDRA 테이블에 의해 구성된 TDRA 옵션들 (예컨대, 엔트리들) 의 최대 수는 16 이다. 따라서, TDRA 필드의 비트폭은 구성가능 테이블에서 구성된 엔트리들의 수에 의존하여 0-4 일 수도 있다. 일 양태에서, 디폴트 테이블과 같이, RRC 파라미터 pusch-TimeDomainAllocationList 는 각각의 구성된 TDRA 엔트리에 대해 맵핑 타입, 슬롯 오프셋 (K2), 시작 심볼 (S) 및 할당 길이 (L) 를 특정한다. 추가적으로, pusch-TimeDomainAllocationList 는 구성된 엔트리들의 최대 수를 특정한다. 일 양태에서, 시작 심볼 (S) 및 할당 길이 (L) 는 시작 및 길이 표시자 값 (SLIV) 으로서 공동으로 표시된다.
소정의 양태들에서, NR 은 멀티 송신 시간 인터벌 (멀티 TTI) 승인들을 지원한다. 멀티 TTI 승인은 일반적으로, 다중 TTI들 상에서 다중 전송 블록들 (TB들) (예컨대, PDSCH 또는 PUSCH) 을 스케줄링하는 단일 승인 (예컨대, 다운링크/업링크 승인) 이다. 일 양태에서, TTI 는 NR 서브프레임의 슬롯 또는 미니-슬롯을 포함한다. 멀티 TTI 승인들은 비허가 스펙트럼 (NRU) 으로의 NR 기반 액세스에서의 멀티 TTI PUSCH 승인들에 특히 유용하다. 예를 들어, 멀티 TTI PUSCH 승인들 없이, 다중 다운링크 부분들이 다중 PUSCH 승인들을 송신하기 위해 사용되어야 할 수도 있으며, 이는 추가적인 오버헤드를 야기할 뿐만 아니라 다운링크와 업링크 사이의 다중 스위치들을 수반할 것이다. NRU 는 Listen-Before-Talk 를 사용하여 매체에 액세스하기 때문에, 다운링크와 업링크 사이의 스위치들은 잠재적으로 매체의 손실로 이어질 수도 있다.
소정의 양태들에서, NRU 에서의 멀티 TTI PUSCH 승인들에 관한 3GPP 표준들에서의 현행 합의는, "단일 DCI 에 의한 다중 슬롯들/미니-슬롯들에 대해 PUSCH 를 스케줄링하는 것이 별도의 TB들 (여기서 각각의 TB 는 최대 하나의 슬롯 또는 하나의 미니-슬롯에 맵핑된다) 을 갖는 적어도 다중 연속적인 PUSCH들을 지원한다" 고 되어 있다. 미래에 NRU 에 대한 멀티 TTI PDSCH 승인들에 관하여 유사한 합의에 도달할 수도 있을 것으로 예상된다.
소정의 양태들에서, 멀티 TTI 승인에 의해 스케줄링된 PUSCH 송신들 중 적어도 일부에 대해 (풀 슬롯들 대신) 미니-슬롯들에 대한 할당을 허용하는 것이 유익하며 실제로 필요하다. 일 양태에서, 미니-슬롯 할당은 멀티 TTI 송신의 시작에서 UE 에 대해 더 많은 LBT (Listen Before Talk) 기회들을 가능하게 하기 위해, (멀티 TTI 승인에 의해 스케줄링된) 멀티 TTI 송신의 시작 (예컨대, 하나 이상의 초기 PUSCH 송신들) 에서 허용되어야 할 수도 있다. 일 양태에서, 미니-슬롯 할당은 멀티 TTI 송신의 중간 어디에서나 허용되어야 할 수도 있다. 예를 들어, 멀티 TTI 송신의 중간의 PUSCH 송신이 재송신에 대응하고 DCI 에서의 코드 블록 그룹 송신 정보 (CBGTI) 필드가 오직 CBG들의 일부 (예컨대 8 중에서 1) 만이 재송신을 요구한다는 것을 표시하면, 더 적은 수의 리소스들 (예컨대, 전체 슬롯이 아닌 오직 슬롯의 일부 심볼들만) 이 재송신에 필요하다. 일 양태에서, 주파수 도메인 리소스 할당 (FDRA) 이 모든 PUSCH들에 대해 동일할 가능성이 있으므로, TDRA 는 풀 슬롯보다 적은 수의 심볼들을 표시할 수도 있다. 일 양태에서, 미니-슬롯 할당은 멀티 TTI 송신의 종료에서 허용되어야 할 수도 있다. 예를 들어, 마지막 PUSCH 송신에 대해 전체 슬롯을 취할 UE 버퍼에 충분한 데이터가 없을 때, 마지막 PUSCH 송신은 슬롯 내 심볼들의 서브세트를 할당받을 수도 있고 그 송신은 슬롯 경계 수 심볼들 전에 종료할 수도 있다.
본 개시의 양태들은 멀티 TTI 할당의 시작에서, 중간에서, 및/또는 종료에서 미니-슬롯 할당에 대해 허용하면서 멀티 TTI DCI 에서 다중 연속적인 송신들 (예컨대, PUSCH 송신들) 을 스케줄링하기 위한 TDRA 설계를 논의한다.
일 양태에서, 본 개시의 양태들에서 논의된 TDRA 설계들은 멀티 TTI 승인에 대한 시간 도메인 리소스 할당들의 수를 정의하는 TDRA 테이블 설계들을 포함한다. 일 양태에서, 논의된 TDRA 테이블들은 디폴트 TDRA 테이블들 (고정된 테이블 사이즈를 가짐) 로서 사용될 수도 있거나 또는 RRC 시그널링 (예컨대, 구성가능 엔트리들/로우들) 을 통해 구성될 수도 있다. 일 양태에서, 제안된 TDRA 테이블 설계들은 스케줄링 플렉시빌리티와 RRC 오버헤드/TDRA 필드 비트폭 간의 허용가능한 트레이드오프를 제공한다. 예를 들어, TDRA 할당 옵션들의 수 (예컨대, TDRA 테이블의 엔트리들/로우들의 수) 의 관점에서 스케줄링 플렉시빌리티를 제공하는 것은 중요하지만, (TDRA 테이블에서의 엔트리들/로우들의 수에 의해 결정된) TDRA 필드의 비트폭은 DCI 사이즈를 너무 많이 증가시키는 것을 회피하기 위해 너무 커서는 안된다. 추가적으로, 많은 수의 TDRA 엔트리들/로우들을 포함하는 큰 TDRA 테이블 사이즈는 테이블 구성을 전달하기 위해 큰 RRC 오버헤드를 초래한다. 따라서, TDRA 테이블 설계에 의해 제공된 스케줄링 플렉시빌리티와 TDRA 테이블의 사이즈 간에 트레이드오프가 필요하다.
본 개시의 양태들은 멀티 TTI PUSCH 승인들을 참조하여 TDRA 설계들을 논의하지만, 논의된 TDRA 설계들 중 일부는 멀티 TTI PDSCH 승인들에 적용가능하다는 것에 주목할 수도 있다.
소정의 양태들에서, LAA (Licensed-Assisted Access) 에서의 멀티 TTI 승인들에 관한 소정의 개념들은 NR 에서 멀티 TTI 승인들에 대한 DCI 사이즈를 감소시키기 위해 레버리징될 수도 있다.
LAA 에서의 멀티 TTI 승인은 3GPP LTE 사양에 따라 DCI 포맷들 0B/4B 를 사용한다. LTE 사양은 멀티 TTI UL 승인들에 대한 여러 정의들을 포함한다. LTE 사양에 따르면, "maxNumberOfSchedSubframes" 파라미터는 무선 리소스 제어 (RRC) 시그널링을 통해 구성된다. 이 파라미터는 멀티 TTI 승인에 의해 스케줄링될 수도 있는 TTI들의 최대 수 (예컨대, 2 또는 4 개의 서브프레임들) 를 구성한다. DCI 는 얼마나 많은 TTI들 또는 서브프레임들이 일 특정의 것에 의해 실제로 스케줄링되는지를 동적으로 표시하는데 사용된다. 일 양태에서, DCI 는 RRC 시그널링을 통해 구성된 스케줄링된 TTI들의 최대 수가 각각 2 또는 4 개의 TTI들인 것에 기초하여 이 동적 표시를 위해 1 비트 또는 2 비트를 사용한다. 일 양태에서, DCI 사이즈는 동적으로 스케줄링된 TTI들의 수에 독립적이고, RRC 시그널링을 통해 반정적으로 구성되는 스케줄링된 TTI들의 최대 수의 함수일 뿐이다.
소정의 양태들에서, 본 개시의 양태들에서 논의된 TDRA 설계들은 소정의 가정들을 따른다. 예를 들어, LAA 설계와 유사하게, 단일 멀티 TTI 승인 (예컨대, DCI) 에 의해 스케줄링될 수 있는 PUSCH 송신들 (또는 TTI 당 하나의 PUSCH 송신을 가정하는 TTI들) 의 최대 수 (파라미터 N 으로 나타냄) 가 RRC 시그널링을 통해 구성된다. 특정 멀티 TTI 승인 (예컨대, DCI) 에 의해 스케줄링된 PUSCH 송신들의 실제 수 (파라미터 n 으로 나타냄) 가 DCI 에 표시되며, 여기서 n<=N 이다. 추가적으로, 어떠한 단일의 PUSCH 송신도 슬롯 경계를 넘을 수 없음, 즉 각각의 PUSCH 송신의 시작 심볼 및 종료 심볼이 단일 슬롯 내에 있음이 가정된다. 다른 가정은, 멀티 TTI 승인에 의해 스케줄링된 PUSCH 송신들이 시간 도메인에서 연속적이며, 단일 멀티 TTI 승인에 의해 스케줄링될 때 2 개의 연속적인 PUSCH 송신들 간에 갭이 없다는 것이다.
도 5 는 본 개시의 양태들에 따른, 멀티 TTI 승인에 대해 시간 도메인 리소스 할당을 할당하기 위해 기지국 (BS) 에 의해 수행되는 예시적인 동작들 (500) 을 예시한다.
동작들 (500) 은, 502 에서, 멀티 물리 업링크 공유 채널 (PUSCH) 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라, 복수의 PUSCH 송신들 (예컨대, 전송 블록들에 대응함) 에 대해 시간 도메인 리소스들을 할당하는 것으로 시작된다.
504 에서, BS 는 복수의 PUSCH 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 송신하며, 여기서 DCI 는 TDRA 테이블로부터 선택된 TDRA 패턴의 표시를 포함한다.
도 6 은 본 개시의 양태들에 따른, 멀티 TTI 승인에 대한 시간 도메인 리소스 할당을 결정하기 위해 사용자 장비 (UE) 에 의해 수행되는 예시적인 동작들 (600) 을 예시한다.
동작들 (600) 은, 602 에서, 복수의 물리 업링크 공유 채널 (PUSCH) 송신들 (예컨대, 전송 블록들에 대응함) 을 스케줄링하는 다운링크 제어 정보 (DCI) 를 수신하는 것으로 시작되며, 여기서 시간 도메인 리소스들은 멀티 PUSCH 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라 복수의 PUSCH 송신들에 대해 할당되고 DCI 는 TDRA 패턴의 표시를 포함한다.
604 에서, UE 는 표시에 기초하여, TDRA 테이블로부터 TDRA 패턴을 결정한다.
606 에서, UE 는 결정된 TDRA 패턴에 기초하여, 복수의 PUSCH 송신들에 대한 시간 도메인 리소스들의 할당을 결정한다.
일 양태에서, TDRA 테이블의 각각의 로우는 상이한 TDRA 패턴에 대응하고, 각각의 TDRA 패턴은 TDRA 패턴에 대한 로우에 대응하는 TDRA 테이블의 복수의 컬럼들에서의 할당 정보에 의해 정의되고, 각각의 TDRA 패턴은 복수의 송신들에 대한 복수의 TTI들에서 시간 도메인 리소스들을 할당하기 위한 상이한 패턴을 정의한다. 일 양태에서, DCI 에서 송신된 TDRA 표시는 TDRA 테이블을 형성하는 특정 로우/TDRA 패턴을 표시한다. 일 양태에서, 각각의 TTI 는 풀 슬롯 또는 미니-슬롯을 포함하고, 여기서 각각의 TTI 는 상이한 TTI들이 상이한 PUSCH 송신들을 할당받도록 하나의 송신 (PUSCH) 을 할당받는다.
도 7A 는 본 개시의 소정의 양태들에 따른, 멀티 TTI 승인들 (예컨대, PUSCH 승인들) 에 대한 예시적인 TDRA 테이블 설계 (700A) 를 예시한다.
도 7A 에 도시된 바와 같이, TDRA 테이블 (700A) 의 각각의 엔트리/로우는 시간 도메인 리소스들의 할당에 대해 상이한 TDRA 패턴을 정의한다. 일부 경우들에서, TDRA 테이블 (700A) 의 각각의 엔트리/로우는 특정 멀티 TTI 승인에 의해 스케줄링될 수 있는 PUSCH 송신들의 최대 수 (N) 에 대한 시간 도메인 리소스 할당들을 포함한다. 그러나, 위에서 언급된 바와 같이, 특정 멀티 TTI 승인에 의해 스케줄링된 PUSCH 송신들의 실제 수 (n) 는 최대 수 (N) 보다 작을 수도 있다 (예컨대, n<=N). 따라서, 특정 멀티 TTI 승인은 TDRA 테이블 (700A) 로부터의 특정 TDRA 패턴에 정의된 'N' 할당들 중 단지 'n' 수의 할당들만을 사용할 수도 있다. 예시적인 TDRA 테이블 (700a) 은 N=4 에 대해 설계된다.
본 명세서에서 설명된 바와 같은 TDRA 테이블을 확장하는 것은 일반적으로 DCI 가 다중 스케줄링된 슬롯들 중 임의의 슬롯에서 단일 또는 다중 연속적인 PUSCH 송신들을 표시하도록 허용한다. 일부 경우들에서, TDRA 테이블의 로우에 구성될 수 있는 PUSCH들의 최대 수는 8 이다. 그러나 스케줄링된 PUSCH들의 실제 수는 (예컨대, 8 의 한계까지의) DCI 에서 시그널링된 TDRA 테이블의 로우에서 표시된 유효한 SLIV들의 수에 의해 시그널링될 수도 있다.
도 7A 에 도시된 바와 같이, TDRA 테이블 (700A) 의 각각의 엔트리/로우는 고유한 TDRA 패턴을 식별하는 로우 인덱스에 의해 식별된다. 각각의 엔트리/로우는 멀티 TTI 승인에 의해 스케줄링된 제 1 PUSCH 송신에 대한 시작 심볼 (S) 및 슬롯 오프셋 (K2) 을 포함한다. 각각의 엔트리/로우는 각각의 PUSCH i 에 대해 할당 길이 (L i ) 를 더 포함하며, 여기서 i=1-N 이다.
PUSCH 할당들은 연속적인 송신들 사이에 임의의 갭 없이 연속적인 것으로 가정되기 때문에, (제 1 PUSCH 송신 후) 각각의 후속 PUSCH 송신에 대한 시작 심볼은 이전 송신의 길이 L i 에 기초하여 결정될 수도 있다. 따라서, PUSCH j 에 대한 시작 심볼은
Figure pct00001
로서 주어질 수도 있으며, 여기서 S 는 제 1 PUSCH 송신에 대한 시작 심볼이다. 따라서, 일부 경우들에서, 시작 심볼은 제 1 PUSCH 송신에 대해 단지 제공될 수도 있다. 그러나, 일부 경우들에서, (예컨대, 전술한 계산을 수행해야 하는 것을 회피하기 위해), 시작 심볼 (S j ) 은 할당 길이 (L j ) 에 더하여 각각의 PUSCH j 에 대해 제공될 수도 있다. 즉, 이러한 경우들에서, 로우의 각각의 PUSCH j 에는 그 자신의 SLIV 가 제공된다.
일부 경우들에서, 각각의 엔트리/로우는 각각의 PUSCH i 의 맵핑 타입을 더 포함한다. i = 1, 2, ...N 이며, 이는 PUSCH들의 최대 수 (N) 가 테이블 설계 (700A) 에서 고려된다는 것을 의미하는데, 스케줄링된 PUSCH 의 실제 수 (n) 가 RRC 파라미터가 아니고 동적으로 변경될 수 있기 때문인 것에 주목할 수도 있다. 일 양태에서, PUSCH들의 실제 수 n<N 인 경우, i = n+1, ..., N 에 대한 테이블로부터의 정보가 사용되지 않는다.
도 7B 는 본 개시의 소정의 양태들에 따른, 테이블 (700A) 에 의해 정의된 TDRA 패턴들에 따른 예시적인 할당 (700B) 을 예시한다.
도 7B 에 도시된 바와 같이, 할당 (710) 은 TDRA 테이블 (700A) 로부터의 로우 인덱스 1 에 대응하는 TDRA 패턴에 따라 시간 도메인 리소스들을 할당하는 멀티 TTI 승인에 대응한다. 유사하게, 할당 (720) 은 TDRA 테이블 (700A) 로부터의 로우 인덱스 2 에 대응하는 TDRA 패턴에 따라 시간 도메인 리소스들을 할당하는 멀티 TTI 승인에 대응한다. 도시된 바와 같이, 할당들 (710 및 720) 의 각각은 3 개의 시간 슬롯들에 대한 시간 도메인 리소스들의 할당을 도시하며, 각각의 경우의 제 1 슬롯은 대응하는 멀티 TTI 승인을 스케줄링하는 DCI 를 반송한다. 할당 (710) 은 스케줄링된 송신들의 실제 수 n=3 을 가정하고 할당 (720) 은 n=4 를 가정한다.
할당 (710) 에 도시된 바와 같이, 제 1 PUSCH 송신 (PUSCH 1) 은, 로우 인덱스 1 의 슬롯 K2 의 값이 DCI 승인을 반송하는 슬롯으로부터 일 슬롯의 오프셋을 의미하는 '1' 이기 때문에 슬롯 2 에서 시작한다. 도시된 바와 같이, PUSCH 1 은 (0-13 의 심볼 인덱스 범위들을 가정하여) 시작 심볼 (S) 의 값에 의해 표시된 바와 같이 심볼 #3 에서 시작하고, 4 개의 심볼들 (L1=4) 을 할당받는다. 모든 PUSCH 송신들이 연속적이라고 가정하므로, PUSCH 2 는 PUSCH 1 의 마지막 심볼 후 연속적인 심볼인 심볼 #7 에서 시작하고 7 개의 심볼들 (L2=7) 을 할당받는다. PUSCH 3 은 슬롯 #3 의 제 1 심볼에서 시작하고 14 개의 심볼들 (L3=14) 인 전체 슬롯을 할당받는다. 일 양태에서, n=3 이므로, 할당 (710) 은 테이블 (700A) 로부터 제 4 할당 (L4 및 i=4 에 대한 맵핑) 에 관한 정보를 사용하지 않는다.
유사하게, 할당 (720) 은 로우 인덱스 2 에 정의된 TDRA 패턴에 따라 시간 도메인 리소스를 할당한다. 도시된 바와 같이, n=4 이므로, 할당 (720) 은 TDRA 테이블 (700A) 로부터 4 개 할당들 모두에 관한 정보를 사용한다.
일 양태에서, 할당들 (710 및 720) 에 도시된 바와 같이, PUSCH 할당은 슬롯 경계를 넘을 수 없는데, 각각의 PUSCH j 에 대한 시작 심볼 및 종료 심볼이 동일한 슬롯에 있어야 함을 의미한다. 이는 다음을 특징으로 할 수도 있다:
Figure pct00002
소정의 양태들에서, TDRA 테이블 (예컨대, TDRA 테이블 (700A)) 의 테이블 포맷은 테이블에서의 엔트리/로우에 대한 컬럼들의 수 및 각각의 컬럼에 대한 허용된 값들에 의해 정의된다. 일 양태에서, 테이블 포맷은 N (멀티 TTI 승인에 의해 스케줄링될 수 있는 PUSCH들의 최대 수) 의 함수이다. 일 양태에서, 테이블 포맷은 테이블이 구성가능일 때 (즉, 디폴트 테이블이 아님) RRC 오버헤드 (예컨대, 각각의 엔트리/로우를 구성하기 위한 비트들의 수) 를 결정한다.
소정의 양태들에서, 슬롯이 1 초과의 PUSCH 할당을 포함하면, 오직 첫번째 것만이 맵핑 타입 A 일 수 있고 (그것은 또한 맵핑 타입 B 일 수 있다), 슬롯에서의 다른 PUSCH들은 맵핑 타입 B 여야 한다. 이는 TDRA 테이블 (700A) 에서 볼 수도 있다.
소정의 양태들에서, TDRA 테이블 (예컨대, TDRA 테이블 (700A)) 의 테이블 사이즈는 TDRA 테이블에서 허용된 엔트리들/로우들의 수에 의해 정의된다. 일 양태에서, TDRA 테이블의 테이블 사이즈는 N 의 함수일 수 있다. 이는 더 많은 수의 PUSCH 송신들이 멀티 TTI 승인에 의해 스케줄링되도록 허용되면, TDRA 테이블에서 더 많은 TDRA 패턴들 또는 더 많은 엔트리들/로우들로 트랜슬레이하는, TDRA 에 대한 더 많은 플렉시빌리티가 필요하기 때문이다. 예를 들어, N=2 이면, DCI 에서의 최대 4 비트 (16 개의 엔트리들) 가 허용되고, N=4 이면, DCI 에서의 최대 5 비트 (32 개의 엔트리들) 가 허용되고, N=8 이면, DCI 에서의 최대 6 비트 (64 개의 엔트리들) 가 허용된다. 일 양태에서, 테이블 사이즈는, DCI 의 TDRA 필드에서 TDRA 테이블의 엔트리를 표시하는데 필요한 비트들의 양이 TDRA 테이블에서의 엔트리들/로우들의 수의 함수이기 때문에 DCI 오버헤드를 결정한다. 일 양태에서, 테이블 사이즈는 또한 테이블이 구성가능일 때 RRC 오버헤드를 결정한다.
소정의 양태들에서, TDRA 테이블 (700A) 의 테이블 포맷에 도시된 바와 같이, L i 의 값들 및 맵핑 타입들은 완전히 독립적이지 않다. 따라서, TDRA 테이블의 각각의 엔트리를 구성하기 위한 정보는 압축될 수도 있다.
도 8A 는 본 개시의 소정의 양태들에 따른, 멀티 TTI 승인들 (예컨대, PUSCH 승인들) 에 대한 압축된 TDRA 테이블 (800A) 의 예시적인 설계를 예시한다.
일 양태에서, TDRA 테이블 (800A) 의 각각의 로우/엔트리는 고유한 로우 인덱스에 의해 식별되고 멀티 TTI 승인에 대한 상이한 TDRA 패턴을 정의한다. 도 8A 에 도시된 바와 같이, 각각의 로우/엔트리는 제 1 PUSCH 송신에 대한 시작 심볼 (S) 및 슬롯 오프셋 (K2) 을 포함한다. 각각의 로우/엔트리는 부분적으로 할당된 슬롯들 (예컨대, 제 1 또는 마지막 슬롯들) 및 풀로 할당된 슬롯들 (예컨대, 중간 슬롯들) 을 포함하는 스케줄링된 슬롯들의 수 (K) 를 더 포함한다. 각각의 로우/엔트리는 멤버 ID 벡터를 더 포함하고, 그 멤버 ID 벡터는 각각의 스케줄링된 슬롯에 대해 하나의 멤버 ID 를 포함한다. 예를 들어, 도 8A 에 도시된 바와 같이, 로우 인덱스 1 은 K=2 를 갖고 대응하는 멤버 ID 벡터는 2 개의 멤버 ID들을 포함한다. 일 양태에서, 멤버 ID 벡터의 각각의 멤버 ID 는 대응하는 스케줄링된 슬롯에 대한 미니-슬롯 구조를 정의하고, 각각의 멤버 ID 는 미니-슬롯 테이블의 고유한 엔트리/로우를 가리키고, 미니-슬롯 테이블의 각각의 로우는 주어진 슬롯에 대한 미니-슬롯 구조를 정의한다.
도 8B 는 본 개시의 소정의 양태들에 따른, 주어진 슬롯에 대한 미니-슬롯 구조를 정의하기 위한 예시적인 미니-슬롯 테이블 (800B) 을 예시한다.
도 8B 에 도시된 바와 같이, 미니-슬롯 테이블 (800B) 의 각각의 로우/엔트리는 고유한 멤버 ID 에 의해 식별되고 주어진 슬롯에 대한 상이한 미니-슬롯 구조를 정의한다. 미니-슬롯 테이블 (800B) 의 각각의 로우/엔트리는 슬롯 당 미니-슬롯들의 수 (M), 각각의 미니-슬롯의 길이를 정의하는 사이즈 M-1 의 길이 벡터, 주어진 슬롯의 제 1 미니-슬롯에 대한 맵핑 타입 (A 또는 B) 및 주어진 슬롯에서의 마지막 미니-슬롯의 존재/부재를 정의한다.
일 양태에서, 슬롯 당 미니-슬롯들의 수 (M) 는 제한될 수도 있다. 예를 들어, 최대 M=4 이며, 이는 각각의 슬롯이 최대 4 개의 미니-슬롯들로 분할될 수 있음을 의미한다. 일 양태에서, 각각의 미니-슬롯의 길이를 표시하는 벡터는, 다른 값들이 주어지면 알려진 바와 같이, 주어진 슬롯의 마지막 미니-슬롯의 길이가 필요하지 않기 때문에 길이 M-1 이 된다. 예를 들어, 슬롯 당 14 개의 심볼들이 있다고 가정하면, 제 1 슬롯의 경우 길이의 합은 14-S 와 동일해야 하고 다른 슬롯들의 경우 합은 14 와 동일해야 한다. 일 양태에서, 마지막 미니-슬롯의 존재/부재에 관한 정보는 마지막 수 개의 심볼들이 할당되지 않을 때 유용하다. 테이블 800B 에 도시된 바와 같이, 1 비트 값은 주어진 슬롯에서 마지막 미니-슬롯의 존재/부재를 표시하는데 사용되고, 여기서 '1' 의 값은 마지막 미니-슬롯의 존재를 표시하고 '0' 의 값은 마지막 미니-슬롯의 부재를 표시한다. 대안적으로, 마지막 미니-슬롯의 존재/부재를 명시적으로 표시하는 대신에, DCI 에 표시된 n (PUSCH들의 실제 수) 의 값이 이 정보를 결정하는데 사용될 수도 있다. 예를 들어, PUSCH n 이 특정 슬롯에서 스케줄링되고, 특정 슬롯에 다중 미니-슬롯들이 있으면, PUSCH n 이 송신된 후 슬롯에서의 나머지 미니-슬롯들은 송신되지 않는다.
도 8C 는 본 개시의 소정의 양태들에 따른, 테이블 (800A) 에 의해 정의된 TDRA 패턴들에 따른 예시적인 할당 (800C) 을 예시한다.
도 8B 에 도시된 바와 같이, 할당 (810) 은 TDRA 테이블 (800A) 로부터의 로우 인덱스 1 에 대응하는 TDRA 패턴에 따라 시간 도메인 리소스들을 할당하는 멀티 TTI 승인에 대응한다. 유사하게, 할당 (820) 은 TDRA 테이블 (800A) 로부터의 로우 인덱스 2 에 대응하는 TDRA 패턴에 따라 시간 도메인 리소스들을 할당하는 멀티 TTI 승인에 대응한다. 도시된 바와 같이, 할당들 (810 및 820) 의 각각은 3 개의 시간 슬롯들에 대한 시간 도메인 리소스들의 할당을 도시하며, 각각의 경우의 제 1 슬롯은 대응하는 멀티 TTI 승인을 스케줄링하는 DCI 를 반송한다.
할당 (810) 에 도시된 바와 같이, 제 1 PUSCH 송신 (PUSCH 1) 은, 로우 인덱스 1 에서의 슬롯 K2 의 값이 DCI 승인을 반송하는 슬롯으로부터 일 슬롯의 오프셋을 의미하는 '1' 이기 때문에 슬롯 2 에서 시작한다. 도시된 바와 같이, PUSCH 1 은 (0-13 으로부터의 심볼 인덱스 범위들을 가정하여) 시작 심볼 (S) 의 값에 의해 표시된 바와 같이 심볼 #3 에서 시작한다. 로우 인덱스 1 은 2 개의 슬롯들이 스케줄링될 것임을 표시하고 멤버 ID 벡터는 제 1 슬롯의 미니-슬롯 구조에 대한 멤버 ID 4 를 표시하고 제 2 슬롯의 미니-슬롯 구조에 대한 멤버 ID 1 을 표시한다. 도시된 바와 같이, 할당 (810) 의 2 개의 슬롯들 내의 미니-슬롯들은 미니-슬롯 테이블 (800B) 에 따라 할당된다. 미니-슬롯 테이블 (800B) 의 멤버 ID #4 를 보면, 2 개의 미니-슬롯들이 제 1 스케줄링된 슬롯에서 스케줄링되어야 하고, 제 1 스케줄링된 슬롯에서의 제 1 미니-슬롯의 길이는 4 심볼들이다. 멤버 ID 4 의 마지막 컬럼은 슬롯에서의 마지막 미니-슬롯의 존재를 표시하기 때문에, (슬롯의 마지막 미니-슬롯인) 제 1 스케줄링된 슬롯의 제 2 미니-슬롯은 제 1 스케줄링된 슬롯의 나머지 슬롯들을 차지한다. 미니-슬롯 테이블 (800B) 의 멤버 ID #1 을 보면, 1 개의 미니-슬롯은 제 2 스케줄링된 슬롯에서 스케줄링되어야 한다. 멤버 ID 4 의 마지막 컬럼은 슬롯에서의 마지막 미니-슬롯의 존재를 표시하기 때문에, (슬롯의 마지막 미니-슬롯인) 제 2 스케줄링된 슬롯의 미니-슬롯은 제 2 스케줄링된 슬롯의 모든 슬롯들을 차지한다.
유사하게, 할당 (800) 은 로우 인덱스 2 에서 정의된 TDRA 패턴에 따라 시간 도메인 리소스를 할당하며, 여기서 스케줄링된 슬롯들의 미니-슬롯 구조는 미니-슬롯 테이블 (800B) 의 정의된 멤버 ID들에 의해 결정된다.
소정의 양태들에서, TDRA 테이블 (800A) 은 (도 7A 의 테이블 (700A) 과 달리) 각각의 스케줄링된 슬롯의 미니-슬롯 구조를 정의하지 않기 때문에, RRC 오버헤드는 테이블 (800A) 이 구성가능인 경우 더 낮다.
일 양태에서, 슬롯들의 수인 슬롯들의 수 K<=N 은 PUSCH 가 슬롯 경계를 넘을 수 없기 때문에 PUSCH들의 최대 수보다 작다.
일 양태에서, RRC 오버헤드를 더 감소시키기 위해, 추가적인 제약들이 도입될 수도 있다. 예를 들어, 슬롯들의 최대 수 K_max 가 정의될 수도 있다. 대안적으로, 멀티 TTI PUSCH 는 제 1 슬롯 (또는 처음 2 개의 슬롯들) 만이 미니-슬롯들을 포함할 수 있고 나머지가 풀-슬롯 PUSCH (즉 시작에서 오직 허용된 미니-슬롯들) 이도록 제한될 수도 있다. 예를 들어, K=1 (또는 K=2), 및 오직 제 1 (또는 처음 2 개의) 슬롯들의 구조만이 표시되고, (DCI 에서 값 n 에 의해 결정될) 나머지 PUSCH들은 풀-슬롯들이다.
소정의 양태들에서, 미니-슬롯 테이블 (800B) 의 멤버는 TDRA 테이블 (800A) 의 다중 엔트리들/로우들에서 사용될 수 있다 (즉, 한번 정의되고 다수회 사용될 수 있다). 이는 RRC 오버헤드를 더 감소시키는데 도움이 될 수도 있다.
예를 들어, 멤버 ID=1 는 다중 스케줄링된 PUSCH들 중 하나의 풀-슬롯 PUSCH 를 갖는 임의의 엔트리들/로우에 대해 TDRA 테이블 (800A) 로부터의 엔트리/로우 구성의 부분으로서 사용될 수 있다.
예를 들어, 멤버 ID=2 는 제 1 슬롯의 종료까지 차지하는 (다중 스케줄링된 PUSCH들 중) 제 1 스케줄링된 PUSCH 에 대응하는 임의의 엔트리들/로우들에 대해 TDRA 테이블 (800A) 로부터의 엔트리/로우 구성의 부분으로서 사용될 수 있다.
예를 들어, 멤버 ID=4 는 다중 구조들에 대한 엔트리/로우 구성의 부분으로서 사용될 수 있다. 제 1 예는 멤버 ID=4 가 TDRA 테이블 (800A) 로부터의 엔트리/로우의 제 1 멤버 ID (제 1 스케줄링된 슬롯에 대응함) 로서 사용되고 S=4 인 경우이다. 제 2 예는 멤버 ID=4 가 TDRA 테이블 (800A) 로부터의 엔트리/로우의 제 1 멤버 ID (제 1 스케줄링된 슬롯에 대응함) 로서 사용되고 S=2 인 경우이다. 제 3 예는 멤버 ID=4 가 TDRA 테이블 (800A) 로부터의 엔트리/로우의 제 1 멤버 ID 가 아닌 다른 것으로서 사용되는 경우이다. 도 9A 는 멤버 ID=4 에 대한 이들 3 가지 예들을 예시한다.
도 9B 는 본 개시의 소정의 양태들에 따른, TDRA 테이블 (800B) 로부터의 하나의 엔트리/로우가 다중 멀티 TTI 승인 할당들을 커버할 때의 예시적인 TDRA 를 예시한다. 도 9B 에 도시된 바와 같이, 로우 인덱스 1 은 2 개의 상이한 멀티 TTI 승인 할당들 (910 및 920) 에 대해 시간 도메인 리소스들을 할당하는데 사용된다. 도시된 바와 같이, 멤버 ID 벡터는 위에서 논의된 예시적인 할당들에 기초하여 3 개의 슬롯들에 멤버 ID들을 할당한다. 할당 (910) 에 대해 스케줄링된 PUSCH 송신들의 실제 수는 n=3 이다. 따라서, 할당 (910) 은 테이블로부터 처음 2 개의 슬롯 할당들만을 사용한다. 할당 (920) 은 n=4 를 갖고 테이블로부터 모든 3 개의 슬롯들에 대해 정의된 할당들을 사용한다.
본 명세서에서 개시된 방법들은 그 방법들을 달성하기 위한 하나 이상의 단계들 또는 액션들을 포함한다. 방법 단계들 및/또는 액션들은 청구항들의 범위로부터 일탈함 없이 서로 상호교환될 수도 있다. 다시 말해서, 단계들 또는 액션들의 특정 순서가 특정되지 않으면, 특정 단계들 및/또는 액션들의 순서 및/또는 사용은 청구항들의 범위로부터 일탈함 없이 수정될 수도 있다.
본 명세서에서 사용된 바와 같이, 아이템들의 리스트 "중 적어도 하나" 를 지칭하는 어구는, 단일 멤버들을 포함하여 그 아이템들의 임의의 조합을 지칭한다. 예로서, "a, b, 또는 c 중 적어도 하나" 는 a, b, c, a-b, a-c, b-c, 및 a-b-c 뿐만 아니라 동일한 엘리먼트의 배수들과의 임의의 조합 (예컨대, a-a, a-a-a, a-a-b, a-a-c, a-b-b, a-c-c, b-b, b-b-b, b-b-c, c-c, 및 c-c-c 또는 a, b, 및 c 의 임의의 다른 순서화) 을 커버하도록 의도된다.
본 명세서에서 사용된 바와 같이, 용어 "결정하는 것" 은 광범위하게 다양한 액션들을 포괄한다. 예를 들어, "결정하는 것" 은 계산하는 것, 컴퓨팅하는 것, 프로세싱하는 것, 도출하는 것, 조사하는 것, 룩업하는 것 (예를 들어, 테이블, 데이터베이스 또는 다른 데이터 구조에서 룩업하는 것), 확인하는 것 등을 포함할 수도 있다. 또한, "결정하는 것" 은 수신하는 것 (예를 들어, 정보를 수신하는 것), 액세스하는 것 (예를 들어, 메모리에서의 데이터에 액세스하는 것) 등을 포함할 수도 있다. 또한, "결정하는 것" 은 해결하는 것, 선택하는 것, 선정하는 것, 확립하는 것 등을 포함할 수도 있다.
이전의 설명은 당업자가 본 명세서에서 설명된 다양한 양태들을 실시할 수 있게 하도록 제공된다. 이들 양태들에 대한 다양한 수정들은 당업자들에게 용이하게 명백할 것이며, 본 명세서에서 정의된 일반적인 원리들은 다른 양태들에 적용될 수도 있다. 따라서, 청구항들은 본 명세서에서 보여진 양태들에 한정되는 것으로 의도되지 않지만, 청구항들의 언어에 부합하는 충분한 범위를 부여받아야 하며, 여기서, 단수로의 엘리먼트들에 대한 언급은 명확하게 그렇게 서술되지 않으면 "하나 및 오직 하나만" 을 의미하도록 의도되지 않고 오히려 "하나 이상" 을 의미하도록 의도된다. 명확하게 달리 서술되지 않으면, 용어 "일부" 는 하나 이상을 지칭한다. 당업자에게 공지되거나 또는 나중에 공지되게 될 본 개시 전반에 걸쳐 설명된 다양한 양태들의 엘리먼트들에 대한 모든 구조적 및 기능적 균등물들은 본 명세서에 참조로 명확히 통합되고 청구항들에 의해 포괄되도록 의도된다. 더욱이, 본 명세서에 개시된 어떤 것도, 그러한 개시가 청구항들에 명시적으로 기재되는지 여부와 무관하게 공중에 전용되도록 의도되지 않는다. 어떠한 청구항 엘리먼트도 그 엘리먼트가 어구 "위한 수단" 을 사용하여 명백하게 기재되지 않는다면, 또는 방법 청구항의 경우, 그 엘리먼트가 어구 "위한 단계" 를 사용하여 기재되지 않는다면, 35 U.S.C.§112(f) 의 규정 하에서 해석되지 않아야 한다.
상기 설명된 방법들의 다양한 동작들은 대응하는 기능들을 수행 가능한 임의의 적합한 수단에 의해 수행될 수도 있다. 그 수단은 회로, 주문형 집적 회로 (ASIC), 또는 프로세서를 포함하지만 이에 한정되지 않는 다양한 하드웨어 및/또는 소프트웨어 컴포넌트(들) 및/또는 모듈(들)을 포함할 수도 있다. 일반적으로, 도면들에 예시된 동작들이 존재하는 경우, 그 동작들은 유사한 넘버링을 갖는 대응하는 상대의 수단-플러스-기능 컴포넌트들을 가질 수도 있다.
본 개시와 관련하여 설명된 다양한 예시적인 논리 블록들, 모듈들 및 회로들은 범용 프로세서, 디지털 신호 프로세서 (DSP), 주문형 집적 회로 (ASIC), 필드 프로그래밍가능 게이트 어레이 (FPGA) 또는 다른 프로그래밍가능 로직 디바이스 (PLD), 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본 명세서에서 설명된 기능들을 수행하도록 설계된 이들의 임의의 조합으로 구현 또는 수행될 수도 있다. 범용 프로세서는 마이크로프로세서일 수도 있지만, 대안적으로, 프로세서는 임의의 상업적으로 입수가능한 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수도 있다. 프로세서는 또한, 컴퓨팅 디바이스들의 조합, 예컨대, DSP 와 마이크로프로세서의 조합, 복수의 마이크로프로세서들, DSP 코어와 결합된 하나 이상의 마이크로프로세서들, 또는 임의의 기타 다른 구성으로서 구현될 수도 있다.
하드웨어에서 구현되면, 예시적인 하드웨어 구성은 무선 노드에 프로세싱 시스템을 포함할 수도 있다. 프로세싱 시스템은 버스 아키텍처로 구현될 수도 있다. 버스는 전체 설계 제약들 및 프로세싱 시스템의 특정 애플리케이션에 의존하여 임의의 수의 상호접속 버스들 및 브리지들을 포함할 수도 있다. 버스는 프로세서, 머신 판독가능 매체들, 및 버스 인터페이스를 포함하는 다양한 회로들을 함께 링크할 수도 있다. 버스 인터페이스는 다른 것들 중에서, 네트워크 어댑터를 버스를 통해 프로세싱 시스템에 접속하는데 사용될 수도 있다. 네트워크 어댑터는 PHY 계층의 신호 프로세싱 기능들을 구현하는데 사용될 수도 있다. 사용자 단말기 (120) (도 1 참조) 의 경우에, 사용자 인터페이스 (예컨대, 키패드, 디스플레이, 마우스, 조이스틱 등) 가 또한 버스에 접속될 수도 있다. 버스는 또한, 당업계에 잘 알려져 있고, 따라서 더 이상 설명되지 않을 타이밍 소스들, 주변기기들, 전압 레귤레이터들, 전력 관리 회로들 등과 같은 다양한 다른 회로들을 링크할 수도 있다. 프로세서는 하나 이상의 범용 및/또는 특수-목적 프로세서들로 구현될 수도 있다. 예들은 마이크로프로세서들, 마이크로제어기들, DSP 프로세서들, 및 소프트웨어를 실행할 수 있는 다른 회로부를 포함한다. 당업자는 전체 시스템에 부과된 전체 설계 제약들 및 특정 애플리케이션에 의존하여 프로세싱 시스템에 대해 설명된 기능성을 구현하는 최선의 방법을 인식할 것이다.
소프트웨어에서 구현되면, 기능들은 컴퓨터 판독가능 매체 상에 하나 이상의 명령들 또는 코드로서 저장 또는 이를 통해 송신될 수도 있다. 소프트웨어는, 소프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 기술 언어 등으로 지칭되든 아니든, 명령들, 데이터, 또는 이들의 임의의 조합을 의미하도록 광범위하게 해석되어야 한다. 컴퓨터 판독가능 매체들은 일 장소로부터 다른 장소로의 컴퓨터 프로그램의 전송을 용이하게 하는 임의의 매체를 포함하는 통신 매체들과 컴퓨터 저장 매체들 양자 모두를 포함한다. 프로세서는 머신 판독가능 저장 매체들 상에 저장된 소프트웨어 모듈들의 실행을 포함하여, 일반적인 프로세싱 및 버스를 관리하는 것을 책임질 수도 있다. 컴퓨터 판독가능 저장 매체는 프로세서에 커플링될 수도 있어 프로세서는 저장 매체로부터 정보를 판독하고 그 저장 매체에 정보를 기록할 수 있다. 대안적으로, 저장 매체는 프로세서와 일체형일 수도 있다. 예시적으로, 머신 판독가능 매체들은 송신 라인, 데이터에 의해 변조된 캐리어파, 및/또는 무선 노드와는 별개인 명령들을 저장하고 있는 컴퓨터 판독가능 저장 매체를 포함할 수도 있으며, 이들 모두는 버스 인터페이스를 통해 프로세서에 의해 액세스될 수도 있다. 대안적으로, 또는 추가로, 머신 판독가능 매체들, 또는 그 임의의 부분은 캐시 및/또는 일반 레지스터 파일들의 경우와 같이 프로세서에 통합될 수도 있다. 머신 판독가능 저장 매체의 예들은, 예로서, RAM (랜덤 액세스 메모리), 플래시 메모리, ROM (판독 전용 메모리), PROM (프로그래밍가능 판독 전용 메모리), EPROM (소거가능한 프로그래밍가능 판독 전용 메모리), EEPROM (전기적으로 소거가능한 프로그래밍가능 판독 전용 메모리), 레지스터들, 자기 디스크들, 광학 디스크들, 하드 드라이브들, 또는 임의의 다른 적합한 저장 매체, 또는 이들의 임의의 조합을 포함할 수도 있다. 머신 판독가능 매체들은 컴퓨터 프로그램 제품에 수록될 수도 있다.
소프트웨어 모듈은 단일 명령, 또는 다수의 명령들을 포함할 수도 있고, 여러 상이한 코드 세그먼트들 상에, 상이한 프로그램들 간에, 그리고 다중 저장 매체들에 걸쳐 분산될 수도 있다. 컴퓨터 판독가능 매체들은 다수의 소프트웨어 모듈들을 포함할 수도 있다. 소프트웨어 모듈들은, 프로세서와 같은 장치에 의해 실행될 때, 프로세싱 시스템으로 하여금 다양한 기능들을 수행하게 하는 명령들을 포함한다. 소프트웨어 모듈들은 송신 모듈 및 수신 모듈을 포함할 수도 있다. 각각의 소프트웨어 모듈은 단일 저장 디바이스에 상주하거나 또는 다중 저장 디바이스들에 걸쳐 분산될 수도 있다. 예로서, 소프트웨어 모듈은 트리거링 이벤트가 발생할 때 하드 드라이브로부터 RAM 에 로딩될 수도 있다. 소프트웨어 모듈의 실행 동안, 프로세서는 액세스 속도를 증가시키기 위해 명령들의 일부를 캐시에 로딩할 수도 있다. 그 후 하나 이상의 캐시 라인들은 프로세서에 의한 실행을 위해 일반 레지스터 파일에 로딩될 수도 있다. 하기에서 소프트웨어 모듈의 기능성을 언급할 경우, 그러한 기능성은 그 소프트웨어 모듈로부터 명령들을 실행할 때 프로세서에 의해 구현되는 것으로 이해될 것이다.
또한, 임의의 접속이 적절히 컴퓨터 판독가능 매체로 불린다. 예를 들어, 동축 케이블, 광섬유 케이블, 트위스티드 페어, 디지털 가입자 라인 (DSL), 또는 적외선 (IR), 무선, 및 마이크로파와 같은 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 소프트웨어가 송신된다면, 동축 케이블, 광섬유 케이블, 트위스티드 페어, DSL, 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들은 매체의 정의에 포함된다. 디스크 (disk) 또는 디스크 (disc) 는, 본 명세서에서 사용된 바와 같이, 콤팩트 디스크 (CD), 레이저 디스크, 광학 디스크, 디지털 다기능 디스크 (DVD), 플로피 디스크, 및 블루-레이® 디스크를 포함하고, 여기서 디스크 (disk) 들은 보통 데이터를 자기적으로 재생하는 한편, 디스크 (disc) 들은 레이저들로 데이터를 광학적으로 재생한다. 따라서, 일부 양태들에서, 컴퓨터 판독가능 매체들은 비일시적 컴퓨터 판독가능 매체들 (예를 들어, 유형의 매체들) 을 포함할 수도 있다. 추가로, 다른 양태들에 대해, 컴퓨터 판독가능 매체들은 일시적인 컴퓨터 판독가능 매체들 (예컨대, 신호) 을 포함할 수도 있다. 상기의 조합들이 또한 컴퓨터 판독가능 매체들의 범위 내에 포함되어야 한다.
따라서, 소정의 양태들은 본 명세서에서 제시된 동작들을 수행하기 위한 컴퓨터 프로그램 제품을 포함할 수도 있다. 예를 들어, 이러한 컴퓨터 프로그램 제품은 명령들을 저장 (및/또는 인코딩) 하고 있는 컴퓨터 판독가능 매체를 포함할 수도 있고, 그 명령들은 본 명세서에서 설명된 동작들을 수행하도록 하나 이상의 프로세서들에 의해 실행가능하다. 예를 들어, 본 명세서에 설명되고 도 5 및 도 6 에 예시된 동작들을 수행하기 위한 명령들.
추가로, 본 명세서에서 설명된 방법들 및 기법들을 수행하기 위한 모듈들 및/또는 다른 적절한 수단은, 적용가능한 경우, 사용자 단말기 및/또는 기지국에 의해 다운로드되고 및/또는 그렇지 않으면 획득될 수 있음을 알아야 한다. 예를 들어, 그러한 디바이스는 본 명세서에서 설명된 방법들을 수행하기 위한 수단의 전달을 용이하게 하기 위해 서버에 커플링될 수 있다. 대안적으로, 본 명세서에서 설명된 다양한 방법들은 사용자 단말기 및/또는 기지국이 저장 수단을 디바이스에 커플링 또는 제공 시 다양한 방법들을 획득할 수 있도록, 저장 수단 (예를 들어, RAM, ROM, 물리적 저장 매체, 예컨대 콤팩트 디스크 (CD) 또는 플로피 디스크 등) 을 통해 제공될 수 있다. 더욱이, 본 명세서에서 설명된 방법들 및 기법들을 디바이스에 제공하기 위한 임의의 다른 적합한 기법이 활용될 수 있다.
청구항들은 위에 예시된 바로 그 구성 및 컴포넌트들에 한정되지 않는다는 것이 이해되어야 한다. 다양한 수정들, 변경들 및 변형들이 청구항들의 범위로부터 일탈함 없이 위에 설명된 방법들 및 장치의 배열, 동작 및 상세들에 있어서 이루어질 수도 있다.

Claims (28)

  1. 사용자 장비 (UE) 에 의한 무선 통신의 방법으로서,
    대응하는 전송 블록들 (TB들) 에 대한 복수의 물리 업링크 공유 채널 (PUSCH) 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 수신하는 단계로서, 시간 도메인 리소스들은 멀티 PUSCH 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라 상기 복수의 PUSCH 송신들에 대해 할당되고 상기 DCI 는 상기 TDRA 패턴의 표시를 포함하는, 상기 DCI 를 수신하는 단계;
    상기 표시에 기초하여, 상기 TDRA 테이블로부터 상기 TDRA 패턴을 결정하는 단계; 및
    결정된 상기 TDRA 패턴에 기초하여, 상기 복수의 PUSCH 송신들에 대한 상기 시간 도메인 리소스들의 할당을 결정하는 단계를 포함하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  2. 제 1 항에 있어서,
    상기 TDRA 테이블의 각각의 로우는 상이한 TDRA 패턴에 대응하고;
    각각의 TDRA 패턴은 상기 TDRA 테이블의 대응하는 로우의 복수의 컬럼들에서의 할당 정보에 의해 정의되며;
    각각의 TDRA 패턴은 상기 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하기 위한 상이한 패턴을 정의하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  3. 제 2 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 적어도 제 1 스케줄링된 PUSCH 송신에 대해, 슬롯 오프셋, 시작 심볼, 할당 심볼 길이 및 맵핑 타입에 관한 정보를 포함하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  4. 제 2 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 각각의 후속 PUSCH 송신에 대해, 할당 심볼 길이 또는 맵핑 타입 중 적어도 하나에 관한 정보를 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  5. 제 4 항에 있어서,
    상기 TDRA 테이블에서의 상기 할당 정보에 따라 각각의 PUSCH 송신에 할당된 시간 도메인 리소스들은 서브프레임의 슬롯 내에 포함되는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  6. 제 1 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 DCI 에 의해 스케줄링될 수 있는 송신들의 최대 수의 표시를 수신하는 단계를 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  7. 제 1 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 TDRA 테이블의 구성을 수신하는 단계를 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신의 방법.
  8. 기지국 (BS) 에 의한 무선 통신의 방법으로서,
    멀티 물리 업링크 공유 채널 (PUSCH) 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라, 대응하는 전송 블록들 (TB들) 에 대한 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하는 단계; 및
    상기 복수의 PUSCH 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 송신하는 단계로서, 상기 DCI 는 상기 TDRA 테이블로부터 선택된 상기 TDRA 패턴의 표시를 포함하는, 상기 DCI 를 송신하는 단계를 포함하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  9. 제 8 항에 있어서,
    상기 TDRA 테이블의 각각의 로우는 상이한 TDRA 패턴에 대응하고;
    각각의 TDRA 패턴은 상기 TDRA 테이블의 대응하는 로우의 복수의 컬럼들에서의 할당 정보에 의해 정의되며;
    각각의 TDRA 패턴은 상기 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하기 위한 상이한 패턴을 정의하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  10. 제 9 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 적어도 제 1 스케줄링된 PUSCH 송신에 대해, 슬롯 오프셋, 시작 심볼, 할당 심볼 길이 및 맵핑 타입에 관한 정보를 포함하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  11. 제 10 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 각각의 후속 PUSCH 송신에 대해, 할당 심볼 길이 또는 맵핑 타입 중 적어도 하나에 관한 정보를 더 포함하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  12. 제 10 항에 있어서,
    상기 TDRA 테이블에서의 상기 할당 정보에 따라 각각의 송신에 할당된 시간 도메인 리소스들은 서브프레임의 슬롯 내에 포함되는, 기지국 (BS) 에 의한 무선 통신의 방법.
  13. 제 9 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 DCI 에 의해 스케줄링될 수 있는 송신들의 최대 수를 표시하는 단계를 더 포함하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  14. 제 8 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 TDRA 테이블의 구성을 송신하는 단계를 더 포함하는, 기지국 (BS) 에 의한 무선 통신의 방법.
  15. 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치로서,
    복수의 물리 업링크 공유 채널 (PUSCH) 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 수신하도록 구성된 수신기로서, 시간 도메인 리소스들은 멀티 PUSCH 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라 상기 복수의 PUSCH 송신들에 대해 할당되고 상기 DCI 는 상기 TDRA 패턴의 표시를 포함하는, 상기 수신기; 및
    상기 표시에 기초하여, 상기 TDRA 테이블로부터 상기 TDRA 패턴을 결정하고 결정된 상기 TDRA 패턴에 기초하여, 상기 복수의 PUSCH 송신들에 대한 상기 시간 도메인 리소스들의 할당을 결정하도록 구성된 적어도 하나의 프로세서를 포함하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  16. 제 15 항에 있어서,
    상기 TDRA 테이블의 각각의 로우는 상이한 TDRA 패턴에 대응하고;
    각각의 TDRA 패턴은 상기 TDRA 테이블의 대응하는 로우의 복수의 컬럼들에서의 할당 정보에 의해 정의되며;
    각각의 TDRA 패턴은 상기 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하기 위한 상이한 패턴을 정의하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  17. 제 16 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 적어도 제 1 스케줄링된 PUSCH 송신에 대해, 슬롯 오프셋, 시작 심볼, 할당 심볼 길이 및 맵핑 타입에 관한 정보를 포함하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  18. 제 16 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 각각의 후속 PUSCH 송신에 대해, 할당 심볼 길이 또는 맵핑 타입 중 적어도 하나에 관한 정보를 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  19. 제 18 항에 있어서,
    상기 TDRA 테이블에서의 상기 할당 정보에 따라 각각의 PUSCH 송신에 할당된 시간 도메인 리소스들은 서브프레임의 슬롯 내에 포함되는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  20. 제 15 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 DCI 에 의해 스케줄링될 수 있는 송신들의 최대 수의 표시를 수신하는 것을 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  21. 제 15 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 TDRA 테이블의 구성을 수신하는 것을 더 포함하는, 사용자 장비 (UE) 에 의한 무선 통신을 위한 장치.
  22. 기지국 (BS) 에 의한 무선 통신을 위한 장치로서,
    멀티 물리 업링크 공유 채널 (PUSCH) 승인들에 대해 설계된 시간 도메인 리소스 할당 (TDRA) 테이블로부터 선택된 TDRA 패턴에 따라, 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하도록 구성된 적어도 하나의 프로세서; 및
    상기 복수의 PUSCH 송신들을 스케줄링하는 다운링크 제어 정보 (DCI) 를 송신하도록 구성된 송신기로서, 상기 DCI 는 상기 TDRA 테이블로부터 선택된 상기 TDRA 패턴의 표시를 포함하는, 상기 송신기를 포함하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  23. 제 22 항에 있어서,
    상기 TDRA 테이블의 각각의 로우는 상이한 TDRA 패턴에 대응하고;
    각각의 TDRA 패턴은 상기 TDRA 테이블의 대응하는 로우의 복수의 컬럼들에서의 할당 정보에 의해 정의되며;
    각각의 TDRA 패턴은 상기 복수의 PUSCH 송신들에 대해 시간 도메인 리소스들을 할당하기 위한 상이한 패턴을 정의하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  24. 제 23 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 적어도 제 1 스케줄링된 PUSCH 송신에 대해, 슬롯 오프셋, 시작 심볼, 할당 심볼 길이 및 맵핑 타입에 관한 정보를 포함하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  25. 제 24 항에 있어서,
    상기 TDRA 테이블로부터의 각각의 TDRA 패턴에 대한 상기 할당 정보는,
    상기 복수의 PUSCH 송신들 중 각각의 후속 PUSCH 송신에 대해, 할당 심볼 길이 또는 맵핑 타입 중 적어도 하나에 관한 정보를 더 포함하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  26. 제 24 항에 있어서,
    상기 TDRA 테이블에서의 상기 할당 정보에 따라 각각의 송신에 할당된 시간 도메인 리소스들은 서브프레임의 슬롯 내에 포함되는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  27. 제 23 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 DCI 에 의해 스케줄링될 수 있는 송신들의 최대 수를 표시하는 것을 더 포함하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
  28. 제 22 항에 있어서,
    무선 리소스 제어 (RRC) 시그널링을 통해 상기 TDRA 테이블의 구성을 송신하는 것을 더 포함하는, 기지국 (BS) 에 의한 무선 통신을 위한 장치.
KR1020217034221A 2019-05-03 2020-05-01 멀티 송신 시간 인터벌 (tti) 승인들에 대한 시간 도메인 리소스 할당 (tdra) KR20220004034A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
IN201941017814 2019-05-03
IN201941017814 2019-05-03
US16/864,110 2020-04-30
US16/864,110 US11382127B2 (en) 2019-05-03 2020-04-30 Time domain resource allocation (TDRA) for multi-transmission time interval (TTI) grants
PCT/US2020/031086 WO2020227119A1 (en) 2019-05-03 2020-05-01 Time domain resource allocation (tdra) for multitransmission time interval (tti) grants

Publications (1)

Publication Number Publication Date
KR20220004034A true KR20220004034A (ko) 2022-01-11

Family

ID=73016880

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020217034221A KR20220004034A (ko) 2019-05-03 2020-05-01 멀티 송신 시간 인터벌 (tti) 승인들에 대한 시간 도메인 리소스 할당 (tdra)

Country Status (6)

Country Link
US (2) US11382127B2 (ko)
EP (1) EP3963989A1 (ko)
KR (1) KR20220004034A (ko)
CN (1) CN113767688A (ko)
SG (1) SG11202110693TA (ko)
WO (1) WO2020227119A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11483814B2 (en) * 2019-01-04 2022-10-25 Qualcomm Incorporated Control channel design for shared wireless communications
US11382127B2 (en) * 2019-05-03 2022-07-05 Qualcomm Incorporated Time domain resource allocation (TDRA) for multi-transmission time interval (TTI) grants
KR20210118199A (ko) * 2019-05-03 2021-09-29 엘지전자 주식회사 무선 통신 시스템에서 신호를 송수신하는 방법 및 장치
US11695532B2 (en) * 2019-08-07 2023-07-04 Intel Corporation Transmission time interval (TTI) scheduling for physical uplink shared channel (PUSCH) transmissions
CN116508366A (zh) * 2020-09-18 2023-07-28 联想(北京)有限公司 用于由一个dci格式调度的多个传输的方法及设备
US11910374B2 (en) * 2020-12-18 2024-02-20 Qualcomm Incorporated Techniques for adapting scheduling timeline to processing grid
WO2022140912A1 (en) * 2020-12-28 2022-07-07 Lenovo (Beijing) Limited Method and apparatus for time domain resource allocation
EP4123954A4 (en) * 2021-01-14 2023-11-08 LG Electronics, Inc. METHOD AND DEVICE FOR TRANSFERRING A TRANSPORT BLOCK
EP4278815A1 (en) * 2021-01-14 2023-11-22 Apple Inc. Systems and methods for multi-pxsch signaling at high frequencies
CN116783854A (zh) * 2021-01-15 2023-09-19 华为技术有限公司 一种通信方法、装置及计算机可读存储介质
US11716711B2 (en) 2021-03-11 2023-08-01 Qualcomm Incorporated Time domain resource allocation for a time domain waveform
BR112023023079A2 (pt) * 2021-05-06 2024-01-30 Beijing Xiaomi Mobile Software Co Ltd Método e dispositivo de atribuição de recursos no domínio do tempo
US11716741B2 (en) * 2021-07-23 2023-08-01 Qualcomm Incorporated Dynamic switching between TB repetitions and multiple TBs via DCI
US20240187190A1 (en) * 2021-11-04 2024-06-06 Intel Corporation Out-of-order handling for tboms scheduling in 5g nr
WO2024074003A1 (en) * 2023-02-17 2024-04-11 Lenovo (Beijing) Limited Method and apparatus for time domain resource indication in multi-cell scheduling scenario

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10129854B2 (en) * 2014-05-09 2018-11-13 Lg Electronics Inc. Method for allocating resources for communication between transceiving terminals in communication system supporting device-to-device communication, and apparatus therefor
CN110351847A (zh) * 2018-04-04 2019-10-18 中兴通讯股份有限公司 时域资源的确定、检测方法及装置、存储介质、电子装置
US11991690B2 (en) * 2018-09-07 2024-05-21 Lenovo (Beijing) Limited Method and apparatus for flexible transmission on unlicensed spectrum
US11382127B2 (en) * 2019-05-03 2022-07-05 Qualcomm Incorporated Time domain resource allocation (TDRA) for multi-transmission time interval (TTI) grants
US11646832B2 (en) * 2020-04-09 2023-05-09 Ofinno, Llc HARQ feedback collision in unlicensed bands

Also Published As

Publication number Publication date
US20200351934A1 (en) 2020-11-05
US11382127B2 (en) 2022-07-05
WO2020227119A1 (en) 2020-11-12
US20220304044A1 (en) 2022-09-22
SG11202110693TA (en) 2021-11-29
CN113767688A (zh) 2021-12-07
EP3963989A1 (en) 2022-03-09

Similar Documents

Publication Publication Date Title
US11405940B2 (en) UCI transmission for overlapping uplink resource assignments with repetition
US11259297B2 (en) Slot format indicator (SFI) and slot aggregation level indication in group common PDCCH and SFI conflict handling
US11382127B2 (en) Time domain resource allocation (TDRA) for multi-transmission time interval (TTI) grants
US10841942B2 (en) Scheduling and time-domain configuration in integrated access and backhaul
US10873389B2 (en) Phase tracking reference signal symbol mapping
US11178655B2 (en) Physical downlink control channel limit for dual connectivity
US20190150031A1 (en) Methods and apparatus to reduce ue capability information message size
US20220338212A1 (en) Uplink transmission (ul tx) preparation time
US11632686B2 (en) Collision handling for CSI reporting on PUSCH
US11438113B2 (en) Delayed sounding reference signal (SRS) transmission
US20230353319A1 (en) Bandwidth operation for full duplex user equipment
US11757599B2 (en) Limits on quantity of downlink control information (DCI) processed
US11528105B2 (en) Control channel monitoring based on sub-carrier spacing
US11350369B2 (en) Dynamic uplink power control for multi-connectivity transmissions based on reserved power level associated with first cell group
EP3815287A1 (en) Slot allocation for multiple groups of overlapping channels
US20210409160A1 (en) Hybrid automatic repeat request (harq) process sharing across carriers
CN114557081A (zh) 利用侧行链路反馈转发的混合自动重传请求(harq)码本增强和物理上行链路控制信道(pucch)资源确定
US20220078754A1 (en) Channel reservation for sidelink
US20230180219A1 (en) Ue sounding procedure between component carriers