KR20210137196A - 시그널링 스킵 모드 플래그에 대한 방법 및 장치 - Google Patents

시그널링 스킵 모드 플래그에 대한 방법 및 장치 Download PDF

Info

Publication number
KR20210137196A
KR20210137196A KR1020217033303A KR20217033303A KR20210137196A KR 20210137196 A KR20210137196 A KR 20210137196A KR 1020217033303 A KR1020217033303 A KR 1020217033303A KR 20217033303 A KR20217033303 A KR 20217033303A KR 20210137196 A KR20210137196 A KR 20210137196A
Authority
KR
South Korea
Prior art keywords
block
mode
slice
flag
video
Prior art date
Application number
KR1020217033303A
Other languages
English (en)
Inventor
샤오종 수
귀춘 리
샨 리우
Original Assignee
텐센트 아메리카 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텐센트 아메리카 엘엘씨 filed Critical 텐센트 아메리카 엘엘씨
Publication of KR20210137196A publication Critical patent/KR20210137196A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/107Selection of coding mode or of prediction mode between spatial and temporal predictive coding, e.g. picture refresh
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/11Selection of coding mode or of prediction mode among a plurality of spatial predictive coding modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/136Incoming video signal characteristics or properties
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/174Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a slice, e.g. a line of blocks or a group of blocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/184Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/593Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial prediction techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 개시내용의 양태들은 비디오 인코딩/디코딩을 위한 방법들 및 장치들을 제공한다. 일부 예들에서, 비디오 디코딩을 위한 장치는 수신 회로 및 프로세싱 회로를 포함한다. 일부 실시예들에서, 프로세싱 회로는 코딩된 비디오 비트스트림으로부터 I 슬라이스의 블록에 대한 예측 정보를 디코딩하고, 인트라 블록 복사(IBC) 모드가 I 슬라이스의 블록에 대해 가능한지 여부를 결정한다. 상기 I 슬라이스를 나타내는 슬라이스 유형 파라미터 및 적어도 64보다 큰 블록의 폭 또는 높이에 응답하여, 프로세싱 회로는 현재 모드 유형 파라미터를 MODE_TYPE_INTRA로 설정한다. 또한, 실시예에서, 프로세싱 회로는 스킵 모드가 상기 코딩된 비디오 비트스트림으로부터의 블록에 적용되는지 여부를 나타내는 플래그를 디코딩한다. 이어서, 프로세싱 회로는 플래그에 적어도 부분적으로 기반하여 블록을 재구성한다.

Description

시그널링 스킵 모드 플래그에 대한 방법 및 장치
본 출원은 2020년 1월 10일에 출원되고 발명의 명칭이 "METHODS FOR SIGNALING OF SKIP MODE FLAG"인 미국 가출원 제62/959,621호에 대한 우선권의 이익을 주장하는, 2020년 11월 11일에 출원되고 발명의 명칭이 "METHOD AND APPARATUS FOR SIGNALING SKIP MODE FLAG"인 미국 특허 출원 제17/095,583호에 대한 우선권의 이익을 주장한다. 종래 출원들의 전체 개시내용은 그 전체가 참조로 본원에 포함된다.
본 개시내용은 일반적으로 비디오 코딩과 관련된 실시예들을 설명한다.
본원에 제공된 배경 설명은 본 개시내용의 맥락을 일반적으로 제시하기 위한 것이다.  출원 당시 종래 기술로 자격이 되지 않는 설명의 양태들뿐 아니라, 현재 명명된 발명가들의 작업은 본 배경 섹션에 설명된 범위 내에서, 명시적으로나 묵시적으로 본 개시내용에 대한 종래 기술로 인정되지 않는다.
비디오 코딩 및 디코딩은 및 인트라-화상 예측들과 인터-화상 예측을 사용하여 수행될 수 있다. 압축해제된 디지털 비디오는 일련의 화상들을 포함할 수 있고, 각각의 화상은 예를 들어 1920 × 1080 휘도 샘플들 및 연관된 색차 샘플들의 공간 차원을 갖는다. 일련의 화상들은 예를 들어 초당 60개의 화상들 또는 60 Hz의 고정 또는 가변 화상 속도(또한 비공식적으로는 프레임 레이트로 알려짐)를 가질 수 있다. 압축해제된 비디오는 중요한 비트레이트 요건들을 갖는다. 예를 들어 샘플당 8 비트의 1080p60 4:2:0 비디오(60 Hz 프레임 레이트에서 1920×1080 휘도 샘플 해상도)는 1.5 Gbit/s에 가까운 대역폭을 요구한다. 이러한 비디오의 1 시간은 600 GBytes 초과의 저장 공간을 요구한다.
비디오 코딩 및 디코딩의 하나의 목적은 압축을 통한 입력 비디오 신호의 중복 감소일 수 있다. 압축은 전술된 대역폭 또는 저장 공간 요건들을 감소시키는 데, 일부 경우들에서 2 이상의 승수만큼 감소시키는 데 도움을 줄 수 있다. 무손실 및 손실 압축 둘 모두, 및 이들의 조합이 이용될 수 있다. 무손실 압축은 압축된 원본 신호에서 원본 신호의 정확한 복사본을 재구성할 수 있는 기법들을 지칭한다. 손실 압축을 사용할 때, 재구성된 신호는 원본 신호와 동일하지 않을 수 있지만, 원본 신호와 재구성된 신호 사이의 왜곡은 재구성된 신호가 의도된 애플리케이션에 유용하기에 충분히 작다. 비디오의 경우, 손실 압축이 널리 이용된다. 용인되는 왜곡의 양은 애플리케이션에 따르고; 예를 들어, 소정 소비자 스트리밍 애플리케이션들의 사용자는 텔레비전 배포 애플리케이션들의 사용자보다 더 높은 왜곡을 용인할 수 있다. 달성가능한 압축 비율은 허용/용인가능한 왜곡이 높을수록 압축 비율들이 높아질 수 있다는 것을 반영할 수 있다.
비디오 인코더 및 디코더는 예를 들어 모션 보상, 변환, 양자화 및 엔트로피 코딩을 포함하는 여러 넓은 카테고리들로부터의 기법을 활용할 수 있다.
비디오 코덱 기술들은 인트라 코딩(intra coding)으로 알려진 기법들을 포함할 수 있다. 인트라 코딩에서, 샘플 값들은 이전에 재구성된 참조 화상들로부터의 샘플들 또는 다른 데이터를 참조하지 않고 표현된다. 일부 비디오 코덱들에서, 화상은 공간적으로 샘플들의 블록들로 세분화된다. 샘플의 모든 블록들이 인트라 모드에서 코딩될 때, 그 화상은 인트라 화상일 수 있다. 독립 디코더 리프레시 화상들과 같은 인트라 화상들 및 이들의 도출물들은 디코더 상태를 재설정하는 데 사용될 수 있으므로, 코딩된 비디오 비트스트림 및 비디오 세션의 제1 화상, 또는 정지 이미지로 사용될 수 있다. 인트라 블록의 샘플들은 변환에 노출될 수 있고, 변환 계수들은 엔트로피 코딩 전에 양자화될 수 있다. 인트라 예측은 변환-전 영역에서 샘플 값들을 최소화하는 기법일 수 있다. 일부 경우들에서, 변환 후 DC 값이 더 작고 AC 계수들 더 작을수록, 엔트로피 코딩 후 블록을 나타내기 위해 주어진 양자화 단계 크기에서 요구되는 비트들이 더 적다.
예를 들어 MPEG-2 생성 코딩 기술들로부터 알려진 것과 같은 종래의 인트라 코딩은 인트라 예측을 사용하지 않는다. 그러나, 일부 더 새로운 비디오 압축 기술들은, 예를 들어, 주변의 샘플 데이터 및/또는 공간적으로 이웃한 데이터 블록들, 및 디코딩 순서에서 선행하는 데이터 블록들의 인코딩/디코딩 동안 획득되고 디코딩 순서에 선행하는 메타데이터를 시도하는 기법들을 포함한다. 이러한 기법들은 이후 "인트라 예측" 기법들이라고 호칭된다. 적어도 일부 경우들에서, 인트라 예측이 참조 화상들이 아닌 재구성 중인 현재 화상으로부터의 참조 데이터만 사용한다는 것을 주목하라.
많은 상이한 형태들의 인트라 예측이 있을 수 있다. 하나 초과의 이러한 기법들이 주어진 비디오 코딩 기술에서 사용될 수 있는 경우, 사용 중인 기법은 인트라 예측 모드에서 코딩될 수 있다. 소정의 경우들에서, 모드들은 서브모드들 및/또는 파라미터들을 가질 수 있고, 이들은 개별적으로 코딩되거나 모드 코드워드에 포함될 수 있다. 주어진 모드/서브모드/파라미터 조합에 사용할 코드워드는 인트라 예측을 통한 코딩 효율 이득에 영향을 미칠 수 있고, 코드워드들을 비트스트림으로 변환하는 데 사용되는 엔트로피 코딩 기술도 마찬가지이다.
소정 모드의 인트라 예측은 H.264와 함께 도입되었고, H.265에서 개선되었고, JEM(Joint Explosion Model), 다용도 비디오 코딩(VVC) 및 벤치마크 세트(BMS: benchmark set)와 같은 더 새로운 코딩 기술들에서 추가로 개선되었다. 이미 이용가능한 샘플들에 속하는 이웃 샘플 값들을 사용하여 예측기 블록이 형성될 수 있다. 이웃 샘플들의 샘플 값들은 방향에 따라 예측기 블록에 복사된다. 사용 방향에 대한 참조는 비트스트림에서 코딩되거나 자체적으로 예측될 수 있다.
도 1을 참조하면, 우측 하부에는 H.265의 33개의 가능한 예측기 방향들(35개 인트라 모드들의 33개 각도 모드들에 대응)에서 알려진 9개의 예측기 방향들의 서브세트가 묘사된다. 화살표들 수렴하는 지점(101)은 예측 중인 샘플을 나타낸다. 화살표들은 샘플이 예측되는 방향을 나타낸다. 예를 들어, 화살표(102)는 샘플(101)이 수평으로부터 45도 각도로 우측 상부에 있는 샘플 또는 샘플들로부터 예측된다는 것을 나타낸다. 유사하게, 화살표(103)는 샘플(101)이 수평으로부터 22.5도 각도로 샘플(101)의 좌측 아래에 있는 샘플 또는 샘플들로부터 예측된다는 것을 나타낸다.
여전히 도 1을 참조하면, 좌측 상단에는 4 × 4 샘플들의 정사각형 블록(104)(굵은 파선에 의해 표시됨)이 묘사된다. 정사각형 블록(104)은 각각 "S", Y 차원에서의 포지션(예를 들어, 행 인덱스) 및 X 차원에서의 포지션(예를 들어, 열 인덱스)이 라벨링된 16개의 샘플들을 포함한다. 예를 들어, 샘플(S21)은 Y 차원에서 (상단으로부터) 제2 샘플과 X 차원에서 (좌측으로부터) 제1 샘플이다. 유사하게, 샘플(S44)은 Y 및 X 차원 둘 모두에서 블록(104)의 제4 샘플이다. 블록 크기가 4 × 4 샘플이므로, S44는 우측 하단에 있다. 유사한 번호 매기기 체계를 따르는 참조 샘플들이 추가로 도시된다. 참조 샘플은 블록(104)에 관련하여 R, Y 포지션(예를 들어, 행 인덱스) 및 X 위치(열 인덱스)가 라벨링된다. H.264 및 H.265 둘 모두에서, 예측 샘플들은 재구성 중인 블록에 이웃하고; 그러므로 음수 값들이 사용될 필요가 없다.
인트라 화상 예측은 시그널링된 예측 방향에 따라 적절한 이웃 샘플들로부터 참조 샘플 값들을 복사함으로써 작동할 수 있다. 예를 들어, 코딩된 비디오 비트스트림이 이 블록에 대해 화살표(102)와 일치하는 예측 방향을 나타내는 시그널링을 포함한다고 가정하자 - 즉, 샘플들은 수평으로부터 45 도 각도로 우측 상부에 있는 예측 샘플 또는 샘플들로부터 예측된다. 그 경우, 샘플들(S41, S32, S23, 및 S14)은 동일한 참조 샘플(R05)로부터 예측된다. 이어서, 샘플(S44)은 참조 샘플(R08)로부터 예측된다.
소정 경우들에서, 다수의 참조 샘플들의 값들은, 특히 방향들이 45 도로 균등하게 나누어지지 않을 때 참조 샘플을 계산하기 위해 예를 들어 보간을 통해 결합될 수 있다.
비디오 코딩 기술이 발전함에 따라 가능한 방향들의 수는 증가했다. H.264(2003년)에서, 9개의 상이한 방향이 표현될 수 있다. H.265(2013년)에서 33개로 증가했고, 공개 당시 JEM/VVC/BMS는 최대 65개 방향들을 지원할 수 있다. 가장 가능성이 높은 방향들을 식별하기 위한 실험이 수행되었고, 엔트로피 코딩의 소정 기법들은 가능성이 적은 방향들에 대해 소정 페널티를 허용하면서 적은 수의 비트들로 이러한 가능성 있는 방향을 나타내는 데 사용된다. 또한, 방향들 자체는 때때로 이미 디코딩된 이웃 블록들에서 사용되는 이웃 방향들로부터 예측될 수 있다.
도 2는 시간 경과에 따른 증가하는 예측 방향들의 수를 예시하기 위해 JEM에 따른 65개의 인트라 예측 방향들을 묘사하는 개략도(201)를 도시한다.
방향을 나타내는 코딩된 비디오 비트스트림의 인트라 예측 방향 비트들의 매핑은 비디오 코딩 기술에서 비디오 코딩 기술로 상이할 수 있고; 예를 들어, 예측 방향의 단순한 직접 매핑에서 인트라 예측 모드, 코드워드들, 가장 가능성 있는 모드들을 포함하는 복잡한 적응 방식들, 및 유사한 기법들에 이르기까지 다양할 수 있다. 그러나, 모든 경우들에서, 통계적으로 소정 다른 특정 방향들보다 비디오 콘텐츠에서 발생할 가능성이 적은 소정 방향들이 있을 수 있다. 비디오 압축의 목표는 중복의 감소이므로, 잘 작동하는 비디오 코딩 기술에서 가능성이 적은 방향들은 가능성이 더 높은 방향들보다 더 많은 비트 수로 표현된다.
모션 보상은 손실 압축 기법일 수 있고 모션 벡터(이후 MV)에 의해 지시되는 방향으로 공간적으로 이동된 후 이전에 재구성된 화상 또는 그 일부(참조 화상)로부터의 샘플 데이터 블록이 새롭게 재구성된 화상 또는 그 일부의 예측에 사용되는 기법들에 관련될 수 있다. 일부 경우들에서, 참조 화상은 현재 재구성 중인 화상과 동일할 수 있다. MV들은 2개의 차원들(X 및 Y), 또는 3개의 차원들을 가질 수 있고, 세 번째는 사용 중인 참조 화상의 표시이다(후자는 간접적으로 시간 차원일 수 있음).
일부 비디오 압축 기법들에서, 샘플 데이터의 소정 영역에 적용가능한 MV는 다른 MV들로부터, 예를 들어 재구성 중인 영역에 공간적으로 인접하고, 디코딩 순서에서 그 MV보다 앞선 샘플 데이터의 다른 영역과 관련된 것들로부터 예측될 수 있다. 그렇게 하면 MV를 코딩하는 데 요구되는 데이터의 양을 상당히 감소시킬 수 있으므로, 중복을 제거하고 압축을 증가시킬 수 있다. 예를 들어, MV 예측은 효과적으로 작동할 수 있는 데, 왜냐하면 카메라에서 도출된 입력 비디오 신호(자연 비디오라고 알려짐)를 코딩할 때, 단일 MV가 적용가능한 영역보다 더 큰 영역들이 유사한 방향으로 이동하고, 그러므로 일부 경우들에서 이웃 영역의 MV들에서 도출된 유사한 모션 벡터를 사용하여 예측될 수 있는 통계적 공산이 존재하기 때문이다. 이것은 주어진 영역에 대해 발견된 MV가 주변 MV들에서 예측된 MV와 유사하거나 동일하게 하고, 차례로 엔트로피 코딩 후 MV를 직접 코딩하는 경우 사용되는 것보다 더 적은 수의 비트들로 표현될 수 있게 한다. 일부 경우들에서, MV 예측은 원본 신호(즉, 샘플 스트림)에서 도출된 신호(즉: MV들)의 무손실 압축의 예일 수 있다. 다른 경우들에서, 예를 들어 주변의 여러 MV들로부터 예측기를 계산할 때 반올림 오류들 때문에, MV 예측 자체는 손실이 있을 수 있다.
다양한 MV 예측 메커니즘들은 H.265/HEVC(ITU-T Rec.H.265, "High Efficiency Video Coding", 2016년 12월)에서 설명된다. H.265가 제공하는 많은 MV 예측 메커니즘들 중에서, 본원에서 설명되는 것은 이후 "공간 병합"이라고 지칭되는 기법이다.
도 3을 참조하면, 현재 블록(301)은 공간적으로 이동된 동일한 크기의 이전 블록으로부터 예측가능한 것으로 모션 탐색 프로세스 동안 인코더에 의해 발견된 샘플들을 포함한다. 그 MV를 직접 코딩하는 대신에, MV는 A0, A1 및 B0, B1, B2(각각 302 내지 306)으로 표시된 5개의 주변 샘플들 중 하나와 연관된 MV를 사용하여, 하나 이상의 참조 화상들과 연관된 메타데이터, 예를 들어 가장 최근(디코딩 순서로) 참조 화상으로부터 도출될 수 있다. H.265에서, MV 예측은 이웃 블록이 사용하고 있는 동일한 참조 화상의 예측기들을 사용할 수 있다.
본 개시내용의 양태들은 비디오 인코딩/디코딩을 위한 방법들 및 장치들을 제공한다. 일부 예들에서, 비디오 디코딩을 위한 장치는 수신 회로 및 프로세싱 회로를 포함한다. 일부 실시예들에서, 프로세싱 회로는 코딩된 비디오 비트스트림으로부터 I 슬라이스의 블록에 대한 예측 정보를 디코딩하고, 인트라 블록 복사(IBC: intra block copy) 모드가 IBC 모드의 크기 제약 및 크기 제약에 기반하여 I 슬라이스의 블록에 대해 가능한지 여부를 결정한다. 또한, 일 실시예에서, 프로세싱 회로는 IBC 모드가 I 슬라이스의 블록에 대해 가능한지에 응답하여, 스킵 모드가 코딩된 비디오 비트스트림으로부터의 블록에 적용되는지 여부를 나타내는 플래그(flag)를 디코딩한다. 이어서, 프로세싱 회로는 플래그에 적어도 부분적으로 기반하여 블록을 재구성한다.
또한, 일부 예들에서, 프로세싱 회로는 IBC 모드가 I 슬라이스의 블록에 대해 불가능한 것에 응답하여 플래그를 추론한다.
일부 실시예들에서, 프로세싱 회로는 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 IBC 모드가 I 슬라이스의 블록에 대해 불가능하다고 결정한다. 실시예에서, 프로세싱 회로는 블록의 폭 및 블록의 높이 중 적어도 하나가 임계치보다 크다는 것에 응답하여 IBC 모드가 I 슬라이스의 블록에 대해 불가능하다고 결정한다. 일부 예들에서, 프로세싱 회로는 블록의 크기를 임계치와 비교하는 추가된 조건에 기반하여 코딩된 비디오 비트스트림에서 플래그의 존재를 결정한다. 추가된 조건은 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 플래그의 존재를 제외한다.
일부 예들에서, 프로세싱 회로는 크기와 임계치의 비교에 기반하여 수정되는 기존 조건에 기반하여 코딩된 비디오 비트스트림에서 플래그의 존재를 결정한다. 예에서, 기존 조건은 블록이 인터 코딩된 블록인지 여부를 결정한다. 다른 예에서, 기존 조건은 IBC 모드가 활성화되었는지 여부를 결정한다.
본 개시내용의 양태들은 또한 비디오 디코딩을 위해 컴퓨터에 의해 실행될 때 컴퓨터로 하여금 비디오 디코딩을 위한 방법을 수행하게 하는 명령들을 저장한 비-일시적 컴퓨터-판독가능 매체를 제공한다.
개시된 주제의 추가 특징들, 성질, 및 다양한 장점들은 이하 상세한 설명 및 첨부 도면들로부터 더 명백하게 될 것이다.
도 1은 인트라 예측 모드들의 예시적인 서브세트의 개략도이다.
도 2는 예시적인 인트라 예측 방향들의 예시이다.
도 3은 일 예에서 현재 블록 및 그 주변 공간 병합 후보들의 개략도이다.
도 4는 일 실시예에 따른 통신 시스템(400)의 간략화된 블록도의 개략도이다.
도 5는 일 실시예에 따른 통신 시스템(500)의 간략화된 블록도의 개략도이다.
도 6은 일 실시예에 따른 디코더의 간략화된 블록도의 개략도이다.
도 7은 일 실시예에 따른 인코더의 간략화된 블록도의 개략도이다.
도 8은 다른 실시예에 따른 인코더의 블록도를 도시한다.
도 9는 다른 실시예에 따른 디코더의 블록도를 도시한다.
도 10은 본 개시내용의 실시예에 따른 인트라 블록 복사의 예를 도시한다.
도 11은 코딩 유닛 레벨에서 예측 모드를 시그널링하기 위한 예시적인 신택스 표(syntax table)를 도시한다.
도 12a-도 12e는 코딩 트리 유닛 레벨의 예시적인 신택스 표를 도시한다.
도 13은 본 개시내용의 일부 실시예들에 따른 코딩 유닛 레벨에서 예시적인 신택스 표를 도시한다.
도 14는 본 개시내용의 일부 실시예들에 따른 코딩 트리 레벨에서 예시적인 신택스 표를 도시한다.
도 15는 본 개시내용의 일부 실시예들에 따른 프로세스 따른 프로세스 예를 서술하는 흐름도를 도시한다.
도 16은 일 실시예에 따른 컴퓨터 시스템의 개략도이다.
도 4는 본 개시내용의 실시예에 따른 통신 시스템(400)의 간략화된 블록도 예시한다. 통신 시스템(400)은 예를 들어 네트워크(450)를 통해 서로 통신할 수 있는 복수의 단말 디바이스들을 포함한다. 예를 들어, 통신 시스템(400)은 네트워크(450)를 통해 상호연결된 단말 디바이스들(410 및 420)의 제1 쌍을 포함한다. 도 4 예에서, 단말 디바이스들(410 및 420)의 제1 쌍은 데이터의 단방향 송신을 수행한다. 예를 들어, 단말 디바이스(410)는 네트워크(450)를 통해 다른 단말 디바이스(420)로의 송신을 위해 비디오 데이터(예를 들어, 단말 디바이스(410)에 의해 캡처된 비디오 화상들의 스트림)를 코딩할 수 있다. 인코딩된 비디오 데이터는 하나 이상의 코딩된 비디오 비트스트림들의 형태로 송신될 수 있다. 단말 디바이스(420)는 네트워크(450)로부터 코딩된 비디오 데이터를 수신하고, 코딩된 비디오 데이터를 디코딩하여 비디오 화상들을 복구하고, 복구된 비디오 데이터에 따라 비디오 화상들을 디스플레이할 수 있다. 단방향 데이터 송신은 미디어 서빙 애플리케이션들 등에서 일반적일 수 있다.
다른 예에서, 통신 시스템(400)은 예를 들어 화상회의 동안 발생할 수 있는 코딩된 비디오 데이터의 양방향 송신을 수행하는 단말 디바이스들(430 및 440)의 제2 쌍을 포함한다. 데이터의 양방향 송신을 위해, 예에서, 단말 디바이스들(430 및 440)의 각각의 단말 디바이스는 네트워크(450)를 통해 단말 디바이스들(430 및 440)의 다른 단말 디바이스로의 송신을 위해 비디오 데이터(예를 들어, 단말 디바이스에 의해 캡처된 비디오 화상들의 스트림)를 코딩할 수 있다. 단말 디바이스들(430 및 440)의 각각의 단말 디바이스는 또한 단말 디바이스들(430 및 440)의 다른 단말 디바이스에 의해 송신된 코딩된 비디오 데이터를 수신하고, 코딩된 비디오 데이터를 디코딩하여 비디오 화상들을 복구할 수 있고 복구된 비디오 데이터에 따라 액세스 가능한 디스플레이 디바이스에 비디오 화상들을 디스플레이할 수 있다.
도 4 예에서, 단말 디바이스들(410, 420, 430, 및 440)은 서버들, 개인용 컴퓨터들 및 스마트폰들로 예시될 수 있지만, 본 개시내용의 원리들은 이에 제한되지 않을 수 있다. 본 개시내용의 실시예들은 랩톱 컴퓨터들, 태블릿 컴퓨터들, 미디어 플레이어들 및/또는 전용 화상 회의 장비를 사용한 애플리케이션을 찾는다. 네트워크(450)는 예를 들어 와이어선(유선) 및/또는 무선 통신 네트워크들을 포함하여 단말 디바이스들(410, 420, 430 및 (440) 간에 코딩된 비디오 데이터를 전달하는 임의의 수의 네트워크들을 나타낸다. 통신 네트워크(450)는 회선-교환 및/또는 패킷-교환 채널들에서 데이터를 교환할 수 있다. 대표적인 네트워크들은 원격통신 네트워크들, 근거리 통신망들, 광역 네트워크들 및/또는 인터넷을 포함한다. 본 논의의 목적들을 위해, 네트워크(450)의 아키텍처 및 토폴로지는 이하에서 본원에서 설명되지 않는 한 본 개시내용의 동작에 중요하지 않을 수 있다.
도 5는 개시된 주제에 대한 애플리케이션에 대한 예로서, 스트리밍 환경에서 비디오 인코더 및 비디오 디코더의 배치를 예시한다. 개시된 주제는 예를 들어 화상 회의, 디지털 TV, CD, DVD, 메모리 스틱 등을 포함하는 디지털 미디어에 압축된 비디오의 저장 등을 포함하는 다른 비디오 가능 애플리케이션들에 같게 적용될 수 있다.
스트리밍 시스템은 비디오 소스(501), 예를 들어 압축되지 않은 비디오 화상들(502)의 스트림을 생성하는 디지털 카메라를 포함할 수 있는 캡처 서브시스템(513)을 포함할 수 있다. 예에서, 비디오 화상들의 스트림(502)은 디지털 카메라에 의해 촬영된 샘플들을 포함한다. 인코딩된 비디오 데이터(504)(또는 코딩된 비디오 비트스트림들)와 비교할 때 높은 데이터 볼륨을 강조하기 위해 굵은 선으로 묘사된 비디오 화상들의 스트림(502)은 비디오 소스(501)에 결합된 비디오 인코더(503)를 포함하는 전자 디바이스(520)에 의해 프로세싱될 수 있다. 비디오 인코더(503)는 하드웨어, 소프트웨어, 또는 이들의 조합을 포함하여 아래에서 더 상세히 설명되는 바와 같이 개시된 주제의 양태들을 가능하게 하거나 구현할 수 있다. 비디오 화상들의 스트림(502)과 비교할 때 더 낮은 데이터 볼륨을 강조하기 위해 가는 선으로 묘사된 인코딩된 비디오 데이터(504)(또는 인코딩된 비디오 비트스트림(504))는 미래 사용을 위해 스트리밍 서버(505)에 저장될 수 있다. 도 5의 클라이언트 서브시스템들(506 및 508)과 같은 하나 이상의 스트리밍 클라이언트 서브시스템들은 인코딩된 비디오 데이터(504)의 복사본들(507 및 509)을 검색하기 위해 스트리밍 서버(505)에 액세스할 수 있다. 클라이언트 서브시스템(506)은 예를 들어 전자 디바이스(530)에 비디오 디코더(510)를 포함할 수 있다. 비디오 디코더(510)는 인코딩된 비디오 데이터의 인입 복사본(507)을 디코딩하고 디스플레이(512)(예를 들어, 디스플레이 스크린) 또는 다른 렌더링 디바이스(묘사되지 않음) 상에 렌더링될 수 있는 비디오 화상들(511)의 출력 스트림을 생성한다. 일부 스트리밍 시스템들에서, 인코딩된 비디오 데이터(504, 507 및 509)(예를 들어, 비디오 비트스트림들)는 소정 비디오 코딩/압축 표준들에 따라 인코딩될 수 있다. 이러한 표준들의 예들은 ITU-T 권장사항 H.265를 포함한다. 예에서, 개발 중인 비디오 코딩 표준은 비공식적으로 다용도 비디오 코딩(VVC)으로 알려져 있다. 개시된 주제는 VVC의 맥락에서 사용될 수 있다.
전자 디바이스들(520, 530)이 다른 컴포넌트들(도시되지 않음)을 포함할 수 있음에 주목된다. 예를 들어, 전자 디바이스(520)는 비디오 디코더(도시되지 않음)를 포함할 수 있고, 전자 디바이스(530)는 비디오 인코더(도시되지 않음)를 포함할 수 있다.
도 6은 본 개시내용의 일 실시예에 따른 비디오 디코더(610)의 블록도를 도시한다. 비디오 디코더(610)는 전자 디바이스(630)에 포함될 수 있다. 전자 디바이스(630)는 수신기(631)(예를 들어, 수신 회로)를 포함할 수 있다. 비디오 디코더(610)는 도 5 예에서 비디오 디코더(510) 대신에 사용될 수 있다.
수신기(631)는 비디오 디코더(610)에 의해 디코딩될 하나 이상의 코딩된 비디오 시퀀스들을 수신할 수 있고; 동일 또는 다른 실시예에서, 한 번에 하나의 코딩된 비디오 시퀀스로, 각각의 코딩된 비디오 시퀀스의 디코딩은 다른 코딩된 비디오 시퀀스들과 독립적이다. 코딩된 비디오 시퀀스는 인코딩된 비디오 데이터를 저장하는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는 채널(601)로부터 수신될 수 있다. 수신기(631)는 인코딩된 비디오 데이터를 다른 데이터, 예를 들어 코딩된 오디오 데이터 및/또는 보조 데이터 스트림과 함께 수신할 수 있고, 이는 각각의 사용 엔티티들(묘사되지 않음)로 포워딩될 수 있다. 수신기(631)는 코딩된 비디오 시퀀스를 다른 데이터로부터 분리할 수 있다. 네트워크 지터(jitter)를 방지하기 위해, 버퍼 메모리(615)는 수신기(631)와 엔트로피 디코더/파서(parser)(620)(이하 "파서(620)") 사이에 결합될 수 있다. 소정 애플리케이션들에서, 버퍼 메모리(615)는 비디오 디코더(610)의 일부이다. 다른 애플리케이션들에서, 버퍼 메모리(515)는 비디오 디코더(610)(묘사되지 않음) 외측에 있을 수 있다. 또 다른 애플리케이션들에서, 예를 들어 네트워크 지터를 방지하기 위해 비디오 디코더(610) 외측에 버퍼 메모리(묘사되지 않음)가 있을 수 있고, 또한 재생 타이밍을 처리하기 위해 예를 들어 비디오 디코더(610) 내부에 다른 버퍼 메모리(615)가 있을 수 있다. 수신기(631)가 충분한 대역폭 및 제어성의 저장/포워드 디바이스, 또는 동시동기식 네트워크로부터 데이터를 수신할 때, 버퍼 메모리(615)는 필요하지 않거나, 작을 수 있다. 인터넷과 같은 최대 효과 패킷 네트워크들에서 사용하기 위해, 버퍼 메모리(615)가 요구될 수 있고, 비교적 클 수 있고 유리하게는 적응형 크기를 가질 수 있고, 비디오 디코더(610)의 외측의 운영 체제 또는 유사한 엘리먼트들(묘사되지 않음)로 적어도 부분적으로 구현될 수 있다.
비디오 디코더(610)는 코딩된 비디오 시퀀스로부터 심볼들(621)을 재구성하기 위해 파서(620)를 포함할 수 있다. 이러한 심볼들의 카테고리들은 비디오 디코더(610)의 동작을 관리하는 데 사용되는 정보, 및 잠재적으로 전자 디바이스의 필수 부분이 아니지만 도 6에 도시된 바와 같이 전자 디바이스(630)에 결합될 수 있는 렌더링 디바이스(612)(예를 들어, 디스플레이 스크린)와 같은 렌더링 디바이스를 제어하기 위한 정보를 포함할 수 있다. 렌더링 디바이스(들)에 대한 제어 정보는 SEI(Supplemental Enhancement Information) 메시지들 또는 비디오 사용 정보(VUI: Video Usability Information) 파라미터 세트 프레그먼트들(묘사되지 않음)의 형태일 수 있다. 파서(620)는 수신된 코딩된 비디오 시퀀스를 파싱/엔트로피-디코딩할 수 있다. 코딩된 비디오 시퀀스의 코딩은 비디오 코딩 기술 또는 표준에 따를 수 있고, 가변 길이 코딩, 허프만 코딩, 문맥 감도가 있거나 없는 산술 코딩 등을 포함하는 다양한 원리들을 따를 수 있다. 파서(620)는 그룹에 대응하는 적어도 하나의 파라미터에 기반하여, 비디오 디코더의 픽셀들의 서브그룹들 중 적어도 하나에 대한 서브그룹 파라미터들의 세트를 코딩된 비디오 시퀀스로부터 추출할 수 있다. 서브그룹들은 GOP(Groups of Picture)들, 화상들, 타일들, 슬라이스들, 매크로블록들, 코딩 유닛(CU)들, 블록들, 변환 유닛(TU: Transform Unit)들, 예측 유닛(PU: Prediction Unit)들 등을 포함할 수 있다. 파서(620)는 또한 변환 계수들, 양자화기 파라미터 값들, 모션 벡터들 등과 같은 코딩된 비디오 시퀀스 정보로부터 추출할 수 있다.
파서(620)는 버퍼 메모리(615)로부터 수신된 비디오 시퀀스에 대해 엔트로피 디코딩/파싱 동작을 수행하여 심볼들(621)을 생성할 수 있다.
심볼들(621)의 재구성은 코딩된 비디오 화상의 유형 또는 그 일부(이를테면: 인터 및 인트라 화상, 인터 및 인트라 블록), 및 다른 요인들에 따라 다수의 상이한 유닛들을 포함할 수 있다. 어떤 유닛들이 관련되고, 그리고 어떻게 관련되는지는 파서(620)에 의해 코딩된 비디오 시퀀스로부터 파싱된 서브그룹 제어 정보에 의해 제어될 수 있다. 파서(620)와 아래의 다수의 유닛들 사이의 이러한 서브그룹 제어 정보의 흐름은 명확성을 위해 묘사되지 않는다.
이미 언급된 기능 블록들을 넘어서, 비디오 디코더(610)는 개념적으로 아래에 설명된 바와 같이 다수의 기능 유닛들로 세분될 수 있다. 상업적 제약들 하에서 동작하는 실제 구현에서, 이러한 유닛들 중 많은 부분이 서로 밀접하게 상호 작용하고 적어도 부분적으로는 서로 통합될 수 있다. 그러나, 개시된 주제를 설명하기 위해, 아래의 기능 유닛들로의 개념적 세분화가 적절하다.
제1 유닛은 스케일러/역변환 유닛(651)이다. 스케일러/역변환 유닛(651)은 파서(620)로부터 심볼(들)(621)로서 사용할 변환, 블록 크기, 양자화 인자, 양자화 스케일링 행렬 등을 포함하는 제어 정보뿐만 아니라 양자화된 변환 계수를 수신한다. 스케일러/역변환 유닛(651)은 어그리게이터(aggregator)(655)에 입력될 수 있는 샘플 값들을 포함하는 블록들을 출력할 수 있다.
일부 경우들에서, 스케일러/역 변환(651)의 출력 샘플들은 인트라 코딩된 블록; 즉, 이전에 재구성된 화상들로부터 예측 정보를 사용하지 않지만 현재 화상의 이전에 재구성된 부분들로부터 예측 정보를 사용할 수 있는 블록에 속할 수 있다. 이러한 예측 정보는 인트라 화상 예측 유닛(652)에 의해 제공될 수 있다. 일부 경우들에서, 인트라 화상 예측 유닛(652)은 현재 화상 버퍼(658)로부터 페치된 이미 재구성된 주변 정보를 사용하여 재구성 중인 블록과 동일한 크기 및 형상의 블록을 생성한다. 현재 화상 버퍼(658)는 예를 들어 부분적으로 재구성된 현재 화상 및/또는 완전히 재구성된 현재 화상을 버퍼링한다. 어그리게이터(655)는 일부 경우들에서, 샘플 단위로 인트라 예측 유닛(652)이 생성한 예측 정보를 스케일러/역변환 유닛(651)에 의해 제공되는 출력 샘플 정보에 추가한다.
다른 경우들에서, 스케일러/역변환 유닛(651)의 출력 샘플들은 인터 코딩되고, 잠재적으로 모션 보상된 블록에 속할 수 있다. 그러한 경우에, 모션 보상 예측 유닛(653)은 예측에 사용되는 샘플들을 페치하기 위해 참조 화상 메모리(657)에 액세스할 수 있다. 블록에 속하는 심볼들(621)에 따라 페치된 샘플들을 모션 보상한 후, 이러한 샘플들은 출력 샘플 정보를 생성하기 위해 어그리게이터(655)에 의해 스케일러/역변환 유닛(651)의 출력에 추가된다(이 경우 잔차 샘플들 또는 잔차 신호로 호칭됨). 모션 보상 예측 유닛(653)이 예측 샘플들을 페치하는 참조 화상 메모리(657) 내의 어드레스들은 모션 벡터들에 의해 제어될 수 있고, 이는 예를 들어 X, Y 및 참조 화상 성분들을 가질 수 있는 심볼들(621) 형태의 모션 보상 예측 유닛(653)에 이용가능하다. 모션 보상은 또한 정확한 서브-샘플 모션 벡터가 사용 중일 때 참조 화상 메모리(657)로부터 페치된 샘플 값들의 보간, 모션 벡터 예측 메커니즘들 등을 포함할 수 있다.
어그리게이터(655)의 출력 샘플들은 루프 필터 유닛(656)에서 다양한 루프 필터링 기법들의 대상이 될 수 있다. 비디오 압축 기술들은 코딩된 비디오 시퀀스(또한 코딩된 비디오 비트스트림이라고 지칭됨)에 포함된 파라미터들에 의해 제어되고 파서(620)로부터 심볼들(621)로서 루프 필터 유닛(656)에 이용가능하게 되지만, 코딩된 화상 또는 코딩된 비디오 시퀀스의 (디코딩 순서로) 이전 부분들의 디코딩 동안 획득된 메타-정보에 응답할 수 있을 뿐만 아니라, 이전에 재구성되고 루프-필터링된 샘플 값들에 응답할 수 있는 루프-내 필터 기술들을 포함할 수 있다.
루프 필터 유닛(656)의 출력은 렌더 디바이스(612)로 출력될 수 있을 뿐만 아니라 미래의 인터-화상 예측에 사용하기 위해 참조 화상 메모리(657)에 저장될 수 있는 샘플 스트림일 수 있다.
완전히 재구성되면, 소정 코딩된 화상은 미래 예측을 위한 참조 화상으로 사용될 수 있다. 예를 들어, 현재 화상에 대응하는 코딩된 화상이 완전히 재구성되고 코딩된 화상이 (예를 들어, 파서(620)에 의해) 참조 화상으로 식별되면, 현재 화상 버퍼(658)는 참조 화상 메모리(657)의 일부가 될 수 있고, 새로운 현재 화상 버퍼는 다음의 코딩된 화상의 재구성을 시작하기 전에 재배정될 수 있다.
비디오 디코더(610)는 ITU-T Rec. H.265 같은 표준의 미리 결정된 비디오 압축 기술에 따른 디코딩 동작들을 수행할 수 있다. 코딩된 비디오 시퀀스가 비디오 압축 기술 또는 표준의 신택스와 비디오 압축 기술 또는 표준에서 문서화된 프로파일 둘 모두를 고수한다는 점에서, 코딩된 비디오 시퀀스는 사용되는 비디오 압축 기술 또는 표준에 의해 지정된 신택스를 따를 수 있다. 특히, 프로파일은 비디오 압축 기술 또는 표준에서 이용가능한 모든 도구들에서 해당 프로파일에서 사용하기 위해 이용가능한 유일한 도구들로 소정 도구들을 선택할 수 있다. 또한 규정 준수를 위해 필요한 것은 코딩된 비디오 시퀀스의 복잡성이 비디오 압축 기술 또는 표준의 레벨에 의해 정의된 경계 내에 있어야 한다는 것일 수 있다. 일부 경우들에서, 레벨들은 최대 화상 크기, 최대 프레임 레이트, 최대 재구성 샘플 레이트(예를 들어, 초당 메가샘플들로 측정됨), 최대 참조 화상 크기 등을 제약한다. 레벨들에 의해 설정된 한계들은 일부 경우들에서, 코딩된 비디오 시퀀스에서 시그널링되는 가상 참조 디코더(HRD: Hypothetical Reference Decoder) 사양들 및 HRD 버퍼 관리를 위한 메타데이터를 통해 추가로 제약될 수 있다.
실시예에서, 수신기(631)는 인코딩된 비디오와 함께 추가적인(중복) 데이터를 수신할 수 있다. 추가 데이터는 코딩된 비디오 시퀀스(들)의 일부로 포함될 수 있다. 추가 데이터는 데이터를 적절하게 디코딩하고/하거나 원본 비디오 데이터를 보다 정확하게 재구성하기 위해 비디오 디코더(610)에 의해 사용될 수 있다. 추가 데이터는 예를 들어 시간적, 공간적 또는 신호 잡음비(SNR) 향상 계층들, 중복 슬라이스들, 중복 화상들, 순방향 오류 정정 코드 등의 형태일 수 있다.
도 7은 본 개시내용의 일 실시예에 따른 비디오 인코더(703)의 블록도를 도시한다. 비디오 인코더(703)는 전자 디바이스(720)에 포함된다. 전자 디바이스(720)는 송신기(740)(예를 들어, 송신 회로)를 포함한다. 비디오 인코더(703)는 도 5 예의 비디오 인코더(503) 대신에 사용될 수 있다.
비디오 인코더(703)는 비디오 인코더(703)에 의해 코딩될 비디오 이미지(들)를 캡처할 수 있는 비디오 소스(701)(이는 도 7 예에서 전자 디바이스(720)의 일부가 아님)로부터 비디오 샘플들을 수신할 수 있다. 다른 예에서, 비디오 소스(701)는 전자 디바이스(720)의 일부이다.
비디오 소스(701)는 임의의 적합한 비트 깊이(예를 들어, 8 비트, 10 비트, 12 비트, ...), 임의의 컬러 공간(예를 들어, BT.601 Y CrCB, RGB, ...), 및 임의의 적합한 샘플링 구조(예를 들어, Y CrCb 4:2:0, Y CrCb 4:4:4) 일 수 있는 디지털 비디오 샘플 스트림의 형태로 비디오 인코더(703)에 의해 코딩될 소스 비디오 시퀀스를 제공할 수 있다. 미디어 서빙 시스템에서, 비디오 소스(701)는 미리 준비된 비디오를 저장하는 저장 디바이스일 수 있다. 화상회의 시스템에서, 비디오 소스(701)는 로컬 이미지 정보를 비디오 시퀀스로 캡처하는 카메라일 수 있다. 비디오 데이터는 순서대로 볼 때 모션을 부여하는 복수의 개별 화상들로 제공될 수 있다. 화상 자체는 픽셀들의 공간 어레이로 구성될 수 있고, 여기서 각각의 픽셀은 사용 중인 샘플링 구조, 컬러 공간 등에 따라 하나 이상의 샘플들을 포함할 수 있다. 통상의 기술자는 픽셀들과 샘플들 간의 관계를 쉽게 이해할 수 있다. 아래 설명은 샘플들에 초점을 맞춘다.
실시예에 따르면, 비디오 인코더(703)는 실시간으로 또는 애플리케이션에 의해 요구되는 임의의 다른 시간 제약들 하에서 소스 비디오 시퀀스의 화상들을 코딩된 비디오 시퀀스(743)로 코딩 및 압축할 수 있다. 적절한 코딩 속도를 시행하는 것은 제어기(750)의 하나의 기능이다. 일부 실시예들에서, 제어기(750)는 아래에 설명되는 바와 같이 다른 기능 유닛들을 제어하고 다른 기능 유닛들에 기능적으로 결합된다. 결합은 명확성을 위해 묘사되지 않는다. 제어기(750)에 의해 설정되는 파라미터들은 레이트 제어 관련 파라미터들(화상 스킵, 양자화기, 레이트-왜곡 최적화 기법들의 람다 값, ...), 화상 크기, 화상 그룹(GOP) 레이아웃, 최대 모션 벡터 탐색 범위 및 등을 포함할 수 있다. 제어기(750)는 소정 시스템 설계에 최적화된 비디오 인코더(703)에 속하는 다른 적합한 기능들을 갖도록 구성될 수 있다.
일부 실시예들에서, 비디오 인코더(703)는 코딩 루프에서 동작하도록 구성된다. 과도하게 단순화된 설명으로서, 예에서, 코딩 루프는 소스 코더(730)(예를 들어, 코딩될 입력 화상에 기반하여 심볼 스트림과 같은 심볼들, 및 참조 화상(들)을 생성하는 역할을 함), 및 비디오 인코더(703)에 내장된 (로컬) 디코더(733)를 포함할 수 있다. 디코더(733)는 (개시된 주제에서 고려되는 비디오 압축 기술들에서 심볼들과 코딩된 비디오 비트스트림 간의 임의의 압축이 무손실이기 때문에) (원격) 디코더가 또한 생성하는 것과 유사한 방식으로 샘플 데이터를 생성하기 위해 심볼들을 재구성한다. 재구성된 샘플 스트림(샘플 데이터)은 참조 화상 메모리(734)에 입력된다. 심볼 스트림의 디코딩이 디코더 위치(로컬 또는 원격)에 관계없이 정확한 비트 결과들을 야기하기 때문에, 참조 화상 메모리(734)의 콘텐츠는 또한 로컬 인코더와 원격 인코더 사이에서 정확한 비트이다. 즉, 인코더의 예측 부분은 디코딩 동안 예측을 사용할 때 디코더가 "보는" 것과 정확히 동일한 샘플 값들을 참조 화상 샘플들로 "본다". 참조 화상 동조화의 이런 기본 원리(및 예를 들어 채널 오류들로 인해 동조화가 유지될 수 없는 경우 결과적인 드리프트)는 일부 관련 기술에서 또한 사용된다.
"로컬" 디코더(733)의 동작은 도 6과 관련하여 위에서 이미 상세히 설명된 비디오 디코더(610)와 같은 "원격" 디코더의 동작과 동일할 수 있다. 그러나, 또한 도 6을 간략히 참조하면, 심볼들이 이용가능하고 엔트로피 코더(745) 및 파서(620)에 의한 코딩된 비디오 시퀀스에 대한 심볼들의 인코딩/디코딩이 무손실일 수 있기 때문에, 버퍼 메모리(615), 및 파서(620)를 포함하는 비디오 디코더(610)의 엔트로피 디코딩 부분들은 로컬 디코더(733)에서 완전히 구현되지 않을 수 있다.
이 시점에서 이루어질 수 있는 관찰은 디코더에 존재하는 파싱/엔트로피 디코딩을 제외한 임의의 디코더 기술이 또한 반드시 상응하는 인코더에 실질적으로 동일한 기능 형태로 존재할 필요가 있다는 것이다. 이러한 이유로, 개시된 주제는 디코더 동작에 초점을 맞춘다. 인코더 기술들의 설명은 포괄적으로 설명된 디코더 기술들의 반대이므로 축약될 수 있다. 소정 영역들에서만 더 자세한 설명이 요구되고 아래에 제공된다.
동작 동안, 일부 예들에서, 소스 코더(730)는 "참조 화상들"로서 지정된 비디오 시퀀스로부터의 하나 이상의 이전에 코딩된 화상을 참조하여 예측적으로 입력 화상을 코딩하는 모션 보상 예측 코딩을 수행할 수 있다. 이러한 방식으로, 코딩 엔진(732)은 입력 화상에 대한 예측 참조(들)로서 선택될 수 있는 참조 화상(들)의 픽셀 블록들과 입력 화상의 픽셀 블록들 간의 차이들을 코딩한다.
로컬 비디오 디코더(733)는 소스 코더(730)에 의해 생성된 심볼들에 기반하여 참조 화상들로 지정될 수 있는 화상들의 코딩된 비디오 데이터를 디코딩할 수 있다. 코딩 엔진(732)의 동작들은 유리하게는 손실 프로세스들일 수 있다. 코딩된 비디오 데이터가 비디오 디코더(도 7에 도시되지 않음)에서 디코딩될 수 있을 때, 재구성된 비디오 시퀀스는 통상적으로 약간의 오류들을 갖는 소스 비디오 시퀀스의 복제일 수 있다. 로컬 비디오 디코더(733)는 참조 화상들에 대해 비디오 디코더에 의해 수행될 수 있는 디코딩 프로세스들을 복제하고 재구성된 참조 화상들이 참조 화상 캐시(734)에 저장되게 할 수 있다. 이러한 방식으로, 비디오 인코더(703)는 파-엔드(far-end) 비디오 디코더에 의해 획득될 재구성된 참조 화상들로서 공통 콘텐츠를 갖는 재구성된 참조 화상들의 복사본들을 로컬적으로 저장할 수 있다(송신 오류들 없음).
예측기(735)는 코딩 엔진(732)에 대한 예측 탐색들을 수행할 수 있다. 즉, 코딩될 새로운 화상에 대해, 예측기(735)는 (후보 참조 픽셀 블록들로서) 샘플 데이터 또는 참조 화상 모션 벡터들, 블록 형상들 등과 같은 소정 메타데이터에 대해 참조 화상 메모리(734)를 탐색할 수 있고, 이는 새로운 화상들에 대한 적절한 예측 참조 역할을 할 수 있다. 예측기(735)는 적절한 예측 참조들을 찾기 위해 샘플 블록 단위로 동작할 수 있다. 일부 경우들에서, 예측기(735)에 의해 획득된 탐색 결과들에 의해 결정된 바와 같이, 입력 화상은 참조 화상 메모리(734)에 저장된 다수의 참조 화상들로부터 도출된 예측 참조들을 가질 수 있다.
제어기(750)는 예를 들어 비디오 데이터를 인코딩하는데 사용되는 파라미터들 및 서브그룹 파라미터들의 설정을 포함하는 소스 코더(730)의 코딩 동작들을 관리할 수 있다.
전술한 모든 기능 유닛들의 출력은 엔트로피 코더(745)에서 엔트로피 코딩될 수 있다. 엔트로피 코더(745)는 허프만 코딩, 가변 길이 코딩, 산술 코딩 등과 같은 기술들에 따라 심볼들을 무손실 압축함으로써 다양한 기능 유닛들에 의해 생성된 심볼들을 코딩된 비디오 시퀀스로 트랜스레이팅(translate)한다.
송신기(740)는 엔트로피 코더(745)에 의해 생성된 코딩된 비디오 시퀀스(들)를 버퍼링하여 인코딩된 비디오 데이터를 저장할 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는 통신 채널(760)을 통한 송신을 준비할 수 있다. 송신기(740)는 비디오 코더(703)로부터의 코딩된 비디오 데이터를 송신될 다른 데이터, 예를 들어 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들(소스들은 도시되지 않음)과 병합할 수 있다.
제어기(750)는 비디오 인코더(703)의 동작을 관리할 수 있다. 코딩 동안, 제어기(750)는 각 화상에 적용될 수 있는 코딩 기법들에 영향을 미칠 수 있는 소정 코딩된 화상 유형을 각각의 코딩된 화상에 할당할 수 있다. 예를 들어, 화상들은 종종 다음 화상 유형들 중 하나로 할당될 수 있다:
인트라 화상(I 화상)은 예측 소스로서 시퀀스의 임의의 다른 화상을 사용하지 않고 코딩 및 디코딩될 수 있는 것일 수 있다. 일부 비디오 코덱들은 예를 들어 독립 디코더 리프레시("IDR") 화상들을 비롯한 다양한 유형들의 인트라 화상들을 허용한다. 통상의 기술자는 I 화상들의 이러한 변형들 및 각 애플리케이션들 및 피처(feature)들을 알고 있다.
예측 화상(P 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 최대 하나의 모션 벡터 및 참조 인덱스를 사용하는 인트라 예측 또는 인터 예측을 사용하여 코딩 및 디코딩될 수 있는 것일 수 있다.
양방향 예측 화상(B 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 최대 2개의 모션 벡터들 및 참조 인덱스들을 사용하는 인트라 예측 또는 인터 예측을 사용하여 코딩 및 디코딩될 수 있는 것일 수 있다. 유사하게, 다중-예측 화상들은 단일 블록의 재구성을 위해 2개 초과의 참조 화상들 및 연관된 메타데이터를 사용할 수 있다.
소스 화상들은 일반적으로 복수의 샘플 블록들(예를 들어, 각각 4×4, 8×8, 4×8 또는 16×16 샘플들의 블록들)로 공간적으로 세분화되고 블록 단위로 코딩될 수 있다. 블록들은 블록의 각 화상들에 적용된 코딩 할당에 의해 결정된 바와 같이 다른 (이미 코딩된) 블록들을 참조하여 예측적으로 코딩될 수 있다. 예를 들어, I 화상들의 블록들은 비-예측적으로 코딩될 수 있거나 동일한 화상의 이미 코딩된 블록들을 참조하여 예측적으로 코딩될 수 있다(공간 예측 또는 인트라 예측). P 화상들의 픽셀 블록들은 하나의 이전에 코딩된 참조 화상을 참조하여 공간적 예측을 통해 또는 시간적 예측을 통해 예측적으로 코딩될 수 있다. B 화상들의 블록들은 1개 또는 2개의 이전에 코딩된 참조 화상들을 참조하여 공간적 예측을 통해 또는 시간적 예측을 통해 예측적으로 코딩될 수 있다.
비디오 디코더(703)는 ITU-T Rec. H.265 같은 미리 결정된 비디오 코딩 기술 또는 표준에 따른 디코딩 동작들을 수행할 수 있다. 그 동작에서, 비디오 인코더(703)는 입력 비디오 시퀀스에서 시간적 및 공간적 중복을 이용하는 예측 코딩 동작들을 포함하는 다양한 압축 동작들을 수행할 수 있다. 그러므로, 코딩된 비디오 데이터는 사용되는 비디오 코딩 기술 또는 표준에 의해 지정된 신택스를 따를 수 있다.
실시예에서, 송신기(740)는 인코딩된 비디오와 함께 추가 데이터를 송신할 수 있다. 소스 코더(730)는 코딩된 비디오 시퀀스의 일부로서 그러한 데이터를 포함할 수 있다. 추가 데이터는 시간/공간/SNR 향상 계층들, 중복 화상들 및 슬라이스들, SEI 메시지들, VUI 파라미터 세트 프레그먼트들 등과 같은 다른 형태들의 중복 데이터를 포함할 수 있다.
비디오는 시간적 시퀀스로 복수의 소스 화상들(비디오 화상들)로 캡처될 수 있다. 인트라-화상 예측(종종 인트라 예측으로 축약됨)은 주어진 화상에서 공간적 상관을 이용하고, 인터 화상 예측은 화상들 간의 (시간적 또는 다른) 상관을 이용한다. 예에서, 현재 화상이라고 지칭되는 인코딩/디코딩 중인 특정 화상은 블록들로 파티셔닝된다. 현재 화상의 블록이 비디오의 이전에 코딩되고 여전히 버퍼링된 참조 화상의 참조 블록과 유사한 경우, 현재 화상의 블록은 모션 벡터라고 지칭되는 벡터에 의해 코딩될 수 있다. 모션 벡터는 참조 화상의 참조 블록을 가리키고, 다수의 참조 화상들이 사용 중인 경우 참조 화상을 식별하는 3 차원을 가질 수 있다.
일부 실시예들에서, 양방향 예측 기법은 인터-화상 예측에서 사용될 수 있다. 양방향 예측 기법에 따르면, 비디오의 현재 화상에 대해 디코딩 순서가 둘 다 우선인(그러나 디스플레이 순서에서 각각 과거 및 미래일 수 있음) 제1 참조 화상 및 제2 참조 화상과 같은 2개의 참조 화상이 사용된다. 현재 화상의 블록은 제1 참조 화상의 제1 참조 블록을 가리키는 제1 모션 벡터, 및 제2 참조 화상의 제2 참조 블록을 가리키는 제2 모션 벡터에 의해 코딩될 수 있다. 블록은 제1 참조 블록과 제2 참조 블록의 조합에 의해 예측될 수 있다.
또한, 코딩 효율을 향상시키기 위해 인터-화상 예측에 병합 모드 기법이 사용될 수 있다.
본 개시내용의 일부 실시예들에 따르면, 인터-화상 예측들 및 인트라-화상 예측들과 같은 예측들은 블록들의 단위로 수행된다. 예를 들어, HEVC 표준에 따르면, 비디오 화상들의 시퀀스의 화상은 압축을 위해 코딩 트리 유닛(CTU(Coding Tree Units)들로 파티셔닝되고, 화상의 CTU들은 64×64 픽셀들, 32×32 픽셀들, 또는 16×16 픽셀들과 같은 동일한 크기를 갖는다. 일반적으로, CTU는 1개의 루마 CTB와 2개의 크로마 CTB들인 3개의 코딩 트리 블록(CTB)들을 포함한다. 각각의 CTU는 재귀적으로 하나 또는 다수 개의 코딩 유닛(CU)들로 쿼드트리(quadtree) 분할될 수 있다. 예를 들어, 64×64 픽셀들의 CTU는 64×64 픽셀들의 하나의 CU, 32×32 픽셀들의 4개의 CU들 또는 16×16 픽셀들의 16개의 CU들로 분할될 수 있다. 예에서, 각각의 CU는 인터 예측 유형 또는 인트라 예측 유형과 같은 CU에 대한 예측 유형을 결정하기 위해 분석된다. CU는 시간 및/또는 공간 예측성에 따라 하나 이상의 예측 유닛(PU)들로 분할된다. 일반적으로, 각각의 PU는 루마 예측 블록(PB)과, 2개의 크로마 PB들을 포함한다. 실시예에서, 코딩(인코딩/디코딩)에서의 예측 동작은 예측 블록 단위로 수행된다. 예측 블록의 예로서 루마 예측 블록을 사용하여, 예측 블록은 8×8 픽셀들, 16×16 픽셀들, 8×16 픽셀들, 16×8 픽셀들 등과 같은 픽셀들에 대한 값들(예를 들어, 루마 값)의 행렬을 포함한다.
도 8은 본 개시내용의 다른 실시예에 따른 비디오 인코더(803)의 다이어그램을 도시한다. 비디오 인코더(803)는 비디오 화상들의 시퀀스에서 현재 비디오 화상 내의 샘플 값들의 프로세싱 블록(예를 들어, 예측 블록)을 수신하고, 그 프로세싱 블록을 코딩된 비디오 시퀀스의 일부인 코딩된 화상으로 인코딩하도록 구성된다. 예에서, 비디오 인코더(803)는 도 5 예의 비디오 인코더(503) 대신에 사용된다.
HEVC 예에서, 비디오 인코더(803)는 8×8 샘플들의 예측 블록 등과 같은 프로세싱 블록에 대한 샘플 값들의 행렬을 수신한다. 비디오 인코더(803)는 프로세싱 블록이 예를 들어 레이트-왜곡 최적화를 사용하여 인트라 모드, 인터 모드, 또는 이중-예측 모드를 사용하여 가장 잘 코딩되는지를 결정한다. 프로세싱 블록이 인트라 모드에서 코딩될 때, 비디오 인코더 (803) 는 프로세싱 블록을 코딩된 화상으로 인코딩하기 위해 인트라 예측 기법을 사용할 수도 있고; 프로세싱 블록이 인터 모드 또는 이중-예측 예측 모드에서 코딩될 때, 비디오 인코더(803)는 프로세싱 블록을 코딩된 화상으로 인코딩하기 위해 인터 예측 또는 이중-예측 기법을 각각 사용할 수 있다. 소정 비디오 코딩 기술들에서, 병합 모드는 모션 벡터가 예측기들 외부의 코딩된 모션 벡터 성분의 이점 없이 하나 이상의 모션 벡터 예측기들로부터 도출되는 인터 화상 예측 서브모드일 수 있다.  소정 다른 비디오 코딩 기술들에서, 대상 블록에 적용가능한 모션 벡터 성분가 존재할 수 있다. 예에서, 비디오 인코더(803)는 프로세싱 블록의 모드를 결정하기 위한 모드 판정 모듈(도시되지 않음)과 같은 다른 컴포넌트들을 포함한다.
도 8 예에서, 비디오 인코더(803)는 도 8에 도시된 바와 같이 함께 결합된 인터 인코더(830), 인트라 인코더(822), 잔차 계산기(residue calculator)(823), 스위치(826), 잔차 인코더(824), 일반 제어기(821), 엔트로피 인코더(825)를 포함한다.
인터 인코더(830)는 현재 블록(예를 들어, 프로세싱 블록)의 샘플들을 수신하고, 블록을 참조 화상들의 하나 이상의 참조 블록들(예를 들어, 이전 화상들 및 이후 화상들의 블록들)과 비교하고, 인터 예측 정보(예를 들어, 인터 인코딩 기법에 따른 중복 정보의 기술, 모션 벡터들, 병합 모드 정보)를 생성하고, 및 임의의 적합한 기법을 사용하여 인터 예측 정보에 기반하여 인터 예측 결과들(예를 들어, 예측 블록)을 계산하도록 구성된다. 일부 예들에서, 참조 화상들은 인코딩된 비디오 정보에 기반하여 디코딩되는 디코딩된 참조 화상들이다.
인트라 인코더(822)는 현재 블록(예를 들어, 프로세싱 블록)의 샘플들을 수신하고, 일부 경우들에서 블록을 동일한 화상에서 이미 코딩된 블록들과 비교하고, 변환 후에 양자화된 계수들, 및 일부 경우들에서 또한 인트라 예측 정보(예를 들어, 하나 이상의 인트라 인코딩 기법들에 따른 인트라 예측 방향 정보)를 생성하도록 구성된다. 예에서, 인트라 인코더(822)는 또한 동일한 화상의 인트라 예측 정보 및 참조 블록들에 기반하여 인트라 예측 결과들(예를 들어, 예측된 블록)을 계산한다.
일반 제어기(821)는 일반 제어 데이터를 결정하고 일반 제어 데이터에 기반하여 비디오 인코더(803)의 다른 컴포넌트들을 제어하도록 구성된다. 예에서, 일반 제어기(821)는 블록의 모드를 결정하고, 그 모드에 기반하여 제어 신호를 스위치(826)에 제공한다. 예를 들어, 모드가 인트라 모드인 경우, 일반 제어기(821)는 스위치(826)를 제어하여 인트라 모드 결과를 잔차 계산기(823)에서 사용하도록 선택하고, 엔트로피 인코더(825)를 제어하여 인트라 예측 정보를 선택하고 비트스트림에 인트라 예측 정보를 포함하고; 모드가 인터 모드인 경우, 일반 제어기(821)는 스위치(826)를 제어하여 잔차 계산기(823)에서 사용할 인터 예측 결과를 선택하고, 엔트로피 인코더(825)를 제어하여 인터 예측 정보를 선택하고 비트스트림에 인터 예측 정보를 포함한다.
잔차 계산기(823)는 수신된 블록과 인트라 인코더(822) 또는 인터 인코더(830)로부터 선택된 예측 결과들 사이의 차이(잔차 데이터)를 계산하도록 구성된다. 잔차 인코더(824)는 잔차 데이터에 기반하여 동작하여 잔차 데이터를 인코딩하여 변환 계수들을 생성하도록 구성된다. 예에서, 잔차 인코더(824)는 잔차 데이터를 공간 도메인에서 주파수 도메인으로 변환하고, 변환 계수들을 생성하도록 구성된다. 이어서, 변환 계수들은 양자화 프로세싱을 거쳐 양자화된 변환 계수들을 획득한다. 다양한 실시예들에서, 비디오 인코더(803)는 또한 잔차 디코더(828)를 포함한다. 잔차 디코더(828)는 역변환을 수행하고, 디코딩된 잔차 데이터를 생성하도록 구성된다. 디코딩된 잔차 데이터는 인트라 인코더(822) 및 인터 인코더(830)에 의해 적합하게 사용될 수 있다. 예를 들어, 인터 인코더(830)는 디코딩된 잔차 데이터 및 인터 예측 정보에 기반하여 디코딩된 블록들을 생성할 수 있고, 인트라 인코더(822)는 디코딩된 잔차 데이터 및 인트라 예측 정보에 기반하여 디코딩된 블록들을 생성할 수 있다. 디코딩된 블록들은 디코딩된 화상들을 생성하도록 적합하게 프로세싱되고 디코딩된 화상들은 메모리 회로(도시되지 않음)에 버퍼링될 수 있고 일부 예들에서 참조 화상으로서 사용될 수 있다.
엔트로피 인코더(825)는 인코딩된 블록을 포함하도록 비트스트림을 포맷하도록 구성된다. 엔트로피 인코더(825)는 HEVC 표준과 같은 적합한 표준에 따라 다양한 정보를 포함하도록 구성된다. 예에서, 엔트로피 인코더(825)는 일반 제어 데이터, 선택된 예측 정보(예를 들어, 인트라 예측 정보 또는 인터 예측 정보), 잔차 정보, 및 다른 적합한 정보를 비트스트림에 포함하도록 구성된다. 개시된 주제에 따르면, 인터 모드 또는 이중-예측 모드의 병합 서브모드에서 블록을 코딩할 때, 잔차 정보가 없음이 주목된다.
도 9는 본 개시내용의 다른 실시예에 따른 비디오 디코더(910)의 다이어그램을 도시한다. 비디오 디코더(910)는 코딩된 비디오 시퀀스의 일부인 코딩된 화상들을 수신하고, 코딩된 화상들을 디코딩하여 재구성된 화상들을 생성하도록 구성된다. 예에서, 비디오 디코더(910)는 도 5 예의 비디오 디코더(510) 대신에 사용된다.
도 9 예에서, 비디오 디코더(910)는 도 9에 도시된 바와 같이 함께 결합된 엔트로피 디코더(971), 인터 디코더(980), 잔차 디코더(973), 재구성 모듈(974) 및 인트라 디코더(972)를 포함한다.
엔트로피 디코더(971)는 코딩된 화상을 이루는 신택스 엘리먼트들을 나타내는 소정 심볼들을 코딩된 화상으로부터 재구성하도록 구성될 수 있다. 그러한 심볼들은 예를 들어, 블록이 코딩되는 모드(이를테면, 예를 들어, 인트라 모드, 인터 모드, 이중-예측 모드, 병합 서브모드 또는 다른 서브모드에서 후자의 2개), 각각 인트라 디코더(972) 또는 인터 디코더(980)에 의해 예측에 사용되는 소정 샘플 또는 메타데이터를 식별할 수 있는 예측 정보(이를테면, 예를 들어, 인트라 예측 정보 또는 인터 예측 정보), 예를 들어, 양자화된 변환 계수들 형태의 잔차 정보 등을 포함할 수 있다. 예에서, 예측 모드가 인터 또는 이중-예측 모드인 경우, 인터 예측 정보는 인터 디코더(980)에 제공되고; 예측 유형이 인트라 예측 유형인 경우, 인트라 예측 정보는 인트라 디코더(972)에 제공된다. 잔차 정보는 역양자화될 수 있고 잔차 디코더(973)에 제공된다.
인터 디코더(980)는 인터 예측 정보를 수신하고, 인터 예측 정보에 기반하여 인터 예측 결과들을 생성하도록 구성된다.
인트라 디코더(972)는 인트라 예측 정보를 수신하고, 인트라 예측 정보에 기반하여 인트라 예측 결과들을 생성하도록 구성된다.
잔차 디코더(973)는 역양자화를 수행하여 역양자화된 변환 계수들을 추출하고, 역양자화된 변환 계수들을 프로세싱하여 주파수 도메인에서 공간 도메인으로 잔차를 변환하도록 구성된다. 잔차 디코더(973)는 또한 (양자화 파라미터(QP)를 포함하기 위해) 소정 제어 정보를 요구할 수 있고, 그 정보는 엔트로피 디코더(971)에 의해 제공될 수 있다(데이터 경로는 낮은 볼륨 제어 정보일 수 있으므로 묘사되지 않음).
재구성 모듈(974)은 공간 도메인에서, 잔차 디코더(973)에 의해 출력된 잔차와 예측 결과들(경우에 따라 인터 또는 인트라 예측 모듈들에 의해 출력됨)를 결합하여 재구성된 화상의 일부일 수 있고, 차례로 재구성된 비디오의 일부일 수 있는 재구성된 블록을 형성하도록 구성된다. 디블록킹(deblocking) 동작과 같은 다른 적합한 동작들이 시각적 품질을 개선하기 위해 수행될 수 있다는 것이 주목된다.
비디오 인코더들(503, 703 및 803), 및 비디오 디코더들(510, 610 및 910)이 임의의 적합한 기법을 사용하여 구현될 수 있다는 것이 주목된다. 실시예에서, 비디오 인코더들(503, 703, 및 803), 및 비디오 디코더들(510, 610, 및 910)은 하나 이상의 집적 회로들을 사용하여 구현될 수 있다. 다른 실시예에서, 비디오 인코더들(503, 703, 703), 및 비디오 디코더들(510, 610, 910)은 소프트웨어 명령들을 실행하는 하나 이상의 프로세서들을 사용하여 구현될 수 있다.
본 개시내용의 양태들은 스킵 모드 플래그에 대한 시그널링 기법들을 제공한다.
블록 기반 보상은 인터 예측 및 인트라 예측에 사용될 수 있다. 인터 예측의 경우, 상이한 화상으로부터의 블록 기반 보상은 모션 보상으로 알려져 있다. 인트라 예측의 경우, 블록 기반 보상은 또한 동일한 화상 내에서 이전에 재구성된 영역에서 수행될 수 있다. 동일한 화상 내의 재구성된 영역으로부터의 블록 기반 보상은 인트라 화상 블록 보상, 현재 화상 참조(CPR) 또는 인트라 블록 복사(IBC)로 지칭된다. 동일한 화상에서 현재 블록과 참조 블록 사이의 오프셋을 나타내는 변위 벡터는 블록 벡터(또는 줄여서 BV)라고 지칭된다. 임의의 값(x 또는 y 방향에서 양수 또는 음수)일 수 있는 모션 보상의 모션 벡터와 달리, 블록 벡터는 참조 블록이 이용가능하고 이미 재구성되었음을 보장하기 위한 몇 가지 제약들을 갖는다. 또한, 일부 예들에서, 병렬 프로세싱을 고려하여, 타일 경계 또는 파면 사다리 형상 경계인 일부 참조 영역이 제외된다.
블록 벡터의 코딩은 명시적이거나 암시적일 수 있다. 명시적 모드(또는 인터 코딩에서 AMVP(Advanced Motion Vector Prediction) 모드라고 지칭됨)에서, 블록 벡터와 그 예측기 간의 차이가 시그널링되고; 암시적 모드에서, 블록 벡터는 병합 모드의 모션 벡터와 유사한 방식으로 예측기(블록 벡터 예측기라고 지칭됨)에서 복구된다. 일부 구현들에서, 블록 벡터의 해상도는 정수 위치들로 제한되고; 다른 시스템에서, 블록 벡터는 분수 위치들을 가리키도록 허용된다.
일부 예들에서, 블록 레벨에서의 인트라 블록 복사의 사용은 IBC 플래그로 지칭되는 블록 레벨 플래그를 사용하여 시그널링될 수 있다. 실시예에서, IBC 플래그는 현재 블록이 병합 모드에서 코딩되지 않을 때 시그널링된다. 다른 예들에서, 블록 레벨에서의 인트라 블록 복사의 사용은 참조 인덱스 접근법에 의해 시그널링된다. 이어서, 디코딩 중인 현재 화상은 참조 화상으로 처리된다. 예에서, 그러한 참조 화상은 참조 화상들 리스트의 마지막 위치에 놓인다. 이 특수 참조 화상은 또한 디코딩 화상 버퍼(DPB)와 같은 버퍼에서 다른 시간 참조 화상들과 함께 관리된다.
또한 플립된 인트라 블록 복사(참조 블록은 현재 블록을 예측하는 데 사용되기 전에 수평 또는 수직으로 플립됨), 또는 라인 기반 인트라 블록 복사(M×N 코딩 블록 내부의 각각의 보상 유닛은 M×1 또는 1×N 라인임) 같은 인트라 블록 복사에 대한 일부 변형들이 있다.
도 10은 본 개시내용의 실시예에 따른 인트라 블록 복사의 예를 도시한다. 현재 화상(1000)은 디코딩 중이다. 현재 화상(1000)은 재구성된 영역(1010)(점선 영역)과 디코딩될 영역(1020)(백색 영역)을 포함한다. 현재 블록(1030)은 디코더에 의해 재구성 중이다. 현재 블록(1030)은 재구성된 영역(1010)에 있는 참조 블록(1040)으로부터 재구성될 수 있다. 참조 블록(1040)과 현재 블록(1030) 사이의 위치 오프셋은 블록 벡터(1050)(또는 BV(1050))라고 지칭된다.
일부 예들에서, 인트라 블록 복사는 인트라 예측 모드 또는 인터 예측 모드 이외의 별개의 모드로 고려되고, 인트라 블록 복사의 시그널링은 pred_mode_ibc_flag 및 pred_mode_flag와 같은 플래그들의 조합을 사용하여 블록 레벨에서 지정될 수 있다.
관련된 예에서, 코딩 블록은 인트라 예측 모드 또는 인터 예측 모드에서 코딩될 수 있다. 관련된 예에서, 1 비트를 갖는 예측 모드 플래그 "pred_mode_flag"는 현재 블록에 대한 코딩 모드를 구별하기 위해 코딩 블록 레벨에서 시그널링되거나 추론될 수 있다. 예를 들어, pred_mode_flag가 0이면, MODE_INTER(인터 예측 모드)가 사용되고; 그렇지 않으면(pred_mode_flag가 1과 같음), MODE_INTRA(인트라 예측 모드)가 사용된다.
인트라 블록 복사를 사용하는 경우, pred_mode_flag 및 pred_mode_ibc_flag의 값들 둘 모두에 기반하여 모드 판정이 결정될 수 있다.
일부 예들(예를 들어, VVC의 버전)에서, 모두 루마 코딩된 샘플들에서, 인터 코딩된 CU에 대한 최대 블록 크기는 128×128만큼 클 수 있고; 인트라 코딩된 CU에 대한 최대 블록 크기는 128×128만큼 클 수 있고; 인트라 블록 복사 코딩된 CU에 대한 최대 블록 크기는 64×64만큼 클 수 있다. 루마/크로마 분리 코딩 트리가 사용되는 경우, 4:2:0 컬러 포맷에서 가능한 가장 큰 크로마 CU 크기는 32×32일 것이다.
일부 예들에서, 인터 코딩된(인터 예측 모드를 사용하여 코딩된) 또는 IBC 코딩된(IBC 모드를 사용하여 코딩된) 블록들에 대해, 모션 파라미터들은 예를 들어 병합 모드 또는 스킵 모드에서 예측될 수 있다. 병합 모드에서, 비디오 코더는 공간적 이웃 블록들 및 시간적 이웃 블록들을 포함하는 이웃 블록으로부터의 모션 파라미터들을 후보들로 사용하여 모션 파라미터들(예를 들어, 참조 화상 및 모션 벡터)의 후보 리스트를 구성한다. 선택된 모션 파라미터들은 후보 리스트로부터 선택된 후보의 인덱스를 송신함으로써 비디오 인코더로부터 비디오 디코더로 시그널링될 수 있다. 비디오 디코더에서, 인덱스가 디코딩되면, 선택된 후보의 대응 블록의 모션 파라미터들이 상속될 수 있다. 비디오 인코더 및 비디오 디코더는 이미 코딩된 블록들에 기반하여 동일한 리스트들을 구성하도록 구성된다. 그러므로, 인덱스에 기반하여, 비디오 디코더는 비디오 인코더에 의해 선택된 후보의 모션 파라미터들을 식별할 수 있다.
스킵 모드에서, 모션 파라미터들은 병합 모드에서와 유사하게 예측될 수 있다. 또한, 스킵 모드에서, 예측 블록에 어떠한 잔차 데이터도 추가되지 않는 반면, 병합 모드에서, 잔차 데이터는 예측 블록에 추가된다. 병합 모드를 참조하여 전술한 리스트에서 후보를 식별하기 위한 리스트 구성 및 인덱스 송신은 일반적으로 또한 스킵 모드에서 수행된다. 일부 실시예들에서, 코딩 블록 레벨의 스킵 플래그는 블록이 스킵 모드를 사용하여 코딩되는지 여부를 나타내기 위해 사용될 수 있다.
도 11은 코딩 유닛(또는 코딩 블록) 레벨에서 예측 모드를 시그널링하기 위한 예시적인 신택스 표(1100)를 도시한다. 신택스 표(1100)는 도 11의 (1101, 1102 및 1103)에 의해 도시된 바와 같이, 코딩된 비디오 비트스트림으로부터 3개의 플래그들, cu_skip_flag, pred_mode_flag 및 pred_mode_ibc_flag를 조건부로 추출한다.
특히, cu_skip_flag[x0][y0]는 스킵 플래그이다. 1과 같은 스킵 플래그 cu_skip_flag[x0][y0]는 현재 코딩 유닛이 스킵 모드에서 코딩됨을 지정한다. 따라서, 현재 코딩 유닛이 P(인터 예측에 의해 코딩됨) 또는 B(양방향 인터 예측에 의해 코딩됨) 슬라이스에 있을 때, 다음 중 하나 이상을 제외한 신택스 엘리먼트들은 cu_skip_flag[x0][y0]: IBC 모드 플래그 pred_mode_ibc_flag [x0][y0] 및 merge_data() 신택스 구조 이후에 더 이상 파싱되지 않는다. 현재 코딩 유닛이 I 슬라이스에 있을 때, merge_idx[x0][y0]를 제외한 신택 엘리먼트들은 cu_skip_flag[x0][y0] 이후에 더 이상 파싱되지 않는다.
0과 같은 스킵 플래그 cu_skip_flag[x0][y0]는 코딩 유닛이 스킵 모드에 있지 않다는 것을 지정한다. 어레이 인덱스들(x0, y0)은 화상의 좌측-상단 루마 샘플에 관련하여 고려되는 코딩 블록의 좌측-상단 루마 샘플의 위치(x0, y0)를 지정한다.
cu_skip_flag[x0][y0]가 코딩된 비디오 비트스트림에 존재하지 않을 때, cu_skip_flag[x0][y0]은 0과 같은 것으로 추론될 수 있다.
또한, 0과 같은 pred_mode_flag는 현재 코딩 유닛이 인터 예측 모드에서 코딩된다는 것을 지정하고; 1과 같은 pred_mode_flag는 현재 코딩 유닛이 인트라 예측 모드에서 코딩되는 것을 지정한다.
일부 실시예들에서, pred_mode_flag는 코딩된 비디오 비트스트림에 존재하지 않고, pred_mode_flag는 추론될 수 있다. pred_mode_flag의 추론은 변수 modeType에 기반할 수 있다. 일반적으로, 변수 modeType은 인트라 예측 모드(MODE_INTRA), IBC 모드(MODE_IBC), 팔레트 모드(MODE_PLT), 및 인터 예측 모드가 사용될 수 있는지 여부(MODE_TYPE_ALL), 또는 인트라, IBC 및 팔레트 코딩 모드들만 사용될 수 있는지 여부(MODE_TYPE_INTRA), 또는 코딩 트리 노드 내부의 코딩 유닛들에 대해 인터 코딩 모드들만 사용될 수 있는지 여부(MODE_TYPE_INTER)를 지정한다. 예를 들어, 변수 modeType이 MODE_TYPE_ALL인 경우, 인트라 예측 모드, IBC 모드, 팔레트 모드 및 인터 예측 모드가 모두 사용될 수 있고; 변수 modeType이 MODE_TYPE_INTRA인 경우 인트라 예측 모드, IBC 모드 및 팔레트 모드가 사용될 수 있고; 변수 modeType이 MODE_TYPE_INTER인 경우 인터 예측 모드만 사용될 수 있다.
일부 예들에서, 변수 modeType은 소정 작은 CU 크기들에 대해 가능한 허용된 예측 모드 유형들을 제어하는 데 사용된다. CTU 루트(coding_tree() 신택스가 처음 호출되는 곳)에서, 이 변수의 값은 MODE_TYPE_ALL(제약 조건들이 없음을 의미)로 설정된다. 그러므로, 128×128, 128×64, 64×128과 같은 큰 CU의 경우, modeType을 MODE_TYPE_ALL로 설정되어야 한다. 큰 CU가 더 작은 CU들로 분할될 때, 작은 CU들에 대한 변수 modeType은 이를테면 변수 treeType에 기반하는 것과 같이 개선될 수 있다. 실시예에서, 코딩 트리 방식은 루마 성분 및 대응하는 크로마 성분(들)이 별개의 블록 트리 구조들을 가질 수 있는 능력을 지원한다. 예에서, P 및 B 슬라이스들의 경우, CTU의 루마 및 크로마 CTB들은 동일한 코딩 트리 구조(예를 들어, 단일 트리)를 공유한다. I 슬라이스들의 경우, CTU의 루마 및 크로마 CTB들은 별개의 블록 트리 구조들(예를 들어, 이중 트리)을 가질 수 있고, 별개의 블록 트리 구조들을 사용하는 CTU의 파티션 경우는 이중 트리 파티션으로 지칭된다. 이중 트리 파티션이 적용되는 경우, 루마 CTB는 루마 코딩 트리 구조(예를 들어, DUAL_TREE_LUMA)에 의해 루마 CU들로 파티셔닝될 수 있고, 크로마 CTB들은 크로마 코딩 트리 구조(예를 들어, DUAL_TREE_CHROMA)에 의해 크로마 CU들로 파티셔닝될 수 있다. 따라서, I 슬라이스의 CU는 루마 성분의 코딩 블록을 포함하고 2개의 크로마 성분들의 코딩 블록들을 포함할 수 있고, P 또는 B 슬라이스의 CU는 비디오가 모노크롬이 아닌 한 모두 3개의 컬러 성분들의 코딩 블록들을 포함할 수 있다. 예에서, 변수 treeType은 코딩 트리 유닛에서 분할된 코딩 유닛에 대해 단일 트리(SINGLE_TREE) 또는 이중 트리가 사용되는지 여부를 지정하고; 이중 트리가 사용되는 경우, 변수 treeType은 루마(DUAL_TREE_LUMA) 또는 크로마 구성 요소(DUAL_TREE_CHROMA)가 현재 프로세싱되는지 여부를 지정한다.
일부 실시예들에서, pre_mode_flag는 다음과 같이 추론된다:
- cbWidth(코딩 유닛의 폭)가 4이고 cbHeight(코딩 유닛의 높이)가 4인 경우, 일부 예에서 인터 예측 모드가 4×4 블록들로 적용되지 않는 이유로 인해 pred_mode_flag가 1과 같은 것으로 추론된다;
- 그렇지 않고, modeType이 MODE_TYPE_INTRA와 같으면, pred_mode_flag는 1과 같은 것으로 추론된다.
- 그렇지 않고 modeType이 MODE_TYPE_INTER와 같으면, pred_mode_flag는 0과 같은 것으로 추론된다.
- 그렇지 않고, pred_mode_flag는 I 슬라이스를 디코딩할 때 1과 동일한 것으로 추론되고, P 또는 B 슬라이스를 디코딩할 때 각각 0과 같은 것으로 추론된다.
변수 CuPredMode[chType][x][y]는 x = x0..x0 + cbWidth ? 1 및 y = y0..y0 + cbHeight ? 1:에 대해 다음과 같이 도출된 예측 모드이다:
- pred_mode_flag가 0과 같으면, CuPredMode[chType][x][y]는 MODE_INTER(인터 예측 모드)와 같게 설정되고;
- 그렇지 않으면(pred_mode_flag는 1과 같은), CuPredMode[chType][x][y]는 MODE_INTRA(인트라 예측 모드)와 같게 설정된다.
또한, 1과 같은 플래그 pred_mode_ibc_flag는 현재 코딩 유닛이 IBC 모드로 코딩됨을 지정한다. 0과 같은 플래그 pred_mode_ibc_flag는 현재 코딩 유닛이 IBC 모드에서 코딩되지 않음을 지정한다.
일부 실시예들에서, pred_mode_ibc_flag는 코딩된 비트스트림에 존재하지 않고 추론될 수 있다. pred_mode_ibc_flag의 추론은 변수 modeType과 변수 treeType에 기반할 수 있다.
예를 들어, pred_mode_ibc_flag는 다음과 같이 추론될 수 있다:
- cu_skip_flag[x0][y0]가 1과 같고, cbWidth가 4와 같고, cbHeight가 4와 같으면, pred_mode_ibc_flag는 1과 같을 것으로 추론된다;
- 그렇지 않고, cbWidth 또는 cbHeight가 128과 같으면, pred_mode_ibc_flag는 0과 같은 것으로 추론된다;
- 그렇지 않고, modeType이 MODE_TYPE_INTER와 같으면, pred_mode_ibc_flag는 0과 같은 것으로 추론된다.
- 그렇지 않고 treeType이 DUAL_TREE_CHROMA와 같으면, pred_mode_ibc_flag는 0과 같은 것으로 추론된다;
- 그렇지 않으면, pred_mode_ibc_flag는 I 슬라이스를 디코딩할 때 sps_ibc_enabled_flag의 값과 같은 것으로 추론되고, P 또는 B 슬라이스를 디코딩할 때 각각 0과 같은 것으로 추론된다.
pred_mode_ibc_flag가 1과 같을 때, 변수 CuPredMode[chType][x][y]는 x = x0..x0 + cbWidth - 1 및 y = y0..y0 + cbHeight - 1에 대해 MODE_IBC와 같도록 설정된다.
도 12a-도 12e는 코딩 트리 유닛 레벨의 예시적인 신택스 표(1200)를 도시한다. 예에서, 입력 파라미터 modeTypeCurr은 부모 노드에서 상속된 modeType 변수이다.
도 11의 신택스에서와 같이, 일부 예들에서의 신택스 및 시맨틱이 인트라/인터/IBC 모드들 간에 적용된 블록 크기 제약을 정확하게게 반영할 수 없다는 것이 주목된다. 예를 들어, 도 11의 조건들(1110)은 제1 조건(!(cbWidth = = 4 && cbHeight = = 4) && (modeType ! = = MODE_TYPE_INTRA))과 제2 조건(sps_ibc_enabled_flag)의 논리적 또는 (| |)를 수행하는 것과 같다. 제1 조건은 (!(cbWidth = = 4 && cbHeight = = 4) && (modeType ! = = MODE_TYPE_INTRA))의 논리값이 1인지 0인지를 검사한다. 제2 조건은 (sps_ibc_enabled_flag)의 논리값이 1인지 0인지 검사한다. 제1 조건이 1이면 코딩 중인 현재 블록이 인터 코딩된 블록임을 지정한다. 제2 조건이 1이면 IBC 모드가 활성화되는 것을 지정한다. 도 11에서, 제1 조건과 제2 조건 중 적어도 하나가 1과 같고 treeType이 DUAL_TREE_CHROMA와 같지 않은 경우, 스킵 플래그(예를 들어, cu_skip_flag[x0][y0])는 코딩된 비디오 비트스트림에 제시되고 디코딩될 수 있다. 그러나, 예에서, I 슬라이스의 코딩 유닛은 64보다 큰 적어도 하나의 크기(폭 및/또는 높이)를 가질 수 있다. 코딩 유닛의 파라미터들은 제1 조건이 1이 되도록 및/또는 제2 조건이 1이 되도록 할 수 있다. 그러나, 코딩 유닛은 인터 코딩될 수 없고(I 슬라이스로 인해) IBC 코딩될 수 없다(적어도 하나의 크기가 64보다 큰 이유 때문에). 따라서, 조건들(1110)은 인트라/인터/IBC 모드들 사이에 적용된 블록 크기 제약들을 정확하게 반영할 수 없다.
본 개시내용의 일부 양태들은 인트라/인터/IBC 모드들 사이에 적용된 블록 크기 제약들을 정확하게 반영하기 위한 기법들을 제공한다. 이하의 설명들은 인트라 블록 복사(IBC) 모드를 인트라 또는 인터 모드들과 상이한 별개의 모드로 고려한다는 가정에 기반한다. 이 기법들은 IBC 모드가 I 슬라이스에서 가능한 경우에만 스킵 플래그(예를 들어, cu_skip_flag[x0][y0])에 신호를 보낼 수 있다. 인트라 모드만 가능한 경우, 스킵 플래그는 시그널링될 필요가 없고; 대신 스킵 플래그는 0인 것으로 추론될 수 있다.
실시예에서, CU 블록 크기가 인트라 모드만 가능하다고 제안할 때(블록 크기가 최대 IBC 블록 크기를 초과함) 스킵 플래그가 시그널링되지 않도록(코딩된 비디오 비트스트림에 제시되지 않음) 스킵 플래그의 시그널링에 추가 조건(들)이 부과될 수 있다. 대신 스킵 플래그는 0인 것으로 추론될 수 있다.
예에서, I 슬라이스의 블록이 폭 측 또는 높이 측에서 64 루마 샘플들보다 큰 경우, 블록들은 인터 코딩될 수 없고 IBC 코딩될 수 없으므로, 인트라 모드(인트라 예측 모드)만 그 블록에 대해 가능하다.
도 13은 본 개시내용의 일부 실시예들에 따른 예시적인 신택스 표(1300)를 도시한다. 도 13에서 1310으로 도시된 바와 같이, 제3 조건(!(slice_type = I && (cbWidth > 64 | | cbHeight > 64)))은 제1 조건 및 제2 조건과 결합(논리 및 연산자 && 사용)하기 위해 추가된다. I 슬라이스의 블록이 폭 측이나 높이 측에서 64 루마 샘플들보다 큰 경우, 제3 조건은 0일 수 있다. 이어서, 제1 조건, 제2 조건 및 제3 조건의 조합은 0과 같다. 따라서, 스킵 플래그(cu_skip_flag[x0][y0])는 시그널링되지 않는다(코딩된 비디오 비트스트림에 제시되지 않음).
다른 실시예에서, 제1 조건 및/또는 제2 조건은 IBC 모드에 대한 크기 제약들을 적용하도록 적합하게 수정될 수 있다. 일부 예들에서, modeType의 할당은 CU 블록 크기가 인트라 모드만 I 슬라이스에서 가능하다고 제안할 때(블록 크기가 최대 IBC 블록 크기를 초과함), 제1 조건이 0과 같도록 할 수 있는 MODE_TYPE_INTRA로 modeType이 설정되도록 수정된다. 일부 실시예들에서, (slice_type == I && (cbWidth > 64 || cbHeight > 64))인 경우, modeType은 MODE_TYPE_INTRA로 설정된다.
도 14는 본 개시내용의 일부 실시예들에 따른 코딩 트리 레벨에서 예시적인 신택스 표(1400)를 도시한다. 1410에 의해 도시되는 바와 같이, I 슬라이스의 블록이 폭 측 또는 높이 측에서 64 루마 샘플들보다 클 때, 변수 modeTypeCurrr은 MODE_TYPE_INTRA로 설정된다. 변수 modeTypeCurr은 도 14 및 도 13의 신택스들에 의해 도시된 바와 같이 coding_unit() 신택스에 대한 입력 파라미터이다. 그러므로, coding_unit() 신택스 표에서, 제1 조건의 결과는 0이다. 다른 예에서, coding_unit() 신택스에서, 변수 modeType은 I 슬라이스의 블록이 폭 측 또는 높이 측에서 64 루마 샘플들보다 클 때 첫 번째 "if" 절 전에 MODE_TYPE_INTRA로 설정된다. 따라서, 제1 조건의 결과는 0이다.
일부 예들에서 제2 조건들은 IBC 모드에 대한 크기 제약들을 적용하도록 수정될 수 있다. 예를 들어, 제2 조건은 (sps_ibc_enabled_flag && cbWidth <= 64 && cbHeight <= 64)로 수정된다. 따라서 I 슬라이스의 블록이 폭 측 또는 높이 측에서 64 루마 샘플들보다 클 때, 제2 조건의 결과는 0이다.
본 개시내용의 실시예들이 별개로 사용되거나 임의의 순서로 조합될 수 있음이 주목된다.
도 15는 본 개시내용의 일 실시예에 따른 프로세스(1500)를 서술하는 흐름도를 도시한다. 프로세스(1500)는 재구성중인 블록에 대한 예측 블록을 생성하기 위해, 블록의 재구성에 사용될 수 있다. 다양한 실시예들에서, 프로세스(1500)는 단말 디바이스들(410, 420, 430 및 440)의 프로세싱 회로와 같은 처리 회로에 의해 실행되고, 프로세싱 회로는 비디오 인코더(503)의 기능을 수행하고, 프로세싱 회로는 비디오 디코더(510)의 기능을 수행하고, 프로세싱 회로는 비디오 디코더(610)의 기능을 수행하고, 프로세싱 회로는 비디오 인코더(703)의 기능을 수행하는 등등이 있다. 일부 실시예들에서, 프로세스(1500)는 소프트웨어 명령들로 구현되고, 따라서 프로세싱 회로가 소프트웨어 명령들을 실행할 때, 프로세싱 회로는 프로세스(1500)를 수행한다. 프로세스는 S1501에서 시작하여 S1510로 진행한다.
S1510에서, I 슬라이스의 블록에 대한 예측 정보는 코딩된 비디오 비트스트림으로부터 디코딩된다.
S1520에서, IBC 모드의 크기 제약 및 예측 정보에 기반하여 해당 블록에 대해 IBC 모드가 가능한지 여부가 결정된다. 일부 실시예들에서, IBC 모드는 블록의 크기가 임계치보다 크다는 것에 응답하여 I 슬라이스의 블록에 대해 불가능한 것으로 결정된다. 실시예에서, IBC 모드는 블록의 폭 또는 높이 중 적어도 하나가 임계치보다 큰 경우 블록에 대해 불가능한 것으로 결정된다.
일부 실시예들에서, I 슬라이스의 블록에 대한 IBC 모드의 가능성은 블록에 대한 플래그(스킵 모드 플래그)가 코딩된 비디오 비트스트림에 있는지 여부를 결정한다. 일부 예들에서, 신택스는 스킵 모드 플래그의 존재를 결정하기 위한 몇몇 기존 조건들을 포함한다. 실시예에서, 코딩된 비디오 비트스트림에서 플래그의 존재는 또한 블록의 크기를 임계치와 비교하는 추가된 조건에 기반하여 결정된다. 추가된 조건은 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 플래그의 존재를 제외한다.
다른 실시예에서, 코딩된 비디오 비트스트림에서 플래그의 존재는 블록의 크기를 임계치와 비교하도록 수정된 기존 조건에 기반하여 결정된다. 예에서, 기존 조건은 블록이 인터 코딩된 블록인지 여부를 결정하는 제1 조건이고, 제1 조건은 블록의 크기와 임계치의 비교에 기반하여 수정된다. 다른 예에서, 기존 조건은 IBC 모드의 활성화 여부를 결정하는 제2 조건이고, 제2 조건은 블록의 크기와 임계치의 비교를 기반으로 수정된다.
S1530에서, 일부 예들에서 스킵 모드가 블록에 적용되는지 여부를 나타내는 플래그는 I 슬라이스의 블록에 대해 IBC 모드가 가능한 것에 응답하여 비트스트림으로부터 디코딩된다. 또한, 일부 예들에서, 플래그는 IBC 모드가 I 슬라이스의 블록에 대해 불가능하다는 것에 응답하여 추론될 수 있다.
S1540에서, 블록은 플래그에 적어도 부분적으로 기반하여 재구성된다. 예에서, 플래그가 스킵 모드를 가리킬 때, 블록은 스킵 모드에 기반하여 재구성된다. 이어서, 프로세스는 S1599로 진행하여 종료한다.
위에서 설명된 기법들은 컴퓨터-판독가능 명령을 사용하여 컴퓨터 소프트웨어로서 구현될 수 있고 하나 이상의 컴퓨터-판독가능 매체에 물리적으로 저장될 수 있다. 예를 들어, 도 16은 개시된 주제의 소정 실시예를 구현하기에 적합한 컴퓨터 시스템(1600)을 도시한다.
컴퓨터 소프트웨어는 하나 이상의 컴퓨터 중앙 처리 장치(CPU), 그래픽 처리 장치(GPU) 등에 의해 어셈블리, 컴파일, 링킹될 수 있는 임의의 적합한 기계 코드 또는 컴퓨터 언어, 또는 마이크로-코드 실행이 직접 실행되거나 해석을 통해 실행될 수 있는 명령들을 포함하는 코드를 생성하는 유사한 메커니즘 등을 사용하여 코딩될 수 있다.
명령들은 예를 들어 개인용 컴퓨터, 태블릿 컴퓨터, 서버들, 스마트폰들, 게이밍 디바이스들, 사물 인터넷 디바이스들 등을 포함하는 다양한 유형들의 컴퓨터들 또는 그 컴포넌트들에서 실행될 수 있다.
컴퓨터 시스템(1600)에 대한 도 16에 도시된 컴포넌트들은 본질적으로 예시적인 것이며 본 개시내용의 실시예들을 구현하는 컴퓨터 소프트웨어의 사용 또는 기능의 범위에 대한 어떠한 제한도 제시하도록 의도되지 않는다. 컴포넌트들의 구성이 컴퓨터 시스템(1600)의 예시적인 실시예에 예시된 컴포넌트들 중 임의의 하나 또는 조합과 관련된 임의의 종속성 또는 요건을 갖는 것으로 해석되어서도 안 된다.
컴퓨터 시스템(1600)은 특정 인간 인터페이스 입력 디바이스들을 포함할 수 있다. 이러한 인간 인터페이스 입력 디바이스는 예를 들어 촉각 입력(이를테면: 키스트로크들, 스와이프들, 데이터 장갑 움직임들), 오디오 입력(이를테면: 음성, 박수), 시각적 입력(이를테면: 제스처들), 후각적 입력(묘사되지 않음)을 통해 한 명 이상의 인간 사용자에 의한 입력에 응답할 수 있다. 인간 인터페이스 디바이스들은 또한 오디오(이를테면: 음성, 음악, 주변 사운드), 이미지들(이를테면: 스캔 이미지들, 스틸 이미지 카메라로부터 획득된 사진 이미지들), 비디오(이를테면: 2-차원 비디오, 입체 비디오를 포함하는 3-차원 비디오) 같은 반드시 인간에 의한 의식적인 입력에 직접 관련되지 않는 소정의 매체에 사용될 수 있다.
입력 인간 인터페이스 디바이스들은 키보드(1601), 마우스(1602), 트랙패드(1603), 터치 스크린(1610), 데이터-글러브(도시되지 않음), 조이스틱(1605), 마이크(1606), 스캐너(1607), 카메라(1608) 중 하나 이상(각각 하나만 도시됨)을 포함할 수 있다.
컴퓨터 시스템(1600)은 또한 소정 인간 인터페이스 출력 디바이스들을 포함할 수 있다. 이러한 인간 인터페이스 출력 디바이스들은 예를 들어 촉각 출력, 사운드, 광, 및 냄새/미각을 통해 하나 이상의 인간 사용자들의 감각들을 자극할 수 있다. 그러한 인간 인터페이스 출력 디바이스들은 촉각 출력 디바이스들(예를 들어 터치 스크린(1610), 데이터-글러브(도시되지 않음), 또는 조이스틱(1605)에 의한 촉각 피드백, 그러나 또한 입력 디바이스들로 역할을 하지 않는 촉각 피드백 디바이스들이 있을 수 있음), 오디오 출력 디바이스들(이를테면: 스피커(1609), 헤드폰들(도시되지 않음)), 시각 출력 디바이스들(이를테면 각각 터치-스크린 입력 능력을 갖거나 가지지 않고, 각각 촉각 피드백 능력을 갖거나 가지지 않는 CRT 스크린들, LCD 스크린들, 플라즈마 스크린들, OLED 스크린들을 포함하는 스크린들(1610)-이들 중 일부는 입체 출력 같은 수단을 통해 2 차원 시각 출력 또는 3 차원 초과의 출력을 출력할 수 있음; 가상-현실 안경(묘사되지 않음), 홀로그래픽 디스플레이들 및 스모크 탱크들(묘사되지 않음)), 및 프린터들(묘사되지 않음)을 포함할 수 있다.
컴퓨터 시스템(1600)은 또한 인간 액세스가능 저장 디바이스들 및 이의 연관된 매체, 이를테면 CD/DVD를 갖는 CD/DVD ROM/RW(1620) 또는 이와 유사한 매체(1621)를 포함하는 광학 매체, 썸-드라이브(1622), 이동식 하드 드라이브 또는 솔리드 스테이트 드라이브(1623), 테이프 및 플로피 디스크(묘사되지 않음)와 같은 레거시 자기 매체, 보안 동글들(묘사되지 않음)과 같은 특수 ROM/ASIC/PLD 기반 디바이스들 등을 포함할 수 있다.
통상의 기술자들은 또한 현재 개시된 주제와 관련하여 사용되는 "컴퓨터 판독가능 매체"라는 용어가 송신 매체, 반송파들, 또는 다른 일시적 신호들을 포함하지 않는다는 것을 이해해야 한다.
컴퓨터 시스템(1600)은 또한 하나 이상의 통신 네트워크들에 대한 인터페이스를 포함할 수 있다. 네트워크들은 예를 들어 무선, 유선, 광일 수 있다. 네트워크들은 또한 로컬, 광역, 대도시, 차량 및 산업, 실시간, 지연-허용 등이 될 수 있다. 네트워크들의 예들은 이더넷과 같은 근거리 통신망, 무선 LAN들, GSM, 3G, 4G, 5G, LTE 등을 포함하는 셀룰러 네트워크들, 케이블 TV, 위성 TV 및 지상파 방송 TV를 포함하는 TV 유선 또는 무선 광역 디지털 네트워크들, CANBus 등을 포함하는 차량 및 산업용을 포함한다. 소정 네트워크들은 일반적으로 소정 범용 데이터 포트들 또는 주변 버스들(1649)(이를테면, 예를 들어 컴퓨터 시스템(1600)의 USB 포트들)에 부착된 외부 네트워크 인터페이스 어댑터들을 요구하고; 다른 것들은 일반적으로 아래에 설명된 바와 같이 시스템 버스에 부착함으로써 컴퓨터 시스템(1600)의 코어에 통합된다(예를 들어, PC 컴퓨터 시스템에 대한 이더넷 인터페이스 또는 스마트폰 컴퓨터 시스템에 대한 셀룰러 네트워크 인터페이스). 이러한 네트워크들 중 임의의 것을 사용하여, 컴퓨터 시스템(1600)은 다른 엔티티들과 통신할 수 있다. 그러한 통신은 단방향, 수신 전용(예를 들어, 방송 TV), 단방향 송신 전용(예를 들어 CANbus에서 소정 CANbus 디바이스들로), 또는 양방향(예를 들어 로컬 또는 광역 디지털 네트워크들을 사용하여 다른 컴퓨터 시스템들로)일 수 있다. 소정 프로토콜들 및 프로토콜 스택들은 위에서 설명된 바와 같이 각각의 이들 네트워크들 및 네트워크 인터페이스들에서 사용될 수 있다.
컴퓨터 시스템(1600)의 코어(1640)에는 전술한 인간 인터페이스 디바이스들, 인간-액세스가능 저장 디바이스들, 및 네트워크 인터페이스들이 부착될 수 있다.
코어(1640)는 하나 이상의 중앙 처리 장치(CPU)(1641), 그래픽 처리 장치(GPU)(1642), FPGA(Field Programmable Gate Areas)(FPGA) 형태의 특수 프로그램가능 프로세싱 유닛들(1643), 소정 작업들을 위한 하드웨어 가속기들(1644) 등을 포함할 수 있다. 이러한 디바이스들은 판독-전용 메모리(ROM)(1645), 랜덤-액세스 메모리(1646), 사용자가 액세스할 수 없는 내부 하드 드라이브들, SSD들 등과 같은 내부 대용량 저장장치(1647)와 함께, 시스템 버스(1648)를 통해 연결될 수 있다. 일부 컴퓨터 시스템들에서, 시스템 버스(1648)는 추가 CPU들, GPU 등에 의한 확장들을 가능하게 하는 하나 이상의 물리적 플러그들의 형태로 액세스할 수 있다. 주변 디바이스들은 코어의 시스템 버스(1648)에 직접 부착되거나 주변 버스(1649)를 통해 부착될 수 있다. 주변 버스를 위한 아키텍처들은 PCI, USB 등을 포함한다.
CPU들(1641), GPU들(1642), FPGA들(1643) 및 가속기들(1644)은 조합하여 전술한 컴퓨터 코드를 구성할 수 있는 소정 명령들을 실행할 수 있다. 해당 컴퓨터 코드는 ROM(1645) 또는 RAM(1646)에 저장될 수 있다. 과도 데이터는 또한 RAM(1646)에 저장될 수 있는 반면, 영구 데이터는 예를 들어 내부 대용량 저장장치(1647)에 저장될 수 있다. 하나 이상의 CPU(1641), GPU(1642), 대용량 저장장치(1647), ROM(1645), RAM(1646) 등과 밀접하게 연관된 캐시 메모리의 사용을 통해 메모리 디바이스들 중 임의의 것에 대한 고속 저장 및 검색이 가능해질 수 있다.
컴퓨터 판독가능 매체는 다양한 컴퓨터-구현 동작들을 수행하기 위한 컴퓨터 코드를 가질 수 있다. 매체 및 컴퓨터 코드는 본 개시내용의 목적들을 위해 특별히 설계되고 구성된 것일 수 있거나, 컴퓨터 소프트웨어 기술분야들의 통상의 기술자들에게 잘 알려져 있고 이용가능한 종류일 수 있다.
제한이 아닌 예로서, 아키텍처(1600), 특히 코어(1640)를 갖는 컴퓨터 시스템은 하나 이상의 유형의 컴퓨터-판독가능 매체에 구현된 소프트웨어를 실행하는 프로세서(들)(CPU들, GPU들, FPGA, 가속기들 등을 포함함)의 결과로서 기능을 제공할 수 있다. 이러한 컴퓨터-판독가능 매체는 위에서 소개된 사용자-액세스가능 대용량 저장장치와 연관된 매체일 수 있을 뿐만 아니라, 코어-내부 대용량 저장장치(1647) 또는 ROM(1645)과 같은 비-일시적 특성을 갖는 코어(1640)의 소정 저장장치일 수 있다. 본 개시내용의 다양한 실시예들을 구현하는 소프트웨어는 이러한 디바이스들에 저장되어 코어(1640)에 의해 실행될 수 있다. 컴퓨터-판독가능 매체는 특정 요구에 따라 하나 이상의 메모리 디바이스들 또는 칩들을 포함할 수 있다. 소프트웨어는 코어(1640) 및 특히 내부의 프로세서들(CPU, GPU, FPGA 등 포함)이 RAM(1646)에 저장된 데이터 구조들의 정의 및 소프트웨어에 의해 정의된 프로세스에 따라 이러한 데이터 구조들을 수정하는 것을 포함하여, 본원에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하게 할 수 있다. 추가로 또는 대안으로, 컴퓨터 시스템은 본원에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하기 위해 소프트웨어 대신에 또는 함께 동작할 수 있는 회로(예를 들어: 가속기(1644))에 하드와이어 되거나 달리 내장된 로직의 결과로서 기능을 제공할 수 있다. 소프트웨어에 대한 참조는 로직을 포함할 수 있고, 해당되는 경우 그 반대의 경우도 마찬가지이다. 컴퓨터-판독가능 매체에 대한 언급들은 적절한 경우 실행을 위한 소프트웨어를 저장하는 회로(이를테면 집적 회로(IC)), 실행을 위한 로직을 구현하는 회로, 또는 둘 모두를 포함할 수 있다. 본 개시내용은 하드웨어 및 소프트웨어의 임의의 적합한 조합을 포함한다.
부록 A: 약어들
JEM: JEM(joint exploration model)
VVC: 다용도 비디오 코딩
BMS: 벤치마크 세트
MV: 모션 벡터
HEVC: HEVC(High Efficiency Video Coding)
SEI: SEI(Supplementary Enhancement Information)
VUI: 비디오 사용 정보
GOPs: GOP(Groups of Picture)들
TUs: 변환 유닛들
PUs: 예측 유닛들
CTUs: 코딩 트리 유닛들
CTBs: 코딩 트리 블록들
PBs: 예측 블록들
HRD: HRD(Hypothetical Reference Decoder)
SNR: 신호 잡음비
CPUs: 중앙 처리 장치들
GPUs: 그래픽 처리 장치들
CRT: 음극선관
LCD: 액정 디스플레이
OLED: 유기 발광 다이오드
CD: 컴팩트 디스크
DVD: 디지털 비디오 디스크
ROM: 판독-전용 메모리
RAM: 랜덤 액세스 메모리
ASIC: 주문형 집적 회로
PLD: 프로그램가능 로직 디바이스
LAN: 근거리 통신망
GSM: GSM(Global System for Mobile communication)들
LTE: LTE(Long-Term Evolution)
CANBus: CANBus(Controller Area Network Bus)
USB: USB(Universal Serial Bus)
PCI: PCI(Peripheral Component Interconnect)
FPGA: FPGA(Field Programmable Gate Area)들
SSD: 솔리드-스테이트 드라이브
IC: 집적 회로
CU: 코딩 유닛
본 개시내용이 몇몇 예시적인 실시예들을 설명하였지만, 본 개시내용의 범위 내에 속하는 변경들, 순열들, 및 다양한 대체 등가물들이 있다. 따라서, 통상의 기술자들이 본원에 명시적으로 도시되거나 설명되지는 않았지만, 본 개시내용의 원리들을 구현하고 따라서 본 개시내용의 사상 및 범위 내에 있는 다수의 시스템들 및 방법들을 고안할 수 있음이 인식될 것이다.

Claims (20)

  1. 디코더에서 비디오 디코딩을 위한 방법으로서,
    프로세서에 의해, 코딩된 비디오 비트스트림으로부터 I 슬라이스의 블록에 대한 예측 정보를 디코딩하는 단계;
    상기 프로세서에 의해, 인트라 블록 복사(IBC: Intra Block Copy) 모드가 상기 IBC 모드의 크기 제약 및 상기 예측 정보에 기반하여 상기 I 슬라이스의 블록에 대해 가능한지 여부를 결정하는 단계;
    상기 I 슬라이스를 나타내는 슬라이스 유형 파라미터 및 적어도 64보다 큰 블록의 폭 또는 높이에 응답하여, 현재 모드 유형 파라미터를 MODE_TYPE_INTRA로 설정하는 단계;
    상기 프로세서에 의해, 스킵 모드가 상기 코딩된 비디오 비트스트림으로부터의 블록에 적용되는지 여부를 나타내는 플래그(flag)를 디코딩하는 단계; 및
    상기 프로세서에 의해, 상기 플래그에 적어도 부분적으로 기반하여 상기 블록을 재구성하는 단계
    를 포함하는 방법.
  2. 제1항에 있어서,
    상기 프로세서에 의해, 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다는 것에 응답하여 상기 플래그를 추론하는 단계를 더 포함하는 방법.
  3. 제1항에 있어서,
    상기 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하는 단계를 더 포함하는 방법.
  4. 제3항에 있어서,
    상기 블록의 폭 및 상기 블록의 높이 중 적어도 하나가 상기 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하는 단계를 더 포함하는 방법.
  5. 제3항에 있어서,
    상기 블록의 크기를 상기 임계치와 비교하는 추가 조건에 기반하여 상기 코딩된 비디오 비트스트림에서 상기 플래그의 존재를 결정하는 단계를 더 포함하고, 상기 추가 조건은 상기 I 슬라이스의 블록 크기가 상기 임계치보다 크다는 것에 응답하여 상기 플래그의 존재를 제외하는, 방법.
  6. 제3항에 있어서,
    상기 블록의 크기를 상기 임계치와 비교하도록 수정된 기존 조건에 기반하여 상기 코딩된 비디오 비트스트림에서 상기 플래그의 존재를 결정하는 단계를 더 포함하는 방법.
  7. 제6항에 있어서,
    상기 기존 조건은 상기 블록이 인터 코딩된 블록인지 여부를 결정하는, 방법.
  8. 제6항에 있어서,
    상기 기존 조건은 상기 IBC 모드가 활성화되었는지 여부를 결정하는, 방법.
  9. 비디오 디코딩을 위한 장치로서,
    프로세싱 회로를 포함하고, 상기 프로세싱 회로는:
    코딩된 비디오 비트스트림으로부터 I 슬라이스의 블록에 대한 예측 정보를 디코딩하고;
    상기 인트라 블록 복사(IBC) 모드가 상기 IBC 모드의 크기 제약 및 상기 예측 정보에 기반하여 상기 I 슬라이스의 블록에 대해 가능한지 여부를 결정하고;
    상기 I 슬라이스를 나타내는 슬라이스 유형 파라미터 및 적어도 64보다 큰 현재 블록의 폭 또는 높이에 응답하여, 현재 모드 유형 파라미터를 MODE_TYPE_INTRA로 설정하고;
    스킵 모드가 상기 코딩된 비디오 비트스트림으로부터의 블록에 적용되는지 여부를 나타내는 플래그를 디코딩하고;
    상기 플래그에 적어도 부분적으로 기반하여 상기 블록을 재구성하도록 구성되는,
    장치.
  10. 제9항에 있어서,
    상기 프로세싱 회로는:
    상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다는 것에 응답하여 상기 플래그를 추론하도록 구성되는, 장치.
  11. 제9항에 있어서,
    상기 프로세싱 회로는:
    상기 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하도록 구성되는, 장치.
  12. 제11항에 있어서,
    상기 프로세싱 회로는:
    상기 블록의 폭 및 상기 블록의 높이 중 적어도 하나가 상기 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하도록 구성되는, 장치.
  13. 제11항에 있어서,
    상기 프로세싱 회로는:
    상기 블록의 크기를 상기 임계치와 비교하는 추가 조건에 기반하여 상기 코딩된 비디오 비트스트림에서 상기 플래그의 존재를 결정하도록 구성되고, 상기 추가 조건은 상기 I 슬라이스의 블록 크기가 상기 임계치보다 크다는 것에 응답하여 상기 플래그의 존재를 제외하는, 장치.
  14. 제11항에 있어서,
    상기 프로세싱 회로는:
    상기 크기와 상기 임계치의 비교에 기반하여 수정되는 기존 조건에 기반하여 상기 코딩된 비디오 비트스트림에서 상기 플래그의 존재를 결정하도록 구성되는, 장치.
  15. 제14항에 있어서,
    상기 기존 조건은 상기 블록이 인터 코딩된 블록인지 여부를 결정하는, 장치.
  16. 제14항에 있어서,
    상기 기존 조건은 상기 IBC 모드가 활성화되었는지 여부를 결정하는, 장치.
  17. 명령들을 저장하는 비-일시적 컴퓨터-판독가능 매체로서,
    상기 명령들은, 비디오 디코딩을 위해 컴퓨터에 의해 실행될 때 상기 컴퓨터로 하여금:
    코딩된 비디오 비트스트림으로부터 I 슬라이스의 블록에 대한 예측 정보를 디코딩하는 것;
    상기 인트라 블록 복사(IBC) 모드가 상기 IBC 모드의 크기 제약 및 상기 예측 정보에 기반하여 상기 I 슬라이스의 블록에 대해 가능한지 여부를 결정하는 것;
    상기 I 슬라이스를 나타내는 슬라이스 유형 파라미터 및 적어도 64보다 큰 현재 블록의 폭 또는 높이에 응답하여, 인트라 예측 모드를 나타내기 위해 현재 모드 유형 파라미터를 MODE_TYPE_INTRA로 설정하는 것;
    스킵 모드가 상기 코딩된 비디오 비트스트림으로부터의 블록에 적용되는지 여부를 나타내는 플래그를 디코딩하는 것;
    상기 플래그에 적어도 부분적으로 기반하여 상기 블록을 재구성하는 것을 수행하게 하는, 비-일시적 컴퓨터-판독가능 매체.
  18. 제17항에 있어서,
    상기 명령들은 상기 컴퓨터로 하여금:
    상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다는 것에 응답하여 상기 플래그를 추론하는 것을 수행하게 하는, 비-일시적 컴퓨터-판독가능 매체.
  19. 제17항에 있어서,
    상기 명령들은 상기 컴퓨터로 하여금:
    상기 I 슬라이스의 블록 크기가 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하는 것을 수행하게 하는, 비-일시적 컴퓨터-판독가능 매체.
  20. 제19항에 있어서,
    상기 명령들은 상기 컴퓨터로 하여금:
    상기 블록의 폭 및 상기 블록의 높이 중 적어도 하나가 상기 임계치보다 크다는 것에 응답하여 상기 IBC 모드가 상기 I 슬라이스의 블록에 대해 불가능하다고 결정하는 것을 수행하게 하는, 비-일시적 컴퓨터-판독가능 매체.
KR1020217033303A 2020-01-10 2021-01-04 시그널링 스킵 모드 플래그에 대한 방법 및 장치 KR20210137196A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US202062959621P 2020-01-10 2020-01-10
US62/959,621 2020-01-10
US17/095,583 US11930208B2 (en) 2020-01-10 2020-11-11 Method and apparatus for signaling skip mode flag
US17/095,583 2020-11-11
PCT/US2021/012078 WO2021141851A1 (en) 2020-01-10 2021-01-04 Method and apparatus for signaling skip mode flag

Publications (1)

Publication Number Publication Date
KR20210137196A true KR20210137196A (ko) 2021-11-17

Family

ID=76763760

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020217033303A KR20210137196A (ko) 2020-01-10 2021-01-04 시그널링 스킵 모드 플래그에 대한 방법 및 장치

Country Status (9)

Country Link
US (2) US11930208B2 (ko)
EP (1) EP4088466A4 (ko)
JP (2) JP7288078B2 (ko)
KR (1) KR20210137196A (ko)
CN (1) CN114270857A (ko)
AU (2) AU2021206151B2 (ko)
CA (1) CA3135498A1 (ko)
SG (1) SG11202110791QA (ko)
WO (1) WO2021141851A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4008109A4 (en) 2019-09-02 2022-09-14 Beijing Bytedance Network Technology Co., Ltd. ENCODING MODE DETERMINATION BASED ON COLOR FORMAT
EP4080883A4 (en) * 2019-12-17 2023-12-06 Apple Inc. METHOD FOR IMAGE SIGNAL CODING/DECODING AND DEVICE THEREFOR
US11930208B2 (en) * 2020-01-10 2024-03-12 Tencent America LLC Method and apparatus for signaling skip mode flag
US20230093129A1 (en) * 2021-09-17 2023-03-23 Tencent America LLC Method and apparatus for intra block copy mode coding with search range switching

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2971444A1 (en) 2013-03-15 2016-01-20 Tercel IP Limited Tool for selectively connecting or disconnecting components of a downhole workstring
EP3058736B1 (en) * 2013-10-14 2019-02-27 Microsoft Technology Licensing, LLC Encoder-side options for intra block copy prediction mode for video and image coding
CA2928753C (en) 2013-11-14 2019-09-17 Mediatek Singapore Pte. Ltd. Method of video coding using prediction based on intra picture block copy
US9554141B2 (en) * 2013-11-18 2017-01-24 Arris Enterprises, Inc. Intra block copy for intra slices in high efficiency video coding (HEVC)
AU2014385769B2 (en) 2014-03-04 2018-12-06 Microsoft Technology Licensing, Llc Block flipping and skip mode in intra block copy prediction
AU2014201583A1 (en) * 2014-03-14 2015-10-01 Canon Kabushiki Kaisha Method, apparatus and system for encoding and decoding video data using a block dictionary
GB2531003A (en) 2014-10-06 2016-04-13 Canon Kk Method and apparatus for vector encoding in video coding and decoding
US10051277B2 (en) 2014-11-06 2018-08-14 Mediatek Inc. Method for sub-block based palette coding
US10638140B2 (en) 2015-05-29 2020-04-28 Qualcomm Incorporated Slice level intra block copy and other video coding improvements
WO2017196670A1 (en) * 2016-05-13 2017-11-16 Vid Scale, Inc. Bit depth remapping based on viewing parameters
US11245922B2 (en) * 2018-08-17 2022-02-08 Mediatek Inc. Shared candidate list
JP2021536717A (ja) * 2018-09-07 2021-12-27 ビー1、インスティテュート、オブ、イメージ、テクノロジー、インコーポレイテッドB1 Institute Of Image Technology, Inc. イントラ予測を用いた画像符号化/復号化方法及び装置
EP3989546A4 (en) * 2019-06-18 2023-06-14 Electronics and Telecommunications Research Institute METHOD AND APPARATUS FOR ENCODING/DECODING INTERPREDICTION INFORMATION
JP2022532444A (ja) * 2019-09-07 2022-07-14 ベイジン、ターチア、インターネット、インフォメーション、テクノロジー、カンパニー、リミテッド ビデオデータを復号化する方法、コンピューティングデバイス、非一時的コンピュータ可読記憶媒体、デコーダ可読記憶媒体、およびコンピュータプログラム製品
EP4011076A4 (en) * 2019-09-09 2022-11-02 Beijing Bytedance Network Technology Co., Ltd. INTRA-BLOCK COPY ENCODING AND DECODING
US11930208B2 (en) * 2020-01-10 2024-03-12 Tencent America LLC Method and apparatus for signaling skip mode flag

Also Published As

Publication number Publication date
JP2022526380A (ja) 2022-05-24
CA3135498A1 (en) 2021-07-15
AU2021206151B2 (en) 2023-02-09
AU2023202894A1 (en) 2023-05-25
WO2021141851A1 (en) 2021-07-15
AU2021206151A1 (en) 2021-10-14
EP4088466A4 (en) 2024-01-24
US11930208B2 (en) 2024-03-12
US20240179344A1 (en) 2024-05-30
SG11202110791QA (en) 2021-10-28
EP4088466A1 (en) 2022-11-16
JP2023099765A (ja) 2023-07-13
JP7288078B2 (ja) 2023-06-06
CN114270857A (zh) 2022-04-01
US20210218990A1 (en) 2021-07-15

Similar Documents

Publication Publication Date Title
US11418777B2 (en) Method and apparatus for video coding
US11265581B2 (en) Method and apparatus for video coding
KR102451105B1 (ko) 로컬 이중 트리 구조 하에서 팔레트 기반 코딩 모드를 위한 방법 및 장치
US11706459B2 (en) Signaling of coding tools for encoding a video component as monochrome video
US11575909B2 (en) Method and apparatus for video coding
US11930208B2 (en) Method and apparatus for signaling skip mode flag
US11683501B2 (en) Method and apparatus for video coding
US11812037B2 (en) Method and apparatus for video coding
US11405638B2 (en) Method and apparatus for video coding by determining intra prediction direction based on coded information of neighboring blocks
US11146806B2 (en) Coding unit level transform size restriction for adaptive color transform
US11595688B2 (en) Determination of sub-block transform mode based on CU partitions
US11595689B2 (en) Local weighted prediction
US11019359B2 (en) Chroma deblock filters for intra picture block compensation
US11553199B2 (en) Coding unit level transform size restriction for adaptive color transform
US11323732B2 (en) Method and apparatus for video coding
US11418807B2 (en) Temporal motion vector derivation in shared merge region at picture boundary

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right