KR20210098828A - 디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법 - Google Patents

디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법 Download PDF

Info

Publication number
KR20210098828A
KR20210098828A KR1020200140663A KR20200140663A KR20210098828A KR 20210098828 A KR20210098828 A KR 20210098828A KR 1020200140663 A KR1020200140663 A KR 1020200140663A KR 20200140663 A KR20200140663 A KR 20200140663A KR 20210098828 A KR20210098828 A KR 20210098828A
Authority
KR
South Korea
Prior art keywords
display panel
pixel
blended
image processing
blending
Prior art date
Application number
KR1020200140663A
Other languages
English (en)
Inventor
마사오 오리오
다카시 노세
히로부미 후리하타
Original Assignee
시냅틱스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 시냅틱스 인코포레이티드 filed Critical 시냅틱스 인코포레이티드
Publication of KR20210098828A publication Critical patent/KR20210098828A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B27/00Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00
    • G02B27/0093Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00 with means for monitoring data relating to the user, e.g. head-tracking, eye-tracking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B27/00Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00
    • G02B27/01Head-up displays
    • G02B27/017Head mounted
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/011Arrangements for interaction with the human body, e.g. for user immersion in virtual reality
    • G06F3/013Eye tracking input arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B27/00Optical systems or apparatus not provided for by any of the groups G02B1/00 - G02B26/00, G02B30/00
    • G02B27/01Head-up displays
    • G02B27/0101Head-up displays characterised by optical features
    • G02B2027/0112Head-up displays characterised by optical features comprising device for genereting colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/144Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light being ambient light
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Human Computer Interaction (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

디스플레이 구동기는 이미지 프로세싱 회로부 및 구동기 회로부를 포함한다. 이미지 프로세싱 회로부는 디스플레이 패널과 관련된 물리량의 공간 분포 정보를 수신하도록 구성된다. 이미지 프로세싱 회로부는 추가로, 픽셀의 서브픽셀들과 연관된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록 구성된다. 구동 회로부는 출력 전압 데이터에 기초하여 디스플레이 패널을 구동하도록 구성된다.

Description

디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법{DEVICE AND METHOD FOR IMAGE PROCESSING IN DISPLAY DRIVER}
본 명세서에서 개시된 실시형태들은 디스플레이 구동기에 대한 이미지 프로세싱 기법들에 관한 것이다.
이미지 프로세싱 기법들은, 유기 발광 다이오드 (OLED) 디스플레이 패널 및 액정 디스플레이 (LCD) 패널과 같은 디스플레이 패널 상에 디스플레이되는 이미지의 이미지 품질을 개선하기 위해 이미지 데이터에 적용될 수도 있다.
이 개요는, 상세한 설명에서 이하 더 설명되는 개념들의 선택을 단순화된 형태로 도입하도록 제공된다. 이 개요는 청구된 주제의 핵심적인 특징들 또는 본질적인 특징들을 식별하도록 의도되지 않으며, 청구된 주제의 범위를 제한하도록 의도되지도 않는다.
하나 이상의 실시형태들에 있어서, 디스플레이 구동기가 개시된다. 디스플레이 구동기는 이미지 프로세싱 회로부 및 구동기 회로부를 포함한다. 이미지 프로세싱 회로부는 디스플레이 패널과 관련된 물리량의 공간 분포 정보를 수신하고, 공간 분포 정보 및 픽셀의 포지션에 기초하여 픽셀의 개별 서브픽셀들과 연관된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록 구성된다. 구동 회로부는 출력 전압 데이터에 기초하여 디스플레이 패널을 구동하도록 구성된다.
하나 이상의 실시형태들에 있어서, 디스플레이 시스템이 개시된다. 디스플레이 시스템은 디스플레이 패널, 호스트, 이미지 프로세싱 회로부, 및 구동 회로부를 포함한다. 호스트는 디스플레이 패널과 관련된 물리량의 공간 분포 정보 및 픽셀과 연관된 입력 픽셀 데이터를 생성하도록 구성된다. 이미지 프로세싱 회로부는 공간 분포 정보 및 픽셀의 포지션에 기초하여 픽셀의 서브픽셀들의 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록 구성된다. 구동 회로부는 출력 전압 데이터에 기초하여 디스플레이 패널을 구동하도록 구성된다.
하나 이상의 실시형태들에 있어서, 방법이 또한 개시된다. 그 방법은 디스플레이 패널과 관련된 물리량의 공간 분포 정보를 수신하는 단계, 및 공간 분포 정보 및 픽셀의 포지션에 기초하여 픽셀의 서브픽셀들과 연관된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하는 단계를 포함한다. 그 방법은 출력 전압 데이터에 기초하여 디스플레이 패널을 구동하는 단계를 더 포함한다.
본 개시의 상기 기재된 특징들이 상세히 이해될 수 있도록, 상기 간략히 요약된 본 개시의 더 상세한 설명이 실시형태들을 참조하여 행해질 수도 있으며, 이 실시형태들 중 일부는 첨부 도면들에 예시된다. 하지만, 첨부 도면들은 본 개시의 오직 일부 실시형태들을 예시할 뿐이고, 따라서, 그 범위를 한정하는 것으로서 간주되지 않아야 하며, 본 개시는 다른 동일하게 유효한 실시형태들을 인정할 수도 있음을 유의해야 한다.
도 1 은 하나 이상의 실시형태들에 따른 디스플레이 모듈의 예시적인 구성을 예시한다.
도 2 는 하나 이상의 실시형태들에 따른 픽셀의 예시적인 구성을 예시한다.
도 3 은 하나 이상의 실시형태들에 따른 디스플레이 구동기의 예시적인 구성을 예시한다.
도 4 는 하나 이상의 실시형태들에 따른, 디스플레이 패널을 구동하기 위한 예시적인 방법을 예시한다.
도 5a 및 도 5b 는 하나 이상의 실시형태들에 따른 폴딩가능 디스플레이 패널을 예시한다.
도 6 은 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부의 예시적인 구성을 예시한다.
도 7 은 하나 이상의 실시형태들에 따른, 픽셀의 Y 좌표와 블렌딩 비율들 사이의 예시적인 대응을 예시한다.
도 8 은 하나 이상의 실시형태들에 따른, 픽셀의 Y 좌표와 블렌딩 비율들 사이의 예시적인 대응을 예시한다.
도 9 는 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부의 예시적인 구성을 예시한다.
도 10 은 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부의 예시적인 구성을 예시한다.
도 11 은 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부의 예시적인 동작을 예시한다.
도 12 는 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부의 예시적인 구성을 예시한다.
도 13 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 코어의 예시적인 구성을 예시한다.
도 14 는 하나 이상의 실시형태들에 따른 이미지 프로세싱 코어의 예시적인 구성을 예시한다.
도 15 는 하나 이상의 실시형태들에 따른 이미지 프로세싱 코어의 예시적인 구성을 예시한다.
도 16 은 하나 이상의 실시형태들에 따른 디지털 감마 회로부의 예시적인 동작을 예시한다.
도 17 은 제어 포인트들과 감마 곡선 사이의 예시적인 관계를 예시한다.
도 18 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 코어의 예시적인 구성을 예시한다.
도 19 는 하나 이상의 실시형태들에 따른, 제어 포인트들과 감마 곡선 사이의 예시적인 관계를 예시한다.
도 20 은 하나 이상의 실시형태들에 따른 플렉시블 감마 회로부의 예시적인 동작을 예시한다.
도 21 은 하나 이상의 실시형태들에 따른 디스플레이 패널의 예시적인 구성을 예시한다.
도 22 는 하나 이상의 실시형태들에 따른 디스플레이 패널의 예시적인 구성을 예시한다.
도 23 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 회로부의 예시적인 구성을 예시한다.
도 24 는 하나 이상의 실시형태들에 따른 디스플레이 패널의 예시적인 구성을 예시한다.
도 25 는 하나 이상의 실시형태들에 따른 이미지 프로세싱 회로부의 예시적인 구성을 예시한다.
도 26 은 하나 이상의 실시형태들에 따른 디스플레이 패널의 예시적인 구성을 예시한다.
도 27 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 회로부의 예시적인 구성을 예시한다.
도 28 은 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
도 29 는 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
도 30 은 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
도 31 은 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
도 32 는 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
도 33 은 하나 이상의 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다.
이해를 용이하게 하기 위해, 동일한 참조 부호들은, 가능할 경우, 도면들에 공통인 동일한 엘리먼트들을 지정하도록 사용되었다. 일 실시형태에 개시된 엘리먼트들은 특정 기재없이도 다른 실시형태들에 유리하게 활용될 수도 있음이 고려된다. 본 명세서에서 언급된 도면들은, 특별히 노트되지 않으면, 스케일에 맞게 묘화된 것으로서 이해되지는 않아야 한다. 또한, 도면들은 종종 간략화되고 상세들 또는 컴포넌트들은 제시 및 설명의 명료성을 위해 생략된다. 도면들 및 논의는 하기에서 논의되는 원리들을 설명하도록 서빙되며, 여기서, 동일한 지정들은 동일한 엘리먼트들을 나타낸다.
다음의 상세한 설명은 본질적으로 단지 예시적인 것 뿐이고 본 개시 또는 본 개시의 응용 및 용도들을 제한하도록 의도되지 않는다. 더욱이, 전술한 배경기술, 개요, 또는 다음의 상세한 설명에서 제시된 임의의 명시된 또는 암시된 이론에 의해 구속될 의도는 없다.
디스플레이 패널은, 그 물리적 속성 및 오퍼레이팅 환경으로 인해 디스플레이 패널과 관련된 물리량의 공간 분포를 야기할 수도 있다. 공간 분포는 디스플레이 패널의 특성들에서의 위치 의존적 변동들을 야기할 수도 있으며, 이는 디스플레이 컬러들의 그 설계 값들로부터의 편차를 야기할 수도 있다. 다양한 팩터들이 디스플레이 컬러들의 편차를 야기할 수도 있으며, 편차의 양은 디스플레이 패널에 있어서 위치 의존적일 수도 있다. 예를 들어, 디스플레이의 곡률, 사용자의 시야각들, 디스플레이 패널의 면내 온도, 주변 광 등이 모두 그러한 편차를 야기할 수 있다. 예를 들어, 폴딩가능 디스플레이 패널에 대해, 디스플레이 패널의 곡률은 디스플레이 패널과 관련된 물리량의 공간 분포를 야기할 수도 있다. 이러한 공간 분포는 디스플레이 패널의 특성들에서의 위치 의존적 변동들을 야기할 수도 있으며, 이는 차례로, 이미지 품질을 악화시킬 수 있다. 이러한 설명에 있어서, 이러한 편차에 의해 야기된 효과들을 보정하거나 완화시키기 위해 위치 기반 컬러 보정이 도입된다.
도 1 은 하나 이상의 실시형태들에 따른 디스플레이 모듈 (100) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 모듈 (100) 은 디스플레이 패널 (1) 및 디스플레이 패널 (1) 을 구동하도록 구성된 디스플레이 구동기 (2) 를 포함한다. 디스플레이 패널 (1) 은 게이트 라인들로서도 또한 지칭될 수도 있는 스캔 라인들 (3), 소스 라인들로서도 또한 지칭될 수도 있는 데이터 라인들 (4), 서브픽셀들 (5), 및 스캔 구동기 회로부 (6) 를 포함한다. 스캔 라인들 (3) 은 스캔 구동기 회로부 (6) 에 연결되고, 데이터 라인들 (4) 은 디스플레이 구동기 (2) 에 연결된다. 스캔 라인들 (3) 은 스캔 구동기 회로부 (6) 에 의해 구동된다.
각각의 서브픽셀 (5) 은 대응하는 스캔 라인 (3) 및 데이터 라인 (4) 에 연결된다. 디스플레이 패널 (1) 이 OLED 디스플레이 패널을 포함하는 실시형태들에 있어서, 각각의 서브픽셀 (5) 은 발광 엘리먼트, 선택 트랜지스터 및 홀드 커패시터를 포함한다. 디스플레이 패널 (1) 이 LCD 패널을 포함하는 실시형태들에 있어서, 각각의 서브픽셀 (5) 은 픽셀 전극, 선택 트랜지스터, 및 홀드 커패시터를 포함한다. 디스플레이 패널 (1) 은 서브픽셀들 (5) 의 구성에 의존하여 스캔 라인들 (3) 및 데이터 라인들 (4) 이외의 다양한 상호연결체들을 포함할 수도 있다.
도 2 는 하나 이상의 실시형태들에 따른 디스플레이 패널 (1) 의 픽셀 (7) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 각각의 픽셀 (7) 은, 상이한 컬러들, 예컨대, 적색 (R), 녹색 (G), 또는 청색 (B) 을 디스플레이하도록 구성된 복수의 서브픽셀들 (5) 을 포함한다. 적색, 녹색, 및 청색을 디스플레이하도록 구성된 서브픽셀들 (5) 은, 이하, 각각, R 서브픽셀 (5R), G 서브픽셀 (5G), 및 B 서브픽셀 (5B) 로서 지칭될 수도 있다. 다양한 실시형태들에 있어서, 각각의 픽셀 (7) 은 적어도 하나의 R 서브픽셀 (5R), 적어도 하나의 G 서브픽셀 (5G), 및 적어도 하나의 B 서브픽셀 (5B) 을 포함한다. 각각의 픽셀 (7) 의 R 서브픽셀 (5R), G 서브픽셀 (5G), 및 B 서브픽셀 (5B) 은 동일한 스캔 라인 (3) 에 연결될 수도 있다. 각각의 픽셀 (7) 은 적색, 녹색, 및 청색 이외의 컬러를 디스플레이하도록 구성된 하나 이상의 추가 서브픽셀들을 포함할 수도 있다. 픽셀들 (7) 의 서브픽셀들 (5) 의 컬러들의 조합은 본 명세서에 개시된 것으로 제한되지는 않는다. 예를 들어, 각각의 픽셀 (7) 은 백색 또는 황색을 디스플레이하도록 구성된 서브픽셀을 더 포함할 수도 있다. 디스플레이 패널 (1) 은 서브픽셀 렌더링 (SPR) 에 적응되도록 구성될 수도 있다. 그러한 실시형태들에 있어서, 각각의 픽셀 (7) 은 복수의 R 서브픽셀들 (5R), 복수의 G 서브픽셀들 (5G), 및/또는 복수의 B 서브픽셀들 (5B) 을 포함할 수도 있다.
도 1 을 다시 참조하면, XY 좌표 시스템이 디스플레이 패널 (1) 에 대해 정의될 수도 있다. 하나 이상의 실시형태들에 있어서, X 축은 디스플레이 패널 (1) 의 수평 방향, 즉, 스캔 라인들 (3) 에 평행한 방향으로 정의되고, Y 축은 디스플레이 패널 (1) 의 수직 방향, 즉, 데이터 라인들 (4) 에 평행한 방향으로 정의된다. 그러한 실시형태들에 있어서, Y 축은 X 축에 직교한다. 디스플레이 패널 (1) 의 각각의 픽셀 (7) 의 포지션은 좌표들 (X, Y) 에 의해 표현될 수도 있다. 좌표 X 는 수평 방향에서의 포지션을 나타낼 수도 있고, 좌표 Y 는 수직 방향에서의 포지션을 나타낼 수도 있다.
하나 이상의 실시형태들에 있어서, 디스플레이 구동기 (2) 는 호스트 (200) 로부터 입력 픽셀 데이터 및 제어 데이터를 수신하도록 구성된다. 디스플레이 구동기 (2) 는 입력 픽셀 데이터에 기초하여 디스플레이 패널 (1) 의 각각의 픽셀 (7) 에서의 서브픽셀들 (5) 에 구동 전압들을 공급하도록 구성될 수도 있다. 하나 이상의 실시형태들에 있어서, 픽셀 (7) 과 연관된 입력 픽셀 데이터는 적색에 대한 그레이스케일 값, 녹색에 대한 그레이스케일 값, 및 청색에 대한 그레이스케일 값을 기술한다. 다음에서, 적색에 대한 그레이스케일 값, 녹색에 대한 그레이스케일 값, 및 청색에 대한 그레이스케일 값은, 각각, R 그레이스케일 값, G 그레이스케일 값, 및 B 그레이스케일 값으로서 지칭될 수도 있다. R, G, 및 B 서브픽셀들 (5R, 5G, 및 5B) 에 공급되는 구동 전압들의 전압 레벨들은, 각각, R 그레이스케일 값, G 그레이스케일 값, 및 B 그레이스케일 값에 의해 제어될 수도 있다.
디스플레이 구동기 (2) 의 동작은 호스트 (200) 로부터 수신된 제어 데이터에 기초하여 제어될 수도 있다. 디스플레이 구동기 (2) 는 제어 신호들 (SOUT) 을 디스플레이 패널 (1) 의 스캔 구동기 회로부 (6) 에 공급하고, 이에 의해, 스캔 구동기 회로부 (6) 의 동작을 제어하도록 구성될 수도 있다.
도 3 은 하나 이상의 실시형태들에 따른 디스플레이 구동기 (2) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 구동기 (2) 는 인터페이스 회로부 (IF) (11), 디스플레이 메모리 (12), 이미지 프로세싱 회로부 (13), 구동기 회로부 (14), 레지스터 회로부 (15) 를 포함한다. 옵션적으로, 디스플레이 구동기 (2) 는 레지스터 회로부 (15) 에 연결된 비휘발성 메모리 (16) 를 더 포함한다.
인터페이스 회로부 (11) 는 호스트 (200) 로부터 입력 픽셀 데이터를 수신하고, 수신된 입력 픽셀 데이터를 디스플레이 메모리 (12) 로 포워딩하도록 구성된다.
디스플레이 메모리 (12) 는 호스트 (200) 로부터 수신된 입력 픽셀 데이터를 임시로 저장하도록 구성된다. 그 다음, 입력 픽셀 데이터는 이미지 프로세싱 회로부 (13) 에 의해 사용될 수도 있다.
이미지 프로세싱 회로부 (13) 는 디스플레이 메모리 (12) 로부터 수신된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록 구성된다. 다양한 실시형태들에 있어서, 픽셀 (7) 과 연관된 출력 전압 데이터는, 픽셀 (7) 의 R 서브픽셀 (5R), G 서브픽셀 (5G), 및 B 서브픽셀 (5B) 에 공급될 구동 전압들을 명시하는 전압 값들을 기술할 수도 있다. 다음에서, R 서브픽셀 (5R), G 서브픽셀 (5G), 및 B 서브픽셀 (5B) 에 공급될 구동 전압들을 명시하는 전압 값들은, 각각, R 전압 값, G 전압 값, 및 B 전압 값으로서 지칭될 수도 있다.
구동 회로부 (14) 는 이미지 프로세싱 회로부 (13) 로부터 수신된 출력 전압 데이터에 기초하여 디스플레이 패널 (1) 의 개별 픽셀들 (7) 의 개별 서브픽셀들 (5) 에 구동 전압들을 공급하도록 구성된다. 구동 회로부 (14) 는 출력 전압 데이터로 기술된 전압 값들에 대응하는 구동 전압들을 개별 픽셀들 (7) 의 개별 서브픽셀들 (5) 에 공급하도록 구성될 수도 있다.
레지스터 회로부 (15) 는 이미지 프로세싱 회로부 (13) 에서의 이미지 프로세싱을 위해 사용되는 복수의 파라미터 세트들을 저장하도록 구성된다. 레지스터 회로부 (15) 는 복수의 파라미터 세트들을 이미지 프로세싱 회로부 (13) 에 공급하도록 구성될 수도 있다. 복수의 파라미터 세트들의 각각은 이미지 프로세싱을 위해 사용되는 하나 이상의 파라미터들을 포함할 수도 있다.
비휘발성 메모리 (16) 는 레지스터 회로부 (15) 에 저장될 복수의 파라미터 세트들을 비휘발성 방식으로 저장하도록 구성된다. 일부 실시형태들에 있어서, 디스플레이 구동기 (2) 의 시작 시에, 비휘발성 메모리 (16) 로부터 수신된 복수의 파라미터 세트들이 포워딩되고 레지스터 회로부 (15) 에 저장된다.
하나 이상의 실시형태들에 있어서, 디스플레이 패널 (1) 과 관련된 물리량의 공간 분포가 존재한다. 이러한 공간 분포는, 상기 설명된 바와 같이 디스플레이 패널 (1) 상에 디스플레이되는 이미지의 품질을 악화시킬 수도 있는 효과를 야기할 수도 있다. 다양한 실시형태들에 있어서, 공간 분포를 다루기 위해, 호스트 (200) 는 공간 분포 정보를 디스플레이 구동기 (2) 에 공급하도록 구성된다. 공간 분포 정보는 디스플레이 패널 (1) 의 물리량의 공간 분포와 관련된 정보를 포함할 수도 있다. 물리량의 예들은 디스플레이 패널 (1) 의 곡률, 디스플레이 패널 (1) 의 표면의 공칭 방향과 가시선 (line-of-sight) 방향 사이의 각도, 온도, 주변 광의 밝기 레벨, 및 주변 광의 컬러 온도를 포함할 수도 있다. 인터페이스 회로부 (11) 는 호스트 (200) 로부터 공간 분포 정보를 수신하고, 이를 레지스터 회로부 (15) 에 저장하도록 구성된다. 공간 분포 정보는 이미지 프로세싱 회로부 (13) 로 포워딩되고 입력 픽셀 데이터를 프로세싱하는데 사용된다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는, 레지스터 회로부 (15) 로부터 수신된 공간 분포 정보 및 관심 픽셀 (7) 의 포지션에 기초하여 서브픽셀들 (5) 의 개별 컬러들에 대해 이미지 프로세싱을 수행함으로써 관심 픽셀 (7) 과 연관된 입력 픽셀 데이터로부터 출력 전압 데이터를 생성하도록 구성된다. 서브픽셀들 (5) 의 개별 컬러들에 대해 이미지 프로세싱을 수행하는 것은 컬러 보정을 달성할 수도 있다. 그러한 구성은 디스플레이 패널 (1) 의 물리량의 공간 분포에서의 변화들에 기초하여 컬러 보정을 가능케 할 수도 있다.
도 3 에 예시된 실시형태에 있어서, 이미지 프로세싱 회로부 (13) 는 공간 분포 정보 및 관심 픽셀 (7) 의 포지션에 기초하여 레지스터 회로부 (15) 로부터 수신된 복수의 파라미터 세트들을 블렌딩함으로써 서브픽셀들 (5) 의 개별 컬러들에 대한 블렌딩된 파라미터 세트들을 개별적으로 생성하고, 블렌딩된 파라미터 세트들에 기초하여 이미지 프로세싱을 수행하도록 구성된다. 일부 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 공간 분포 정보 및 관심 픽셀 (7) 의 포지션에 기초하여 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 파라미터 세트들을 생성하도록 구성되며, 여기서, 파라미터 세트 #1 은 물리량의 제 1 값에 대해 최적화되고, 파라미터 세트 #2 는 물리량의 제 2 값에 대해 최적화된다. 그러한 구성은 물리량의 공간 분포에 적합한 블렌딩된 파라미터 세트들을 생성하는 것을 가능케 한다. 다양한 실시형태들에 있어서, 제 1 값은 물리량의 최대 값이고, 제 2 값은 물리량의 최소값이다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 적색, 녹색, 및 청색의 각각에 대해 블렌딩된 파라미터 세트를 생성하도록 구성된다. 다음에서, 적색, 녹색, 및 청색에 대해 생성된 블렌딩된 파라미터 세트들은, 각각, 블렌딩된 R 파라미터 세트, 블렌딩된 G 파라미터 세트, 및 블렌딩된 B 파라미터 세트로서 지칭될 수도 있다. 그러한 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 블렌딩된 R 파라미터 세트에 기초하여 R 그레이스케일 값으로부터 R 전압 값을 생성하고, 블렌딩된 G 파라미터 세트에 기초하여 G 그레이스케일 값으로부터 G 전압 값을 생성하고, 블렌딩된 B 파라미터 세트에 기초하여 B 그레이스케일 값으로부터 B 전압 값을 생성하도록 구성될 수도 있다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 블렌딩 비율 생성 회로부 (21), 블렌딩 회로부 (22), 및 이미지 프로세싱 코어 (23) 를 포함한다. 블렌딩 비율 생성 회로부 (21) 는 레지스터 회로부 (15) 로부터 수신된 공간 분포 정보 및 관심 픽셀 (7) 의 좌표들 (X, Y) 에 기초하여 적색, 녹색, 및 청색 서브픽셀들의 각각에 대한 블렌딩 비율을 생성하도록 구성된다. 좌표들 (X, Y) 은 디스플레이 패널 (1) 에서 관심 픽셀 (7) 의 포지션을 표시한다. 다음에서, 적색, 녹색, 및 청색 서브픽셀들에 대해 생성된 블렌딩 비율들은, 각각, R 블렌딩 비율, G 블렌딩 비율, 및 B 블렌딩 비율로서 지칭될 수도 있다. 블렌딩 회로부 (22) 는, 각각, R 블렌딩 비율, G 블렌딩 비율, 및 B 블렌딩 비율로 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 R 파라미터 세트, 블렌딩된 G 파라미터 세트, 및 블렌딩된 B 파라미터 세트를 생성하도록 구성된다. 이미지 프로세싱 코어 (23) 는, 각각, 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 이미지 프로세싱을 수행함으로써 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들로부터 출력 전압 데이터의 R, G, 및 B 전압 값들을 계산하도록 구성된다. 다양한 실시형태들에 있어서, 블렌딩된 R 파라미터 세트는 R 그레이스케일 값과 R 전압 값 사이의 대응을 제어할 수도 있고, 블렌딩된 G 파라미터 세트는 G 그레이스케일 값과 G 전압 값 사이의 대응을 제어할 수도 있고, 블렌딩된 B 파라미터 세트는 B 그레이스케일 값과 B 전압 값 사이의 대응을 제어할 수도 있다. 하나 이상의 실시형태들에 있어서, 컬러 보정은, 예를 들어, 서브픽셀들의 개별 컬러들에 대한 그레이스케일 값들 (따라서, 대응하는 전압 값들) 을 개별적으로 제어함으로써 이미지 프로세싱 코어 (23) 에 의해 수행된다.
블렌딩 회로부 (22) 는 블렌딩된 R, G, 및 B 파라미터 세트들의 파라미터들을, 파라미터 세트들 #1 및 #2 의 대응하는 파라미터들의 가중 합들로서 계산하도록 구성될 수도 있다. 그러한 실시형태들에 있어서, 가중 합들의 가중치들은 R, G, 및 B 블렌딩 비율들에 기초하여 결정될 수도 있다.
예를 들어, 블렌딩 회로부 (22) 는 파라미터 세트들 #1 및 #2 에 알파 블렌딩을 적용함으로써 블렌딩된 R, G, 및 B 파라미터 세트들을 생성할 수도 있다. 하나 이상의 실시형태들에 있어서, 파라미터 세트 #1 은 n개의 파라미터들 (x11, x12 … 및 x1n) 을 포함하고, 파라미터 세트 #2 는 n개의 대응하는 파라미터들 (x21, x22 … 및 x2n) 을 포함하는 한편, R, G, 및 B 블렌딩 비율들 (αR, αG, 및 αB) 은 제로로부터 1 까지의 범위에 이른다.
그러한 실시형태들에 있어서, 블렌딩된 R, G, 및 B 파라미터 세트들은 다음의 식들 (1-1) 내지 (1-3) 에 따라 계산될 수도 있다:
Figure pat00001
여기서 i 는 1 로부터 n 까지의 임의의 정수이고, xRi 는 파라미터들 (x1i 및 x2i) 에 대응하는 블렌딩된 R 파라미터 세트의 파라미터이고, xGi 는 파라미터들 (x1i 및 x2i) 에 대응하는 블렌딩된 G 파라미터 세트의 파라미터이고, xBi 는 파라미터들 (x1i 및 x2i) 에 대응하는 블렌딩된 B 파라미터 세트의 파라미터이다. 식들 (1-1) 내지 (1-3) 이 유지되는 실시형태들에 있어서, 블렌딩된 R 파라미터 세트는 αR 이 1 일 때 파라미터 세트 #1 과 동일하고, 블렌딩된 R 파라미터 세트는 αR 이 제로일 때 파라미터 세트 #2 와 동일하다. 그러한 실시형태들에 있어서, αG 및 αB 에 대해서도 동일하게 적용된다.
블렌딩 비율 생성 회로부 (21) 에 공급되는 공간 분포 정보는 디스플레이 패널 (1) 과 관련된 물리량의 공간 분포를 결정하는 것을 가능케 하는 정보를 포함할 수도 있다. 다른 실시형태들에 있어서, 공간 분포 정보는 물리량의 공간 분포에 기초한 정보를 포함할 수도 있다. 일부 실시형태들에 있어서, 공간 분포 정보는, 디스플레이 패널 (1) 에서 관심 픽셀 (7) 의 포지션과 R, G, 및 B 블렌딩 비율들 사이의 대응을 표시하기 위해 물리량의 공간 분포에 기초하여 생성된 정보를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21) 는 디스플레이 패널 (1) 에서 관심 픽셀 (7) 의 개별 포지션들에 대한 R, G, 및 B 블렌딩 비율들을 기술하는 룩업 테이블을 포함할 수도 있다. 그러한 실시형태들에 있어서, 공간 분포 정보는 룩업 테이블의 테이블 값들을 포함할 수도 있다.
도 4 의 방법 (400) 은 하나 이상의 실시형태들에 있어서 디스플레이 패널 (1) 을 구동하기 위한 단계들을 예시한다. 단계 410 에서, 디스플레이 구동기 (2) 는 하나 이상의 실시형태들에 있어서 디스플레이 패널 (1) 과 관련된 물리량의 공간 분포 정보를 수신한다. 단계 420 에서, 이미지 프로세싱 회로부 (13) 는 하나 이상의 실시형태들에 있어서 출력 전압 데이터를 생성하기 위해 서브픽셀들 (5) 의 개별 컬러들에 대한 관심 픽셀과 연관된 입력 픽셀 데이터에 대해 이미지 프로세싱을 수행한다. 관심 픽셀은, 현재 이미지 프로세싱 하에 있는 픽셀일 수도 있다. 다양한 실시형태들에 있어서, 이미지 프로세싱은 관심 픽셀의 포지션 및 공간 분포 정보에 기초한다. 단계 430 에서, 구동기 회로부 (14) 는 하나 이상의 실시형태들에 있어서 출력 전압 데이터에 기초하여 디스플레이 패널 (1) 을 구동한다.
도 5a 및 도 5b 는 하나 이상의 실시형태들에 따른 디스플레이 패널 (1) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 패널 (1) 은 폴딩가능하도록 구성된다. 도 5a 의 실선은 디스플레이 패널 (1) 이 폴딩된 상태를 표시하고, 파선은 디스플레이 패널 (1) 이 폴딩되지 않은 상태를 표시한다. 디스플레이 패널 (1) 은 폴딩된 포지션과 폴딩되지 않은 포지션 사이에서 폴딩가능하도록 구성될 수도 있다. 하나 이상의 실시형태들에 있어서, 디스플레이 패널 (1) 은 폴딩가능 영역 (8) 에서 폴딩가능하도록 구성된다. 다양한 실시형태들에 있어서, 도 5b 에 예시된 바와 같이, 폴딩가능 영역 (8) 은 수평 방향으로 디스플레이 패널 (1) 과 교차할 수도 있다. 도 5b 에 있어서, "Y_start" 는 폴딩가능 영역 (8) 의 상단에 위치된 픽셀들 (7) 의 Y 좌표를 표시하고, "Y_end" 는 폴딩가능 영역 (8) 의 하단에 위치된 픽셀들 (7) 의 Y 좌표를 표시한다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 에 의해 수행되는 이미지 프로세싱은 디스플레이 패널 (1) 의 폴딩가능 영역 (8) 에 위치된 픽셀들 (7) 에 대한 컬러 보정을 포함한다. 디스플레이 패널 (1) 은 폴딩가능 영역 (8) 에서 굽혀질 수도 있으며, 따라서, 디스플레이 패널 (1) 의 표면의 공칭 방향과 디스플레이 패널 (1) 을 관찰하는 사용자의 가시선 방향 사이의 각도는 디스플레이 패널 (1) 에서의 포지션에 의존하여 변할 수도 있다. 하나 이상의 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 디스플레이 패널 (1) 의 표면의 공칭 방향과 사용자의 가시선 방향 사이의 각도에서의 변동들로부터 잠재적으로 발생하는 컬러 시프트의 감소를 통해 이미지 품질을 개선하기 위해 이미지 프로세싱을 수행하도록 구성된다.
공간 분포 정보는 디스플레이 패널 (1) 이 폴딩되는지 여부에 기초하여 생성되는 폴딩 정보를 포함할 수도 있으며, 블렌딩 비율 생성 회로부 (21) 는 폴딩 정보 및 관심 픽셀 (7) 의 좌표들 (X, Y) 에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하도록 구성될 수도 있다. 다양한 실시형태들에 있어서, 폴딩가능 영역 (8) 에서의 디스플레이 패널 (1) 의 곡률의 공간 분포는 폴딩 정보에 기초하여 결정될 수 있다. 일 예에 있어서, 디스플레이 패널 (1) 이 폴딩되지 않고 편평함을 폴딩 정보가 표시할 경우, 폴딩가능 영역 (8) 에서의 곡률은 제로로서 결정될 수 있다. 다른 예에 있어서, 디스플레이 패널 (1) 이 폴딩됨을 폴딩 정보가 표시할 경우, 폴딩가능 영역 (8) 에서의 각각의 포지션의 곡률은 물리적 구조에 의존하는 특정 값으로서 결정될 수 있다. 폴딩 정보는, 폴딩가능 영역 (8) 에 의해 분리된 디스플레이 패널 (1) 의 2개의 편평한 부분들 사이에서 형성되는 각도와 같은 폴딩의 정도를 표시할 수도 있다.
하나 이상의 실시형태들에 있어서, 파라미터 세트 #1 은 제 1 곡률에 대응할 수도 있고, 파라미터 세트 #2 는 제 1 곡률과는 상이한 제 2 곡률에 대응할 수도 있다. 디스플레이 패널 (1) 이 폴딩될 경우, 제 1 곡률은 제로일 수도 있고, 제 2 곡률은 폴딩가능 영역 (8) 의 최대 곡률일 수도 있다. 하나 이상의 실시형태들에 있어서, 폴딩가능 영역 (8) 에서의 곡률의 공간 분포에 적합한 블렌딩된 R, G, 및 B 파라미터 세트들은, 폴딩 정보 및 관심 픽셀 (7) 의 좌표들 (X, Y) 에 기초하여 생성된 R, G, 및 B 블렌딩 비율들에 기초하여 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 생성된다.
도 6 은 하나 이상의 실시형태들에 따른 블렌딩 비율 생성 회로부 (21) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 블렌딩 비율 생성 회로부 (21) 는, 각각, R, G, 및 B 블렌딩 비율들을 생성하기 위해 사용되는 룩업 테이블들 (LUT) (24R, 24G, 및 24B) 을 포함한다. 도 7 은 LUT들 (24R, 24G, 및 24B) 의 예시적인 컨텐츠를 예시한다. 도 7 의 그래프에서의 점들은 LUT들 (24R, 24G, 및 24B) 의 컨텐츠를 표시한다. LUT들 (24R, 24G, 및 24B) 은, 각각, R, G, 및 B 블렌딩 비율들과 폴딩가능 영역 (8) 에서의 Y 좌표 사이의 대응들을 기술할 수도 있다. 블렌딩 비율 생성 회로부 (21) 는 폴딩 정보 및 관심 픽셀 (7) 의 Y 좌표를 참조하여 LUT (24R, 24G 및 24B) 상의 테이블 룩업들을 통해 R, G, 및 B 블렌딩 비율들을 생성하도록 구성될 수도 있다. 블렌딩 비율 생성 회로부 (21) 는 R, G, 및 B 블렌딩 비율들을 생성하기 위해 Y 좌표에 대한 선형 보간을 구현하도록 구성될 수도 있다.
하나 이상의 실시형태들에 있어서, 도 8 에 예시된 바와 같이, R, G, 및 B 블렌딩 비율들과 폴딩가능 영역 (8) 에서의 Y 좌표 사이의 대응들은 베지어 곡선들과 같은 자유형 곡선들에 의해 표현될 수도 있다. 자유형 곡선들의 사용은 LUT들을 사용하는 것에 대한 대안적인 실시형태이며, 이는 이미지 프로세싱 회로부 (13) 의 회로 사이즈를 감소시킬 수도 있다. 도 9 는, 블렌딩 비율 생성 회로부 (21) 가 도 8 에 예시된 것과는 상이하게 구성되는 그러한 실시형태들에 있어서의 블렌딩 비율 생성 회로부 (21) 의 예시적인 구성을 예시한다. 도 9 에 예시된 실시형태에 있어서, 블렌딩 비율 생성 회로부 (21) 는 제어 포인트 계산 회로들 (25R, 25G, 및 25B) 및 자유형 곡선 회로들 (26R, 26G, 및 26B) 를 포함한다.
하나 이상의 실시형태들에 있어서, 제어 포인트 계산 회로 (25R) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 R 블렌딩 비율 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 계산하도록 구성된다. 그러한 실시형태들에 있어서, 자유형 곡선 회로 (26R) 는 제어 포인트 계산 회로 (25R) 에 의해 계산된 제어 포인트들에 의해 명시된 자유형 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 R 블렌딩 비율을 생성하도록 구성될 수도 있다. 폴딩 정보에 기초한 제어 포인트들의 계산은, 디스플레이 패널 (1) 의 곡률의 공간 분포에서의 변화들에 따라 자유형 곡선을 명시하는 것 및 R 블렌딩 비율을 적절히 계산하는 것을 가능케 할 수도 있다.
하나 이상의 실시형태들에 있어서, 제어 포인트 계산 회로들 (25G 및 25B) 은 제어 포인트 계산 회로 (25R) 와 유사하게 구성되고, 자유형 곡선 회로들 (26G 및 26B) 은 자유형 곡선 회로 (26R) 와 유사하게 구성된다. 제어 포인트 계산 회로 (25G) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 G 블렌딩 비율 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 계산하도록 구성될 수도 있다. 자유형 곡선 회로 (26G) 는 제어 포인트 계산 회로 (25G) 에 의해 계산된 제어 포인트들에 의해 명시된 자유형 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 G 블렌딩 비율을 생성하도록 구성될 수도 있다. 제어 포인트 계산 회로 (25B) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 B 블렌딩 비율 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 계산하도록 구성될 수도 있다. 자유형 곡선 회로 (26B) 는 제어 포인트 계산 회로 (25B) 에 의해 계산된 제어 포인트들에 의해 명시된 자유형 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 B 블렌딩 비율을 생성하도록 구성될 수도 있다.
R, G, 및 B 블렌딩 비율들과 폴딩가능 영역 (8) 에서의 Y 좌표 사이의 대응은 이차 곡선의 부분으로서 표현될 수도 있다. 이차 곡선은 원, 타원, 포물선, 쌍곡선 곡선 또는 이차 함수에 의해 표현되는 곡선을 포함할 수도 있다. 도 10 은 그러한 실시형태들에 있어서의 블렌딩 비율 생성 회로부 (21) 의 예시적인 구성을 예시한다. 도 10 에 예시된 실시형태에 있어서, 블렌딩 비율 생성 회로부 (21) 는 계수 계산 회로들 (27R, 27G, 및 27B) 및 이차 곡선 회로들 (28R, 28G, 및 28B) 를 포함한다.
하나 이상의 실시형태들에 있어서, 계수 계산 회로 (27R) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 R 블렌딩 비율 사이의 대응을 나타내는 이차 곡선을 명시하는 계수들을 계산하도록 구성된다. 그러한 실시형태들에 있어서, 이차 곡선 회로 (28R) 는 계수 계산 회로 (27R) 에 의해 계산된 계수들에 의해 명시된 이차 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 R 블렌딩 비율을 생성하도록 구성될 수도 있다. 폴딩 정보에 기초한 이차 곡선의 계수들의 계산은, 디스플레이 패널 (1) 의 곡률의 공간 분포에서의 변화들에 따라 이차 곡선을 명시하는 것 및 R 블렌딩 비율을 적절히 계산하는 것을 가능케 할 수도 있다.
하나 이상의 실시형태들에 있어서, 계수 계산 회로들 (27G 및 27B) 은 계수 계산 회로 (27R) 와 유사하게 구성되고, 이차 곡선 회로들 (28G 및 28B) 은 이차 곡선 회로 (28R) 와 유사하게 구성된다. 계수 계산 회로 (27G) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 G 블렌딩 비율 사이의 대응을 나타내는 이차 곡선을 명시하는 계수들을 계산하도록 구성될 수도 있다. 이차 곡선 회로 (28G) 는 계수 계산 회로 (27G) 에 의해 계산된 계수들에 의해 명시된 이차 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 G 블렌딩 비율을 생성하도록 구성될 수도 있다. 계수 계산 회로 (27B) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 B 블렌딩 비율 사이의 대응을 나타내는 이차 곡선을 명시하는 계수들을 계산하도록 구성될 수도 있다. 이차 곡선 회로 (28B) 는 계수 계산 회로 (27B) 에 의해 계산된 계수들에 의해 명시된 이차 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 B 블렌딩 비율을 생성하도록 구성될 수도 있다.
도 11 은 다른 실시형태들에 있어서의 블렌딩 비율 생성 회로부 (21) 의 예시적인 동작을 예시한다. 블렌딩 비율 생성 회로부 (21) 는 폴딩 정보에 기초하여 관심 픽셀 (7) 의 포지션에서의 곡률을 계산하고, 계산된 곡률에 기초하여 R, G, 및 B 블렌딩 비율들을 계산하도록 구성될 수도 있다.
하나 이상의 실시형태들에 있어서, 폴딩가능 영역 (8) 에서의 Y 좌표와 곡률 사이의 대응은 베지어 곡선과 같은 자유형 곡선에 의해 표현된다. 도 12 는 그러한 실시형태들에 있어서의 블렌딩 비율 생성 회로부 (21) 의 예시적인 구성을 예시한다. 도 12 에 예시된 실시형태에 있어서, 블렌딩 비율 생성 회로부 (21) 는 제어 포인트 계산 회로 (31), 자유형 곡선 회로 (32), 및 LUT들 (33R, 33G, 및 33B) 을 포함한다. 제어 포인트 계산 회로 (31) 는, 폴딩 정보에 기초하여, 폴딩가능 영역 (8) 에서의 Y 좌표와 곡률 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 계산하도록 구성된다. 자유형 곡선은 베지어 곡선일 수도 있다. 자유형 곡선 회로 (32) 는, 제어 포인트 계산 회로 (31) 에 의해 계산된 제어 포인트들에 의해 명시된 자유형 곡선 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 관심 픽셀 (7) 의 포지션에서의 곡률을 계산하도록 구성된다. LUT들 (33R, 33G, 및 33B) 은, 각각, R, G, 및 B 블렌딩 비율들과 곡률 사이의 대응들을 기술한다. 블렌딩 비율 생성 회로부 (21) 는, 계산된 곡률을 참조하여, 각각, LUT들 (33R, 33G, 및 33B) 상의 테이블 룩업들을 통해 R, G, 및 B 블렌딩 비율들을 생성하도록 구성될 수도 있다. 블렌딩 비율 생성 회로부 (21) 는 R, G, 및 B 블렌딩 비율들을 생성하기 위해 곡률에 기초하여 선형 보간을 구현하도록 구성될 수도 있다.
도 13 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 코어 (23) 의 예시적인 구성을 예시한다. 도 13 에 예시된 실시형태에 있어서, 이미지 프로세싱 코어 (23) 는 블렌딩된 파라미터 세트에 기초하여 입력 픽셀 데이터를 보정함으로써 컬러-보상된 픽셀 데이터를 생성하고, 컬러-보상된 픽셀 데이터에 대해 디지털 감마 프로세싱을 수행함으로써 출력 전압 데이터를 계산하도록 구성된다. 그러한 구성은 폴딩가능 영역 (8) 에서의 곡률의 공간 분포에 따라 컬러 보정을 달성할 수도 있다.
하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22) 에 공급되는 파라미터 세트들 #1 및 #2 는, 각각, RGB 밸런스 이득 세트들 #1 및 #2 를 포함한다. RGB 밸런스 이득 세트들 #1 및 #2 의 각각은, 입력 픽셀 데이터의 R, G 및 B 그레이스케일 값들과 각각 승산될 R, G, 및 B 이득들을 포함할 수도 있다. 하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22) 는 R, G, 및 B 블렌딩 비율들에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트를 생성하도록 구성된다. 블렌딩 회로부 (22) 는, R 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 R 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 R 이득을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, G 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 G 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 G 이득을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, B 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 B 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 B 이득을 생성하도록 구성될 수도 있다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 코어 (23) 는 승산기 (34) 및 디지털 감마 회로부 (35) 를 포함한다. 승산기 (34) 는, 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들을 각각 블렌딩된 RGB 밸런스 이득 세트의 R, G, 및 B 이득들에 의해 승산함으로써 컬러-보상된 픽셀 데이터의 R, G, 및 B 그레이스케일 값들을 계산하도록 구성될 수도 있다. 디지털 감마 회로부 (35) 는 컬러-보상된 픽셀 데이터에 대해 디지털 감마 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성될 수도 있다. 다양한 실시형태들에 있어서, 적어도 하나의 감마 파라미터를 포함하는 감마 파라미터 세트가 디지털 감마 프로세싱의 입력-출력 특성들을 제어하기 위해 디지털 감마 회로부 (35) 에 공급된다. 그러한 실시형태들에 있어서, 컬러-보상된 픽셀 데이터의 R, G, 및 B 그레이스케일 값들과 출력 전압 데이터의 R, G, 및 B 전압 값들 사이의 대응들이 감마 파라미터 세트에 의해 제어될 수도 있다.
도 14 는, 이미지 프로세싱 코어 (23) 가 도 13 에 예시된 것과는 상이하게 구성되는 다른 실시형태들에 따른 이미지 프로세싱 코어 (23) 의 예시적인 구성을 예시한다. 도 14 에 예시된 실시형태에 있어서, 이미지 프로세싱 코어 (23) 는 입력 픽셀 데이터에 대해 디지털 감마 프로세싱을 수행함으로써 출력 전압 데이터를 생성하고, 블렌딩된 파라미터 세트에 기초하여 출력 전압 데이터를 보정함으로써 컬러-보상된 전압 데이터를 생성하도록 구성된다. 그러한 실시형태들에 있어서, 구동 회로부 (14) 는 컬러-보상된 전압 데이터에 기초하여 디스플레이 패널 (1) 의 개별 픽셀들 (7) 의 개별 서브픽셀들 (5) 에 구동 전압들을 공급하도록 구성될 수도 있다. 구동 회로부 (14) 는 컬러-보상된 전압으로 기술된 전압 값들에 대응하는 구동 전압들을 개별 픽셀들 (7) 의 개별 서브픽셀들 (5) 에 공급하도록 구성될 수도 있다. 그러한 구성은 폴딩가능 영역 (8) 에서의 곡률의 공간 분포에 따라 컬러 보정을 달성할 수도 있다.
하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22) 에 공급되는 파라미터 세트들 #1 및 #2 는, 각각, RGB 밸런스 이득 세트들 #1 및 #2 를 포함한다. RGB 밸런스 이득 세트들 #1 및 #2 의 각각은, 출력 전압 데이터의 R, G 및 B 전압 값들과 각각 승산될 R, G, 및 B 이득들을 포함할 수도 있다. 하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22) 는 R, G, 및 B 블렌딩 비율들에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트를 생성하도록 구성된다. 블렌딩 회로부 (22) 는, R 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 R 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 R 이득을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, G 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 G 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 G 이득을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, B 블렌딩 비율에 기초하여 RGB 밸런스 이득 세트들 #1 및 #2 의 B 이득들을 블렌딩함으로써 블렌딩된 RGB 밸런스 이득 세트의 B 이득을 생성하도록 구성될 수도 있다.
도 14 에 예시된 실시형태에 있어서, 이미지 프로세싱 코어 (23) 는 디지털 감마 회로부 (36) 및 승산기 (37) 를 포함한다. 디지털 감마 회로부 (36) 는 입력 픽셀 데이터에 대해 디지털 감마 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성될 수도 있다. 승산기 (37) 는, 출력 전압 데이터의 R, G, 및 B 전압 값들을 각각 블렌딩된 RGB 밸런스 이득 세트의 R, G, 및 B 이득들에 의해 승산함으로써 컬러-보상된 전압 데이터의 R, G, 및 B 전압 값들을 계산하도록 구성될 수도 있다.
도 15 는, 이미지 프로세싱 코어 (23) 가 도 13 및 도 14 에 예시된 것들과는 상이하게 구성되는 또 다른 실시형태들에 있어서의 이미지 프로세싱 코어 (23) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 블렌딩 회로부 (22) 에 공급되는 파라미터 세트 #1 은 R, G, 및 B 감마 파라미터 세트들 #1 을 포함하고, 블렌딩 회로부 (22) 에 공급되는 파라미터 세트 #2 는 R, G, 및 B 감마 파라미터 세트들 #2 를 포함한다. R 감마 파라미터 세트들 #1 및 #2 는, 각각, 입력 픽셀 데이터의 R 그레이스케일 값과 출력 전압 데이터의 R 전압 값 사이의 대응을 나타낼 수도 있다. 추가로, G 감마 파라미터 세트들 #1 및 #2 는, 각각, G 그레이스케일 값과 G 전압 값 사이의 대응을 나타낼 수도 있고, B 감마 파라미터 세트들 #1 및 #2 는, 각각, B 그레이스케일 값과 B 전압 값 사이의 대응을 나타낼 수도 있다.
하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22) 는, 각각, R, G, 및 B 블렌딩 비율들에 기초하여 R, G, 및 B 감마 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 R, G, 및 B 감마 파라미터 세트들을 생성하도록 구성된다. 블렌딩 회로부 (22) 는 R 블렌딩 비율에 기초하여 R 감마 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 R 감마 파라미터 세트를 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, G 블렌딩 비율에 기초하여 G 감마 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 G 감마 파라미터 세트를 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, B 블렌딩 비율에 기초하여 B 감마 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 B 감마 파라미터 세트를 생성하도록 구성될 수도 있다.
하나 이상의 실시형태들에 있어서, 이미지 프로세싱 코어 (23) 는, 블렌딩된 R, G, 및 B 감마 파라미터 세트들에 기초하여 입력 픽셀 데이터에 대해 디지털 감마 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성된 디지털 감마 회로부 (38) 를 포함할 수도 있다. 디지털 감마 회로부 (38) 는 블렌딩된 R 감마 파라미터 세트에 기초하여 디지털 감마 프로세싱을 수행함으로써 입력 픽셀 데이터의 R 그레이스케일 값으로부터 출력 전압 데이터의 R 전압 값을 생성하도록 구성될 수도 있다. 디지털 감마 회로부 (38) 는 추가로, 블렌딩된 G 감마 파라미터 세트에 기초하여 디지털 감마 프로세싱을 수행함으로써 입력 픽셀 데이터의 G 그레이스케일 값으로부터 출력 전압 데이터의 G 전압 값을 생성하도록 구성될 수도 있다. 디지털 감마 회로부 (38) 는 추가로, 블렌딩된 B 감마 파라미터 세트에 기초하여 디지털 감마 프로세싱을 수행함으로써 입력 픽셀 데이터의 B 그레이스케일 값으로부터 출력 전압 데이터의 B 전압 값을 생성하도록 구성될 수도 있다. 그러한 구성은 폴딩가능 영역 (8) 에서의 곡률의 공간 분포에 따라 컬러 보정을 달성할 수도 있다.
도 16 은 하나 이상의 실시형태들에 따른 디지털 감마 회로부 (38) 의 예시적인 동작을 예시한다. 다양한 실시형태들에 있어서, R 감마 파라미터 세트는 입력 픽셀 데이터의 R 그레이스케일 값과 출력 전압 데이터의 R 전압 값 사이의 대응을 R 감마 곡선의 형태로 나타내고; G 감마 파라미터 세트는 G 그레이스케일 값과 G 전압 값 사이의 대응을 G 감마 곡선의 형태로 나타내고; B 감마 파라미터 세트는 B 그레이스케일 값과 B 전압 값 사이의 대응을 B 감마 곡선의 형태로 나타낸다. 도 17 은 하나 이상의 실시형태들에 있어서, 제어 포인트들과 감마 곡선 사이의 예시적인 관계를 예시한다. R, G 및 B 감마 곡선들의 각각은 복수의 제어 포인트들 (CP#0 내지 CP#m) 에 의해 명시된 자유형 곡선을 포함할 수도 있다. 도 17 에 예시된 예에 있어서, m = 12 이다. 하지만, 다른 실시형태들에 있어서, m 은 12 보다 크거나 작을 수도 있다. 일부 실시형태들에 있어서, R, G 및 B 감마 곡선들의 각각은 복수의 제어 포인트들 (CP#0 내지 CP#m) 에 의해 명시된 베지어 곡선을 포함한다.
다양한 실시형태들에 있어서, R, G, 및 B 감마 파라미터 세트들의 각각은 좌표 시스템에서의 제어 포인트들 (CP#0 내지 CP#m) 의 포지션들 또는 좌표들을 기술한다. 좌표 시스템은 그레이스케일 값을 나타내는 제 1 좌표 축 및 전압 값을 나타내는 제 2 좌표 축으로 정의될 수도 있다. 도 17 에 있어서, 제 1 좌표 축은 수평 축, 즉, x 축으로서 예시되고, 제 2 좌표 축은 수직 축, 즉, y 축으로서 예시된다.
하나 이상의 실시형태들에 있어서, 도 16 에 예시된 바와 같이, 블렌딩된 R 감마 파라미터 세트의 제어 포인트들 (CP#0 내지 CP#m) 의 포지션들은, 입력 픽셀 데이터의 R 그레이스케일 값과 출력 전압 값의 R 전압 값 사이의 대응을 나타내는 R 감마 곡선을 제어하기 위해 R 블렌딩 비율에 기초하여 조정된다. 하나 이상의 실시형태들에 있어서, 블렌딩된 G 감마 파라미터 세트의 제어 포인트들 (CP#0 내지 CP#m) 의 포지션들은, 입력 픽셀 데이터의 G 그레이스케일 값과 출력 전압 값의 G 전압 값 사이의 대응을 나타내는 G 감마 곡선을 제어하기 위해 G 블렌딩 비율에 기초하여 조정된다. 하나 이상의 실시형태들에 있어서, 블렌딩된 B 감마 파라미터 세트의 제어 포인트들 (CP#0 내지 CP#m) 의 포지션들은, 입력 픽셀 데이터의 B 그레이스케일 값과 출력 전압 값의 B 전압 값 사이의 대응을 나타내는 B 감마 곡선을 제어하기 위해 B 블렌딩 비율에 기초하여 조정된다. 다양한 실시형태들에 있어서, 폴딩가능 영역 (8) 에서의 곡률의 공간 분포에 따른 컬러 보정은 R, G, 및 B 감마 곡선들을 개별적으로 제어함으로써 달성된다.
도 18 은, 이미지 프로세싱 코어 (23) 가 도 13 및 도 14 그리도 도 15 에 예시된 것들과는 상이하게 구성되는 또 다른 실시형태들에 따른 이미지 프로세싱 코어 (23) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 이미지 프로세싱 코어 (23) 는 플렉시블 감마 회로부 (39) 를 포함한다. 다양한 실시형태들에 있어서, 플렉시블 감마 회로부 (39) 는 감마 최상 파라미터에 기초하여 디폴트 감마 곡선을 스케일링함으로써 획득된 감마 곡선에 따라 디지털 감마 프로세싱을 수행하도록 구성된다. 도 19 를 참조하면, 디폴트 감마 곡선은 디폴트 감마 파라미터 세트로 정의될 수도 있다. 디폴트 감마 파라미터 세트는 제 1 좌표 축 (도 19 에서의 x 축) 및 제 2 좌표 축 (도 19 에서의 y 축) 으로 정의된 좌표 시스템에서 제어 포인트들 (CP#0 내지 CP#m) 의 포지션들 또는 좌표들을 기술할 수도 있으며, 여기서, 제 1 좌표 축은 그레이스케일 값을 나타내고, 제 2 좌표 축은 전압 값을 나타낸다. 감마 최상 파라미터는, 디폴트 감마 곡선이 제 1 좌표 축의 방향으로 스케일링되는 스케일링 비율을 표시할 수도 있다. 감마 파라미터의 스케일링은 제 1 좌표 축 (도 19 에서의 x 좌표) 에서의 제어 포인트들 (CP#0 내지 CP#m) 의 좌표들을 감마 최상 파라미터에 의해 표시된 스케일링 비율에 의해 승산함으로써 달성될 수도 있다.
하나 이상의 실시형태들에 있어서, 도 18 에 도시된 바와 같이, 감마 최상 파라미터들은 적색, 녹색 및 청색에 대해 플렉시블 감마 회로부 (39) 에 개별적으로 주어진다. 적색, 녹색, 및 청색에 대한 감마 최상 파라미터들은 하기에서, 각각, R 감마 최상 파라미터, G 감마 최상 파라미터, 및 B 감마 최상 파라미터로서 지칭될 수도 있다. 다양한 실시형태들에 있어서, 각각, R, G, 및 B 감마 최상 파라미터들에 기초하여 디폴트 감마 곡선을 스케일링함으로써 획득된 R, G, 및 B 감마 곡선들에 기초하여 적색, 녹색, 및 청색에 대한 디지털 감마 프로세싱을 개별적으로 수행함으로써 컬러 보정이 달성된다.
블렌딩 회로부 (22) 에 공급되는 파라미터 세트들 #1 및 #2 는, 각각, 감마 최상 파라미터 세트들 #1 및 #2 를 포함할 수도 있으며, 여기서, 감마 최상 파라미터 세트들 #1 및 #2 의 각각은 R 감마 최상 파라미터, G 감마 최상 파라미터, 및 B 감마 최상 파라미터를 포함한다.
블렌딩 회로부 (22) 는 R, G, 및 B 블렌딩 비율들에 기초하여 감마 최상 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 블렌딩된 감마 최상 파라미터 세트를 생성하도록 구성될 수도 있다. 블렌딩된 감마 최상 파라미터 세트는 블렌딩된 R 감마 최상 파라미터, 블렌딩된 G 감마 최상 파라미터, 및 블렌딩된 B 감마 최상 파라미터를 포함할 수도 있다. 블렌딩 회로부 (22) 는, R 블렌딩 비율에 기초하여 감마 최상 파라미터 세트들 #1 및 #2 의 R 감마 최상 파라미터들을 블렌딩함으로써 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 R 감마 최상 파라미터를 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, G 블렌딩 비율에 기초하여 감마 최상 파라미터 세트들 #1 및 #2 의 G 감마 최상 파라미터들을 블렌딩함으로써 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 G 감마 최상 파라미터를 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22) 는 추가로, B 블렌딩 비율에 기초하여 감마 최상 파라미터 세트들 #1 및 #2 의 B 감마 최상 파라미터들을 블렌딩함으로써 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 B 감마 최상 파라미터를 생성하도록 구성될 수도 있다.
도 20 은 하나 이상의 실시형태들에 따른 플렉시블 감마 회로부 (39) 의 예시적인 동작을 예시한다. 플렉시블 감마 회로부 (39) 는 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 R 감마 최상 파라미터에 기초하여 제 1 좌표 축의 방향으로 디폴트 감마 곡선을 스케일링함으로써 획득된 R 감마 곡선에 따라 디지털 감마 프로세싱을 통해 입력 픽셀 데이터의 R 그레이스케일 값으로부터 출력 전압 데이터의 R 전압 값을 계산하도록 구성될 수도 있다. 플렉시블 감마 회로부 (39) 는 추가로, 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 G 감마 최상 파라미터에 기초하여 제 1 좌표 축의 방향으로 디폴트 감마 곡선을 스케일링함으로써 획득된 G 감마 곡선에 따라 디지털 감마 프로세싱을 통해 입력 픽셀 데이터의 G 그레이스케일 값으로부터 출력 전압 데이터의 G 전압 값을 계산하도록 구성될 수도 있다. 플렉시블 감마 회로부 (39) 는 추가로, 블렌딩된 감마 최상 파라미터 세트의 블렌딩된 B 감마 최상 파라미터에 기초하여 제 1 좌표 축의 방향으로 디폴트 감마 곡선을 스케일링함으로써 획득된 B 감마 곡선에 따라 디지털 감마 프로세싱을 통해 입력 픽셀 데이터의 B 그레이스케일 값으로부터 출력 전압 데이터의 B 전압 값을 계산하도록 구성될 수도 있다. 다양한 실시형태들에 있어서, 블렌딩된 R, G, 및 B 감마 최상 파라미터들에 기초하여 개별적으로 획득된 R, G, 및 B 감마 곡선들에 따라 디지털 감마 프로세싱을 수행함으로써 컬러 보정이 달성된다.
도 21 및 도 22 는 다른 실시형태들에 따른 디스플레이 패널 (1) 의 예시적인 구성을 예시한다. 도 21 및 도 22 에 예시된 실시형태에 있어서, 디스플레이 패널 (1) 은 디스플레이 패널 (1) 의 수직 에지들에 위치된 수직 에지 영역들 (9A) 에서 두께 방향으로 굽혀지며, 여기서, 두께 방향은 도 21 에서 -Z 방향으로서 예시된다. 그러한 실시형태들에 있어서, 디스플레이 패널 (1) 의 표면의 공칭 방향과 사용자의 가시선 방향 사이의 각도는 수직 에지 영역들 (9A) 에서의 포지션에 의존하여 변할 수도 있다. 일부 실시형태들에 있어서, 도 22 에 예시된 바와 같이, 폴딩가능 영역 (8) 은 중첩 영역들 (10A) 에서 수직 에지 영역들 (9A) 과 부분적으로 중첩한다.
도 23 은 하나 이상의 실시형태들에 따른 이미지 프로세싱 회로부 (13A) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 이미지 프로세싱 회로부 (13A) 는, 폴딩가능 영역 (8) 및 수직 에지 영역 (9A) 에서의 디스플레이 패널 (1) 의 표면의 공칭 방향과 사용자의 가시선 방향 사이의 각도에서의 변동들로부터 잠재적으로 발생하는 컬러 시프트를 억제하기 위해 이미지 프로세싱을 수행하도록 구성된다. 이는 이미지 품질을 개선할 수도 있다. 이미지 프로세싱 회로부 (13A) 는 폴딩가능 영역 (8) 에 대한 제 1 컬러 보정 및 수직 에지 영역들 (9A) 에 대한 제 2 컬러 보정을 수행하도록 구성될 수도 있다. 폴딩가능 영역 (8) 에 대한 제 1 컬러 보정은 수직 방향에서의 관심 픽셀 (7) 의 포지션, 즉, 관심 픽셀 (7) 의 Y 좌표에 기초할 수도 있다. 수직 에지 영역들 (9A) 에 대한 제 2 컬러 보정은 수평 방향에서의 관심 픽셀 (7) 의 포지션, 즉, 관심 픽셀 (7) 의 X 좌표에 기초할 수도 있다. 하나 이상의 실시형태들에 있어서, 제 1 컬러 보정 및 제 2 컬러 보정 양자 모두가 픽셀 (7) 에 대해 수행될 경우, 제 1 및 제 2 컬러 보정들 중 선택된 하나의 결과가 사용된다. 그러한 실시형태들에 있어서, 제 1 및 제 2 컬러 보정들 중 선택된 하나는 다른 것에 비해 픽셀 (7) 의 서브픽셀들 (5) 에 대해 더 낮은 루미넌스 레벨들을 야기한다.
도 23 에 예시된 바와 같이, 이미지 프로세싱 회로부 (13A) 는 블렌딩 비율 생성 회로부 (21A, 21B), 블렌딩 회로부 (22A, 22B), 및 이미지 프로세싱 코어 (23A) 를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21A) 및 블렌딩 회로부 (22A) 는 폴딩가능 영역 (8) 에 대한 제 1 컬러 보정을 위해 사용될 수도 있고, 블렌딩 비율 생성 회로부 (21B) 및 블렌딩 회로부 (22B) 는 수직 에지 영역들 (9A) 에 대한 제 2 컬러 보정을 위해 사용될 수도 있다.
블렌딩 비율 생성 회로부 (21A) 는 도 3 에 예시된 블렌딩 비율 생성 회로부 (21) 와 유사하게, 폴딩 정보 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 일부 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21A) 는, 폴딩 정보에 추가하여, 관심 픽셀 (7) 의 Y 좌표와 제 1 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 대응 정보를 수신할 수도 있다. 대응 정보는 블렌딩 비율 생성 회로부 (21A) 에서 공간 분포 정보로서 사용될 수도 있다. 블렌딩 비율 생성 회로부 (21A) 는 관심 픽셀 (7) 의 Y 좌표와 제 1 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 LUT 를 포함할 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21A) 에 공급되는 공간 분포 정보는 LUT 의 테이블 값들을 포함할 수도 있다.
하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22A) 는, 각각, 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율에 기초하여 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 제 1 블렌딩된 R 파라미터 세트, 제 1 블렌딩된 G 파라미터 세트, 및 제 1 블렌딩된 B 파라미터 세트를 생성하도록 구성된다. 블렌딩 회로부 (22A) 는 이전 도면들과 관련하여 설명된 블렌딩 회로부 (22) 와 유사하게 구성될 수도 있다.
블렌딩 비율 생성 회로부 (21B) 는 블렌딩 비율 생성 회로부 (21A) 와는 상이하게, 관심 픽셀 (7) 의 X 좌표에 기초하여 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 일부 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21B) 는 관심 픽셀 (7) 의 X 좌표와 제 2 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 대응 정보를 수신할 수도 있다. 블렌딩 비율 생성 회로부 (21B) 는 관심 픽셀 (7) 의 X 좌표와 제 2 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 LUT 를 포함할 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21B) 에 공급되는 공간 분포 정보는 LUT 의 테이블 값들을 포함할 수도 있다.
하나 이상의 실시형태들에 있어서, 블렌딩 회로부 (22B) 는, 각각, 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율에 기초하여 파라미터 세트들 #3 및 #4 를 블렌딩함으로써 제 2 블렌딩된 R 파라미터 세트, 제 2 블렌딩된 G 파라미터 세트, 및 제 2 블렌딩된 B 파라미터 세트를 생성하도록 구성된다. 블렌딩 회로부 (22B) 는 이전 도면들과 관련하여 설명된 블렌딩 회로부 (22) 와 유사하게 구성될 수도 있다.
다양한 실시형태들에 있어서, 이미지 프로세싱 코어 (23A) 는, 블렌딩 회로부 (22A 및 22B) 로부터 수신된 블렌딩된 파라미터 세트들에 기초하여 이미지 프로세싱을 수행함으로써, 각각, 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들로부터 출력 전압 데이터의 R, G, 및 B 전압 값들을 생성하도록 구성된다. 이미지 프로세싱 코어 (23A) 는 도 13, 도 14, 도 15, 및 도 18 에 예시된 이미지 프로세싱 코어들 (23) 중 어느 하나와 유사하게 구성될 수도 있다. 이미지 프로세싱 코어 (23A) 는, 각각, 제 1 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 1 컬러 보정을 수행함으로써 제 1 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 폴딩가능 영역 (8) 에 위치되지만 수직 에지 영역들 (9A) 에는 위치되지 않는 픽셀 (7) 에 대해, 제 1 R, G, 및 B 전압 값들이 출력 전압 데이터의 R, G, 및 B 전압 값들로서 사용될 수도 있다.
다양한 실시형태들에 있어서, 이미지 프로세싱 코어 (23A) 는 추가로, 각각, 제 2 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 2 컬러 보정을 수행함으로써 제 2 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 수직 에지 영역들 (9A) 에 위치되지만 폴딩가능 영역 (8) 에는 위치되지 않는 픽셀 (7) 에 대해, 제 2 R, G, 및 B 전압 값들이 출력 전압 데이터의 R, G, 및 B 전압 값들로서 사용될 수도 있다.
폴딩가능 영역 (8) 과 수직 에지 영역들 (9A) 이 서로 중첩하는 중첩 영역들 (10A) 에 대해, 이미지 프로세싱 코어 (23A) 는 제 1 및 제 2 R 전압 값들 중, 서로 비교될 때 R 서브픽셀 (5R) 에 대해 더 낮은 루미넌스 레벨을 야기하는 하나를 출력 전압 데이터의 R 전압 값으로서 선택하고, 제 1 및 제 2 G 전압 값들 중, 서로 비교될 때 G 서브픽셀 (5G) 에 대해 더 낮은 루미넌스 레벨을 야기하는 하나를 출력 전압 데이터의 G 전압 값으로서 선택하고, 제 1 및 제 2 B 전압 값들 중, 서로 비교될 때 B 서브픽셀 (5B) 에 대해 더 낮은 루미넌스 레벨을 야기하는 하나를 출력 전압 데이터의 B 전압 값으로서 선택하도록 구성될 수도 있다. 출력 전압 데이터의 R, G, 및 B 전압 값들의 이와 같이 설명된 선택은 평활화된 이미지를 획득할 수도 있다.
도 24 는 또 다른 실시형태들에 있어서의 디스플레이 패널 (1) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 서로 부분적으로 중첩하는 제 1 및 제 2 부분 영역들 (8A 및 8B) 이 폴딩가능 영역 (8) 에서 정의된다. 일부 실시형태들에 있어서, 제 1 부분 영역 (8A) 및 제 2 부분 영역 (8B) 은 수직 방향으로 서로로부터 시프트된다.
도 25 는 하나 이상의 실시형태들에 따른, 도 24 에 예시된 디스플레이 패널 (1) 에 적응된 이미지 프로세싱 회로부 (13B) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 이미지 프로세싱 회로부 (13B) 는 제 1 부분 영역 (8A) 에 대한 제 1 컬러 보정, 제 2 부분 영역 (8B) 에 대한 제 2 컬러 보정, 및 수직 에지 영역들 (9A) 에 대한 제 3 컬러 보정을 수행하도록 구성된다. 다양한 실시형태들에 있어서, 제 1 및 제 2 부분 영역들 (8A 및 8B) 에 대한 제 1 및 제 2 컬러 보정들은 수직 방향에서의 관심 픽셀 (7) 의 포지션, 즉, 관심 픽셀 (7) 의 Y 좌표에 기초한다. 다양한 실시형태들에 있어서, 수직 에지 영역들 (9A) 에 대한 제 3 컬러 보정은 수평 방향에서의 픽셀 (7) 의 포지션, 즉, 픽셀 (7) 의 X 좌표에 기초한다. 일부 실시형태들에 있어서, 수직 방향에서의 픽셀 (7) 의 포지션에 양자 모두가 기초하는 제 1 및 제 2 컬러 보정들 양자 모두가 수행될 경우, 제 1 및 제 2 컬러 보정들 중 선택된 하나의 결과가 사용되고, 선택된 하나는, 다른 것에 비해 픽셀 (7) 의 서브픽셀들 (5) 에 대해 더 높은 루미넌스 레벨들을 야기한다.
이미지 프로세싱 회로부 (13B) 는 블렌딩 비율 생성 회로부 (21A-1, 21A-2, 21B), 블렌딩 회로부 (22A-1, 22A-2, 22B), 및 이미지 프로세싱 코어 (23B) 를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21A-1) 및 블렌딩 회로부 (22A-1) 는 폴딩가능 영역 (8) 의 제 1 부분 영역 (8A) 에 대한 제 1 컬러 보정을 위해 사용될 수도 있다. 블렌딩 비율 생성 회로부 (21A-2) 및 블렌딩 회로부 (22A-2) 는 폴딩가능 영역 (8) 의 제 2 부분 영역 (8B) 에 대한 제 2 컬러 보정을 위해 사용될 수도 있다. 블렌딩 비율 생성 회로부 (21B) 및 블렌딩 회로부 (22B) 는 수직 에지 영역들 (9A) 에 대한 제 3 컬러 보정을 위해 사용될 수도 있다.
블렌딩 비율 생성 회로부 (21A-1) 는 폴딩 정보 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22A-1) 는, 각각, 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율에 기초하여 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 제 1 블렌딩된 R 파라미터 세트, 제 1 블렌딩된 G 파라미터 세트, 및 제 1 블렌딩된 B 파라미터 세트를 생성하도록 구성될 수도 있다.
블렌딩 비율 생성 회로부 (21A-2) 는 폴딩 정보 및 관심 픽셀 (7) 의 Y 좌표에 기초하여 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22A-2) 는, 각각, 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율에 기초하여 파라미터 세트들 #3 및 #4 를 블렌딩함으로써 제 2 블렌딩된 R 파라미터 세트, 제 2 블렌딩된 G 파라미터 세트, 및 제 2 블렌딩된 B 파라미터 세트를 생성하도록 구성될 수도 있다.
블렌딩 비율 생성 회로부 (21B) 는 관심 픽셀 (7) 의 X 좌표에 기초하여 제 3 R 블렌딩 비율, 제 3 G 블렌딩 비율, 및 제 3 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22B) 는, 각각, 제 3 R 블렌딩 비율, 제 3 G 블렌딩 비율, 및 제 3 B 블렌딩 비율에 기초하여 파라미터 세트들 #5 및 #6 을 블렌딩함으로써 제 3 블렌딩된 R 파라미터 세트, 제 3 블렌딩된 G 파라미터 세트, 및 제 3 블렌딩된 B 파라미터 세트를 생성하도록 구성될 수도 있다.
다양한 실시형태들에 있어서, 이미지 프로세싱 코어 (23B) 는, 블렌딩 회로부 (22A-1, 22A-2 및 22B) 로부터 수신된 블렌딩된 파라미터 세트들에 기초하여 이미지 프로세싱을 수행함으로써, 각각, 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들로부터 출력 전압 데이터의 R, G, 및 B 전압 값들을 생성하도록 구성된다. 이미지 프로세싱 코어 (23B) 는 도 13, 도 14, 도 15, 및 도 18 에 예시된 이미지 프로세싱 코어들 (23) 중 어느 하나와 유사하게 구성될 수도 있다.
이미지 프로세싱 코어 (23B) 는, 각각, 제 1 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 1 컬러 보정을 수행함으로써 제 1 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 제 1 부분 영역 (8A) 에 위치되지만 제 2 부분 영역 (8B) 및 수직 에지 영역들 (9A) 에는 위치되지 않는 픽셀 (7) 에 대해, 제 1 R, G, 및 B 전압 값들이 출력 전압 데이터의 R, G, 및 B 전압 값들로서 사용될 수도 있다.
이미지 프로세싱 코어 (23B) 는 추가로, 각각, 제 2 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 2 컬러 보정을 수행함으로써 제 2 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 제 2 부분 영역 (8B) 에 위치되지만 제 1 부분 영역 (8A) 및 수직 에지 영역들 (9A) 에는 위치되지 않는 픽셀 (7) 에 대해, 제 2 R, G, 및 B 전압 값들이 출력 전압 데이터의 R, G, 및 B 전압 값들로서 사용될 수도 있다.
이미지 프로세싱 코어 (23B) 는 추가로, 각각, 제 3 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 3 컬러 보정을 수행함으로써 제 3 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 수직 에지 영역들 (9A) 에 위치되지만 폴딩가능 영역 (8) 에는 위치되지 않는 픽셀 (7) 에 대해, 제 3 R, G, 및 B 전압 값들이 출력 전압 데이터의 R, G, 및 B 전압 값들로서 사용될 수도 있다.
하나 이상의 실시형태들에 있어서, 폴딩가능 영역 (8) 과 수직 에지 영역들 (9A) 이 서로 중첩하는 중첩 영역들 (10A) 에 대해, 이미지 프로세싱 코어 (23B) 는 제 1, 제 2, 및 제 3 R 전압 값들 중 하나를 출력 전압 데이터의 R 전압 값으로서 선택하는 것으로서, 그 하나는 R 서브픽셀 (5R) 에 대해 가장 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 R 전압 값으로서 선택하고; 제 1, 제 2, 및 제 3 G 전압 값들 중 하나를 출력 전압 데이터의 G 전압 값으로서 선택하는 것으로서, 그 하나는 G 서브픽셀 (5G) 에 대해 가장 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 G 전압 값으로서 선택하고; 제 1, 제 2, 및 제 3 B 전압 값들 중 하나를 출력 전압 데이터의 B 전압 값으로서 선택하는 것으로서, 그 하나는 B 서브픽셀 (5B) 에 대해 가장 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 B 전압 값으로서 선택하도록 구성될 수도 있다. 출력 전압 데이터의 R, G, 및 B 전압 값들의 이와 같이 설명된 선택은 평활화된 이미지를 획득할 수도 있다.
폴딩가능 영역 (8) 의 제 1 및 제 2 부분 영역들 (8A 및 8B) 이 수직 에지 영역들 (9A) 외부에서 중첩하는 영역 (10B) 에 대해, 이미지 프로세싱 코어 (23B) 는 제 1 및 제 2 R 전압 값들 중 하나를 출력 전압 데이터의 R 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 R 서브픽셀 (5R) 에 대해 더 높은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 R 전압 값으로서 선택하고; 제 1 및 제 2 G 전압 값들 중 하나를 출력 전압 데이터의 G 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 G 서브픽셀 (5G) 에 대해 더 높은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 G 전압 값으로서 선택하고; 제 1 및 제 2 B 전압 값들 중 하나를 출력 전압 데이터의 B 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 B 서브픽셀 (5B) 에 대해 더 높은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 B 전압 값으로서 선택하도록 구성될 수도 있다. 출력 전압 데이터의 R, G, 및 B 전압 값들의 이와 같이 설명된 선택은 평활화된 이미지를 획득할 수도 있다.
도 26 은 또 다른 실시형태들에 따른 디스플레이 패널 (1) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 패널 (1) 은 디스플레이 패널 (1) 의 수직 에지들에 위치된 수직 에지 영역들 (9A) 및 디스플레이 패널 (1) 의 수평 에지들에 위치된 수평 에지 영역들 (9B) 에서 두께 방향으로 굽혀지며, 여기서, 두께 방향은 도 26 에서 -Z 방향으로서 예시된다. 그러한 실시형태들에 있어서, 디스플레이 패널 (1) 의 표면의 공칭 방향과 사용자의 가시선 방향 사이의 각도는 수직 에지 영역들 (9A) 및 수평 에지 영역들 (9B) 에서의 포지션에 의존하여 변할 수도 있다. 하나 이상의 실시형태들에 있어서, 수직 에지 영역들 (9A) 및 수평 에지 영역들 (9B) 은 코너 영역들 (10C) 에서 부분적으로 중첩한다. 어떠한 폴딩가능 영역 (8) 도 도 26 에 예시된 실시형태에서는 배치되지 않지만, 디스플레이 패널 (1) 은 폴딩가능 영역 (8) 을 더 포함할 수도 있다.
도 27 은 하나 이상의 실시형태들에 따른, 도 26 에 예시된 디스플레이 패널 (1) 에 적응된 이미지 프로세싱 회로부 (13C) 의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 이미지 프로세싱 회로부 (13C) 는 수직 에지 영역들 (9A) 에 대한 제 1 컬러 보정 및 수평 에지 영역들 (9B) 에 대한 제 2 컬러 보정을 수행하도록 구성된다. 이미지 프로세싱 회로부 (13C) 는 블렌딩 비율 생성 회로부 (21B, 21C), 블렌딩 회로부 (22B, 22C), 및 이미지 프로세싱 코어 (23C) 를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21B) 및 블렌딩 회로부 (22B) 는 수직 에지 영역들 (9A) 에 대한 제 1 컬러 보정을 위해 사용될 수도 있고, 블렌딩 비율 생성 회로부 (21C) 및 블렌딩 회로부 (22C) 는 수평 에지 영역들 (9B) 에 대한 제 2 컬러 보정을 위해 사용될 수도 있다. 수직 에지 영역들 (9A) 에 대한 제 1 컬러 보정은 수평 방향에서의 관심 픽셀 (7) 의 포지션, 즉, 픽셀 (7) 의 X 좌표에 기초할 수도 있다. 수평 에지 영역들 (9B) 에 대한 제 2 컬러 보정은 수직 방향에서의 관심 픽셀 (7) 의 포지션, 즉, 픽셀 (7) 의 Y 좌표에 기초할 수도 있다. 하나 이상의 실시형태들에 있어서, 제 1 및 제 2 컬러 보정들 양자 모두가 픽셀 (7) 에 대해 수행될 경우, 제 1 및 제 2 컬러 보정들 중 선택된 하나의 결과가 사용되고, 선택된 하나는, 다른 것에 비해 픽셀 (7) 의 서브픽셀들 (5) 에 대해 더 낮은 루미넌스 레벨들을 야기한다.
블렌딩 비율 생성 회로부 (21B) 는 폴딩 정보 및/또는 관심 픽셀 (7) 의 X 좌표에 기초하여 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 회로부 (22B) 는, 각각, 제 1 R 블렌딩 비율, 제 1 G 블렌딩 비율, 및 제 1 B 블렌딩 비율에 기초하여 파라미터 세트들 #1 및 #2 를 블렌딩함으로써 제 1 블렌딩된 R 파라미터 세트, 제 1 블렌딩된 G 파라미터 세트, 및 제 1 블렌딩된 B 파라미터 세트를 생성하도록 구성될 수도 있다. 블렌딩 비율 생성 회로부 (21C) 는 폴딩 정보 및/또는 관심 픽셀 (7) 의 Y 좌표에 기초하여 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율을 생성하도록 구성될 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 회로부 (22C) 는, 각각, 제 2 R 블렌딩 비율, 제 2 G 블렌딩 비율, 및 제 2 B 블렌딩 비율에 기초하여 파라미터 세트들 #3 및 #4 를 블렌딩함으로써 제 2 블렌딩된 R 파라미터 세트, 제 2 블렌딩된 G 파라미터 세트, 및 제 2 블렌딩된 B 파라미터 세트를 생성하도록 구성될 수도 있다. 블렌딩 회로부 (22B) 및 블렌딩 회로부 (22C) 는 이전 도면들과 관련하여 설명된 블렌딩 회로부 (22) 와 유사하게 구성될 수도 있다.
일부 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21B) 에 의해 수신된 공간 분포 정보는 관심 픽셀 (7) 의 X 좌표와 제 1 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 제 1 대응 정보를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21B) 는 관심 픽셀 (7) 의 X 좌표와 제 1 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 LUT 를 포함할 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21B) 에 공급되는 공간 분포 정보는 LUT 의 테이블 값들을 포함할 수도 있다.
일부 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21C) 에 의해 수신된 공간 분포 정보는, 블렌딩 비율 생성 회로부 (21B) 와는 상이하게, 관심 픽셀 (7) 의 Y 좌표와 제 2 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 제 2 대응 정보를 포함할 수도 있다. 블렌딩 비율 생성 회로부 (21C) 는 관심 픽셀 (7) 의 Y 좌표와 제 2 R, G, 및 B 블렌딩 비율들 사이의 대응들을 나타내는 LUT 를 포함할 수도 있다. 그러한 실시형태들에 있어서, 블렌딩 비율 생성 회로부 (21C) 에 공급되는 공간 분포 정보는 LUT 의 테이블 값들을 포함할 수도 있다.
다양한 실시형태들에 있어서, 이미지 프로세싱 코어 (23C) 는, 블렌딩 회로부 (22B 및 22C) 로부터 수신된 블렌딩된 파라미터 세트들에 기초하여 이미지 프로세싱을 수행함으로써, 각각, 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들로부터 출력 전압 데이터의 R, G, 및 B 전압 값들을 생성하도록 구성된다.
이미지 프로세싱 코어 (23C) 는, 각각, 제 1 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들에 대해 제 1 컬러 보정을 수행함으로써 제 1 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 이미지 프로세싱 코어 (23C) 는 추가로, 각각, 제 2 블렌딩된 R, G, 및 B 파라미터 세트들에 기초하여 제 2 컬러 보정을 수행함으로써 입력 픽셀 데이터의 R, G, 및 B 그레이스케일 값들로부터 제 2 R, G, 및 B 전압 값들을 생성하도록 구성될 수도 있다. 일부 실시형태들에 있어서, 이미지 프로세싱 코어 (23C) 는 제 1 및 제 2 R 전압 값들 중 하나를 출력 전압 데이터의 R 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 R 서브픽셀 (5R) 에 대해 더 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 R 전압 값으로서 선택하고; 제 1 및 제 2 G 전압 값들 중 하나를 출력 전압 데이터의 G 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 G 서브픽셀 (5G) 에 대해 더 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 G 전압 값으로서 선택하고; 제 1 및 제 2 B 전압 값들 중 하나를 출력 전압 데이터의 B 전압 값으로서 선택하는 것으로서, 그 선택된 하나는 B 서브픽셀 (5B) 에 대해 더 낮은 루미넌스 레벨을 야기하는, 상기 출력 전압 데이터의 B 전압 값으로서 선택하도록 구성될 수도 있다. 출력 전압 데이터의 R, G, 및 B 전압 값들의 이와 같이 설명된 선택은 평활화된 이미지를 획득할 수도 있다.
디스플레이 패널 (1) 을 관찰하는 사용자의 눈들이 디스플레이 패널 (1) 에 근접하게 위치되는 디스플레이 시스템에 있어서, 디스플레이 패널 (1) 에 대한 가시선 방향은 디스플레이 패널 (1) 상의 관심 픽셀 (7) 의 포지션에 추가하여 사용자의 눈들의 포지션들에 의존하여 변할 수도 있다. 이는 VR (vertical reality) 시스템의 헤드 장착 디스플레이 (HMD) 에 통합된 디스플레이 시스템에 적용할 수도 있다. 도 28 은 하나 이상의 실시형태들에 따른 그러한 디스플레이 시스템의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 카메라 (41) 는 디스플레이 모듈 (100) 을 포함하는 디스플레이 시스템에 대해 제공되며, 가시선 방향에서의 변동들로부터 잠재적으로 발생하는 컬러 시프트를 감소 또는 억제하기 위해 카메라 (41) 에 의해 캡처된 카메라 이미지에 기초하여 결정된 사용자의 눈들 (300) 의 포지션들에 기초하여 컬러 보정이 수행된다.
도 29 는 하나 이상의 실시형태들에 따른, 도 28 에 예시된 디스플레이 시스템의 상세한 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 호스트 (200) 는 사용자의 시선 추적 (eye tracking) 데이터를 생성하기 위해 카메라 (41) 에 의해 캡처된 카메라 이미지에 기초하여 시선 추적을 달성하도록 구성된다. 시선 추적 데이터는 사용자의 눈들 (300) 의 포지션들 및/또는 가시선 방향을 표시할 수도 있다. 하나 이상의 실시형태들에 있어서, 호스트 (200) 로부터 디스플레이 구동기 (2) 로 전송된 공간 분포 정보는 시선 추적 데이터를 포함한다. 그러한 실시형태들에 있어서, 디스플레이 구동기 (2) 의 이미지 프로세싱 회로부 (13) 는 출력 전압 데이터를 생성하기 위해 시선 추적 데이터에 기초하여 입력 픽셀 데이터에 이미지 프로세싱을 적용하도록 구성될 수도 있다. 시선 추적 데이터가 폴딩 정보 대신에 또는 그에 추가하여 도 3 에 예시된 바와 같이 구성된 이미지 프로세싱 회로부 (13) 에 공급되는 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 폴딩 정보 대신에 또는 그에 추가하여 시선 추적 데이터에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하고, R, G, 및 B 블렌딩 비율들에 기초하여 블렌딩된 파라미터 세트를 생성하고, 블렌딩된 파라미터 세트에 기초하여 이미지 프로세싱을 수행하도록 구성될 수도 있다.
도 30 은 다른 실시형태들에 따른 수정된 디스플레이 시스템의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 시스템은 디스플레이 모듈 (100) 에 추가하여 자이로 센서 (42) 를 포함하고, 디스플레이 시스템의 자세를 나타내는 자이로 데이터가 호스트 (200) 로 전송된다. 그러한 실시형태들에 있어서, 호스트 (200) 는, 카메라 (41) 에 의해 캡처된 카메라 이미지 및 자이로 데이터에 기초하여 시선 추적을 통해 시선 추적 데이터를 생성하도록 구성될 수도 있다. 디스플레이 구동기 (2) 의 이미지 프로세싱 회로부 (13) 는 시선 추적 데이터에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하고, R, G 및 B 블렌딩 비율들에 기초하여 블렌딩된 파라미터 세트를 생성하고, 블렌딩된 파라미터 세트에 기초하여 이미지 프로세싱을 수행하도록 구성될 수도 있다.
도 31 은 또 다른 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 시스템은 디스플레이 모듈 (100) 에 추가하여 복수의 써모 센서들 (43 및 44) 을 포함하고, 써모 센서들 (43 및 44) 에 의해 측정된 온도들을 나타내는 온도 데이터가 호스트 (200) 로 전송된다. 호스트 (200) 는 온도 데이터를 분석하고, 온도 분포에 대응하는 온도 분포 데이터를 생성하도록 구성될 수도 있다. 그러한 실시형태들에 있어서, 디스플레이 구동기 (2) 의 이미지 프로세싱 회로부 (13) 는 온도 분포 데이터에 기초하여 입력 픽셀 데이터에 대해 이미지 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성될 수도 있다. 하나 이상의 실시형태들에 있어서, 온도 분포 데이터는, 폴딩 정보 대신에 또는 그에 추가하여 도 3 에 예시된 바와 같이 구성된 이미지 프로세싱 회로부 (13) 에 공급된다. 그러한 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 폴딩 정보 대신에 또는 그에 추가하여 온도 분포 데이터에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하고, R, G 및 B 블렌딩 비율들에 기초하여 블렌딩된 파라미터 세트를 생성하고, 블렌딩된 파라미터 세트에 기초하여 이미지 프로세싱을 수행하도록 구성될 수도 있다.
도 32 는 또 다른 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 시스템은 디스플레이 모듈 (100) 에 추가하여 주변 광 센서 (45) 를 포함하고, 주변 광 센서 (45) 에 의해 획득된 주변 광 데이터가 호스트 (200) 로 전송된다. 그러한 실시형태들에 있어서, 호스트 (200) 는 주변 광 데이터를 분석하고, 디스플레이 패널 (1) 상의 주변 광의 루미넌스 분포에 대응하는 주변 광 분포 데이터를 생성하도록 구성될 수도 있다. 디스플레이 구동기 (2) 의 이미지 프로세싱 회로부 (13) 는 주변 광 분포 데이터에 기초하여 입력 픽셀 데이터에 대해 이미지 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성될 수도 있다. 하나 이상의 실시형태들에 있어서, 주변 광 분포 데이터는, 폴딩 정보 대신에 또는 그에 추가하여 도 3 에 예시된 바와 같이 구성된 이미지 프로세싱 회로부 (13) 에 공급된다. 그러한 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 폴딩 정보 대신에 또는 그에 추가하여 주변 광 분포 데이터에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하고, R, G 및 B 블렌딩 비율들에 기초하여 블렌딩된 파라미터 세트를 생성하고, 블렌딩된 파라미터 세트에 기초하여 이미지 프로세싱을 수행하도록 구성될 수도 있다.
도 33 은 또 다른 실시형태들에 따른 디스플레이 시스템의 예시적인 구성을 예시한다. 예시된 실시형태에 있어서, 디스플레이 시스템은 디스플레이 모듈 (100) 에 추가하여 카메라 (46) 를 포함하고, 카메라 (46) 에 의해 캡처된 카메라 이미지가 호스트 (200) 로 전송된다. 그러한 실시형태들에 있어서, 호스트 (200) 는 카메라 이미지를 분석하고, 디스플레이 패널 (1) 상의 주변 광의 컬러 온도 분포에 대응하는 컬러 온도 분포 데이터를 생성하도록 구성될 수도 있다. 디스플레이 구동기 (2) 의 이미지 프로세싱 회로부 (13) 는 컬러 온도 분포 데이터에 기초하여 입력 픽셀 데이터에 대해 이미지 프로세싱을 수행함으로써 출력 전압 데이터를 생성하도록 구성될 수도 있다. 하나 이상의 실시형태들에 있어서, 컬러 온도 분포 데이터는, 폴딩 정보 대신에 또는 그에 추가하여 도 3 에 예시된 바와 같이 구성된 이미지 프로세싱 회로부 (13) 에 공급된다. 그러한 실시형태들에 있어서, 이미지 프로세싱 회로부 (13) 는 폴딩 정보 대신에 또는 그에 추가하여 컬러 온도 분포 데이터에 기초하여 R, G, 및 B 블렌딩 비율들을 생성하고, R, G 및 B 블렌딩 비율들에 기초하여 블렌딩된 파라미터 세트를 생성하고, 블렌딩된 파라미터 세트에 기초하여 이미지 프로세싱을 수행하도록 구성될 수도 있다.
다양한 실시형태들이 상기에서 구체적으로 설명되었지만, 당업자는 본 명세서에서 개시된 기술들이 다양한 수정들로 구현될 수도 있음을 인식할 것이다.
1 디스플레이 패널
2 디스플레이 구동기
3 스캔 라인들
4 데이터 라인들
5 서브픽셀들
5B 서브픽셀
5G 서브픽셀
5R 서브픽셀
6 스캔 구동기 회로부
7 픽셀
8 폴딩가능 영역
8A 제 1 부분 영역들
8B 제 2 부분 영역들
9A 수직 에지 영역들
9B 수평 에지 영역들
10A 중첩 영역들
10B 영역
10C 코너 영역들
11 인터페이스 회로부
12 디스플레이 메모리
13 이미지 프로세싱 회로부
13A 이미지 프로세싱 회로부
13B 이미지 프로세싱 회로부
13C 이미지 프로세싱 회로부
14 구동기 회로부
15 레지스터 회로부
16 비휘발성 메모리
21 블렌딩 비율 생성 회로부
21A 블렌딩 비율 생성 회로부
21B 블렌딩 비율 생성 회로부
21C 블렌딩 비율 생성 회로부
22 블렌딩 회로부
22A 블렌딩 회로부
22B 블렌딩 회로부
22C 블렌딩 회로부
23 이미지 프로세싱 코어
23A 이미지 프로세싱 코어
23B 이미지 프로세싱 코어
23C 이미지 프로세싱 코어
24B LUT
24G LUT들
24R LUT들
25B 제어 포인트 계산 회로들
25G 제어 포인트 계산 회로들
25R 제어 포인트 계산 회로들
26B 자유형 곡선 회로들
26G 자유형 곡선 회로들
26R 자유형 곡선 회로들
27B 계수 계산 회로들
27G 계수 계산 회로들
27R 계수 계산 회로들
28B 이차 곡선 회로들
28G 이차 곡선 회로들
28R 이차 곡선 회로들
31 제어 포인트 계산 회로
32 자유형 곡선 회로
33G LUT들
33R LUT들
34 승산기
35 디지털 감마 회로부
36 디지털 감마 회로부
37 승산기
38 디지털 감마 회로부
39 플렉시블 감마 회로부
41 카메라
42 자이로 센서
43 써모 센서들
44 써모 센서들
45 주변 광 센서
46 카메라
100 디스플레이 모듈
200 호스트
300 눈들
400 방법
410 단계
420 단계
430 단계

Claims (25)

  1. 디스플레이 구동기로서,
    이미지 프로세싱 회로부로서,
    디스플레이 패널과 관련된 물리량의 공간 분포 정보를 수신하고; 그리고
    상기 공간 분포 정보 및 픽셀의 포지션에 기초하여 상기 픽셀의 개별 서브픽셀들과 연관된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록
    구성되는, 상기 이미지 프로세싱 회로부; 및
    상기 출력 전압 데이터에 기초하여 상기 디스플레이 패널을 구동하도록 구성된 구동 회로부를 포함하는, 디스플레이 구동기.
  2. 제 1 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 제 1 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 1 블렌딩된 파라미터 세트를 생성하도록 구성되고,
    상기 출력 전압 데이터를 생성하는 것은 상기 제 1 블렌딩된 파라미터 세트에 기초하여 상기 입력 픽셀 데이터를 프로세싱함으로써 상기 출력 전압 데이터를 생성하는 것을 포함하는, 디스플레이 구동기.
  3. 제 1 항에 있어서,
    상기 디스플레이 패널은 폴딩된 포지션과 폴딩되지 않은 포지션 사이에서 폴딩가능하고,
    상기 공간 분포 정보는, 상기 디스플레이 패널이 상기 폴딩된 포지션에 위치되는 것에 응답하여 생성되는 폴딩 정보를 포함하는, 디스플레이 구동기.
  4. 제 3 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 픽셀의 포지션 및 상기 폴딩 정보에 기초하여 복수의 제 1 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 1 블렌딩된 파라미터 세트를 생성하도록 구성되고,
    상기 출력 전압 데이터를 생성하는 것은 상기 제 1 블렌딩된 파라미터 세트에 기초하여 상기 입력 픽셀 데이터를 프로세싱함으로써 상기 출력 전압 데이터를 생성하는 것을 포함하는, 디스플레이 구동기.
  5. 제 4 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 폴딩 정보 및 상기 픽셀의 포지션에 기초하여 상기 서브픽셀들의 각각에 대한 제 1 블렌딩 비율을 결정하도록 구성되고,
    상기 제 1 블렌딩된 파라미터 세트를 생성하는 것은 상기 제 1 블렌딩 비율에 기초하여 상기 제 1 블렌딩된 파라미터 세트를 생성하는 것을 포함하는, 디스플레이 구동기.
  6. 제 5 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 폴딩 정보에 기초하여, 상기 디스플레이 패널에서의 포지션과 상기 제 1 블렌딩 비율 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 결정하도록 구성되고,
    상기 제 1 블렌딩 비율을 결정하는 것은 상기 자유형 곡선에 기초하여 상기 제 1 블렌딩 비율을 결정하는 것을 포함하는, 디스플레이 구동기.
  7. 제 6 항에 있어서,
    상기 자유형 곡선은 베지어 곡선을 포함하는, 디스플레이 구동기.
  8. 제 5 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 폴딩 정보에 기초하여, 상기 디스플레이 패널에서의 포지션과 상기 제 1 블렌딩 비율 사이의 대응을 나타내는 이차 곡선의 계수를 결정하도록 구성되고,
    상기 제 1 블렌딩 비율을 결정하는 것은 상기 이차 곡선에 기초하여 상기 제 1 블렌딩 비율을 결정하는 것을 포함하는, 디스플레이 구동기.
  9. 제 5 항에 있어서,
    상기 이미지 프로세싱 회로부는 추가로, 상기 폴딩 정보에 기초하여, 상기 디스플레이 패널에서의 포지션과 상기 디스플레이 패널의 곡률 사이의 대응을 나타내는 자유형 곡선을 명시하는 제어 포인트들을 결정하도록 구성되고,
    제 1 블렌딩 비율을 결정하는 것은
    상기 자유형 곡선에 기초하여 상기 디스플레이 패널의 곡률을 결정하는 것; 및
    결정된 상기 곡률에 기초하여 상기 제 1 블렌딩 비율을 결정하는 것을 포함하는, 디스플레이 구동기.
  10. 제 1 항에 있어서,
    상기 디스플레이 패널은, 서로 부분적으로 중첩하는 제 1 영역 및 제 2 영역을 포함하고,
    상기 이미지 프로세싱 회로부는 추가로,
    상기 픽셀이 상기 제 1 영역에 위치될 경우, 상기 디스플레이 패널의 제 1 방향에서의 상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 제 1 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 1 블렌딩된 파라미터 세트를 생성하고;
    상기 픽셀이 상기 제 2 영역에 위치될 경우, 상기 제 1 방향에 직교하는 제 2 방향에서의 상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 제 2 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 2 블렌딩된 파라미터 세트를 생성하고; 그리고
    상기 픽셀이 상기 제 1 영역 및 상기 제 2 영역과 중첩하는 영역에 위치될 경우 상기 제 1 블렌딩된 파라미터 세트 및 상기 제 2 블렌딩된 파라미터 세트 중 하나에 기초하여 상기 출력 전압 데이터를 생성하도록
    구성되고,
    상기 제 1 블렌딩된 파라미터 세트 및 상기 제 2 블렌딩된 파라미터 세트 중 상기 하나는 다른 것에 비해 상기 픽셀의 상기 서브픽셀들 중 대응하는 하나에 대해 더 낮은 루미넌스 레벨을 야기하는, 디스플레이 구동기.
  11. 제 1 항에 있어서,
    상기 디스플레이 패널은, 서로 부분적으로 중첩하는 제 1 영역 및 제 2 영역을 포함하고,
    상기 이미지 프로세싱 회로부는 추가로,
    상기 픽셀이 상기 제 1 영역에 위치될 경우, 상기 디스플레이 패널의 제 1 방향에서의 상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 제 1 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 1 블렌딩된 파라미터 세트를 생성하고;
    상기 픽셀이 상기 제 2 영역에 위치될 경우, 상기 디스플레이 패널의 상기 제 1 방향에서의 상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 제 2 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 제 2 블렌딩된 파라미터 세트를 생성하고; 그리고
    상기 픽셀이 상기 제 1 영역 및 상기 제 2 영역과 중첩하는 영역에 위치될 경우 상기 제 1 블렌딩된 파라미터 세트 및 상기 제 2 블렌딩된 파라미터 세트 중 하나에 기초하여 상기 출력 전압 데이터를 생성하도록
    구성되고,
    상기 제 1 블렌딩된 파라미터 세트 및 상기 제 2 블렌딩된 파라미터 세트 중 상기 하나는 다른 것에 비해 상기 픽셀의 상기 서브픽셀들 중 대응하는 하나에 대해 더 높은 루미넌스 레벨을 야기하는, 디스플레이 구동기.
  12. 제 1 항에 있어서,
    상기 공간 분포 정보는 상기 디스플레이 패널을 관찰하는 사용자의 시선 추적 데이터를 포함하는, 디스플레이 구동기.
  13. 제 12 항에 있어서,
    상기 시선 추적 데이터는 카메라에 의해 캡처된 카메라 이미지에 기초하여 생성되는, 디스플레이 구동기.
  14. 제 12 항에 있어서,
    상기 시선 추적 데이터는 카메라에 의해 캡처된 카메라 이미지 및 자이로 센서에 의해 획득된 자이로 데이터에 기초하여 생성되는, 디스플레이 구동기.
  15. 제 1 항에 있어서,
    상기 공간 분포 정보는 상기 디스플레이 패널의 온도 분포 데이터를 포함하는, 디스플레이 구동기.
  16. 제 1 항에 있어서,
    상기 공간 분포 정보는 상기 디스플레이 패널의 주변 광 분포 데이터를 포함하는, 디스플레이 구동기.
  17. 제 1 항에 있어서,
    상기 공간 분포 정보는 상기 디스플레이 패널의 컬러 온도 분포 데이터를 포함하는, 디스플레이 구동기.
  18. 디스플레이 시스템으로서,
    디스플레이 패널;
    상기 디스플레이 패널과 관련된 물리량의 공간 분포 정보 및 픽셀과 연관된 입력 픽셀 데이터를 생성하도록 구성된 호스트;
    상기 공간 분포 정보 및 상기 픽셀의 포지션에 기초하여 서브픽셀들의 상기 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하도록 구성된 이미지 프로세싱 회로부; 및
    상기 출력 전압 데이터에 기초하여 상기 디스플레이 패널을 구동하도록 구성된 구동 회로부를 포함하는, 디스플레이 시스템.
  19. 제 18 항에 있어서,
    상기 디스플레이 패널은 폴딩된 포지션과 폴딩되지 않은 포지션 사이에서 폴딩가능하고,
    상기 공간 분포 정보는, 상기 디스플레이 패널이 상기 폴딩된 포지션에 위치된 것에 응답하여 생성되는 폴딩 정보를 포함하는, 디스플레이 시스템.
  20. 제 18 항에 있어서,
    상기 공간 분포 정보는 상기 디스플레이 패널을 관찰하는 사용자의 시선 추적 데이터를 포함하는, 디스플레이 시스템.
  21. 제 20 항에 있어서,
    카메라를 더 포함하고,
    상기 호스트는 상기 카메라에 의해 캡처된 카메라 이미지에 기초하여 상기 시선 추적 데이터를 생성하도록 구성되는, 디스플레이 시스템.
  22. 제 21 항에 있어서,
    자이로 센서를 더 포함하고,
    상기 호스트는 상기 자이로 센서에 의해 획득된 자이로 데이터 및 상기 카메라 이미지에 기초하여 상기 시선 추적 데이터를 생성하도록 구성되는, 디스플레이 시스템.
  23. 디스플레이 패널과 관련된 물리량의 공간 분포 정보를 수신하는 단계;
    상기 공간 분포 정보 및 픽셀의 포지션에 기초하여 상기 픽셀의 서브픽셀들과 연관된 입력 픽셀 데이터를 프로세싱함으로써 출력 전압 데이터를 생성하는 단계; 및
    상기 출력 전압 데이터에 기초하여 상기 디스플레이 패널을 구동하는 단계를 포함하는, 방법.
  24. 제 23 항에 있어서,
    상기 출력 전압 데이터를 생성하는 단계는,
    상기 픽셀의 포지션 및 상기 공간 분포 정보에 기초하여 복수의 파라미터 세트들을 블렌딩함으로써 상기 서브픽셀들의 각각에 대한 블렌딩된 파라미터 세트를 생성하는 단계; 및
    상기 블렌딩된 파라미터 세트에 기초하여 상기 입력 픽셀 데이터를 프로세싱함으로써 상기 출력 전압 데이터를 생성하는 단계를 더 포함하는, 방법.
  25. 제 23 항에 있어서,
    상기 디스플레이 패널은 폴딩된 포지션과 폴딩되지 않은 포지션 사이에서 폴딩가능하고,
    상기 공간 분포 정보는, 상기 디스플레이 패널이 상기 폴딩된 포지션에 위치된 것에 응답하여 생성되는 폴딩 정보를 포함하는, 방법.
KR1020200140663A 2020-01-31 2020-10-27 디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법 KR20210098828A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/778,614 2020-01-31
US16/778,614 US11094240B1 (en) 2020-01-31 2020-01-31 Device and method for image processing in display driver

Publications (1)

Publication Number Publication Date
KR20210098828A true KR20210098828A (ko) 2021-08-11

Family

ID=77025307

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200140663A KR20210098828A (ko) 2020-01-31 2020-10-27 디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법

Country Status (3)

Country Link
US (3) US11094240B1 (ko)
KR (1) KR20210098828A (ko)
CN (1) CN113205775A (ko)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100810514B1 (ko) * 2003-10-28 2008-03-07 삼성전자주식회사 디스플레이장치 및 그 제어방법
JP5625864B2 (ja) * 2010-12-15 2014-11-19 ソニー株式会社 表示装置及び表示装置の駆動方法
KR102082779B1 (ko) * 2013-04-16 2020-03-02 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제어 방법
KR20160011760A (ko) * 2014-07-22 2016-02-02 삼성디스플레이 주식회사 표시 장치 및 그 구동방법
KR102362741B1 (ko) * 2015-05-27 2022-02-14 삼성전자주식회사 플렉서블 디스플레이 장치 및 플렉서블 디스플레이 장치의 디스플레이 방법
KR102390984B1 (ko) * 2017-08-10 2022-04-26 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
US10863157B2 (en) * 2018-07-06 2020-12-08 Samsung Electronics Co., Ltd. Guided tone mapping of high dynamic range video based on a Bezier curve for presentation on a display device
CN109036249B (zh) * 2018-08-22 2021-10-22 京东方科技集团股份有限公司 曲面显示面板的显示方法和曲面显示装置

Also Published As

Publication number Publication date
US20210241670A1 (en) 2021-08-05
US11094240B1 (en) 2021-08-17
US20230377502A1 (en) 2023-11-23
US20210358375A1 (en) 2021-11-18
CN113205775A (zh) 2021-08-03

Similar Documents

Publication Publication Date Title
CN109389943B (zh) 显示装置及其驱动方法
KR101600495B1 (ko) 신호 처리 장치 및 신호 처리 방법
US20050225561A1 (en) Systems and methods for selecting a white point for image displays
US9324283B2 (en) Display device, driving method of display device, and electronic apparatus
KR102053618B1 (ko) 전자 디바이스, 디스플레이 제어 장치 및 방법
JP2016031461A (ja) 表示装置、表示パネルドライバ、画像処理装置及び表示パネルの駆動方法
US10366673B2 (en) Display device and image processing method thereof
CN106297728B (zh) 图像处理设备和图像处理方法
KR20110026225A (ko) 데이터 처리 장치, 이를 갖는 표시 시스템 및 데이터 처리 방법
JP2010508559A (ja) 電力線電圧降下に応答するデータ調整によるアクティブマトリクス電子発光ディスプレイ
KR102214032B1 (ko) 표시장치
TW201038057A (en) Method of calculating correction value and display device
US9601048B2 (en) Image processing device and electronic apparatus
CN114520904A (zh) 色域映射装置、其调整方法和图像处理器
US11640800B2 (en) Color gamut mapping method and device
KR101274050B1 (ko) 선호색 보정 방법 및 장치와, 그를 이용한 액정 표시 장치
CN108717839B (zh) 一种rgb到rgbw的转换方法、装置及存储介质
US9520094B2 (en) Display device, electronic apparatus, and method for driving display device
JP6788456B2 (ja) 画像表示装置および画像表示方法
US20210225324A1 (en) Device and method for brightness control of display device based on display brightness value encoding parameters beyond beightness
KR20210098828A (ko) 디스플레이 구동기에서 이미지 프로세싱을 위한 디바이스 및 방법
US11887549B2 (en) Color gamut mapping method and device
CN113971931B (zh) 显示装置和包括该显示装置的车辆显示装置
KR102666134B1 (ko) 표시 장치
TW201820307A (zh) 顯示器的控制方法