KR20200079545A - 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체 - Google Patents

리소스 구성 방법 및 장치 및 컴퓨터 저장 매체 Download PDF

Info

Publication number
KR20200079545A
KR20200079545A KR1020207016972A KR20207016972A KR20200079545A KR 20200079545 A KR20200079545 A KR 20200079545A KR 1020207016972 A KR1020207016972 A KR 1020207016972A KR 20207016972 A KR20207016972 A KR 20207016972A KR 20200079545 A KR20200079545 A KR 20200079545A
Authority
KR
South Korea
Prior art keywords
time domain
block
rmsi coreset
domain position
index
Prior art date
Application number
KR1020207016972A
Other languages
English (en)
Other versions
KR102410900B1 (ko
Inventor
런 다
톄 리
에크펀융 토니
팡-정 정
츄빈 가오
빈 런
정 자오
Original Assignee
차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지 filed Critical 차이나 아카데미 오브 텔레커뮤니케이션즈 테크놀로지
Publication of KR20200079545A publication Critical patent/KR20200079545A/ko
Application granted granted Critical
Publication of KR102410900B1 publication Critical patent/KR102410900B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0092Indication of how the channel is divided
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting
    • H04L41/0806Configuration setting for initial configuration or provisioning, e.g. plug-and-play
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0896Bandwidth or capacity management, i.e. automatically increasing or decreasing capacities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0028Variable division
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/08Access restriction or access information delivery, e.g. discovery data delivery
    • H04W48/12Access restriction or access information delivery, e.g. discovery data delivery using downlink control channel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W72/042
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0453Resources in frequency domain, e.g. a carrier in FDMA
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Position Fixing By Use Of Radio Waves (AREA)

Abstract

본 출원은 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체를 제공하여 나머지 최소 시스템 정보 제어 리소스 세트 및 관련 동기 정보 블록이 시분할 다중화 모드를 채택할 때 나머지 최소 시스템 정보 제어 리소스 세트의 구성이 보다 유연해지며 더 많은 응용 시나리오에 적용 가능하도록 한다. 상기 리소스 구성 방법은 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하는 단계; 및 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 단계를 포함하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.

Description

리소스 구성 방법 및 장치 및 컴퓨터 저장 매체
본 출원은, 2017년 11월 14일에 중국 특허청에 출원된 출원 번호 제201711123018.0호, "리소스 구성 방법 및 장치 및 컴퓨터 저장 매체"를 발명 명칭으로 하는 중국 특허 출원의 우선권을 주장하며, 상기 중국 특허 출원의 전체 내용은 참조로서 출원에 통합되어 본 출원의 일부분으로 한다.
본 발명은 통신 기술 분야에 속한 것으로서, 보다 상세하게는 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체에 관한 것이다.
최소 시스템 정보 (Minimum system information, MSI)는 단말이 초기 액세스를 하기 위해 필요한 시스템 정보이며, 최소 시스템 정보의 일부는 새로운 라디오 (New Radio,NR)-물리적 방송 채널 (PhysicalBroadcastingChannel,PBCH) (NR-PBCH라 약칭)을 통해 전송된다. RMSI (Remaining Minimum System Information)는 NR-PDSCH를 통해 전송된다. 또한, RMSI를 전송하기 위한 NR-PDSCH는 NR-PDCCH에 의해 스케줄링된다. 이 NR-PDCCH (RMSI를 운반하는 NR-PDSCH를 스케쥴링하는 데 사용됨)는 RMSI 제어 리소스 세트 (CORESET)의 구성 정보에 의해 지시되며, 여기서 RMSI CORESET의 구성 정보는 NR-PBCH를 통해 전송된다. 현재 표준에서 논의된 바와 같이, RMSI CORESET의 구성 정보의 최대 비트 폭은 8 비트이다.
각각의 RMSI CORESET은 하나의 동기화 신호/물리적 방송 채널 블록 (SSB로도 지칭되는 SS Block)과 관련된다. RMSI CORESET 및 SS Block에는 주파수 분할 다중화 (Frequency Division Multiplexing,FDM) 또는 시분할 다중화 (Time Division Multiplexing,TDM)의 두 가지 다중화 모드가 있다. TDM 모드에서, SS Block과 연관된 RMSI CORESET은 시간 영역에서 다른 심볼을 통해 전송된다. 시스템에서 FDM 모드가 지원되지 않는 경우 TDM 모드를 지원해야 한다.
본 출원의 실시예들은 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체를 제공하여, 나머지 최소 시스템 정보 제어 리소스 세트 및 관련 동기 정보 블록이 시분할 다중화 모드를 채택할 때 나머지 최소 시스템 정보 제어 리소스 세트의 구성이 보다 유연해지며 더 많은 응용 시나리오에 적용 가능하도록 한다.
본 출원의 실시예에 의해 제공되는 리소스 구성 방법은,
나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하는 단계; 및
상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 단계를 포함하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
이 방법으로, 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하고; 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다. 나머지 최소 시스템 정보 제어 리소스 세트 및 관련 동기 정보 블록이 시분할 다중화 모드를 사용할 때 나머지 최소 시스템 정보 제어 리소스 세트의 구성이 보다 유연해지며 더 많은 응용 시나리오에 적용 가능하도록 한다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터는,
RMSI CORESET에 의해 점유된 대역폭;
상기 RMSI CORESET의 시간 영역 위치;
상기 RMSI CORESET의 주파수 영역 위치; 및
RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수
중 하나 또는 임의의 조합을 포함한다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 다음 관계 중 하나를 만족시킨다 :
상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋이다.
선택적으로, 상기 상대 오프셋은 미리 설정된 값이다.
선택적으로, 상기 상대 오프셋은 셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값이다.
선택적으로, 상기 상대 오프셋은 c로 표시되고, c의 값은 다음과 같으며 각각 다음의 다른 정보를 표시하기 위해 사용된다 :
c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
구성 2 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
여기서, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하하는 것은 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성된다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트이다.
선택적으로, 상기 이산적 후보 세트는 {48,72,96}이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은 구체적으로{48 PRBs, 하나의 시간 영역 심볼 };
{72 PRBs, 하나의 시간 영역 심볼 };
{96 PRBs, 하나의 시간 영역 심볼 };
{24PRBs, 2 개의 연속 시간 영역 심볼 };
{36PRBs, 2 개의 연속 시간 영역 심볼 };
{48PRBs, 2 개의 연속 시간 영역 심볼 };
{16PRBs, 3 개의 연속 시간 영역 심볼 };
{24PRBs, 3 개의 연속 시간 영역 심볼 };
{32PRBs, 3 개의 연속 시간 영역 심볼 };
{12PRBs, 4 개의 연속 시간 영역 심볼 };
{18PRBs, 4 개의 연속 시간 영역 심볼 }; 및
{24PRBs, 4 개의 연속 시간 영역 심볼 }
중의 하나이고,
여기서, PRBs는 복수의 물리 리소스 블록을 나타낸다.
본 출원의 실시예에 의해 제공되는 리소스 구성 장치는,
프로그램 명령을 저장하도록 구성된 메모리; 및
상기 메모리에 저장된 프로그램 명령을 호출하고, 획득된 프로그램에 따라 다음의 프로세스를 수행하도록 구성된 프로세서를 포함하고,
나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하고;
상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터는
RMSI CORESET에 의해 점유된 대역폭;
상기 RMSI CORESET의 시간 영역 위치;
상기 RMSI CORESET의 주파수 영역 위치; 및
RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수
중 하나 또는 임의의 조합을 포함한다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 다음 관계 중 하나를 만족시킨다 :
상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋이다.
선택적으로, 상기 상대 오프셋은 미리 설정된 값이다.
선택적으로, 상기 상대 오프셋은 셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값이다.
선택적으로, 상기 상대 오프셋은 c로 표시되고, c의 값은 다음과 같으며 각각 다음의 다른 정보를 표시하기 위해 사용된다 :
c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
구성 2 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
여기서, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 것은, 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성된다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트이다.
선택적으로, 상기 이산적 후보 세트는 {48,72,96}이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은 구체적으로
{48 PRBs, 하나의 시간 영역 심볼 };
{72 PRBs, 하나의 시간 영역 심볼 };
{96 PRBs, 하나의 시간 영역 심볼 };
{24PRBs, 2 개의 연속 시간 영역 심볼 };
{36PRBs, 2 개의 연속 시간 영역 심볼 };
{48PRBs, 2 개의 연속 시간 영역 심볼 };
{16PRBs, 3 개의 연속 시간 영역 심볼 };
{24PRBs, 3 개의 연속 시간 영역 심볼 };
{32PRBs, 3 개의 연속 시간 영역 심볼 };
{12PRBs, 4 개의 연속 시간 영역 심볼 };
{18PRBs, 4 개의 연속 시간 영역 심볼 }; 및
{24PRBs, 4 개의 연속 시간 영역 심볼 }
중의 하나이고,
여기서, PRBs는 복수의 물리 리소스 블록을 나타낸다.
본 출원의 실시예에 의해 제공된 다른 일 리소스 구성 장치는,
나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하도록 구성된 제1 유닛; 및
상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하도록 구성된 제2 유닛을 포함하고,
각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
본 출원에 따른 다른 일 실시예는 컴퓨터로 하여금 위 임의의 방법을 수행하도록 구성된 컴퓨터 실행 가능 명령을 저장하는 컴퓨터 저장 매체를 제공한다.
본 발명에 따른 실시예의 기술안을 보다 명확하게 설명하기 위해 이하 실시예의 서술에 필요된 도면을 간략하게 설명한다. 이하 서술한 도면은 단지 본 발명의 일부 실시예에 불과함은 자명하며 해당 분야의 통상의 기술을 가진 자라면 창조력을 발휘하지 않는 한 이들의 도면에 따라 다른 도면을 얻을 수도 있다.
도 1은 본 출원의 실시예에 의해 제공되는 여러 시분할 다중화 모드에서의 RMSI CORESET에서의 구성 방법의 개략도이다.
도 2는 본 출원의 실시예에 의해 제공되는 시분할 다중화 모드에서의 RMSI CORESET주파수 영역 오프셋이 유한 값으로 표시되는 시나리오 (c’={0,1,2,3, 4})의 개략도이다.
도 3은 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {15,15}kHz 일 때의 RMSI CORESET 시간 영역 위치를 나타내는 개략도이다.
도 4는 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {15,30}kHz일 때의 RMSI CORESET 시간 영역 위치를 나타내는 개략도이다.
도 5는 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {30,30} 또는 {120,120}kHz일 때의 RMSI CORESET 시간 영역 위치를 나타내는 개략도이다.
도 6은 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {30,15} 또는 {120,60}kHz일 때의 RMSI CORESET 시간 영역 위치를 나타내는 개략도이다.
도 7은 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {240,120} 또는 {240,60}kHz일 때의 RMSI CORESET 시간 영역 위치를 나타내는 개략도이다.
도 8은 본 출원의 실시예에 의해 제공되는 SS Block SCS와 RMSI CORESET SCS의 조합이 {240,120} 또는 {240,60}kHz일 때의 RMSI CORESET의 다른 일 시간 영역 위치를 나타내는 개략도이다.
도 9는 본 출원의 실시예에 의해 제공되는 리소스 구성 방법의 개략적 인 흐름도이다.
도 10은 본 출원의 실시예에 의해 제공되는 리소스 구성 장치의 구조적 개략도이다.
도 11은 본 출원의 실시예에 의해 제공된 다른 일 리소스 구성 장치의 구조적 개략도이다.
본 발명의 목적, 기술안 및 장점을 보다 명료하게 나타내기 위해 이하 도면을 참조하면서 본 발명을 설명한다. 여기서 서술한 실시예는 본 발명의 일부 실시예에 불과하며 전 실시예가 아닌 것은 자명하다. 본 발명을 기반으로 하여 통상의 기술을 가진 자라면 창조력을 발휘하지 않으면서 얻은 다른 실시예도 본 발명의 보호 범위에 속한다.
이해해야 할 것은, 본 발명의 기술안은 다양한 시스템에 적용될 수 있으며, 예를 들어, GSM(Global System of Mobile communication) 시스템, CDMA(Code Division Multiple Access) 시스템, WCDMA(Wideband Code Division Multiple Access)시스템, GPRS(General Packet Radio Service), LTE(Long Term Evolution)시스템, LTE-A(Advanced long term evolution,) 시스템, UMTS시스템(Universal Mobile Telecommunication System), 뉴 라디오(New Radio,NR)등에 적용될 수 있다.
더 이해해야 할 것은, 본 발명에 따른 실시예에 있어서, 유저 단말기(UE,User Equipment)는 MS(Mobile Station), 모바일 단말기(Mobile Terminal), 휴대폰(Mobile Telephone), handset 및 이동식 장치(portable equipment) 등을 포함하나 이에 한정되지 않는다. 이 유저 단말기는 무선 접수망(Radio Access Network,RAN)을 통해 하나 또는 복수의 코어망과 통신할 수 있으며, 예를 들어, 유저 단말기는 휴대폰(또는 셀룰러라 칭함), 무선 통신 기능을 구비한 컴퓨터 등 일 수 있으며,유저 단말기는 휴대식, 소형화, 이동식, 컴퓨터 내에 내장되거나 차량에 탑재되는 이동 장치일 수 있다.
본 발명에 따른 실시예에서,기지국(예를 들어, 접근점)은 네트에 접근되어 무선 인터페이스에서 하나 또는 복수의 섹터를 통해 무선 단말과 통신하는 장치를 가르킨다. 기지국은 무선 단말과 접근만의 다른 부분의 라우터로 할 수 있으며 수신한 무선 인터페이스 프레임과 IP 패킷을 서로 전환시킨다. 여기서 접근만의 다른 부분은 국제 프로토콜(IP)네트워크 를 포함할 수 있다. 기지국은 무선 인터페이스 속성에 대한 관리를 협조할 수도 있다. 예를 들어, 기지국은 GSM 또는 CDMA 내의 기지국(Base Transceiver Station,BTS)일 수 있으며, WCDMA 내의 기지국(NodeB)일 수도 있고, LTE 중의 강화형 기지국(NodeB 또는 eNB 또는 e-NodeB,evolutional Node B), 또는5G NR에서의 기지국(gNB)일 수도 있으며, 본 발명은 이에 대해 한정하지 않는다.
본 출원의 실시예는 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체를 제공하여 나머지 최소 시스템 정보 제어 리소스 세트 및 관련 동기 정보 블록이 시분할 다중화 모드를 채택할 때 나머지 최소 시스템 정보 제어 리소스 세트의 구성이 보다 유연해지며 더 많은 응용 시나리오에 적용 가능하도록 한다.
본 출원의 실시 예들에 의해 제공되는 기술 솔루션에서, RMSI CORESET 및 관련 SS Block은 시분할 다중화 모드 하의 RMSI CORESET의 구성 방법을 채택한다. 여기서, RMSI CORESET 및 관련 SS Block에 채택된 시분할 다중화 모드는 도 1에 도시된 바와 같다. 여기서, RMSI CORESET 및 관련 SS Block에 대하여, RMSI CORESET의 구성 파라미터는 SS Block에 포함된 PBCH를 통해 통지되므로, 상기 RMSI CORESET는 상기 SS Block와 관련된다.
도 1에서, 'A'는 RMSI CORESET에 의해 점유된 대역폭이며, PRB (Physical Resource Block)를 입도로하고, 'B'는 RMSI CORESET에 의해 점유된 연속 시간 영역 심볼의 수이다. 'D'는 단말의 최소 반송파 대역폭이며, PRB는 입도이다. 'a'는 SS Block에 의해 점유된 대역폭이다. 'b'는 SS Block에 의해 점유된 시간 영역 심볼의 수이다. 그리고 'c'는 SS Block에 대한 RMSI CORESET의 주파수 영역 오프셋의 지시이며, PRB는 입도이기도 한다.
동일한 중심 캐리어 주파수에서, SS Block 버스트(burst) 세트 내의 모든 SS Block의 NR-PBCH는 SS Block 인덱스를 제외하고 동일한 내용을 전달한다. 따라서 RMSI CORESET 및 SS Block이 FDM 또는 TDM을 채택하는지 여부에 관계없이 SS Block 버스트의 모든 SS Block과 관련된 RMSI CORESET은 동일한 구성 (예 : 동일한 점유 대역폭, 같은 중심 캐리어 주파수에서 주파수 영역 위치, 점유된 시간 영역 기호 등)을 구비한다.
따라서, 선택적으로, FDM 또는 TDM 모드가 RMSI CORESET 및 SS Block에 의해 동일한 중심 캐리어 주파수에서 채택되는지에 관계없이, 임의의 SS Block 버스트에서 각각의 SS Block과 연관된 RMSI CORESET은 동일한 구성 파라미터를 갖는다 (여기서 설명된 동일한 구성 파라미터는 동일한 유형의 구성 파라미터를 지칭할 수 있고, 상이한 SS Block과 연관된 상이한 RMSI CORESET에 대응하는 동일한 유형의 구성 파라미터의 값은 상이하거나 동일할 수 있다). 상기 구성 파라미터에는 예를 들어 다음과 같은 특정 구성 파라미터가 포함된다.
RMSI CORESET에 의해 점유된 대역폭; (도 1에서 'A'로 표시)
RMSI CORESET 주파수 영역 위치;
RMSI CORESET 시간 영역 위치;
RMSI CORESE에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수(도 2에서 'B'로 표시).
위 구성 파라미터 외에 다른 유형의 구성 파라미터가 포함될 수도 있다.
RMSI CORESET에 의해 점유된 각각의 시간 영역 심볼 상에 동일한 점유 대역폭이 존재하는 것으로 가정한다. 즉, 'A'는 RMSI CORESET에 의해 점유된 각각의 시간-영역 심볼에서 동일한 값이다. 따라서, RMSI CORESET에 의해 점유된 PRB의 총수는 예를 들어 다음의 공식을 사용하여 계산될 수 있다.
RMSI CORESET에 의해 점유된 PRB의 총수 = 각각의 시간 영역 심볼의 점유된 대역폭 * 점유된 연속 시간 영역 심볼의 수 = 'A' * 'B'.
또한, TDM모드의 경우, 구성된 RMSI CORESET의 주파수 영역 대역폭 및 그에 의해 점유되는 연속 시간 영역 심볼의 수와 비교하여 NR-PBCH에 의해 전달되는 RMSI CORESET의 구성 파라미터의 비트 수를 최소화하기 위해 필요한 물리 리소스 블록(Physical Resource Block,PRB)수를 기반으로 여러 파라미터 세트 {점유된 연속 시간 영역 심볼 수, 점유된 대역폭}를 정의하는 것이 더 효과적입니다.
동시에, RMSI 스케줄링을 수행하는 NR-PDCCH의 안정적인 전송이 고려된다. NR-PDCCH에 의해 점유된 총 PRB 수는 NR-PDCCH의 집계 레벨 8을 지원하기 위해 적어도 48 PRB 여야 한다. 그러므로, 예를 들어, NR-PDCCH에 의해 점유된 총 PRB 수의 후보 세트는 {48, 72, 96} PRB이다.
따라서 선택적으로, 상기 RMSI CORESET의 구성 파라미터는 상기 RMSI CORESET에 의해 점유되는 PRB의 총수를 더 포함할 수 있으며 또한 바람직하게는 RMSI CORESE에 의해 점유된 PRB의 총수는 일렬의 이산적 후보 세트이며, 예를 들어, {48,72,96} PRBs이다.
선택적으로, RMSI CORESET 및 관련 SS Block이 시분할 다중화 모드를 채택할 때, RMSI CORESET 구성 파라미터는 적어도 파라미터 세트 (점유 대역폭, 점유 연속 또는 불연속 시간 영역 심볼 수) ={A,B}를 포함한다.
예를 들어, RMSI CORESET 및 관련 SS Block이 시분할 다중화 모드를 채택할 때, RMSI CORESET 구성 파라미터는 적어도 파라미터 세트 (점유 대역폭, 점유 연속 또는 불연속 시간 영역 심볼 수) ={A,B}를 포함할 수 있으며, 여기서, {점유 대역폭, 점유된 연속 시간 영역 심볼의 수}의 구체적인 값은 다음 값들 중의 하나일 수 있다 :
{48 PRBs, 하나의 시간 영역 심볼 };
{72 PRBs, 하나의 시간 영역 심볼 };
{96 PRBs, 하나의 시간 영역 심볼 };
{24PRBs, 2 개의 연속 시간 영역 심볼 };
{36PRBs, 2 개의 연속 시간 영역 심볼 };
{48PRBs, 2 개의 연속 시간 영역 심볼 };
{16PRBs, 3 개의 연속 시간 영역 심볼 };
{24PRBs, 3 개의 연속 시간 영역 심볼 };
{32PRBs, 3 개의 연속 시간 영역 심볼 };
{12PRBs, 4 개의 연속 시간 영역 심볼 };
{18PRBs, 4 개의 연속 시간 영역 심볼 };
{24PRBs, 4 개의 연속 시간 영역 심볼 }.
PRBs는 복수의 물리 리소스 블록을 나타낸다.
선택적으로, RMSI CORESET의 주파수 영역 위치는 관련 SS Block에 대한 주파수 영역 오프셋 위치에 의해 특정되어야 한다. 구체적으로, 여전히 많은 방법이 있다. 예를 들어, 기준점은 각각 RMSI CORESET에 의해 점유된 대역폭 및 SS Block에 의해 점유된 대역폭의 중심 위치, 시작 위치 또는 끝 위치 일 수 있다. TDM 모드의 경우, 도 1에 도시된 바와 같이 3 개의 상대 관계가 고려될 수 있다.
도 1 (a)에서, RMSI CORESET 및 관련 SS Block은 대역폭 중심의 위치를 공유하고;
도 1 (b)에서, RMSI CORESET의 대역폭 중심은 관련 SS Block의 대역폭 중심 위에 위치하고;
도 1 (c)에서, RMSI CORESET의 대역폭 중심은 관련 SS Block의 대역폭 중심 아래에 위치된다.
따라서, 선택적으로, RMSI CORESET 및 관련 SS Block이 시분할 다중화 모드를 채택할 때, 이들 간의 주파수 영역 위치 관계는 다음 관계 중 하나 일 수 있다.
RMSI CORESET 및 관련 SS Block이 중심 위치를 공유한다. 예를 들어, 도 1 (a)에서 CS0의 주파수 영역 위치와 관련 SSB0의 중심이 일치한다. 여기서 CS는 RMSI CORESET을 나타내고 SSB는 SS Block을 나타낸다. 그리고 이들 각각의 뒤에 오는 숫자는 인덱스를 나타낸다(다른 실시 예에서 유사한 설명에 동일하게 적용되며 추후 반복되지 않을 것이다).
RMSI CORESET 대역폭 중심은 관련 SS Block의 대역폭 중심 아래에 위치한다. 예를 들어, 도 1 (c)에서 CS0의 주파수 영역 위치 중심은 관련 SSB0의 주파수 영역 위치 중심 아래에 위치한다. 여기서 CS는 RMSI CORESET을 나타내고 SSB는 SS Block을 나타낸다. 그리고 이들 각각의 뒤에 오는 숫자는 인덱스를 나타낸다(다른 실시 예에서 유사한 설명에 동일하게 적용되며 추후 반복되지 않을 것이다);
RMSI CORESET 대역폭 중심은 관련 SS Block대역폭 중심 위치 위에 위치한다. 예를 들어, 도 1(b) 에서 CS0의 주파수 영역 위치 중심은 관련 SSB0의 주파수 영역 위치 중심위에 위치한다. 여기서, CS는 RMSI CORESET을 나타내고 SSB는 SS Block을 나타낸다. 그리고 이들 각각의 뒤에 오는 숫자는 인덱스를 나타낸다(다른 실시 예에서 유사한 설명에 동일하게 적용되며 추후 반복되지 않을 것이다).
NR-PBCH에 의해 운반되는 RMSI CORESET의 구성 파라미터의 비트 수를 최소화하기 위해, 도 1의 주파수 영역 오프셋 파라미터 'c'의 입도는 표준에 의해 특정되어야 한다. 미리 설정된 값이므로 NR-PBCH에 이를 알릴 필요가 없다. 여기서, 입도는 캐리어 주파수에 따라 표준에 의해 규정될 수 있고, 상이한 캐리어 주파수에 대해 상이한 값이 구성될 수 있다. 예를 들어, 6GHz보다 높은 캐리어 주파수 및 6GHz보다 낮은 캐리어 주파수에 대응하는 입도는 상이할 수 있다.
따라서, 선택적으로, RMSI CORESET 및 관련 SS Block이 시분할 다중화 모드를 채택할 때, 이들의 주파수 영역 위치 사이의 상대 오프셋의 입도는 표준에 의해 미리 정의될 수 있고, 다른 주파수 대역 또는 주파수 범위에 다른 값이 사용될 수 있다. 예를 들어, 더 작은 단말 최소 캐리어 대역폭 (예를 들어, 5 MHz 또는 10 MHz)에 대해, 입도는 1 PRB, 즉 c = 1 일 수 있으며, 더 큰 단말 최소 캐리어 대역폭 (예를 들어, 100 MHz 또는 400 MHz)에 대해, 입도는 다수의 PRB, 예를 들어 6 PRB, 즉 c = 6 일 수 있다.
또한, 주파수 영역 오프셋 값 c는 또한 제한된 수의 값으로 정의될 수 있다. 예를 들어, 'c'= {0, 1, 2, 3, 4}는 각각 도 1 및 2에 도시된 바와 같이 5 가지 종류의 상대 관계를 나타낸다. 2 (a)-(e)에 도시된 바와 같이 구체적으로, 이하와 같다 :
c = 0 일 때, 이는 RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며, 이는 도 2 (a)에 대응하고;
c = 1 인 경우, 이는 RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며, 이는 도 2 (b)에 대응하고;
c = 2 인 경우, 이는 RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며, 이는 도 2 (c)에 대응하고;
c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되며 관련 SS Block의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며, 이는 도 2(d) 에 대응하고;
c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며, 이는 도 2(e) 에 대응한다.
본 출원의 실시예에서 단말 최소 캐리어 대역폭의 특정 값은 실제 수요에 따라 결정될 수 있으며 미리 설정된 것일 수도 있다.
NR 시스템에서, SS Block의 전송 패턴은 설정된 서브 캐리어 간격 (Subcarrier spacing,SCS)과 관련된다. 다른 SCS 값은 다른 SS Block 전송 패턴에 해당한다. 또한, SS Block이 위치한 시간 슬롯에서, RMSI CORESET 전송에 이용 가능한 시간 영역 심볼 리소스는 SS Block 전송 패턴뿐만 아니라 SS Block SCS 및 RMSI CORESET SCS의 구성에 의존한다.
SS Block SCS = 15kHz 인 경우, SS Block 전송 패턴은 도 3에 도시된 바와 같다. SS Block에 의해 점유될 수 있는 제1 심볼의 인덱스 (SS의 시간 영역 번호)는 다음 공식으로 구한다 (인덱스 입도는 SCS = 15 kHz 기준).
{2, 8} + 14*n
여기서, 캐리어 주파수 (캐리어 주파수로 약칭됨)가 3GHz 미만일 때, n=0,1; 캐리어 주파수 (캐리어 주파수로 약칭됨) 가 3-6GHz 일 때, n=0,1,2,3.
이때, RMSI CORESET SCS는 15kHz 또는 30kHz 일 수 있다. 따라서, SS Block SCS와 RMSI CORESET SCS의 조합{SS Block SCS, RMSI CORESET SCS}는 {15,15}kHz 및 {15,30}kHz의 두 가지 조합일 수 있다.
Case1: {15,15}kHz.
SS Block SCS와 RMSI CORESET SCS의 조합이 {15, 15} kHz 인 경우, RMSI CORESET의 시간 영역 위치는 다음과 같이 구성될 수 있다.
도 3 (a)에 도시된 바와 같이, 각각의 RMSI CORESET의 시간 영역 위치는 관련된 SS Block의 시간 영역 위치보다 앞선다.여기서 각 RMSI CORESET에 대해 :
도 3 (a) ①에서와 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋된다. 본 출원의 실시예에서, 음의 값인 오프셋 값은 RMSI CORESET의 시간 영역 위치가 관련 SS Block의 시간 영역 위치보다 앞선다는 것을 나타내고, 오프셋 값이 양수 값은 RMSI CORESET의 시간 영역 위치가 관련 SS Block의 시간 영역 위치 뒤에 있음을 나타낸다 (이는 다음 내용에 적용되며 나중에 반복되지 않음).
도 3 (a) ②와 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋된다.
도 3 (a) ③에 도시된 바와 같이, RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋된다.
도 3 (b)에 도시된 바와 같이, 각각의 RMSI CORESET의 시간 영역 위치는 RMSI CORESET과 관련 SS Block의 시간 영역 위치 뒤에 있다. 여기서 각 RMSI CORESET에 대해 :
도 3 (b) ①에서와 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋된다.
도 3 (b) ②와 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋된다.
도 3 (b) ③에 도시된 바와 같이, RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋된다.
도 3 (c)에 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다. 여기서, 여기서 각 RMSI CORESET에 대해 :
도 3 (c) ①과 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
도 3 (c) ②와 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
도 3 (c) ③과 같이 RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
도 3 (d)에 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 여기서, 여기서 각 RMSI CORESET에 대해 :
도 3 (d) ①과 같이 RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋된다.
본 출원의 실시예에서 상기 Index는 인덱스를 나타낸다.
Case2: {15,30}kHz.
SS Block SCS와 RMSI CORESET SCS의 조합이 {15, 30} kHz 인 경우, RMSI CORESET의 시간 영역 위치는 다음과 같이 구성될 수 있다 : 각각의 RMSI CORESET에 의해 점유된 시간 영역 심볼의 수 ‘B’의 값은 1, 2, 3, 4일 수 있다. 여기서, 여기서 각 RMSI CORESET에 대해 :
도 4 (b)의 하단 회색 대시-점선으로 표시된 것처럼 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있으며 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
도 4 (b)에 검은 점선 점선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
도 4 (c)에 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋된다.
SS Block SCS = 30 kHz 또는 120 kHz에 관해, RMSI CORESET의 시간 영역 위치의 구성은 다음과 같이 도입된다.
SS Block SCS = 30 kHz 또는 120 kHz의 경우, SS Block 전송 패턴은 도 3에 도시된 바와 같다. SS Block이 점유할 수 있는 제1 심볼의 인덱스는 다음 공식에 의해 얻어진다.
{4, 8, 16, 20} + 28*n.
여기서, 캐리어 주파수가 3GHz 이하 (3GHz보다 작거나 같음) 일 때, n = 0; 캐리어 주파수가 6GHz 이상 (6GHz 보다 크거나 같음) 인 경우, n = 0, 1이다.
이때, SS Block SCS와 RMSI CORESET SCS의 조합{SS Block SCS, RMSI CORESET SCS}가 {30,15}, {30,30}, {120,60} 또는 {120,120}kHz일 수 있다. 여기서 RMSI CORESET에 의해 점유되는 대역폭 및 시간 영역 심볼의 수는 전술 한 실시예에서 설명한 바와 같다.
Case1:{30, 30} 또는 {120,120}.
도 5는 RMSI CORESET의 시간 영역 위치의 가능한 구성 방법을 도시한다. 여기서 'B'는 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이며, 그 값은 1 또는 2 일 수 있다.
도 5에 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다,여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)={0,2}를 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋된다.
Case2:{30,15} 또는 {120,60};
도 6에 상단 점선으로 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다;여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)={0,2}를 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋된다.
도 6의 하단 실선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)={0,2}를 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
도 6의 하단 점선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)={0,2}를 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋된다.
SS Block SCS = 240kHz의 경우, RMSI CORESET의 시간 영역 위치의 구성은 다음과 같이 도입된다.
SS Block SCS = 240 kHz의 경우, SS Block 전송 패턴은 도 4에 도시된 바와 같다. SS Block에 의해 점유될 수 있는 제1 심볼의 인덱스는 다음 공식에 의해 얻어진다.
{8, 12, 16, 20, 32, 36, 40, 44} + 56*n.
여기서, n=0, 1, 2, 3, 5, 6, 7, 8.
이때, SS Block SCS와 RMSI CORESET SCS의 조합{SS Block SCS, RMSI CORESET SCS}는 {240,120} 또는 {240,60}kHz일 수 있다. 여기서, RMSI CORESET에 의해 점유된 대역폭 및 시간 영역 심볼의 수는 전술 한 실시예에서 설명한 바와 같다.
Case1:{240, 120}일 때 도 7(b)에 도시된 바와 같다.
도 7 (b)의 상단 점선으로 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)={0,1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)={2,3}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋된다.
도 7 (b)의 하단 실선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)= n을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
도 7 (b)에 하단 점선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)= n을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, n은 0 이상의 사전 설정된 값이.
Case2:{240, 60}일 때 도 7(c)에 도시된 바와 같다.
도 7 (c)의 상단 점선으로 도시된 바와 같이, 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 앞에 위치한다. 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 바로 뒤에 위치한다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)=n={0,1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)=n={2,3}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
도 7 (c)의 하단 실선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)= n={0,1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
도 7 (c)의 하단 점선으로 도시된 바와 같이, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 구비된다. 여기서, 여기서 각 RMSI CORESET에 대해 :
mod(SSB Index,4)= n={0,1}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋된다.
모든 후보 (Candidate) SS Block이 실제로 전송되면, SS Block SCS = 240kHz 인 경우, RMSI CORESET이 120kHz 일 때 RMSI CORESET은 하나의 시간 영역 심볼만을 점유할 수 있고; RMSI CORESET이 60kHz 인 경우 각 RMSI CORESET은 하나의 시간 영역 심볼 만 공유할 수 있다. 따라서, RMSI CORESET에 의해 점유될 수 있는 시간 영역 심볼을 증가시키고 RNSI CORESET의 전송 성능을 향상시키기 위해, 8 개의 SS Block 중 7 개만이 실제로 전송될 수 있고, 나머지 하나의 SS Block 위치에서 RMSI CORESET가 전송되며, 도 8에 도시된 바와 같다.
Case1:{240, 120}일 때 도 8(b)에 도시된 바와 같다.
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성된다. 가가 RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2}시간 영역 심볼이다. 여기서, 여기서 각 RMSI CORESET에 대해 :
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 당해 SS Block와 연관된 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 구비되며 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 당해 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 당해 SS Block와 연관된 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋된다.
Case2:{240, 60}일 때 도 8(c)에 도시된 바와 같이, 도면에서 원형 부분은 다음과 같이 설명될 수 있다 : 8 개의 SS Block 중 1 개의 SS Block이 전송되지 않고, 도에서 원형 부분 위치는 RMSI CORESET을 전송하는 데 사용될 수 있다. 즉, 이 원형에 표시된 시간 영역 위치는 RMSI CORESET을 위해 구성된다. 이로 인해 이 시나리오에서 RMSI CORESET이 최대 두 개의 연속 시간 영역 심볼을 점유할 수 있다.
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성된다. RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수 B={1}시간 영역 심볼 . 여기서, 여기서 각 RMSI CORESET에 대해 :
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 당해 SS Block와 연관된 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 구비되며 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 당해 SS Block와 연관된 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 당해 SS Block와 연관된 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 구비되고, 당해 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋된다.
본 출원의 실시예에서 설명된 각각의 RMSI CORESET은 예를 들어, 각 인덱스에 대응하는 RMSI CORESET (예를 들어 CS0 또는 CS1)이다. 유사하게, 본 출원의 실시예들에서 설명된 각각의 SS Block은 예를 들어, 각각의 인덱스에 대응하는 SS Block (예를 들어 SSB0 또는 SSB1)을 지칭한다.
요약하면, 도 9를 참조하면, 본 출원의 실시예에 의해 제공되는 리소스 구성 방법은 다음을 포함한다 :
S101 : 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정한다.
S102 : 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
본 출원의 실시예에 따른 방법은 네트워크 측에서 실행될 수 있거나 단말 측에서 실행될 수 있으며, 특정 집행 주체는 제한되지 않음에 유의해야 한다.
이 방법으로, 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하고; 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다. 나머지 최소 시스템 정보 제어 리소스 세트 및 관련 동기 정보 블록이 시분할 다중화 모드를 사용할 때 나머지 최소 시스템 정보 제어 리소스 세트의 구성이 보다 유연해지며 더 많은 응용 시나리오에 적용 가능하도록 한다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터는 다음 파라미터 중 하나 또는 임의의 조합을 포함한다:
RMSI CORESET에 의해 점유된 대역폭;
상기 RMSI CORESET의 시간 영역 위치;
상기 RMSI CORESET의 주파수 영역 위치;
RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수 .
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 다음 관계 중 하나를 만족시킨다 :
상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 상기 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 미리 설정된 값이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 상기 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 상기 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 c로 표시되고, c의 값은 다음과 같으며 각각 다음의 다른 정보를 표시하기 위해 사용된다 :
c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
구성 2 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
여기서, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 것은, 구체적으로, 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성된다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트이다.
선택적으로, 상기 이산적 후보 세트는 {48,72,96}이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은 구체적으로 다음의 조합 중의 하나이고 :
{48 PRBs, 하나의 시간 영역 심볼 };
{72 PRBs, 하나의 시간 영역 심볼 };
{96 PRBs, 하나의 시간 영역 심볼 };
{24PRBs, 2 개의 연속 시간 영역 심볼 };
{36PRBs, 2 개의 연속 시간 영역 심볼 };
{48PRBs, 2 개의 연속 시간 영역 심볼 };
{16PRBs, 3 개의 연속 시간 영역 심볼 };
{24PRBs, 3 개의 연속 시간 영역 심볼 };
{32PRBs, 3 개의 연속 시간 영역 심볼 };
{12PRBs, 4 개의 연속 시간 영역 심볼 };
{18PRBs, 4 개의 연속 시간 영역 심볼 };
{24PRBs, 4 개의 연속 시간 영역 심볼 };
여기서, PRBs는 복수의 물리 리소스 블록을 나타낸다.
도 10을 참조하면, 본 출원의 실시예에 의해 제공되는 리소스 구성 장치는,
프로그램 명령을 저장하도록 구성된 메모리 (520);
상기 메모리에 저장된 프로그램 명령을 호출하고, 획득된 프로그램에 따라 다음의 프로세스를 수행하도록 구성된 프로세서 (500); 및
프로세서 (500)의 제어하에 데이터를 수신 및 전송하도록 구성된 송수신기 (510)를 포함한다.
상기 프로세서 (500)는 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하고;
상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터는 다음 파라미터 중 하나 또는 임의의 조합을 포함한다:
RMSI CORESET에 의해 점유된 대역폭;
상기 RMSI CORESET의 시간 영역 위치;
상기 RMSI CORESET의 주파수 영역 위치;
RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 다음 관계 중 하나를 만족시킨다 :
상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 미리 설정된 값이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값이다.
선택적으로, 관련 SS Block의 주파수 영역 위치에 대한 RMSI CORESET의 주파수 영역 위치의 상대 오프셋은 c로 표시되고, c의 값은 다음과 같으며 각각 다음의 다른 정보를 표시하기 위해 사용된다 :
c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
구성 2 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
여기서, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성 중 하나를 채택한다 :
구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 것은 구체적으로 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성된다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값이다.
선택적으로, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
여기서, SSB는 SS Block이고, Index는 인덱스이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트이다.
선택적으로, 상기 이산적 후보 세트는 {48,72,96}이다.
선택적으로, 상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은 구체적으로 다음의 조합 중의 하나이고 :
{48 PRBs, 하나의 시간 영역 심볼 };
{72 PRBs, 하나의 시간 영역 심볼 };
{96 PRBs, 하나의 시간 영역 심볼 };
{24PRBs, 2 개의 연속 시간 영역 심볼 };
{36PRBs, 2 개의 연속 시간 영역 심볼 };
{48PRBs, 2 개의 연속 시간 영역 심볼 };
{16PRBs, 3 개의 연속 시간 영역 심볼 };
{24PRBs, 3 개의 연속 시간 영역 심볼 };
{32PRBs, 3 개의 연속 시간 영역 심볼 };
{12PRBs, 4 개의 연속 시간 영역 심볼 };
{18PRBs, 4 개의 연속 시간 영역 심볼 };
{24PRBs, 4 개의 연속 시간 영역 심볼 };
여기서, PRBs는 복수의 물리 리소스 블록을 나타낸다.
여기서, 도 10에서, 버스 아키텍처는 임의의 수량의 서로 접속하는 버스와 브릿지를 포함할 수 있으며, 구체적으로는 프로세서 (500)를 비롯한 하나 혹은 복수의 프로세서 및 메모리 (520)를 비롯한 메모리의 각 종 회로에 의해 연결된다. 버스 아키텍처는 주변 장치, 전류 차단 장치 및 전력 관리 회로 등과 같은 각 종 다른 회로를 한데다 연결할 수 있다. 이는 본 발명의 분야에서 주지되는 사항이므로서 더 이상 설명하지 않는다. 버스 인터페이스는 인터페이스를 제공한다. 송수신기 (510)는 복수의 부재일 수 있으며, 즉, 송신기와 수신기를 포함하여, 전송 매질에서 다른 다양한 장치와 통신하는 엘리먼트를 제공한다. 프로세서 (500)는 버스 아키텍처과 일반 처리에 대한 관리를 담당하며, 메모리 (520)는 프로세서 (500) 가 동작할 때 사용하는 데이터를 기억할 수 있다.
프로세서 (500)는 CPU (Central Processing Unit), ASIC (Application Specific Integrated Circuit), FPGA (Field-Programmable Gate Array) 또는 CPLD (Complex Programmable Logic Device) 일 수 있다.
도 10에 도시된 장치는 네트워크 측 장치 또는 사용자 장비 측 장치 일 수 있음에 유의해야 한다. 실제 요구에 따라, 도 10에 도시되지 않은 다른 장치들이 더 추가되고 설정될 수 있으며, 그 세부 사항은 여기에서 더 설명하지 않는다.
도 11을 참조하면, 본 출원의 실시예에 의해 제공된 다른 일 리소스 구성 장치는
나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하도록 구성된 제1 유닛 (11); 및
상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하도록 구성된 제2 유닛 (12)을 포함한다.
각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하다.
제1 유닛은 메모리 일 수 있고 제2 유닛은 프로세서 일 수 있다. 즉, 본 출원의 실시예에 의해 제공되는 장치는 도 10에 도시된 구조로 제한되지 않으며, 송수신기 및 버스 인터페이스와 같은 구성 요소를 포함하지 않을 수 있다.
본 출원의 실시예는 상기 컴퓨팅 장치에 의해 사용된 컴퓨터 프로그램 명령을 저장하도록 구성된 컴퓨터 저장 매체를 제공하며, 여기서 컴퓨터 프로그램 명령은 상기 자원 구성 방법을 수행하기 위한 프로그램을 포함한다.
상기 컴퓨터 저장 매체는 자기 메모리 (예를 들어, 플로피 디스크, 하드 디스크, 자기 테이프, 자기 광학 디스크 (MO) 등), 광 메모리 (예를 들어, CD, DVD, BD, HVD 등), 반도체 메모리 (예를 들어, ROM, EPROM, EEPROM, 비 휘발성 메모리 (NAND FLASH), 솔리드 스테이트 디스크 (SSD)) 등을 포함하지만 이에 제한되지 않는 컴퓨터에 액세스 가능한 임의의 이용 가능한 매체 또는 데이터 저장 장치 일 수 있다.
본 출원의 실시예에 의해 제공되는 방법은 단말 장치에 적용될 수 있고, 네트워크 장치에도 적용될 수 있다.
여기서, 단말은 유저 단말기(UE,User Equipment), MS(Mobile Station), 모바일 단말기(Mobile Terminal), 휴대폰(Mobile Telephone), handset 및 이동식 장치(portable equipment) 등이라고도 칭할 수 있다. 선택적으로 단말은 무선 접수망(Radio Access Network,RAN)을 통해 하나 또는 복수의 코어망과 통신할 수 있으며, 예를 들어, 유저 단말기는 휴대폰(또는 셀룰러라 칭함), 무선 통신 기능을 구비한 컴퓨터 등 일 수 있으며,유저 단말기는 휴대식, 소형화, 이동식, 컴퓨터 내에 내장되거나 차량에 탑재되는 이동 장치일 수 있다.
본 발명에 따른 실시예에서,기지국(예를 들어, 접근점)은 네트에 접근되어 무선 인터페이스에서 하나 또는 복수의 섹터를 통해 무선 단말과 통신하는 장치를 가르킨다. 기지국은 무선 단말과 접근만의 다른 부분의 라우터로 할 수 있으며 수신한 무선 인터페이스 프레임과 IP 패킷을 서로 전환시킨다. 여기서 접근만의 다른 부분은 국제 프로토콜(IP)네트워크 를 포함할 수 있다. 기지국은 무선 인터페이스 속성에 대한 관리를 협조할 수도 있다. 예를 들어, 기지국은 GSM 또는 CDMA 내의 기지국(Base Transceiver Station,BTS)일 수 있으며, WCDMA 내의 기지국(NodeB)일 수도 있고, LTE 중의 강화형 기지국(NodeB 또는 eNB 또는 e-NodeB,evolutional Node B)일 수도 있으며, 본 발명은 이에 대해 한정하지 않는다.
요약하면, 본 출원의 실시예에서, RMSI CORESET 구성 정보의 비트에 대한 제한 및 TDM 모드를 고려하여, RMSI CORESET은 가능한 한 유연하게 구성된다.
본 기술 분야내의 당업자들이 명백해야 할 것은, 본 출원의 실시예는 방법, 시스템, 또는 컴퓨터 프로그램 제품을 제공할 수 있다. 하여, 본 출원은 풀 하드웨어실시예, 풀 소프트웨어 실시예, 또는 소프트웨어 및 하드웨어 방면을 결합하는 실시예 형태를 사용할 수 있다. 또한, 본 출원은 하나 또는 다수의 컴퓨터 실행 가능 프로그램 코드를 포함한 컴퓨터 사용 가능 저장 메체(디스크 메모리, CD-ROM 및 광학 메모리를 포함하나 이에 한정되지 않는다)에서 실시된 컴퓨터 프로그램 제품 형식을 사용할 수 있다.
본 발명은 본 출원의 방법, 디바이스(장치) 및 컴퓨터 프로그램 제품의 흐름도 및/또는 블록도를 참조하여 설명하였다. 이해해야 할 것은 바로 컴퓨터 프로그램 명령으로 흐름도 및/또는 블록도 중의 각 흐름 및/또는 블록, 및 흐름도 및/또는 블록도중의 흐름 및/또는 블록의 결합을 달성할 수 있는 것이다. 이러한 컴퓨터 프로그램 명령을 통용 컴퓨터, 전용 컴퓨터, 내장형 프로세서 또는 기타 프로그래머블 데이터 프로세스 디바이스의 프로세서에 제공하여 하나의 머신이 생성되도록 할 수 있으며, 이는 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스의 프로세서로부터 수행한 명령을 통해 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 달성하도록 마련된 장치가 생성되도록 한다.
이러한 컴퓨터 프로그램 명령은 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스를 유도하여 특정된 방식으로 작업하도록 하는 컴퓨터 가독 메모리에 저장될 수 있으며, 해당 컴퓨터 가독 메모리에 저장된 명령이 명령 장치를 포함한 제조품을 생성하도록 하며, 해당 명령 장치는 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 실행한다.
이러한 컴퓨터 프로그램 명령은 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에 장착될 수도 있으며, 이는 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에서 일련의 오퍼레이션 절차를 수행하여 컴퓨터가 실시하는 프로세스가 생성되도록 하며, 따라서 컴퓨터 또는 기타 프로그래머블 데이터 프로세스 디바이스에서 수행한 명령은 흐름도의 한개 흐름 및/또는 여러 흐름 및/또는 블록도의 한개 블록 및/또는 여러 블록에서 지정된 기능을 달성하도록 마련된 절차를 제공하도록 한다.
비록 본 발명의 바람직한 실시예를 설명하였지만, 해당 분야의 통상의 기술자라면 기본적인 창조성 개념만 알게 된다면 이러한 실시예에 대해 다른 변경과 수정을 진행할 수 있다. 따라서, 첨부되는 청구범위는 바람직한 실시예 및 본 발명의 범위에 속하는 모든 변경과 변형을 포함하는 것으로 해석되어야 할 것이다.
분명한 것은, 본 분야의 통상 지식을 가진 당업자들은 본 출원에 대해 각종 수정 및 변경을 실행하며 또한 본 출원의 주제 및 범위를 떠나지 않을 수 있다. 이렇게, 본 출원의 이러한 수정 및 변경이 본 출원의 청구항 및 동등 기술 범위내에 속하는 경우, 본 출원은 이러한 수정 및 변경을 포함하는 것을 의도한다.

Claims (42)

  1. 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하는 단계; 및
    상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 단계를 포함하고,
    각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하는 것을 특징으로 하는 리소스 구성 방법.
  2. 제1항에 있어서,
    상기 RMSI CORESET의 구성 파라미터는 다음 파라미터 중 하나 또는 임의의 조합을 포함한다:
    상기 RMSI CORESET에 의해 점유된 대역폭;
    상기 RMSI CORESET의 시간 영역 위치;
    상기 RMSI CORESET의 주파수 영역 위치;
    상기 RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수인 것을 특징으로 하는 리소스 구성 방법.
  3. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 다음 관계 중 하나를 만족시킨다 :
    상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
    전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
    전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있는 것을 특징으로 하는 리소스 구성 방법.
  4. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋인 것을 특징으로 하는 리소스 구성 방법.
  5. 제4항에 있어서,
    상기 상대 오프셋은 미리 설정된 값인 것을 특징으로 하는 리소스 구성 방법.
  6. 제4항에 있어서,
    상기 상대 오프셋은 셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값인 것을 특징으로 하는 리소스 구성 방법.
  7. 제4항에 있어서,
    상기 상대 오프셋은 c로 표시되고, c의 값은 다음과 같으며 각각 다음의 다른 정보를 표시하기 위해 사용된다 :
    c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
    c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
    c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
    c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
    c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
    여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것을 특징으로 하는 리소스 구성 방법.
  8. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2, 구성 3 및 구성 4 중 하나를 채택하고,
    구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
    RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
    RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
    구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
    RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
    구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 방법.
  9. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수인 것을 특징으로 하는 리소스 구성 방법.
  10. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
    구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 방법.
  11. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
    구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
    여기서, Index는 인덱스인 것을 특징으로 하는 리소스 구성 방법.
  12. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 방법.
  13. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고; mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱인 것을 특징으로 하는 리소스 구성 방법.
  14. 제1항에 있어서,
    상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 것은, 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성되는 것을 특징으로 하는 리소스 구성 방법.
  15. 제14항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치인 것을 특징으로 하는 리소스 구성 방법.
  16. 제15항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
    RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고;
    SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값인 것을 특징으로 하는 리소스 구성 방법.
  17. 제15항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
    RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
    SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 방법.
  18. 제1항에 있어서,
    상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트인 것을 특징으로 하는 리소스 구성 방법.
  19. 제18항에 있어서,
    상기 이산적 후보 세트는 {48,72,96}인 것을 특징으로 하는 리소스 구성 방법.
  20. 제2항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은,
    {48 PRBs, 하나의 시간 영역 심볼 };
    {72 PRBs, 하나의 시간 영역 심볼 };
    {96 PRBs, 하나의 시간 영역 심볼 };
    {24PRBs, 2 개의 연속 시간 영역 심볼 };
    {36PRBs, 2 개의 연속 시간 영역 심볼 };
    {48PRBs, 2 개의 연속 시간 영역 심볼 };
    {16PRBs, 3 개의 연속 시간 영역 심볼 };
    {24PRBs, 3 개의 연속 시간 영역 심볼 };
    {32PRBs, 3 개의 연속 시간 영역 심볼 };
    {12PRBs, 4 개의 연속 시간 영역 심볼 };
    {18PRBs, 4 개의 연속 시간 영역 심볼 }; 및
    {24PRBs, 4 개의 연속 시간 영역 심볼 }
    중의 하나이고,
    여기서, PRBs는 복수의 물리 리소스 블록을 나타내는 것을 특징으로 하는 리소스 구성 방법.
  21. 프로그램 명령을 저장하도록 구성된 메모리; 및
    상기 메모리에 저장된 프로그램 명령을 호출하고, 획득된 프로그램에 따라 다음의 프로세스를 수행하도록 구성된 프로세서를 포함하고,
    상기 프로세서는나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하고,
    상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하고, 각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하는 것을 특징으로 하는 리소스 구성 장치.
  22. 제21항에 있어서,
    상기 RMSI CORESET의 구성 파라미터는,
    상기 RMSI CORESET에 의해 점유된 대역폭;
    상기 RMSI CORESET의 시간 영역 위치; 및
    상기 RMSI CORESET의 주파수 영역 위치
    중 하나 또는 임의의 조합을 포함하고,
    상기 RMSI CORESET에 의해 점유된 연속 또는 불연속 시간 영역 심볼의 수인 것을 특징으로 하는 리소스 구성 장치.
  23. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET 및 관련 SS Block의 주파수 영역 위치는 관계 1, 관계 2 및 관계 3 중 하나를 만족시키고,
    관계 1:
    상기 구성된 RMSI CORESET 및 관련 SS Block은 중심 주파수 영역 위치를 공유하고,
    관계 2:
    전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 아래에 있고;
    관계 3:
    전체 상기 구성된 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치 위에 있다. 하는 것을 특징으로 하는 리소스 구성 장치.
  24. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 주파수 영역 위치를 포함하는 경우, 상기 RMSI CORESET의 주파수 영역 위치는 관련 SS Block의 주파수 영역 위치에 대한 상대 오프셋인 것을 특징으로 하는 리소스 구성 장치.
  25. 제24항에 있어서,
    상기 상대 오프셋은 미리 설정된 값인 것을 특징으로 하는 리소스 구성 장치.
  26. 제24항에 있어서,
    상기 상대 오프셋은 셋은 상이한 주파수 대역 또는 주파수 범위에서 상이한 값인 것을 특징으로 하는 리소스 구성 장치.
  27. 제24항에 있어서,
    상기 상대 오프셋은 c로 표시되고, c의 값은,
    c = 0 인 경우, RMSI CORESET 및 관련 SS Block의 중심 주파수가 정렬되었음을 나타내며;
    c = 1 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 시작 위치가 정렬되었음을 나타내며;
    c = 2 인 경우, RMSI CORESET 및 관련 SS Block의 주파수 영역 끝 위치가 정렬되었음을 나타내며;
    c = 3 인 경우, RMSI CORESET의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되어 있으며, 관련 SS Block의 주파수 영역 시작 위치와 단말 최소 캐리어 대역폭 시작 위치가 정렬되었음을 나타내며;
    c = 4 인 경우, RMSI CORESET의 주파수 영역 시작 위치 및 단말 최소 캐리어 대역폭 시작 위치가 정렬되어 있으며 관련 SS Block의 주파수 영역 끝 위치 및 단말 최소 캐리어 대역폭 끝 위치가 정렬되었음을 나타내며;
    여기서, 상기 단말 최소 캐리어 대역폭은 미리 설정된 것을 특징으로 하는 리소스 구성 장치.
  28. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,15}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2, 구성 3 및 구성 4 중 하나를 채택하고,
    구성 1 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; 또는,
    RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
    구성 2 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
    RMSI CORESET는 2 개의 시간 영역 심볼을 점유하고, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
    구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; 또는,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고; 또는,
    RMSI CORESET은 2 개의 시간 영역 심볼을 점유하고 mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +2가 오프셋되고;
    구성 4 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고,
    RMSI CORESET는 하나의 시간 영역 심볼을 점유하고, mod(SSB Index,2)={0}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고; mod(SSB Index,2)={1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  29. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {15,30}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    구성 3 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수인 것을 특징으로 하는 리소스 구성 장치.
  30. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 30} 또는 {120,120}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    구성 2 :mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -B가 오프셋되고; 여기서, SSB는 SS Block이고,
    구성 3 :mod(SSBIndex,4)={1,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +B가 오프셋되고;
    여기서, B는 미리 설정된 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  31. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {30, 15} 또는 {120,60}kHz이면 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -1이 오프셋되고; 여기서, SSB는 SS Block이고,
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +1이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2가 오프셋되고;
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -5가 오프셋되고;
    구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)={0,2}를 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4가 오프셋되고;
    mod(SSB Index,4)={1,3}을 만족하면, RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +5가 오프셋되고;
    여기서, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  32. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2 또는 -3 개의 120kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +4 또는 +3 개의 120kHz 시간 영역 심볼이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((4-n) + 2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    구성 3 : RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)= n을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +( n + 2*(4-n)) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  33. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 상기 RMSI CORESET의 시간 영역 위치를 포함하는 경우, SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 구성 1, 구성 2 및 구성 3 중 하나를 채택하고,
    구성 1 : 짝수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 앞에 있고, 홀수 인덱스를 갖는 SS Block와 연관된 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있고,
    mod(SSB Index,4)=n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(n+1) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)=n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 +(4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    구성 2 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 앞에 있고,
    mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(2+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -(1+n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    구성 3 :RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치 뒤에 있으며,
    mod(SSB Index,4)= n={0,1}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (4-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    mod(SSB Index,4)= n={2,3}을 만족하면 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (5-n) 개의 60kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  34. 제21항에 있어서,
    상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하는 것은, 동일하거나 상이한 SS Block 서브캐리어 간격 (SCS) 및 동일하거나 상이한 RMSI CORESET SCS 구성인 경우, SS Block이 실제로 전송되지 않았으면 SS Block이 실제로 전송되지 않는 시간 영역 위치는 RMSI CORESET에 대해 구성되는 것을 특징으로 하는 리소스 구성 장치.
  35. 제34항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120} 또는 {240,60}kHz이면, 8 개의 SS Block 중 하나의 SS Block위치는 RMSI CORESET의 시간 영역 위치인 것을 특징으로 하는 리소스 구성 장치.
  36. 제35항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,120}kHz 인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택하고:
    RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1,2} 개의 시간 영역 심볼이고; 여기서,
    SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -((2-n)*B+2*n) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(4-n)+(n-2)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 (2*(7-n)+(n-4)*B) 개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스이고, n은 미리 설정된 값인 것을 특징으로 하는 리소스 구성 장치.
  37. 제35항에 있어서,
    SS Block 서브캐리어 간격 (SCS) 및 RMSI CORESET SCS의 조합 {SS Block SCS, RMSI CORESET SCS}가 {240,60}kHz인 경우, 상기 RMSI CORESET의 시간 영역 위치는 다음 구성을 채택한다 :
    RMSI CORESET에 대해 인덱스가 mod(SSB Index,7)인 후보 SS Block의 시간 영역 위치가 구성되고; RMSI CORESET에 의해 점유되는 시간 영역 심볼의 수는 B={1}시간 영역 심볼이며; 여기서,
    SS Block인덱스가 mod(SSB Index,8)={0,1}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치의 앞에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 -2개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={2,3}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 2개의 120kHz 시간 영역 심볼이 오프셋되고;
    SS Block인덱스가 mod(SSB Index,8)={4,5,6}을 만족하면 관련 RMSI CORESET 의 시간 영역 위치는 이 SS Block의 시간 영역 위치 뒤에 있으며 RMSI CORESET의 시간 영역 위치는 관련 SS Block의 시간 영역 위치에서 3개의 120kHz 시간 영역 심볼이 오프셋되고;
    여기서, SSB는 SS Block이고, Index는 인덱스인 것을 특징으로 하는 리소스 구성 장치.
  38. 제21항에 있어서,
    상기 RMSI CORESET의 구성 파라미RB)의 수 상기 PRB의 수는 일렬의 이산적 후보 세트인 것을 특징으로 하는 리소스 구성 장치.
  39. 제38항에 있어서,
    상기 이산적 후보 세트는 {48,72,96}인 것을 특징으로 하는 리소스 구성 장치.
  40. 제22항에 있어서,
    상기 RMSI CORESET의 구성 파라미터가 RMSI CORESET에 의해 점유된 대역폭과 RMSI CORESET에 의해 점유되는 연속 시간 영역 심볼의 수의 조합을 포함하는 경우, 상기 조합은,
    {48 PRBs, 하나의 시간 영역 심볼 };
    {72 PRBs, 하나의 시간 영역 심볼 };
    {96 PRBs, 하나의 시간 영역 심볼 };
    {24PRBs, 2 개의 연속 시간 영역 심볼 };
    {36PRBs, 2 개의 연속 시간 영역 심볼 };
    {48PRBs, 2 개의 연속 시간 영역 심볼 };
    {16PRBs, 3 개의 연속 시간 영역 심볼 };
    {24PRBs, 3 개의 연속 시간 영역 심볼 };
    {32PRBs, 3 개의 연속 시간 영역 심볼 };
    {12PRBs, 4 개의 연속 시간 영역 심볼 };
    {18PRBs, 4 개의 연속 시간 영역 심볼 }; 및
    {24PRBs, 4 개의 연속 시간 영역 심볼 }
    중의 하나이고,
    여기서, PRBs는 복수의 물리 리소스 블록을 나타내는 것을 특징으로 하는 리소스 구성 장치.
  41. 나머지 최소 시스템 정보 제어 리소스 세트 (RMSI CORESET) 및 관련 동기 정보 블록 (SS Block)이 시분할 다중화 모드에서 상이한 심볼을 점유하여 전송한다고 결정하도록 구성된 제1 유닛; 및
    상기 RMSI CORESET 및 관련 SS Block의 구성 파라미터를 결정하도록 구성된 제2 유닛을 포함하고,
    각각의 SS Block 버스트 세트 내의 모든 SS Block와 연관된 나머지 최소 시스템 정보 제어 리소스 세트의 구성 파라미터는 동일하는 것을 특징으로 하는리소스 구성 장치.
  42. 컴퓨터로 하여금 제1항 내지 제20항 중 어느 한 항의 방법을 수행하도록 구성된 컴퓨터 실행 가능 명령을 저장하는 컴퓨터 저장 매체.
KR1020207016972A 2017-11-14 2018-10-24 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체 KR102410900B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201711123018.0 2017-11-14
CN201711123018.0A CN109787732B (zh) 2017-11-14 2017-11-14 一种资源配置方法及装置、计算机存储介质
PCT/CN2018/111750 WO2019095954A1 (zh) 2017-11-14 2018-10-24 一种资源配置方法及装置、计算机存储介质

Publications (2)

Publication Number Publication Date
KR20200079545A true KR20200079545A (ko) 2020-07-03
KR102410900B1 KR102410900B1 (ko) 2022-06-22

Family

ID=66494846

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020207016972A KR102410900B1 (ko) 2017-11-14 2018-10-24 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체

Country Status (7)

Country Link
US (1) US11388049B2 (ko)
EP (1) EP3713129A4 (ko)
JP (2) JP2021503234A (ko)
KR (1) KR102410900B1 (ko)
CN (1) CN109787732B (ko)
TW (1) TWI687116B (ko)
WO (1) WO2019095954A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11576195B2 (en) 2019-10-02 2023-02-07 Lg Electronics Inc. Method and apparatus for transmitting/receiving wireless signal in wireless communication system

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102659833B1 (ko) * 2017-11-16 2024-04-24 가부시키가이샤 엔티티 도코모 유저단말 및 무선 통신 방법
CN110166393B (zh) * 2018-02-13 2021-06-25 展讯通信(上海)有限公司 同步信号块的发送、接收方法及装置
CN111525995B (zh) * 2019-02-03 2022-03-29 华为技术有限公司 一种数据传输方法、网络设备和终端设备
CN114070507B (zh) * 2020-07-31 2023-03-14 维沃移动通信有限公司 确定目标时域位置的方法、装置及通信设备
CN116941290A (zh) * 2021-03-02 2023-10-24 华为技术有限公司 一种无线通信方法、通信装置及通信系统
CN113382429B (zh) * 2021-06-22 2022-07-22 展讯半导体(成都)有限公司 无线通信控制方法、装置、系统、电子设备、存储介质
WO2023193270A1 (zh) * 2022-04-08 2023-10-12 北京小米移动软件有限公司 频域资源配置方法及装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200009025A (ko) * 2017-06-07 2020-01-29 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 무선 통신 방법 및 디바이스
KR20200087830A (ko) * 2017-11-17 2020-07-21 후아웨이 테크놀러지 컴퍼니 리미티드 호출 메시지를 송신하기 위한 방법, 단말 디바이스, 및 네트워크 디바이스
KR20210112315A (ko) * 2019-01-11 2021-09-14 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 사이드 링크 통신 방법, 단말기 및 네트워크 기기

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017146550A1 (en) * 2016-02-26 2017-08-31 Samsung Electronics Co., Ltd. Apparatus and method for performing random access in beam-formed system
CN107278383B (zh) * 2017-03-28 2020-08-14 北京小米移动软件有限公司 传输、获取同步信息块的方法及装置
CN108401527B (zh) * 2017-08-04 2021-11-23 北京小米移动软件有限公司 获取剩余关键系统信息的公共控制资源集时频资源位置的方法
WO2019049379A1 (ja) * 2017-09-11 2019-03-14 株式会社Nttドコモ ユーザ端末及び無線通信方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200009025A (ko) * 2017-06-07 2020-01-29 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 무선 통신 방법 및 디바이스
KR20200087830A (ko) * 2017-11-17 2020-07-21 후아웨이 테크놀러지 컴퍼니 리미티드 호출 메시지를 송신하기 위한 방법, 단말 디바이스, 및 네트워크 디바이스
KR20210112315A (ko) * 2019-01-11 2021-09-14 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 사이드 링크 통신 방법, 단말기 및 네트워크 기기

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
3GPP R1-1716524* *
3GPP R1-1718181* *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11576195B2 (en) 2019-10-02 2023-02-07 Lg Electronics Inc. Method and apparatus for transmitting/receiving wireless signal in wireless communication system
US11716723B2 (en) 2019-10-02 2023-08-01 Lg Electronics Inc. Method and apparatus for transmitting/receiving wireless signal in wireless communication system

Also Published As

Publication number Publication date
TW201924437A (zh) 2019-06-16
CN109787732A (zh) 2019-05-21
US20200396122A1 (en) 2020-12-17
JP2021503234A (ja) 2021-02-04
JP2022169663A (ja) 2022-11-09
CN109787732B (zh) 2020-10-20
EP3713129A4 (en) 2021-03-31
US11388049B2 (en) 2022-07-12
EP3713129A1 (en) 2020-09-23
WO2019095954A1 (zh) 2019-05-23
TWI687116B (zh) 2020-03-01
KR102410900B1 (ko) 2022-06-22

Similar Documents

Publication Publication Date Title
KR102410900B1 (ko) 리소스 구성 방법 및 장치 및 컴퓨터 저장 매체
TWI785185B (zh) 傳輸配置方法及相關產品
CN109787730B (zh) 一种资源配置方法及装置、计算机存储介质
WO2019149088A1 (zh) 一种随机接入方法及装置
JP6980170B2 (ja) ダウンリンクリソースの集合を決定するための方法とデバイス、およびリソース位置情報を送信するための方法とデバイス
TWI751656B (zh) 一種指示節能資訊的方法、基地台以及使用者終端
WO2022028191A1 (zh) 一种监测控制信道、确定传输配置指示的方法及终端
KR20210034068A (ko) 자원 할당 방법, 단말 장치와 네트워크 장치
CN105490790A (zh) 载波聚合中辅载波的配置方法和装置
CN109964523B (zh) 一种小区配置方法、基站和终端设备
WO2021159497A1 (zh) 载波调度的方法及装置
CN111436085A (zh) 通信方法及装置
TWI759492B (zh) 帶寬分段的配置方法及網絡設備、終端
TWI678939B (zh) 一種資訊傳輸方法及裝置
CN109474381B (zh) 一种时隙格式指示方法、设备及系统
CN109196894A (zh) 标识管理方法、装置和系统
JP7169734B2 (ja) スペクトル利用を決定するための方法
KR20230042076A (ko) 데이터 전송의 시간 영역 파라미터를 표시하기 위한 방법, ue 및 기지국
WO2018201840A1 (zh) 一种信息传输方法及装置
WO2015024263A1 (zh) 基于V-HetNet的下行控制信号的传输方法及设备

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant