KR20180121591A - 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템 - Google Patents

정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템 Download PDF

Info

Publication number
KR20180121591A
KR20180121591A KR1020187028876A KR20187028876A KR20180121591A KR 20180121591 A KR20180121591 A KR 20180121591A KR 1020187028876 A KR1020187028876 A KR 1020187028876A KR 20187028876 A KR20187028876 A KR 20187028876A KR 20180121591 A KR20180121591 A KR 20180121591A
Authority
KR
South Korea
Prior art keywords
coded bits
interleaving matrix
harq
uci
bit sequence
Prior art date
Application number
KR1020187028876A
Other languages
English (en)
Other versions
KR102172052B1 (ko
Inventor
차오준 리
주오민 우
지아펭 샤오
윤지 장
샤 마
Original Assignee
후아웨이 테크놀러지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후아웨이 테크놀러지 컴퍼니 리미티드 filed Critical 후아웨이 테크놀러지 컴퍼니 리미티드
Publication of KR20180121591A publication Critical patent/KR20180121591A/ko
Application granted granted Critical
Publication of KR102172052B1 publication Critical patent/KR102172052B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0028Formatting
    • H04L1/0031Multiple signaling transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • H04W72/1268Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of uplink data flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0028Formatting
    • H04L1/003Adaptive formatting arrangements particular to signalling, e.g. variable amount of bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • H04L1/0042Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • H04L1/0068Rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0057Physical resource allocation for CQI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/0413
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0026Transmission of channel quality indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes

Abstract

본 발명은 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템을 제공한다. 방법은: 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하는 단계; 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 단계; 및 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하는 단계를 포함하며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다. 이 방법에서, 데이터 전송 대기시간이 효과적으로 감소될 수 있으므로 낮은 대기시간 서비스의 요구가 충족될 수 있다.

Description

정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템
본 발명의 실시예는 통신 기술에 관한 것이며, 특히 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템에 관한 것이다.
롱텀에볼루션(Long Term Evolution, LTE)은 3세대 파트너쉽 프로젝트(3rd Generation Partnership Project, 3GPP)에서 개발한 범용 이동 통신 시스템 (Universal Mobile Telecommunications System, UMTS) 기술 표준의 롱텀에볼루션이다. LTE는 무선 통신 시스템에 널리 적용된다.
기존의 LTE 시스템의 전송 메커니즘에서, 하나의 서브프레임의 전송 시간 간격(Transmission Time Interval, TTI)에 기초해서 하나의 서브프레임의 지속시간이 1 밀리초이고, 각각의 서브프레임은 2개의 슬롯(slot)으로 분할되고, 각 슬롯의 길이는 0.5 밀리초이며, 각 슬롯은 6 또는 7개의 심볼을 포함한다. 업링크 제어 정보(Uplink Control Information, UCI)가 물리 업링크 공유 채널(Physical Uplink Shared Channel, PUSCH) 상에서 운송될 때, UCI는 전송을 위해 TTI가 하나의 서브프레임의 길이를 가지는 PUSCH 상에서 다중화된다.
무선 통신 시스템에서, 대기시간(latency)은 사용자 경험에 영향을 미치는 중요한 요인 중 하나이다. 끊임없이 등장하는 새로운 서비스, 예를 들어, 차량 인터넷과 관련된 서비스는 대기시간에 대한 요구가 높다. 그러므로 기존의 LTE 시스템에서, 하나의 서브프레임의 TTI에 기초한 전송 메커니즘으로는 낮은 대기시간 서비스의 요구를 충족할 수 없다.
본 발명의 실시예는 데이터 전송 대기시간을 효과적으로 감소시키고 낮은 대기시간 서비스의 요구를 충족하기 위한 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템을 제공한다.
제1 관점에 따라, 본 발명의 실시예는 정보 처리 방법을 제공한다. 상기 방법을 단말 장치의 관점에서 설명한다. 상기 방법은: 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하는 단계; 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 단계; 및 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하는 단계를 포함하며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다. 메커니즘을 사용해서 획득되는 다중화된 비트 시퀀스는 펑처링 방식에 의해 생기는 복조 성능 저하의 문제를 해결하며 이에 의해 데이터 전송 신뢰도를 향상시킨다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다. 메커니즘을 사용해서 획득되는 다중화된 비트 시퀀스에서, HARQ-ACK 정보의 코딩된 비트는 펑처링 방식으로 다중화된 비트 시퀀스에 기록될 수 있다. 이것은 UCI의 TTI를 추가로 감소시키므로 낮은 대기시간 서비스의 요구를 충족시킨다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
전술한 가능한 설계에서, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 단계는: C 열 및 R 행을 가지는 인터리빙 행렬을 결정하는 단계; UCI의 코딩된 비트 및 데이터의 코딩된 비트를 인터리빙 행렬에 맵핑하는 단계; 및 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하는 단계를 포함하며, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다. 그러므로 UCI의 TTI의 길이는 0.5 ms보다 작거나 같으며, 이에 의해 낮은 대기시간 서비스의 요구를 충족한다. 또한, 상기 방법은 작동 프로세스가 간단하고 실시하기가 용이하다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며; RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
전술한 가능한 설계에서, PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 다양한 다른 유형의 UCI는 복수의 방식으로 인터리빙 행렬에 위치한다. 실시 방법은 유연하며 교환 가능하고 작동은 간단하다.
제2 관점에 따라, 본 발명의 실시예는 정보 처리 방법을 제공한다. 상기 방법을 네트워크 장치의 관점에서 설명한다. 상기 방법은: 단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하는 단계 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ; 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계; 및 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하는 단계를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다. 메커니즘을 사용해서 획득되는 다중화된 비트 시퀀스는 펑처링 방식에 의해 생기는 복조 성능 저하의 문제를 회피할 수 있으며 이에 의해 데이터 전송 신뢰도를 향상시킨다.
상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다. 메커니즘을 사용해서 획득되는 다중화된 비트 시퀀스에서, HARQ-ACK 정보의 코딩된 비트는 펑처링 방식으로 다중화된 비트 시퀀스에 기록될 수 있다. 이것은 UCI의 TTI를 추가로 감소시키므로 낮은 대기시간 서비스의 요구를 충족시킨다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
전술한 가능한 설계에서, PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 서로 다른 유형의 UCI는 다중화된 비트 시퀀스의 서로 다른 위치에 위치하므로 UCI는 또한 하나의 심볼 길이를 가지는 PUSCH 상에서 전송될 수 있으며, 이에 의해 낮은 대기시간 서비스의 요구를 충족할 수 있다.
가능한 설계에서,
상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하면, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계는: C 열 및 R 행을 가지는 인터리빙 행렬을 결정하는 단계; 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계; 및 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계를 포함하며, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다. 대응하는 역양자화는 네트워크 장치 측에서 수행되며, 이에 의해 TTI가 0.5 ms보다 작거나 같은 UCI의 전송 신뢰도를 보장하며, 낮은 대기시간 서비스의 요구를 충족한다. 또한, 상기 방법은 간단한 작동 프로세스를 가지며 실시하기가 용이하다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
전술한 가능한 설계에서, PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 다양한 다른 유형의 UCI는 복수의 방식으로 인터리빙 행렬에 위치한다. 실시 방법은 유연하며 교환 가능하고 작동은 간단하다.
제3 관점에 따라, 본 발명의 실시예는 단말 장치를 제공하며, 상기 단말 장치는:
업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하도록 구성되어 있는 인코딩 모듈;
상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있는 다중화 모듈; 및
상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있는 송신 모듈
을 포함하며,
상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 다중화 모듈은 구체적으로: 인터리빙 행렬을 결정하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하며, 상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하도록 구성되어 있으며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, C=1 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
제3 관점에서 제공하는 단말 장치의 이로운 효과 및 제3 관점의 다양한 가능한 설계 방식에 대해서는 제1 관점에서 유도되는 이로운 효과 및 제1 관점의 다양한 가능한 설계 방식을 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
제4 관점에 따라, 본 발명의 실시예는 네트워크 장치를 제공하며, 상기 네트워크 장치는:
단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있는 수신 모듈 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ;
상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있는 역다중화 모듈; 및
상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있는 디코딩 모듈
을 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 역다중화 모듈은 구체적으로: 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있으며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록된 이후에, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
제4 관점에서 제공하는 네트워크 장치의 이로운 효과 및 제4 관점의 다양한 가능한 설계 방식에 대해서는 제2 관점에서 유도되는 이로운 효과 및 제2 관점의 다양한 가능한 설계 방식을 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
제5 관점에 따라, 본 발명의 실시예는 단말 장치를 제공하며, 상기 단말 장치는:
업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있는 프로세서; 및
상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있는 전송기
를 포함하며,
상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 프로세서가 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 것은: 상기 프로세서가 인터리빙 행렬을 결정하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하며, 상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하는 것을 포함하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
제5 관점에서 제공하는 단말 장치의 이로운 효과 및 제5 관점의 다양한 가능한 설계 방식에 대해서는 제1 관점에서 유도되는 이로운 효과 및 제1 관점의 다양한 가능한 설계 방식을 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
제6 관점에 따라, 본 발명의 실시예는 네트워크 장치를 제공하며, 상기 네트워크 장치는:
단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있는 수신기 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ; 및
상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있는 프로세서
를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
가능한 설계에서, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
가능한 설계에서, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 프로세서가 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것은: 상기 프로세서가 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것을 포함하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
가능한 설계에서, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
가능한 설계에서, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
가능한 설계에서, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
가능한 설계에서, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
제6 관점에서 제공하는 네트워크 장치의 이로운 효과 및 제6 관점의 다양한 가능한 설계 방식에 대해서는 제2 관점에서 유도되는 이로운 효과 및 제2 관점의 다양한 가능한 설계 방식을 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
제7 관점에 따라, 본 발명의 실시예는 통신 시스템을 제공하며, 상기 통신 시스템은 단말 장치 및 네트워크 장치를 포함하며,
상기 단말 장치는: 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있으며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같으며,
상기 네트워크 장치는: 단말 장치에 의해 송신된 PUSCH를 수신하고, 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있다.
제7 관점에서 제공하는 통신 시스템의 이로운 효과에 대해서는 제1 관점 및 제2 관점에 의해 유도되는 이로운 효과를 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
본 발명의 실시예 또는 종래 기술의 기술적 솔루션을 더 명확하게 설명하기 위해, 이하에서는 본 발명의 실시예를 설명하는 데 필요한 첨부된 도면에 대해 간략하게 설명한다. 당연히, 이하의 실시예의 첨부된 도면은 본 발명의 일부의 실시예에 지나지 않으며, 당업자라면 창조적 노력 없이 첨부된 도면으로부터 다른 도면을 도출해낼 수 있을 것이다.
도 1은 본 발명의 실시예에 따른 정보 처리 방법의 애플리케이션 시나리오에 대한 개략도이다.
도 2는 짧은 TTI의 개략적인 구조도이다.
도 3은 본 발명의 실시예에 따른 정보 처리 방법에 대한 흐름도이다.
도 4는 본 발명의 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다.
도 5는 본 발명의 또 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다.
도 6은 본 발명의 실시예에 따른 인터리빙 행렬에 대한 개략도이다.
도 7은 본 발명의 실시예에 따른 다른 인터리빙 행렬에 대한 개략도이다.
도 8은 본 발명의 실시예에 따른 다른 인터리빙 행렬에 대한 개략도이다.
도 9는 본 발명의 실시예에 따른 또 다른 인터리빙 행렬에 대한 개략도이다.
도 10은 본 발명의 실시예에 따른 또 다른 인터리빙 행렬에 대한 개략도이다.
도 11은 본 발명의 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다.
도 12는 본 발명의 또 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다.
도 13은 본 발명의 실시예에 따른 정보 처리 방법에 대한 상호작용 흐름도이다.
도 14는 본 발명의 실시예에 따른 단말 장치에 대한 개략적인 구조도이다.
도 15는 본 발명의 실시예에 따른 네트워크 장치에 대한 개략적인 구조도이다.
도 16은 본 발명의 실시예에 따른 단말 장치에 대한 개략적인 구조도이다.
도 17은 본 발명의 실시예에 따른 네트워크 장치에 대한 개략적인 구조도이다.
본 발명의 실시예의 목적, 기술적 솔루션, 및 이점을 더 잘 이해할 수 있도록 하기 위해, 이하에서는 본 발명의 실시예의 첨부된 도면을 참조하여 본 발명의 실시예에 따른 기술적 솔루션에 대해 명확하고 완전하게 설명한다. 당연히, 이하의 상세한 설명에서의 실시예는 본 발명의 모든 실시예가 아닌 일부에 지나지 않는다. 당업자가 창조적 노력 없이 본 발명의 실시예에 기초하여 획득하는 모든 다른 실시예는 본 발명의 보호 범위 내에 있게 된다.
도 1은 본 발명의 실시예에 따른 정보 처리 방법의 애플리케이션 시나리오에 대한 개략도이다. 방법은 무선 통신 시스템에 적용될 수 있으며, 예를 들어, 3세대 이동 통신 기술(Third Generation mobile communications technology, 3G), 4.5G, 또는 5G와 같은 통신 시스템에 적용될 수 있다. 도 1에 도시된 바와 같이, 시나리오는 네트워크 장치(1), 단말 장치(2) 및 단말 장치(3)를 포함한다. 본 출원에서 제공하는 정보 처리 방법은 네트워크 장치와 단말 장치 간의 짧은-TTI 데이터 전송을 수행하는 데 사용된다. 시나리오는 다른 네트워크 장치 및 단말 장치를 더 포함할 수 있다는 것에 유의해야 한다. 도 1은 단지 예에 불과하며 본 발명은 이에 제한되지 않는다.
본 발명의 이 실시예에서 제공하는 단말 장치는 사용자에게 음성 및/또는 데이터 접속을 제공하는 장치, 무선 접속 기능을 가진 핸드헬드 장치, 또는 무선 모뎀에 접속되는 다른 처리 장치일 수 있다. 단말 장치는 무선 액세스 네트워크(Radio Access Network, RAN)를 통해 하나 이상의 코어 네트워크와 통신할 수 있다. 무선 단말은 이동 전화와 같은 이동 단말 및 이동 단말을 가진 컴퓨터, 예를 들어, 무선 액세스 네트워크와 음성 및/또는 데이터를 교환하는 포터블, 포켓 사이즈, 핸드헬드, 컴퓨터 내장형, 또는 차량 장착 이동 장치일 수 있다. 예를 들어, 무선 단말은 퍼스널 통신 서비스(Personal Communication Service, PCS) 전화, 코드리스 텔레비전 수상기, 세션 초기화 프로토콜(Session Initiation Protocol, SIP) 전화, 무선 로컬 루프(Wireless Local Loop, WLL) 스테이션, 또는 퍼스널 디지털 어시스턴트(Personal Digital Assistant, PDA)와 같은 장치일 수 있다. 무선 단말은 또한 시스템, 가입자 유닛(Subscriber Unit), 가입자 스테이션(Subscriber Station), 이동국(Mobile Station), 모바일(Mobile) 단말, 원격 스테이션(Remote Station), 액세스 포인트(Access Point), 원격 단말(Remote Terminal), 액세스 단말(Access Terminal), 사용자 단말(User Terminal), 사용자 에이전트(User Agent), 사용자 장치(User Device), 또는 사용자 기기(User Equipment)라고도 지칭될 수 있다.
본 발명의 이 실시예에서 언급되는 네트워크 장치는 기지국 또는 액세스 포인트일 수도 있고, 액세스 네트워크의 에어 인터페이스에서 하나 이상의 섹터를 통해 무선 단말과 통신하는 장치일 수도 있다. 기지국은 수신된 오버-디-에어 프레임과 IP 패킷을 상호 변환하고 무선 단말과 액세스 네트워크의 나머지 부분 간의 라우터로서 기능하도록 구성될 수 있다. 액세스 네트워크의 나머지 부분은 인터넷 프로토콜(Internet protocol, IP) 네트워크를 포함할 수 있다. 기지국은 에어 인터페이스의 속성 관리를 추가로 조정할 수 있다. 예를 들어, 기지국은 GSM 또는 CDMA에서의 베이스 트랜스시버 스테이션일 수도 있고 WCDMA에서의 노드B(NodeB)일 수도 있고 LTE에서의 진화된 NodeB(evolved NodeB, eNB 또는 e-NodeB)일 수도 있으며, 이것은 본 출원에서 제한되지 않는다.
본 발명의 이 실시예를 이해를 쉽게 하기 위해, 본 발명의 이 실시예에서 사용되는 기본적인 개념에 대해 먼저 이하에 설명한다. LTE 시스템은 설명을 위한 예로서 사용된다. 그렇지만, 이것은 본 발명의 이 실시예에서 제공하는 정보 처리 방법이 LTE 시스템에서만 적절하다는 것을 의미하지 않는다. 실제로, 스케줄링을 통해 데이터 전송을 수행하는 어떠한 무선 통신 시스템이라도 본 발명의 이 실시예에서 제공하는 정보 처리 방법을 사용할 수 있다.
1. 프레임 구조
기존의 LTE 시스템에서, 각각의 무선 프레임은 1 ms의 길이를 가진 10개의 서브프레임(subframe)을 포함하고, 각각의 서브프레임은 2개의 슬롯(slot)을 포함한다. 예를 들어, 정상 순환 프리픽스(Normal Cyclic Prefix, normal CP)에 있어서, 각각의 슬롯은 7개의 심볼(symbol)을 포함하고, 즉 각각의 슬롯은 번호가 부여된 심볼 {#0, #1, #2, #3, #4, #5, #6}을 포함한다. 확장 CP(Extended Cyclic Prefix, extended CP)에 있어서, 각각의 슬롯은 6개의 심볼(symbol)을 포함하고, 즉 각각의 슬롯은 번호가 부여된 심볼 {#0, #1, #2, #3, #4, #5}을 포함한다.
본 출원에서, 업링크 심볼 및 다운링크 심볼은 모두 심볼이다. 업링크 심볼은 단일 반송파-주파수 분할 다중 액세스(Single Carrier-Frequency Division Multiple Access, SC-FDMA) 심볼이고, 다운링크 심볼은 직교 주파수 분할 다중(Orthogonal Frequency Division Multiplexing, OFDM) 심볼이다. 직교 주파수 분할 다중 액세스(Orthogonal Frequency Division Multiple Access, OFDMA)의 업링크 다중 액세스 방식이 후속의 기술에 도입되면, 업링크 심볼도 OFDM 심볼일 수 있다. 업링크 다중 액세스 방식 및 다운링크 다중 액세스 방식은 본 발명에서 제한되지 않는다.
2. 짧은 TTI
종래 기술에서, TTI가 1 ms의 길이를 가지는 데이터 패킷이 점유하는 시간 도메인 자원은 1 ms보다 작거나 같을 수 있다. 예를 들어, 하나의 다운링크 서브프레임 내의 처음 1, 2, 3, 또는 4개의 심볼은 물리 다운링크 제어 채널(Physical Downlink Control Channel, PDCCH)을 전송하는 데 사용될 수 있다. 그러므로 TTI가 1 ms의 길이를 가지는 다운링크 데이터 패킷이 점유하는 시간 도메인 자원은 1 ms보다 작을 수 있다. 하나의 업링크 서브프레임 내의 마지막 하나의 심볼은 사운딩 기준 신호(Sounding Reference Signal, SRS)를 전송하는 데 사용될 수 있다. 그러므로 TTI가 1 ms의 길이를 가지는 업링크 데이터 패킷이 점유하는 시간 도메인 자원은 1 ms보다 작을 수 있다.
짧은 TTI(short TTI, sTTI)는 TTI 길이가 1 ms보다 작은 TTI이다. 예를 들어, sTTI의 길이는 하나의 심볼, 2개의 심볼, 3개의 심볼, 4개의 심볼, 6개의 심볼 또는 7개의 심볼이다. 마찬가지로, TTI가 짧은 TTI의 길이와 같은 길이를 가지는 데이터 패킷이 점유하는 시간 도메인 자원은 짧은 TTI의 길이보다 작거나 같다. 본 출원에서, 복조 기준 신호(Demodulation Reference Signal, DMRS)는 PUSCH를 복조하는 데 사용되는 기준 신호이다. 구체적으로, 네트워크 장치는 DMRS에 기초해서 채널을 추정을 수행하고, 그런 다음 추정된 채널 값에 기초해서 PUSCH를 복조한다. 도 2는 짧은 TTI의 개략적인 구조도이다. 선택적으로, DMRS 및 PUSCH는 서로 다른 심볼에 위치한다. 이 경우, PUSCH에 의해 점유된 시간 도메인의 길이는 PUSCH의 TTI의 길이보다 작다. 예를 들어, PUSCH 의 TTI의 길이는 2개의 심볼이다. 도 2의 (a)에 도시된 바와 같이, 최초의 sTTI에 있어서, DMRS 및 PUSCH는 하나의 sTTI에 위치하고, PUSCH는 하나의 심볼 상에 위치하며, 제2 sTTI에 있어서, DMRS 및 PUSCH는 서로 다른 TTI에 위치하고, PUSCH는 2개의 심볼 상에 위치한다. 예를 들어, PUSCH의 TTI의 길이는 4개의 심볼이다. 도 2의 (b)에 도시된 바와 같이, DMRS 및 PUSCH는 하나의 TTI에 위치하고, 최초의 sTTI에 있어서, DMRS는 마지막 심볼 상에 위치하며, 제2 sTTI에 있어서, DMRS는 최초의 심볼 상에 위치한다. 예를 들어, PUSCH의 TTI의 길이는 7개의 심볼이다. 도 2의 (c)에 도시된 바와 같이, DMRS 및 PUSCH는 하나의 sTTI에 위치하고, DMRS는 제4 심볼 상에 위치한다. 선택적으로, DMRS 및 PUSCH는 서로 다른 자원 요소(Resource Element, RE) 상에 위치한다. 즉, DMRS 및 PUSCH는 하나의 심볼 상에 위치하지만, 서로 다른 부반송파 상에 위치할 수 있다. 이 경우, PUSCH에 의해 점유된 시간 도메인의 길이는 PUSCH의 TTI의 길이와 같을 수 있다.
3. 업링크 제어 정보
업링크 제어 정보(Uplink Control Information, UCI)는 채널 품질 정보(channel quality information), 하이브리드 자동 반복 요구-확인(Hybrid Automatic Repeat Request-Acknowledgement, HARQ-ACK) 정보, 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다. 채널 품질 정보는 채널 품질 지시자(Channel Quality Indicator, CQI) 및/또는 프리코딩 행렬 지시자(precoding matrix indicator, PMI)를 포함한다. 또한, UCI는 채널 상태 정보-기준 신호 자원 지시자(CSI-RS resource indicator, CRI)를 더 포함할 수 있다. 그렇지만, 설명을 간단히 하기 위해, CRI는 본 발명에서 구체적으로 설명되지 않는다. RI가 언급되는 본 발명의 임의의 실시예는 "RI 및/또는 CRI"에 적절하다는 것에 유의해야 한다. 즉, "RI"는 "RI 및/또는 CRI"와 대체될 수 있다.
다운링크 데이터를 수신한 후, 단말 장치는 수신 결과를 네트워크 장치에 피드백해야 한다. 그러므로 HARQ-ACK 정보는 다운링크 데이터의 수신 상태를 지시하고, 확인(Acknowledgement, ACK)/비확인(Non-Acknowledgement, NACK) 정보를 포함하고, 불연속 전송(Discontinuous Transmission, DTX)을 더 포함한다. ACK는 정확한 수신을 지시하고, NACK는 부정확한 수신을 지시하고, DTX는 다운링크 데이터가 수신되지 않는다는 것을 지시한다. HARQ-ACK 피드백(response) 정보 역시 HARQ-ACK 정보일 수 있다. 바람직하게, 다운링크 데이터는 PDSCH 또는 다운링크 반영구적 스케줄링(Semi-Persistent Scheduling, SPS) 해제 시그널링에 의해 운송되는 데이터이다. HARQ-ACK 피드백 정보는 물리 업링크 제어 채널(Physical Uplink Control Channel, PUCCH) 또는 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송될 수 있다.
다운링크 적응 스케줄링을 지원하기 위해, 단말 장치는 채널 상태 정보(Channel State Information, CSI)를 네트워크 장치에 보고해야 한다. CSI는 채널 품질 지시자(Channel Quality Indicator, CQI), 프리코딩 행렬 지시자(Precoding Matrix Indicator, PMI), 프리코딩 유형 지시자(precoding type indicator, PTI), 순위 지시자(Rank Indicator, RI) 등을 포함한다. CSI 보고는 2가지 유형: 주기적인 CSI 보고(Periodic Reporting) 및 비주기적 CSI 보고(Aperiodic Reporting)를 포함한다.
본 발명의 실시예에서 제공되는 정보 처리 방법 및 장치는 기존의 LTE 시스템에서, 하나의 서브프레임의 TTI에 기초한 전송 메커니즘이 낮은 대기시간 서비스의 요구를 이미 충족할 수 없다는 기술적 문제를 해결하기 위한 것이다. 대기시간을 줄이기 위해, 본 발명에서, UCI의 TTI의 길이는 0.5 ms보다 작거나 같다. 그렇지만, 종래 기술에서, UCI의 TTI의 길이는 1 ms이고, UCI는 TTI가 1 ms의 길이를 가지는 PUSCH 상에서 운송된다. 이 경우, UCI의 TTI의 길이는 짧아진 후, PUSCH 상에서 CUI를 어떻게 운송할지를 새롭게 설계해야 한다.
도 3은 본 발명의 실시예에 따른 정보 처리 방법에 대한 흐름도이다. 본 실시예는 단말 장치에 의해 실행된다. 도 3에 도시된 바와 같이, 방법은 이하의 단계를 포함한다:
단계 101: UCI를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득한다.
단계 102: UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득한다.
단계 103: 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
본 발명에서 "데이터"는 업링크 공유 채널(Uplink Shared Channel, UL-SCH) 데이터라는 것에 유의해야 한다. UL-SCH는 전송 채널(Transport Channel) 중 하나이고, 물리 계층으로부터 매체 액세스 제어(Medium Access Control, MAC) 계층에 제공되는 정보 전송 서비스이다.
복수의 UL-SCH 트랜스포트 블록이 있으면, 또는 UL-SCH 데이터가 복수의 UL-SCH 트랜스포트 블록으로 분할되면, 또는 PUSCH가 복수의 코드워드(code word)를 지원하면, 단말 장치는 복수의 UL-SCH 트랜스포트 블록 상에서 HARQ-ACK 정보 및/또는 RI 및 데이터(data)를 다중화하고, 하나의 UL-SCH 트랜스포트 블록 상에서 CQI-PIM 정보 및 데이터만을 다중화한다. 예를 들어, (제1 트랜스포트 블록 및 제2 트랜스포트 블록을 포함하는) 2개의 트랜스포트 블록이 있으면, 즉 PUSCH가 코드워드 0 및 코드워드 1을 지원하면, 단말 장치는 2개의 트랜스포트 블록 상에서 HARQ-ACK 정보, RI 및 데이터를 다중화하고, 제1 트랜스포트 블록 또는 제2 트랜스포트 블록 상에서 CQI/PMI 정보 및 데이터만을 다중화한다. 보편성의 상실 없이도, 본 발명의 모든 실시예에서, 하나의 UL-SCH 트랜스포트 블록을 처리하는 예를 설명을 위해 사용된다.
이 실시예에서, UCI의 TTI의 길이는 0.5 ms보다 작거나 같다. 예를 들어, UCI의 TTI의 길이는 하나의 심볼, 2개의 심볼, 3개의 심볼, 4개의 심볼 또는 0.5이다. 선택적으로, PUSCH의 TTI의 길이는 UCI의 TTI의 길이보다 크거나 같다. 예를 들어, PUSCH의 TTI의 길이는 하나의 심볼, 2개의 심볼, 3개의 심볼, 4개의 심볼, 0.5ms 또는 1 ms이다. 종래 기술에서, UCI의 TTI의 길이는 1 ms이고, UCI는 TTI가 1 ms의 길이를 가지는 PUSCH 상에서 운송된다. 이 경우, UCI의 TTI의 길이가 짧아진 후, PUSCH 상에서 CUI를 어떻게 운송할지를 새롭게 설계해야 한다.
선택적으로, UCI는 채널 품질 정보, HARQ-ACK 정보 및 순위 지시 RI 중 적어도 하나를 포함한다. 바람직하게, 채널 품질 정보 TTI 및 PUSCH(즉, PUSCH 상에서 운송되는 데이터)의 TTI는 동일한 길이를 가진다. 이 경우, 채널 품질 정보의 코딩된 비트 및 데이터의 코딩된 비트는 스크램블링되고, 스크램블링은 하나의 스크램블링 시퀀스를 사용해서 수행될 수 있다.
선택적으로, HARQ-ACK 정보에 대응하는 전송 시간 간격 및 PUSCH에 대응하는 전송 시간 간격이 적어도 하나의 심볼 상에서 서로 중첩하면, HARQ-ACK 정보는 중첩이 발생하는 적어도 하나의 심볼 중 하나 이상의 심볼 상에 위치한다.
선택적으로, RI에 대응하는 전송 시간 간격 및 PUSCH에 대응하는 전송 시간 간격이 적어도 하나의 심볼 상에서 서로 중첩하면, RI는 중첩이 발생하는 적어도 하나의 심볼 중 하나 이상의 심볼 상에 위치한다.
선택적으로, UCI는 복수 편의 HARQ-ACK 정보를 포함하고, 복수 편의 HARQ-ACK 정보는 복수 편의 다운링크 데이터의 수신 상태를 각각 나타낸다. 복수 편의 다운링크 데이터 중 적어도 2개의 다운링크 데이터의 TTI는 서로 다른 길이를 가지며, 복수 편의 HARQ-ACK 정보의 TTI는 동일한 길이를 가진다. 선택적으로, 복수 편의 HARQ-ACK 정보는 동일한 시간 도메인 위치를 점유하거나, 복수 편의 HARQ-ACK 정보 중 적어도 2개는 서로 다른 시간 위치를 점유한다. 구체적으로, 복수 편의 다운링크 데이터는 복수의 PDSCH이고, 복수의 PDSCH 중 적어도 2개의 PDSCH의 TTI는 서로 다른 길이를 가진다. 예를 들어, 단말 장치에 의해 수신되는 2개의 PDSCH의 TTI의 길이는 각각 2개의 심볼 및 4개의 심볼이다. 그렇지만, 단말 장치에 의해 송신되는 HARQ-ACK 정보의 TTI의 길이는 4개의 심볼이다. 선택적으로, 단계 101 이전에, 방법은: 단말 장치는 네트워크 장치에 의해 송신된 시그널링을 수신하는 것을 추가로 포함하고, 여기서 시그널링은 한 편 이상의 HARQ-ACK 정보의 TTI의 길이를 나타내는 데 사용되는 정보를 포함한다. 시그널링은 상위 계층 시그널링(Higher Layer Signaling) 또는 물리 계층 시그널링이다. 이 방식에서, 단계 202에서, 단말 장치는 시그널링에 기초해서 HARQ-ACK 정보의 코딩된 비트 및 데이터의 코딩된 비트를 다중화한다. 이 방법을 사용하면 HARQ-ACK 정보 피드백을 처리하는 복잡도가 감소될 수 있다.
이 실시예에서, UCI의 코딩된 비트는 UCI의 원래의 비트를 인코딩하여 획득되는 비트이다. UCI가 PUSCH 상에서 운송될 때, 서로 다른 유형의 UCI가 독립적으로 인코딩된다. 예를 들어, 단말 장치는 TS36.212의 섹션 5.2.2.6에 따라 서로 다른 유형의 UCI를 인코딩하다. RI 및 CRI가 모두 출현하면, RI 및 CIR 상에서 조인트 채널 코딩이 수행된다는 것에 유의해야 한다.
데이터(data)의 코딩된 비트는 데이터의 원래의 비트를 인코딩함으로써 획득된 비트이다. 데이터 코딩은 순환 중복 검사(Cyclic Redundancy Check, CRC) 부착, 채널 코딩 및 레이트 매칭과 같은 작동을 포함한다. 예를 들어, TS36.212 내의 섹션 5.2.2.1 내지 섹션 5.2.2.5의 설명에 따라, 데이터 코딩은 트랜스포트 블록 CRC 부착(Transport block CRC attachment), 코드 블록 분할화(code block segmentation), 코드 블록 CRC 부착(code block CRC attachment), 채널 코딩(channel coding), 레이트 매칭(rate matching) 및 코드 블록 연결(code block concantenation)을 포함한다.
본 실시예에서 제공하는 정보 처리 방법에서, 단말 장치는 UCI를 인코딩하여 UCI의 코딩된 비트를 획득하고 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 그런 다음 다중화된 비트 시퀀스를 PUSCH 상에서 운송하고 PUSCH를 네트워크 장치에 송신하며, 여기서 UCI의 TTI의 길이는 0.5 ms보다 크지 않다. 이 방법에서, 데이터 전송 대기시간이 효과적으로 감소할 수 있으므로 낮은 대기시간 서비스의 요구가 충족된다.
도 3에 도시된 실시예에서, 현재 전송될 필요가 있는 UCI에 포함된 정보 유형에 기초해서 단계 101의 특정한 방식이 결정되면, 단계 101은: 단말 장치가 채널 품질 정보에 대한 채널 코딩을 수행하는 단계, 단말 장치가 RI에 대한 채널 코딩을 수행하는 단계, 및 단말 장치가 HARQ-ACK 정보에 대한 채널 코딩을 수행하는 단계 중 적어도 하나의 단계를 포함한다. 예를 들어, UCI가 채널 품질 정보를 포함하면, 단계 101은 단말 장치가 채널 품질 정보에 대한 채널 코딩을 수행하는 단계를 포함하며, UCI가 RI를 포함하면, 단계 101은 단말 장치가 RI에 대한 채널 코딩을 수행하는 단계를 포함하며, UCI가 HARQ-ACK 정보를 포함하면, 단계 101은 단말 장치가 HARQ-ACK 정보에 대한 채널 코딩을 수행하는 단계를 포함한다. 이러한 단계 사이에는 명시적인 순번 관계가 존재하지 않는다.
본 실시예에서, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득한다. UCI의 코딩된 비트는 채널 품질 정보의 코딩된 비트(
Figure pct00001
로 표시되어 있다), RI의 코딩된 비트(
Figure pct00002
로 표시되어 있다), 및 HARQ-ACK 정보의 코딩된 비트(
Figure pct00003
로 표시되어 있다) 중 적어도 하나를 포함한다. 데이터의 코딩된 비트는
Figure pct00004
로 표시되며, 다중화 후에 획득되는 다중화된 비트 시퀀스(bit sequence)는
Figure pct00005
이다. G는 데이터의 코딩된 비트의 수량이며,
Figure pct00006
는 HARQ-ACK 정보의 코딩된 비트의 수량이며,
Figure pct00007
는 RI의 코딩된 비트의 수량이며, Q는 채널 품질 정보의 코딩된 비트의 수량이며, T는 출력 비트 시퀀스의 총 비트 수이다.
선택적으로, 단계 103에서, 단말 장치가 PUSCH 상에서 다중화된 비트 시퀀스를 운송하는 것은: 단말 장치가 다중화된 비트 시퀀스
Figure pct00008
에 대한 스크램블링(scrambling), 변조, 계층 맵핑(layer mapping), 변환 도메인 프리코딩(procoding), 자원 맵핑, 및 SC-FDMA 기저대역 신호 생성(SC-FDMA baseband signal generation)의 프로세싱을 수행하는 것을 포함한다. 또한, 단말 장치는 프로세싱 후에 획득되는 기저대역 신호를 네트워크 장치에 송신한다. 프로세싱 후에 획득되는 기저대역 신호는 PUSCH를 나타낸다. 변환 도메인 프리코딩은 이산 푸리에 변환(Discrete Fourier Transform, DFT)이다.
선택적으로, 단계 103에서, 단말 장치가 PUSCH 상에서 다중화된 비트 시퀀스를 운송하는 것은: 단말 장치가 다중화된 비트 시퀀스
Figure pct00009
에 대한 스크램블링(scrambling), 변조, 계층 맵핑(layer mapping), 프리코딩(procoding), 자원 맵핑, 및 OFDM 기저대역 신호 생성의 프로세싱을 수행하는 것을 포함한다. 프로세싱 후에 획득되는 기저대역 신호는 PUSCH를 나타낸다. 또한, 단말 장치는 프로세싱 후에 획득되는 기저대역 신호를 네트워크 장치에 송신한다.
단일 안테나 포트(single antenna port)에 있어서, 전술한 2개의 단락에서 설명된 프로세싱은 계층 맵핑 및 프리코딩을 포함하지 않을 수도 있다는 것에 유의해야 한다. 또한, 새로운 업링크 다중 액세스 방식이 나중에 도입되면, 새로운 프로세싱은 단계 103에서 수행될 수 있다. 이것은 본 발명에서 제한되지 않는다.
선택적으로, 도 3에 도시된 실시예에 기초해서, 다중화된 비트 시퀀스의 총 비트 수는 2개의 서로 다른 메커니즘: 메커니즘 1 또는 메커니즘 2를 사용해서 획득될 수 있다. 구체적으로:
메커니즘 1
다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 RI의 코딩된 비트 수의 합이거나; 또는 다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 채널 품질 정보의 코딩된 비트 수와 RI의 코딩된 비트 수의 합이다.
메커니즘 1에서, 단말 장치는 RI의 코딩된 비트의 수 및/또는 채널 품질 정보의 코딩된 비트의 수에 기초해서 레이트 매칭을 수행하고, 및/또는 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수에 기초해서 데이터를 펑처링한다. 메커니즘에서, 총 비트 수 T는 데이터의 코딩된 비트의 수량, 채널 품질 정보의 코딩된 비트의 수량, 및/또는 RI의 코딩된 비트의 수량과 관련되어 있다. UCI가 HARQ-ACK 정보만을 포함하면,
Figure pct00010
이다. UCI가 RI만을 포함하거나 UCI가 HARQ-ACK 정보 및 RI를 포함하면,
Figure pct00011
이다. UCI가 채널 품질 정보만을 포함하거나 UCI가 HARQ-ACK 정보 및 채널 품질 정보를 포함하면,
Figure pct00012
이다. UCI가 RI 및 채널 품질 정보를 포함하면,
Figure pct00013
이다. UCI가 HARQ-ACK 정보, RI 및 채널 품질 정보를 포함하면,
Figure pct00014
이다.
메커니즘 2
다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트와 UCI의 코딩된 비트의 수의 합이다.
메커니즘 2에서, 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수 및/또는 RI의 코딩된 비트의 수 및/또는 채널 품질 정보의 코딩된 비트의 수에 기초해서 레이트 매칭을 수행한다. 메커니즘에서, 총 비트 수 T는 데이터의 코딩된 비트의 수, HARQ-ACK 정보의 코딩된 비트의 수 및 RI의 코딩된 비트의 수와 관련되어 있다. UCI가 HARQ-ACK 정보만을 포함하면,
Figure pct00015
이다. UCI가 RI만을 포함하면,
Figure pct00016
이다. UCI가 채널 품질 정보만을 포함하면,
Figure pct00017
이다. UCI가 HARQ-ACK 정보 및 채널 품질 정보를 포함하면,
Figure pct00018
이다. UCI가 RI 및 채널 품질 정보를 포함하면,
Figure pct00019
이다. UCI가 HARQ-ACK 정보, RI 및 채널 품질 정보를 포함하면,
Figure pct00020
이다. TTI가 짧아진 후, 단말 장치가 HARQ-ACK 정보의 코딩된 비트의 수에 기초해서 데이터를 펑처링하면, 데이터의 코딩된 비트의 수에 대한 HARQ-ACK 정보의 코딩된 비트의 수의 비율이 상승할 수 있기 때문에, 펑처링된 데이터의 복조 성능이 저하될 수 있다. 또한, TTI가 짧아진 후, 처리 시간을 감소시키기 위해, PUSCH 자원은 미리 스케줄링될 수 있다(즉, 일정한 시간 동안 PUSCH 자원은 동적으로 변하지 않는다). 그러므로 자원 블록(Resource Block, RB)의 수는 HARQ-ACK 정보의 비트의 수의 변화에 기초해서 증감할 수 없다. 그러므로 성능을 향상시키기 위해, 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수에 기초해서 데이터에대한 레이트 매칭을 수행할 수 있다.
메커니즘 2에 기초해서, 또한, 단계 101 이전에, 단말 장치는 네트워크 장치에 의해 송신된 업링크 허가(Uplink Grant, UL Grant)를 추가로 수신할 수 있다. UL Grant는 PUSCH의 스케줄링 정보를 더 포함한다. 또한 UL Grant는 HARQ-ACK 정보가 PUSCH 자원을 점유하는 것을 나타내는 정보를 추가로 포함한다. 대안으로, UL Grant는 HARQ-ACK 정보의 비트 수를 나타내는 정보를 더 포함한다. 이 방법에서, 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수에 기초해서 데이터에 대해 레이트 매칭을 수행할 수 있다. 선택적으로, UL Grant는 1 비트 정보를 포함하고, 이 1 비트 정보는 HARQ-ACK 정보가 존재하는지를 나타내는 데 사용된다. 예를 들어, "0"은 "HARQ-ACK가 존재하지 않는다"는 것을 나타내고, "1"은 "HARQ-ACK가 존재한다"는 것을 나타낸다. 선택적으로, UL Grant는 1 비트 정보를 더 포함하고, 이 1 비트 정보는 펑처링 또는 레이트 매칭을 나타내는 데 사용된다. 예를 들어, "0"은 "단말 장치가 HARQ-ACK 정보에 기초해서 데이터를 펑처링한다"는 것을 나타내고, "1"은 "단말 장치가 HARQ-ACK 정보에 기초해서 레이트 매칭을 수행한다"는 것을 나타낸다. 선택적으로, UL Grant는 점유된 PUSCH 자원을 나타내는 데 사용되는 정보를 더 포함한다. 예를 들어, 2 비트 정보의 하나의 상태는 PUSCH가 점유되지 않음을 나타내고, 다른 3개의 상태는 예약된 PUSCH 자원의 크기를 나타낸다. HARQ-ACK 정보에 의해 점유될 필요가 있는 자원의 수량이 예약된 자원의 수량을 초과하면, 예약되지 않은 PUSCH 자원 내에서 펑처링이 수행될 수 있다.
선택적으로, 단말 장치는 네트워크 장치에 의해 송신된 제어 시그널링을 추가로 수신할 수 있다. 제어 시그널링은 상위 계층 시그널링 또는 물리 계층 시그널링이며, 단말 장치가 메커니즘 1 또는 메커니즘 2를 사용하도록 명령하는 데 사용된다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 채널 품질 정보를 포함하고, 다중화된 비트 시퀀스에서, 채널 품질 정보의 코딩된 비트는 데이터의 코딩된 비트 앞에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 RI를 포함하고, 다중화된 비트 시퀀스에서, RI의 코딩된 비트는 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 HARQ-ACK 정보를 포함하고, 다중화된 비트 시퀀스에서, HARQ-ACK 정보는 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 HARQ-ACK 정보 및 RI를 포함하고, 다중화된 비트 시퀀스에서, HARQ-ACK 정보는 RI의 코딩된 비트 앞에 위치한다.
본 실시예에서는 PUSCH가 시간 도메인 내의 하나의 심볼을 점유할 때 서로 다른 유형의 UCI를 다중화하는 방법에 대해 주로 설명한다. PUSCH가 시간 도메인 내의 하나의 심볼을 점유하면, PUSCH의 TTI의 길이는 하나의 심볼 또는 2개의 심볼이다. PUSCH의 TTI의 길이가 2개의 심볼일지라도, PUSCH 상에서 운송되는 데이터는 단지 하나의 심볼에만 위치하고, DMRS는 다른 심볼, 즉 도 2의 (a)에서의 제1 TTI를 점유한다. 선택적으로, 비트 시퀀스
Figure pct00021
에서, 채널 품질 정보의 코딩된 비트는 데이터의 코딩된 비트 앞에 위치한다. 즉, 단말 장치는 데이터의 코딩된 비트 앞에서 채널 품질 정보의 코딩된 비트를 연결한다. 선택적으로, 비트 시퀀스
Figure pct00022
에서, RI의 코딩된 비트는 데이터의 코딩된 비트 뒤에 위치한다. 즉, 단말 장치는 데이터의 코딩된 비트 뒤에 RI의 코딩된 비트를 연결한다. 선택적으로, 비트 시퀀스
Figure pct00023
에서, HARQ-ACK 정보의 코딩된 비트는 데이터의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트 뒤에 위치하고 및/또는 RI의 코딩된 비트 앞에 위치한다. 선택적으로, 단말 장치는 데이터의 코딩된 비트 뒤에 및/또는 RI의 코딩된 비트 앞에 HARQ-ACK 정보의 코딩된 비트를 연결한다. 선택적으로, 단말 장치는 데이터의 일부의 코딩된 비트에 HARQ-ACK 정보의 코딩된 비트를 덮어쓰기하고 및/또는 채널 품질 정보의 일부를 뒤에서부터 앞으로 인코딩한다. 선택적으로, HARQ-ACK 정보의 코딩된 비트는 비트 시퀀스
Figure pct00024
에 불연속적으로 위치한다. 선택적으로, 단말 장치는 데이터의 일부의 코딩된 비트 및/또는 채널 품질 정보의 일부의 코딩된 비트에 HARQ-ACK 정보의 코딩된 비트를 불연속적으로 덮어쓰기한다.
도 4는 본 발명의 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다. 본 실시예에서, PUSCH는 시간 도메인 내의 M개의 심볼을 점유한다. M은 7보다 크지 않은 양의 정수이거나 12 또는 10이다. 선택적으로, PUSCH의 TTI의 길이는 M개의 심볼보다 크다. 이 경우, PUSCH DMRS 및 PUSCH는 하나의 TTI 내에서 서로 다른 심볼을 점유한다. 선택적으로, PUSCH의 TTI의 길이는 M개의 심볼과 같다. 이 경우, PUSCH DMRS는 불연속적인 부반송파를 점유한다. 단계 102에서의 "다중화"는 또한 "인터리빙"이라고도 지칭될 수 있다는 것에 유의해야 하며, 즉, UCI의 코딩된 비트 및 데이터의 코딩된 비트는 인터리빙된 비트 시퀀스를 획득하도록 인터리빙된다. 도 4에 도시된 바와 같이, 단계 102의 실시는 이하의 단계를 포함한다:
단계 1021: 인터리빙 행렬을 결정하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
인터리빙 행렬의 열은 위에서부터 아래로 0, 1, 2, .... 및 R-1로 번호가 부여될 수 있고, 행렬의 열은 좌에서 우로 0, 1, .... 및 C-1로 번호가 부여될 수 있다.
선택적으로, C=M이다. 이 경우, 단말 장치는 다중화된 비트 시퀀스의 총 비트 수 T 및 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M에 기초해서 인터리빙 행렬을 결정할 수 있다. 예를 들어, 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M은 3이면, 다중화된 비트 시퀀스의 총 비트 수 T는 12이고, C=3, R=4이다.
선택적으로, C>M이다. 이 경우, 단말 장치는 다중화된 비트 시퀀스의 총 비트 수 T에 기초해서 인터리빙 행렬을 결정한다. 예를 들어, 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M는 3이고, 다중화된 비트 시퀀스의 총 비트 수 T는 12이고, C=4, R=3이다.
단계 1022: UCI의 코딩된 비트 및 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑한다.
단계 1023: 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독한다.
바람직하게, 단말 장치는 인터리빙 행렬로부터 다중화된 비트 시퀀스를 열 단위(column by column)로 판독한다.
본 실시예에서, UCI의 코딩된 비트 및 데이터의 코딩된 비트는 UCI에 포함된 정보의 유형 및 다중화된 비트 시퀀스의 총 비트 수를 계산하기 위한 전술한 메커니즘에 기초해서 대응하는 방법을 선택함으로써 인터리빙 행렬에 맵핑될 수 있다. 도 5는 본 발명의 또 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다. 본 실시예에서 제공하는 방법에서, UCI는 RI, HARQ-ACK 정보 및 채널 품질 정보 중 적어도 하나를 포함한다. 도 5에 도시된 바와 같이, 단계 1022는 이하의 단계를 포함한다:
단계 201: RI의 코딩된 비트를 인터리빙 행렬에 기록한다.
단계 202: 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트를 인터리빙 행렬에 기록한다.
단계 203: HARQ-ACK 정보의 코딩된 비트를 인터리빙 행렬에 덮어쓰기 하거나 HARQ-ACK 정보의 코딩된 비트를 인터리빙 행렬에 기록한다.
본 실시예에서, 기록은 UCI의 코딩된 비트 또는 데이터의 코딩된 비트를 새로운 기록 방식으로 인터리빙 행렬에 기록하는 것이고, 덮어쓰기는 UCI의 코딩된 비트를 덮어쓰기 방식으로 인터리빙 행렬에 기록하는 것이다.
선택적으로, UCI가 RI를 포함하면, 단말 장치는 단계 201을 수행하거나, UCI가 RI를 포함하지 않으면, 단말 장치는 단계 201을 수행하지 않는다.
선택적으로, 단계 202에서, UCI가 채널 품질 정보를 포함하면, 단말 장치는 데이터의 코딩된 비트 및 채널 품질 정보의 코딩된 비트를 인터리빙 행렬에 기록한다. UCI가 채널 품질 정보를 포함하지 않으면, 단말 장치는 데이터의 코딩된 비트를 인터리빙 행렬에 기록한다.
선택적으로, 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트 및 RI의 코딩된 비트는 인터리빙 행렬의 서로 다른 위치에 위치한다.
선택적으로, 단말 장치는 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트를 열 단위(row by row 또는 rows by rows)로 인터리빙 행렬에 기록한다. 이 방식에서, 단계 202 및 단계 1023이 사용을 위해 결합된다. 즉, 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트가 행 단위로 기록되고 열 단위로 판독되며 이것은 인터리빙 기능을 수행한다.
선택적으로, 단계 203에서, 메커니즘 1이 사용되면, 단계 203은 다음과 같다: 단말 장치는 HARQ-ACK 정보의 코딩된 비트를 인터리빙 행렬에 덮어쓰기 한다(overwrite). 동작은 데이터의 일부의 코딩된 비트 및/또는 채널 품질 정보의 일부의 코딩된 비트를 덮어쓰기 한다. 즉, 단말 장치는 인터리빙 행렬 내의 일부의 코딩된 비트(대안으로, 데이터의 일부의 코딩된 비트 및 채널 품질 정보의 일부의 코딩된 비트)를 펑처링하고, 일부의 펑처링된 비트는 HARQ-ACK 정보의 코딩된 비트 시퀀스로 채워진다.
선택적으로, 단계 203에서, 메커니즘 2가 사용되면, 단계 203은 다음과 같다: 단말 장치는 HARQ-ACK 정보의 코딩된 비트를 인터리빙 행렬에 기록한다.
UCI가 HARQ-ACK 정보를 포함하면, 단말 장치는 단계 203을 수행하고, UCI가 HARQ-ACK 정보를 포함하지 않으면, 단말 장치는 단계 203을 수행하지 않는다.
단계 201, 단계 202 및 단계 203 사이에는 명시적인 순번 관계가 존재하지 않는다는 것에 유의해야 한다.
본 실시예에서 제공하는 정보 처리 방법에서, C*R 인터리빙 행렬이 먼저 결정되고, UCI의 코딩된 비트 및 데이터의 코딩된 비트는 인터리빙 행렬에 맵핑되므로, UCI의 TTI의 길이는 0.5 ms보다 작거나 같으며, 이에 의해 낮은 대기시간 서비스의 요구를 충족할 수 있다. 방법은 간단한 동작 프로세스를 가지며 실시하기 용이하다.
도 6은 본 발명의 실시예에 따른 인터리빙 행렬에 대한 개략도이다. UCI는 HARQ-ACK 정보를 포함한다. 도 6의 (a) 내지 (m)은 HARQ-ACK 정보의 코딩된 비트가 맵핑되는, 인터리빙 행렬 내의 특정한 위치를 도시하고 있다.
선택적으로, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, 여기서 k는 C보다 크지 않은 양의 정수이다. 구체적으로, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치한다. 바람직하게, C=1, 2, 또는 3이다. 예를 들어, 도 6의 (a), (c) 또는 (i)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제1 행 및 끝에 있는 적어도 하나의 행에 위치한다. 도 6의 (d) 또는 (j)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 적어도 하나의 열의 끝에 있는 적어도 하나의 행에 위치한다. 선택적으로, HARQ-ACK 정보의 TTI의 길이는 PUSCH의 TTI의 길이보다 작고, 단말 장치는 HARQ-ACK 정보에 의해 피드백될 필요가 있는 시간 도메인 위치에 기초해서 k의 값을 결정한다. 예를 들어, PUSCH의 TTI의 길이는 7 또는 4개의 심볼(여기서, M=6 또는 M=3 or 4)이고, HARQ-ACK 정보의 TTI의 길이는 2개의 심볼이며, 단말 장치는 C=6 또는 C=3 또는 4인 것으로 결정한다. HARQ-ACK 정보에 의해 점유된 TTI가 PUSCH에 의해 점유된 TTI 내의 제1 심볼 또는 제2 심볼일 때, k=1 또는 2이다. 대안으로, HARQ-ACK 정보에 의해 점유된 TTI가 PUSCH에 의해 점유된 TTI 내의 제3 심볼 또는 제4 심볼일 때, k=3 또는 4이다. 대안으로, HARQ-ACK 정보에 의해 점유된 TTI가 PUSCH에 의해 점유된 TTI 내의 제5 심볼 또는 제6 심볼일 때, k=5 또는 6이다.
선택적으로, UCI는 복수 편의 HARQ-ACK 정보를 포함하고, 이 복수 편의 HARQ-ACK 정보에 대응하는 복수의 TTI는 모두 PUSCH에 의해 점유된 TTI에 위치한다. 복수 편의 HARQ-ACK 정보 중 임의의 하나의 정보의 TTI의 길이는 PUSCH의 TTI의 길이보다 작다. 이 경우, 복수 편의 HARQ-ACK 정보의 임의의 하나의 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, k는 C보다 크지 않은 양의 정수이다. 단말 장치는 HARQ-ACK 정보 중 임의의 정보에 의해 피드백될 필요가 있는 시간 도메인 위치에 기초해서 k의 값을 결정한다. 예를 들어, PUSCH의 TTI의 길이는 7개의 심볼이고(여기서, M=6), 단말 장치는 C=6인 것으로 결정하며, UCI는 TTI가 2개의 심볼의 길이는 가지는 2편의 HARQ-ACK 정보를 포함하며, 이 2편의 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 및 제3 열에 각각 위치한다.
선택적으로, C는 1보다 크고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치한다. 이 적어도 2개의 열 중 임의의 하나의 열에서, HARQ-ACK 정보의 코딩된 비트는 끝에 있는 적어도 하나의 열에 위치한다. 예를 들어, 도 6의 (e)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다. 예를 들어, 도 6의 (m)에 도시된 바와 같이, C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열(즉, 2 및 3으로 번호가 부여된 열)에 위치한다. 예를 들어, C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제 10열(즉, 2, 3, 8 및 9로 번호가 부여된 열)에 위치한다.
선택적으로, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 또는 적어도 2개의 열에 불연속적으로 분배되며, k는 C보다 크지 않은 양의 정수이며, 예를 들어, k=1 또는 C이다. 바람직하게는 C=1, 2, 또는 3이다. 예를 들어, 도 6의 (b), (f), (g) 또는 (k)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 마지막 열에 불연속적으로 분배된다. 구체적으로, 단말 장치는 인터리빙 행렬의 제1 열 또는 마지막 열에 HARQ-ACK 정보의 코딩된 비트를 (덮어)쓰기 한다. 예를 들어, 도 6의 (h) 또는 (i)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 불연속적으로 분배된다. 구체적으로, 단말 장치는 인터리빙 행렬의 모든 열에 HARQ-ACK 정보의 코딩된 비트를 (덮어)쓰기한다. HARQ-ACK 정보의 코딩된 비트의 수의 집중적인 분배와 비교해서, HARQ-ACK 정보의 코딩된 비트가 인터리빙 행렬에 불연속적으로 분배되면, 단말 장치는 데이터를 불연속적으로 펑처링하므로 집중식 펑처링에 의해 야기되는 데이터 복조 성능의 저하가 감소될 수 있다.
선택적으로, PUSCH(데이터로 약칭되는, PUSCH 상에서 운송되는 데이터)가 M개의 심볼 상에 위치하면(여기서 M은 1, 2, 3, 4, 또는 5), 인터리빙 행렬은 또한 C개의 행렬을 포함할 수 있고(C>M), HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치하며, 및/또는 RI의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치한다. 예를 들어, PUSCH는 하나, 둘, 셋 또는 네 개의 심볼 상에 위치한다. 그렇지만, 도 6의 (m)에 도시된 바와 같이, C=6이며, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치한다. 이 방법에서, HARQ-ACK 정보의 코딩된 비트는 비트 시퀀스에 불연속적으로 분배된다. HARQ-ACK 정보의 코딩된 비트의 수량이 집중식으로 비트 시퀀스에 분배되는 것과 비교하면, HARQ-ACK 정보의 코딩된 비트가 비트 시퀀스에 불연속적으로 분배되면, 단말 장치는 데이터를 불연속적으로 펑처링하므로, 펑처링에 의해 야기되는 데이터 복조 성능의 저하가 감소될 수 있다.
도 7은 본 발명의 실시예에 따른 다른 인터리빙 행렬에 대한 개략도이다. UCI는 RI 또는 채널 품질 정보를 포함한다. 이하에서는 도 7의 (a) 및 (q)를 예로 사용하여, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트가 맵핑되는, 인터리빙 행렬 내의 특정한 위치를 상세히 설명한다.
선택적으로, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
선택적으로, UCI는 채널 품질 정보를 포함하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 위치하는 적어도 하나의 행에 위치한다.
선택적으로, 채널 품질 정보의 코딩된 비트 또는 RI의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하며, 여기서 k는 C보다 크지 않은 양의 정수이다. 예를 들어, k=1 또는 C이다. 구체적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 또는 끝 또는 상단에 있는 적어도 하나의 열에 위치한다. 바람직하게, C=1, 2, 또는 3이다. 예를 들어, 도 7의 (a), (e) 또는 (m)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 끝에 있는 적어도 하나의 열에 위치한다. 예를 들어, 도 7의 (d) 또는 (o)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 마지막 열 또는 끝에 있는 적어도 하나의 열에 위치한다. 예를 들어, 도 7의 (n)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제2 열 또는 끝에 있는 적어도 하나의 열에 위치한다. 예를 들어, 도 7의 (b) 또는 (f)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 상단에 있는 적어도 하나의 열에 위치한다. 예를 들어, 도 7의 (g)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 마지막 열 또는 상단에 있는 적어도 하나의 열에 위치한다. 선택적으로, RI의 TTI의 길이는 PUSCH의 TTI의 길이보다 작고, 단말 장치는 RI의 시간 도메인 위치에 기초해서 k의 값을 결정한다. 예를 들어, PUSCH의 TTI의 길이는 7 또는 4개의 심볼이고(여기서 M=6 또는 M=3 또는 4), RI의 TTI의 길이는 2개의 심볼이고 단말 장치는 C=6 또는 C=3 또는 4인 것으로 결정한다. RI에 의해 점유된 TTI가 PUSCH에 의해 점유된 TTI 내의 제1 심볼 및 제2 심볼일 때, k=1 또는 2이다. 대안으로, RI에 의해 점유된 TTI가 PUSCH에 의해 점유된 TTI 내의 제3 심볼 및 제4 심볼일 때, k=3 또는 4이다. 대안으로, RI에 의해 점유된 TTI는 PUSCH에 의해 점유된 TTI 내의 제5 심볼 및 제6 심볼일 때, k=5 또는 6이다.
선택적으로, UCI는 복수의 RI를 포함하고, 이 복수의 RI에 대응하는 복수의 TTI는 모두 PUSCH에 의해 점유된 TTI에 위치한다. 복수의 RI 중 임의의 RI의 TTI의 길이는 PUSCH의 TTI의 길이보다 작다. 이 경우, 임의의 RI의 코딩된 비트는 인터리빙 행렬의 k번째 행렬에 위치하고 k는 C보다 크지 않은 양의 정수이며, 단말 장치는 임의의 RI의 시간 도메인 위치에 기초해서 k의 값을 결정한다. 예를 들어, PUSCH의 TTI의 길이는 7개의 심볼이고(여기서 M=6), 단말 장치는 C=6인 것으로 결정하며 TTI가 2개의 심볼의 길이를 가지는 2개의 RI를 포함하고, 이 2개의 RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제3 열에 각각 위치한다.
선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치한다. 또한, 이 적어도 2개의 열 중 임의의 하나의 열에서, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 끝 또는 상단에 있는 적어도 하나의 행에 위치한다. 예를 들어, 도 7의 (h)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열 및 끝에 있는 적어도 하나의 행에 위치한다. 예를 들어, 도 7의 (i) 또는 (p)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열 및 상단에 있는 적어도 하나의 행에 위치한다. 예를 들어, 도 7의 (q)에 도시된 바와 같이, C=6이고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열(즉, 1 및 4로 번호가 부여된 열)에 위치한다. 예를 들어, C=12이고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열(즉, 1, 4, 7 및 10으로 번호가 부여된 열)에 위치한다.
선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 또는 적어도 2개의 열에 불연속적으로 분배되고, k는 C보다 크지 않은 양의 정수이고, 예를 들어, k=1 또는 C이다. 예를 들어, 도 7의 (c), (j) 또는 (k)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 마지막 열에 불연속적으로 분배된다. 구체적으로, 단말 장치는 RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트를 인터리빙 행렬의 제1 열 또는 마지막 열에 불연속적으로 기록한다. 예를 들어, 도 7의 (l)에 도시된 바와 같이, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 불연속적으로 위치한다. 구체적으로, 단말 장치는 RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트를 인터리빙 행렬의 모든 열에 불연속적으로 기록한다.
도 8은 본 발명의 실시예에 따른 다른 인터리빙 행렬에 대한 개략도이다. UCI는 RI 및 HARQ-ACK 정보를 포함하거나, UCI는 채널 품질 정보 및 HARQ-ACK 정보를 포함한다. 이하에서는 도 8의 (a) 내지 (u)를 예로 사용해서, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 맵핑하는 방법에 대해 상세히 설명한다.
선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열, 예를 들어, k번째 열에 위치하고, 여기서 k는 C보다 크지 않은 양의 정수이다. 예를 들어, k=1 또는 C이고, 즉 제1 열 또는 마지막 열이다. 바람직하게, 예를 들어, 도 8의 (a), (b), (c), (d), (e), (h), (i) 및 (l)에 도시된 바와 같이, C=1, 2 또는 3이다. 선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행(
Figure pct00025
행/행들 또는 Q 열/열들)에 위치하고, HARQ-ACK 정보의 코딩된 비트는 예를 들어, 도 8의 (a) 및 (h)에 도시된 바와 같이 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 채널 품질 정보의 코딩된 비트보다 높은 적어도 하나의 행(
Figure pct00026
행/행들)에 위치한다. 선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열의 상단에 있는
Figure pct00027
열들 또는 Q 열에 위치하고, HARQ-ACK 정보의 코딩된 비트는 도 8의 (b) 및 (i)에 도시된 바와 같이 인터리빙 행렬의 k번째 열의 끝에 있는
Figure pct00028
행에 위치한다. 선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는
Figure pct00029
열 또는 Q 열에 위치하고, HARQ-ACK 정보의 코딩된 비트는 예를 들어, 도 8의 (c) 및 (l)에 도시된 바와 같이, 인터리빙 행렬의 k번째 열에 불연속적으로 분배된다. 선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열의 상단에 있는
Figure pct00030
열 또는 Q 열에 위치하고, HARQ-ACK 정보의 코딩된 비트는 예를 들어, 도 8의 (d)에 도시된 바와 같이, 인터리빙 행렬의 k번째 열에 불연속적으로 분배된다. 선택적으로, RI의 코딩된 비트 또는 HARQ-ACK 정보의 코딩된 비트는 예를 들어, 도 8의 (e)에 도시된 바와 같이, 인터리빙 행렬의 k번째 열에 불연속적으로 분배된다.
선택적으로, C는 1보다 크고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 행렬에 위치한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 제1 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 도 8의 (f) 및 (p)에 도시된 바와 같이 제2 열에 위치한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 제2 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 도 8의 (g), (j) 및 (m)에 도시된 바와 같이 제1 열에 위치한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 제3 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 도 8의 (q)에 도시된 바와 같이 제2 열에 위치한다. 예를 들어, C=4일 때, HARQ-ACK 정보의 코딩된 비트는 제2 열 및 제3 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 제1 열 및 제4 열에 위치한다. 예를 들어, C=4일 때, HARQ-ACK 정보의 코딩된 비트는 제2 열 및 제4 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 제1 열 및 제3 열에 위치한다. 예를 들어, C=6일 때, 도 8의 (t)에 도시된 바와 같이 HARQ-ACK 정보의 코딩된 비트는 제3 열 및 제4 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 제2 열 및 제5 열에 위치한다. 예를 들어, C=8일 때, HARQ-ACK 정보의 코딩된 비트는 제2 열, 제4 열, 제6 열 및 제8 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 제1 열, 제3 열, 제5 열 및 제7 열에 위치한다. 예를 들어, C=12일 때, HARQ-ACK 정보의 코딩된 비트는 제3 열, 제4 열, 제9 열 및 제10 열(즉, 2, 3, 8 및 9로 번호가 부여되어 있다)에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 제2 열, 제5 열, 제8 열 및 제11 열(즉, 1, 4, 7 및 10으로 번호가 부여되어 있다)에 위치한다.
선택적으로, C는 1보다 크고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치하며, 여기서 k는 C보다 크지 않은 양의 정수이다. 예를 들어, k=1 또는 C이고, 즉 제1 열 또는 마지막 열이다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 마지막 열이며, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 도 8의 (k), (f) 및 (s)에 도시된 바와 같이 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, C는 1보다 크고, HARQ-ACK 정보의 코딩된 비트에 의해 점유되는, 인터리빙 행렬의 열 수는 RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트에 의해 점유되는, 인터리빙 행렬의 열 수보다 작다. 도 8의 (u)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, 도 8의 (a), (b), (f), (g), (h), (i), (j), (k), (p), (q), (r), (s), (t) 및 (u)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 적어도 하나의 열에 연속적으로(즉, 집중적인 방식으로) 분배되고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 적어도 하나의 열에 연속적으로 분배된다. "연속적인 분배"는 "하나 이상의 연속적인 행의 점유"를 의미한다는 것에 유의해야 한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 적어도 하나의 열에 연속적으로 분배된다. 즉, HARQ-ACK 정보의 코딩된 비트에 의해 점유되는 임의의 열에서, HARQ-ACK 정보의 코딩된 비트는 하나 이상의 연속적인 행을 점유한다. 선택적으로, 도 8의 (b), (i), (j), (k), (r), (s) 및 (u)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 끝에 있는 하나 이상의 행에 위치하고, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 상단에 있는 하나 이상의 행에 위치한다. 선택적으로, 도 8의 (a), (f), (g), (h), (p), (q) 및 (t)에 도시된 바와 같이 HARQ-ACK 정보의 코딩된 비트 및 RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비는 인터리빙 행렬의 끝에 있는 하나 이상의 행에 위치한다.
선택적으로, 도 8의 (c), (d), (l), (m) 및 (n)에 도시된 방식으로 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로(즉, 해산 또는 분산 방식으로) 분배되며, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배된다. "불연속적인 분배"는 "복수의 불연속적인 행의 점유"를 의미한다는 것에 유의해야 한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다. 즉, HARQ-ACK 정보의 코딩된 비트에 의해 점유된 임의의 열에서, HARQ-ACK 정보의 코딩된 비트는 복수의 불연속적인 행을 점유한다.
선택적으로, 도 8의 (e) 및 (o)에 도시된 바와 같이 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배되며, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배된다.
도 9는 본 발명의 실시예에 따른 또 다른 인터리빙 행렬에 대한 개략도이다. UCI는 RI 및 채널 품질 정보를 포함한다. 이하에서는 도 9의 (a) 내지 (r)을 예로 사용하여, UCI의 코딩된 비트 또는 데이터의 코딩된 비트를 맵핑하는 방법에 대해 상세히 설명한다.
선택적으로, RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비는 인터리빙 행렬의 하나의 열, 예를 들어, k번째 열에 위치하고, 여기서 k는 C보다 크지 않은 양의 정수이다. 예를 들어, k=1 또는 C이며, 즉 도 9의 (a), (b), (c), (d), (e) 및 (i)에 도시된 바와 같이 제1 열 또는 마지막 열이다. 선택적으로, 도 9의 (a) 및 (i)에 도시된 바와 같이 RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 상단에 있는 Q 행에 위치한다. 선택적으로, 예를 들어, 도 9의 (b)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 상단의
Figure pct00031
행에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 RI의 코딩된 비트 아래의 Q 행에 위치한다. 선택적으로, 예를 들어, 도 9의 (c)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 마지막
Figure pct00032
행에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 RI의 코딩된 비트 위의 Q 행에 위치한다. 선택적으로, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 Q 행에 위치하고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 행 및 채널 품질 정보의 코딩된 비트 아래의
Figure pct00033
행에 위치한다. 선택적으로, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 마지막 Q 행에 위치하고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열 및 채널 품질 정보의 코딩된 비트 아래의
Figure pct00034
행에 위치한다.
선택적으로, C는 1보다 크고(예를 들어, C=2, 4, 6, 8, 10, 또는 12), RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다. 예를 들어, 도 9의 (k)에 도시된 바와 같이 RI의 코딩된 비트는 제1 열에 위치하고, 채널 품질 정보의 코딩된 비트는 제2 열에 위치한다. 예를 들어, 도 9의 (j)에 도시된 바와 같이 RI의 코딩된 비트는 제2 열에 위치하고, 채널 품질 정보의 코딩된 비트는 제1 열에 위치한다.
선택적으로, C는 1보다 크고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열에 위치하며, 여기서 k는 C보다 크지 않은 양의 정수이다. 예를 들어, k=1 또는 C이고, 즉 제1 열 또는 제2 열이다. 예를 들어, 도 9의 (f), (g), (n), (o) 및 (p)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 제1 열 또는 마지막 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, C는 1보다 크고, RI의 코딩된 비트에 의해 점유되는, 인터리빙 행렬의 열 수는 채널 품질 정보의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트에 의해 점유되는, 인터리빙 행렬의 열 수보다 작다. 도 9의 (r)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, C는 1보다 크고, RI의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열 또는 모든 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 적어도 2개의 열 또는 모든 열에 위치한다. 도 9의 (q)에 도시된 바와 같이, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, 도 9의 (a), (b), (c), (f), (g), (h), (i), (j), (k), (n), (o), (p), (q) 및 (r)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배되고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다. 선택적으로, 도 9의 (a), (f), (g), (h), (i), (j), (n), (o), (p), (q) 및 (r)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 끝에 있는 하나 이상의 행에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 상단에 있는 하나 이상의 행에 위치한다.
선택적으로, 도 9의 (d), (l) 및 (m)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배되고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다.
선택적으로, 도 9의 (e) 및 (m)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배되고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다.
도 10은 본 발명의 실시예에 따른 또 다른 인터리빙 행렬에 대한 개략도이다. UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함한다. 이하에서는 도 10의 (a) 내지 (t)를 예로 사용하여, UCI의 코딩된 비트 또는 데이터의 코딩된 비트를 맵핑하는 방법에 대해 상세히 설명한다.
선택적으로, RI의 코딩된 비트, 채널 품질 정보의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열에 위치한다. 바람직하게, C=1, 2, 또는 3이고, 예를 들어, 도 10의 (a), (b), (c), (d) 및 (e)에 도시된 바와 같다. 선택적으로, 도 10의 (a)에 도시된 바와 같이, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 상단에 있는 Q 행에 위치하며, RI의 코딩된 비트는 인터리빙 행렬의 끝에 있는
Figure pct00035
행에 위치하며, HARQ-ACK 정보의 코딩된 비트는 RI의 코딩된 비트 위의
Figure pct00036
행에 위치한다. 선택적으로, 도 10의 (b)에 도시된 바와 같이, RI의 코딩된 비트는 인터리빙 행렬의 상단에 있는
Figure pct00037
행에 위치하고, 채널 품질 정보의 코딩된 비트는 RI의 코딩된 비트 아래의 Q 행에 위치하며, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 마지막
Figure pct00038
행에 위치한다. 선택적으로, 도 10의 (c)에 도시된 바와 같이, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 상단에 있는 Q 행에 위치하고, RI의 코딩된 비트는 인터리빙 행렬의 마지막
Figure pct00039
행에 위치하며, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 불연속적으로 분배된다.
선택적으로, 도 10의 (f) 및 (p)에 도시된 바와 같이, C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다. 예를 들어, HARQ-ACK 정보의 코딩된 비트는 제1 열에 위치하고, RI의 코딩된 비트는 제2 열에 위치한다. 예를 들어, 도 10의 (g)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 제2 열에 위치하고 RI의 코딩된 비트는 제1 열에 위치한다. 예를 들어, 도 10의 (q)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 제3 열에 위치하고, RI의 코딩된 비트는 제2 열에 위치한다. 예를 들어, C=6일 때, 도 10의 (t)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 제3 열 및 제4 열에 위치하며, RI의 코딩된 비트는 제2 열 및 제5 열에 위치한다.
선택적으로, 도 10의 (h)에 도시된 바와 같이, C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, 도 10의 (j), (r) 및 (s)에 도시된 바와 같이, C는 1보다 크고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, C는 1보다 크고, HARQ-ACK 정보의 코딩된 비트, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
선택적으로, 도 10의 (a), (b), (f), (g), (h), (i), (j), (p), (q), (r), (s) 및 (t)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다.
선택적으로, 도 10의 (c), (k), (l), (m) 및 (n)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배되고, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배된다.
선택적으로, 도 10의 (d)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트 및 RI의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배되고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 연속적으로 분배된다.
선택적으로, 도 10의 (e) 및 (o)에 도시된 바와 같이, HARQ-ACK 정보의 코딩된 비트, RI의 코딩된 비트 및 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 하나의 열 또는 적어도 2개의 열 또는 모든 열에 불연속적으로 분배된다.
본 실시예에서 제공하는 정보 처리 방법에서, 단말 장치는 UCI를 인코딩하여 UCI의 코딩된 비트를 획득하고 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 다중화된 비트 시퀀스를 PUSCH 상에서 운송하며, PUSCH를 네트워크 장치에 송신하며, 여기서 UCI의 TTI의 길이는 0.5 ms보다 크지 않다. 이 방법에서, 데이터 전송 대기시간이 효과적으로 감소될 수 있으므로, 낮은 대기시간 서비스의 요구가 충족된다. 또한, 본 발명은 TTI가 0.5 ms보다 크지 않은 길이를 가지는 UCI를 PUSCH에 다중화하는 방법을 제공하여, 1 ms보다 작은 UCI의 전송이 지원될 수 없는 종래 기술의 문제를 해결한다.
도 11은 본 발명의 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다. 방법은 네트워크 장치에 의해 실행된다. 도 11에 도시된 바와 같이, 방법은 이하의 단계를 포함한다:
단계 301: 단말 장치에 의해 송신된 PUSCH를 수신하며, 상기 PUSCH는 UCI를 운송하는 데 사용되고, 상기 UCI의 TTI의 길이는 0.5 밀리초보다 작거나 같다.
단계 302: PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득한다.
단계 303: UCI의 코딩된 비트 및 데이터의 코딩된 비트를 디코딩한다.
본 실시예에서 제공하는 정보 처리 방법은 도 3에 도시된 실시예에서 제공하는 정보 처리 방법에 대응하며, 실시 원리는 도 3에 도시된 실시예에서의 실시 원리와 유사하다. 이 방법은 독립적인 실시예로서 사용될 수도 있고, 전술한 방법과 함께 사용될 수도 있다. 달리 설명하지 않는다면, 본 실시예의 내용은 전술한 실시예의 내용과 같으므로 전술한 실시예의 설명을 참조하며 이에 대해서는 여기서 다시 이어서 설명하지 않는다.
선택적으로, UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
선택적으로, UCI는 복수 편의 HARQ-ACK 정보를 포함하고, 복수 편의 HARQ-ACK 정보는 복수 편의 다운링크 데이터의 수신 상태를 각각 나타낸다. 복수 편의 다운링크 데이터 중 적어도 2개의 다운링크 데이터의 TTI는 서로 다른 길이를 가지며, 복수 편의 HARQ-ACK 정보의 TTI는 동일한 길이를 가진다. 선택적으로, 단계 301 이전에, 방법은: 네트워크 장치가 단말 장치에 시그널링을 송신하는 것을 더 포함하며, 여기서 상기 시그널링은 하나 이상의 HARQ-ACK 정보 중 TTI의 길이를 나타내는 데 사용된다. 특정한 내용에 대해서는 전술한 실시예를 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
다중화된 비트 시퀀스의 총 비트 수는 메커니즘 1 및 메커니즘 2에 기초해서 결정되며, 이에 대해서는 여기서 다시 설명하지 않는다. 메커니즘 2에 기초해서, 단계 301 이전에, 네트워크 장치는 단말 장치에 UL 허가를 추가로 송신할 수 있다. UL 허가의 특정한 내용에 대해서는 전술한 실시예를 참조하며, 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, 네트워크 장치는 단말 장치에 제어 시그널링을 추가로 송신할 수 있다. 제어 시그널링은 상위 계층 시그널링 또는 물리 계층 시그널링이며, 단말 장치가 메커니즘 1 또는 메커니즘 2를 사용하도록 명령하는 데 사용된다.
선택적으로, PUSCH는 시간 도메인에서 하나의 심볼을 점유한다. 다중화된 비트 시퀀스에서 다양한 편의 UCI의 위치에 대해서는 전술한 실시예를 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
본 실시예에서, PUSCH는 시간 도메인에서 M개의 심볼을 점유하며, M은 7보다 크지 않은 양의 정수이다. 도 12는 본 발명의 또 다른 실시예에 따른 정보 처리 방법에 대한 흐름도이다. 도 12에 도시된 바와 같이, 단계 302의 "다중화된 비트 시퀀스를 역다중화하여 UCI 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계"의 실시는 다음의 단계를 포함한다:
단계 3021: 인터리빙 행렬을 결정하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
단계 3022: 다중화된 비트 시퀀스를 인터리빙 행렬에 기록한다.
바람직하게, 네트워크 장치는 인터리빙 행렬에 다중화된 비트 시퀀스를 열 단위(column by column)로 기록한다.
단계 3023: 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득한다.
단계 3023은 구체적으로 이하의 단계: 인터리빙 행렬로부터 RI를 획득하는 단계; 인터리빙 행렬로부터 HARA-ACK 정보의 코딩된 비트를 획득하는 단계; 및 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트를 행 단위(row by row 또는 rows by rows)로 판독하는 단계 중 적어도 하나를 포함한다. 즉, 데이터의 코딩된 비트 및/또는 채널 품질 정보의 코딩된 비트는 열 단위 및 행 단위로 기록되며, 이것은 디인터리빙 기능을 실행한다.
네트워크 장치가 단계 3022를 수행한 후, 즉 네트워크 장치는 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 인터리빙 행렬에서 UCI의 코딩된 비트의 위치에 대해서는 단말 장치 측 상에서의 실시예의 설명을 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
본 실시예에서 제공하는 정보 처리 방법에서, 네트워크 장치는 단말 장치에 의해 송신되고 UCI를 운송하는 PUSCH를 수신하고, PUSCH로부터 다중화된 비트 시퀀스를 획득하며, 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, UCI의 코딩된 비트를 디코딩하여 원래의 UCI를 획득하며, 데이터의 코딩된 비트를 디코딩하여 원래의 데이터를 획득하며, 여기서 UCI의 TTI의 길이는 0.5 ms보다 크지 않다. 이 방법에서, 데이터 전송 대기시간이 효과적으로 감소될 수 있으므로, 낮은 대기시간 서비스의 요구가 충족된다. 또한, 본 발명은 TTI가 0.5 ms보다 크지 않은 길이를 가지는 UCI를 PUSCH로부터 획득하는 방법을 제공하여, 1 ms보다 작은 UCI의 전송이 지원될 수 없는 종래 기술의 문제를 해결한다.
도 13은 본 발명의 실시예에 따른 정보 처리 방법에 대한 상호작용 흐름도이다. 도 13에 도시된 바와 같이, 방법은 이하의 단계를 포함한다:
단계 401: 단말 장치는 UCI를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득한다.
단계 402: 단말 장치는 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득한다.
단계 403: 단말 장치는 다중화된 비트 시퀀스를 PUSCH 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
단계 404: 단말 장치에 의해 송신된 PUSCH를 수신한다.
단계 405: 네트워크 장치는 수신된 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득한다.
단계 406: 네트워크 장치는 UCI의 코딩된 비트를 디코딩하고 데이터의 코딩된 비트를 디코딩한다.
본 발명의 실시예에서 제공하는 정보 처리 방법은 단말 장치가 네트워크 장치와 정보를 교환하는 실시예이다. 정보 처리 방법의 실시 원리에 대해서는 도 3 및 도 11에 도시된 실시예를 참조한다. 또한, 전술한 실시예에서 제공하는 정보 처리 방법 역시 본 실시예에도 적절하며 이에 대해서는 여기서 다시 설명하지 않는다.
본 발명의 실시예에서 제공하는 정보 처리 방법에서, 단말 장치는 UCI를 인코딩하여 UCI의 코딩된 비트를 획득하고 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 그런 다음 다중화된 비트 시퀀스를 PUSCH 상에서 운송하며 PUSCH를 네트워크 장치에 송신한다. 네트워크 장치는 수신된 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, UCI의 코딩된 비트를 디코딩하여 원래의 UCI를 획득하고 데이터의 코딩된 비트를 디코딩하여 원래의 데이터를 획득하며, 여기서 UCI의 TTI의 길이는 0.5 ms보다 크지 않다. 이 방법에서, 데이터 전송 대기시간은 효과적으로 감소될 수 있으므로 낮은 대기시간 서비스의 요구가 충족된다.
도 14는 본 발명의 실시예에 따른 단말 장치에 대한 개략적인 구조도이다. 도 14에 도시된 바와 같이, 단말 장치는 인코딩 모듈(11), 다중화 모듈(12) 및 송신 모듈(13)을 포함한다. 인코딩 모듈(11)은 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하도록 구성되어 있다. 다중화 모듈(12)은 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있다. 송신 모듈(13)은 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있으며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
이 실시예에서, UCI의 TTI의 길이는 0.5 ms보다 작거나 같다. 예를 들어, UCI의 TTI의 길이는 하나의 심볼, 2개의 심볼, 3개의 심볼, 4개의 심볼 또는 0.5이다. 선택적으로, PUSCH의 TTI의 길이는 UCI의 TTI의 길이보다 크거나 같다. 예를 들어, PUSCH의 TTI의 길이는 하나의 심볼, 2개의 심볼, 3개의 심볼, 4개의 심볼, 0.5ms 또는 1 ms이다. 종래 기술에서, UCI의 TTI의 길이는 1 ms이고, UCI는 TTI가 1 ms의 길이를 가지는 PUSCH 상에서 운송된다.
이 실시예에서, UCI의 코딩된 비트는 UCI의 원래의 비트를 인코딩하여 획득되는 비트이다. UCI가 PUSCH 상에서 운송될 때, 서로 다른 유형의 UCI가 독립적으로 인코딩된다. 예를 들어, 단말 장치는 TS36.212의 섹션 5.2.2.6에 따라 서로 다른 유형의 UCI를 인코딩하다. RI 및 CRI가 모두 출현하면, RI 및 CIR 상에서 조인트 채널 코딩이 수행된다는 것에 유의해야 한다.
데이터(data)의 코딩된 비트는 데이터의 원래의 비트를 인코딩함으로써 획득된 비트이다. 데이터 코딩은 순환 중복 검사(Cyclic Redundancy Check, CRC) 부착, 채널 코딩 및 레이트 매칭과 같은 작동을 포함한다. 예를 들어, TS36.212 내의 섹션 5.2.2.1 내지 섹션 5.2.2.5의 설명에 따라, 데이터 코딩은 트랜스포트 블록 CRC 부착(Transport block CRC attachment), 코드 블록 분할화(code block segmentation), 코드 블록 CRC 부착(code block CRC attachment), 채널 코딩(channel coding), 레이트 매칭(rate matching) 및 코드 블록 연결(code block concantenation)을 포함한다.
본 실시예의 단말 장치는 도 3에 도시된 방법의 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
선택적으로, 도 14에 도시된 실시예에 기초해서, 다중화된 비트 시퀀스의 총 비트 수(T로 표시됨)는 2개의 다른 메커니즘: 메커니즘 1 및 메커니즘 2를 사용해서 획득될 수 있다. 구체적으로:
메커니즘 1
다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 RI의 코딩된 비트 수의 합이거나; 또는 다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트 수와 채널 품질 정보의 코딩된 비트 수와 RI의 코딩된 비트 수의 합이다.
메커니즘 1에서, 단말 장치는 RI의 코딩된 비트의 수 및/또는 채널 품질 정보의 코딩된 비트의 수에 기초해서 레이트 매칭을 수행하고, 및/또는 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수에 기초해서 데이터를 펑처링한다. 메커니즘에서, 총 비트 수 T는 데이터의 코딩된 비트의 수량, 채널 품질 정보의 코딩된 비트의 수량, 및/또는 RI의 코딩된 비트의 수량과 관련되어 있다.
메커니즘 2
다중화된 비트 시퀀스의 총 비트 수는 데이터의 코딩된 비트와 UCI의 코딩된 비트의 수의 합이다.
메커니즘 2에서, 단말 장치는 HARQ-ACK 정보의 코딩된 비트의 수 및/또는 RI의 코딩된 비트의 수 및/또는 채널 품질 정보의 코딩된 비트의 수에 기초해서 레이트 매칭을 수행한다. 메커니즘에서, 총 비트 수 T는 데이터의 코딩된 비트의 수, HARQ-ACK 정보의 코딩된 비트의 수 및 RI의 코딩된 비트의 수와 관련되어 있다.
본 실시예에서, 메커니즘 1 및 메커니즘 2의 실시 원리는 도 3에 도시된 메커니즘 1 및 메커니즘 2의 실시 원리와 같으므로 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, 단말 장치는 네트워크 장치에 의해 송신된 제어 시그널링을 수신하도록 구성되어 있는 수신 모듈을 더 포함할 수 있다. 제어 시그널링은 상위 계층 시그널링 또는 물리 계층 시그널링이고, 단말 장치가 메커니즘 1 또는 메커니즘 2를 사용하도록 명령하는 데 사용된다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 채널 품질 정보를 포함하고, 다중화된 비트 시퀀스에서, 채널 품질 정보의 코딩된 비트는 데이터의 코딩된 비트 앞에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 RI를 포함하고, 다중화된 비트 시퀀스에서, RI의 코딩된 비트는 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 HARQ-ACK 정보를 포함하고, 다중화된 비트 시퀀스에서, HARQ-ACK 정보는 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, PUSCH는 시간 도메인 내의 하나의 심볼을 점유하고, UCI는 HARQ-ACK 정보 및 RI를 포함하고, 다중화된 비트 시퀀스에서, HARQ-ACK 정보는 RI의 코딩된 비트 앞에 위치한다.
본 실시예에서는 PUSCH가 시간 도메인 내의 하나의 심볼을 점유할 때 서로 다른 유형의 UCI를 다중화하는 방법에 대해 주로 설명한다. PUSCH가 시간 도메인 내의 하나의 심볼을 점유하면, PUSCH의 TTI의 길이는 하나의 심볼 또는 2개의 심볼이다. PUSCH의 TTI의 길이가 2개의 심볼일지라도, PUSCH 상에서 운송되는 데이터는 단지 하나의 심볼에만 위치하고, DMRS는 다른 심볼, 즉 도 2의 (a)에서의 제1 TTI를 점유한다. 선택적으로, 비트 시퀀스
Figure pct00040
에서, 채널 품질 정보의 코딩된 비트는 데이터의 코딩된 비트 앞에 위치한다. 즉, 단말 장치는 데이터의 코딩된 비트 앞에서 채널 품질 정보의 코딩된 비트를 연결한다. 선택적으로, 비트 시퀀스
Figure pct00041
에서, RI의 코딩된 비트는 데이터의 코딩된 비트 뒤에 위치한다. 즉, 단말 장치는 데이터의 코딩된 비트 뒤에 RI의 코딩된 비트를 연결한다. 선택적으로, 비트 시퀀스
Figure pct00042
에서, HARQ-ACK 정보의 코딩된 비트는 데이터의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트 뒤에 위치하고 및/또는 RI의 코딩된 비트 앞에 위치한다. 선택적으로, 단말 장치는 데이터의 코딩된 비트 뒤에 및/또는 RI의 코딩된 비트 앞에 HARQ-ACK 정보의 코딩된 비트를 연결한다. 선택적으로, 단말 장치는 데이터의 일부의 코딩된 비트에 HARQ-ACK 정보의 코딩된 비트를 덮어쓰기하고 및/또는 채널 품질 정보의 일부를 뒤에서부터 앞으로 인코딩한다. 선택적으로, HARQ-ACK 정보의 코딩된 비트는 비트 시퀀스
Figure pct00043
에 불연속적으로 위치한다. 선택적으로, 단말 장치는 데이터의 일부의 코딩된 비트 및/또는 채널 품질 정보의 일부의 코딩된 비트에 HARQ-ACK 정보의 코딩된 비트를 불연속적으로 덮어쓰기한다.
본 실시예에서, PUSCH는 시간 도메인에서 M개의 심볼을 점유하며, M은 7보다 크지 않은 양의 정수이다. 다중화 모듈(12)은 구체적으로: 인터리빙 행렬을 결정하고, UCI의 코딩된 비트 및 데이터의 코딩된 비트를 인터리빙 행렬에 맵핑하며, 인터리빙 행렬로부터 다중화된 비트 시퀀스를 판독하도록 구성되어 있으며, 여기서 인터리빙 행렬의 열 수는 C이고, 인터리빙 행렬의 행 수는 R이고, C 및 R은 양의 정수이며, C는 M보다 크거나 같으며, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
선택적으로, C=M이다. 이 경우, 단말 장치는 다중화된 비트 시퀀스의 총 비트 수 T 및 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M에 기초해서 인터리빙 행렬을 결정할 수 있다. 예를 들어, 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M은 3이면, 다중화된 비트 시퀀스의 총 비트 수 T는 12이고, C=3, R=4이다.
선택적으로, C>M이다. 이 경우, 단말 장치는 다중화된 비트 시퀀스의 총 비트 수 T에 기초해서 인터리빙 행렬을 결정한다. 예를 들어, 시간 도메인 내의 PUSCH에 의해 점유된 심볼 수 M는 3이고, 다중화된 비트 시퀀스의 총 비트 수 T는 12이고, C=4, R=3이다.
바람직하게, 단말 장치는 인터리빙 행렬로부터 다중화된 비트 시퀀스를 열 단위(column by column)로 판독한다.
본 실시예에서의 단말 장치는 도 4에 도시된 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, 도 6에 도시된 바와 같이, UCI는 HARQ-ACK 정보를 포함하고; 예를 들어, 도 6의 (a), (c) 또는 (i)에 도시된 바와 같이, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고, 여기서 k는 C보다 크지 않으며; 또는 도 6의 (m)에 도시된 바와 같이, C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하며; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
선택적으로, 도 7에 도시된 바와 같이, UCI는 RI를 포함하고; C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하며; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하고; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
선택적으로, UCI는 채널 품질 정보를 포함하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
선택적으로, UCI는 RI 및 HARQ-ACK 정보를 포함하고, 도면의 (a), (e) 또는 (m)에 도시된 바와 같이, C=1, 2, 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하며, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하며, 여기서 k는 C보다 크지 않은 양의 정수이고; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
선택적으로, UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며; RI의 코딩된 비트 또는 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
본 실시예에서 제공하는 단말 장치의 실시에 대해서는 구체적으로 도 6 내지 도 10에 도시된 실시예의 실시를 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
도 15는 본 발명의 실시예에 따른 네트워크 장치에 대한 개략적인 구조도이다. 도 15에 도시된 바와 같이, 네트워크 장치는 수신 모듈(21), 역다중화 모듈(22) 및 디코딩 모듈(23)을 포함한다. 수신 모듈(21)은 단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있으며, 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다. 역다중화 모듈(22)은 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있다. 디코딩 모듈(23)은 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있다.
본 실시예에서의 단말 장치는 도 11에 도시된 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
선택적으로, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
선택적으로, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
선택적으로, PUSCH는 시간 도메인에서 하나의 심볼을 점유한다. 다중화된 비트 시퀀스에서 다양한 편의 UCI의 위치에 대해서는 전술한 실시예를 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 역다중화 모듈은 구체적으로: 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있으며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
본 실시예의 네트워크 장치는 도 12에 도시된 방법의 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
선택적으로, UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
선택적으로, UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록된 이후에, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
선택적으로, UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
선택적으로, UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
선택적으로, UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
본 실시예에서, 다중화된 비트 시퀀스에서 다양한 편의 UCI의 위치에 대해서는 도 6 내지 도 10에서의 설명을 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
도 16은 본 발명의 실시예에 따른 단말 장치에 대한 개략적인 구조도이다. 도 16에 도시된 바와 같이, 단말 장치는 프로세서(31) 및 전송기(32)를 포함한다. 프로세서(31)는 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있다. 전송기(32)는 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있으며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다.
본 실시예의 단말 장치는 도 3에 도시된 방법의 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
프로세서(31)는 범용 프로세서일 수 있으며, 중앙처리장치(Central Processing Unit, CPU), 네트워크 프로세서(Network Processor, NP) 등을 포함하며; 또는 디지털 신호 프로세서(Digital Signal Processing, DSP), 주문형 집적회로(Application Specific Integrated Circuit, ASIC), 필드 프로그래머블 게이트 어레이(Field Programmable Gate Array, FPGA), 또는 다른 프로그래머블 논리 장치, 이산 게이트 또는 트랜지스터 논리 장치, 또는 이산 하드웨어 컴포넌트일 수 있다.
선택적으로, 단말 장치는 수신기 및 메모리를 더 포함할 수 있다. 수신기는 프로세서에 결정되고, 메모리는 프로세서에 결합된다. 수신기는 네트워크 장치 또는 다른 장치에 의해 송신되는 데이터, 메시지 등을 수신하도록 구성되어 있다. 메모리는 운영체제, 프로그램 코드 및 데이터를 저장하도록 구성되어 있다. 메모리는 랜덤 액세스 메모리(random access memory, RAM)를 포함하며, 비휘발성 메모리(non-volatile memory), 예를 들어, 적어도 하나의 자기 디스크 스토리지를 더 포함할 수 있다.
선택적으로, 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
선택적으로, UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
선택적으로, 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
선택적으로, PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
선택적으로, PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
선택적으로, PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 프로세서(31)가 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 것은: 상기 프로세서(31)가 인터리빙 행렬을 결정하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하며, 상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하는 것을 포함하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
선택적으로, UCI는 HARQ-ACK 정보를 포함하고; C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
선택적으로, UCI는 RI를 포함하고; C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
선택적으로, UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
선택적으로, UCI는 RI 및 HARQ-ACK 정보를 포함하고; C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
선택적으로, UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며; RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
본 실시예에서 제공하는 네트워크 장치의 실시 원리 및 기술적 효과는 도 3 내지 도 5에 도시된 방법 실시예의 실시 원리 및 기술적 효과와 유사하다. 다중화된 비트 시퀀스의 UCI의 설명에 대해서는 구체적으로 도 6 내지 도 10에서의 설명을 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
도 17은 본 발명의 실시예에 따른 네트워크 장치에 대한 개략적인 구조도이다. 도 17에 도시된 바와 같이, 네트워크 장치는 수신기(41) 및 프로세서(42)를 포함한다. 수신기(41)는 단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있으며, 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다. 프로세서(42)는 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있다.
본 실시예의 네트워크 장치는 도 11에 도시된 방법의 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
프로세서(42)는 범용 프로세서일 수 있으며, 중앙처리장치(Central Processing Unit, CPU), 네트워크 프로세서(Network Processor, NP) 등을 포함하며; 또는 디지털 신호 프로세서(Digital Signal Processing, DSP), 주문형 집적회로(Application Specific Integrated Circuit, ASIC), 필드 프로그래머블 게이트 어레이(Field Programmable Gate Array, FPGA), 또는 다른 프로그래머블 논리 장치, 이산 게이트 또는 트랜지스터 논리 장치, 또는 이산 하드웨어 컴포넌트일 수 있다.
선택적으로, 네트워크 장치는 전송기 및 메모리를 더 포함할 수 있다. 전송기는 프로세서에 결정되고, 메모리는 프로세서에 결합된다. 전송기는 네트워크 장치 또는 다른 장치에 데이터, 메시지 등을 송신하도록 구성되어 있다. 메모리는 운영체제, 프로그램 코드 및 데이터를 저장하도록 구성되어 있다. 메모리는 랜덤 액세스 메모리(random access memory, RAM)를 포함하며, 비휘발성 메모리(non-volatile memory), 예를 들어, 적어도 하나의 자기 디스크 스토리지를 더 포함할 수 있다.
선택적으로, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합이다.
선택적으로, 상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함한다.
선택적으로, 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는 상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치한다.
선택적으로, 상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고, 상기 프로세서(42)가 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것은: 상기 프로세서(42)가 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것을 포함하며, 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수이다.
선택적으로, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는 C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치한다.
선택적으로, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는 C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는 C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치한다.
선택적으로, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치한다.
선택적으로, 상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는 C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치한다.
선택적으로, 상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치한다.
본 실시예에서 제공하는 네트워크 장치의 실시 원리 및 기술적 효과는 도 11 및 도 12에 도시된 방법 실시예의 실시 원리 및 기술적 효과와 유사하다. 다중화된 비트 시퀀스의 UCI의 설명에 대해서는 구체적으로 도 6 내지 도 10에서의 설명을 참조하며 이에 대해서는 여기서 다시 설명하지 않는다.
본 발명의 실시예는 통신 시스템을 추가로 제공하며, 상기 통신 시스템은 단말 장치 및 네트워크 장치를 포함한다. 상기 단말 장치는: 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있으며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같다. 상기 네트워크 장치는: 단말 장치에 의해 송신된 PUSCH를 수신하고, 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있다.
본 실시예에서의 통신 시스템은 도 13에 도시된 방법 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있으며, 본 발명의 실시 원리 및 기술적 효과는 유사하므로 이에 대해서는 여기서 다시 설명하지 않는다.
본 실시예에서의 통신 시스템은 도 3 내지 도 5, 도 11 및 도 12에 도시된 방법 실시예의 기술적 솔루션을 수행하는 데 사용될 수 있다. 본 발명의 실시 원리 및 기술적 효과는 유사하다. 다중화된 비트 시퀀스에서 다양한 편의 UCI의 위치에 대해서는 도 6 내지 도 10에서의 전술한 설명을 참조한다. 또한, 전술한 실시예의 내용과 같은 본 실시예의 내용에 대해서는 전술한 실시예에서의 설명을 참조하면 되므로 이에 대해서는 여기서 다시 설명하지 않는다.
당업자라면 본 발명의 방법의 단계 중 일부 또는 전부는 하드웨어 또는 관련 하드웨어에 명령을 내리는 컴퓨터 프로그램에 의해 실행될 수 있다는 것을 이해할 수 있을 것이다. 프로그램은 컴퓨터 판독 가능형 저장 매체에 저장될 수 있다. 프로그램이 실행되면, 방법 실시예의 단계가 수행된다. 전술한 저장 매체는: 리드 온리 메모리(Read-Only Memory ROM), 랜덤 액세스 메모리(random access memory, RAM), 자기디스크, 또는 광디스크가 될 수 있다.
마지막으로, 전술한 실시예는 본 발명의 기술적 솔루션을 설명하기 위한 것에 지나지 않으며, 본 발명을 제한하려는 것이 아님에 유의해야 한다. 본 발명을 전술한 실시예를 참조하여 설명하였으나, 당업자라면 전술한 실시예에 설명된 기술적 솔루션에 대한 수정, 또는 기술적 특징 중 일부 또는 전부에 대한 등가의 대체는 대응하는 기술적 솔루션의 본질이 본 발명의 실시예의 기술적 솔루션의 범위를 벗어나지 않는 한, 이러한 변형 또는 대체를 수행할 수 있다는 것을 이해할 수 있을 것이다.

Claims (85)

  1. 정보 처리 방법으로서,
    업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하는 단계;
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 단계; 및
    상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하는 단계
    를 포함하며,
    상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같은, 정보 처리 방법.
  2. 제1항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 정보 처리 방법.
  3. 제1항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 정보 처리 방법.
  4. 제3항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 정보 처리 방법.
  5. 제3항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 정보 처리 방법.
  6. 제3항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 정보 처리 방법.
  7. 제3항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 정보 처리 방법.
  8. 제3항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 정보 처리 방법.
  9. 제3항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 단계는,
    인터리빙 행렬을 결정하는 단계 - 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수임 - ;
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하는 단계; 및
    상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하는 단계
    를 포함하는, 정보 처리 방법.
  10. 제9항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 정보 처리 방법.
  11. 제9항에 있어서,
    상기 UCI는 RI를 포함하고,
    C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 정보 처리 방법.
  12. 제9항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 정보 처리 방법.
  13. 제9항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 정보 처리 방법.
  14. 제9항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며,
    RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 정보 처리 방법.
  15. 정보 처리 방법으로서,
    단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하는 단계 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ;
    상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계; 및
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하는 단계
    를 포함하는 정보 처리 방법.
  16. 제15항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 정보 처리 방법.
  17. 제15항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 정보 처리 방법.
  18. 제17항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 정보 처리 방법.
  19. 제17항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 정보 처리 방법.
  20. 제17항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 정보 처리 방법.
  21. 제17항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 정보 처리 방법.
  22. 제17항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 정보 처리 방법.
  23. 제17항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계는,
    인터리빙 행렬을 결정하는 단계 - 상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수임 - ;
    상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계; 및
    상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 단계
    를 포함하는, 정보 처리 방법.
  24. 제23항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 정보 처리 방법.
  25. 제23항에 있어서,
    상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에,
    C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 정보 처리 방법.
  26. 제23항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 정보 처리 방법.
  27. 제23항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 정보 처리 방법.
  28. 제23항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 정보 처리 방법.
  29. 단말 장치로서,
    업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하도록 구성되어 있는 인코딩 모듈;
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있는 다중화 모듈; 및
    상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있는 송신 모듈
    을 포함하며,
    상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같은, 단말 장치.
  30. 제29항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 단말 장치.
  31. 제29항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 단말 장치.
  32. 제31항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 단말 장치.
  33. 제31항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 단말 장치.
  34. 제31항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 단말 장치.
  35. 제31항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 단말 장치.
  36. 제31항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 단말 장치.
  37. 제31항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 다중화 모듈은 구체적으로: 인터리빙 행렬을 결정하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하며, 상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하도록 구성되어 있으며,
    상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수인, 단말 장치.
  38. 제37항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 단말 장치.
  39. 제37항에 있어서,
    상기 UCI는 RI를 포함하고,
    C=1 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 단말 장치.
  40. 제37항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 단말 장치.
  41. 제37항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 단말 장치.
  42. 제37항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며,
    RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 단말 장치.
  43. 네트워크 장치로서,
    단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있는 수신 모듈 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ;
    상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있는 역다중화 모듈; 및
    상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있는 디코딩 모듈
    을 포함하는 네트워크 장치.
  44. 제43항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 네트워크 장치.
  45. 제43항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 네트워크 장치.
  46. 제45항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 네트워크 장치.
  47. 제45항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 네트워크 장치.
  48. 제45항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 네트워크 장치.
  49. 제45항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 네트워크 장치.
  50. 제45항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 네트워크 장치.
  51. 제45항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 역다중화 모듈은 구체적으로: 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하도록 구성되어 있으며,
    상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수인, 네트워크 장치.
  52. 제51항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 네트워크 장치.
  53. 제51항에 있어서,
    상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록된 이후에,
    C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 네트워크 장치.
  54. 제51항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 네트워크 장치.
  55. 제51항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 네트워크 장치.
  56. 제51항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 네트워크 장치.
  57. 단말 장치로서,
    업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하도록 구성되어 있는 프로세서; 및
    상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있는 전송기
    를 포함하며,
    상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같은, 단말 장치.
  58. 제57항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 단말 장치.
  59. 제57항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 단말 장치.
  60. 제59항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 단말 장치.
  61. 제59항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 단말 장치.
  62. 제59항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 단말 장치.
  63. 제59항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 단말 장치.
  64. 제59항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 단말 장치.
  65. 제59항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 프로세서가 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하는 것은,
    상기 프로세서가 인터리빙 행렬을 결정하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 상기 인터리빙 행렬에 맵핑하며, 상기 인터리빙 행렬로부터 상기 다중화된 비트 시퀀스를 판독하는 것
    을 포함하며,
    상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수인, 단말 장치.
  66. 제65항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 단말 장치.
  67. 제65항에 있어서,
    상기 UCI는 RI를 포함하고,
    C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 단말 장치.
  68. 제65항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 단말 장치.
  69. 제65항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 단말 장치.
  70. 제65항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며,
    RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 단말 장치.
  71. 네트워크 장치로서,
    단말 장치에 의해 송신된 물리 업링크 공유 채널(physical uplink shared channel, PUSCH)을 수신하도록 구성되어 있는 수신기 - 상기 PUSCH는 업링크 제어 정보(uplink control information, UCI)를 운송하는 데 사용되고, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같음 - ; 및
    상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있는 프로세서
    를 포함하는 네트워크 장치.
  72. 제71항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 UCI의 코딩된 비트 수의 합인, 네트워크 장치.
  73. 제71항에 있어서,
    상기 UCI는 채널 품질 정보, 하이브리드 자동 반복 요구-확인(hybrid automatic repeat request-acknowledgement, HARQ-ACK) 정보 및 순위 지시(rank indication, RI) 중 적어도 하나를 포함하는, 네트워크 장치.
  74. 제73항에 있어서,
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합이거나; 또는
    상기 다중화된 비트 시퀀스의 총 비트 수는 상기 데이터의 코딩된 비트 수와 상기 채널 품질 정보의 코딩된 비트 수와 상기 RI의 코딩된 비트 수의 합인, 네트워크 장치.
  75. 제73항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 채널 품질 정보의 코딩된 비트는 상기 데이터의 코딩된 비트 앞에 위치하는, 네트워크 장치.
  76. 제73항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 RI의 코딩된 비트는 상기 데이터의 코딩된 비트 뒤에 위치하는, 네트워크 장치.
  77. 제73항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 데이터의 코딩된 비트 뒤에 위치하는, 네트워크 장치.
  78. 제73항에 있어서,
    상기 PUSCH는 시간 도메인에서 하나의 심볼을 점유하고, 상기 UCI는 HARQ-ACK 정보 및 RI를 포함하고, 상기 다중화된 비트 시퀀스에서, 상기 HARQ-ACK 정보는 상기 RI의 코딩된 비트 앞에 위치하는, 네트워크 장치.
  79. 제73항에 있어서,
    상기 PUSCH는 시간 도메인에서 M개의 심볼을 점유하고, 상기 M은 7보다 크지 않은 양의 정수이고,
    상기 프로세서가 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것은,
    상기 프로세서가 인터리빙 행렬을 결정하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하며, 상기 인터리빙 행렬로부터 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하는 것
    을 포함하며,
    상기 인터리빙 행렬의 열 수는 C이고, 상기 인터리빙 행렬의 행 수는 R이고, C 및 R은 모두 양의 정수이고, C는 M보다 크거나 같고, R=T/C이고, T는 다중화된 비트 시퀀스의 총 비트 수이며, T는 양의 정수인, 네트워크 장치.
  80. 제79항에 있어서,
    상기 UCI는 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에,
    C=1, 2 또는 3이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C=6이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열 및 제4 열에 위치하거나; 또는
    C=12이고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 제3 열, 제4 열, 제9 열 및 제10 열에 위치하는, 네트워크 장치.
  81. 제79항에 있어서,
    상기 UCI는 RI를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에,
    C=2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열에 위치하거나; 또는
    C=6이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열 및 제5 열에 위치하거나; 또는
    C=12이고, RI의 코딩된 비트는 인터리빙 행렬의 제2 열, 제5 열, 제8 열 및 제11 열에 위치하는, 네트워크 장치.
  82. 제79항에 있어서,
    상기 UCI는 채널 품질 정보를 포함하고, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열의 상단에 있는 적어도 하나의 행에 위치하는, 네트워크 장치.
  83. 제79항에 있어서,
    상기 UCI는 RI 및 HARQ-ACK 정보를 포함하고, 상기 다중화된 비트 시퀀스가 인터리빙 행렬에 기록된 후에,
    C=1, 2 또는 3이고, RI의 코딩된 비트는 인터리빙 행렬의 k번째 열의 끝에 있는 적어도 하나의 행에 위치하고, HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 k번째 열에 위치하고 RI의 코딩된 비트 위의 적어도 하나의 행에 위치하거나 - 단, k는 C보다 크지 않은 양의 정수임 - ; 또는
    C는 1보다 크고, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하는, 네트워크 장치.
  84. 제79항에 있어서,
    상기 UCI는 채널 품질 정보, RI 및 HARQ-ACK 정보를 포함하고, C는 1보다 크며, 상기 다중화된 비트 시퀀스를 인터리빙 행렬에 기록하는 단계 이후에, RI의 코딩된 비트 및 HARQ-ACK 정보의 코딩된 비트는 인터리빙 행렬의 서로 다른 열에 위치하고, 상기 채널 품질 정보의 코딩된 비트는 인터리빙 행렬의 모든 열에 위치하는, 네트워크 장치.
  85. 통신 시스템으로서,
    단말 장치 및 네트워크 장치를 포함하며,
    상기 단말 장치는: 업링크 제어 정보(uplink control information, UCI)를 인코딩하여 UCI의 코딩된 비트를 획득하고, 데이터를 인코딩하여 데이터의 코딩된 비트를 획득하고, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 다중화하여 다중화된 비트 시퀀스를 획득하며, 상기 다중화된 비트 시퀀스를 물리 업링크 공유 채널(physical uplink shared channel, PUSCH) 상에서 운송하고, 상기 PUSCH를 네트워크 장치에 송신하도록 구성되어 있으며, 상기 UCI의 전송 시간 간격(transmission time interval, TTI)의 길이는 0.5 밀리초보다 작거나 같으며,
    상기 네트워크 장치는: 단말 장치에 의해 송신된 PUSCH를 수신하고, 상기 PUSCH로부터 다중화된 비트 시퀀스를 획득하고, 상기 다중화된 비트 시퀀스를 역다중화하여 UCI의 코딩된 비트 및 데이터의 코딩된 비트를 획득하며, 상기 UCI의 코딩된 비트 및 상기 데이터의 코딩된 비트를 디코딩하도록 구성되어 있는, 통신 시스템.
KR1020187028876A 2016-03-30 2016-03-30 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템 KR102172052B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/077931 WO2017166145A1 (zh) 2016-03-30 2016-03-30 信息的处理方法、终端设备、网络设备和通信系统

Publications (2)

Publication Number Publication Date
KR20180121591A true KR20180121591A (ko) 2018-11-07
KR102172052B1 KR102172052B1 (ko) 2020-10-30

Family

ID=59963253

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187028876A KR102172052B1 (ko) 2016-03-30 2016-03-30 정보 처리 방법, 단말 장치, 네트워크 장치 및 통신 시스템

Country Status (9)

Country Link
US (2) US10897774B2 (ko)
EP (2) EP3429114B1 (ko)
JP (1) JP6995772B2 (ko)
KR (1) KR102172052B1 (ko)
CN (3) CN108886441B (ko)
AU (1) AU2016400171B2 (ko)
BR (1) BR112018068950B1 (ko)
CA (1) CA3018392C (ko)
WO (1) WO2017166145A1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107276715A (zh) * 2016-04-01 2017-10-20 中兴通讯股份有限公司 一种传输信号的方法和装置
PL3424256T3 (pl) 2016-04-07 2019-12-31 Telefonaktiebolaget Lm Ericsson (Publ) Węzeł sieci radiowej, urządzenie bezprzewodowe i sposoby w nich wykonywane
JP6745360B2 (ja) 2016-05-13 2020-08-26 テレフオンアクチーボラゲット エルエム エリクソン(パブル) ダウンリンク送信の設定
EP3497834B1 (en) * 2016-08-12 2023-06-28 Telefonaktiebolaget LM Ericsson (publ) Uplink control signaling on pusch with shortened transmission time interval (tti)
CN116506821A (zh) 2016-08-12 2023-07-28 瑞典爱立信有限公司 短tti模式
US11412534B2 (en) * 2016-11-04 2022-08-09 Qualcomm Incorporated System and method for mapping uplink control information
WO2018129548A1 (en) * 2017-01-09 2018-07-12 Motorola Mobility Llc Method and apparatus for a physical uplink control channel in resource blocks
SG11201905795VA (en) 2017-02-05 2019-08-27 Lg Electronics Inc Method for terminal transmitting uplink control information in wireless communication system and apparatus supporting same
US11601223B2 (en) * 2017-08-18 2023-03-07 Qualcomm Incorporated Systems and methods for HARQ transmission and retransmission using multiple code words
BR112020006298A2 (pt) * 2017-09-29 2020-10-20 Ntt Docomo, Inc. terminal e método de radiocomunicação para um terminal
CN116405162A (zh) 2018-04-09 2023-07-07 谷歌有限责任公司 共享的无许可传送辅助的第五代新无线电上行链路复用
EP3817478A4 (en) * 2018-05-22 2022-03-09 Ntt Docomo, Inc. USER TERMINAL AND WIRELESS COMMUNICATION METHOD
CN112134663B (zh) * 2019-06-25 2021-10-29 大唐移动通信设备有限公司 一种资源复用装置
CN114930942A (zh) * 2020-01-10 2022-08-19 高通股份有限公司 基于多时隙传输时间区间的信道状态信息和上行链路共享信道复用

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120096556A (ko) * 2009-12-07 2012-08-30 후아웨이 테크놀러지 컴퍼니 리미티드 업링크 제어 정보를 전송하는 방법 및 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101513042B1 (ko) * 2008-12-02 2015-04-17 엘지전자 주식회사 신호 전송 방법 및 전송 장치
US8631485B2 (en) * 2009-01-19 2014-01-14 International Business Machines Corporation Identification of malicious activities through non-logged-in host usage
KR20100083440A (ko) * 2009-01-13 2010-07-22 삼성전자주식회사 다중 반송파 전송 방식을 사용하는 무선 통신 시스템에서의상향링크 제어 정보 송신 장치 및 방법
CN102792600B (zh) * 2010-01-11 2015-05-20 黑莓有限公司 用于控制信道干扰管理和扩展pdcch的系统和方法
CN102792656B (zh) * 2010-03-10 2015-11-25 Lg电子株式会社 在无线通信系统中发送上行链路控制信息的方法和装置
KR101813031B1 (ko) * 2010-04-13 2017-12-28 엘지전자 주식회사 상향링크 신호를 전송하는 방법 및 이를 위한 장치
CN102263617B (zh) * 2010-05-31 2016-08-03 中兴通讯股份有限公司 上行控制信息在物理上行共享信道上的发送方法及装置
KR101846164B1 (ko) * 2010-08-20 2018-04-06 엘지전자 주식회사 무선 통신 시스템에서 제어 정보를 송신하는 방법 및 이를 위한 장치
WO2012150808A2 (ko) * 2011-05-02 2012-11-08 엘지전자 주식회사 무선접속시스템에서 큰 페이로드를 갖는 상향링크제어정보 전송 방법 및 장치
CN103095398B (zh) * 2011-11-04 2017-04-12 华为技术有限公司 传输控制信息的方法、用户设备和基站
US9398573B2 (en) 2012-03-08 2016-07-19 Samsung Electronics Co., Ltd. Transmission of uplink control information for coordinated multi-point reception
US10555286B2 (en) * 2013-07-30 2020-02-04 Qualcomm Incorporated Uplink control information (UCI) transmission with bundling considerations
US11019620B2 (en) * 2014-05-19 2021-05-25 Qualcomm Incorporated Apparatus and method for inter-band pairing of carriers for time division duplex transmit- and receive-switching and its application to multiplexing of different transmission time intervals
EP3195508A1 (en) * 2014-09-08 2017-07-26 Interdigital Patent Holdings, Inc. Systems and methods of operating with different transmission time interval (tti) durations

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120096556A (ko) * 2009-12-07 2012-08-30 후아웨이 테크놀러지 컴퍼니 리미티드 업링크 제어 정보를 전송하는 방법 및 장치

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
비특허문헌1 *

Also Published As

Publication number Publication date
CN110086576A (zh) 2019-08-02
US20210112576A1 (en) 2021-04-15
CN108886441A (zh) 2018-11-23
CN112350801B (zh) 2024-04-12
WO2017166145A1 (zh) 2017-10-05
EP3796589B1 (en) 2023-04-26
AU2016400171B2 (en) 2019-12-19
BR112018068950A2 (pt) 2019-01-22
EP3429114A1 (en) 2019-01-16
US20190037585A1 (en) 2019-01-31
KR102172052B1 (ko) 2020-10-30
EP3429114A4 (en) 2019-03-06
CA3018392A1 (en) 2017-10-05
CN112350801A (zh) 2021-02-09
US11595978B2 (en) 2023-02-28
CN110086576B (zh) 2020-07-14
US10897774B2 (en) 2021-01-19
JP6995772B2 (ja) 2022-01-17
EP3429114B1 (en) 2020-09-16
JP2019514266A (ja) 2019-05-30
BR112018068950B1 (pt) 2023-11-07
AU2016400171A1 (en) 2018-10-11
EP3796589A1 (en) 2021-03-24
CN108886441B (zh) 2020-10-23
CA3018392C (en) 2021-11-02

Similar Documents

Publication Publication Date Title
US11595978B2 (en) Information processing method and apparatus
US20230118077A1 (en) User equipment, base station and wireless communication method
JP6523578B1 (ja) Puschにおけるharq−ack多重化
JP6019091B2 (ja) アップリンク制御情報のためのユーザ機器、基地局装置、および集積回路
CN106850127B (zh) 用于发送控制信息的方法及其设备
CN106559878B (zh) 上行控制信息uci发送、获取方法及装置
KR101513042B1 (ko) 신호 전송 방법 및 전송 장치
WO2018074071A1 (ja) 端末装置、基地局装置、および、通信方法
CN107925997B (zh) 一种上行控制信息的发送方法、接收方法及相关装置
US9554370B2 (en) Method and apparatus for transmitting control information through uplink
WO2011069436A1 (zh) 传输上行控制信息的方法和装置
WO2011098047A1 (zh) 实现半持续调度业务或类似半持续调度业务的方法及设备
KR20140089352A (ko) 무선 통신 시스템에서 상향링크 제어 정보 전송 방법 및 장치
US9414367B2 (en) Method and apparatus for transmitting uplink control information
CN108633014B (zh) 数据发送的方法、终端设备和网络设备
EP3837786B1 (en) Infrastructure equipment, communications device and methods
CN111566961B (zh) 一种信息传输方法及设备
WO2013156172A1 (en) Method for asynchronous retransmission in a radio communication system, transmitting apparatus and receiving apparatus thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant