KR20170059410A - 중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법 - Google Patents

중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법 Download PDF

Info

Publication number
KR20170059410A
KR20170059410A KR1020160153357A KR20160153357A KR20170059410A KR 20170059410 A KR20170059410 A KR 20170059410A KR 1020160153357 A KR1020160153357 A KR 1020160153357A KR 20160153357 A KR20160153357 A KR 20160153357A KR 20170059410 A KR20170059410 A KR 20170059410A
Authority
KR
South Korea
Prior art keywords
circulator
components
circulators
component
communication paths
Prior art date
Application number
KR1020160153357A
Other languages
English (en)
Inventor
아담 엠. 크뢰닝
션 포니
Original Assignee
허니웰 인터내셔날 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 허니웰 인터내셔날 인코포레이티드 filed Critical 허니웰 인터내셔날 인코포레이티드
Publication of KR20170059410A publication Critical patent/KR20170059410A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/32Non-reciprocal transmission devices
    • H01P1/38Circulators
    • H01P1/383Junction circulators, e.g. Y-circulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/557Error correction, e.g. fault recovery or fault tolerance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/50Structural association of antennas with earthing switches, lead-in devices or lightning protectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q21/00Antenna arrays or systems
    • H01Q21/28Combinations of substantially independent non-interacting antenna units or systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/74Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for increasing reliability, e.g. using redundant or spare channels or apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/185Space-based or airborne stations; Stations for satellite systems
    • H04B7/1851Systems using a satellite or space-based relay
    • H04B7/18515Transmission equipment in satellites or space-based relays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/28Routing or path finding of packets in data switching networks using route fault recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • Aviation & Aerospace Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법이 제공된다. 특정의 실시예에서, 서큘레이터 회로망을 통해 통신 경로들을 스위칭하는 방법은 제1 고장난 컴포넌트를 식별하는 단계 - 제1 고장난 컴포넌트는 제1 통신 경로에 연결되어 있고, 다수의 컴포넌트들은 통신 경로들에 결합되지 않은 대기 컴포넌트들 및 통신 경로들에 결합되어 있는 활성 컴포넌트들을 포함하며, 이전에 고장나지 않은 대기 컴포넌트 및 고장을 겪지 않은 활성 컴포넌트는 작동가능 컴포넌트들임 - 를 포함한다. 게다가, 본 방법은 제1 작동가능 컴포넌트가 제1 통신 경로에 연결되고 고장난 컴포넌트가 제1 통신 경로로부터 연결 해제되도록 서큘레이터 회로망 내의 서큘레이터들을 스위칭하는 단계 - 제1 통신 경로 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절됨 - 를 포함한다.

Description

중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법{SYSTEMS AND METHODS FOR REDUCING COMMUNICATIONS INTERRUPTIONS IN REDUNDANCY SWITCHING EVENTS}
특정의 통신 네트워크에서, 네트워크 내의 특정의 통신 노드는 통신 노드 상의 장비가 고장을 겪는 경우 수리를 위해 용이하게 접근가능하지 않다. 예를 들어, 우주에 위치되어 있는 통신 노드는 실제로 접근가능하지 않으며, 그에 따라, 그 고장난 장비가 수리될 수 없다. 고장이 통신 노드의 동작에 영향을 미치지 않게 하기 위해, 통신 노드 상의 통신 장비는 통신 장비를 통한 임의의 통신 경로들의 중복성을 증가시키는 대기 장비(standby equipment)를 포함한다. 통신 장비를 통한 어느 통신 경로가 사용되는지를 제어하기 위해, 통신 경로를 고장난 장비로부터 대기 장비로 스위칭하기 위해 스위치 회로망(switch network)이 사용된다.
적어도 하나의 예에서, 저잡음 증폭기(low noise amplifier)는 고장나기 쉽다. 이와 같이, 통신 노드는 다수의 예비 증폭기(spare amplifier)들을 포함할 것이다. 예를 들어, 임의의 주어진 때에, 통신 노드는 최대 M 개의 증폭기들을 사용할 수 있다. 통신 장비는, M 개의 증폭기들 중 임의의 것이 고장을 겪을 때, 스위치 회로망이 통신 경로를 현재 활성이 아닌 N 개의 증폭기들 중 하나의 증폭기를 통과하게 스위칭하고 통신 경로를 고장난 증폭기로부터 멀어지게 스위칭하도록, N 개의 증폭기들을 포함할 수 있다. 증폭기 및 스위치 회로망의 이러한 중복적 구성은 N 대 M 중복성(N for M redundancy)(예컨대, "10 대 8" 중복성)이라고 지칭될 수 있다. 스위치 회로망이 스위칭 페라이트 서큘레이터(switching ferrite circulator)들의 회로망을 사용하여 구현될 수 있다.
특정의 구현에서, 시스템이, 스위치 회로망을 통한 통신이 중단되지 않도록, 특정의 시간 내에 고장난 컴포넌트로부터 동작하는 컴포넌트로의 스위칭의 완료를 요구하는 통신 요구사항에 의해 제약될 수 있다. 그렇지만, 많은 서큘레이터들을 가지는 스위치 회로망을 통해 경로들을 스위칭하는 것은 다수의 상이한 서큘레이터들의 스위칭을 야기할 수 있고, 이는 고장난 컴포넌트로부터 동작하는 컴포넌트로 스위칭할 때 시간이 시간 제약조건을 초과하게 할 수 있다.
중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법이 제공된다. 특정의 실시예에서, 서큘레이터 회로망(circulator network)을 통해 통신 경로들을 스위칭하는 방법은 복수의 컴포넌트들 중의 제1 고장난 컴포넌트를 식별하는 단계 - 제1 고장난 컴포넌트는 복수의 통신 경로들 중의 제1 통신 경로에 연결되고, 복수의 컴포넌트들은 통신 경로들에 결합되지 않은 하나 이상의 대기 컴포넌트(standby component)들 및 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 각각 결합되어 있는 하나 이상의 활성 컴포넌트(active component)들을 포함하며, 이전에 고장나지 않은 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장을 겪지 않은 하나 이상의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트(operable component)들임 - 를 포함한다. 게다가, 본 방법은 복수의 작동가능 컴포넌트들 중의 제1 작동가능 컴포넌트가 복수의 통신 경로들 중의 제1 통신 경로에 연결되고 고장난 컴포넌트가 제1 통신 경로로부터 연결 해제되도록 서큘레이터 회로망 내의 서큘레이터들을 스위칭하는 단계 - 복수의 통신 경로들 중의 제1 통신 경로 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절됨 - 를 포함한다.
도면들이 단지 예시적인 실시예들을 도시하고 따라서 범주를 제한하는 것으로 간주되어서는 안된다는 것을 이해하면서, 예시적인 실시예들이 첨부 도면들을 사용하여 더 구체적이고 상세하게 기술될 것이다.
도 1은 본 개시내용에 기술된 일 실시예에서의, 중복 스위칭 회로망(redundant switching network)의 블록도.
도 2a 및 도 2b는 본 개시내용에 기술된 일 실시예에서의, 스위칭 회로망 내의 서큘레이터 모듈 및 서큘레이터 모듈의 구현에 대한 개략도.
도 3은 본 개시내용에 기술된 일 실시예에서의, 경로 모듈 내의 서큘레이터 모듈의 구현을 나타낸 도면.
도 4a 내지 도 4f는 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망(redundancy network) 내의 서큘레이터들의 순차적 스위칭을 나타낸 도면.
도 5는 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망 내에서의 스위칭에 대한 타이밍 그래프를 나타낸 도면.
도 6a 및 도 6b는 본 개시내용에 기술된 일 실시예에서의, 경로 모듈 내의 서큘레이터 모듈의 구현을 나타낸 도면.
도 7a 내지 도 7d는 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망 내의 서큘레이터들의 순차적 스위칭을 나타낸 도면.
도 8a 내지 도 8h는 본 개시내용에 기술된 실시예들에 기술된 바와 같은 서큘레이터들을 스위칭하는 것의 상이한 조합들을 나타낸 도면.
도 9는 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망의 구현에 대한 개략도.
도 10은 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망의 구현에 대한 개략도.
도 11은 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망의 구현에 대한 개략도.
도 12는 본 개시내용에 기술된 일 실시예에서의, 중복성 회로망의 구현에 대한 개략도.
도 13은 본 개시내용에 기술된 일 실시예에서의, 서큘레이터 중복성 회로망을 통해 통신 경로들을 스위칭하는 방법에 대한 흐름도.
통상의 관례에 따르면, 다양한 기술된 특징들이 축척대로 그려져 있지 않고 예시적인 실시예들에 관련된 특정의 특징들을 강조하도록 그려져 있다.
이하의 상세한 설명에서, 본원의 일부를 형성하고 특정의 예시적인 실시예들이 예시로서 도시되어 있는 첨부 도면을 참조한다. 그렇지만, 다른 실시예들이 이용될 수 있다는 것과 논리적, 기계적, 및 전기적 변경이 행해질 수 있다는 것을 잘 알 것이다. 게다가, 도면 및 명세서에 제시되는 방법은 개개의 단계들이 수행될 수 있는 순서를 제한하는 것으로 해석되어서는 안된다. 이하의 상세한 설명은, 따라서, 제한하는 의미로 보아서는 안된다.
본원에 기술되는 실시예들은 순차적 스위칭 이벤트에서 통신 연결을 증가시키기 위한 시스템 및 방법을 제공한다. 그에 따라, 본 개시내용은 스위칭에 대한 시간 요구사항이 충족될 수 있도록 회로망을 신속하게 스위칭하기 위한 스위칭 방식을 정의한다. N 대 M 중복성 회로망을 형성하기 위해 서로 연결될 수 있는 서큘레이터 모듈들을 제공하기 위한 다양한 구현이 기술된다. 상이한 서큘레이터 모듈들이 상호연결 포트들 사이의 짧은 도파로 세그먼트들을 사용하여 서로 연결된다. 게다가, 임의의 필요하지 않은 포트 및 연결되지 않은 상호연결 포트에는 정합된 부하가 사용된다. 예를 들어, 서큘레이터 모듈은 N/2 개의 입력 포트들 및 N/2 개의 출력 포트들을 가질 수 있다. 서큘레이터 모듈들 중 2 개가 상호연결 포트들 사이의 짧은 도파로 세그먼트들을 사용하여 서로 연결될 때, 그 결과 얻어지는 회로망은 M 개의 입력 포트들 및 M 개의 출력 포트들과 다수의 연결되지 않은 상호연결 포트들을 가진다. 회로망은 연결되지 않은 상호연결 포트들 및 N-M 개의 출력 포트들을 정합된 부하로 종단시키는 것에 의해 N 대 M 중복성 회로망으로 구성될 수 있다.
특정의 구현에서, 중복성 회로망이 N 개의 컴포넌트들에 연결될 때, 회로망을 통과하는 M 개의 통신 경로들이 있는 경우(단, N > M임), N-M 개의 예비 컴포넌트들이 있다. M 개의 통신 경로들 중 하나에서 N 개의 컴포넌트들 중 하나가 고장날 때, 중복성 회로망을 통과하는 M 개의 통신 경로들은 변경된 통신 경로들의 중단이 감소되도록 재배열될 수 있다. 예를 들어, 통신 경로들이 몇 마이크로초 정도의 무시할 정도의 기간 동안 중단될 수 있다. 특정의 구현에서, 제1 고장은 고장나지 않은 컴포넌트들을 통한 통신 경로들이 모듈 내의 단일의 서큘레이터를 스위칭하는 시간의 양과 같은 지속기간을 가지는 중단을 경험하게 한다. 다른 구현에서, 통신 경로를 제1 고장난 컴포넌트로부터 중복 컴포넌트로 스위칭하는 것이 다른 동작하는 컴포넌트들을 중단시키지 않는다.
도 1은 서큘레이터 모듈로 제조되는 중복성 회로망을 구현하는 시스템(100)의 일부분의 블록도이다. 도시된 바와 같은 일 구현에서, 시스템(100)은 신호를 전송하고 수신하는 통신 노드의 일부이다. 예를 들어, 시스템(100)은 안테나(102)를 통해 신호를 수신한다. 신호는 적어도 하나의 증폭기(108)에 의해 증폭되고, 이어서 송신기/수신기(104)에 의해 처리된다. 적어도 하나의 구현에서, 증폭기(108)는 저잡음 증폭기, 전력 증폭기, 진행파관 증폭기(travelling wave tube amplifier) 등일 수 있다. 또한, 특정의 구현에서, 송신기/수신기(104)는 신호를 제공하고, 이 신호는 증폭기들(108)에 의해 증폭되며 이어서 통신 네트워크 내의 다른 통신 노드로 방사하기 위해 안테나(102)에 제공된다. 특정의 실시예에서, 시스템(100)은 시스템 상의 컴포넌트가 장애를 겪을 때 수리를 위해 접근가능하지 않은 플랫폼 상에 구현된다. 예를 들어, 시스템(100)은 우주에 위치된 위성 또는 다른 접근가능하지 않은 장소에 구현될 수 있다. 적어도 하나의 실시예에서, 시스템(100) 내의 증폭기(108)가 시스템(100)의 수명 동안 고장을 겪을 수 있다. 시스템(100)이 동작을 시작할 때, 고장이 시스템(100)의 동작에 부정적인 영향을 미치지 않게 하기 위해, 시스템(100)은 다수의 증폭기들(108)을 포함할 수 있고, 여기서 증폭기들(108)의 일부분은 동작 중인 증폭기가 고장나는 경우에 대기 증폭기로서 기능한다. 동작 중인 증폭기가 고장날 때, 스위칭 회로망(103)은 고장난 LNA를 통과하는 통신 경로를 대기 LNA를 통과하도록 변경한다. 도 1에 도시된 바와 같이, 증폭기(108)는 전자 컴포넌트의 예로서 사용되고, 여기서 컴포넌트의 입/출력 포트는 도파로, 마이크로스트립, 동축 케이블 등을 포함하는 전송 매체를 통해 다른 컴포넌트에 연결할 수 있다. 적어도 하나의 구현에서, 컴포넌트는 컴포넌트가 상이한 전송 매체로 제조되는 다른 컴포넌트와 인터페이싱할 수 있게 하는 어댑터를 통해 다른 컴포넌트에 연결할 수 있다. 스위칭 회로망(103)이, 본원에 기술되는 바와 같이, 동작 중인 컴포넌트를 통한 전기적 경로를 대기 컴포넌트로 변경하는 데 사용될 수 있는 것이 의도되어 있다.
특정의 구현에서, 스위칭 회로망(103)은 서큘레이터 모듈(106)로 이루어져 있다. 서큘레이터 모듈(106)은 보다 큰 스위칭 회로망(103)을 생성하기 위해 서로 상호연결될 수 있는 서큘레이터들의 모듈식 회로망이다. 적어도 하나의 실시예에서, 서큘레이터 모듈(106)은 다수의 모듈 입력들과 모듈 출력들 사이의 스위칭 능력을 제공하기 위해 서로 연결되는 다수의 페라이트 서큘레이터들을 포함한다. 특정의 구현에서, 서큘레이터 모듈(106) 내의 페라이트 서큘레이터들은 도파로 서큘레이터일 수 있고, 여기서 각각의 서큘레이터는 공통의 교차점에서 만나는 120°로 배열된 3 개의 아암을 가진다. 공통의 교차점은 페라이트와 같은 비가역적 재료로 채워져 있을 수 있다. 공통의 교차점에 위치되는 페라이트 요소에 자화장(magnetizing field)이 생성될 때, 자기 회전 효과(gyromagnetic effect)가 마이크로파 신호를 하나의 도파로 아암으로부터 다른 도파로 아암으로 스위칭하는 데 사용될 수 있다. 자화장의 방향을 반대로 하는 것에 의해, 도파로 아암들 사이의 스위칭의 방향이 반대로 된다. 이와 같이, 스위칭 서큘레이터는 고정 바이어스 서큘레이터(fixed-bias circulator)와 기능이 동등하지만, 선택가능한 순환 방향을 가진다. RF 에너지가 낮은 삽입 손실로 하나의 도파로 아암으로부터 2 개의 출력 아암들 중 어느 하나로 라우팅될 수 있다. 도파로 아암들 중 하나가 정합된 부하로 종단되는 경우, 서큘레이터는 하나의 전파 방향에서는 높은 손실을 갖고 다른 방향에서는 낮은 손실을 갖는 아이솔레이터(isolator)로서 기능한다. 자화장의 방향을 반대로 하는 것은 높은 격리와 낮은 격리의 방향을 반대로 할 것이다.
특정의 실시예에서, 상이한 서큘레이터 모듈들(106) 내의 페라이트 서큘레이터들에 대한 자화의 방향을 제어하기 위해, 시스템(100)은 서큘레이터 스위치 제어기(110)를 포함할 수 있다. 서큘레이터 스위치 제어기(110)는 각각의 서큘레이터에 대한 순환 방향을 제어하는 전기 신호를 개개의 서큘레이터들로 송신한다. 예를 들어, 서큘레이터 스위치 제어기(110)는 특정의 서큘레이터에서의 순환 방향을 변경하는 하이 전류 펄스(high current pulse)를 서큘레이터로 송신한다. 특정의 구현에서, 서큘레이터 스위치 제어기(110)는 시스템(100) 내의 각각의 서큘레이터와 연관되어 있는 개별적인 구동기를 포함하고, 여기서 구동기는 스위칭 신호를 개개의 서큘레이터에 제공한다. 적어도 하나의 다른 구현에서, 스위칭 시간이 중요하지 않은 경우, 서큘레이터 스위치 제어기(110)는 서큘레이터 모듈(106) 내의 개별적인 서큘레이터들에 멀티플렉싱되는 단일의 구동기를 포함할 수 있다. 추가의 실시예에서, 서큘레이터 스위치 제어기는 사용자가 다른 디바이스를 통해 직접 스위칭을 제어할 수 있게 하는 인터페이스를 포함한다.
서큘레이터 모듈(106)은, 전형적으로 각각의 페라이트 요소 간의 임피던스 정합 전환(impedance-matching transition)을 가지는 다수의 페라이트 요소들을 포함한다. 예를 들어, 종래의 도파로 서큘레이터는 하나의 페라이트 요소로부터, 1/4 파장 유전체 변환기 구조물(quarter-wave dielectric transformer structure)과 같은, 유전체 충전된 도파로(dielectric-filled waveguide)로, 공기 충전된 도파로로, 그리고 이어서 다시 다른 유전체 충전된 도파로 섹션 및 다음 페라이트 요소로 전환할 수 있다. 유전체 변환기는 전형적으로 페라이트 요소의 보다 낮은 임피던스를 공기 충전된 도파로의 임피던스와 정합시키는 데 사용된다.
앞서 언급된 바와 같이, 서큘레이터 모듈(106)은 다수의 도파로 서큘레이터들을 포함할 수 있다. 게다가, 서큘레이터 모듈(106)은 또한 페라이트 서큘레이터들 중 일부에서 특정의 포트들의 격리를 위한 부하 요소들을 포함할 수 있고, 여기서 다수의 부하 요소들은 공기 충전된 도파로 인터페이스의 임피던스를 정합시키도록 설계되어 있다. 서큘레이터들 및 부하 요소들은 서큘레이터 모듈(106)의 모듈식 설계에 따라 다양한 구성으로 연결될 수 있다. 특정의 구현에서, 시스템에서의 원하는 대기 컴포넌트들의 수는 특정의 서큘레이터 모듈을 설계하는 데 사용되는 모듈식 설계의 유형을 결정한다. 예를 들어, N 개의 증폭기들(108)을 가지는 시스템(100) - 임의의 주어진 때에 M 개의 증폭기들(108)이 작동함 - 은 N-M 개의 대기 증폭기들(108)이 시스템(100) 내의 통신 경로들로 스위칭될 수 있도록 함으로써 송신기/수신기(104)와 안테나(102) 사이에 항상 M 개의 통신 경로들이 이용가능하도록 스위칭을 제공한다. N-M이 증가함에 따라, 대응하는 서큘레이터 모듈(106)의 크기도 점차적으로 증가한다.
도 2a는 서큘레이터 모듈들(106)과 유사한 다수의 서큘레이터 모듈들(200)로 제조되는 중복성 회로망(210)의 예시적인 실시예를 나타내고 있다. 예시된 바와 같이, 중복성 회로망(210)은 8 개의 입력들, 8 개의 출력들, 및 10 개의 컴포넌트들을 포함한다. 중복성 회로망은 한 번에 중복성 회로망을 통과하는 8 개의 개별적인 통신 경로들을 제공할 수 있다. 특정의 구현에서, 8 개의 입력들 각각은 개별적인 컴포넌트에 연결되고, 여기서 10 개의 컴포넌트들 중 8 개는 작동하고 있다. 중복성 회로망이 처음에 동작하기 시작할 때, 작동하지 않는 2 개의 컴포넌트는 대기 컴포넌트이다. 8 개의 작동하는 컴포넌트들 중 하나가 고장을 겪을 때, 중복성 회로망(210)은 통신 경로들을 고장난 컴포넌트로부터 대기 컴포넌트들 중 하나로 스위칭한다.
특정의 구현에서, 중복성 회로망(210)에서 알 수 있는 바와 같이, 중복성 회로망(210)이 N-M=2 중복성을 가질 때, 스위칭 회로망(210)은 수정된 서큘레이터 모듈들(215)을 포함할 수 있다. 수정된 서큘레이터 모듈(215)은 서큘레이터 모듈(200)로부터 입출력을 제거하고 입출력의 제거로 불필요하게 되는 회로부를 제거하는 것에 의해 형성된다. 도 2에 도시된 바와 같이, 수정된 서큘레이터 모듈(215)은 수정된 서큘레이터 모듈의 예시적인 구현이다. 다른 구성들이 사용될 수 있고, 여기서 구성들 중 일부는 불필요한 서큘레이터들 및 다른 컴포넌트들을 포함한다. 회로부의 제거에 의해 형성되는 임의의 개방 도파로 섹션은 정합된 부하로 종단될 수 있다. 도시된 바와 같이, 중복성 회로망(210)에서, 수정된 서큘레이터 모듈(215)에 의해 컴포넌트(202)로부터 수신되는 신호는 이웃하는 서큘레이터 모듈(200)로 순환된다. 이와 달리, 이웃하는 서큘레이터 모듈(200)로부터 수정된 서큘레이터 모듈(215)로 순환되는 임의의 신호는 컴포넌트(202)로 순환된다.
도 2b는 서큘레이터 모듈(200)을 나타내고 있다. 예시된 바와 같이, 서큘레이터 모듈(200)은 다수의 서큘레이터들(252, 256, 257, 258, 및 259) 및 도파로 섹션들을 종단시키는 다수의 정합된 부하들(204)을 포함한다. 게다가, 각각의 서큘레이터 모듈(200)은 상호연결 포트들(206 및 207)을 포함한다. 상호연결 포트들(206 및 207)은 신호가 하나의 서큘레이터 모듈(200)로부터, 서큘레이터 모듈(200)과 유사할 수 있거나 그렇지 않을 수 있는, 이웃하는 서큘레이터 모듈들로 통과할 수 있게 하는 짧은 도파로를 포함할 수 있다. 게다가, 서큘레이터 모듈은 다른 컴포넌트들에 연결하기 위한 상호연결부들(208 및 209)을 포함한다.
도 3은 경로 모듈(300)을 나타내고 있으며, 여기서 경로 모듈(300)은 단일의 증폭기(302) 또는 컴포넌트의 2 개의 상이한 포트들에 각각 연결되는, 도 2b에 기술된 바와 같은, 2 개의 상이한 서큘레이터 모듈들을 포함한다. 특정의 구현에서, 증폭기(302)의 한쪽에 연결된 서큘레이터 모듈 내의 서큘레이터들은 동일한 증폭기에 연결된 다른 서큘레이터 모듈 내의 서큘레이터들에 대응할 수 있다. 특정의 구현에서, 도 1에서의 서큘레이터 스위치 제어기(110)와 같은 서큘레이터 스위치 제어기는 동일한 제어 신호를 대응하는 서큘레이터들로 송신한다. 예를 들어, 서큘레이터들(352) 모두가 신호를 시계 방향으로 순환시키거나 신호를 시계 반대 방향으로 순환시키도록, 서큘레이터들(352)이 동일한 제어 신호에 의해 제어될 수 있다. 이와 유사하게, 서큘레이터들(356)은 서로 대응하고, 서큘레이터들(357)은 서로 대응한다. 또한, 특정의 구현에서, 서큘레이터(358)는 서큘레이터(361)에 대응하고, 서큘레이터(359)는 서큘레이터(360)에 대응한다. 상이한 서큘레이터들이 동일한 제어 신호에 의해 제어되는 것에 의해, 중복성 회로망의 동작을 지원하기 위해 사용되는 회로부의 양이 감소된다. 이와 유사하게, 입출력들(306, 307, 308, 309, 310, 및 311)은 도 2b와 관련하여 앞서 기술된 입출력들과 유사하게 기능한다.
도 4a 내지 도 4f는 중복성 회로망(410)을 통과하는 통신 경로들의 구성을 나타내고 있으며, 여기서 중복성 회로망(410)은 중복성 회로망(210)과 유사하다. 예시된 바와 같이, 중복성 회로망(410)은 LNA 1부터 LNA 10까지 번호가 매겨져 있는 10 개의 LNA들을 가진다. 예시된 바와 같이, LNA들은 컴포넌트들의 중복 세트를 나타낸다. 대안의 특정 구현에서, 컴포넌트들의 중복 세트는 LNA들 이외의 다른 작동하는 컴포넌트들을 포함할 수 있다. 예시된 바와 같이, 중복성 회로망(410)은 중복성 회로망(410)을 통과하는 8 개의 통신 경로들을 포함한다. 통신 경로들 각각은 한 쌍의 입출력을 가진다. 특정의 구현에서, 중복성 회로망(410)을 통한 통신은 단방향이다. 그렇지만, 다른 구현에서, 중복성 회로망(410)을 통한 통신은 양방향이다. 중복성 회로망(410)을 통한 통신이 양방향일 때, 중복성 회로망(410)을 통한 통신의 방향에 따라, 입력이 출력으로서 기능할 수 있고 출력이 입력으로서 기능할 수 있다. 예시된 중복성 회로망(410)을 통과하는 8 개의 통신 경로들이 있을 때, 2 개의 상이한 입출력 세트가 있다. 제1 입출력 세트는 입출력들(J1 내지 J8)로 표현되고, 제2 입출력 세트는 입출력들(J9 내지 J16)로 표현된다. 게다가, 입출력 쌍이 각각의 통신 경로에 대응하도록, 입출력들(J1 내지 J8)이, 각각, 입출력들(J9 내지 J16)에 대응하고, 여기서 입출력 쌍 내의 하나의 입출력은 제1 입출력 세트로부터의 것이고, 입출력 쌍 내의 제2 입출력은 제2 입출력 세트로부터의 것이다.
도 4a는 중복성 회로망(410)에 대한 초기 구성을 나타내고 있다. 예시된 바와 같이, 중복성 회로망(410)은 8 개의 통신 경로 및 10 개의 작동하는 LNA를 가진다. 이와 같이, LNA 1 및 LNA 10으로 지정되어 있는 2 개의 대기 LNA가 있다. 그에 따라, LNA 2 내지 LNA 9는 초기에 작동하는 컴포넌트로서 지정될 수 있다. 앞서 언급된 바와 같이, 각각의 입출력은 작동하는 컴포넌트에 대응하는 입출력 쌍의 일부이다. 초기 구성에 예시된 바와 같이, 입출력들(J1 및 J9)은 제1 작동하는 컴포넌트 LNA 2를 통과하는 제1 통신 경로에 대한 입출력들이다. 입출력들(J2 및 J10)은 제2 작동하는 컴포넌트 LNA 3을 통과하는 제2 통신 경로에 대한 입출력들이다. 입출력들(J3 및 J11)은 제3 작동하는 컴포넌트 LNA 4를 통과하는 제3 통신 경로에 대한 입출력들이다. 입출력들(J4 및 J12)은 제4 작동하는 컴포넌트 LNA 5를 통과하는 제4 통신 경로에 대한 입출력들이다. 입출력들(J5 및 J13)은 제5 작동하는 컴포넌트 LNA 6을 통과하는 제5 통신 경로에 대한 입출력들이다. 입출력들(J6 및 J14)은 제6 작동하는 컴포넌트 LNA 7을 통과하는 제6 통신 경로에 대한 입출력들이다. 입출력들(J7 및 J15)은 제7 작동하는 컴포넌트 LNA 8을 통과하는 제7 통신 경로에 대한 입출력들이다. 입출력들(J8 및 J16)은 제8 작동하는 컴포넌트 LNA 9를 통과하는 제8 통신 경로에 대한 입출력들이다.
특정의 구현에서, 그리고 예시된 바와 같이, 경로 모듈을 통과하는 각각의 통신 경로는 도 3에 예시된 바와 같다. 중복성 회로망(410)의 초기 구성 동안, 경로 모듈들 내의 서큘레이터들은 신호들이 증폭기(302)를 통해 대응하는 출력으로 전파하도록 신호들을 순환시키도록 구성되어 있다. 예를 들어, 경로 모듈(300)을 살펴보면, 본 기술 분야의 통상의 기술자라면 잘 알 것인 바와 같이, 서큘레이터들(358, 359, 360, 및 361)은 신호를 시계 반대 방향으로 순환시키도록 구성되어 있고 서큘레이터들(352, 356, 및 357)은 신호를 시계 방향으로 순환시키도록 구성될 수 있다. 유의할 점은, 시계 방향 및 시계 반대 방향이 주로 서큘레이터들이 서로와 관련하여 어떻게 구성되어 있는지를 나타내기 위해 상관적 용어(relational term)로서 사용된다는 것이다. 경로 모듈(300)이 기술된 바와 같이 구성될 때, 포트(308)에 입력되는 신호는, 신호가 증폭기(302)를 통해 전파하여 포트(311)에서 경로 모듈(300)을 빠져나가도록, 순환될 것이다. 이와 달리, 포트(311)에 입력되는 신호는, 신호가 증폭기(302)를 통해 전파하여 포트(308)에서 경로 모듈(300)을 빠져나가도록, 순환될 것이다.
도 4b는, LNA가 고장을 겪을 때, 중복성 회로망(410)을 나타내고 있다. 예를 들어, 도 4b에 예시된 바와 같이, LNA 5가 고장을 겪는다. 작동하는 컴포넌트가 고장날 때, 통신 경로들이 대기 컴포넌트를 포함하게 스위칭되도록 통신 경로들이 재구성된다. 예를 들어, LNA 10 내지 LNA 1이 중복성 회로망(410)을 통과하는 재구성된 통신 경로들의 일부로 될 수 있는 대기 컴포넌트들로서 식별될 수 있다. 그렇지만, LNA 10을 포함하도록 통신 경로들의 서큘레이터들을 스위칭하는 것은 아직 고장을 겪지 않은 작동하는 컴포넌트들을 통과하는 통신 경로들을 단절시킨다. 예를 들어, 통신 경로들이 LNA 10을 포함하도록 재구성될 때, LNA 6을 통과하는 J5로부터 J13으로의, LNA 7을 통과하는 J6으로부터 J14로의, LNA 8을 통과하는 J7로부터 J15로의, 그리고 LNA 9를 통과하는 J8로부터 J16으로의 통신 경로들이 단절될 것이다. 단절의 지속기간을 제한하기 위해, 각각의 통신 경로가 단일의 서큘레이터의 스위칭을 위해 사용되는 시간과 동일한 기간 동안 단절되는 방식으로 상이한 경로 모듈들(300) 내의 서큘레이터들이 재구성될 수 있다.
도 4c는 LNA 9를 통과하는 J8로부터 J16으로의 통신 경로가, J8로부터 J16으로의 통신 경로가 LNA 10을 통과하도록, 스위칭된 후의 중복성 회로망(410)을 나타내고 있다. 경로를 재구성하기 위해, 도 2a에서 수정된 서큘레이터 모듈들(215)과 관련하여 앞서 기술된 바와 같이, 수정된 서큘레이터 모듈들의 일부인 서큘레이터들은, 이웃하는 서큘레이터 모듈(300)로부터 수신된 신호가 LNA 10을 통해 다시 이웃하는 서큘레이터 모듈(300)로 라우팅되도록, 신호를 순환시키도록 재구성될 수 있거나 이미 구성되어 있을 수 있다. 수정된 서큘레이터 모듈들이 적절히 구성될 때, 통신 경로의 일부가 아닌 서큘레이터들은, LNA 9가 LNA 10으로 스위칭되도록 LNA 9를 통과하는 J8로부터 J16으로의 통신 경로를 재구성하기 위해 경로 모듈(300) 내의 대응하는 서큘레이터들의 단일 쌍만이 스위칭되도록 구성된다. 상세하게는, 서큘레이터(358 및 361)가 시계 반대 방향으로부터 시계 방향으로 스위칭될 때, 통신 경로가 LNA 9로부터 LNA 10으로 스위칭하도록, 서큘레이터들이 재구성된다. 이와 같이, J8로부터 J16으로의 통신 경로가 서큘레이터들(358 및 361)을 스위칭하는 데 필요한 시간과 동일한 기간 동안 단절되고, 이 서큘레이터들은 동일한 제어 신호로 스위칭될 수 있다.
도 4d는 LNA 8을 통과하는 J7로부터 J15로의 통신 경로가, J7로부터 J15로의 통신 경로가 LNA 9를 통과하도록, 스위칭된 후의 중복성 회로망(410)을 나타내고 있다. 경로를 재구성하기 위해, LNA 8 및 LNA 9를 포함하는 경로 모듈들(300)은 작동하는 통신 경로에 현재 있지 않는 서큘레이터들을 포함한다. LNA 9를 통과하는 J7로부터 J15로의 통신 경로를 재구성하기 위해 작동하는 통신 경로에 있지 않은 서큘레이터들이 재구성된다. 작동하지 않는 서큘레이터들이 LNA 8을 포함하는 경로 모듈(300)에 적절히 구성되어 있을 때, 서큘레이터들(358 및 361)이 시계 반대 방향으로부터 시계 방향으로 스위칭된다. 서큘레이터들(358 및 361)이 스위칭될 때, 통신 경로가 LNA 8로부터 LNA 9로 스위칭한다. 이와 같이, J7로부터 J15로의 통신 경로가 서큘레이터들(358 및 361)을 스위칭하는 데 필요한 시간과 동일한 기간 동안 단절되고, 이 서큘레이터들은 동일한 제어 신호로 스위칭될 수 있다.
도 4e는 LNA 7을 통과하는 J6으로부터 J14로의 통신 경로가, J6으로부터 J14로의 통신 경로가 LNA 8을 통과하도록, 스위칭된 후의 중복성 회로망(410)을 나타내고 있다. 게다가, LNA 6을 통과하는 J5로부터 J13으로의 통신 경로가 또한, J5로부터 J13으로의 통신 경로가 LNA 7을 통과하도록, 스위칭되었다. 이 통신 경로들은 도 4c 및 도 4d와 관련하여 앞서 기술된 통신 경로들의 스위칭과 유사하게 변경되었다. 이와 같이, 스위칭된 통신 경로들 각각은 단일의 서큘레이터를 스위칭하는 데 필요한 시간과 동일한 기간 동안 중단되었다.
도 4f는 LNA 5를 통과하는 J4로부터 J12로의 통신 경로가, J4로부터 J12로의 통신 경로가 LNA 6을 통과하도록, 스위칭된 후의 중복성 회로망(410)을 나타내고 있다. LNA 5를 통과하는 경로는 LNA 5의 고장으로 인해 이미 단절되었지만, 이 통신 경로가, 단일의 서큘레이터를 재구성하는 데 필요한 시간 동안만 중단되도록, 앞서 기술된 바와 같이 재구성될 수 있다. J4로부터 J12로의 통신 경로가 재구성되었을 때, 8 개의 통신 경로들은, 통신 경로들이 작동하는 컴포넌트들을 통과하도록, 재구성되게 된다.
도 5는 중복성 회로망(410)의 상이한 입력들을 통해 제공되는 신호들의 단절을 나타내는 타이밍 차트를 나타내고 있다. 예시된 바와 같이, 시각 0에서, J4는 로우(low)인 반면, 입력들(J1 내지 J3 및 J5 내지 J8)은 하이(high)이다. 로우 신호는 J4를 통과하는 경로에 있는 컴포넌트 - 이 컴포넌트는 앞서 기술된 바와 같이 LNA 5임 - 가 고장났다는 것을 나타낸다. 컴포넌트가 고장났기 때문에, 중복성 회로망(410)에 대한 서큘레이터 스위치 제어기는 J4가 작동하는 LNA에 연결되도록 서큘레이터들을 변경하기 시작한다. 예를 들어, J8로부터의 통신 경로가 LNA 9로부터 LNA 10으로 스위칭하고, J7로부터의 통신 경로가 LNA 8로부터 LNA 9로 스위칭하며, J6으로부터의 통신 경로가 LNA 7로부터 LNA 8로 스위칭하고, J5로부터의 통신 경로가 LNA 6으로부터 LNA 7로 스위칭하며, J4로부터의 통신 경로가 고장난 LNA 5로부터 LNA 6으로 스위칭한다. 예시된 바와 같이, 경로가 하나의 LNA로부터 다른 LNA로 스위칭하는 순간에, 통신 경로는 순간적인 단절을 경험한다. 그렇지만, 서큘레이터들이 앞서 기술된 바와 같이 재구성될 때, 순간적인 단절은 단일의 서큘레이터를 스위칭하는 데 필요한 시간과 같고, 따라서 작동하는 경로들에 대한 영향을 감소시킨다.
도 6a는 서큘레이터 모듈(600)의 다른 예시적인 구현을 나타내고 있다. 예시된 바와 같이, 서큘레이터 모듈(600)은 다수의 서큘레이터들(652, 656, 657, 658, 및 659) 및 도파로 섹션들을 종단시키는 다수의 정합된 부하들(604)을 포함한다. 게다가, 각각의 서큘레이터 모듈(600)은 상호연결 포트들(606 및 607)을 포함한다. 상호연결 포트들(606 및 607)은 신호가 하나의 서큘레이터 모듈(600)로부터, 서큘레이터 모듈(600)과 유사할 수 있거나 그렇지 않을 수 있는, 이웃하는 서큘레이터 모듈들로 통과할 수 있게 하는 짧은 도파로를 포함할 수 있다. 게다가, 서큘레이터 모듈은 다른 컴포넌트들에 연결하기 위한 상호연결부들(608 및 609)을 포함한다.
도 6b는 경로 모듈(602)을 나타내고 있으며, 여기서 경로 모듈(602)은 단일의 증폭기(610) 또는 다른 컴포넌트의 2 개의 상이한 포트들에 각각 연결되는, 도 6a에 기술된 바와 같은, 2 개의 상이한 서큘레이터 모듈들(600)을 포함한다. 특정의 구현에서, 증폭기(610)의 하나의 포트에 연결된 서큘레이터 모듈 내의 서큘레이터들은 동일한 증폭기(610)의 상이한 포트에 연결된 다른 서큘레이터 모듈 내의 서큘레이터들에 대응할 수 있다. 특정의 구현에서, 도 1에서의 서큘레이터 스위치 제어기(110)와 같은 서큘레이터 스위치 제어기는 동일한 제어 신호를 대응하는 서큘레이터들로 송신할 수 있다. 예를 들어, 경로 모듈(600)의 전체에 걸쳐 있는 서큘레이터들(600)은 서로 대응하고, 서큘레이터들(657)은 서로 대응한다. 또한, 특정의 구현에서, 서큘레이터(658)는 서큘레이터(661)에 대응하고, 서큘레이터(659)는 서큘레이터(660)에 대응한다. 상이한 서큘레이터들이 동일한 제어 신호에 의해 제어되는 것에 의해, 중복성 회로망의 동작을 지원하기 위해 사용되는 회로부의 양이 감소된다. 이와 유사하게, 입출력들(606, 607, 608, 609, 612, 및 611)은 도 6a와 관련하여 앞서 기술된 입출력들과 유사하게 기능한다.
도 7a 내지 도 7d는 중복성 회로망(700)이 2 개의 컴포넌트에서 고장을 겪을 때 중복성 회로망(700) 내의 서큘레이터들을 재구성하는 것을 나타내고 있다. 도 7a에 예시된 바와 같이, 중복성 회로망(700)은 도 6a 및 도 6b와 관련하여 앞서 기술된 바와 같이 기능하는 다수의 경로 모듈들을 포함한다. 앞서 기술된 바와 같이, 경로 모듈들은 서큘레이터 모듈들(600)으로 이루어져 있고, 특정의 구현에서, 경로 모듈들은, 관련없는 서큘레이터 모듈들 및 상호연결들이 제거되어 있는 한, 도 2a와 관련하여 앞서 기술된 수정된 서큘레이터 모듈(215)과 유사한 방식으로 기능하는, 수정된 서큘레이터 모듈들로 이루어져 있을 수 있다. 도 7a에 예시된 바와 같이, 서큘레이터 모듈들은 서큘레이터 모듈들(600-1 내지 600-20)이라고 지칭된다. 처음에, 서큘레이터 모듈들(600-1 내지 600-20) 각각은 증폭기 2 내지 증폭기 11 중 하나에 연결되고, 여기서 서큘레이터 모듈들(600-1 내지 600-10)은 각자의 증폭기 2 내지 증폭기 11에의 입력들을 제공하고 서큘레이터 모듈들(600-11 내지 600-20)은 각자의 증폭기 2 내지 증폭기 11로부터의 출력들을 제공한다. 서큘레이터 모듈들(600-1 내지 600-20)이 처음에 증폭기 1 및 증폭기 12에 대한 입력들 또는 출력들로서 기능하지 않기 때문에, 증폭기 1 및 증폭기 12는 대기 증폭기로서 기능한다.
도 7b는 증폭기 7이 고장날 때의 중복성 회로망(700)의 재구성을 나타내고 있다. 예를 들어, 증폭기 7이 고장날 때, 서큘레이터 모듈들(600-6 내지 600-10)에 대한 입력들로부터의 통신 경로들은, 각각, 증폭기 8 내지 증폭기 12를 통과하고 이어서 서큘레이터 모듈들(600-16 내지 600-20)의 출력들을 통해 계속되도록, 재구성된다. 서큘레이터 모듈들을 재구성하기 위해, 구성 모듈들이 서큘레이터들(1 내지 14)을 통해 표시되는 순서에 따라 스위칭된다. 도시된 바와 같이, 입력 서큘레이터 모듈들(600-6 내지 600-10)에서의 각각의 번호는 출력 서큘레이터 모듈들(600-16 내지 600-20)에서의 대응하는 서큘레이터(1 내지 14)를 갖는다. 서큘레이터들은, 동시에 스위칭되거나, 서큘레이터 스위치 제어기로부터 송신되는 동일한 제어 신호로 스위칭된다는 것을 나타내기 위해, 동일한 번호들을 갖는다. 서큘레이터들이 도시된 순서에 따라 스위칭될 때, 작동하는 통신 경로들이 단일의 서큘레이터를 스위칭하는 데 사용되는 시간 동안 단절될 수 있다.
도 7c 및 도 7d는 중복성 회로망이 제2 증폭기의 고장을 겪을 때의 서큘레이터 재구성을 나타내고 있다. 구체적으로는, 도 7c는 증폭기 5가 고장날 때의 재구성을 나타내고 있으며, 도 7d는 증폭기 10이 고장날 때의 재구성을 나타내고 있다. 양쪽 증폭기 고장은 도 7b와 관련하여 앞서 기술된 바와 같은 증폭기 7의 고장 및 후속하는 재구성 이후에 일어난다. 언급된 바와 같이, 도 7c는 증폭기 7의 고장 후에 증폭기 5이 고장날 때의 중복성 회로망(700)의 재구성을 나타내고 있다. 예를 들어, 증폭기 5가 고장날 때, 서큘레이터 모듈들(600-1 내지 600-4)에 대한 입력들로부터의 통신 경로들은, 각각, 증폭기 1 내지 증폭기 4를 통과하고 이어서 서큘레이터 모듈들(600-11 내지 600-14)의 출력들을 통해 계속되도록, 재구성된다. 서큘레이터 모듈들을 재구성하기 위해, 구성 모듈들이 서큘레이터들(1 내지 10)을 통해 표시되는 순서에 따라 스위칭된다. 도시된 바와 같이, 입력 서큘레이터 모듈들(600-6 내지 600-10)에서의 각각의 번호는 출력 서큘레이터 모듈들(600-16 내지 600-20)에서의 대응하는 서큘레이터(1 내지 10)를 갖는다. 서큘레이터들은, 동시에 스위칭되거나, 서큘레이터 스위치 제어기로부터 송신되는 동일한 제어 신호로 스위칭된다는 것을 나타내기 위해, 동일한 번호들을 갖는다. 이 구현에서, 제2 증폭기의 고장은 제1 고장난 컴포넌트(증폭기 7)와 나머지 대기 컴포넌트(증폭기 1) 사이에서 있었다. 그에 따라, 서큘레이터들이 도시된 순서에 따라 스위칭될 때, 작동하는 통신 경로들이 단일의 서큘레이터를 스위칭하는 데 사용되는 시간 동안 단절될 수 있다.
언급된 바와 같이, 도 7d는 증폭기 7의 고장 후에 증폭기 10이 고장날 때의 중복성 회로망(700)의 재구성을 나타내고 있다. 예를 들어, 증폭기 10이 고장날 때, 서큘레이터 모듈들(600-1 내지 600-6)에 대한 입력들로부터의 통신 경로들은, 각각, 증폭기 1 내지 증폭기 6를 통과하고 이어서 서큘레이터 모듈들(600-11 내지 600-16)의 출력들을 통해 계속되도록, 재구성된다. 또한, 서큘레이터 모듈들(600-7 내지 600-8)에 대한 입력들로부터의 통신 경로들은, 각각, 증폭기 8 및 증폭기 9를 통과하고 이어서 서큘레이터 모듈들(600-17 내지 600-18)의 출력들을 통해 계속되도록, 재구성된다. 서큘레이터 모듈들을 재구성하기 위해, 서큘레이터 모듈들 내의 서큘레이터들이 서큘레이터들(1 내지 21)을 통해 표시되는 순서에 따라 스위칭된다. 도시된 바와 같이, 입력 서큘레이터 모듈들(600-1 내지 600-8)에서의 각각의 번호는 출력 서큘레이터 모듈들(600-11 내지 600-18)에서의 대응하는 서큘레이터(1 내지 21)를 갖는다. 서큘레이터들은, 동시에 스위칭되거나, 서큘레이터 스위치 제어기로부터 송신되는 동일한 제어 신호로 스위칭된다는 것을 나타내기 위해, 동일한 번호들을 갖는다. 이 구현에서, 제2 고장난 컴포넌트(증폭기 7)는 제2 고장난 컴포넌트(증폭기 10)와 나머지 대기 컴포넌트(증폭기 1) 사이에 있었다. 그에 따라, 서큘레이터들이 도시된 순서에 따라 스위칭될 때, 작동하는 통신 경로들이 단일의 서큘레이터를 스위칭하는 데 사용되는 시간 동안 단절될 수 있다.
도 8a 내지 도 8j는 도 3에 앞서 기술된 경로 모듈(300)을 구현하는 시스템에 대해 증폭기가 고장날 때 경로 모듈에 대한 다양한 서큘레이터 재구성을 나타내고 있다. 도 8a는 경로 모듈(300)을 통해 곧바로 신호를 통과시킨 경로 모듈(300)의 좌측에 있는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 경로 모듈(300)의 좌측 가장자리에서 곧바로 통과되었다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 대기 컴포넌트와 연관된 가장 좌측의 경로 모듈(300)에서 시작하고, 가장 좌측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로 그리고 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 우측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(356)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 우측에 있는 다음 경로 모듈(300)을 재구성하며, 여기서 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(356)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터 쌍(356)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 신호가 경로 모듈(300)의 우측 가장자리에서 통과할 때 동일한 재구성이 행해질 수 있다.
도 8b는 경로 모듈(300)을 통해 곧바로 신호를 통과시킨 경로 모듈(300)의 우측에 있는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 경로 모듈(300)의 좌측 가장자리에서 곧바로 통과되었다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 대기 컴포넌트와 연관된 가장 우측의 경로 모듈(300)에서 시작하고, 가장 우측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로 그리고 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 좌측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(357)을 시계 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 좌측에 있는 다음 경로 모듈(300)을 재구성하며, 여기서 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(357)을 시계 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터 쌍(357)을 시계 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 신호가 경로 모듈(300)의 우측 가장자리에서 통과할 때 동일한 재구성이 행해질 수 있다.
도 8c는 2개의 모듈들(300)을 통해 좌측으로 이동하여 다시 단일의 경로 모듈(300)에 들어가는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 단일의 경로 모듈(300)의 좌측 가장자리를 통과한다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 우측의 경로 모듈(300)에서 시작하고, 가장 우측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로, 이어서 서큘레이터 쌍(356)을 시계 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 좌측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 좌측에 있는 다음 경로 모듈(300)을 재구성하며, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로, 이어서 서큘레이터 쌍(356)을 시계 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다.
도 8d는 2개의 모듈들(300)을 통해 우측으로 이동하여 다시 단일의 경로 모듈(300)에 들어가는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 단일의 경로 모듈(300)의 좌측 가장자리를 통과한다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 좌측의 경로 모듈(300)에서 시작하고, 가장 좌측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로, 이어서 서큘레이터 쌍(356)을 시계 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 우측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 우측에 있는 다음 경로 모듈(300)을 재구성하며, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로, 이어서 서큘레이터 쌍(356)을 시계 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다.
도 8e는 2개의 모듈들(300)을 통해 좌측으로 이동하여 다시 단일의 경로 모듈(300)에 들어가는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 단일의 경로 모듈(300)의 우측 가장자리를 통과한다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 우측의 경로 모듈(300)에서 시작하고, 가장 우측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 좌측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 좌측에 있는 다음 경로 모듈(300)을 재구성하며, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다.
도 8f는 2개의 모듈들(300)을 통해 우측으로 이동하여 다시 단일의 경로 모듈(300)에 들어가는 신호 경로의 재구성을 나타내고 있으며, 여기서 신호는 단일의 경로 모듈(300)의 우측 가장자리를 통과한다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 좌측의 경로 모듈(300)에서 시작하고, 가장 우측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 우측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 우측에 있는 다음 경로 모듈(300)을 재구성하며, 서큘레이터 스위치 제어기는 먼저 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로, 이어서 서큘레이터 쌍(357)을 시계 반대 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다.
도 8g는 2 개의 모듈들(300)을 통해 우측으로 이동하는 신호 경로를 신호 경로가 2개의 모듈들(300)을 통해 좌측으로 이동하는 경우로 재구성하는 것을 나타내고 있다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 좌측의 경로 모듈(300)에서 시작하고, 가장 좌측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 방향으로, 이어서 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 우측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(356)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 우측에 있는 다음 경로 모듈(300)을 재구성하며, 여기서 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(356)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 방향으로 설정하고, 이어서 서큘레이터 쌍(357)을 시계 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터 쌍(356)을 시계 반대 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 반대 방향으로 설정한다.
도 8h는 2 개의 모듈들(300)을 통해 좌측으로 이동하는 신호 경로를 신호 경로가 2개의 모듈들(300)을 통해 우측으로 이동하는 경우로 재구성하는 것을 나타내고 있다. 중복성 회로망에서 신호들을 재라우팅하기 위해, 서큘레이터 스위치 제어기는 예비 LNA와 연관된 가장 우측의 경로 모듈(300)에서 시작하고, 가장 우측의 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 서큘레이터들(359 및 360)을 시계 반대 방향으로, 그리고 이어서 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 좌측에 있는 다음 경로 모듈(300)에서, 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(357)을 시계 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 이어서 좌측에 있는 다음 경로 모듈(300)을 재구성하며, 여기서 서큘레이터 스위치 제어기는 먼저 서큘레이터 쌍(357)을 시계 방향으로 설정하고, 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정하며, 이어서 서큘레이터들(359 및 360)을 시계 반대 방향으로 설정하고, 이어서 서큘레이터 쌍(356)을 시계 반대 방향으로 설정한다. 서큘레이터 스위치 제어기는 고장난 증폭기가 스위칭 아웃될 때까지 중복성 회로망을 통해 좌에서 우로 경로 모듈들(300)을 순차적으로 재구성한다. 이어서, 재구성될 마지막 경로 모듈(300)에서, 스위치 제어기는 서큘레이터 쌍(357)을 시계 방향으로, 그리고 이어서 서큘레이터들(358 및 361)을 시계 방향으로 설정한다.
도 9는 중복성 회로망을 통과하는 다른 작동하는 통신 경로들을 중단시키는 일 없이 통신 경로를 고장난 컴포넌트로부터 대기 컴포넌트로 스위칭할 수 있는 중복성 회로망(900)을 나타내고 있다. 특정의 예시적인 구현에서, 그리고 도 9에 예시된 바와 같이, 중복성 회로망(900)은 8 개의 상이한 서큘레이터 모듈들로 이루어져 있는 10 대 6 중복성 회로망일 수 있다. 중복성 회로망(900)과 관련하여 기술되는 제시된 기본 개념이 다른 중복성 회로망 구성들에 적용가능하기 때문에, 다른 구성들도 생각되고 있다. 예시된 바와 같이, 중복성 회로망(900)은 10 개의 LNA들을 포함하고, 여기서 8 개의 경로 모듈들(300)이 있으며, 이는, 입력들 및 출력들을 통해 통신할 수 있는 각각의 경로 모듈(300)이 부하로 종단된 입력들 및 출력들을 갖는 단일의 경로 모듈(300)과 나란히 있다는 것을 제외하고는, 도 2a에 앞서 기술된 중복성 회로망(210)과 유사하다. 도 9에 예시된 바와 같이, 매 3번째 경로 모듈(300)은 부하로 종단된 입력 및 출력을 가진다. 예를 들어, LNA 4 및 LNA 7과 연관된 경로 모듈들은 부하로 종단된 입력 및 출력을 가지며, 그에 따라, LNA 4 및 LNA 7 둘 다는, LNA 1 및 LNA 10과 함께, 초기에 대기 컴포넌트이다.
특정의 구현에서, 통신 경로에 있는 LNA가 고장을 겪을 때, 중복성 회로망(900)은 중복성 회로망(900)을 통과하는 다른 작동하는 경로들 중 어느 것도 단절시키는 일이 없이 통신 경로를 이웃하는 대기 컴포넌트를 통과하게 스위칭할 수 있다. 예를 들어, LNA 3이 고장나는 경우, 서큘레이터 스위치 제어기는, J2로부터 J8로의 통신 경로가 LNA 3 대신에 LNA 4를 통과하도록, LNA 3 및 LNA 4를 포함하는 경로 모듈들(300) 내의 서큘레이터들을 재구성한다. 앞서 기술된 초기 고장 후에, 다른 작동하는 통신 경로들을 단절시키는 일 없이 통신 경로들의 재구성을 여전히 가능하게 하면서, 다른 컴포넌트들이 고장날 수 있다. 예를 들어, LNA 2가 고장날 수 있고, J1으로부터 J7로의 통신 경로가 LNA 1을 통과하도록 재구성될 수 있다. 이와 유사하게, LNA 6 또는 LNA 8 중 어느 하나가 고장날 수 있고, J4로부터 J10으로의 또는 J5로부터 J11로의 각자의 통신 경로들이 LNA 7을 통과하도록 재구성될 수 있다. 또한 LNA 9가 고장날 수 있고, J6으로부터 J12로의 통신 경로가 LNA 10을 통과하도록 재구성될 수 있다. 그렇지만, 제1 컴포넌트가 고장나고 그와 연관된 통신 경로가 재구성된 후에, 차후의 고장에 대한 중복성 회로망(900)의 재구성은 다른 통신 경로들을 단절시킬지도 모른다. 차후의 컴포넌트들이 고장날 때, 통신 경로들이 도 4a 내지 도 8h와 관련하여 앞서 기술된 바와 같이 단일의 서큘레이터를 스위칭하는 데 사용되는 시간 동안 단절되도록 경로들이 재구성될 수 있다.
도 10은 통신 경로가 최대 2 개의 고장난 컴포넌트들을 겪을 때 중복성 회로망을 통과하는 다른 작동하는 통신 경로들을 중단시키는 일 없이 통신 경로를 고장난 컴포넌트로부터 대기 컴포넌트로 스위칭할 수 있는 9 대 4 중복성 회로망(1000)을 나타내고 있다. 특정의 예시적인 구현에서, 그리고 도 10에 예시된 바와 같이, 중복성 회로망(1000)은 8 개의 상이한 서큘레이터 모듈들로 이루어져 있는 9 대 4 중복성 회로망일 수 있다. 중복성 회로망(1000)과 관련하여 기술되는 제시된 기본 개념이 다른 중복성 회로망 구성들에 적용가능하기 때문에, 다른 구성들도 생각되고 있다. 예시된 바와 같이, 중복성 회로망(1000)은 9 개의 LNA들을 포함하고, 여기서 8 개의 경로 모듈들(300)이 있으며, 이는, 경로 모듈들(300)의 입력들 및 출력들이 신호를 수신하기 위해 연결된 입력들과 부하로 종단된 입력들 및 출력들 사이에 교대로 있는 것을 제외하고는, 도 2a에 앞서 기술된 중복성 회로망(210)과 유사하다. 도 10에 예시된 바와 같이, 하나 걸러 있는 경로 모듈(300)은 부하로 종단된 입력 및 출력을 가진다. 예를 들어, LNA 3, LNA 5, LNA 7, 및 LNA 9와 연관된 경로 모듈들은 부하로 종단된 입력 및 출력을 가지며, 그에 따라, LNA 3, LNA 5, LNA 7, 및 LNA 9 모두는, LNA 1과 함께, 초기에 대기 컴포넌트이다.
특정의 구현에서, 통신 경로들에 있는 LNA들이 2 개 고장날 때, 중복성 회로망(1000)은 중복성 회로망(1000)을 통과하는 다른 작동하는 경로들 중 어느 것도 단절시키는 일이 없이 통신 경로를 이웃하는 대기 컴포넌트들 중 하나를 통과하게 스위칭할 수 있다. 예를 들어, LNA 2이 고장나는 경우, 서큘레이터 스위치 제어기는, J1로부터 J5로의 통신 경로가 LNA 2 대신에 LNA 1을 통과하도록, LNA 2 및 LNA 1을 포함하는 경로 모듈들(300) 내의 서큘레이터들을 재구성한다. 앞서 기술된 초기 고장 후에, 다른 작동하는 통신 경로들을 단절시키는 일 없이 통신 경로들의 재구성을 여전히 가능하게 하면서, 다른 컴포넌트들이 고장날 수 있다. 예를 들어, LNA 1이 고장날 수 있고, J1로부터 J5로의 통신 경로가 LNA 3을 통과하도록 재구성될 수 있다. 게다가, 고장나는 LNA들에 따라, 중복성 회로망(1000)은 중복성 회로망(1000)을 통과하는 다른 작동하는 경로들을 단절시키는 일 없이 최대 5 개의 LNA들에 대한 통신 경로를 스위칭할 수 있다. 그렇지만, 2 개의 컴포넌트들이 고장나고 연관된 통신 경로들이 재구성된 후에, 차후의 고장들은 다른 통신 경로들을 단절시킬 수 있는 중복성 회로망(1000)의 재구성을 가져올 수 있다.
도 11은 도 2a의 중복성 회로망(210)과 유사한 8 대 6 중복성 회로망(1100)을 나타내고 있다. 그렇지만, 중복성 회로망(210)과 달리, 중복성 회로망(1100)은 컴포넌트들에 연결되지 않은 서큘레이터 모듈들을 가지는 한 쌍의 경로 모듈들(300)을 포함한다. 게다가, 컴포넌트들을 갖지 않는 한 쌍의 서큘레이터 모듈들(300)에서, 경로 모듈(300)의 입력들 및 출력들은 점퍼들(1102 및 1104)을 통해 서로 결합된다. 중복성 회로망(1100)은, 리드들(1102 및 1104)이 동수의 대기 LNA들을 필요로 함이 없이 통신 경로들의 재구성을 가능하게 한다는 것을 제외하고는, 중복성 회로망(900)과 같이 작동하는 통신 경로들을 단절시키는 일 없이 제1 고장을 처리할 수 있다. 중복성 회로망(900)이 6 개의 통신 경로들에 대해 10 개의 LNA들을 필요로 하는 반면, 중복성 회로망(1100)은 6 개의 통신 경로들에 대해 8 개의 LNA들을 필요로 할 뿐이고, 그 결과 비용 절감이 얻어진다.
도 12는 도 10에 기술된 교대로 있는 경로 모듈들과 도 11에 기술된 연결 리드들(1102 및 1104)을 겸비하는 9 대 4 중복성 회로망(1200)을 나타내고 있다. 입력 및 출력을 가지는 교대로 있는 경로 모듈들 및 부하로 종단되는 입력 및 출력을 갖는 경로 모듈들과 함께 리드들(1202 및 1204)을 포함시키는 것에 의해, 중복성 회로망(1200)은 3 개의 LNA 고장 후에 작동하는 통신 경로들 중 어느 것도 중단시킬 필요 없이 서큘레이터들을 재구성할 수 있다. 예를 들어, LNA 2, LNA 1, 및 LNA 3이 순서대로 고장날 수 있고, 리드들(1202 및 1204)은 중복성 회로망(1200)을 통과하는 다른 통신 경로들 중 어느 것도 단절시키는 일 없이 J1로부터 J5로의 통신 경로가 LNA 7을 통과할 수 있게 한다. 또한, 리드들(1202 및 1204) 각각은 각각의 통신 경로가 최대 4 개의 고장을 겪을 수 있게 한다. 게다가, 중복성 회로망(1000)과 같이, 중복성 회로망(1200)은 총 최대 5 개의 LNA 고장을 처리할 수 있다. 이상의 설명에 기초하여, 중복성 회로망이 통신 경로에 고장을 겪을 때, 다른 작동하는 통신 경로들에 그다지 영향을 주지 않고 경로가 재구성될 수 있다.
도 13은 앞서 기술된 바와 같이 중복성 회로망을 재구성하는 방법(1300)의 흐름도를 나타내고 있다. 방법(1300)은 복수의 컴포넌트들에서 제1 고장난 컴포넌트가 식별되는 1302로 진행한다. 예를 들어, 프로세서 또는 서큘레이터 스위치 제어기는 중복성 회로망을 통과하는 경로 모듈에서 컴포넌트가 고장났다는 것을 식별한다. 방법(1300)은 복수의 작동가능 컴포넌트들 중의 제1 작동가능 컴포넌트가 복수의 통신 경로들 중의 제1 통신 경로에 연결되도록 서큘레이터 회로망 내의 서큘레이터들이 스위칭되는 1304로 진행된다. 본원에 기술되는 바와 같이, 작동가능 컴포넌트는 이전에 고장나지 않은 대기 컴포넌트 및 아직 고장을 겪지 않고 현재 활성 통신 경로의 일부인 활성 컴포넌트를 포함한다. 게다가, 복수의 컴포넌트들 중의 제2 고장난 컴포넌트가 식별되는 경우, 제2 고장난 컴포넌트가 제2 통신 경로에 연결되는 경우, 복수의 작동가능 컴포넌트들 중의 제2 작동가능 컴포넌트가 제2 통신 경로에 연결되도록 서큘레이터 회로망 내의 서큘레이터들이 스위칭될 수 있다. 앞서 기술된 바와 같이, 작동가능 컴포넌트들을 그 각자의 통신 경로들로 스위칭하는 것은 각자의 통신 경로에서 사용되는 서큘레이터들을 스위칭하는 데 사용되는 시간보다 적은 시간 동안 통신 경로들을 단절시킨다.
예시적인 실시예
예 1은 중복성 서큘레이터 회로망을 포함하고, 중복성 서큘레이터 회로망은 제1 복수의 서큘레이터 모듈들 - 제1 복수의 서큘레이터 모듈들은 제1 복수의 입력들 - 신호들이 제1 복수의 입력들 내의 각각의 입력을 통과함 -; 제1 복수의 출력들; 및 제1 복수의 입력들을 제1 복수의 출력들에 연결시키도록 구성된 제1 복수의 서큘레이터들을 포함함 -; 제2 복수의 서큘레이터 모듈들 - 제2 복수의 서큘레이터 모듈들은 제2 복수의 입력들; 제2 복수의 출력들 - 신호들이 제2 복수의 출력들 내의 각각의 출력을 통과함 -; 및 제2 복수의 입력들을 제2 복수의 출력들에 연결시키도록 구성된 제2 복수의 서큘레이터들을 포함함 -; 및 제1 복수의 출력들에 결합되고 제2 복수의 입력들에 결합된 복수의 컴포넌트들 - 제1 복수의 서큘레이터 모듈들 및 제2 복수의 서큘레이터 모듈들은 중복성 서큘레이터 회로망에 결합된 서큘레이터 스위치 제어기에 의해 제공되는 신호들에 기초하여 중복성 서큘레이터 회로망을 통해 복수의 통신 경로들을 라우팅할 수 있고, 복수의 컴포넌트들은 복수의 활성 컴포넌트들 및 복수의 대기 컴포넌트들을 포함하고, 복수의 대기 컴포넌트들은 통신 경로에 연결되어 있지 않으며, 고장을 겪지 않은 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장을 겪지 않은 복수의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트들임 - 을 포함하고; 여기서 복수의 컴포넌트들 중의 하나 이상의 컴포넌트들이 고장나고 고장난 하나 이상의 컴포넌트들이 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 연결될 때, 서큘레이터 스위치 제어기는, 복수의 대기 컴포넌트들 중 하나 이상의 대기 컴포넌트들이 복수의 통신 경로들 중의 통신 경로들에 연결되고 하나 이상의 통신 경로들이 복수의 작동가능 컴포넌트들 중의 작동가능 컴포넌트에 연결되며 고장난 하나 이상의 컴포넌트들이 복수의 통신 경로들로부터 연결 해제되도록, 중복성 서큘레이터 회로망을 재구성하고, 여기서 복수의 통신 경로들 중의 하나 이상의 통신 경로들 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절된다.
예 2는 예 1의 중복성 서큘레이터 회로망을 포함하고, 여기서 하나 이상의 대기 컴포넌트들은 2 개의 대기 컴포넌트들을 포함한다.
예 3은 예 2의 중복성 서큘레이터 회로망을 포함하고, 여기서 하나 이상의 대기 컴포넌트들 중의 각각의 대기 컴포넌트는 중복성 서큘레이터 회로망의 대향하는 측면들에 위치된다.
예 4는 예 1 내지 예 3 중 어느 한 예의 중복성 서큘레이터 회로망을 포함하고, 여기서 제1 복수의 서큘레이터 모듈들 중의 제1 서큘레이터 모듈 쌍에서의 제1 복수의 입력들 중의 제1 입력 쌍은 점퍼를 통해 서로 결합되고, 제2 복수의 서큘레이터 모듈들 중의 제2 서큘레이터 모듈 쌍에서의 제2 복수의 출력들 중의 제2 출력 쌍은 점퍼를 통해 서로 결합된다.
예 5는 예 4의 중복성 서큘레이터 회로망을 포함하고, 여기서 제1 서큘레이터 모듈 쌍에서의 제1 복수의 출력들 중의 제1 출력 쌍은 부하로 종단되고, 제2 서큘레이터 모듈 쌍에서의 제2 복수의 출력들 중의 제2 출력 쌍은 부하로 종단된다.
예 6은 예 4 및 예 5 중 어느 한 예의 중복성 서큘레이터 회로망을 포함하고, 여기서 제1 서큘레이터 모듈 쌍에서의 제1 복수의 출력들 중의 제1 출력 쌍은 대기 컴포넌트에 결합되고, 제2 서큘레이터 모듈 쌍에서의 제2 복수의 출력들 중의 제2 출력 쌍은 대기 컴포넌트에 결합된다.
예 7은 예 1 내지 예 6 중 어느 한 예의 중복성 서큘레이터 회로망을 포함하고, 여기서 복수의 대기 컴포넌트들 중의 2 개의 대기 컴포넌트들은 복수의 활성 컴포넌트들 중의 활성 컴포넌트에 의해 서로 분리되어 있다.
예 8은 예 1 내지 예 7 중 어느 한 예의 중복성 서큘레이터 회로망을 포함하고, 여기서 서큘레이터 스위치 제어기는, 복수의 컴포넌트들 중의 제1 컴포넌트를 통과하는 통신 경로가 제1 컴포넌트의 제1 측면의 옆에 있는 제2 컴포넌트 및 제1 컴포넌트의 제2 측면의 옆에 있는 제3 컴포넌트 중 적어도 하나를 통과하도록, 통신 경로를 재구성하고, 여기서 복수의 통신 경로들 중의 다른 통신 경로들은 통신 경로의 재구성 동안 중단 없이 동작한다.
예 9는 예 8의 중복성 서큘레이터 회로망을 포함하고, 여기서 서큘레이터 스위치 제어기는, 하나 이상의 컴포넌트들 중의 제2 컴포넌트가 고장날 때, 제2 컴포넌트를 통과하는 통신 경로가 제1 컴포넌트 및 제3 컴포넌트 중 적어도 하나를 통과하도록 통신 경로를 재구성한다.
예 10은 예 8 및 예 9 중 어느 한 예의 중복성 서큘레이터 회로망을 포함하고, 여기서 서큘레이터 스위치 제어기는, 하나 이상의 컴포넌트들 중의 제2 컴포넌트가 고장날 때, 제3 컴포넌트를 통과하는 통신 경로가 제1 컴포넌트 및 제2 컴포넌트 중 적어도 하나를 통과하도록 통신 경로를 재구성한다.
예 11은 서큘레이터 회로망을 통해 통신 경로들을 스위칭하는 방법을 포함하고, 이 방법은 복수의 컴포넌트들 중의 제1 고장난 컴포넌트를 식별하는 단계 - 제1 고장난 컴포넌트는 복수의 통신 경로들 중의 제1 통신 경로에 연결되고, 복수의 컴포넌트들은 통신 경로들에 결합되지 않은 하나 이상의 대기 컴포넌트들 및 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 각각 결합되어 있는 하나 이상의 활성 컴포넌트들을 포함하며, 이전에 고장나지 않은 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장을 겪지 않은 하나 이상의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트(operable component)들임 -; 복수의 작동가능 컴포넌트들 중의 제1 작동가능 컴포넌트가 복수의 통신 경로들 중의 제1 통신 경로에 연결되고 고장난 컴포넌트가 제1 통신 경로로부터 연결 해제되도록 서큘레이터 회로망 내의 서큘레이터들을 스위칭하는 단계 - 복수의 통신 경로들 중의 제1 통신 경로 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절됨 - 를 포함한다.
예 12는 예 11의 방법을 포함하고, 복수의 컴포넌트들 중의 제2 고장난 컴포넌트를 식별하는 단계 - 제2 고장난 컴포넌트는 복수의 통신 경로들 중의 제2 통신 경로에 연결됨 -; 및 복수의 작동가능 컴포넌트들 중의 제2 작동가능 컴포넌트가 복수의 통신 경로들 중의 제2 통신 경로에 연결되고 제2 고장난 컴포넌트가 제2 통신 경로로부터 연결 해제되도록 서큘레이터 회로망 내의 서큘레이터들을 스위칭하는 단계 - 복수의 통신 경로들 중의 제2 통신 경로 이외의 통신 경로들은 각자의 통신 경로에서 사용되는 서큘레이터들을 스위칭하는 데 사용되는 시간 미만 동안 단절됨 - 를 추가로 포함한다.
예 13은 예 12의 방법을 포함하고, 여기서 제1 통신 경로와 제2 통신 경로는 동일한 경로이다.
예 14는 예 11 내지 예 13 중 어느 한 예의 방법을 포함하고, 여기서 하나 이상의 대기 컴포넌트들은 서큘레이터 회로망의 대향하는 측면들에 위치되는 2 개의 컴포넌트들을 포함한다.
예 15는 예 11 내지 예 14 중 어느 한 예의 방법을 포함하고, 여기서 제1 통신 경로가 작동가능 컴포넌트에 연결되도록 서큘레이터들을 스위칭하는 단계는 신호가 서큘레이터 회로망에의 제1 입력을 통과하여 점퍼를 통해 서큘레이터 회로망 내의 제2 입력으로 가도록 서큘레이터들을 스위칭하는 단계를 포함한다.
예 16은 예 11 내지 예 15 중 어느 한 예의 방법을 포함하고, 여기서 복수의 대기 컴포넌트들 중의 2 개의 대기 컴포넌트들은 복수의 활성 컴포넌트들 중의 활성 컴포넌트에 의해 서로 분리되어 있다.
예 17은 예 11 내지 예 16 중 어느 한 예의 방법을 포함하고, 여기서 제1 통신 경로가 작동가능 컴포넌트에 연결되도록 서큘레이터들을 스위칭하는 단계는 통신 경로가 제1 컴포넌트의 제1 측면의 옆에 있는 제2 컴포넌트 및 제1 컴포넌트의 제2 측면의 옆에 있는 제3 컴포넌트 중 적어도 하나를 통과하도록 하여 각자의 통신 경로가 복수의 컴포넌트들 중의 제1 컴포넌트를 통과하도록 서큘레이터들을 스위칭하는 단계를 포함하고, 여기서 복수의 통신 경로들 중의 다른 통신 경로들은 통신 경로의 재구성 동안 중단 없이 동작한다.
예 18은 예 17의 방법을 포함하고, 여기서 제1 통신 경로가 작동가능 컴포넌트에 연결되도록 서큘레이터들을 스위칭하는 단계는, 복수의 컴포넌트들 중의 제2 컴포넌트가 고장날 때, 각자의 통신 경로가 제2 컴포넌트를 통과하는 것으로부터 제1 컴포넌트 및 제3 컴포넌트 중 적어도 하나를 통과하게 스위칭하도록 서큘레이터들을 스위칭하는 단계를 포함한다.
예 19는 예 17의 방법을 포함하고, 여기서 제1 통신 경로가 작동가능 컴포넌트에 연결되도록 서큘레이터들을 스위칭하는 단계는, 복수의 컴포넌트들 중의 제2 컴포넌트가 고장날 때, 각자의 통신 경로가 제3 컴포넌트를 통과하는 것으로부터 제1 컴포넌트 및 제2 컴포넌트 중 적어도 하나를 통과하게 스위칭하도록 서큘레이터들을 스위칭하는 단계를 포함한다.
예 20은 안테나 어레이를 포함하고, 중복성 서큘레이터 회로망은 제1 복수의 서큘레이터 모듈들 - 제1 복수의 서큘레이터 모듈들은 제1 복수의 입력들 - 신호들이 제1 복수의 입력들 내의 각각의 입력을 통과함 -; 제1 복수의 출력들; 및 제1 복수의 입력들을 제1 복수의 출력들에 연결시키도록 구성된 제1 복수의 서큘레이터들을 포함함 -; 제2 복수의 서큘레이터 모듈들 - 제2 복수의 서큘레이터 모듈들은 제2 복수의 입력들 - 신호들이 제2 복수의 출력들 내의 각각의 출력을 통과함 -; 제2 복수의 출력들; 및 제2 복수의 입력들을 제2 복수의 출력들에 연결시키도록 구성된 제2 복수의 서큘레이터들을 포함함 -; 제1 복수의 서큘레이터들 및 제2 복수의 서큘레이터들에 대한 순환 방향을 제어하도록 구성된 적어도 하나의 서큘레이터 스위치 제어기; 제1 복수의 출력들에 결합되고 제2 복수의 입력들에 결합된 복수의 컴포넌트들 - 제1 복수의 서큘레이터 모듈들 및 제2 복수의 서큘레이터 모듈들은 중복성 서큘레이터 회로망에 결합된 서큘레이터 스위치 제어기에 의해 제공되는 신호들에 기초하여 중복성 서큘레이터 회로망을 통해 복수의 통신 경로들을 라우팅할 수 있고, 복수의 컴포넌트들은 복수의 활성 컴포넌트들 및 복수의 대기 컴포넌트들을 포함하고, 복수의 대기 컴포넌트들은 통신 경로에 연결되어 있지 않으며, 고장나지 않은 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장나지 않은 복수의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트들이고; 여기서 복수의 컴포넌트들 중의 하나 이상의 컴포넌트들이 고장나고 고장난 컴포넌트들이 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 연결될 때, 서큘레이터 스위치 제어기는, 복수의 대기 컴포넌트들 중 하나 이상의 대기 컴포넌트들이 복수의 통신 경로들 중의 통신 경로들에 연결되고 하나 이상의 통신 경로들이 복수의 작동가능 컴포넌트들 중의 작동가능 컴포넌트에 연결되며 고장난 하나 이상의 컴포넌트들이 복수의 통신 경로들로부터 연결 해제되도록, 중복성 서큘레이터 회로망을 재구성하고, 복수의 통신 경로들 중의 하나 이상의 통신 경로들 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절됨 -; 및 안테나 요소들의 어레이- 안테나 요소들은 제1 복수의 서큘레이터 모듈들, 제2 복수의 서큘레이터 모듈들, 및 복수의 컴포넌트들을 통과하는 신호들에 의해 구동됨 - 를 포함한다.
구체적인 실시예들이 본원에 예시되고 기술되어 있지만, 본 기술 분야의 통상의 기술자라면 동일한 목적을 달성하도록 산출되는 임의의 배열이 도시된 구체적인 실시예들을 치환할 수 있다는 것을 알 것이다. 따라서, 본 발명이 청구항들 및 그의 등가물들에 의해서만 제한되어야 하는 것으로 명백히 의도되어 있다.

Claims (3)

  1. 중복성 서큘레이터 회로망(100)에 있어서,
    제1 복수의 서큘레이터 모듈들(103) - 상기 제1 복수의 서큘레이터 모듈들(103)은,
    제1 복수의 입력들로서, 신호들이 상기 제1 복수의 입력들 내의 각각의 입력을 통과하는 것인, 상기 제1 복수의 입력들;
    제1 복수의 출력들; 및
    상기 제1 복수의 입력들을 상기 제1 복수의 출력들에 연결시키도록 구성된 제1 복수의 서큘레이터들을 포함함 -;
    제2 복수의 서큘레이터 모듈들(103) - 상기 제2 복수의 서큘레이터 모듈들(103)은,
    제2 복수의 입력들;
    제2 복수의 출력들로서, 신호들이 상기 제2 복수의 출력들 내의 각각의 출력을 통과하는 것인, 상기 제2 복수의 출력들; 및
    상기 제2 복수의 입력들을 상기 제2 복수의 출력들에 연결시키도록 구성된 제2 복수의 서큘레이터들을 포함함 -; 및
    상기 제1 복수의 출력들에 결합되고 상기 제2 복수의 입력들에 결합된 복수의 컴포넌트들(108)을 포함하고,
    상기 제1 복수의 서큘레이터 모듈들(103) 및 상기 제2 복수의 서큘레이터 모듈들(103)은 상기 중복성 서큘레이터 회로망에 결합된 서큘레이터 스위치 제어기(110)에 의해 제공되는 신호들에 기초하여 상기 중복성 서큘레이터 회로망(100)을 통해 복수의 통신 경로들을 라우팅할 수 있고,
    상기 복수의 컴포넌트들(108)은 복수의 활성 컴포넌트들 및 복수의 대기 컴포넌트들을 포함하고, 상기 복수의 대기 컴포넌트들은 통신 경로에 연결되어 있지 않으며,
    고장을 겪지 않은 상기 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장을 겪지 않은 상기 복수의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트들이고,
    상기 복수의 컴포넌트들(108) 중의 하나 이상의 컴포넌트들이 고장나고 상기 고장난 하나 이상의 컴포넌트들이 상기 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 연결될 때, 상기 서큘레이터 스위치 제어기(110)는, 상기 복수의 대기 컴포넌트들 중 하나 이상의 대기 컴포넌트들이 상기 복수의 통신 경로들 중의 통신 경로들에 연결되고 상기 하나 이상의 통신 경로들이 상기 복수의 작동가능 컴포넌트들 중의 작동가능 컴포넌트에 연결되며 상기 고장난 하나 이상의 컴포넌트들이 상기 복수의 통신 경로들로부터 연결 해제되도록, 상기 중복성 서큘레이터 회로망(100)을 재구성하고,
    상기 복수의 통신 경로들 중의 상기 하나 이상의 통신 경로들 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절되는, 중복성 서큘레이터 회로망(100).
  2. 제1항에 있어서, 상기 하나 이상의 대기 컴포넌트들은 2 개의 대기 컴포넌트들을 포함하는, 중복성 서큘레이터 회로망(100).
  3. 서큘레이터 회로망(100)을 통해 통신 경로들을 스위칭하는 방법에 있어서,
    복수의 컴포넌트들(108) 중의 제1 고장난 컴포넌트를 식별하는 단계 - 상기 제1 고장난 컴포넌트는 복수의 통신 경로들 중의 제1 통신 경로에 연결되고, 상기 복수의 컴포넌트들(108)은 통신 경로들에 결합되지 않은 하나 이상의 대기 컴포넌트들 및 상기 복수의 통신 경로들 중의 하나 이상의 통신 경로들에 각각 결합되어 있는 하나 이상의 활성 컴포넌트들을 포함하며, 이전에 고장나지 않은 상기 하나 이상의 대기 컴포넌트들 중의 대기 컴포넌트 및 고장을 겪지 않은 상기 하나 이상의 활성 컴포넌트들 중의 활성 컴포넌트는 복수의 작동가능 컴포넌트들임 -; 및
    상기 복수의 작동가능 컴포넌트들 중의 제1 작동가능 컴포넌트가 상기 복수의 통신 경로들 중의 상기 제1 통신 경로에 연결되고 상기 고장난 컴포넌트가 상기 제1 통신 경로로부터 연결 해제되도록 상기 서큘레이터 회로망(100) 내의 서큘레이터들을 스위칭하는 단계 - 상기 복수의 통신 경로들 중의 상기 제1 통신 경로 이외의 통신 경로들은 단일의 스위칭 이벤트 이하 동안 단절됨 - 를
    포함하는, 서큘레이터 회로망(100)을 통해 통신 경로들을 스위칭하는 방법.
KR1020160153357A 2015-11-20 2016-11-17 중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법 KR20170059410A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/948,116 2015-11-20
US14/948,116 US20170149110A1 (en) 2015-11-20 2015-11-20 Systems and methods for reducing communications interruptions in redundancy switching events

Publications (1)

Publication Number Publication Date
KR20170059410A true KR20170059410A (ko) 2017-05-30

Family

ID=57485283

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160153357A KR20170059410A (ko) 2015-11-20 2016-11-17 중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법

Country Status (5)

Country Link
US (1) US20170149110A1 (ko)
EP (1) EP3171521A1 (ko)
JP (1) JP2017098959A (ko)
KR (1) KR20170059410A (ko)
CA (1) CA2946665A1 (ko)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3931623A (en) * 1974-05-31 1976-01-06 Communications Satellite Corporation Reliable earth terminal for satellite communications
US4061989A (en) * 1975-09-02 1977-12-06 Trw Inc. Redundancy switching system
US9166267B2 (en) * 2013-04-29 2015-10-20 Honeywell International Inc. Modular ferrite switch for constructing switch networks

Also Published As

Publication number Publication date
EP3171521A1 (en) 2017-05-24
JP2017098959A (ja) 2017-06-01
CA2946665A1 (en) 2017-05-20
US20170149110A1 (en) 2017-05-25

Similar Documents

Publication Publication Date Title
EP2806567B1 (en) A modular ferrite switch for constructing switch networks
US9564865B2 (en) Redundant amplifier and switching method thereof
EP2966724B1 (en) Systems and methods for ferrite redundancy switch networks
CN103138036B (zh) 微波通讯系统及其紧凑四通转换器
US9728832B2 (en) Multi-junction waveguide circulator using dual control wires for multiple ferrite elements
US20050110594A1 (en) Non-switching adaptable 4-way power splitter/combiner
US6650200B2 (en) Dynamic combiner/splitter for RF signal systems
KR20170059410A (ko) 중복성 스위칭 이벤트에서 통신 중단을 감소시키는 시스템 및 방법
US20140270634A1 (en) Multi- purpose apparatus for switching, amplifying, replicating, and monitoring optical signals on a multiplicity of optical fibers
US9472837B1 (en) (M+1)-for-M ferrite redundancy switch and switch system
US7061315B2 (en) Auxiliary amplifier network
US20100278531A1 (en) Optical switch and optical signal communication system
GB2533836A (en) Modular RF matrix switch
US10979135B2 (en) Systems and methods for increasing capacity in a redundancy network
JPH10303662A (ja) 故障の場合でも劣化が少ない電力増幅器装置
JP2002217657A (ja) 電力増幅器の並列運転システム
US10284283B2 (en) Access switch network with redundancy
JP2003234678A (ja) 衛星ペイロード用冗長スイッチング
EP1014468A2 (en) Flexible microwave switch matrix
WO2016153591A1 (en) Expandable analog manifold
JPH11266275A (ja) 通信システムの冗長化方式