KR20160100183A - 복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템 - Google Patents

복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템 Download PDF

Info

Publication number
KR20160100183A
KR20160100183A KR1020150072799A KR20150072799A KR20160100183A KR 20160100183 A KR20160100183 A KR 20160100183A KR 1020150072799 A KR1020150072799 A KR 1020150072799A KR 20150072799 A KR20150072799 A KR 20150072799A KR 20160100183 A KR20160100183 A KR 20160100183A
Authority
KR
South Korea
Prior art keywords
data
host
bus
host device
control lines
Prior art date
Application number
KR1020150072799A
Other languages
English (en)
Inventor
브하비스 엠.피.
조희창
엠 소니 파판
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20160100183A publication Critical patent/KR20160100183A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0613Improving I/O performance in relation to throughput
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/065Replication mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/067Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30076Arrangements for executing specific machine instructions to perform miscellaneous control operations, e.g. NOP

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)

Abstract

복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템이 제공된다. 복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템은, 제1 장치가 호스트 장치로부터 명령어를 수신하여 데이터를 상기 제1 장치로부터 제2 장치로 전송하고, 상기 명령어에 기반하여, 상기 제1 장치가 상기 데이터를 복수의 제어 라인(control lines)을 이용하여 독립적으로 상기 제2 장치로 전송하는 것을 포함한다.

Description

복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템 {METHOD AND SYSTEM FOR TRANSFERRING DATA OVER A PLURALITY OF CONTROL LINES}
본 발명은 데이터 전송, 더욱 구체적으로는 복수의 제어 라인(control lines)을 통한 제1 장치로부터 제2 장치로의 데이터 전송과 관련된다.
일반적으로, 호스트 장치는 통상적으로 주지의 표준을 따르는 “버스(bus)”로 지칭되는 복수의 데이터, 어드레스 및 제어 라인을 통하여 다른 장치들에 연결될 수 있다. 버스에 연결되는 장치들은 메모리 또는 저장 장치들, 통신 장치들, 감지(sensing) 장치들을 포함할 수 있고, 장치들은 고정되거나(fixed), 분리될(removable) 수 있다.
대부분의 상황들에서, 버스를 정의하는 제어 라인들의 몇몇 또는 전부는 버스에 연결된 장치들 중 몇몇 또는 전부 사이에서 공유된다. 통상적으로, 마스터 슬레이브(master slave) 버스 프로토콜은 버스에 적용된다. 마스터 슬레이브는 하나의 장치 또는 프로세스가 하나 이상의 장치들을 대상으로 단방향(unidirectional) 제어를 갖는 통신 프로토콜 모델이다.
종래의 시스템들에서, 장치들 또는 프로세스들 간에 마스터-슬레이브 관계가 확립되면, 제어의 방향은 항상 마스터 장치로부터 슬레이브 장치들로 향한다.
전통적인 시스템에서, 데이터는 일반적인 버스를 통하여 통상적으로 소스(source) 슬레이브 저장 장치로부터 호스트 장치, 호스트 컨트롤러 또는 다른 중간 단계로 이동하고, 데이터는, 호스트 장치에 의하여 일반적인 버스를 통해 전송되기 전에 일시적으로 캐시에 저장되고, 데이터가 버스로부터 읽혀질 때 목표 슬레이브 저장 장치를 향하고 이에 저장된다.
예를 들어, 호스트 장치는 도 1에 도시된 것과 같이 제1 장치(논리 유닛 또는 파티션)로부터 제2 장치로의 데이터 전송을 초기화시킬 수 있다. 제1 장치로부터의 데이터는 버스(미도시)를 통해 호스트 장치에 전송되는데, 데이터는 호스트 장치에 의하여 전송되기 전에 읽혀지고, 일시적으로 캐시에 저장된다.
도 1에 도시된 것과 같이, 호스트 장치는 데이터를 수신한 후, 버스를 통해 데이터를 제2 장치에 전송하고, 제2 장치에 의하여 데이터가 버스로부터 읽혀지고 저장된다. 다른 실시예에서, 제1 장치로부터의 데이터는 호스트 컨트롤러/호스트 버스 어댑터(bus adapter)에 의해 읽혀질 수 있고, 호스트 CPU가 데이터 이동 동작의 일부가 아닌, 버스를 통해 제2 장치로 송신될 수 있다.
비록, 전통적인 시스템은 잘 동작하지만, 장치들 간에 데이터 전송에 필요한 호스트 자원을 줄이는 것뿐만 아니라, 호스트 장치 또는 다른 임시적인 저장 장치들의 버스 사용률(bus utilization) 및 메모리 요구량을 감소시키는 것 또한 요구된다.
그러므로, 호스트 장치의 개입 없이 하나의 장치로부터 다른 장치로 데이터를 전송하는 강력한 방법이 여전히 요구된다.
상기 정보는 독자로 하여금 본 발명을 이해하는 것을 돕기 위한 배경 지식으로만 제공된다. 출원인은 본 출원과 관련하여 상기 내용이 선행 기술로서 적절한 지에 대한 어떠한 결정이나 주장을 만들지 않았다.
본 발명이 해결하고자 하는 기술적 과제는 호스트 장치의 개입 없이 복수의 주소/데이터/제어 라인들을 통한 데이터 전송 방법 및 시스템을 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 기술적 과제는 호스트 장치에 의하여 제1 장치와 제2 장치 간의 데이터 전송을 초기화하기 위한 명령어를 발행하는 메커니즘을 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 기술적 과제는 명령어에 기반하여 제1 장치에 의하여 제2 장치에 데이터를 독립적으로 전송하는 메커니즘을 제공하는 것이며, 데이터는 호스트 장치의 개입 없이 복수의 컨트롤 라인을 이용하여 독립적으로 전송된다.
본 발명이 해결하고자 하는 또 다른 기술적 과제는 호스트 장치와 독립적으로 제1 장치로부터 제2 장치로 데이터를 전송하는 메커니즘을 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 기술적 과제는 제1 장치에 의하여 호스트 장치로 데이터 전송 완료 메시지를 송신하는 메커니즘을 제공하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 복수의 제어 라인을 통한 데이터 전송 방법은, 제1 장치가 호스트 장치로부터 명령어를 수신하여 데이터를 상기 제1 장치로부터 제2 장치로 전송하고, 상기 명령어에 기반하여, 상기 제1 장치가 상기 데이터를 복수의 제어 라인(control lines)을 이용하여 독립적으로 상기 제2 장치로 전송하는 것을 포함한다.
본 발명의 몇몇 실시예에서, 상기 제1 장치로부터 상기 제2 장치로 상기 데이터를 전송하는 것은, 상기 호스트 장치와 독립적으로 수행될 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 장치가 상기 호스트 장치로 데이터 전송 완료 메시지(data transfer completion message)를 송신(sending)하는 것을 더 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 복수의 제어 라인은 버스(bus)를 형성할 수 있다.
본 발명의 몇몇 실시예에서, 상기 명령어는 복사 명령어 및 이동 명령어 중 하나이고, 상기 명령어는 논리 오브젝트의 불연속적 단편 정보(discontinuous fragment information)를 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 명령어는 상기 제1 장치가 상기 데이터를 상기 제2 장치에 쓰도록 지시할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 복수의 제어 라인을 통한 데이터 전송 시스템은, 서로 접속된 제1 및 제2 장치로서, 상기 제1 및 제2 장치는 복수의 제어 라인 중 하나를 이용하는 호스트 장치와 접속된 제1 장치 및 제2 장치를 포함하되, 상기 제1 장치는, 상기 호스트 장치로부터 명령어를 수신하여 데이터를 상기 제1 장치로부터 상기 제2 장치에 전송(transfer)하고, 상기 제1 장치는, 상기 명령어에 기반하여 상기 데이터를 상기 복수의 제어 라인 중 적어도 하나를 이용하여 독립적으로 상기 제2 장치로 전송한다.
본 발명의 몇몇 실시예에서, 상기 제1 장치로부터 상기 제2 장치에 상기 데이터를 전송하는 것은 상기 호스트 장치와 독립하여 수행될 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 장치는, 상기 호스트 장치로 데이터 전송 완료 메시지를 더 송신할 수 있다.
본 발명의 몇몇 실시예에서, 상기 복수의 제어 라인은 버스를 형성할 수 있다.
본 발명의 몇몇 실시예에서, 상기 명령어는 복사 명령어 및 이동 명령어 중 하나이고, 상기 명령어는 논리 오브젝트의 불연속적 단편 정보를 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 명령어는 상기 제1 장치가 상기 데이터를 상기 제2 장치에 쓰도록 지시할 수 있다.
본 발명은 첨부된 도면에 도시되었으며, 도면 부호들은 각각의 도면 내의 대응하는 부분들을 지칭한다. 본 발명의 실시예들은 도면을 참고로 하여 후술하는 설명으로부터 더 잘 이해될 수 있다.
도 1은 호스트 장치를 이용하여 하나의 장치로부터 다른 장치로 데이터를 전송하는 선행 기술 시스템을 도시한 도면이다.
도 2는 일반적으로, 본 발명의 실시예에 따른, 호스트 장치의 개입 없이 제1 장치로부터 제2 장치로 데이터를 전송하는 시스템의 높은 수준의 개요도이다.
도 3은 본 발명의 실시예에 따른, 호스트 장치의 개입 없이 데이지 체인 구성(daisy chain configuration)으로 배열된 제1 장치로부터 제2 장치로 데이터를 전송하는 또 다른 시스템을 도시한다.
도 4는 본 발명의 실시예에 따른 제1 장치 또는 제2 장치의 다양한 유닛을 도시한다.
도 5는 본 발명의 실시예에 따른, 호스트 장치의 개입 없이 제1 장치로부터 제2 장치로 데이터를 전송하는 방법을 도시하는 흐름도이다.
도 6은 본 발명의 실시예에 따른, 호스트 장치의 개입 없이 제1 장치로부터 제2 장치로 데이터를 전송하는 방법 및 시스템을 구현한 컴퓨팅 환경(computing environment)을 도시한다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 도면에서 표시된 구성요소의 크기 및 상대적인 크기는 설명의 명료성을 위해 과장된 것일 수 있다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭하며, "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)" 또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소 외에 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다.
비록 제1, 제2 등이 다양한 소자나 구성요소들을 서술하기 위해서 사용되나, 이들 소자나 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자나 구성요소를 다른 소자나 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 소자나 구성요소는 본 발명의 기술적 사상 내에서 제2 소자나 구성요소 일 수도 있음은 물론이다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
종래의 시스템에서, 호스트 장치에 의하여 제1 장치 및 제2 장치 간의 데이터 전송 세션이 초기화될 때, 데이터는 버스를 통해 제1 장치로부터 호스트 장치에 먼저 전송된다. 데이터는 버스를 통해 제2 장치에 전송되기 전에, 호스트 장치에 임시적으로 캐시 저장된다. 호스트 장치는 데이터를, 데이터가 버스로부터 읽혀지고 저장되는 제2 장치에 전송한다. 또한, 대형 데이터가 제1 장치와 제2 장치 간에 전송될 때, 데이터는 제2 장치에 전송되기 전에 호스트 장치에서 일시적으로 캐시 저장될 것이고, 그에 의하여, 호스트 장치의 성능을 저하시킨다.
종래의 시스템과는 다르게, 제안되는 시스템 및 방법은 호스트 장치의 개입 없이 데이터를 제1 장치로부터 제2 장치로 독립적으로 전송하는 것에 사용될 수 있다. 데이터가 일시적으로 캐시 저장되는 호스트 장치로 전송되지 않음으로써, 호스트 장치에 의한 자원 사용량이 감소할 수 있다. 그러므로 호스트 장치의 성능 및 전체 시스템 쓰루풋(throughput)이 개선된다.
도면, 특히 도 2 내지 도 6을 참고하면, 전 도면에 걸쳐 유사한 도면 부호가 대응하는 구성 요소를 표시하고, 선호되는 실시예가 도시된다.
아래의 설명은, 슬레이브 장치(slave device)로 동작하는 저장 장치들이 서로와 연결되고 마스터 장치로 동작하는 호스트 장치에 버스를 통해 연결되는 실시예들에 초점을 맞춘다. 데이터는 호스트 장치와 독립적으로, 하나의 저장 장치로부터 다른 저장 장치로 직접적으로 전송될 수 있다. 그러나, 본 발명이 속하는 기술 분야의 통상의 기술자는, 도면과 관련하여 본 명세서에 주어진 상세한 설명은 설명을 위한 목적이고, 본 발명이 다른 실시예들로 확장될 수 있다는 것을 이해할 것이다.
나아가, 저장 장치들은 비휘발성(non-volatile) 저장 장치 또는 휘발성(volatile) 저장 장치일 수 있다. 비휘발성 저장 장치들은 플래시, EEPROM 기반 저장 장치들일 수 있다. 저장 장치들은 분리형(removable) 또는 비분리(non-removable)형 장치일 수 있다. 분리형 장치들은 버스로부터 쉽게 제거되거나 추가되도록 구성되는 반면 비분리형 장치들은 한번 버스에 연결되면 이후 버스로부터의 제거가 상정되지 않는다.
일 실시예에서, 분리형 장치는 예를 들어 메모리 카드/SSD일 수 있으나 이에 제한되지 않는다. 메모리 카드는 일반적으로 다양한 전자 장치들에 디지털 데이터를 저장하기 위하여 사용된다. 메모리 카드는 저장된 데이터가 이동 가능(portable)하도록 호스트 장치에 내장되거나(embedded), 호스트 장치로부터 제거될 수 있다.
메모리 카드는 상대적으로 작은 폼 팩터(form factor)를 가질 수 있으며, 컴퓨터, 휴대용(hand-held) 컴퓨팅 장치, 휴대용 전화기, 미디어 플레이어 또는 MP3와 같은 레코더, 개인 휴대용 정보 단말기(PDA, personal digital assistant), 네트워크 카드, 네트워크 기구(network appliance) 및 다른 휴대용 또는 내장 장치들을 포함하는 다양한 전자 장치들에 디지털 데이터를 저장하기 위해 사용될 수 있다.
나아가, 저장 장치는 멀티미디어 카드(MMC, Multi Media Card) 메모리 카드 형식, 컴팩트 플래시(CF, Compact Flash) 메모리 카드 형식, ATA 플래시 메모리 카드 형식과 같은 플래시 PC(flash PC), 스마트 미디어(smart media) 메모리 카드 형식 또는 SCSIe 또는 NVMe와 같은 PCIe 기반 SSD, SATA SSD, UFS 메모리 카드, eMMC, DIMM 메모리와 같은 다른 모든 업계 표준 사양과 호환될 수 있다.
저장 장치는, 전기적으로 지우고 프로그래밍할 수 있는 읽기 전용 메모리(EEPROM, electrically-erasable and programmable read-only memory), EPROM, MRAM, FRAM, 강유전성(ferroelectric) 및 자기(magnetic) 메모리를 포함하나 이에 제한되지 않는, 다른 지우고 프로그래밍할 수 있는 메모리 기술에 적용될 수 있다. 저장 장치 구성은 분리형 메모리의 형식에 의존하지 않으며, 플래시 메모리 또는 다른 종류의 메모리 여부와 관계없이 어떠한 종류의 메모리에도 구현될 수 있다.
도 2는 일반적으로, 무엇보다도, 본 발명의 실시예에 따른 호스트 장치(202)의 개입 없이 제1 장치(204)로부터 제2 장치(206)로 데이터를 전송하는 시스템(200)의 높은 수준의 개요도이다. 일 실시예에서, 시스템(200)은 호스트 장치(202)를 제1 장치(204) 및 제2 장치(206)와 연결하기 위해 사용되는 복수의 제어 라인들, 데이터 라인들 또는 주소 라인들(이후 버스(208)로 간략히 지칭된다.)을 포함한다. 다른 실시예에서, 제1 장치(204) 및 제2 장치(206)는 도 3에 도시된 것과 같이, 호스트 장치(202)의 개입 없이 데이터를 전송하는 데이지 체인(daisy chain) 구성으로 배열될 수 있다.
나아가, 호스트 장치(202)는 장치 드라이버(210) 및 컨트롤러 유닛(212)을 포함할 수 있다. 일 실시예에서, 버스(208)를 구성하는 제어 라인들의 실제 개수는 매우 다양할 수 있다.
예를 들어, 몇몇의 버스들은 상대적으로 작은 수의 제어 라인들(예를 들어 8-16 개의 제어 라인들)을 가질 수 있는데, 반면에 다른 버스들은, 하위 버스(주소 버스, 제어 버스, 데이터 버스 등)로 효과적으로 동작하는 라인들의 부분 집합(subset)으로 논리적으로 나누어질 수 있는 100 개 이상의 제어 라인들을 포함할 수 있다.
호스트 장치(202)는 예를 들어, 컴퓨터, 랩탑, 휴대용 전화기 또는 다른 모든 전자 장치가 될 수 있으나 이에 제한되는 것은 아니다. 제1 장치(204) 또는 제2 장치(206)는 저장 장치가 될 수 있다. 일 실시예에서, 저장 장치는 예를 들어, 종래의 분리형 플래시 메모리 카드 또는 전술한 저장 장치 중 어느 것이라도 될 수 있으나, 이에 제한되는 것은 아니다.
일 실시예에서, 제1 장치(204) 및 제2 장치(206)는 통상적으로 이에 대응하는 유일하고 영구적인 장치 식별자(device identifier)를 포함한다. 몇몇의 버스 프로토콜에서, 영구적인 장치 식별자는 버스 통신에서 장치를 식별하기 위해 사용된다. 다른 프로토콜에서, 호스트 장치(202)는 버스(208)와 결합된 제1 장치(204) 또는 제2 장치(206)에, 일시적인 장치 식별자 또는 관련된 주소의 세트를 할당할 수 있다.
통상적으로, 이러한 일시적인 장치 식별자 또는 주소들은, 제1 장치(204)와 제2 장치(206)의 버스(208) 및 호스트 장치(202)와의 연결 및 초기화 이후, 또는 분리형 메모리 카드의 경우에, 해당 카드 리더기로 카드가 삽입된 이후에 할당된다. 비록, 버스 프로토콜 및 메모리 관리 프로토콜은 버스 및 설치되는 장치의 성질에 기반하여 다를 수 있으나, 호스트 장치(202)는 각 장치들의 각각의 장치 식별자를 인식할 수 있다.
일 실시예에서, 호스트 장치(202)는 버스(208)를 통한 제1 장치(204)로부터 제2 장치(206)로의 데이터 전송 세션을 초기화할 수 있다. 데이터 전송 세션을 초기화한 후, 장치 드라이버(210)은 명령어를 컨트롤러 유닛(212)에 발행하도록 구성될 수 있다. 명령어는 예를 들어, 복사 명령어 또는 이동 명령어가 될 수 있으나 이에 제한되는 것은 아니다.
명령어는, 제1 장치(204)의 주소, 제2 장치(206)의 주소, 제1 장치(204)의 논리 블록 주소(LBA, logical block address), 제2 장치의 논리 블록 주소 및 제1 장치(204)로부터 제2 장치(206)로 전송되어야 하는 논리 블록 주소들의 수를 포함한다.
나아가, 명령어는 논리 오브젝트의 불연속적 단편 정보(discontinuous fragment information)을 포함할 수 있다. 나아가, 명령어와 함께, 불연속적 물리 블록들의 정보가 버스(208)로 송신되어 제1 장치(204)가 호스트 장치(202)의 개입 없이 제2 장치(206)에 데이터를 전송할 수 있도록 할 수 있다.
나아가, 명령어를 수신한 후, 컨트롤러 유닛(212)은 버스(208)에 명령어를 발행하도록 구성될 수 있다. 제1 장치(204) 및 제2 장치(206)는 제1 장치(204)로부터 제2 장치(204)로의 데이터 전송을 초기화하는 명령어를 디코딩하도록 구성될 수 있다. 명령어의 실행 동안에, 제1 장치(204) 및 제2 장치(206)는 호스트 장치(202)의 어떠한 개입도 필요로 하지 않는다.
디코딩 후, 명령어는 제1 장치(204)가 저장 유닛(미도시)으로부터 데이터를 읽고 버스(208)로 데이터를 전송하도록 지시한다. 제1 장치(204)는 제1 장치(204)가 버스(208)를 통해 데이터를 전송하도록 버스(208)를 부분적으로 또는 완전히 사용할 수 있다고 제어 라인 또는 메시지를 통해 호스트 장치(202)에게 알리도록 구성될 수 있다.
나아가, 제2 장치(206)는 제1 장치(204)로부터 데이터를 수신할 수 있다고 확인한 후, 버퍼 또는 논리 블록을 준비하도록 구성될 수 있다. 제1 장치(204)에 의하여 버스(208)로 데이터를 송신하는 과정 동안, 제2 장치(206)는 제1 장치(204)로부터 받을 데이터를 기다린다.
제1 장치(204)에 의하여 버스(208)에 데이터가 전송되면, 제2 장치(206)가 데이터를 수신한다. 제2 장치(206)는 전체 데이터를 수신한 후에 알림 메시지를 보내도록 구성될 수 있다. 메시지를 받은 후, 제1 장치(204)는 호스트 장치(202)에 데이터 전송 완료 메시지를 보내어, 버스(208)가 사용 가능하다고 호스트 장치(202)에 알리도록 구성될 수 있다.
종래의 시스템과는 달리, 제1 장치(208)는 호스트 장치(202)로부터 복사 명령어를 수신할 수 있다. 복사 명령어를 수신한 후에, 데이터는 CPU(Central Processing Unit), 메모리 또는 호스트 장치(202)와 같은 어떠한 자원의 사용 없이 버스(208) 및 제2 장치(206)에 복사될 수 있다.
도 3은, 본 발명에 기재된 실시예에 따른, 호스트 장치(202)의 개입 없이 데이지 체인 구성으로 배열된, 제1 장치(204)로부터 제2 장치(206)로의 데이터 전송을 위한 다른 시스템(300)을 도시한다.
실시예에서, 시스템(300)은 데이지 체인 배열로 직렬 연결된 제1 장치(204)와 제2 장치(206)를 포함한다. 이러한 배열은 특히 다양한 고속 전자 어플리케이션(electronics application)에 필요할 수 있다.
실시예에서, 제1 장치(204)와 제2 장치(206)를 서로와, 호스트 장치(202)와 연결할 수 있는 공통(common) 버스는 없다. 데이지 체인 구성에서, 각각의 장치는 호스트 장치(202)로부터 체인의 다음 하류(downstream) 장치로 명령어를 전달한다.
호스트 장치(202)로부터 제2 장치(206)로 전달된 명령어 또는 정보는 우선 제1 장치(204)를 통해 체인으로 순차적으로 전달되어야 한다. 체인과 함께, 제1 장치(204) 및 제2 장치(206)는 호스트 장치(202)로부터 제1 장치(204) 및 제2 장치(206)에 명령어를 전달하기 위한 가상 통신 버스(virtual communication bus)를 형성한다.
비록 제1 장치(204) 및 제2 장치(206)가 도 2 및 도 3에 도시되었지만, 본 발명의 사상을 벗어나지 않으며, 그 이상 또는 그 이하의 장치들이 버스(208)에 쉽게 결합될 수 있고, 데이터는 호스트의 개입과 함께 전송될 수 있다.
도 2 및 도 3은 시스템(200, 300)의 제한적인 개략도를 도시하나, 다른 실시예들이 이에 제한되지 않는 다는 것이 이해되어야 한다. 나아가, 시스템(200, 300)은 서로와 통신하는 하드웨어 또는 소프트웨어 구성 요소와 함께, 호스트 장치, 유닛을 얼마든지 포함할 수 있다.
예를 들어, 구성 요소는, 컨트롤러 또는 프로세서에서 실행되는 프로세스, 오브젝트, 실행가능한 프로세스(executable process), 실행 쓰레드(thread), 프로그램 또는 컴퓨터가 될 수 있으나 이에 제한되는 것은 아니다. 실제 예로서, 장치에서 실행되는 어플리케이션 또는 장치 그 자체 모두가 구성 요소가 될 수 있다.
도 4는 본 발명의 실시예에 따른 제1 장치(204) 또는 제2 장치(206)의 다양한 모듈(400)을 도시한다. 실시예에서, 제1 장치(204) 또는 제2 장치(206)는 리시버(Rx) 유닛(402), 제어 유닛(404), 저장 유닛(406) 및 트랜스미터(Tx) 유닛(408)을 포함한다.
실시예에서, 리시버 유닛(402)은 호스트 장치(202)로부터 명령어를 수신하여 버스(208)를 통해 데이터를 전송하도록 구성될 수 있다. 명령어를 수신한 후, 리시버 유닛(402)은 컨트롤러 유닛(404)에 명령어를 송신하도록 구성될 수 있다. 컨트롤러 유닛(404)은 명령어를 디코딩하도록 구성될 수 있다.
실시예에서, 명령어를 디코딩한 후, 컨트롤러 유닛(404)은 저장 유닛(406)으로부터 데이터를 읽도록 구성될 수 있다. 다른 실시예에서, 명령어를 디코딩한 후에, 컨트롤러 유닛(404)은 저장 유닛(406) 내에 버퍼 또는 논리 블록을 할당하도록 구성될 수 있다. 저장 유닛(406)은 본 명세서에 기재된 다양한 동작을 수행하도록 사용되는 제어 인스트럭션(instruction) 및 동작(operation)을 저장한다.
실시예에서, 트랜스미터 유닛(408)은 저장 유닛(406)으로부터 읽은 데이터를 버스(208)로 전송한다. 나아가, 트랜스미터 유닛(408)은 호스트 장치(202)에 제어 라인 또는 메시지를 통해, 데이터를 전송하기 위하여 버스(208)를 부분적으로 또는 완전히 사용할 수 있다는 것을 알리도록 구성될 수 있다.
다른 실시예에서, 리시버 유닛(402)은 버스(208)를 통해 데이터를 수신한다. 데이터를 수신한 후에, 컨트롤러 유닛(404)은 저장 유닛(406) 내의 할당된 논리 블록에 데이터를 쓰도록 구성될 수 있다. 논리 블록에 데이터를 완전히 쓴 다음에, 트랜스미터 유닛(408)은 데이터 수신 완료 메시지를 송신하도록 구성될 수 있다. 나아가, 트랜스미터 유닛(408)은 호스트 장치(202)에 데이터 전송 완료 메시지를 송신하도록 구성될 수 있다.
도 4는 제1 장치(204) 또는 제2 장치(206)의 제한적인 개략도를 도시하나, 다른 실시예가 이에 제한되지 않음이 이해되어야 한다. 나아가, 제1 장치(204) 또는 제2 장치(206)는 시스템(200)의 다른 구성 요소들과 함께 서로 통신하는 유닛들을 얼마든지 포함할 수 있다.
도 5는 본 발명의 실시예에 따른 호스트 장치의 개입 없이 제1 장치로부터 제2 장치로 데이터를 전송하는 방법(500)을 도시한 흐름도이다.
단계(502)에서, 방법(500)은 제1 장치(204)에 의하여 제1 장치(204)로부터 제2 장치(206)으로 데이터를 전송하는 명령어를 수신하는 것을 포함한다. 방법(500)은 호스트 장치(202)가, 제1 장치(204)가 제2 장치(206)에 데이터를 전송하도록 하는 명령어를 송신하도록 한다.
실시예에서, 명령어는 복사 명령어 또는 이동 명령어이고, 명령어는 논리 오브젝트의 불연속적 단편 정보를 포함한다. 명령어는 제1 장치(204)의 주소와 제2 장치(206)의 주소, 제1 장치(204)의 논리 블록 주소, 제2 장치(206)의 논리 블록 주소 및 제1 장치(204)로부터 제2 장치(206)로 전송되어야 하는 논리 블록들의 주소를 포함한다.
단계(504)에서, 방법(500)은 명령어에 기반하여 데이터를 제2 장치(206)에 독립적으로 전송하는 것을 포함한다. 종래의 시스템과는 달리, 방법(500)은 제1 장치(204)가 명령어에 기반하여 호스트 장치(202)의 개입 없이 데이터를 제2 장치(206)에 독립적으로 전송하도록 한다. 제1 장치(204)로부터 제2 장치(206)로의 데이터 전송은 호스트 장치(202)와 독립적으로 수행된다.
단계(506)에서, 방법(500)은 제1 장치(204)로 데이터 수신 메시지(data received message)를 송신하는 것을 포함한다. 방법(500)은 제2 장치(206)가 제1 장치(204)에 데이터 수신 메시지를 송신하도록 한다. 단계(508)에서, 방법(500)은 호스트 장치(202)로 데이터 전송 완료 메시지를 보내는 것을 포함한다. 방법(500)은 제1 장치(204)가 호스트 장치(202)에 데이터 전송 완료 메시지를 송신하도록 한다.
방법(500)의 다양한 동작, 행동, 블록, 스텝 등이 제시된 순서나 다른 순서로, 또는 동시에 수행될 수 있다. 나아가, 몇몇 실시예에서, 몇몇의 동작, 행동, 블록 및 스텝 등은 본 발명의 사상을 벗어나지 않고 생략되거나, 부가되거나, 조정되거나, 건너뛰어질 수 있다.
도 6 본 발명의 실시예에 따른, 제1 장치로부터 제2 장치로 데이터를 전송하는 방법 및 시스템을 구현하는 컴퓨팅 환경(computing environment)을 도시한다.
도 6에 도시된 것과 같이, 컴퓨팅 환경(602)는, 제어 유닛(604) 및 연산 논리 유닛(ALU, Arithmetic Logic Unit)(606), 메모리(610), 저장 유닛(612), 복수의 네트워킹 장치(616) 및 복수의 입출력(I/O) 장치(614)를 구비한 적어도 하나의 프로세싱 유닛(608)을 포함한다. 프로세싱 유닛(608)은 알고리즘의 인스트럭션을 처리하는 역할을 한다. 프로세싱 유닛(608)은 프로세싱을 수행하기 위해 제어 유닛으로부터 명령어를 수신한다. 나아가, 인스트럭션의 실행과 관련된 모든 논리 및 연산 동작이 ALU(606)의 도움을 받아 계산된다.
전체 컴퓨팅 환경(602)은 다수의 동종(homogeneous) 및/또는 이종(heterogeneous) 코어, 다른 종류의 다수의 CPU들, 특수의 미디어 및 다른 가속기(accelerator)로 구성될 수 있다. 프로세싱 유닛(608)은 알고리즘의 인스트럭션을 처리하는 역할을 한다. 나아가, 복수의 프로세싱 유닛(608)은 단일의 칩 또는 다수의 칩에 걸쳐 위치할 수 있다.
구현에 필요한 인스트럭션 및 코드들을 포함하는 알고리즘은 메모리 유닛(610) 혹은 저장 유닛(612), 또는 둘 모두에 저장된다. 실행 시에, 인스트럭션은 대응하는 메모리(610) 및 또는 저장 유닛(612)로부터 페치(fetch)되어 프로세싱 유닛(608)에 의하여 실행될 수 있다.
모든 하드웨어 구현의 경우에서, 다양한 네트워킹 장치(616) 또는 외부 I/O 장치(614)는 네트워킹 유닛 및 I/O 장치 유닛을 통한 구현을 지원하기 위해 컴퓨팅 환경(602)에 연결될 수 있다.
본 명세서에 기재된 실시예들은, 적어도 하나의 하드웨어 장치 상에서 실행되고 요소를 제어하기 위한 네트워크 관리 기능을 수행하는, 적어도 하나의 소프트웨어 프로그램으로 구현될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
202: 호스트 장치 204: 제1 장치
206: 제2 장치 208: 버스
210: 장치 드라이버 212: 컨트롤러 유닛

Claims (10)

  1. 제1 장치가 호스트 장치로부터 명령어를 수신하여 데이터를 상기 제1 장치로부터 제2 장치로 전송하고,
    상기 명령어에 기반하여, 상기 제1 장치가 상기 데이터를 복수의 제어 라인(control lines)을 이용하여 독립적으로 상기 제2 장치로 전송하는 것을 포함하는 복수의 제어 라인을 통한 데이터 전송 방법.
  2. 제1 항에 있어서,
    상기 제1 장치로부터 상기 제2 장치로 상기 데이터를 전송하는 것은, 상기 호스트 장치와 독립적으로 수행되는 복수의 제어 라인을 통한 데이터 전송 방법.
  3. 제1 항에 있어서,
    상기 제1 장치가 상기 호스트 장치로 데이터 전송 완료 메시지(data transfer completion message)를 송신(sending)하는 것을 더 포함하는 복수의 제어 라인을 통한 데이터 전송 방법.
  4. 제1 항에 있어서,
    상기 복수의 제어 라인은 버스(bus)를 형성하는, 복수의 제어 라인을 통한 데이터 전송 방법.
  5. 제1 항에 있어서,
    상기 명령어는 복사 명령어 및 이동 명령어 중 하나이고,
    상기 명령어는 논리 오브젝트의 불연속적 단편 정보(discontinuous fragment information)를 포함하는, 복수의 제어 라인을 통한 데이터 전송 방법.
  6. 제1 항에 있어서,
    상기 명령어는 상기 제1 장치가 상기 데이터를 상기 제2 장치에 쓰도록 지시하는, 복수의 제어 라인을 통한 데이터 전송 방법.
  7. 서로 접속된 제1 및 제2 장치로서, 상기 제1 및 제2 장치는 복수의 제어 라인 중 하나를 이용하는 호스트 장치와 접속된 제1 장치 및 제2 장치를 포함하되,
    상기 제1 장치는, 상기 호스트 장치로부터 명령어를 수신하여 데이터를 상기 제1 장치로부터 상기 제2 장치에 전송(transfer)하고,
    상기 제1 장치는, 상기 명령어에 기반하여 상기 데이터를 상기 복수의 제어 라인 중 적어도 하나를 이용하여 독립적으로 상기 제2 장치로 전송하는, 복수의 제어 라인을 통한 데이터 전송 시스템.
  8. 제 7항에 있어서,
    상기 제1 장치로부터 상기 제2 장치에 상기 데이터를 전송하는 것은 상기 호스트 장치와 독립하여 수행되는, 복수의 제어 라인을 통한 데이터 전송 시스템.
  9. 제 7항에 있어서,
    상기 제1 장치는, 상기 호스트 장치로 데이터 전송 완료 메시지를 더 송신하는 복수의 제어 라인을 통한 데이터 전송 시스템.
  10. 제7 항에 있어서,
    상기 명령어는 복사 명령어 및 이동 명령어 중 하나이고,
    상기 명령어는 논리 오브젝트의 불연속적 단편 정보를 포함하는, 복수의 제어 라인을 통한 데이터 전송 시스템.
KR1020150072799A 2015-02-13 2015-05-26 복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템 KR20160100183A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IN723/CHE/2015 2015-02-13
IN15CH723 2015-02-13

Publications (1)

Publication Number Publication Date
KR20160100183A true KR20160100183A (ko) 2016-08-23

Family

ID=57125263

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150072799A KR20160100183A (ko) 2015-02-13 2015-05-26 복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템

Country Status (1)

Country Link
KR (1) KR20160100183A (ko)

Similar Documents

Publication Publication Date Title
CN109416677B (zh) 支持用于一组公共互连连接器的多种互连协议的技术
US9727503B2 (en) Storage system and server
US9696942B2 (en) Accessing remote storage devices using a local bus protocol
USRE46488E1 (en) Direct data transfer between slave devices
KR102111741B1 (ko) 임베디드 멀티미디어 카드 및 이의 동작 방법
US9389804B2 (en) Host, system, and methods for transmitting commands to non-volatile memory card
KR102353782B1 (ko) NVMe 기반 솔리드 스테이트 드라이브에서 읽기 버퍼 사이즈 요구량을 감소하는 방법
WO2017084565A1 (zh) 存储数据访问方法及相关的控制器、设备、主机和系统
US20130166849A1 (en) Physically Remote Shared Computer Memory
US9164804B2 (en) Virtual memory module
KR101654807B1 (ko) 데이터 저장 장치 및 그것의 동작 방법
US11199992B2 (en) Automatic host buffer pointer pattern detection
US20190155765A1 (en) Operation method of host system including storage device and operation method of storage device controller
CN114328303A (zh) 存储设备、其操作方法及包括其的计算设备的操作方法
US20190310964A1 (en) Speculative read mechanism for distributed storage system
US20140223073A1 (en) Management of random cache read operations
CN113468083A (zh) 一种双端口NVMe控制器及控制方法
US20160239224A1 (en) Method and system for transferring data over a plurality of control lines
KR20160100183A (ko) 복수의 제어 라인을 통한 데이터 전송 방법 및 그 시스템
TW201915757A (zh) 橋接裝置與資料傳輸方法
CN114281245A (zh) 同步写方法及装置、存储系统、电子设备
CN111221753A (zh) 多主机控制器及包括所述多主机控制器的半导体装置
KR102683728B1 (ko) 데이터 스토리지 시스템의 낮은 쓰기 레이턴시를 얻는 방법
US10025736B1 (en) Exchange message protocol message transmission between two devices
US10042792B1 (en) Method for transferring and receiving frames across PCI express bus for SSD device