KR20120071244A - 이동통신 시스템의 패킷 데이터 전송 장치 및 방법 - Google Patents

이동통신 시스템의 패킷 데이터 전송 장치 및 방법 Download PDF

Info

Publication number
KR20120071244A
KR20120071244A KR1020100132910A KR20100132910A KR20120071244A KR 20120071244 A KR20120071244 A KR 20120071244A KR 1020100132910 A KR1020100132910 A KR 1020100132910A KR 20100132910 A KR20100132910 A KR 20100132910A KR 20120071244 A KR20120071244 A KR 20120071244A
Authority
KR
South Korea
Prior art keywords
packet data
memory
protocol stack
packet
modem
Prior art date
Application number
KR1020100132910A
Other languages
English (en)
Inventor
김덕환
구본태
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020100132910A priority Critical patent/KR20120071244A/ko
Priority to US13/305,439 priority patent/US20120163294A1/en
Publication of KR20120071244A publication Critical patent/KR20120071244A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/12Protocol engines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 이동통신 시스템의 패킷 데이터 전송 장치 및 그 방법에 관한 것으로서, 이동통신 시스템에서 많은 양의 패킷 데이터를 이더넷(Ethernet)으로부터 패킷 프로세서의 메모리로 이동시키는데 상당한 시간이 걸려 성능 저하의 원인이 되는 프로토콜 스택 프로세서에 걸리는 부하를 줄여줌으로써 프로세서의 클럭을 낮출 수 있어 이동통신용 모뎀의 저전력화가 가능하며, 프로세서가 패킷 데이터를 처리하기 위하여 외부로부터 프로세서 내의 메모리로 패킷 데이터를 이동시키거나 프로세서 내의 메모리로부터 외부로 패킷 데이터를 전송하는 것을 프로세서가 처리하지 않도록 패킷 데이터를 프로세서의 외부에 두어 프로세서와 메모리 사이에 전송 장치를 사용함으로써 프로세서의 패킷 데이터 이동을 줄이는 것이 가능하다.

Description

이동통신 시스템의 패킷 데이터 전송 장치 및 방법{APPARATUS FOR TRANSFERRING PACKET DATA OF MOBILE COMMUNICATION SYSTEM AND METHOD THEREOF}
본 발명은 이동통신 시스템의 패킷 데이터 전송 장치 및 그 방법에 관한 것으로서, 보다 상세하게는 이동통신 시스템에서 프로토콜 스택 프로세서의 부하를 줄이기 위한 이동통신 시스템의 패킷 데이터 전송 장치 및 그 방법에 관한 것이다.
일반적으로 이동통신 시스템이나 이동통신 단말(이하에서는 '이동통신 시스템'으로 통칭함)에서는 전송되는 패킷(packet)을 처리하기 위해 프로토콜 스택 프로세서(protocol stack processor)를 사용한다.
프로토콜 스택(protocol stack)은 프로토콜 슈트(protocol suite)라고도 하며, 계층 구조로 이루어진 통신 규약들의 집합을 의미한다. 신뢰성 있는 통신을 수행하기 위해 통신 과정을 여러 개의 계층으로 구분하여 차곡차곡 쌓아 놓은 것과 같은 구조로 되어 있다.
프로토콜 스택 프로세서는 이러한 프로토콜 스택에 적합하도록 패킷 처리가 가능한 프로세서로서, 처리해야 할 패킷 데이터가 커질수록 프로세싱 성능이 좋을 것이 요구된다.
또한, 프로토콜 스택 프로세서는 처리해야 할 패킷 데이터를 분석하는 것 이외에도 패킷 데이터를 처리하기 위하여 외부로부터 프로토콜 스택 프로세서 내의 데이터 메모리로 데이터를 이동시키거나 프로토콜 스택 프로세서 내의 데이터 메모리로부터 외부로 데이터를 전송해야 하며, 이 과정에서 프로세서의 성능 저하가 생기게 된다.
따라서, 성능 저하 고속의 데이터 전송률을 지원하는 이동통신 시스템이나 단말에서 이용되는 이동통신용 모뎀은 높은 클럭의 프로세서를 사용하게 되는데, 높은 클럭의 프로세서는 부품 가격이 높고 클럭이 높을수록 발열이 많아지는 문제점을 가지고 있다.
때문에 이동통신 시스템이나 단말에서 이용되는 이동통신용 모뎀의 사용 시간을 늘리고 부품의 단가를 낮추기 위해 이동통신용 모뎀의 저전력화를 구현하기 위한 새로운 방법이 요구되고 있는 실정이다.
본 발명은 성능 저하의 원인이 되는 프로토콜 스택 프로세서에 걸리는 부하를 줄여줌으로써 프로세서의 클럭을 낮출 수 있어 이동통신용 모뎀의 저전력화가 가능하도록 하는 이동통신 시스템의 패킷 데이터 전송 장치 및 방법을 제공하는데 그 목적이 있다.
또한, 본 발명은 프로세서가 패킷 데이터를 처리하기 위하여 외부로부터 프로세서 내의 메모리로 패킷 데이터를 이동시키거나 프로세서 내의 메모리로부터 외부로 패킷 데이터를 전송하는 것을 프로세서가 처리하지 않도록 패킷 데이터를 프로세서의 외부에 두어 프로세서와 메모리 사이에 전송 장치를 사용함으로써 프로세서의 패킷 데이터 이동을 줄일 수 있도록 한 이동통신 시스템의 패킷 데이터 전송 장치 및 방법을 제공하는데 그 목적이 있다.
본 발명의 일 측면에 따른 이동통신 시스템의 하향 패킷 데이터 전송 방법은 마이크로 컨트롤러가 패킷 데이터를 메모리에 전송하는 단계; 상기 마이크로 컨트롤러가 상기 패킷 데이터의 전송 완료를 패킷 데이터 전송 장치에 알려주는 단계; 상기 패킷 데이터 전송 장치가 프로토콜 스택 프로세서로 상기 패킷 데이터가 상기 메모리에 전송되었음을 알려주는 단계; 상기 프로토콜 스택 프로세서가 상기 메모리로부터 상기 패킷 데이터의 헤더를 독출하고 프로토콜 스택에 추가되어질 패킷 헤더를 저장한 후 그 위치 정보를 상기 패킷 데이터 전송 장치에 알려주는 단계; 상기 패킷 데이터 전송 장치가 상기 메모리 상의 상기 추가되어질 패킷 헤더의 위치를 계산하는 단계; 및 상기 패킷 데이터 전송 장치가 상기 계산된 위치에 기초하여 상기 패킷 데이터 및 상기 패킷 헤더를 읽어와 모뎀으로 전송하는 단계를 포함하는 것을 특징으로 한다.
본 발명에서 상기 마이크로 컨트롤러가 상기 패킷 데이터의 전송 완료를 패킷 데이터 전송 장치에 알려주는 단계는 상기 마이크로 컨트롤러와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 MCU 인터페이스부를 통해 수행되는 것을 특징으로 한다.
본 발명에서 상기 패킷 데이터 전송 장치가 프로토콜 스택 프로세서로 상기 패킷 데이터가 상기 메모리에 전송되었음을 알려주는 단계 및 상기 프로토콜 스택 프로세서가 상기 메모리로부터 상기 패킷 데이터의 헤더를 독출하고 프로토콜 스택에 추가되어질 패킷 헤더를 저장한 후 그 위치 정보를 상기 패킷 데이터 전송 장치에 알려주는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부를 통해 수행되는 것을 특징으로 한다.
또한, 본 발명의 다른 측면에 따른 이동통신 시스템의 상향 패킷 데이터 전송 방법은, 모뎀이 안테나를 통해 타 이동통신 시스템으로부터 패킷 데이터를 전송받은 후, 수신된 패킷 데이터가 있음을 상기 패킷 데이터 전송 장치에 알려주는 단계; 상기 패킷 데이터 전송 장치는 상기 모뎀으로부터 받은 패킷 데이터를 메모리에 저장할 위치를 계산하는 단계; 상기 계산된 메모리의 위치에 상기 모뎀의 패킷 데이터를 전송한 후, 새롭게 수신된 패킷 데이터가 상기 메모리에 위치해 있음을 프로토콜 스택 프로세서에 알려주는 단계; 상기 프로토콜 스택 프로세서는 상기 메모리로부터 패킷 헤더를 독출하여 제거한 후, 페이로드 데이터가 위치한 위치 정보를 상기 메모리의 미리 지정된 지점에 기록하는 단계; 상기 프로토콜 스택 프로세서는 상기 패킷 데이터 전송 장치를 통해 마이크로 컨트롤러에 수신할 상기 페이로드 데이터가 있음을 알려주는 단계; 및 상기 마이크로 컨트롤러는 상기 메모리의 미리 지정된 지점에 기록된 상기 위치 정보에 기초하여 상기 페이로드 데이터를 읽어오는 단계를 포함하는 것을 특징으로 한다.
본 발명에서 상기 모뎀이 안테나를 통해 타 이동통신 시스템으로부터 패킷 데이터를 전송받은 후, 수신된 패킷 데이터가 있음을 상기 패킷 데이터 전송 장치에 알려주는 단계는 상기 모뎀과의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 모뎀 인터페이스부를 통해 수행되는 것을 특징으로 한다.
본 발명에서 상기 계산된 메모리의 위치에 상기 모뎀의 패킷 데이터를 전송한 후, 새롭게 수신된 패킷 데이터가 상기 메모리에 위치해 있음을 프로토콜 스택 프로세서에 알려주는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부를 통해 수행되는 것을 특징으로 한다.
본 발명에서 상기 프로토콜 스택 프로세서는 상기 메모리로부터 패킷 헤더를 독출하여 제거한 후, 페이로드 데이터가 위치한 위치 정보를 상기 메모리의 미리 지정된 지점에 기록하는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부 및 상기 마이크로 컨트롤러와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 MCU 인터페이스부를 통해 수행되는 것을 특징으로 한다.
한편, 본 발명의 또 다른 측면에 따른 이동통신 시스템의 패킷 데이터 전송 장치는 전송받은 패킷 데이터의 프로토콜을 해석하기 위한 프로토콜 스택 프로세서와의 사이에 제 1제어신호를 송수신하는 PSP 인터페이스부; 이더넷을 통해 상기 패킷 데이터를 송수신하는 마이크로 컨트롤러와의 사이에 제 2제어신호를 송수신하는 MCU 인터페이스부; 타 이동통신 시스템과 상기 패킷 데이터를 송수신하는 모뎀과의 사이에 제 3제어신호를 송수신하는 모뎀 인터페이스부; 상기 마이크로 컨트롤러 및 상기 프로토콜 스택 프로세서의 제어에 의해 메모리의 데이터 포인터를 계산하는 데이터 포인터 계산부; 및 상기 데이터 포인터 계산부에서 계산된 상기 데이터 포인터에 기초하여 상기 메모리에 저장된 상기 마이크로 컨트롤러에 의해 저장된 제 1패킷 데이터 및 상기 프로토콜 스택 프로세서에 의해 추가된 패킷 헤더를 모뎀으로 전송하거나 상기 모뎀이 타 이동통신 시스템으로부터 수신한 제 2패킷 데이터를 상기 메모리에 전송하는 데이터 전송부를 포함하는 것을 특징으로 한다.
본 발명에서 상기 제 1제어신호는 상기 마이크로 컨트롤러로부터 상기 메모리로의 상기 제 1패킷 데이터의 전송 완료를 알리는 전송 완료 메시지 혹은 상기 모뎀으로부터 상기 메모리로의 상기 제 2패킷 데이터의 수신 완료를 알리는 수신 완료 메시지, 상기 프로토콜 프로세서에 의해 추가되어질 패킷 헤더의 위치 정보, 상기 메모리에 페이로드 데이터가 있음을 알리는 페이로드 메시지 중 하나이며, 상기 제 2제어신호는 상기 전송 완료 메시지 혹은 상기 페이로드 메시지 중 하나이며, 상기 제 3제어신호는 상기 제 2패킷 데이터가 있음을 알리는 메시지인 것을 특징으로 한다.
상기한 바와 같이 본 발명은 이동통신 시스템에서 많은 양의 패킷 데이터를 이더넷(Ethernet)으로부터 패킷 프로세서의 메모리로 이동시키는데 상당한 시간이 걸려 성능 저하의 원인이 되는 프로토콜 스택 프로세서에 걸리는 부하를 줄여줌으로써 프로세서의 클럭을 낮출 수 있어 이동통신용 모뎀의 저전력화가 가능하다.
또한, 본 발명은 프로세서가 패킷 데이터를 처리하기 위하여 외부로부터 프로세서 내의 메모리로 패킷 데이터를 이동시키거나 프로세서 내의 메모리로부터 외부로 패킷 데이터를 전송하는 것을 프로세서가 처리하지 않도록 패킷 데이터를 프로세서의 외부에 두어 프로세서와 메모리 사이에 전송 장치를 사용함으로써 프로세서의 패킷 데이터 이동을 줄이는 것이 가능하다.
도 1은 본 발명의 일 실시예에 따른 이동통신 시스템의 패킷 데이터를 전송하기 위한 패킷 데이터 전송 장치와 주변 장치 사이의 인터페이스를 개략적으로 나타낸 블록구성도이다.
도 2는 본 발명의 일 실시예에 따른 패킷 데이터 전송 장치를 개략적으로 나타낸 블록구성도이다.
도 3은 본 발명의 일 실시예에 따른 하향 패킷 데이터 전송에 따른 데이터 및 신호 흐름을 도시한 이동통신 시스템의 구성도이다.
도 4는 본 발명의 일 실시예에 따른 하향 패킷 데이터 전송 방법을 설명하기 위한 흐름도이다.
도 5는 본 발명의 다른 실시예에 따른 상향 패킷 데이터 전송에 따른 데이터 및 신호 흐름이 도시된 이동통신 시스템의 구성도이다.
도 6은 본 발명의 다른 실시예에 따른 상향 패킷 데이터 전송 방법을 설명하기 위한 흐름도이다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 이동통신 시스템의 패킷 데이터 전송 장치 및 그 방법의 실시예를 설명한다. 이 과정에서 도면에 도시된 선들의 두께나 구성요소의 크기 등은 설명의 명료성과 편의상 과장되게 도시되어 있을 수 있다. 또한, 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례에 따라 달라질 수 있다. 그러므로, 이러한 용어들에 대한 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
도 1은 본 발명의 일 실시예에 따른 이동통신 시스템의 패킷 데이터를 전송하기 위한 패킷 데이터 전송 장치와 주변 장치 사이의 인터페이스를 개략적으로 나타낸 블록구성도이고, 도 2는 본 발명의 일 실시예에 따른 패킷 데이터 전송 장치를 개략적으로 나타낸 블록구성도이다.
본 발명의 일 실시예에 따른 이동통신 시스템은 하향 패킷 데이터 전송 및/또는 상향 패킷 데이터 전송에 이용될 수 있다. 하향 패킷 데이터 전송은 임의의 이동통신 시스템이 타 이동통신 시스템으로 안테나를 통해 패킷 데이터를 전송하는 것을 의미하며, 상향 패킷 데이터 전송은 임의의 이동통신 시스템이 타 이동통신 시스템으로부터 안테나를 통해 패킷 데이터를 전송받는 것을 의미한다.
도 1에 도시된 바와 같이 본 발명의 일 실시예에 따른 이동통신 시스템은 마이크로 컨트롤러(110), 프로토콜 스택 프로세서(120), 패킷 데이터 전송 장치(130), 메모리(140), 모뎀(150)을 포함한다.
마이크로 컨트롤러(110)는 외부의 이더넷과 연결되어 있어 상향 패킷 데이터 전송 과정을 통해 본 실시예에 따른 이동통신 시스템에 전송된 패킷 데이터를 외부 장치로 전달하거나 외부 장치로부터의 패킷 데이터를 전달받아 하향 패킷 데이터 전송 과정을 통해 타 이동통신 시스템으로 전송될 수 있도록 한다.
또한, 하향 패킷 데이터 전송 과정에서 마이크로 컨트롤러(110)는 이더넷으로부터의 패킷 데이터를 메모리(140)에 저장하는 과정을 완료하면, 전송 완료 메시지를 패킷 데이터 전송 장치(130)에 알려준다.
상향 패킷 데이터 전송 과정에서 마이크로 컨트롤러(110)는 프로토콜 스택 프로세서(120)로부터 수신할 데이터가 있음을 알리는 메시지를 수신하면, 메모리(140)의 미리 지정된 지점에 기록된 위치 정보에 기초하여 페이로드 데이터를 읽어온다.
프로토콜 스택 프로세서(120)는 전송받은 패킷 데이터의 프로토콜을 해석하기 위해 프로토콜 스택을 수행하는 프로세서로서, 신뢰성 있는 통신을 수행하기 위한 통신 과정을 여러 개의 계층으로 구분하여 차곡차곡 쌓아 놓은 것과 같은 구조로 되어 있는 프로토콜 스택에 적합한 패킷 데이터 처리가 가능하도록 한다.
프로토콜 스택 프로세서(120)는 내부 데이터 메모리(미도시)에 패킷 데이터를 저장할 필요가 없으며, 별개의 구성요소로 구분되는 메모리(140) 내에 저장된 패킷 데이터를 분석하여 패킷 헤더를 추가(하향 패킷 데이터 전송 과정)하거나 패킷 헤더를 제거(상향 패킷 데이터 전송 과정)할 수 있다.
패킷 헤더를 추가한 경우 추가되어질 패킷 헤더의 위치 정보를 패킷 데이터 전송 장치(130)에 알려줄 수 있다. 패킷 헤더를 제거한 경우에는 페이로드 데이터가 위치한 위치 정보를 메모리(140)의 미리 지정된 지점에 기록하고, 마이크로 컨트롤러(110)에 알려줄 수 있다.
패킷 데이터 전송 장치(130)는 프로토콜 스택 프로세서(120)와 메모리(140) 사이에 위치하며, 종래 프로토콜 스택 프로세서(120)에 의해 수행되던 패킷 데이터의 전송을 수행함으로써 프로토콜 스택 프로세서(120)의 부하를 경감시켜 프로토콜 스택 프로세서(120)의 성능을 효율적으로 사용할 수 있도록 하고, 저전력화 구현이 가능하도록 한다.
패킷 데이터 전송 장치(130)는 로우 미디어 액세스 컨트롤(LMAC, low media access control) 방식에 따라 패킷 데이터를 전송할 수 있다.
패킷 데이터 전송 장치(130)는 도 2에 도시된 바와 같이 프로토콜 스택 프로세서(120)와의 인터페이스를 수행하기 위한 PSP 인터페이스부(210)와, 마이크로 컨트롤러(110)와의 인터페이스를 수행하기 위한 MCU 인터페이스부(220)와, 모뎀(150)과의 인터페이스를 수행하기 위한 모뎀 인터페이스부(230)와, 데이터 포인터 계산부(240)와, 데이터 전송부(250)를 포함한다.
PSP 인터페이스부(210)는 패킷 데이터 전송 장치(130)와 프로토콜 스택 프로세서(120) 사이에 제 1제어신호를 전달한다. 프로토콜 스택 프로세서(120)로 전달되는 제 1제어신호는 마이크로 컨트롤러(110)로부터 메모리(140)로의 하향 패킷 데이터의 전송 완료를 알리는 전송 완료 메시지 혹은 모뎀(150)으로부터 메모리(140)로의 상향 패킷 데이터의 수신 완료를 알리는 수신 완료 메시지이며, 프로토콜 스택 프로세서(120)로부터 전달되는 제 1제어신호는 추가되어질 패킷 헤더의 위치 정보 또는 메모리(140)에 페이로드 데이터가 있음을 알리는 페이로드 메시지이다.
MCU 인터페이스부(220)는 패킷 데이터 전송 장치(130)와 마이크로 컨트롤러(110) 사이에 제 2제어신호를 전달한다. 마이크로 컨트롤러(110)로부터 전달되는 제 2제어신호는 메모리(140)로의 저장 완료를 알리는 패킷 데이터의 전송 완료 메시지이며, 마이크로 컨트롤러(110)로 전달되는 제 2제어신호는 메모리(140)에 패킷 헤더가 제거된 페이로드 데이터가 있음을 알리는 페이로드 메시지이다.
모뎀 인터페이스부(230)는 패킷 데이터 전송 장치(130)와 모뎀(150) 사이에 제 3제어신호를 전달한다. 패킷 데이터 전송 장치(130)는 모뎀 인터페이스부(230)를 통해 모뎀(150)이 안테나를 통해 타 이동통신 시스템으로부터 수신한 패킷 데이터가 있음을 알리는 메시지를 전달받는다.
데이터 포인터 계산부(240)는 마이크로 컨트롤러(110)와 프로토콜 스택 프로세서(120)로부터의 제어에 의해 메모리(140)의 데이터 포인터를 계산한다. 하향 패킷 데이터 전송 과정에서는 PSP 인터페이스부(210)를 통해 전달받은 위치 정보로부터 프로토콜 스택 프로세서(120)에 의해 추가되어질 패킷 헤더의 위치를 계산할 수 있다. 또는 상향 패킷 데이터 전송 과정에서는 모뎀(150)으로부터 받은 패킷 데이터를 메모리(140)에 저장할 위치를 계산한다.
데이터 전송부(250)는 데이터 포인터 계산부(240)에 의해 계산된 위치에 기초하여 메모리(140)와 모뎀(150) 간에 데이터를 전송한다. 하향 패킷 데이터 전송 과정에서는 마이크로 컨트롤러(110)로부터 전송된 패킷 데이터와 프로토콜 스택 프로세서(120)에 의해 추가된 패킷 헤더를 메모리(140)로부터 읽어와 모뎀(150)에 전송한다. 또는 상향 패킷 데이터 전송 과정에서는 모뎀(150)으로부터 받은 패킷 데이터를 데이터 포인터 계산부(240)에 의해 계산된 위치로 전송한다. 전송이 완료되면 데이터 전송부(250)는 모뎀(150)을 통해 수신된 패킷 데이터가 메모리(140)에 위치해 있음을 PSP 인터페이스부(210)를 통해 프로토콜 스택 프로세서(120)에 알려준다.
메모리(140)는 프로토콜 스택 프로세서(120)와 구분되어 존재하며, 하향 패킷 데이터 전송 과정에서는 모뎀(150)을 통해 타 이동통신 시스템으로 전송될 패킷 데이터, 프로토콜 스택 프로세서(120)에 의해 추가된 패킷 헤더 등의 정보가 저장되며, 상향 패킷 데이터 전송 과정에서는 모뎀(150)을 통해 타 이동통신 시스템으로부터 전송된 패킷 데이터, 프로토콜 스택 프로세서(120)가 확인한 페이로드 데이터의 위치 정보 등이 저장된다.
모뎀(150)은 안테나와 연결되어 있어 타 이동통신 시스템과 데이터 통신을 수행한다. 타 이동통신 시스템으로부터 패킷 데이터를 전송받거나 타 이동통신 시스템으로 패킷 데이터를 전송할 수 있다.
이와 같이 이루어진 이동통신 시스템의 패킷 데이터 전송 장치는 프로토콜 스택 프로세서(120)에서 패킷 데이터를 처리하기 위해 패킷 데이터를 메모리(140)에 저장한 후 패킷 데이터를 상향 또는 하향에 따라 처리한 후 다시 모뎀(150)에 전송하는데 있어서 프로토콜 스택 프로세서(120)로의 패킷 데이터 전송과 모뎀(150)으로부터 패킷 데이터 전송에 대한 프로세서의 부하를 경감시킬 수 있어 프로세서의 효율을 높일 수 있는 장점이 있다.
또한, 이동통신용 모뎀의 패킷 내용과 관련이 없는 패킷 데이터 전송 장치(130)를 프로토콜 스택 프로세서(120)와 메모리(140) 사이에 두어 프로토콜 스택 프로세서(120)의 부하를 줄여 프로토콜 스택 프로세서(120)의 성능을 효율적으로 사용할 수 있도록 하여 프로토콜 스택 프로세서(120)의 저전력화를 구현할 수 있다.
한편, 이동통신 시스템의 패킷 데이터 전송 방법에 대하여 하향 패킷 데이터 전송과 상향 패킷 데이터 전송으로 구분하고 상세히 설명하면 다음과 같다.
도 3은 본 발명의 일 실시예에 따른 하향 패킷 데이터 전송에 따른 데이터 및 신호 흐름을 도시한 이동통신 시스템의 구성도이고, 도 4는 본 발명의 일 실시예에 따른 하향 패킷 데이터 전송 방법을 설명하기 위한 흐름도이다.
우선 마이크로 컨트롤러(110)는 외부의 이더넷과 연결되어 있어 타 이동통신 시스템으로 전송하고자 하는 패킷 데이터를 전달받고, 이를 메모리(140)에 전송한다(S1).
패킷 데이터를 메모리(140)에 전송하는 과정이 완료되면, 마이크로 컨트롤러(110)는 전송 완료 메시지를 MCU 인터페이스부(220)를 통해 전달함으로써, 패킷 데이터가 전송이 완료되었음을 알려준다(S2).
전송 완료 메시지는 PSP 인터페이스부(210)를 통해 프로토콜 스택 프로세서(120)로 전달된다(S3). 즉, 패킷 데이터가 메모리(140)에 전송되었음을 프로토콜 스택 프로세서(120)에 알려주게 된다.
프로토콜 스택 프로세서(120)는 메모리(140)로부터 패킷 데이터의 헤더를 독출하여 프로토콜 스택의 추가되어질 패킷 헤더를 저장한 후 그 위치 정보를 PSP 인터페이스부(210)를 통해 패킷 데이터 전송 장치(130)에 알려준다(S4).
데이터 포인터 계산부(240)는 PSP 인터페이스부(210)를 통해 프로토콜 스택 프로세서(120)로부터 전달받은 메모리 상의 추가되어질 패킷 헤더의 위치를 계산한다(S5).
데이터 전송부(250)는 데이터 포인터 계산부(240)에 의해 계산된 위치에 기초하여 마이크로 컨트롤러(110)로부터 전송된 패킷 데이터 및 프로토콜 스택 프로세서(120)에 의해 추가된 패킷 헤더를 읽어와 모뎀(150)으로 전송한다(S6).
이후 모뎀(150)은 안테나를 통해 타 이동통신 시스템으로 해당 데이터(패킷 데이터 및 패킷 헤더)를 전송함으로써 하향 패킷 데이터 전송을 완료한다.
도 5는 본 발명의 다른 실시예에 따른 상향 패킷 데이터 전송에 따른 데이터 및 신호 흐름이 도시된 이동통신 시스템의 구성도이고, 도 6은 본 발명의 다른 실시예에 따른 상향 패킷 데이터 전송 방법을 설명하기 위한 흐름도이다.
우선 모뎀(150)은 안테나를 통해 타 이동통신 시스템으로부터 데이터를 전송받은 후, 모뎀 인터페이스부(230)를 통해 수신된 패킷 데이터가 있음을 패킷 데이터 전송 장치(130)에 알려준다(S11).
데이터 포인터 계산부(240)는 모뎀(150)으로부터 받은 데이터를 메모리(140)에 저장할 위치를 계산한다(S12).
데이터 전송부(250)는 데이터 포인터 계산부(240)에 의해 계산된 메모리(140)의 위치에 모뎀(150)의 데이터를 전송한 후, 수신 완료 메시지를 PSP 인터페이스부(210)를 통해 전달함으로써 새롭게 수신된 데이터가 메모리(140)에 위치해 있음을 알리는 프로토콜 스택 프로세서(120)로 알려준다(S13).
프로토콜 스택 프로세서(120)는 수신 완료 메시지를 수신하면, 메모리(140)로부터 패킷 헤더를 독출하여 헤더를 제거한 후, 페이로드 데이터가 위치한 위치 정보를 메모리(140)의 미리 지정된 지점이 기록한다(S14).
그리고 프로토콜 스택 프로세서(120)는 PSP 인터페이스부(210) 및 MCU 인터페이스부(220)를 통해 마이크로 컨트롤러(110)에 수신할 데이터가 있음을 알려준다(S15).
마이크로 컨트롤러(110)는 메모리(140)의 미리 지정된 지점에 기록된 위치 정보에 기초하여 페이로드 데이터를 읽어옴(S16)으로써 상향 패킷 데이터 전송을 완료한다.
본 발명은 도면에 도시된 실시예를 참고로 하여 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술이 속하는 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 기술적 보호범위는 아래의 특허청구범위에 의해서 정하여져야 할 것이다.
110 : 마이크로 컨트롤러 120 : 프로토콜 스택 프로세서
130 : 패킷 데이터 전송 장치 140 : 메모리
150 : 모뎀 210 : PSP 인터페이스부
220 : MCU 인터페이스부 230 : 모뎀 인터페이스부
240 : 데이터 포인터 계산부 250 : 데이터 전송부

Claims (9)

  1. 마이크로 컨트롤러가 패킷 데이터를 메모리에 전송하는 단계;
    상기 마이크로 컨트롤러가 상기 패킷 데이터의 전송 완료를 패킷 데이터 전송 장치에 알려주는 단계;
    상기 패킷 데이터 전송 장치가 프로토콜 스택 프로세서로 상기 패킷 데이터가 상기 메모리에 전송되었음을 알려주는 단계;
    상기 프로토콜 스택 프로세서가 상기 메모리로부터 상기 패킷 데이터의 헤더를 독출하고 프로토콜 스택의 추가되어질 패킷 헤더를 저장한 후 그 위치 정보를 상기 패킷 데이터 전송 장치에 알려주는 단계;
    상기 패킷 데이터 전송 장치가 상기 메모리 상의 상기 추가되어질 패킷 헤더의 위치를 계산하는 단계; 및
    상기 패킷 데이터 전송 장치가 상기 계산된 위치에 기초하여 상기 패킷 데이터 및 상기 패킷 헤더를 읽어와 모뎀으로 전송하는 단계를 포함하는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  2. 제 1항에 있어서,
    상기 마이크로 컨트롤러가 상기 패킷 데이터의 전송 완료를 패킷 데이터 전송 장치에 알려주는 단계는 상기 마이크로 컨트롤러와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 MCU 인터페이스부를 통해 수행되는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  3. 제 1항에 있어서,
    상기 패킷 데이터 전송 장치가 프로토콜 스택 프로세서로 상기 패킷 데이터가 상기 메모리에 전송되었음을 알려주는 단계 및 상기 프로토콜 스택 프로세서가 상기 메모리로부터 상기 패킷 데이터의 헤더를 독출하고 프로토콜 스택의 추가되어질 패킷 헤더를 저장한 후 그 위치 정보를 상기 패킷 데이터 전송 장치에 알려주는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부를 통해 수행되는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  4. 모뎀이 안테나를 통해 타 이동통신 시스템으로부터 패킷 데이터를 전송받은 후, 수신된 패킷 데이터가 있음을 상기 패킷 데이터 전송 장치에 알려주는 단계;
    상기 패킷 데이터 전송 장치는 상기 모뎀으로부터 받은 패킷 데이터를 메모리에 저장할 위치를 계산하는 단계;
    상기 계산된 메모리의 위치에 상기 모뎀의 패킷 데이터를 전송한 후, 새롭게 수신된 패킷 데이터가 상기 메모리에 위치해 있음을 프로토콜 스택 프로세서에 알려주는 단계;
    상기 프로토콜 스택 프로세서는 상기 메모리로부터 패킷 헤더를 독출하여 제거한 후, 페이로드 데이터가 위치한 위치 정보를 상기 메모리의 미리 지정된 지점에 기록하는 단계;
    상기 프로토콜 스택 프로세서는 상기 패킷 데이터 전송 장치를 통해 마이크로 컨트롤러에 수신할 상기 페이로드 데이터가 있음을 알려주는 단계; 및
    상기 마이크로 컨트롤러는 상기 메모리의 미리 지정된 지점에 기록된 상기 위치 정보에 기초하여 상기 페이로드 데이터를 읽어오는 단계를 포함하는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  5. 제 4항에 있어서,
    상기 모뎀이 안테나를 통해 타 이동통신 시스템으로부터 패킷 데이터를 전송받은 후, 수신된 패킷 데이터가 있음을 상기 패킷 데이터 전송 장치에 알려주는 단계는 상기 모뎀과의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 모뎀 인터페이스부를 통해 수행되는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  6. 제 4항에 있어서,
    상기 계산된 메모리의 위치에 상기 모뎀의 패킷 데이터를 전송한 후, 새롭게 수신된 패킷 데이터가 상기 메모리에 위치해 있음을 프로토콜 스택 프로세서에 알려주는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부를 통해 수행되는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  7. 제 4항에 있어서,
    상기 프로토콜 스택 프로세서는 상기 메모리로부터 패킷 헤더를 독출하여 제거한 후, 페이로드 데이터가 위치한 위치 정보를 상기 메모리의 미리 지정된 지점에 기록하는 단계는 상기 프로토콜 스택 프로세서와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 PSP 인터페이스부 및 상기 마이크로 컨트롤러와의 인터페이스를 위한 상기 패킷 데이터 전송 장치의 MCU 인터페이스부를 통해 수행되는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 방법.
  8. 전송받은 패킷 데이터의 프로토콜을 해석하기 위한 프로토콜 스택 프로세서와의 사이에 제 1제어신호를 송수신하는 PSP 인터페이스부;
    이더넷을 통해 상기 패킷 데이터를 송수신하는 마이크로 컨트롤러와의 사이에 제 2제어신호를 송수신하는 MCU 인터페이스부;
    타 이동통신 시스템과 상기 패킷 데이터를 송수신하는 모뎀과의 사이에 제 3제어신호를 송수신하는 모뎀 인터페이스부;
    상기 마이크로 컨트롤러 및 상기 프로토콜 스택 프로세서의 제어에 의해 메모리의 데이터 포인터를 계산하는 데이터 포인터 계산부; 및
    상기 데이터 포인터 계산부에서 계산된 상기 데이터 포인터에 기초하여 상기 메모리에 저장된 상기 마이크로 컨트롤러에 의해 저장된 제 1패킷 데이터 및 상기 프로토콜 스택 프로세서에 의해 추가된 패킷 헤더를 모뎀으로 전송하거나 상기 모뎀이 상기 타 이동통신 시스템으로부터 수신한 제 2패킷 데이터를 상기 메모리에 전송하는 데이터 전송부를 포함하는 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 장치.
  9. 제 8항에 있어서,
    상기 제 1제어신호는 상기 마이크로 컨트롤러로부터 상기 메모리로의 상기 제 1패킷 데이터의 전송 완료를 알리는 전송 완료 메시지 혹은 상기 모뎀으로부터 상기 메모리로의 상기 제 2패킷 데이터의 수신 완료를 알리는 수신 완료 메시지, 상기 프로토콜 프로세서에 의해 추가되어질 패킷 헤더의 위치 정보, 상기 메모리에 페이로드 데이터가 있음을 알리는 페이로드 메시지 중 하나이며, 상기 제 2제어신호는 상기 전송 완료 메시지 혹은 상기 페이로드 메시지 중 하나이며, 상기 제 3제어신호는 상기 제2 패킷 데이터가 있음을 알리는 메시지인 것을 특징으로 하는 이동통신 시스템의 패킷 데이터 전송 장치.
KR1020100132910A 2010-12-22 2010-12-22 이동통신 시스템의 패킷 데이터 전송 장치 및 방법 KR20120071244A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100132910A KR20120071244A (ko) 2010-12-22 2010-12-22 이동통신 시스템의 패킷 데이터 전송 장치 및 방법
US13/305,439 US20120163294A1 (en) 2010-12-22 2011-11-28 Packet data transfer apparatus and packet data transfer method in mobile communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100132910A KR20120071244A (ko) 2010-12-22 2010-12-22 이동통신 시스템의 패킷 데이터 전송 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20120071244A true KR20120071244A (ko) 2012-07-02

Family

ID=46316716

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100132910A KR20120071244A (ko) 2010-12-22 2010-12-22 이동통신 시스템의 패킷 데이터 전송 장치 및 방법

Country Status (2)

Country Link
US (1) US20120163294A1 (ko)
KR (1) KR20120071244A (ko)

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6226680B1 (en) * 1997-10-14 2001-05-01 Alacritech, Inc. Intelligent network interface system method for protocol processing
US7076568B2 (en) * 1997-10-14 2006-07-11 Alacritech, Inc. Data communication apparatus for computer intelligent network interface card which transfers data between a network and a storage device according designated uniform datagram protocol socket
US6434620B1 (en) * 1998-08-27 2002-08-13 Alacritech, Inc. TCP/IP offload network interface device
US20010049726A1 (en) * 2000-06-02 2001-12-06 Guillaume Comeau Data path engine
US7379475B2 (en) * 2002-01-25 2008-05-27 Nvidia Corporation Communications processor
US20030097481A1 (en) * 2001-03-01 2003-05-22 Richter Roger K. Method and system for performing packet integrity operations using a data movement engine
US6993613B2 (en) * 2001-09-17 2006-01-31 Intel Corporation Methods and apparatus for reducing receive interrupts via paced ingress indication
US6836808B2 (en) * 2002-02-25 2004-12-28 International Business Machines Corporation Pipelined packet processing
US7403542B1 (en) * 2002-07-19 2008-07-22 Qlogic, Corporation Method and system for processing network data packets
US7724740B1 (en) * 2002-08-27 2010-05-25 3Com Corporation Computer system and network interface supporting class of service queues
KR100909527B1 (ko) * 2002-11-04 2009-07-27 삼성전자주식회사 고속 패킷데이터 통신시스템에서의 터보 복호 시간 제어방법
US20040088262A1 (en) * 2002-11-06 2004-05-06 Alacritech, Inc. Enabling an enhanced function of an electronic device
US7389462B1 (en) * 2003-02-14 2008-06-17 Istor Networks, Inc. System and methods for high rate hardware-accelerated network protocol processing
US7395306B1 (en) * 2003-09-03 2008-07-01 Advanced Micro Devices, Inc. Fast add rotate add operation
US7440469B2 (en) * 2003-10-14 2008-10-21 Broadcom Corporation Descriptor write back delay mechanism to improve performance
US7783769B2 (en) * 2004-03-31 2010-08-24 Intel Corporation Accelerated TCP (Transport Control Protocol) stack processing
KR100608914B1 (ko) * 2004-11-11 2006-08-09 한국전자통신연구원 VoIP용 무선랜에 있어서 통신품질을 보장하는 매체접속 제어 장치
US7809870B2 (en) * 2006-10-17 2010-10-05 Broadcom Corporation Method and system for interlocking data integrity for network adapters
US8392632B2 (en) * 2007-02-14 2013-03-05 Samsung Electronics Co., Ltd Method and apparatus for data processing in mobile communication system
US7835391B2 (en) * 2007-03-07 2010-11-16 Texas Instruments Incorporated Protocol DMA engine

Also Published As

Publication number Publication date
US20120163294A1 (en) 2012-06-28

Similar Documents

Publication Publication Date Title
CN102595597B (zh) 用户设备的载波聚合能力信息的处理方法及装置
EP3146768B1 (en) Out-of-band acknowledgment of wireless communication
JP5653474B2 (ja) 無線データネットワーク切替方法、電子装置及びコンピュータプログラム
WO2016105828A1 (en) Cross indication of queue size in a reverse direction protocol
CN105573711A (zh) 一种数据缓存方法及装置
CN101931700B (zh) 一种实现智能手机芯片间通信的方法及智能手机
US20130198470A1 (en) Communication device with storage function
CN103190170B (zh) 一种用户设备的处理方法、移动性管理实体的处理方法、用户设备、移动性管理实体及通信系统
CN102611030A (zh) 变电站智能设备二维码状态显示仪
KR20120071244A (ko) 이동통신 시스템의 패킷 데이터 전송 장치 및 방법
CN104412559A (zh) 无线usb协议
US20220360650A1 (en) Apparatus and method for descriptor handling and computer-readable medium
KR20190034157A (ko) 통신 방법 및 통신 장치
CN102571161B (zh) 手机蓝牙适配器
CN104468041A (zh) 一种基于swp数据链路的数据处理装置及方法
JP7052865B2 (ja) サーバ、通信システム、通信方法及びプログラム
TWI601012B (zh) 具有數位開關電路之無線功能的可攜帶式資料儲存裝置及其資料儲存方法
CN103607443B (zh) 一种基于WIFI Direct的离线下载设备
CN202906948U (zh) 基于modbus_RTU总线的通讯装置
CN202976846U (zh) U盘数据处理系统
CN102571280B (zh) 数据传输的方法及装置
JP2008090544A (ja) 遠隔データ検針方法
US20130198247A1 (en) Communication device with storage function
KR101614045B1 (ko) 효율성이 향상된 csma/ca 통신 프로토콜을 사용하는 통신 장치 및 시스템
CN103744619A (zh) 一种提高设备的数据处理速度的方法、装置和系统

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid