KR20120003133U - 3 3-dimensional mode liquid crystal lens driving circuit - Google Patents

3 3-dimensional mode liquid crystal lens driving circuit Download PDF

Info

Publication number
KR20120003133U
KR20120003133U KR2020110000858U KR20110000858U KR20120003133U KR 20120003133 U KR20120003133 U KR 20120003133U KR 2020110000858 U KR2020110000858 U KR 2020110000858U KR 20110000858 U KR20110000858 U KR 20110000858U KR 20120003133 U KR20120003133 U KR 20120003133U
Authority
KR
South Korea
Prior art keywords
output signal
signal
low
liquid crystal
crystal lens
Prior art date
Application number
KR2020110000858U
Other languages
Korean (ko)
Other versions
KR200461173Y1 (en
Inventor
쿠오-첸 차이
치-하오 첸
치-하오 첸
Original Assignee
리치테크 테크놀로지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 리치테크 테크놀로지 코포레이션 filed Critical 리치테크 테크놀로지 코포레이션
Priority to KR2020110000858U priority Critical patent/KR200461173Y1/en
Publication of KR20120003133U publication Critical patent/KR20120003133U/en
Application granted granted Critical
Publication of KR200461173Y1 publication Critical patent/KR200461173Y1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 3차원 액정 렌즈 구동 회로를 제공하는 바, 레지스터를 사용하여 3차원 액정 렌즈를 구동시키는 채널 출력 신호의 높은 출력값 및 낮은 출력값을 저장하고, 디지털/아날로그 전환기로 레지스터에서 출력되는 높은 출력값 및 낮은 출력값을 전환시켜 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 발생하며, 구동 회로로 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 구동시켜 진일보로 높은 구동 출력 신호, 낮은 구동 출력 신호 및 공동 출력 신호를 발생한 다음, 로직 선택 회로를 이용하여 선택 신호에 의하여 선택적으로 높은 구동 출력 신호와 낮은 구동 출력 신호를 채널 출력 신호로 하여 출력시킨다. 이로써 연산 증폭기의 사용을 절약하고 회로의 응답 속도를 향상시킨다.The present invention provides a three-dimensional liquid crystal lens driving circuit, which uses a register to store a high output value and a low output value of a channel output signal for driving a three-dimensional liquid crystal lens, and a high output value output from a register to a digital / analog converter and The low output value is switched to generate a high output signal, a low output signal and a joint signal, and a drive circuit drives the high output signal, the low output signal and the joint signal to further advance the high drive output signal, the low drive output signal and the joint output signal. Next, the high selector output signal and the low drive output signal are selectively outputted as channel output signals by the selection signal using a logic selection circuit. This saves the use of op amps and improves the response speed of the circuit.

Description

3차원 액정 렌즈 구동 회로{3-DIMENSIONAL MODE LIQUID CRYSTAL LENS DRIVING CIRCUIT}3-D liquid crystal lens driving circuit {3-DIMENSIONAL MODE LIQUID CRYSTAL LENS DRIVING CIRCUIT}

본 발명은 3차원 액정 렌즈, 특히 3차원 액정 렌즈 구동 회로에 관한 것이다.
The present invention relates to a three-dimensional liquid crystal lens, in particular a three-dimensional liquid crystal lens driving circuit.

소리와 빛에 대한 사람들의 자극 요구가 높아짐에 따라 영상 디스플레이 기술도 부단히 발전하고 있는 바, 최초의 2차원 평면 디스플레이 기술은 사람들의 감각기관의 요구를 만족시킬 수 없게 되었으므로, 3차원 입체 디스플레이 기술이 최근 영상 디스플렝 기술의 주류를 이루고 있다.As the demand for people's stimulus for sound and light increases, the image display technology is constantly developing. The first two-dimensional flat panel display technology cannot satisfy the needs of people's sense organs. Recently, video display technology has been the mainstream.

3차원 입체 디스플레이 기술에서, 3차원 액정 렌즈는 액정 패널이 디스플레이 하는 영상을 2차원와 3차원 사이에서 전환시키는 디스플레이 기술로서, 이의 응용 회로는 도 1에 도시된 바와 같다. 도시된 바와 같이, 3차원 액정 렌즈 구동 회로(3 dimensional mode liquid crystal lens driving circuit)(11)는 타이밍 제어기(Timing Controller)(12)에서 출력되는 선택 신호 뱅크 셀(Bank_Sel)에 의하여 구동되어, 도 2에 도시된 바와 같은 높은 출력값 VH와 낮은 출력값 VL 사이에서 파형을 변화시키는, 예를 들면 16개 채널 출력 신호 OUT1~OUT16 및 하나의 공동 출력 신호 Vcom을 출력시켜, 3차원 액정 렌즈(13)를 구동시켜 2차원 혹 3차원 영상을 디스플레이 한다.In the three-dimensional stereoscopic display technology, a three-dimensional liquid crystal lens is a display technology for converting an image displayed by a liquid crystal panel between two and three dimensions, and an application circuit thereof is shown in FIG. 1. As shown, the three-dimensional mode liquid crystal lens driving circuit 11 is driven by the selection signal bank cell Bank_Sel output from the timing controller 12, FIG. For example, 16-channel output signals OUT1 to OUT16 and one common output signal Vcom are outputted to change the waveform between the high output value VH and the low output value VL as shown in FIG. Drive to display a two-dimensional or three-dimensional image.

도 3은 종래의 일종 3차원 액정 렌즈 구동 회로를 도시한 것이다. 도시된 바와 같이, 데이터 레지스터(Data Register)(31)는 뱅크 A 및 뱅크 B 등 두 개의 뱅크(Bank)를 구비하여, 16개 채널 채널 출력 신호 OUT1~OUT16의 높은 출력값 VH 및 낮은 출력값 VL을 저장하며, 이로써 선택 신호 뱅크 셀에 의하여 선택적으로 디지털/아날로그 전환기(32)로 출력하며, 디지털/아날로그 전환기(32)는 입력된 각 채널의 높은 출력값 VH 혹 낮은 출력값 VL 데이터에 대하여 디지털/아날로그 전환을 진행하여 채널 신호 Vref1~Vref16 및 공동 신호 Vrefcom을 출력하고, 이어 연산 증폭기(301~317)의 구동에 의하여 채널 출력 신호 OUT1~OUT16 및 공동 출력 신호 Vcom을 출력한다.3 illustrates a conventional one-dimensional three-dimensional liquid crystal lens driving circuit. As shown, the data register 31 has two banks, bank A and bank B, to store the high output value VH and the low output value VL of the 16 channel channel output signals OUT1 to OUT16. Thus, the selective signal bank cell selectively outputs the digital / analog converter 32 to the digital / analog converter 32, and the digital / analog converter 32 performs digital / analog switching on the high output value VH or the low output value VL data of each input channel. The channel signals Vref1 to Vref16 and the common signal Vrefcom are output, and the channel output signals OUT1 to OUT16 and the common output signal Vcom are output by driving the operational amplifiers 301 to 317.

상기 방법은 선택 신호 뱅크 셀에 의하여 선택된 데이터를 디지털/아날로그 전환기(32)로 출력시킨 후에야, 디지털/아날로그 전환기(32)가 디지털/아날로그 전환을 진행하여 채널 신호 Vref1~Vref16을 출력시킬 수 있기 때문에, 응답 속도에서 제한을 받는다. 그리고, 각 채널 출력 신호가 모두 하나의 연산 증폭기에 의하여 구동되어야 하기 때문에, 직접회로의 면적을 증가시키고 원가 절감에도 불리하다.
Since the digital / analog converter 32 can perform digital / analog switching to output the channel signals Vref1 to Vref16 only after the data selected by the selection signal bank cell is output to the digital / analog converter 32. However, the response speed is limited. In addition, since each channel output signal must be driven by one operational amplifier, it is disadvantageous to increase the area of the integrated circuit and to reduce the cost.

상기 문제를 해결하기 위하여 고안된 본 발명은, 응답 속도가 빠를 뿐 아니라 제조 원가도 절감할 수 있는 3차원 액정 렌즈 구동 회로를 제공하는 것을 목적으로 한다.
The present invention devised to solve the above problems is an object of the present invention to provide a three-dimensional liquid crystal lens driving circuit that can not only increase the response speed but also reduce the manufacturing cost.

상기 목적을 이루기 위하여, 본 발명에 의한 3차원 액정 렌즈 구동 회로는 선택 신호에 의하여 다수 채널 출력 신호 및 공동 출력 신호를 발생시키며, 예를 들면 데이터 버퍼 레지스터인 레지스터, 디지털/아날로그 전환기, 구동 회로 및 로직 선택 회로를 포함하여 구성된다.In order to achieve the above object, the three-dimensional liquid crystal lens driving circuit according to the present invention generates a multi-channel output signal and a joint output signal according to a selection signal, for example, a register which is a data buffer register, a digital / analog converter, a driving circuit and It is configured to include a logic selection circuit.

그 중에서, 레지스터는 3차원 액정 렌즈를 구동시키는 채널 출력 신호의 높은 출력값 및 낮은 출력값을 저장한다. 디지털/아날로그 전환기는 레지스터에 연결되고, 레지스터가 출력하는 높은 출력값 및 낮은 출력값에 의하여 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 출력시킨다. 구동 회로는 디지털/아날로그 전환기에 연결되고, 상기 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 구동시켜 높은 구동 출력 신호, 낮은 구동 출력 신호 및 공동 출력 신호를 발생시킨다. 로직 선택 회로는 구동 회로에 연결되고, 신호를 선택하여 선택적으로 높은 구동 출력 신호 및 낮은 구동 출력 신호를 채널 출력 신호로 하여 출력시킨다.Among them, the register stores a high output value and a low output value of the channel output signal for driving the three-dimensional liquid crystal lens. The digital / analog converter is connected to a register and outputs a high output signal, a low output signal and a common signal by the high and low output values the register outputs. A drive circuit is coupled to the digital / analog converter and drives the high output signal, the low output signal and the joint signal to generate a high drive output signal, a low drive output signal and a joint output signal. The logic selection circuit is connected to the driving circuit, and selects a signal to selectively output a high drive output signal and a low drive output signal as channel output signals.

일 실시예에 있어서, 상기 3차원 액정 렌즈 구동 회로의 로직 선택 회로는 다수 스위치 쌍 및 로직 제어기를 포함하여 구성된다. 다수 스위치 쌍은 구동 회로에서 발생된 높은 구동 출력 신호 혹 낮은 구동 출력 신호를 출력시키고, 로직 제어기는 스위치 쌍에 연결되고, 선택 신호에 의하여 스위치 쌍의 온 혹 오프를 제어한다. 그 중에서, 상기 스위치 쌍은 각각 PMOS 트랜지스터 및 NMOS 트랜지스터로 구성되거나, 혹 BJT 등 기타 스위치 부품으로 대체될 수도 있다.In one embodiment, the logic selection circuit of the three-dimensional liquid crystal lens driving circuit comprises a plurality of switch pairs and a logic controller. The multiple switch pairs output a high drive output signal or a low drive output signal generated in the drive circuit, and a logic controller is connected to the switch pair and controls the on or off of the switch pair by the selection signal. Among them, the switch pair may be composed of PMOS transistors and NMOS transistors, respectively, or may be replaced by other switch components such as BJT.

일 실시예에서, 상기 3차원 액정 렌즈 구동 회로의 로직 제어기는 진일보로, 레지스터에 저장된 채널 인에이블 데이터를 참조하여 스위치 쌍의 온 혹 오프의 제어를 인에이블 시킬 것인지를 결정한다.In one embodiment, the logic controller of the 3D liquid crystal lens driving circuit further determines whether to enable the control of the on or off of the switch pair with reference to the channel enable data stored in the register.

일 실시예에 있어서, 상기 3차원 액정 렌즈 구동 회로의 구동 회로는 각각 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 구동시키는 세 개의 연산 증폭기를 포함하여 구성된다.
In one embodiment, the driving circuit of the three-dimensional liquid crystal lens driving circuit comprises three operational amplifiers for driving a high output signal, a low output signal and a common signal, respectively.

상기한 바와 같이, 본 발명에 의한 3차원 액정 렌즈 구동 회로의 디지털/아날로그 전환기의 전환에 의해 발생되는 높은 출력 신호와 낮은 출력 신호는 선택 신호를 선택한 후에야 디지털/아날로그 전환을 진행하는 것이 아니기 때문에, 이의 응답 속도는 디지털/아날로그 전환기의 제약을 받지 않으며 속도를 향상시킬 수 있다. 그리고, 채널 출력 신호는 로직 선택 회로가 구동 회로에서 출력된 높은 구동 출력 신호와 낮은 구동 출력 신호를 선택적으로 출력시켜 발생시킨 것이기 때문에, 두 개의 연산 증폭기만을 사용하여 필요한 높은 구동 출력 신호와 낮은 구동 출력 신호를 발생시켜, 다수의 채널에서 각각 사용되던 연산 증폭기를 절감하기 때문에, 직접 회로의 면적을 대폭 줄일 수 있고, 3차원 액정 렌즈 구동 회로의 제조 원가를 낮출 수 있다.
As described above, since the high output signal and the low output signal generated by the digital / analog switching of the three-dimensional liquid crystal lens driving circuit according to the present invention do not proceed with the digital / analog switching only after the selection signal is selected, Its response speed is not limited by digital / analog converters and can improve speed. In addition, since the channel output signal is generated by the logic selection circuit selectively outputting the high drive output signal and the low drive output signal output from the drive circuit, the high drive output signal and the low drive output required by using only two operational amplifiers. Since the signal is generated to reduce the operational amplifiers used in each of the plurality of channels, the area of the integrated circuit can be greatly reduced, and the manufacturing cost of the three-dimensional liquid crystal lens driving circuit can be reduced.

도 1은 종래의 일종 3차원 액정 렌즈 응용 회로를 도시한 것이다.
도 2는 도 1의 3차원 액정 렌즈 구동 회로 출력 파형도를 나타낸 것이다.
도 3은 종래의 일종 3차원 액정 렌즈 구동 회로를 도시한 것이다.
도 4는 본 발명의 바람직한 실시예에 의한 일종 3차원 액정 렌즈 구동 회로를 도시한 것이다.
1 illustrates a conventional three-dimensional liquid crystal lens application circuit.
FIG. 2 illustrates an output waveform diagram of the 3D liquid crystal lens driving circuit of FIG. 1.
3 illustrates a conventional one-dimensional three-dimensional liquid crystal lens driving circuit.
Figure 4 shows a kind of three-dimensional liquid crystal lens driving circuit according to a preferred embodiment of the present invention.

도 4는 본 발명의 바람직한 실시예에 의한 일종 3차원 액정 렌즈 구동 회로를 도시한 것이다. 상기 3차원 액정 렌즈 구동 회로는 선택 신호 뱅크 셀에 의하여 다수 채널 출력 신호 OUT1~OUT16 및 공동 출력 신호 Vcom를 발생시키는 데 이용될 수 있다.Figure 4 shows a kind of three-dimensional liquid crystal lens driving circuit according to a preferred embodiment of the present invention. The three-dimensional liquid crystal lens driving circuit may be used to generate the multi-channel output signals OUT1 to OUT16 and the common output signal Vcom by the selection signal bank cell.

도시된 바와 같이, 상기 3차원 액정 렌즈 구동 회로(40)는, 예를 들면 데이터 버퍼 레지스터(41)인 레지스터와, 디지털/아날로그 전환기(42)와, 각각 높은 출력 신호 VHRef, 낮은 출력 신호VLRef 및 공동 신호 VcomRef를 구동시키는 세 개의 연산 증폭기(431, 432, 433)를 포함하여 구성되는 구동 회로(43)와, 다수의 스위치 쌍과 로직 제어기(50)를 포함하여 구성되는 로직 선택 회로(45)를 포함하여 구성된다. 그 중에서, 상기 다수의 스위치 쌍은 각각 PMOS 트랜지스터(501~516) 및 NMOS 트랜지스터(601~616)로 구성된다. 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면, BJT 등 기타 스위치 부품으로 대체할 수 있음은 물론이다.As shown, the three-dimensional liquid crystal lens driving circuit 40 includes, for example, a register which is a data buffer register 41, a digital / analog converter 42, a high output signal VHRef, a low output signal VLRef, and Drive circuit 43 comprising three operational amplifiers 431, 432, 433 for driving common signal VcomRef, and logic selection circuit 45 comprising multiple switch pairs and logic controller 50. It is configured to include. Among them, the plurality of switch pairs are composed of PMOS transistors 501 to 516 and NMOS transistors 601 to 616, respectively. Those skilled in the art to which the present invention pertains, of course, can be replaced with other switch parts such as BJT.

도시된 바와 같이, 데이터 버퍼 레지스터(41)에는 3차원 액정 렌즈를 구동시키는 채널 출력 신호 OUT1~OUT16의 높은 출력값과 낮은 출력값이 저장되어 있어, 데이터 버퍼 레지스터(41)에 연결된 디지털/아날로그 전환기(42)를 이용하여 데이터 버퍼 레지스터(41)에서 출력되는 높은 출력값과 낮은 출력값에 대하여 디지털/아날로그 전환을 진행하여 높은 출력 신호 VHRef, 낮은 출력 신호 VLRef 및 공동 신호 VcomRef를 발생시킨다.As shown, the data buffer register 41 stores the high and low output values of the channel output signals OUT1 to OUT16 for driving the three-dimensional liquid crystal lens, so that the digital / analog converter 42 connected to the data buffer register 41 is stored. ), Digital / analog switching is performed on the high and low output values output from the data buffer register 41 to generate the high output signal VHRef, the low output signal VLRef, and the common signal VcomRef.

연산 증폭기(431, 432, 433)은 디지털/아날로그 전환기(42)에 연결되고, 각가 디지털/아날로그 전환기(42)에서 출력되는 높은 출력 신호 VHRef, 낮은 출력 신호 VLRef 및 공동 신호 VcomRef를 수신하고, 이를 구동시켜 높은 구동 출력 신호 VH, 낮은 구동 출력 신호 VL 및 공동 출력 신호 Vcom을 발생시킨다. 그 중에서, 높은 구동 출력 신호 VH 및 낮은 구동 출력 신호 VL을 구동시킴과 아울러, 각각 PMOS 트랜지스터(501~516) 및 NMOS 트랜지스터(601~616)로 구성된 스위치 쌍으로 전송하여, 선택 신호 뱅크 셀에 의하여 높은 구동 출력 신호 VH 및 낮은 구동 출력 신호 VL을 채널 출력 신호 OUT1~OUT16로 하여 출력시킨다.The operational amplifiers 431, 432, 433 are connected to the digital / analog converter 42 and receive a high output signal VHRef, a low output signal VLRef and a common signal VcomRef each of which is output from the digital / analog converter 42. Drive to generate a high drive output signal VH, a low drive output signal VL, and a common output signal Vcom. Among them, the high drive output signal VH and the low drive output signal VL are driven and transferred to a pair of switches composed of the PMOS transistors 501 to 516 and the NMOS transistors 601 to 616, respectively. The high drive output signal VH and the low drive output signal VL are output as channel output signals OUT1 to OUT16.

그 중에서, 높은 구동 출력 신호 VH를 임의 채널 출력 신호 OUT1~OUT16로 하여 출력시키려 할 시, 로직 제어기(50)는 선택 신호 뱅크 셀에 의하여 제어하여, 채널과 대응되는 PMOS 트랜지스터(501~516)를 온 시키고, 채널과 대응되는 NMOS 트랜지스터(601~616)를 오프 시킨다. 반대로, 낮은 구동 출력 신호 VL을 임의 채널 출력 신호 OUT1~OUT16로 하여 출력시키려 할 시, 채널과 대응되는 PMOS 트랜지스터(501~516)를 오프 시키고, 채널과 대응되는 NMOS 트랜지스터(601~616)를 온 시킨다.Among these, when the high drive output signal VH is to be output as the arbitrary channel output signals OUT1 to OUT16, the logic controller 50 controls the selected signal bank cell to control the PMOS transistors 501 to 516 corresponding to the channel. It turns on and turns off the NMOS transistors 601 to 616 corresponding to the channel. On the contrary, when the low drive output signal VL is to be output as the arbitrary channel output signals OUT1 to OUT16, the PMOS transistors 501 to 516 corresponding to the channel are turned off and the NMOS transistors 601 to 616 corresponding to the channel are turned on. Let's do it.

그리고, 로직 제어기(50)는 데이터 버퍼 레지스터(41)에 저장된 채널 인에이블 데이터를 참조하여 PMOS 트랜지스터(501~516) 및 NMOS 트랜지스터(601~616)의 온 혹 오프를 인에블 시킬 것인지를 제어하여, 채널 출력 신호 OUT1~OUT16의 출력을 인에블시킬 것인지를 선택하는 기능을 구현한다.The logic controller 50 controls whether to enable or disable the PMOS transistors 501 to 516 and the NMOS transistors 601 to 616 with reference to the channel enable data stored in the data buffer register 41. By implementing the function of selecting whether to enable the output of the channel output signals OUT1 to OUT16.

상기 실시예에서는 16개 채널이 구비된 3차원 액정 렌즈 구동 회로(40)를 예로 들어 설명하였기 때문에, 절약할 수 있는 연산 증폭기 수량은 14개이다. 하지만, n개 채널이 구비된 3차원 액정 렌즈 구동 회로에 있어서는, 절약할 수 있는 연산 증폭기 술량이 n-2개인 바, 다시 말하면, 3차원 액정 렌즈 구동 회로의 채널 수가 증가할 시, 사용되는 연산 증폭기 수량은 증가하지 않을 것이기 때문에 직접 회로의 면적을 대폭 줄이고, 제조 원가를 낮춘다.
In the above embodiment, since the three-dimensional liquid crystal lens driving circuit 40 provided with sixteen channels has been described as an example, the number of operational amplifiers that can be saved is fourteen. However, in the three-dimensional liquid crystal lens driving circuit provided with n channels, the operational amplifier operation amount that can be saved is n-2, that is, the calculation used when the number of channels of the three-dimensional liquid crystal lens driving circuit increases. The amplifier quantity will not increase, greatly reducing the area of the integrated circuit and lowering manufacturing costs.

11: 3차원 액정 렌즈 구동 회로; 12: 타이밍 제어기; 13: 3차원 액정 렌즈; 31: 데이터 레지스터; 32: 디지터/아날로그 전환기; 301~317: 연산 증폭기; 40: 3차원 액정 렌즈 구동 회로; 41: 데이터 버퍼 레지스터; 42: 디지터/아날로그 전환기; 43: 구동 회로; 45: 로직 선택 회로; 50: 로직 제어기; 431, 432, 433: 연산 증폭기; 501~516: PMOS 트랜지스터; 601~616: NMOS 트랜지스터11: three-dimensional liquid crystal lens driving circuit; 12: timing controller; 13: three-dimensional liquid crystal lens; 31: data register; 32: digit / analog converter; 301 to 317: operational amplifiers; 40: three-dimensional liquid crystal lens driving circuit; 41: data buffer register; 42: digital / analog converter; 43: drive circuit; 45: logic selection circuit; 50: logic controller; 431, 432, 433: operational amplifiers; 501 to 516: PMOS transistors; 601 to 616: NMOS transistor

Claims (7)

선택 신호에 의하여 다수 채널 출력 신호 및 공동 출력 신호를 발생시키며,
높은 출력값과 낮은 출력값을 저장하는 레지스터;
레지스터에 연결되고, 높은 출력값 및 낮은 출력값에 의하여 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 출력시키는 디지털/아날로그 전환기;
디지털/아날로그 전환기에 연결되고, 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 구동시켜 높은 구동 출력 신호, 낮은 구동 출력 신호 및 공동 출력 신호를 발생시키는 구동 회로; 및
구동 회로에 연결되고, 해당 선택 신호에 의하여 선택적으로 높은 구동 출력 신호 및 낮은 구동 출력 신호를 채널 출력 신호로 하여 출력시키는 로직 선택 회로
를 포함하여 구성되는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The multi-channel output signal and the common output signal are generated by the selection signal.
A register for storing a high output value and a low output value;
A digital / analog converter connected to the register and outputting a high output signal, a low output signal and a common signal by a high output value and a low output value;
A drive circuit coupled to the digital / analog converter and driving a high output signal, a low output signal and a joint signal to generate a high drive output signal, a low drive output signal and a joint output signal; And
A logic selection circuit connected to the drive circuit and outputting the high drive output signal and the low drive output signal as channel output signals selectively by the corresponding select signal.
Three-dimensional liquid crystal lens driving circuit comprising a.
제 1 항에 있어서,
상기 로직 선택 회로는, 상기 높은 구동 출력 신호 혹 낮은 구동 출력 신호를 출력시키는 다수 스위치 쌍; 및 상기 스위치 쌍에 연결되고, 선택 신호에 의하여 스위치 쌍의 온 혹 오프를 제어하는 로직 제어기를 포함하여 구성되는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 1,
The logic selection circuit includes a plurality of switch pairs for outputting the high drive output signal or the low drive output signal; And a logic controller connected to the switch pair and configured to control on or off of the switch pair by a selection signal.
제 2 항에 있어서,
상기 스위치 쌍은 각각 PMOS 트랜지스터 및 NMOS 트랜지스터로 구성되는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 2,
And the switch pair is composed of a PMOS transistor and an NMOS transistor, respectively.
제 2 항에 있어서,
상기 스위치 쌍은 BJT로 구성되는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 2,
The switch pair is a three-dimensional liquid crystal lens driving circuit, characterized in that consisting of BJT.
제 2 항에 있어서,
상기 로직 제어기는 또한 레지스터에 저장된 채널 인에이블 데이터를 참조하여 스위치 쌍의 온 또는 오프의 제어를 인에이블시킬 것인지를 결정하는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 2,
And the logic controller further determines whether to enable control of the on or off of the pair of switches with reference to the channel enable data stored in the register.
제 1 항에 있어서,
상기 구동 회로는 각각 높은 출력 신호, 낮은 출력 신호 및 공동 신호를 구동시키는 세 개의 연산 증폭기를 포함하여 구성되는 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 1,
Wherein said driving circuit comprises three operational amplifiers for driving a high output signal, a low output signal and a common signal, respectively.
제 1 항에 있어서,
상기 레지스터는 데이터 버퍼 레지스터인 것을 특징으로 하는 3차원 액정 렌즈 구동 회로.
The method of claim 1,
And the register is a data buffer register.
KR2020110000858U 2010-10-27 2011-01-28 3-dimensional mode liquid crystal lens driving circuit KR200461173Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2020110000858U KR200461173Y1 (en) 2010-10-27 2011-01-28 3-dimensional mode liquid crystal lens driving circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW099220798 2010-10-27
KR2020110000858U KR200461173Y1 (en) 2010-10-27 2011-01-28 3-dimensional mode liquid crystal lens driving circuit

Publications (2)

Publication Number Publication Date
KR20120003133U true KR20120003133U (en) 2012-05-07
KR200461173Y1 KR200461173Y1 (en) 2012-06-26

Family

ID=46607046

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2020110000858U KR200461173Y1 (en) 2010-10-27 2011-01-28 3-dimensional mode liquid crystal lens driving circuit

Country Status (1)

Country Link
KR (1) KR200461173Y1 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101419243B1 (en) * 2008-02-19 2014-07-15 엘지디스플레이 주식회사 Stereoscopic Display device using Liquid Crystal lens electrically driven

Also Published As

Publication number Publication date
KR200461173Y1 (en) 2012-06-26

Similar Documents

Publication Publication Date Title
CN106531110B (en) Driving circuit, driving method and display device
JP5911467B2 (en) Video display device
KR100719086B1 (en) Drive voltage generator circuit for driving LCD panel
JP4993885B2 (en) Multi-channel shift register and source driver having the same
JP2007025701A5 (en)
KR20170078924A (en) Gate driver and display device having the same
JP5676219B2 (en) Driving device for liquid crystal display panel
TW200638310A (en) Data multiplex circuit and its control method
KR20140050304A (en) Shift register and gate driving circuit using the same
KR102554201B1 (en) Display driver ic and display apparatus including the same
CN112242127B (en) Output circuit of driving device
US20100165007A1 (en) Display device and source line driving method thereof
KR200461173Y1 (en) 3-dimensional mode liquid crystal lens driving circuit
US20150325193A1 (en) Method for Source Driving Circuit and Display Device Thereof
KR20190071365A (en) Source driver and display apparatus including the same
CN101783123A (en) Display apparatus and driver
CN208271547U (en) Source electrode driver and display device including it
US8817010B2 (en) Circuit for controlling data driver and display device including the same
KR101580174B1 (en) A data driver
JP2013225045A (en) Driving circuit of display panel and display device
KR102457644B1 (en) Display device and driving method thereof
KR101933470B1 (en) Display system and driving method thereof
US20120105391A1 (en) Driving circuit for a three-dimensional liquid crystal lens
CN201877110U (en) Drive circuit for three-dimensional liquid crystal lens
KR102611010B1 (en) Source driving circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee