KR20100051499A - Method for fabricating flexible display device - Google Patents

Method for fabricating flexible display device Download PDF

Info

Publication number
KR20100051499A
KR20100051499A KR1020080110688A KR20080110688A KR20100051499A KR 20100051499 A KR20100051499 A KR 20100051499A KR 1020080110688 A KR1020080110688 A KR 1020080110688A KR 20080110688 A KR20080110688 A KR 20080110688A KR 20100051499 A KR20100051499 A KR 20100051499A
Authority
KR
South Korea
Prior art keywords
substrate
display device
carrier substrate
dissolution
coating
Prior art date
Application number
KR1020080110688A
Other languages
Korean (ko)
Other versions
KR101555551B1 (en
Inventor
백승한
이경묵
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080110688A priority Critical patent/KR101555551B1/en
Publication of KR20100051499A publication Critical patent/KR20100051499A/en
Application granted granted Critical
Publication of KR101555551B1 publication Critical patent/KR101555551B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate

Abstract

PURPOSE: A method for manufacturing flexible display device is provided to reduce a manufacturing process through technology of returning dissolution substrate carrier, thereby securing the productivity. CONSTITUTION: A carrier substrate(100) is provided. A dissolution coating film(101) is formed by using dissolution polymer material in the carrier substrate. A display device layer is formed on the dissolution coating film. The dissolution coating film is hardened. The carrier substrate is removed. The dissolution coating film is formed in a spin coating, a silt coating or mixed way of the spin coating and the silt coating. The dissolution polymer material is a material that has high temperature thermal resistance characteristic like a polyimide, a silicone resin, or acryl.

Description

플렉시블 표시장치 제조방법{Method for fabricating flexible display device}Flexible display device manufacturing method {Method for fabricating flexible display device}

본 발명은 플렉시블 표시장치에 관한 것으로서, 보다 상세하게는 플라스틱 기판과 같은 플렉시블기판을 반송하는 방법으로 용해기판 캐리어(soluble substrate carrier)반송기술을 적용하여 플렉시블 제품의 양산성을 확보할 수 있는 플렉시블 표시장치 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flexible display device, and more particularly, a flexible display capable of securing mass productivity of a flexible product by applying a soluble substrate carrier transport technology by a method of transporting a flexible substrate such as a plastic substrate. It relates to a device manufacturing method.

일반적인 표시장치는 전압이 인가되는 한쌍의 전극을 콜로이드 용액에 담그면 콜로이드 입자가 어느 한쪽의 극성으로 이동하는 현상을 이용한 화상표시장치로서, 백라이트를 사용하지 않으며, 넓은 시야각, 높은 반사율, 읽기 쉬움 및 저소비전력 등의 특성을 갖는 바, 전기종이(electric paper)로서 각광받을 것으로 기대된다.A general display device is an image display device using a phenomenon in which colloidal particles are moved to either polarity when a pair of electrodes applied with a voltage is immersed in a colloidal solution. It is expected to be spotlighted as an electric paper because it has characteristics such as electric power.

이와 같은 전기종이와 같은 표시장치는 2개의 전극사이에 전기 영동체가 개재된 구조를 가지며, 2개의 전극중 하나 이상은 투명하여야 이미지를 표시할 수 있다. 이들 전극에 걸쳐 전위를 인가할 경우, 전기 영동체내의 대전입자가 한 전극 또는 다른 하나의 전극으로 이동하는데, 이것에 의해 뷰잉 시트(biewing sheet) 또 는 대향전극을 통하여 이미지를 볼 수 있다.A display device such as an electric paper has a structure in which an electrophoretic body is interposed between two electrodes, and at least one of the two electrodes needs to be transparent to display an image. When an electric potential is applied across these electrodes, the charged particles in the electrophoretic body move to one electrode or the other, whereby the image can be viewed through a viewing sheet or an opposite electrode.

더우기, 위와 같은 전기종이와 같은 표시장치는 플렉시블flexible)해야 되는데, 이러한 플렉시블(flexible) 표시장치를 구현하기 위해서는 플라스틱(plastic) 기판 또는 얇은 금속 포일(metal foil)과 같은 유연한 기판을 사용해야 한다.In addition, the display device such as the electric paper must be flexible, and in order to implement such a flexible display device, a flexible substrate such as a plastic substrate or a thin metal foil must be used.

기존에는 플렉시블 표시장치를 구현하기 위해, 플렉시블기판을 유리기판에 점착하여 사용하는 기술이 제안되었다.Conventionally, in order to implement a flexible display device, a technique of attaching a flexible substrate to a glass substrate has been proposed.

이렇게 플렉시블기판을 유리기판에 점착하여 사용한 종래기술에 따른 플렉시블 표시장치 제조방법에 대해 도 1a 내지 도 1d를 참조하여 설명하면 다음과 같다.A method of manufacturing a flexible display device according to the related art, in which a flexible substrate is attached to a glass substrate as described above, will be described below with reference to FIGS. 1A to 1D.

도 1a 내지 도 1d는 종래기술에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.1A to 1D are cross-sectional views illustrating a method of manufacturing a flexible display device according to the related art.

도 1a에 도시된 바와 같이, 플렉시블(flexible)한 플라스틱(plastic)기판(11)을 준비하고, 이 플라스틱기판(11)상에 소자 제조공정을 진행하기 전에, 이 플라스틱기판(11)은 얇은 두께로 구성되어 있으면서 휘기 쉬운 특성을 갖고 있어 제조공정을 수행하기 위해 테이블상에 플라스틱기판(11)을 안착시키게 되면 휘어지는 상태가 된다. 이때, 플라스틱(11)의 휜 상태로 놓여지게 되면 제조공정 수행이 어렵게 된다. 또한, 상기 플라스틱기판(11)은 롤타입(roll type)으로 공급되며, 약 100 μm 이상 두께를 갖는다.As shown in Fig. 1A, a flexible plastic substrate 11 is prepared, and before the device fabrication process is performed on the plastic substrate 11, the plastic substrate 11 has a thin thickness. It has a characteristic that is easy to bend, but when the plastic substrate 11 is seated on the table to perform the manufacturing process is bent state. At this time, if the plastic 11 is placed in the 휜 state, it becomes difficult to perform the manufacturing process. In addition, the plastic substrate 11 is supplied in a roll type, and has a thickness of about 100 μm or more.

따라서, 도 1b에 도시된 바와 같이, 이러한 문제점을 방지하기 위해, 캐리어기판으로 유리와 같은 재질로 이루어진 고정기판(rigid substrate)(10)을 준비한후 상기 고정기판(10)상에 상기 플라스틱기판(11)을 점착제(31)를 사용하여 점착시킨 다. Therefore, as shown in Figure 1b, in order to prevent this problem, after preparing a rigid substrate (rigid substrate) 10 made of a material such as glass as a carrier substrate on the plastic substrate (10) 11) is adhered using the adhesive (31).

그다음, 상기 플라스틱기판(11)이 점착된 고정기판(10)을 기판반송시스템(미도시)을 통해 제조공정챔버로 로딩시켜 플라스틱기판(11)상에 소자 제조공정을 수행하게 된다.Then, the fixed substrate 10 to which the plastic substrate 11 is attached is loaded into the manufacturing process chamber through a substrate transport system (not shown) to perform the device manufacturing process on the plastic substrate 11.

이때, 상기 플라스틱기판(11)상에 수행되는 소자 제조공정에 대해 도 1c를 참조하여 설명하면 다음과 같다.In this case, the device manufacturing process performed on the plastic substrate 11 will be described with reference to FIG. 1C.

도 1c에 도시된 바와 같이, 고정기판(10)상에 점착된 플라스틱기판(11)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 게이트전극 (13)을 형성한다. As illustrated in FIG. 1C, a metal material is deposited on a plastic substrate 11 adhered to the fixed substrate 10, and then selectively patterned by a mask process to form a gate electrode 13.

그다음, 상기 게이트전극(13)을 포함한 하부기판(11)상에 질화규소(SiNx) 등으로 이루어진 게이트절연막(15)을 형성한다.Next, a gate insulating film 15 made of silicon nitride (SiNx) or the like is formed on the lower substrate 11 including the gate electrode 13.

이어서, 상기 게이트절연막(15)상부에는 수소화 비정질실리콘층(hydroge-nated amorphous silicon) 등으로 이루어진 반도체층(17)과, 상기 반도체층(17)표면에 n+ 불순물이 고농도로 도핑되어 있는 n+ 실리콘층(19)을 형성한다. 이때, 상기 n+ 실리콘층(19)은 박막트랜지스터의 오믹콘택층으로 사용한다.Subsequently, a semiconductor layer 17 including a hydrogenated amorphous silicon layer or the like is formed on the gate insulating layer 15, and an n + silicon layer doped with a high concentration of n + impurities on the surface of the semiconductor layer 17. (19) is formed. In this case, the n + silicon layer 19 is used as an ohmic contact layer of the thin film transistor.

이어서, 상기 n+ 실리콘층(19)과 반도체층(17)을 마스크공정에 의해 선택적으로 패터닝한다. Subsequently, the n + silicon layer 19 and the semiconductor layer 17 are selectively patterned by a mask process.

그다음, 상기 선택적으로 패터닝된 상기 n+ 실리콘층(19) 및 반도체층(17)을 포함한 상기 게이트절연막(15)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 소스전극(21)과, 이 소스전극(21)과 채널길이만큼 이격된 드레인전극(23)을 각각 형성한다. 이때, 상기 소스전극(21)과 드레인전극(23)사이에 위치하는 상기 n+실리콘층(19) 부분이 외부로 노출된다.Next, a metal material is deposited on the gate insulating layer 15 including the selectively patterned n + silicon layer 19 and the semiconductor layer 17, and then selectively patterned by a mask process to form a source electrode 21. And the drain electrode 23 spaced apart from the source electrode 21 by the channel length, respectively. In this case, a portion of the n + silicon layer 19 positioned between the source electrode 21 and the drain electrode 23 is exposed to the outside.

이렇게 하여, 상기 소스전극(21)과 드레인전극(23)은 그 아래의 반도체층(17), 게이트전극(13)과 함께 스위칭소자인 박막트랜지스터를 구성한다. In this way, the source electrode 21 and the drain electrode 23 together with the semiconductor layer 17 and the gate electrode 13 below form a thin film transistor which is a switching element.

또한, 상기 박막트랜지스터의 채널은 상기 소스전극(21)과 드레인전극(23)사이의 반도체층(17)내에 형성된다. In addition, a channel of the thin film transistor is formed in the semiconductor layer 17 between the source electrode 21 and the drain electrode 23.

이어서, 상기 소스전극(21)과 드레인전극(23)을 차단막으로 하여 상기 노출된 n+실리콘층(19)부분을 건식 식각공정을 진행하여 제거한다. Subsequently, the exposed n + silicon layer 19 is removed by performing a dry etching process using the source electrode 21 and the drain electrode 23 as a blocking film.

그다음, 상기 소스전극(21)과 드레인전극(23)을 포함한 하부기판(11)상에 평탄화 특성이 우수하며 감광성을 가지는 유기물질, 또는 저유전율 특성을 가지는 절연물질, 또는 무기물질인 질화 규소 등으로 이루어진 보호막(25)을 형성한다.Next, an organic material having excellent planarization characteristics and photosensitivity on the lower substrate 11 including the source electrode 21 and the drain electrode 23, an insulating material having a low dielectric constant, or an inorganic material, silicon nitride, or the like. A protective film 25 is formed.

이어서, 상기 보호막(25)을 마스크공정에 의해 선택적으로 패터닝하여 상기 보호막(25)내에 상기 드레인전극(23)의 일부를 노출시키는 콘택홀(미도시)을 형성한다.Subsequently, the protective layer 25 is selectively patterned by a mask process to form a contact hole (not shown) in the protective layer 25 to expose a part of the drain electrode 23.

그다음, 상기 콘택홀(미도시)을 포함한 보호막(25)상에 ITO 또는 IZO 등의 투명한 도전물질으로 이루어진 금속물질층(미도시)을 증착한후 이를 마스크공정에 의해 선택적으로 제거하여 화소전극(29)을 형성한다. Next, a metal layer (not shown) made of a transparent conductive material such as ITO or IZO is deposited on the passivation layer 25 including the contact hole (not shown), and then selectively removed by a mask process to form a pixel electrode ( 29).

이렇게 하여, 상기 플라스틱기판(11)상에 박막트랜지스터 어레이를 제조하는 공정을 완료하게 된다.In this way, the process of manufacturing a thin film transistor array on the plastic substrate 11 is completed.

이어서, 도 1d에 도시된 바와 같이, 이렇게 박막트랜지스터 어레이를 제조하 는 공정을 완료한후 상기 플라스틱기판(11)이 점착된 고정기판(10)을 기판반송시스템에 의해 언로딩한후 상기 플라스틱기판(11)과 기판기판(10)사이에 점착된 점착제(31)를 떼어 내므로써 고정기판(10)의 탈착공정을 완료하게 된다.Subsequently, as shown in FIG. 1D, after the process of manufacturing the thin film transistor array is completed, the plastic substrate 11 is unloaded with the fixed substrate 10 to which the plastic substrate 11 is adhered by a substrate transporting system. The detachment process of the fixed substrate 10 is completed by removing the adhesive 31 adhered between the 11 and the substrate 10.

이렇게 하여 플렉시블한 플라스틱기판(11)상에 박막트랜지스터 어레이 제조공정을 완료한다.Thus, the thin film transistor array manufacturing process is completed on the flexible plastic substrate 11.

그러나, 상기 종래기술에 따른 플렉시블 표시장치 그 제조방법에 의하면 다음과 같은 문제점이 있다.However, the manufacturing method of the flexible display device according to the related art has the following problems.

종래기술에 따른 플렉시블 표시장치 제조방법은 유리기판에 플라스틱 기판을 점착시키는 공정과 함께, 박막트랜지스터 어레이 제조공정을 수행한후 플라스틱기판으로 부터 고정기판을 떼어내는 탈착공정이 필요하므로 제조공정이 많아지고 그에 따른 제품의 양산성이 떨어지게 된다.The method of manufacturing a flexible display device according to the related art requires a process of adhering a plastic substrate to a glass substrate, and a desorption process of detaching the fixed substrate from the plastic substrate after performing the thin film transistor array manufacturing process, which increases the manufacturing process. As a result, the mass productivity of the product is reduced.

또한, 유리재질로 구성된 고정기판에 플라스틱기판을 점착시키는 공정에서 점착제를 사용하게 되는데, 이 점착제는 약 150℃ 온도 이상에서 점착 기능이 떨어지기 때문에, 박막트랜지스터 어레이 제조공정중에 고온 공정이 어렵게 되어 저온 공정을 진행해야 하므로써 제품의 신뢰성이 저하된다.In addition, a pressure-sensitive adhesive is used in the process of adhering a plastic substrate to a fixed substrate made of a glass material. Since the pressure-sensitive adhesive is deteriorated at a temperature higher than about 150 ° C., the high temperature process becomes difficult during the manufacturing process of the thin film transistor array. The reliability of the product is reduced by the process.

그리고, 플라스틱기판과 고정기판을 점착제에 의해 점착한후, 안정적으로 제조공정을 진행한 다음, 플라스틱기판과 유리기판을 서로 탈착해야 하기 때문에 적정한 점착력을 유지할 수 있는 신규 점착제의 개발이 필요하고, 단가도 기존 점착제 대비 고가이다.In addition, since the plastic substrate and the fixed substrate are adhered with an adhesive, and then the manufacturing process is stably performed, the plastic substrate and the glass substrate must be detached from each other. Therefore, a new adhesive that can maintain a proper adhesive force is required. It is also expensive compared to existing adhesives.

이에 본 발명은 상기 종래기술의 제반 문제점을 해결하기 위하여 안출한 것으로서, 본 발명의 목적은 플라스틱 기판과 같은 플렉시블기판을 반송하는 방법으로 용해기판 캐리어(soluble substrate carrier)반송기술을 적용하므로써 기존의 점착공정 등의 제조공정을 줄일 수 있어 플렉시블 제품의 양산성을 확보할 수 있는 플렉시블 표시장치 제조방법을 제공함에 있다.Accordingly, the present invention has been made to solve the above problems of the prior art, the object of the present invention by applying a soluble substrate carrier transport technology by a method for transporting a flexible substrate, such as a plastic substrate is a conventional adhesive The present invention provides a method of manufacturing a flexible display device capable of reducing the manufacturing process such as a process, thereby ensuring mass production of a flexible product.

상기 목적을 달성하기 위한 본 발명에 따른 플렉시블 표시장치 제조방법은, 캐리어기판을 제공하는 단계; 상기 캐리어기판상에 용해폴리머재료를 이용하여 용해코팅막을 형성하는 단계; 상기 용해코팅막상에 표시소자층을 형성하는 단계; 및 상기 캐리어기판을 제거하는 단계;를 포함하여 구성되는 것을 특징으로 한다.According to another aspect of the present invention, there is provided a method of manufacturing a flexible display device, including: providing a carrier substrate; Forming a dissolution coating film on the carrier substrate by using a dissolution polymer material; Forming a display device layer on the dissolution coating film; And removing the carrier substrate.

본 발명에 따른 플렉시블 표시장치 제조방법에 의하면 다음과 같은 효과가 있다.According to the manufacturing method of the flexible display device according to the present invention has the following advantages.

본 발명에 따른 플렉시블 표시장치 제조방법은 캐리어기판상에 용해코팅막을 형성하여 플라스틱기판으로 사용하기 때문에, 기존의 점착제를 이용한 유리기판과 플라스틱기판의 점착 또는 접착 공정 및 캐리어기판의 탈착 공정이 필요없게 되므로써 제조공정이 단축되어 제조비용을 줄일 수 있다.In the manufacturing method of the flexible display device according to the present invention, since the melt coating film is formed on the carrier substrate to be used as the plastic substrate, the adhesion or bonding process between the glass substrate and the plastic substrate using an existing adhesive and the desorption process of the carrier substrate are unnecessary. Therefore, the manufacturing process can be shortened and manufacturing cost can be reduced.

또한, 본 발명은 박막트랜지스터 어레이 제조공정이 완료된후 캐리어기판을 식각공정을 통해 제거할 수 있어 제품의 생산성 및 수율을 향상시킬 수 있다.In addition, the present invention can remove the carrier substrate through the etching process after the thin film transistor array manufacturing process is completed can improve the productivity and yield of the product.

그리고, 본 발명은 기존과 같이 저온공정에서만 점착 특성이 있는 점착제를 사용하지 않기 때문에, 유리기판상에 제조하는 기존의 표준 공정과 동일한 공정으로 제조공정을 수행하므로 고온 공정으로도 제품의 신뢰성을 향상시킬 수 있다.In addition, since the present invention does not use a pressure-sensitive adhesive only in a low temperature process as in the prior art, since the manufacturing process is performed in the same process as the existing standard process to manufacture on a glass substrate to improve the reliability of the product even at a high temperature process Can be.

더우기, 본 발명에서 사용하는 캐리어금속기판은 동일 사이즈, 동일 두께의 유리 대비 금속기판이 저렴하므로 기존 공정대비 저비용 확보가 가능하다.In addition, the carrier metal substrate used in the present invention is cheaper than the existing process because the metal substrate is cheaper than the glass of the same size, the same thickness.

그리고, 본 발명은 직접 코팅방식을 통해 용해코팅막을 형성하므로 약 100μm 이하로 두께 형성이 가능하고, 원하는 형태의 두께 조절이 가능하다.In addition, since the present invention forms a dissolution coating film through a direct coating method, it is possible to form a thickness of about 100 μm or less, and the thickness can be adjusted in a desired form.

이하, 본 발명의 바람직한 실시예에 따른 플렉시블 표시장치 제조방법에 대해 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, a method of manufacturing a flexible display device according to an exemplary embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 2a 내지 도 2d는 본 발명의 일 실시예에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.2A through 2D are cross-sectional views illustrating a method of manufacturing a flexible display device according to an exemplary embodiment of the present invention.

도 2a에 도시된 바와 같이, 먼저 캐리어 기판(carrier substrate)(100)으로 기존의 고정기판(rigid substrate)을 준비한다. 이때, 상기 고정기판은 기존의 유리 또는 유리와 동등한 특성의 저비용의 캐리어 금속(carrier metal) 기판을 사용한다. As shown in FIG. 2A, a conventional rigid substrate is first prepared as a carrier substrate 100. In this case, the fixed substrate uses a low cost carrier metal substrate having properties equivalent to that of conventional glass or glass.

여기서, 사용가능한 저비용의 캐리어 금속기판은 순철을 많이 사용한 금속기판일수록 가격이 저렴하고, 나중에 식각이 용이하므로, 순철을 많이 함유한 금속이 유리하다. 또한, 상기 캐리어금속기판은 기존 장비를 활용할 수 있도록, 기존 유리 기판과 동등한 벤딩(bending) 특성을 갖는 기판을 사용하는 것이 바람직하다.Here, the low-cost carrier metal substrate that can be used is cheaper as a metal substrate using a lot of pure iron, and easier to etch later, so a metal containing a lot of pure iron is advantageous. In addition, the carrier metal substrate may be a substrate having a bending characteristic equivalent to that of the existing glass substrate, so as to utilize the existing equipment.

그리고, 상기 캐리어금속기판은 동일 사이즈, 동일 두께의 유리 대비 금속기판이 저렴하므로 저비용으로도 가능하다.In addition, the carrier metal substrate is inexpensive because the metal substrate is cheaper than glass having the same size and thickness.

그다음, 도 2b에 도시된 바와 같이, 상기 캐리어기판(100)상에 용해 폴리머(soluble polymer) 재료를 직접 코팅(direct coating)하여 용해코팅막(101)을 형성한다. 이때, 상기 용해 폴리머 재료로는 폴리이미드(polyimide), 실리카 레진(silica resin), 아크릴(acryl) 등과 같이 고온 내열성 특성을 가진 재료를 사용한다. 그리고, 상기 용해코팅막(101)은 플렉시블(flexible)한 특성을 지닌 플라스틱기판으로 사용한다.Next, as shown in FIG. 2B, a soluble polymer material is directly coated on the carrier substrate 100 to form a soluble coating film 101. In this case, as the dissolved polymer material, a material having high temperature heat resistance characteristics such as polyimide, silica resin, acryl, or the like is used. In addition, the dissolution coating film 101 is used as a plastic substrate having a flexible (flexible) characteristics.

또한, 코팅 방법으로는 스핀 코팅(spin coating) 또는, 슬릿코팅(slit coating) 등의 코팅방법을 통해 캐리어기판(100) 전면에 용해 폴리머 재료를 코팅한후 이를 경화처리하여 용해코팅막(101)을 형성한다. 이때, 상기 용해코팅막(101)은 기판 용도로 사용해야 하므로, 최소 약 5 μm 이상의 막 두께를 형성한다.In addition, as a coating method, after dissolving a polymer material on the entire surface of the carrier substrate 100 by spin coating or a coating method such as slit coating, the dissolution coating film 101 may be cured. Form. In this case, since the dissolution coating film 101 should be used as a substrate, a film thickness of at least about 5 μm is formed.

그다음, 상기 용해코팅막(101)이 형성된 캐리어기판(100)을 기판반송시스템(미도시)을 통해 제조공정챔버(미도시)로 로딩시킨 다음, 상기 용해코팅막(101)상에 소자 제조공정을 수행하게 된다. 이때, 상기 소자 제조공정으로는 표시소자층을 제조하는 것을 의미하는데, 여기서는 박막트랜지스터 제조공정에 대해 설명하지만, 칼라필터층을 제조하는 공정도 포함될 수 있으며, 또는 이들 박막트랜지스터 및 칼라필터층을 제조하는 공정을 포함할 수도 있다. Next, the carrier substrate 100 on which the melt coating film 101 is formed is loaded into a manufacturing process chamber (not shown) through a substrate transport system (not shown), and then a device manufacturing process is performed on the melt coating film 101. Done. In this case, the device manufacturing process refers to manufacturing a display device layer. Here, a thin film transistor manufacturing process will be described, but a process of manufacturing a color filter layer may also be included, or a process of manufacturing these thin film transistors and color filter layers. It may also include.

이때, 상기 용해코팅막(101)상에 수행되는 소자 제조공정에 대해 도 2c를 참 조하여 설명하면 다음과 같다.In this case, referring to FIG. 2C, a device manufacturing process performed on the dissolution coating film 101 is as follows.

도 2c에 도시된 바와 같이, 상기 용해코팅막(101)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 게이트전극(103)을 형성한다. As illustrated in FIG. 2C, a metal material is deposited on the dissolution coating layer 101 and then selectively patterned by a mask process to form a gate electrode 103.

이때, 상기 금속물질로는 Al과 Al합금등의 Al 계열 금속, Ag과 Ag합금 등의 Ag 계열금속, Mo과 Mo 합금 등의 Mo 계열금속, Cr, Ti, Ta 등을 사용한다. In this case, Al-based metals such as Al and Al alloys, Ag-based metals such as Ag and Ag alloys, Mo-based metals such as Mo and Mo alloys, Cr, Ti, Ta and the like.

또한, 이들은 물질적 성질이 다른 두개의 막, 즉 하부막과 그 위의 상부막을 포함할 수 있다. 상부막은 게이트라인의 신호지연이나 전압강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를들면 Al 계열금속 또는 Ag 계열 금속으로 이루어진다.In addition, they may include two membranes of different material properties, that is, the lower layer and the upper layer thereon. The upper layer is made of a low resistivity metal such as an Al-based metal or an Ag-based metal so as to reduce the signal delay or voltage drop of the gate line.

이와는 달리, 하부막은 다른 물질, 특히 ITO(indium tin oxide)나 IZO (indium zinc oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 예를들어 Ti, Ta, Cr, Mo 계열 금속 등으로 이루어지거나, 또는 하부막과 상부막의 조합의 예로는 Cr/Al-Nd 합금을 들 수 있다.On the other hand, the lower layer may be made of other materials, especially materials having excellent physical, chemical and electrical contact properties with indium tin oxide (ITO) or indium zinc oxide (IZO), for example, Ti, Ta, Cr, Mo-based metals, or the like. Or an example of the combination of the lower layer and the upper layer is a Cr / Al-Nd alloy.

그다음, 상기 게이트전극(103)을 포함한 용해코팅막(101)상에 질화규소(SiNx) 등으로 이루어진 게이트절연막(105)을 형성한다.Next, a gate insulating film 105 made of silicon nitride (SiNx) or the like is formed on the melt coating film 101 including the gate electrode 103.

이어서, 상기 게이트절연막(105)상부에는 PECVD (plasma enhanced chemical vapor deposition)방법을 이용하여 수소화 비정질실리콘층(hydroge-nated amorphous silicon) 등으로 이루어진 반도체층(107)과 n+ 불순물이 고농도로 도핑되어 있는 n+ 실리콘층(109)을 연속해서 형성한다. 이때, 상기 n+ 실리콘층(109)은 박막트랜지스터의 오믹콘택층으로 사용한다.Subsequently, a high concentration of n + impurities and a semiconductor layer 107 formed of a hydrogenated amorphous silicon layer and the like are doped on the gate insulating layer 105 by using a plasma enhanced chemical vapor deposition (PECVD) method. The n + silicon layer 109 is formed continuously. In this case, the n + silicon layer 109 is used as an ohmic contact layer of the thin film transistor.

이어서, 상기 n+ 실리콘층(109)과 반도체층(107)을 마스크공정에 의해 선택적으로 패터닝한다.Subsequently, the n + silicon layer 109 and the semiconductor layer 107 are selectively patterned by a mask process.

그다음, 상기 선택적으로 패터닝된 상기 n+ 실리콘층(109)을 포함한 상기 게이트절연막(105)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 소스전극(111)과, 이 소스전극(111)과 채널길이만큼 이격된 드레인전극(113)을 각각 형성한다. 이때, 상기 소스전극(111)과 드레인전극(113)사이에 위치하는 지역, 즉 채널지역에 위치하는 n+ 실리콘층(109) 부분이 외부로 노출된다. 이렇게 하여, 상기 소스전극(111)과 드레인전극(113)은 그 아래의 반도체층(107), 게이트전극(103)과 함께 스위칭소자인 박막트랜지스터를 구성한다. Subsequently, a metal material is deposited on the gate insulating layer 105 including the selectively patterned n + silicon layer 109 and then selectively patterned by a mask process to form a source electrode 111 and the source electrode ( 111 and drain electrodes 113 spaced apart from each other by channel length are formed. In this case, an area between the source electrode 111 and the drain electrode 113, that is, a portion of the n + silicon layer 109 positioned in the channel area is exposed to the outside. In this way, the source electrode 111 and the drain electrode 113 together with the semiconductor layer 107 and the gate electrode 103 thereunder constitute a thin film transistor as a switching element.

또한, 상기 박막트랜지스터의 채널은 상기 소스전극(111)과 드레인전극(113)사이의 반도체층(107)내에 형성된다.In addition, a channel of the thin film transistor is formed in the semiconductor layer 107 between the source electrode 111 and the drain electrode 113.

그리고, 상기 소스전극(111)과 드레인전극(113)을 형성하기 위한 금속물질로는 Al 계열 금속, Ag 계열 금속, Mo 계열 금속, Cr, Ti, Ta 등의 물질을 사용하며, 다중층으로 형성할 수도 있다.As the metal material for forming the source electrode 111 and the drain electrode 113, a material such as an Al-based metal, an Ag-based metal, a Mo-based metal, Cr, Ti, Ta, or the like is used. You may.

이어서, 상기 소스전극(111)과 드레인전극(113)을 포함한 용해코팅막(101)상에 평탄화 특성이 우수하며 감광성을 가지는 유기물질, 또는 저유전율 특성을 가지는 절연물질, 또는 무기물질인 질화 규소 등으로 이루어진 보호막(115)을 형성한다.Subsequently, an organic material having excellent planarization characteristics and photosensitivity, an insulating material having low dielectric constant characteristics, or silicon nitride, which is an inorganic material, may be formed on the melt coating film 101 including the source electrode 111 and the drain electrode 113. A protective film 115 is formed.

이어서, 상기 보호막(115)을 마스크공정에 의해 선택적으로 패터닝하여 상기 보호막(115)내에 상기 드레인전극(113)의 일부를 노출시키는 콘택홀(미도시)을 형 성한다.Subsequently, the protective film 115 is selectively patterned by a mask process to form a contact hole (not shown) for exposing a part of the drain electrode 113 in the protective film 115.

그다음, 상기 콘택홀(미도시)을 포함한 보호막(115)상에 ITO 또는 IZO 등의 투명한 도전물질으로 이루어진 금속물질층(미도시)을 증착한후 이를 마스크공정에 의해 선택적으로 제거하여 화소전극(119)을 형성한다. Next, a metal layer (not shown) made of a transparent conductive material such as ITO or IZO is deposited on the passivation layer 115 including the contact hole (not shown), and then selectively removed by the mask process to form a pixel electrode ( 119).

이렇게 하여, 용해코팅막(101)상에 표시장치용 박막트랜지스터 어레이를 제조하는 공정을 완료하게 된다.In this manner, the process of manufacturing the thin film transistor array for display device on the melt coating film 101 is completed.

이어서, 도 2d에 도시된 바와 같이, 상기 캐리어기판(100)을 전면식각공정에 의해 완전히 제거하므로써, 캐리어기판(100)과 용해코팅막, 즉 플라스틱기판(101)을 분리한다. 이때, 상기 캐리어기판(100)이 금속인 경우에, 염화철(FeCl2)을 이용한 스프레이(spray)방식 또는, 디핑방식으로 식각가능하며, 상기 캐리어기판(100)이 유리(glass)인 경우에는 불산을 이용한 디핑(dipping)방식 또는 스프레이방식으로도 식각이 가능하다. Subsequently, as shown in FIG. 2D, the carrier substrate 100 is completely removed by the front etching process, thereby separating the carrier substrate 100 and the dissolution coating film, that is, the plastic substrate 101. In this case, when the carrier substrate 100 is a metal, it is possible to etch by spray or dipping method using iron chloride (FeCl 2 ), in the case of the carrier substrate 100 is glass (fluoric acid) Etching is also possible by dipping method or spray method.

본 발명의 플렉시블 기판상에 박막트랜지스터를 형성하는 공정에 대해서만 기재하였지만, 컬러필터층을 형성하는 공정시에도 적용가능함을 밝혀 둔다.Although only the process of forming a thin film transistor on the flexible substrate of this invention was described, it turns out that it is applicable also in the process of forming a color filter layer.

한편, 본 발명의 다른 실시예에 따른 플렉시블 표시장치 제조방법에 대해 도 3a 내지 도 3d를 참조하여 설명하면 다음과 같다.Meanwhile, a method of manufacturing a flexible display device according to another exemplary embodiment of the present invention will be described with reference to FIGS. 3A to 3D.

도 3a 내지 도 3d는 본 발명의 다른 실시예에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.3A to 3D are cross-sectional views illustrating a method of manufacturing a flexible display device according to another exemplary embodiment of the present invention.

도 3a에 도시된 바와 같이, 먼저 캐리어 기판(carrier substrate)(200)으로 기존의 고정기판(rigid substrate)을 준비한다. 이때, 상기 고정기판은 기존의 유리 또는 유리와 동등한 특성의 저비용의 캐리어 금속(carrier metal) 기판을 사용한다. As shown in FIG. 3A, a conventional rigid substrate is prepared as a carrier substrate 200. In this case, the fixed substrate uses a low cost carrier metal substrate having properties equivalent to that of conventional glass or glass.

여기서, 사용가능한 저비용의 캐리어 금속기판은 순철을 많이 사용한 금속기판일수록 가격이 저렴하고, 나중에 식각이 용이하므로, 순철을 많이 함유한 금속이 유리하다. 또한, 상기 캐리어금속기판은 기존 장비를 활용할 수 있도록, 기존 유리기판과 동등한 벤딩(bending) 특성을 갖는 기판을 사용하는 것이 바람직하다.Here, the low-cost carrier metal substrate that can be used is cheaper as a metal substrate using a lot of pure iron, and easier to etch later, so a metal containing a lot of pure iron is advantageous. In addition, the carrier metal substrate may be a substrate having a bending characteristic equivalent to that of the existing glass substrate, so as to utilize the existing equipment.

그리고, 상기 캐리어금속기판은 동일 사이즈, 동일 두께의 유리 대비 금속기판이 저렴하므로 저비용으로도 가능하다.In addition, the carrier metal substrate is inexpensive because the metal substrate is cheaper than glass having the same size and thickness.

그다음, 도 3b에 도시된 바와 같이, 상기 캐리어기판(200)상에 용해 폴리머(soluble polymer) 재료를 직접 코팅(direct coating)하여 용해코팅막(201)을 형성한다. 이때, 상기 용해 폴리머 재료로는 폴리이미드(polyimide), 실리카 레진(silica resin), 아크릴(acryl) 등과 같이 고온 내열성 특성을 가진 재료를 사용한다. 그리고, 상기 용해코팅막(201)은 플렉시블(flexible)한 특성을 지닌 플라스틱기판으로 사용한다.Next, as shown in FIG. 3B, a soluble polymer material is directly coated on the carrier substrate 200 to form a soluble coating film 201. In this case, as the dissolved polymer material, a material having high temperature heat resistance characteristics such as polyimide, silica resin, acryl, or the like is used. In addition, the dissolution coating film 201 is used as a plastic substrate having a flexible (flexible) characteristics.

또한, 코팅 방법으로는 스핀 코팅(spin coating) 또는, 슬릿코팅(slit coating) 또는 이들 스핀 코팅(spin coating)과, 슬릿코팅(slit coating)을 혼합한 방법등의 코팅방법을 통해 캐리어기판(200) 전면에 용해 폴리머 재료를 코팅한후 이를 경화처리하여 용해코팅막(201)을 형성한다. 이때, 상기 용해코팅막(201)은 기판 용도로 사용해야 하므로, 최소 약 5 μm 이상의 막 두께를 형성한다.In addition, as a coating method, the carrier substrate 200 may be formed by a spin coating method or a coating method such as a slit coating method or a method in which these spin coatings and a slit coating are mixed. ) After dissolving the polymer material on the front surface is cured to form a dissolution coating film 201. In this case, since the dissolution coating film 201 should be used for a substrate, a film thickness of at least about 5 μm is formed.

그다음, 상기 용해코팅막(201)이 형성된 캐리어기판(200)을 기판반송시스템(미도시)을 통해 제조공정챔버(미도시)로 로딩시킨 다음, 상기 용해코팅막(201)상에 소자 제조공정을 수행하게 된다. 이때, 상기 소자 제조공정으로는 표시소자층을 제조하는 것을 의미하는데, 여기서는 박막트랜지스터 제조공정에 대해 설명하지만, 칼라필터층을 제조하는 공정도 포함될 수 있으며, 또는 이들 박막트랜지스터 및 칼라필터층을 제조하는 공정을 포함할 수도 있다. Next, the carrier substrate 200 on which the melt coating film 201 is formed is loaded into a manufacturing process chamber (not shown) through a substrate transport system (not shown), and then a device manufacturing process is performed on the melt coating film 201. Done. In this case, the device manufacturing process refers to manufacturing a display device layer. Here, a thin film transistor manufacturing process will be described, but a process of manufacturing a color filter layer may also be included, or a process of manufacturing these thin film transistors and color filter layers. It may also include.

이때, 상기 용해코팅막(201)상에 수행되는 소자 제조공정에 대해 도 3c를 참조하여 설명하면 다음과 같다.In this case, a device manufacturing process performed on the dissolution coating film 201 will be described with reference to FIG. 3C.

도 3c에 도시된 바와 같이, 상기 용해코팅막(201)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 게이트전극(203)을 형성한다. As shown in FIG. 3C, a metal material is deposited on the dissolution coating layer 201 and then selectively patterned by a mask process to form a gate electrode 203.

이때, 상기 금속물질로는 Al과 Al합금등의 Al 계열 금속, Ag과 Ag합금 등의 Ag 계열금속, Mo과 Mo 합금 등의 Mo 계열금속, Cr, Ti, Ta 등을 사용한다. In this case, Al-based metals such as Al and Al alloys, Ag-based metals such as Ag and Ag alloys, Mo-based metals such as Mo and Mo alloys, Cr, Ti, Ta and the like.

또한, 이들은 물질적 성질이 다른 두개의 막, 즉 하부막과 그 위의 상부막을 포함할 수 있다. 상부막은 게이트라인의 신호지연이나 전압강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를들면 Al 계열금속 또는 Ag 계열 금속으로 이루어진다.In addition, they may include two membranes of different material properties, that is, the lower layer and the upper layer thereon. The upper layer is made of a low resistivity metal such as an Al-based metal or an Ag-based metal so as to reduce the signal delay or voltage drop of the gate line.

이와는 달리, 하부막은 다른 물질, 특히 ITO(indium tin oxide)나 IZO (indium zinc oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 예를들어 Ti, Ta, Cr, Mo 계열 금속 등으로 이루어지거나, 또는 하부막과 상부막의 조합의 예로는 Cr/Al-Nd 합금을 들 수 있다.On the other hand, the lower layer may be made of other materials, especially materials having excellent physical, chemical and electrical contact properties with indium tin oxide (ITO) or indium zinc oxide (IZO), for example, Ti, Ta, Cr, Mo-based metals, or the like. Or an example of the combination of the lower layer and the upper layer is a Cr / Al-Nd alloy.

그다음, 상기 게이트전극(203)을 포함한 용해코팅막(201)상에 질화규소 (SiNx) 등으로 이루어진 게이트절연막(205)을 형성한다.Next, a gate insulating film 205 made of silicon nitride (SiNx) or the like is formed on the melt coating film 201 including the gate electrode 203.

이어서, 상기 게이트절연막(205)상부에는 PECVD (plasma enhanced chemical vapor deposition)방법을 이용하여 수소화 비정질실리콘층(hydroge-nated amorphous silicon) 등으로 이루어진 반도체층(207)과 n+ 불순물이 고농도로 도핑되어 있는 n+ 실리콘층(209)을 연속해서 형성한다. 이때, 상기 n+ 실리콘층(209)은 박막트랜지스터의 오믹콘택층으로 사용한다.Subsequently, a high concentration of the n + impurity and a semiconductor layer 207 made of a hydrogenated amorphous silicon layer and the like are doped on the gate insulating layer 205 using plasma enhanced chemical vapor deposition (PECVD). The n + silicon layer 209 is formed continuously. In this case, the n + silicon layer 209 is used as an ohmic contact layer of the thin film transistor.

이어서, 상기 n+ 실리콘층(209) 및 반도체층(207)을 마스크공정에 의해 선택적으로 패터닝한다.Subsequently, the n + silicon layer 209 and the semiconductor layer 207 are selectively patterned by a mask process.

그다음, 상기 선택적으로 패터닝된 상기 n+ 실리콘층(209)을 포함한 상기 게이트절연막(205)상에 금속물질을 증착한후 이를 마스크공정에 의해 선택적으로 패터닝하여 소스전극(211)과, 이 소스전극(211)과 채널길이만큼 이격된 드레인전극(213)을 각각 형성한다. 이때, 상기 소스전극(211)과 드레인전극(213)사이에 위치하는 지역, 즉 채널지역에 위치하는 n+ 실리콘층(209) 부분이 외부로 노출된다. 이렇게 하여, 상기 소스전극(211)과 드레인전극(213)은 그 아래의 반도체층(207), 게이트전극(203)과 함께 스위칭소자인 박막트랜지스터를 구성한다. Next, a metal material is deposited on the gate insulating film 205 including the selectively patterned n + silicon layer 209 and then selectively patterned by a mask process to form a source electrode 211 and the source electrode ( 211 and the drain electrode 213 spaced apart from each other by the channel length are formed. In this case, an area between the source electrode 211 and the drain electrode 213, that is, a portion of the n + silicon layer 209 positioned in the channel area is exposed to the outside. In this way, the source electrode 211 and the drain electrode 213 together with the semiconductor layer 207 and the gate electrode 203 thereon constitute a thin film transistor as a switching element.

또한, 상기 박막트랜지스터의 채널은 상기 소스전극(211)과 드레인전극(213)사이의 반도체층(207)내에 형성된다.In addition, a channel of the thin film transistor is formed in the semiconductor layer 207 between the source electrode 211 and the drain electrode 213.

그리고, 상기 소스전극(211)과 드레인전극(213)을 형성하기 위한 금속물질로는 Al 계열 금속, Ag 계열 금속, Mo 계열 금속, Cr, Ti, Ta 등의 물질을 사용하며, 다중층으로 형성할 수도 있다.As the metal material for forming the source electrode 211 and the drain electrode 213, an Al-based metal, an Ag-based metal, a Mo-based metal, Cr, Ti, Ta, or the like is used, and formed in multiple layers. You may.

이어서, 상기 소스전극(211)과 드레인전극(213)을 포함한 용해코팅막(201)상에 평탄화 특성이 우수하며 감광성을 가지는 유기물질, 또는 저유전율 특성을 가지는 절연물질, 또는 무기물질인 질화 규소 등으로 이루어진 보호막(215)을 형성한다.Subsequently, an organic material having excellent planarization characteristics and photosensitivity, an insulating material having low dielectric constant characteristics, or silicon nitride, which is an inorganic material, may be formed on the melt coating film 201 including the source electrode 211 and the drain electrode 213. A protective film 215 is formed.

이어서, 상기 보호막(215)을 마스크공정에 의해 선택적으로 패터닝하여 상기 보호막(215)내에 상기 드레인전극(213)의 일부를 노출시키는 콘택홀(미도시)을 형성한다.Subsequently, the passivation layer 215 is selectively patterned by a mask process to form a contact hole (not shown) exposing a part of the drain electrode 213 in the passivation layer 215.

그다음, 상기 콘택홀(미도시)을 포함한 보호막(215)상에 ITO 또는 IZO 등의 투명한 도전물질으로 이루어진 금속물질층(미도시)을 증착한후 이를 마스크공정에 의해 선택적으로 제거하여 화소전극(219)을 형성한다. Next, a metal layer (not shown) made of a transparent conductive material such as ITO or IZO is deposited on the passivation layer 215 including the contact hole (not shown) and then selectively removed by a mask process to remove the pixel electrode ( 219).

이렇게 하여, 용해코팅막(201)상에 표시장치용 박막트랜지스터 어레이를 제조하는 공정을 완료하게 된다.In this way, the process of manufacturing the thin film transistor array for display device on the melt coating film 201 is completed.

이후, 도 3d에 도시된 바와 같이, 상기 캐리어기판(200)을 제거해야 되는데, 액티브 매트릭스 유기발광소자(AMOLED; active matrix organic light emitted diode device)에 용해코팅막을 적용하는 경우, 흡습 등의 용해플라스틱막의 문제점이 발생할 수 있기 때문에, 이러한 문제점을 방지하기 위해, 상기 캐리어기판(200)을 완전히 제거하지 않고, 약 10μm 이내의 적정두께, 즉 도 3d에서와 같이, 캐리어기판(200a)만큼만 남도록 식각하여 이 잔존 부분을 베리어(barrier) 용도로 사용한다. 이때, 상기 잔존하는 캐리어기판(200a)은 상기 베리어 역할뿐만 아니라 보호 시트(protect sheet) 역할을 하여 플라스틱 기판 흡습, 외부 스크래치(scratch)를 방지한다. 또한, 기존에 진행하였던 별도의 베리어(barrier) 형성공정을 생략할 수 있어 제조공정을 단순화시킬 수 있다.Thereafter, as shown in FIG. 3D, the carrier substrate 200 needs to be removed. When the dissolution coating layer is applied to an active matrix organic light emitted diode device (AMOLED), a dissolving plastic such as moisture absorption is applied. In order to prevent such a problem, the film may be prevented from being etched such that only the carrier substrate 200a remains as shown in FIG. This remaining part is used for barrier use. At this time, the remaining carrier substrate 200a serves as a protective sheet as well as the barrier to prevent moisture absorption and external scratches of the plastic substrate. In addition, it is possible to omit a separate barrier (barrier) forming process that was previously performed can simplify the manufacturing process.

또한, 상기 캐리어기판(200) 일부를 식각공정에 의해 제거할때, 상기 캐리어기판(200)이 금속인 경우에, 염화철(FeCl2)을 이용한 스프레이(spray)방식 또는, 디핑방식으로 식각가능하며, 상기 캐리어기판(200)이 유리(glass)인 경우에는 불산을 이용한 디핑(dipping)방식 또는 스프레이방식으로도 식각이 가능하다. In addition, when removing a portion of the carrier substrate 200 by an etching process, when the carrier substrate 200 is a metal, it can be etched by a spray method using iron chloride (FeCl 2 ) or a dipping method. In the case where the carrier substrate 200 is made of glass, etching may be performed using a dipping method or a spray method using hydrofluoric acid.

본 발명의 플렉시블 기판상에 박막트랜지스터를 형성하는 공정에 대해서만 기재하였지만, 컬러필터층을 형성하는 공정시에도 적용가능함을 밝혀 둔다.Although only the process of forming a thin film transistor on the flexible substrate of this invention was described, it turns out that it is applicable also in the process of forming a color filter layer.

한편, 본 발명에 따른 플렉시블 표시장치 제조방법은 전기영동표시장치, 유기전계발광소자(OLED), 액정표시장치 또는 기타 표시장치에도 적용 가능함을 밝혀 두기로 한다.Meanwhile, the manufacturing method of the flexible display device according to the present invention is applicable to an electrophoretic display device, an organic light emitting diode (OLED), a liquid crystal display device, or other display devices.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although the above has been described with reference to the preferred embodiment of the present invention, those skilled in the art various modifications and changes to the present invention without departing from the spirit and scope of the invention described in the claims below I can understand that you can.

도 1a 내지 도 1d는 종래기술에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.1A to 1D are cross-sectional views illustrating a method of manufacturing a flexible display device according to the related art.

도 2a 내지 도 2d는 본 발명의 일실시예에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.2A through 2D are cross-sectional views illustrating a method of manufacturing a flexible display device according to an exemplary embodiment of the present invention.

도 3a 내지 도 3d는 본 발명의 다른 실시예에 따른 플렉시블 표시장치 제조방법을 설명하기 위한 공정 단면도이다.3A to 3D are cross-sectional views illustrating a method of manufacturing a flexible display device according to another exemplary embodiment of the present invention.

*** 도면의 주요부분에 대한 설명 ****** Description of the main parts of the drawing ***

100 : 캐리어기판 101 : 용해코팅막100: carrier substrate 101: melt coating film

103 : 게이트전극 105 : 게이트절연막103: gate electrode 105: gate insulating film

107 : 반도체층 109 : n+실리콘층107: semiconductor layer 109: n + silicon layer

111 : 소스전극 113 : 드레인전극111 source electrode 113 drain electrode

115 : 보호막 119 : 화소전극115: protective film 119: pixel electrode

Claims (10)

캐리어기판을 제공하는 단계; Providing a carrier substrate; 상기 캐리어기판상에 용해폴리머재료를 이용하여 용해코팅막을 형성하는 단계;Forming a dissolution coating film on the carrier substrate by using a dissolution polymer material; 상기 용해코팅막상에 표시소자층을 형성하는 단계; 및Forming a display device layer on the dissolution coating film; And 상기 캐리어기판을 제거하는 단계;를 포함하여 구성되는 것을 특징으로 하는 플렉시블 표시장치 제조방방법.Removing the carrier substrate; and a method of manufacturing a flexible display device. 제1항에 있어서, 상기 용해코팅막은 스핀코팅(spin coating) 또는 슬릿코팅(slit coating) 또는, 스핀코팅(spin coating)과 슬릿코팅(slit coating)을 혼합한 방식으로 형성하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The flexible coating of claim 1, wherein the dissolution coating layer is formed by spin coating, slit coating, or a mixture of spin coating and slit coating. Display device manufacturing method. 제1항에 있어서, 상기 용해폴리머재료로는 폴리이미드, 실리카 레진, 또는 아크릴같은 고온 내열성 특성을 가진 재료를 사용하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 1, wherein a material having high temperature heat resistance such as polyimide, silica resin, or acrylic is used as the dissolved polymer material. 제1항에 있어서, 상기 용해코팅막을 형성한후 경화처리하는 단계를 더 포함하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 1, further comprising curing the melt-coated film and then curing the film. 제1항에 있어서, 상기 캐리어기판은 유리 또는 금속기판인 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 1, wherein the carrier substrate is a glass or metal substrate. 제5항에 있어서, 상기 표시소자층은 박막트랜지스터, 컬러필터층 또는 박막트랜지스터 및 컬러필터층을 포함하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 5, wherein the display device layer comprises a thin film transistor, a color filter layer, or a thin film transistor and a color filter layer. 제5항에 있어서, 상기 캐리어기판으로 금속기판 또는 유리기판을 사용하는 경우, 염화철 (FeCl2)을 이용한 스프레이(spray)방식 또는 디핑방식으로 캐리어기판을 식각하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 5, wherein when the metal substrate or the glass substrate is used as the carrier substrate, the carrier substrate is etched by spraying or dipping using iron chloride (FeCl 2 ). . 제1항에 있어서, 상기 캐리어기판을 전부 제거하거나 또는 일부만 잔존하도록 제거하는 것을 특징으로 하는 플렉시블 표시장치 제조방법. The method of claim 1, wherein all of the carrier substrates are removed or only some of the carrier substrates remain. 제8항에 있어서, 상기 캐리어기판을 일부만 잔존하도록 제거하는 경우, 잔존하는 캐리어기판의 일부는 배리어(barrier) 용도로 사용하는 것을 특징으로 하는 플렉시블 표시장치 제조방법.The method of claim 8, wherein when the carrier substrate is partially removed, the remaining carrier substrate is used as a barrier. 제9항에 있어서, 상기 플렉시블 표시장치 제조방법은 전기영동장치, 액정표 시장치 및 유기전계발광소자를 포함하는 표시장치에 적용하는 것을 특징으로 하는 플렉시블 표시장치 제조방법. The method of claim 9, wherein the method of manufacturing the flexible display device is applied to a display device including an electrophoretic device, a liquid crystal display, and an organic light emitting display device.
KR1020080110688A 2008-11-07 2008-11-07 Method for fabricating flexible display device KR101555551B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080110688A KR101555551B1 (en) 2008-11-07 2008-11-07 Method for fabricating flexible display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080110688A KR101555551B1 (en) 2008-11-07 2008-11-07 Method for fabricating flexible display device

Publications (2)

Publication Number Publication Date
KR20100051499A true KR20100051499A (en) 2010-05-17
KR101555551B1 KR101555551B1 (en) 2015-09-24

Family

ID=42277260

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080110688A KR101555551B1 (en) 2008-11-07 2008-11-07 Method for fabricating flexible display device

Country Status (1)

Country Link
KR (1) KR101555551B1 (en)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103311455A (en) * 2012-03-13 2013-09-18 乐金显示有限公司 Method of fabricating thin film transistor substrate and organic light emitting display device using the same
KR20150072827A (en) * 2013-12-20 2015-06-30 엘지디스플레이 주식회사 Flexible liquid crystal display device and method of fabricating the same
CN106601756A (en) * 2017-02-21 2017-04-26 京东方科技集团股份有限公司 Flexible substrate, flexible display substrate and display device
WO2020164057A1 (en) * 2019-02-14 2020-08-20 深圳市柔宇科技有限公司 Flexible functional panel and flexible apparatus
US11097509B2 (en) 2016-08-30 2021-08-24 Corning Incorporated Siloxane plasma polymers for sheet bonding
US11123954B2 (en) 2014-01-27 2021-09-21 Corning Incorporated Articles and methods for controlled bonding of thin sheets with carriers
US11167532B2 (en) 2015-05-19 2021-11-09 Corning Incorporated Articles and methods for bonding sheets with carriers
US11192340B2 (en) 2014-04-09 2021-12-07 Corning Incorporated Device modified substrate article and methods for making
US11331692B2 (en) 2017-12-15 2022-05-17 Corning Incorporated Methods for treating a substrate and method for making articles comprising bonded sheets
US11535553B2 (en) 2016-08-31 2022-12-27 Corning Incorporated Articles of controllably bonded sheets and methods for making same
US11905201B2 (en) 2015-06-26 2024-02-20 Corning Incorporated Methods and articles including a sheet and a carrier

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4459560B2 (en) 2003-07-10 2010-04-28 大日本印刷株式会社 Method for depositing liquid crystalline substances

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8969128B2 (en) 2012-03-13 2015-03-03 Lg Display Co., Ltd. Method of fabricating thin film transistor substrate and organic light emitting display device using the same
CN103311455B (en) * 2012-03-13 2015-12-09 乐金显示有限公司 Manufacture thin film transistor base plate and use its method of organic light-emitting display device
CN103311455A (en) * 2012-03-13 2013-09-18 乐金显示有限公司 Method of fabricating thin film transistor substrate and organic light emitting display device using the same
KR20150072827A (en) * 2013-12-20 2015-06-30 엘지디스플레이 주식회사 Flexible liquid crystal display device and method of fabricating the same
US11123954B2 (en) 2014-01-27 2021-09-21 Corning Incorporated Articles and methods for controlled bonding of thin sheets with carriers
US11192340B2 (en) 2014-04-09 2021-12-07 Corning Incorporated Device modified substrate article and methods for making
US11167532B2 (en) 2015-05-19 2021-11-09 Corning Incorporated Articles and methods for bonding sheets with carriers
US11660841B2 (en) 2015-05-19 2023-05-30 Corning Incorporated Articles and methods for bonding sheets with carriers
US11905201B2 (en) 2015-06-26 2024-02-20 Corning Incorporated Methods and articles including a sheet and a carrier
US11097509B2 (en) 2016-08-30 2021-08-24 Corning Incorporated Siloxane plasma polymers for sheet bonding
US11535553B2 (en) 2016-08-31 2022-12-27 Corning Incorporated Articles of controllably bonded sheets and methods for making same
CN106601756B (en) * 2017-02-21 2019-10-15 京东方科技集团股份有限公司 A kind of flexible substrates, flexible display substrates and display device
CN106601756A (en) * 2017-02-21 2017-04-26 京东方科技集团股份有限公司 Flexible substrate, flexible display substrate and display device
US11331692B2 (en) 2017-12-15 2022-05-17 Corning Incorporated Methods for treating a substrate and method for making articles comprising bonded sheets
WO2020164057A1 (en) * 2019-02-14 2020-08-20 深圳市柔宇科技有限公司 Flexible functional panel and flexible apparatus

Also Published As

Publication number Publication date
KR101555551B1 (en) 2015-09-24

Similar Documents

Publication Publication Date Title
KR101555551B1 (en) Method for fabricating flexible display device
US9280007B2 (en) Method of manufacturing flexible display device
KR101318242B1 (en) Method of manufacturing flexible display device
CN101179092B (en) Fabricating method of organic light emitting display
US9632382B2 (en) Array substrate comprising a barrier layer pattern and the method for manufacturing the same, and liquid crystal display device
US9171941B2 (en) Fabricating method of thin film transistor, fabricating method of array substrate and display device
CN104637438A (en) Flexible display and manufacturing method thereof
US7898637B2 (en) Liquid crystal display device and method of manufacturing the same
US10615284B2 (en) Thin film transistor and method for fabricating the same, display substrate, display apparatus
US10204922B2 (en) Thin film transistor, array substrate and manufacturing method thereof, and display device
WO2012046428A1 (en) Method for producing semiconductor device
US11307688B2 (en) Thermal transfer substrate, touch display panel and manufacturing methods therefor, and display device
US20150243691A1 (en) Thin-film transistor array substrate and manufacturing method thereof
TWI703477B (en) Film touch sensor and method for manufacturing the same
US11257955B2 (en) Thin film transistor, array substrate, and method for fabricating the same
US8563341B2 (en) Thin film transistor array substrate and manufacturing method for the same
KR20110042899A (en) Manufacturing method of flexible display device
US9842883B2 (en) Flexible array substrate structure and manufacturing method for the same
CN103928401B (en) Array substrate, preparing method thereof and display device
KR101868867B1 (en) Fabricating method of flexible display device
KR102078991B1 (en) Array Substrate Including Oxide Thin Film Transistor And Method Of Fabricating The Same
KR20120043336A (en) Thin film transistor array substrate and method for manufacturing of the same
KR101267067B1 (en) Organic thin film transistor and method for fabricating thereof and thin film transistor array substrate and method for fabricating thereof using the same
KR20080101534A (en) Fabricating method of flexible liquid display panel
EP3699954A1 (en) Manufacturing method of tft substrate and tft substrate

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 4