KR20090115492A - 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법 - Google Patents

핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법 Download PDF

Info

Publication number
KR20090115492A
KR20090115492A KR1020080041379A KR20080041379A KR20090115492A KR 20090115492 A KR20090115492 A KR 20090115492A KR 1020080041379 A KR1020080041379 A KR 1020080041379A KR 20080041379 A KR20080041379 A KR 20080041379A KR 20090115492 A KR20090115492 A KR 20090115492A
Authority
KR
South Korea
Prior art keywords
fingers
sub
modeling
equivalent circuit
structures
Prior art date
Application number
KR1020080041379A
Other languages
English (en)
Inventor
원태영
조범구
황호정
송기오
Original Assignee
인하대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인하대학교 산학협력단 filed Critical 인하대학교 산학협력단
Priority to KR1020080041379A priority Critical patent/KR20090115492A/ko
Publication of KR20090115492A publication Critical patent/KR20090115492A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • G06F30/367Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Abstract

본 발명은 차세대 반도체 소자구조 중 하나로 각광 받고 있는 벌크 FinFET 구조의 실제 공정 시 나타나는 off-state 소신호 등가회로를 모델링하는 방법을 제공함으로써 나노미터 전계 효과 트랜지스터 설계를 용이하게 하는 것이다.
multi-finger, FinFET, 모델링, 소신호 등가회로.

Description

핀 전계효과트랜지스터의 오프 상태 소신호 등가회로 모델링 및 전산모사 방법{MODELING AND SIMULATION METHOD OF OFF-STATE SMALL-SIGNAL FINFET}
본 발명은 차세대 반도체 소자 중 하나인 FinFET 구조 소자에 관한 것으로서. 이 중 특히 고성능의 소자 제조를 위한 소신호 모델링 방법에 관한 것이다.
소신호 모델링은 휴대단말기 수신단의 저잡음 증폭기와 같은 선형 RF IC 설계기반 구축을 위한 전단계로서 중요하게 연구되고 있으며, 최근에는 비선형 RF IC 설계를 위한 대신호 모델의 개발 및 검증을 위해 사용되고 있다. 이와 더불어 FET의 추출된 변수들은 RF IC의 제조기간 동안 RF CMOS 성능 최적화에 필요한 feedback 정보로서 활용되므로 매우 중요하다. 이러한 목적을 위해서 기본단위가 되는 RF FET 소자의 정확하고 신뢰도 있는 소신호 및 대신호 등가회로 모델이 필수적으로 제공되어야 한다. 소신호 모델링은 RF IC 설계에 도움이 될 뿐만 아니라, CMOS 구조 및 공정의 최적화에 유용한 소자 특성 분석에 필요한 정보를 공급할 수 있다.
Silicon FET은 DC 바이어스가 가해지는 well이나 기판 (substrate)의 불순물 농도가 기존의 화합물 MESFET 및 HEMT의 반 절연기판보다 훨씬 커서 well/substrate 저항과 junction 커패시턴스의 영향이 비교적 크다. 특히, common source-bulk 구조로 동작되는 MOSFET 일지라도 well/substrate 효과는 무시될 수 없다. 이러한 효과는 근본적으로 초고주파 영역에서 ground된 well/substrate 접촉영역으로부터 소자영역까지 RC 기생성분들이 분포되기 때문에 발생된다. 그러나 그림 1과 같은 기존 소신호 모델에는 junction 커패시턴스로만 표현이 되어 있어 well/substrate 효과를 고려할 수 없다. 따라서 초고주파 출력 임피던스 특성을 정확히 모델화할 수 없다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 제안된 것으로, multi-finger 구조의 FinFET의 finger 수에 따른 기판저항을 추출하고 검증하여 보다 적확한 off-state 소신호 등가회로를 모델링하는데 그 목표로 하고 있다.
상기 목적을 달성하기 위해서 본 발명은, multi-finger 소자를 이용한 off-state 소신호 등가회로 모델링 방법을 제공한다.
이상에서 상술한 바와 같이, 본 발명에서는 multi-finger 구조에 대한 off-state의 소신호 등가회로를 모델링하고 이를 실험 결과와 검증하였다. 그 결과, 차세대 소자의 특성을 정확히 예측하고 설계하는데 일조를 할 것으로 예상된다.
이하에서는, 도3 내지 도4~11을 참조하여, 본 발명에 따른 multi-finger 소자를 이용한 off-state 소신호 등가회로 모델링 방법의 양호한 실시 예를 상세히 설명한다.
도1은 ring type substrate contact를 가지는 multi-finger 소자를 위에서 내려다 본 그림이다. 구조의 finger 수에 따른 mesh를 줄이기 위해 3-D 소자 simulation에 half 또는 quarter를 사용할 수 있다.
도2a와 도2b는 각각 simulation에 사용된 4-finger bulk FinFETs의 Half structure와 9-finger bulk FinFETs의 quarter structure를 나타낸다. 각 구조는 symmetry한 특성 때문에 Full structure에 해당하는 특성을 잘 반영해준다. Gates는 함께 묶여있다.
도3은 각각 하나의 finger와 multi-finger 구조에 대한 off-state의 소신호 등가회로를 나타낸다. Rc로 표현된 저항은 active 영역에서부터 metal contact까지를 나타내고 있다. 같은 Rc에 대해서, 모든 contact 거리는 동일하다. Rb는 intrinsic body 저항을 나타낸다. Rc는 source와 drain 전압에 무관하다고 가정한다. Rc와 달리, Rb는 source와 drain에 바로 연관되어 있기 때문에 bias에 의존하는 저항이다. 또한 Rb와 Rc는 finger의 수에 무관하다. 도3b의 Rsub (n)은 n이 finger 수일 때, Rb와 Rc의 분포를 나타낸다. 제안된 model에서의 Rsub (n)은 Re ( Y11 ) / [Im ( Y11 ) + Im(Y12)] 로부터 추출된다. 여기서 source와 drain이 함께 묶여 있기 때문에 등가회로는 간단해진다. source와 drain이 함께 묶여 있기 때문에, VS=VD, Cgs0=Cgd0, 그리고 Cjs=Cjd가 유효하다. 도3b에 나타나있는 제안된 회로를 사용하여 Rsub (n)은 다음과 같이 나타난다.
Figure 112008031864712-PAT00001
제시된 구조에서 finger 개수에 따른 기판 저항을 도4에 나타내 보았다.
Nf 개수가 1개에서 4개까지의 구조들은 Half structure를 사용하였으며, 5개부터 9개까지의 경우는 Quarter structure를 적용하였다. 이 구조들의 저항을 Full structure의 저항으로 변환할 때에는 Half structure 인 경우에는 2배, Quarter structure 인 경우에는 4배를 곱해주면 된다. finger의 개수가 2, 3, 4개인 half 구조에서 유도된 Rsub (n)은 5, 7, 9개인 quarter 구조에서 유도된 Rsub (n)와 수학적으로 일치한다.
Nf가 2와 5인 경우 각 VD=VS 인 조건에서 유도된 모델과 거의 일치한 결과를 보였다. 그리고 역시 VS=VD 인 조건에서 4Rb+Rc 값들이 Nf에 관계없이 같았다. 유도된 4Rb+Rc를 도6에 나타내었다.
4Rb+Rc의 Nf 변화에 따른 최대 차이 비율은 9.89% 이며, 실제적으로 Nf가 증가할수록 그 차이 값이 작아진다.
도7은 9 finger quarter 구조에서 제시된 모델로부터 추출된 Cgd0, Cjd, Cgb과 simulation 된 Cgd0, Cjd, Cgb 값들을 비교한 그래프이다. 전압조건과는 상관없이 model값과 simulation 값들이 거의 일치하는 것을 알 수 있다. 도8은 8-finger quarter device 로부터 추출된 full structure Rsub (8)의 Drain 전압의 변화에 따른 변화이다. 유도된 공식에 의해서 full structure Rsub (8)는 8-finger quarter device 의 4배이다. 실제 상항에서 VS와 VD가 다른 경우에서 Rsub (n)가 필요하다. VS가 0V이고 VD가 0V가 아닐 때 짝수와 홀수 개수의 finger를 가지는 각각의 경우를 위한 Rsub(n)를 유도 하였다. 유도한 공식은 아래와 같다.
Figure 112008031864712-PAT00002
Figure 112008031864712-PAT00003
Rb0와 Rbx은 Rb가 VS= 0V 일 때와 VD = XV 일 때 값들이나 여기서는 직접적으로 구해질 수 없다. 따라서 다른 접근 방식이 필요하다. Rsub (n)는 도3 구조에서 VD=VS 일 때 2( Rsub (n)0||Rsub (n)x) 관계로부터 주어질 수 있다. Rsub (n)0와 Rsub (n)x는 VD=VS=0V 일 때와 XV 일 때의 값들이다.
Nf의 변화에 따른 VS=0V 과 VD=1V 일 때 Rsub (n)과 2( Rsub (n)0 || Rsub (n)x)를 비교하였다. 여기서 error는 Nf가 증가함에 따라서 줄어들고 있음을 알 수 있다. 실제적으로 전체 width와 finger의 개수로 볼 때 이 방법은 효과적이다. 측정시에 이 방 법을 VS와 VD가 동일하지 않은 경우에 사용할 것이다.
도10은 주어진 전압조건에서 Nf에 따른 Rsub (n)의 변화를 나타낸다. Nf가 증가함에 따라 Rsub (n)는 감소한다. 저항성분이 병렬로 증가하기 때문이다.
도11은 8 finger structure에서 saturation region에서 modeled Y22와 simulated Y22의 비교되었다. 제안된 Rsub(Rsub11)에 대해서 비교된 Y-parameter는 주어진 주파수 범위에서 잘 일치하고 있다. Rsub (22)를 이용해 model된 Re ( Y22 )는 Rsub11에 의해 model된 Re ( Y22 )에 비해 simulation된 Re ( Y22 )값과 더 큰 차이를 보여준다. Re ( Y22 )에 대해, Rsub11이 사용되었을 때 20GHz에서 최대 오차는 0.1%이다. 따라서 주어진 주파수 범위에서 제안된 방법을 통해 추출된 기판저항은 multi-finger 구조에 대해 적절하다고 할 수 있다.
전술한 내용은 후술할 발명의 특허 청구 범위를 더욱 잘 이해할 수 있도록 본 발명의 특징과 기술적 장점을 다소 폭넓게 개선하였다. 본 발명의 특허 청구 범위를 구성하는 부가적인 특징과 장점들이 이하에서 상술될 것이다. 개시된 본 발명의 개념과 특정 실시예는 본 발명과 유사 목적을 수행하기 위한 다른 구조의 설계나 수정의 기본으로서 즉시 사용될 수 있음이 당해 기술 분야의 숙련된 사람들에 의해 인식되어야 한다.
또한, 본 발명에서 개시된 발명 개념과 실시예가 본 발명의 동일 목적을 수행하기 위하여 다른 구조로 수정하거나 설계하기 위한 기초로서 당해 기술 분야의 숙련된 사람들에 의해 사용될 수 있을 것이다. 또한, 당해 기술 분야의 숙련된 사람에 의한 그와 같은 수정 또는 변경된 등가 구조는 특허 청구 범위에서 기술한 발명의 사상이나 범위를 벗어나지 않는 한도 내에서 다양한 진화, 치환 및 변경이 가능하다.
도1은 링 타입 기판 콘택을 가지는 multi-finger 소자의 Top-view 도면.
도2a는 4-finger bulk FinFETs의 quarter 구조를 나타내는 도면.
도2b는 9-finger bulk FinFETs의 Half 구조를 나타내는 도면.
도3a는 본 발명에 따른 1-finger 소자에 대한 기판 저항 망을 반영하는 Rsub을 가진 하나의 transistor의 Off-state 소신호 등가회로를 나타내는 도면.
도3b는 본 발명에 따른 multi-finger MOSFET의 Off-state 소신호 등가회로를 나타내는 도면.
도4는 본 발명에 따른 주어진 구조에서 finger 개수에 따른 Rsub (n)을 나타내는 도면.
도5는 본 발명에 따른 Nf 변화에 따른 추출된 Rsub (n)을 나타내는 도면.
도6은 본 발명에 따른 주어진 구조에서 finger 개수에 따른 유도된 4Rb+Rc를 나타내는 도면.
도7은 본 발명에 따른 Simulation 된 Cgd0, Cjd, Cgb와 추출된 Cgd0, Cjd, Cgb 과의 비교를 보여주는 도면.
도8은 본 발명에 따른 Drain 전압의 변화에 따른 Rsub (8) 의존성을 나타내는 도면.
도9는 본 발명에 따른 VS = 0V와 VD = 1V 일 때 Rsub (n)과 2(Rsub (n)0 || Rsub (n)x) 의 비교를 보여주는 도면.
도10은 본 발명에 따른 VS=VD=0V에서 추출된 Rsub (n)0와 VS=VD=1에서 추출된 Rsub(n)1 그리고 2(Rsub(n)0||Rsub(n)1)을 나타내는 도면.
도11은 본 발명에 따른 saturation region에서 modeled Y22 와 simulated Y22의 비교를 보여주는 도면.

Claims (1)

  1. FinFET의 off-state 소신호 등가회로 모델링 방법에 있어서, SPICE 모델 파라미터에 Rsub (n)을 도입하고 finger 개수에 따른 기판 저항을 고려하고, 액티브 영역에서 metal contact까지를 나타내는 Rc와 인트릭직 바디 저항 Rc를 포함하되, 바비어스 전압에 의존성을 보이는 것을 특징으로 하고 소스 및 드레인 접합 용량을 포함하는 등가모델을 추출함을 특징으로 하는 모델링 방법.
KR1020080041379A 2008-05-02 2008-05-02 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법 KR20090115492A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080041379A KR20090115492A (ko) 2008-05-02 2008-05-02 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080041379A KR20090115492A (ko) 2008-05-02 2008-05-02 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법

Publications (1)

Publication Number Publication Date
KR20090115492A true KR20090115492A (ko) 2009-11-05

Family

ID=41556618

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080041379A KR20090115492A (ko) 2008-05-02 2008-05-02 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법

Country Status (1)

Country Link
KR (1) KR20090115492A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8689166B2 (en) 2012-04-25 2014-04-01 International Business Machines Corporation Modeling the total parasitic resistances of the source/drain regions of a multi-fin multi-gate field effect transistor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8689166B2 (en) 2012-04-25 2014-04-01 International Business Machines Corporation Modeling the total parasitic resistances of the source/drain regions of a multi-fin multi-gate field effect transistor

Similar Documents

Publication Publication Date Title
Crupi et al. A new millimeter-wave small-signal modeling approach for pHEMTs accounting for the output conductance time delay
Kushwaha et al. RF modeling of FDSOI transistors using industry standard BSIM-IMG model
Xu et al. Advances in artificial neural network models of active devices
Jarndal et al. Hybrid small‐signal model parameter extraction of GaN HEMTs on Si and SiC substrates based on global optimization
Jang et al. RF LDMOS characterization and its compact modeling
Bughio et al. Physics-based modeling of FinFET RF variability
Khandelwal et al. Non-linear rf modeling of gan hemts with industry standard asm gan model
Fan et al. Nonlinear parasitic capacitance modelling of high voltage power MOSFETs in partial SOI process
Zhang et al. Intermodulation linearity characteristics of 14-nm RF FinFETs
Siligaris et al. A new empirical nonlinear model for sub-250 nm channel MOSFET
Jarndal et al. A simple, direct and reliable extraction method applied to GaN devices
Chang et al. Nonlinear transistor modeling for industrial 0.25-µm AlGaN-GaN HEMTs
KR20090115492A (ko) 핀 전계효과트랜지스터의 오프 상태 소신호 등가회로모델링 및 전산모사 방법
Victory et al. A physically based scalable SPICE model for high-voltage super-junction MOSFETs
Dasgupta et al. Modeling of induced gate thermal noise in HEMTs
Liu et al. A large-signal Pspice modeling of GaN-based MIS-HEMTs
Eslahi et al. An analytical model for hot carrier induced long-term degradation in power amplifiers
McAndrew et al. Advances in ldmos compact modeling for ic design: The sp-hv model and its capabilities
Wang et al. Reliable parameter extraction method applied to an enhanced GaN HEMT small-signal model
Daghighi Output-conductance transition-free method for improving the radio-frequency linearity of silicon-on-insulator MOSFET circuits
Bughio et al. Variability of FinFET AC parameters: A physics‐based insight
Aoki et al. A Small Signal AC Model Using Scalable Drain Current Equations of AlGaN/GaN MIS Enhancement HEMT
Cheng et al. An improved and simple parameter extraction method and scaling model for RF MOSFETs up to 40 GHz
Kawano et al. A practical small-signal equivalent circuit model for RF-MOSFETs valid up to the cut-off frequency
Liu et al. An accurate surface-potential-based large-signal model for HEMTs

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination