KR20070121354A - 캐쉬를 이용한 운영체제 전환방법 및 그 시스템 - Google Patents
캐쉬를 이용한 운영체제 전환방법 및 그 시스템 Download PDFInfo
- Publication number
- KR20070121354A KR20070121354A KR1020060056321A KR20060056321A KR20070121354A KR 20070121354 A KR20070121354 A KR 20070121354A KR 1020060056321 A KR1020060056321 A KR 1020060056321A KR 20060056321 A KR20060056321 A KR 20060056321A KR 20070121354 A KR20070121354 A KR 20070121354A
- Authority
- KR
- South Korea
- Prior art keywords
- cache
- contents
- cpu
- signal
- switch
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0891—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches using clearing, invalidating or resetting means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30098—Register arrangements
- G06F9/30101—Special purpose registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4843—Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Hardware Redundancy (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
본 발명은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원하기 위한 것으로, 이를 위한 본 발명은, 입력수단으로부터 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 신호를 기입하는 과정과, 기입된 멀티캐스팅 신호에 대응하여 현재 중앙처리장치(CPU)의 레지스터 정보를 스위치 캐쉬 내에 복사하는 과정과, 다수의 램 중 현재 사용되고 있는 제1 램으로부터 캐쉬된 내용을 모두 플래쉬한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n 램의 내용을 스위치 캐쉬 내로 캐쉬하는 과정과, 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 과정을 포함한다. 따라서, 캐쉬를 이용한 운영체제 전환 시스템은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원함으로써, 기존에서와 같이 다수의 컴퓨터 시스템간의 멀티태스킹에 따라 그 통신 속도가 현저하게 떨어지는 점을 해결할 수 있으며, 또한 하나의 컴퓨터 시스템에서 문맥전환을 위한 OS간 멀티태스킹이 가능함에 따라 별도의 인터페이스 장치를 추가 부담하지 않아도 되어 경제적으로 이익을 가져올 수 있는 효과가 있다.
스위칭 캐쉬, CPU, 램, 컴퓨터
Description
도 1은 본 발명의 일 실시예에 따른 캐쉬를 이용한 운영체제 전환 시스템을 위한 블록 구성도,
도 2는 본 발명에 따른 캐쉬를 이용한 운영체제 전환방법에 대한 상세 흐름도,
도 3은 본 발명의 다른 실시예에 따른 캐쉬를 이용한 운영체제 전환 시스템을 위한 블록 구성도.
<도면의 주요부분에 대한 부호의 설명>
101 : 입력수단 103 : 컴퓨터 시스템
1031 : CPU 1033 : 스위치 캐쉬
1035-1,...1035-n : 제1,...,제n 램 105 : 출력수단
본 발명은 캐쉬를 이용한 운영체제 전환방법 및 그 시스템에 관한 것으로, 보다 상세하게는 스위치 캐쉬를 이용하여 실행중인 운영체제(Operating System, OS)간의 문맥 전환을 멀티태스킹으로 지원할 수 있는 방법 및 그 시스템에 관한 것이다.
주지된 바와 같이, OS는 컴퓨터 시스템의 전반적인 동작을 제어하고 조정하는 프로그램들의 집합이라고 한다. 이 프로그램들은 하드웨어와 응용프로그램간의 인터페이스 역할을 하면서 중앙처리장치(CPU), 주기억장치, 입출력장치 등의 컴퓨터 자원을 관리한다. 즉, 인간과 컴퓨터간의 상호작용을 제공함과 동시에 컴퓨터의 동작을 구동(booting)하고 작업의 순서를 정하며 입출력 연산을 제어하며, 또한 프로그램의 실행을 제어하며 데이터와 파일의 저장을 관리하는 등의 기능을 수행한다.
이러한 OS는 컴퓨터 시스템에 독립적으로 탑재되어 프로그램들의 집합들을 선택 제어할 수 있으나, 다수의 OS를 이용하여 멀티태스킹을 지원하기 위해서는 다수의 컴퓨터 시스템이 필요하다. 즉, 다수의 컴퓨터 시스템 각각마다 서로 다른 OS를 독립적으로 설치한 다음에 별도의 인터페이스 장치를 통해 서로 연결시킨 다음에 문맥 전환을 수행할 수 있다.
그러나, 상술한 바와 같은 문맥 전환은 별도의 인터페이스 장치를 통해서만 가능하기 때문에 통신 속도가 현저하게 떨어지며, 또한 문맥 전환을 수행하기 위해 다수의 컴퓨터 시스템과 별도의 인터페이스 장치를 추가 부담해야 하기 때문에 경제적으로 부담이 되는 문제점이 있다.
이에, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 그 목 적은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원할 수 있는 캐쉬를 이용한 운영체제 전환방법 및 그 시스템을 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명에서 캐쉬를 이용한 운영체제 전환방법은 입력수단으로부터 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 신호를 기입하는 과정과, 기입된 멀티캐스팅 신호에 대응하여 현재 중앙처리장치(CPU)의 레지스터 정보를 스위치 캐쉬 내에 복사하는 과정과, 다수의 램(RAM) 중 현재 사용되고 있는 제1 램으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n 램의 내용을 스위치 캐쉬 내로 캐쉬하는 과정과, 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 과정을 포함하는 것을 특징으로 한다.
또한, 상술한 목적을 달성하기 위한 본 발명에서 캐쉬를 이용한 운영체제 전환 시스템은 멀티태스킹 신호를 입력하는 입력수단과, 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 신호를 기입하고, 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 CPU와, 기입된 멀티캐스팅 신호에 대응하여 현재 CPU의 레지스터 정보를 자신의 안에 복사하고, 다수의 램(RAM) 중 현재 사용되고 있는 제1 램으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n 램의 내용을 자신의 안으로 캐쉬하는 스위치 캐쉬를 포함하는 것을 특징으로 한다.
또한, 상술한 목적을 달성하기 위한 본 발명에서 캐쉬를 이용한 운영체제 전환 시스템은 멀티태스킹 신호를 입력하는 입력수단과, 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 신호를 기입하고, 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 CPU와, 기입된 멀티캐스팅 신호에 대응하여 현재 CPU의 레지스터 정보를 자신의 안에 복사하고, 램(RAM)에서 현재 사용되고 있는 제1 OS 영역으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n OS 영역의 내용을 자신의 안으로 캐쉬하는 스위치 캐쉬를 포함하는 것을 특징으로 한다.
이하, 본 발명의 실시 예는 다수개가 존재할 수 있으며, 이하에서 첨부한 도면을 참조하여 바람직한 실시 예에 대하여 상세히 설명하기로 한다. 이 기술 분야의 숙련자라면 이 실시 예를 통해 본 발명의 목적, 특징 및 이점들을 잘 이해하게 될 것이다.
도 1은 본 발명의 일 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템을 위한 개략적인 블록 구성도로서, 입력수단(101)과 컴퓨터 시스템(103)과 출력수단(105)을 포함한다.
입력수단(101)은 입력을 위한 모든 수단으로서, 문맥 전환(Context Switching)을 위한 멀티태스킹 신호를 컴퓨터 시스템(103)내 CPU(1031)에 입력한 다.
컴퓨터 시스템(103)은 CPU(1031)와 스위치 캐쉬(1033)와, 제1 램(RAM),...,제n 램(1035-1,...,1035-n)을 포함한다.
CPU(1031)는 입력수단(101)으로부터 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬(1033)내 레지스터에 멀티태스킹을 위한 특정 값을 기입하고, 이어서 스위치 캐쉬(1033)에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단(105)을 통해 사용자가 확인할 수 있도록 출력한다.
스위치 캐쉬(1033)는 CPU(1031)에 의해 기입되는 멀티캐스팅을 위한 특정 값(예컨대, 멀티캐스팅 신호)에 대응하여 현재 CPU(1031)의 레지스터 정보를 자신의 안에 복사하고, 다수의 제1 램(RAM),...,제n 램(1035-1,...,1035-n) 중 현재 사용되고 있는 제1 램(1035-1)으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU(1031)에 기입하고, 실행하고자 하는 OS를 위한 제n 램(1035-n)의 내용을 자신의 안으로 캐쉬한다.
제1 램(RAM),...,제n 램(1035-1,...,1035-n)은 서로 다른 OS를 위한 기능 정보의 기록과 해독을 가능하게 하는 기억장치이다.
따라서, 본 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원함으로써, 기존에서와 같이 다수의 컴퓨터 시스템간의 멀티태스킹에 따라 그 통신 속도가 현저하게 떨어지는 점을 해결할 수 있으며, 또한 하나의 컴퓨터 시스템에서 문맥전환을 위한 OS간 멀티태스킹이 가능함에 따라 별도의 인터페이스 장치를 추가 부담하지 않아도 되어 경제적으로 이익을 가져올 수 있다.
다음에, 상술한 바와 같은 구성을 갖는 본 실시 예의 캐쉬를 이용한 운영체제 전환 과정에 대하여 설명한다.
도 2는 본 발명의 바람직한 실시 예에 따라 캐쉬를 이용한 운영체제 전환 과정을 순차적으로 도시한 흐름도이다.
먼저, 컴퓨터 시스템(103)내 CPU(1031)는 입력수단(101)으로부터 멀티태스킹 신호가 입력되는지를 판단한다(S201).
상기 판단(S201)결과, 입력수단(101)으로부터 멀티태스킹 신호가 입력되지 않으면, 입력 여부를 판단하는 과정을 계속적으로 수행하는 반면에, 상기 판단(S201)결과, 입력수단(101)으로부터 멀티태스킹 신호가 입력되면, 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬(1033)내 레지스터에 멀티태스킹을 위한 특정 값(예컨대, 멀티태스킹 신호)을 기입한다(S203).
스위치 캐쉬(1033)는 CPU(1031)에 의해 기입되는 멀티캐스팅을 위한 특정 값(예컨대, 멀티캐스팅 신호)에 대응하여 현재 CPU(1031)의 레지스터 정보를 자신의 안에 복사하고(S205), 다수의 제1 램(RAM),...,제n 램(1035-1,...,1035-n) 중 현재 사용되고 있는 제1 램(1035-1)으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU(1031)에 기입하고, 실행하고자 하는 OS를 위한 제n 램(1035-n)의 내용을 자신의 안으로 캐쉬한다(S207).
그러면, CPU(1031)는 스위치 캐쉬(1033)에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단(105)을 통해 사용자가 확인할 수 있도록 출력한다(S209).
따라서, 본 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원함으로써, 기존에서와 같이 다수의 컴퓨터 시스템간의 멀티태스킹에 따라 그 통신 속도가 현저하게 떨어지는 점을 해결할 수 있으며, 또한 하나의 컴퓨터 시스템에서 문맥전환을 위한 OS간 멀티태스킹이 가능함에 따라 별도의 인터페이스 장치를 추가 부담하지 않아도 되어 경제적으로 이익을 가져올 수 있다.
다음에, 상술한 바와 같은 구성을 갖는 본 발명의 다른 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템에 대하여 설명한다.
도 3은 본 발명의 다른 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템을 위한 개략적인 블록 구성도로서, 입력수단(301)과 컴퓨터 시스템(303)과 출력수단(305)을 포함한다.
입력수단(301)은 입력을 위한 모든 수단으로서, 문맥 전환(Context Switching)을 위한 멀티태스킹 신호를 컴퓨터 시스템(303)내 CPU(3031)에 입력한다.
컴퓨터 시스템(303)은 CPU(3031)와 스위치 캐쉬(3033)와, 램(RAM)(3035)을 포함한다.
CPU(3031)는 입력수단(301)으로부터 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬(3033)내 레지스터에 멀티태스킹을 위한 특정 값을 기입하고, 이어서 스위 치 캐쉬(3033)에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단(205)을 통해 사용자가 확인할 수 있도록 출력한다.
스위치 캐쉬(3033)는 CPU(3031)에 의해 기입되는 멀티캐스팅을 위한 특정 값(예컨대, 멀티캐스팅 신호)에 대응하여 현재 CPU(3031)의 레지스터 정보를 자신의 안에 복사하고, 램(RAM)(3035)에서 현재 사용되고 있는 제1 OS 영역(30351-1)으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 CPU(3031)에 기입하고, 실행하고자 하는 OS를 위한 제n OS 영역(30351-n)의 내용을 자신의 안으로 캐쉬한다.
램(RAM)(3035)은 내부적으로 제1 OS 영역(30351-1),..., 제n OS 영역(30351-n)으로 구분되어 있는 기억장치로서, OS 영역 각각에는 서로 다른 OS를 위한 기능 정보의 기록과 해독을 가능하게 한다.
따라서, 본 발명의 다른 실시 예에 따른 캐쉬를 이용한 운영체제 전환 시스템은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원함으로써, 기존에서와 같이 다수의 컴퓨터 시스템간의 멀티태스킹에 따라 그 통신 속도가 현저하게 떨어지는 점을 해결할 수 있으며, 또한 하나의 컴퓨터 시스템에서 문맥전환을 위한 OS간 멀티태스킹이 가능함에 따라 별도의 인터페이스 장치를 추가 부담하지 않아도 되어 경제적으로 이익을 가져올 수 있다.
상기에서 설명한 바와 같이, 본 발명은 캐쉬를 이용한 운영체제 전환 시스템은 하나의 컴퓨터 시스템에서 스위치 캐쉬를 이용하여 실행중인 OS간의 문맥 전환을 멀티태스킹으로 지원함으로써, 기존에서와 같이 다수의 컴퓨터 시스템간의 멀티태스킹에 따라 그 통신 속도가 현저하게 떨어지는 점을 해결할 수 있으며, 또한 하나의 컴퓨터 시스템에서 문맥전환을 위한 OS간 멀티태스킹이 가능함에 따라 별도의 인터페이스 장치를 추가 부담하지 않아도 되어 경제적으로 이익을 가져올 수 있는 효과가 있다.
Claims (6)
- 캐쉬를 이용한 운영체제 전환방법으로서,입력수단으로부터 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 상기 신호를 기입하는 과정과,상기 기입된 멀티캐스팅 신호에 대응하여 현재 중앙처리장치(CPU)의 레지스터 정보를 상기 스위치 캐쉬 내에 복사하는 과정과,상기 다수의 램(RAM) 중 현재 사용되고 있는 제1 램으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 상기 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n 램의 내용을 상기 스위치 캐쉬 내로 캐쉬하는 과정과,상기 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 과정을 포함하는 캐쉬를 이용한 운영체제 전환방법.
- 제 1 항에 있어서,상기 다수의 램 각각에는, 서로 다른 OS 기능 정보가 저장되어 있는 것을 특징으로 하는 캐쉬를 이용한 운영체제 전환방법.
- 캐쉬를 이용한 운영체제 전환 시스템으로서,멀티태스킹 신호를 입력하는 입력수단과,상기 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 상기 신호를 기입하고, 상기 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 CPU와,상기 기입된 멀티캐스팅 신호에 대응하여 현재 CPU의 레지스터 정보를 자신의 안에 복사하고, 상기 다수의 램(RAM) 중 현재 사용되고 있는 제1 램으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 상기 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n 램의 내용을 자신의 안으로 캐쉬하는 스위치 캐쉬를 포함하는 캐쉬를 이용한 운영체제 전환시스템.
- 제 3 항에 있어서,상기 다수의 램 각각에는, 서로 다른 OS 기능 정보가 저장되어 있는 것을 특징으로 하는 캐쉬를 이용한 운영체제 전환시스템.
- 캐쉬를 이용한 운영체제 전환 시스템으로서,멀티태스킹 신호를 입력하는 입력수단과,상기 입력되는 멀티태스킹 신호에 따라 스위치 캐쉬 내 레지스터에 상기 신호를 기입하고, 상기 스위치 캐쉬에 문맥 전환되어 캐쉬된 내용만을 액세스하여 출력수단을 통해 출력하는 CPU와,상기 기입된 멀티캐스팅 신호에 대응하여 현재 CPU의 레지스터 정보를 자신의 안에 복사하고, 램(RAM)에서 현재 사용되고 있는 제1 OS 영역으로부터 캐쉬된 내용을 모두 플래쉬(flush)한 다음에, 실행하고자 하는 다른 OS를 바로 직전 사용하던 때에 백업해 두었던 CPU 레지스터 내용을 상기 CPU에 기입하고, 실행하고자 하는 OS를 위한 제n OS 영역의 내용을 자신의 안으로 캐쉬하는 스위치 캐쉬를 포함하는 캐쉬를 이용한 운영체제 전환시스템.
- 제 5 항에 있어서,상기 OS 영역 각각에는, 서로 다른 OS 기능 정보가 저장되어 있는 것을 특징으로 하는 캐쉬를 이용한 운영체제 전환시스템.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060056321A KR20070121354A (ko) | 2006-06-22 | 2006-06-22 | 캐쉬를 이용한 운영체제 전환방법 및 그 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060056321A KR20070121354A (ko) | 2006-06-22 | 2006-06-22 | 캐쉬를 이용한 운영체제 전환방법 및 그 시스템 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20070121354A true KR20070121354A (ko) | 2007-12-27 |
Family
ID=39138764
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060056321A KR20070121354A (ko) | 2006-06-22 | 2006-06-22 | 캐쉬를 이용한 운영체제 전환방법 및 그 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20070121354A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8966237B2 (en) | 2011-08-24 | 2015-02-24 | Electronics And Telecommunications Research Institute | Operating system switching method in information processing system including a switcher checking wakeup status in the processor |
-
2006
- 2006-06-22 KR KR1020060056321A patent/KR20070121354A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8966237B2 (en) | 2011-08-24 | 2015-02-24 | Electronics And Telecommunications Research Institute | Operating system switching method in information processing system including a switcher checking wakeup status in the processor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5360299B2 (ja) | マルチコアプロセッサシステム、キャッシュコヒーレンシ制御方法、およびキャッシュコヒーレンシ制御プログラム | |
JP5505501B2 (ja) | マルチコアプロセッサシステム、制御プログラム、および制御方法 | |
JP5474176B2 (ja) | 依存行列を用いる割り当て解除されたロード命令の追跡 | |
JP4829541B2 (ja) | マルチレベル・レジスタ・ファイルを有するディジタル・データ処理装置 | |
TWI722010B (zh) | 用以減少核心至核心資料轉移最佳化指令之性能反轉的低負擔硬體預測器、設備及方法 | |
US20080288718A1 (en) | Method and apparatus for managing memory for dynamic promotion of virtual memory page sizes | |
KR20100126069A (ko) | 메모리 장치 및 메모리 장치의 동작 방법 | |
US20170228316A1 (en) | Request-type sensitive cache coherence | |
US9229715B2 (en) | Method and apparatus for efficient inter-thread synchronization for helper threads | |
JP3910573B2 (ja) | 連続したメモリ・アドレスを提供する方法、システムおよびコンピュータ・ソフトウェア | |
JP2004326752A (ja) | 同時マルチスレッド化プロセッサ | |
US8479055B2 (en) | Detecting and optimizing false sharing | |
US20170286301A1 (en) | Method, system, and apparatus for a coherency task list to minimize cache snooping between cpu and fpga | |
KR20070121354A (ko) | 캐쉬를 이용한 운영체제 전환방법 및 그 시스템 | |
US8856802B2 (en) | Application hibernation | |
JP2007094986A (ja) | シミュレーション装置およびシミュレーション方法 | |
CN111078620A (zh) | 具有软件-硬件共同管理的高速缓存系统的多核处理器 | |
US20170277535A1 (en) | Techniques for restoring previous values to registers of a processor register file | |
Bae et al. | Ssdstreamer: Specializing i/o stack for large-scale machine learning | |
US6412065B1 (en) | Status register associated with MMX register file for tracking writes | |
JP2014002787A (ja) | マルチコアプロセッサシステム、キャッシュコヒーレンシ制御方法、およびキャッシュコヒーレンシ制御プログラム | |
KR20090128294A (ko) | 여러 편집 프로그램상에서의 다중복사/잘라내기/붙여넣기를 수행하는 특정 메모리 운영 방법 | |
US10992751B1 (en) | Selective storage of a dataset on a data storage device that is directly attached to a network switch | |
JP5811211B2 (ja) | マルチコアプロセッサシステム、マルチコアプロセッサシステムの制御方法、およびマルチコアプロセッサシステムの制御プログラム | |
US10817295B2 (en) | Thread-level sleep in a multithreaded architecture |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |