KR20070081711A - 크로스토크가 감소된 액정 표시 장치 - Google Patents

크로스토크가 감소된 액정 표시 장치 Download PDF

Info

Publication number
KR20070081711A
KR20070081711A KR1020060013877A KR20060013877A KR20070081711A KR 20070081711 A KR20070081711 A KR 20070081711A KR 1020060013877 A KR1020060013877 A KR 1020060013877A KR 20060013877 A KR20060013877 A KR 20060013877A KR 20070081711 A KR20070081711 A KR 20070081711A
Authority
KR
South Korea
Prior art keywords
signal
response
data lines
pixel data
data
Prior art date
Application number
KR1020060013877A
Other languages
English (en)
Inventor
김희준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060013877A priority Critical patent/KR20070081711A/ko
Publication of KR20070081711A publication Critical patent/KR20070081711A/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01FADDITIONAL WORK, SUCH AS EQUIPPING ROADS OR THE CONSTRUCTION OF PLATFORMS, HELICOPTER LANDING STAGES, SIGNS, SNOW FENCES, OR THE LIKE
    • E01F9/00Arrangement of road signs or traffic signals; Arrangements for enforcing caution
    • E01F9/60Upright bodies, e.g. marker posts or bollards; Supports for road signs
    • E01F9/623Upright bodies, e.g. marker posts or bollards; Supports for road signs characterised by form or by structural features, e.g. for enabling displacement or deflection
    • E01F9/627Upright bodies, e.g. marker posts or bollards; Supports for road signs characterised by form or by structural features, e.g. for enabling displacement or deflection self-righting after deflection or displacement
    • E01F9/629Traffic guidance, warning or control posts, bollards, pillars or like upstanding bodies or structures
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01FADDITIONAL WORK, SUCH AS EQUIPPING ROADS OR THE CONSTRUCTION OF PLATFORMS, HELICOPTER LANDING STAGES, SIGNS, SNOW FENCES, OR THE LIKE
    • E01F15/00Safety arrangements for slowing, redirecting or stopping errant vehicles, e.g. guard posts or bollards; Arrangements for reducing damage to roadside structures due to vehicular impact
    • E01F15/003Individual devices arranged in spaced relationship, e.g. buffer bollards
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01FADDITIONAL WORK, SUCH AS EQUIPPING ROADS OR THE CONSTRUCTION OF PLATFORMS, HELICOPTER LANDING STAGES, SIGNS, SNOW FENCES, OR THE LIKE
    • E01F9/00Arrangement of road signs or traffic signals; Arrangements for enforcing caution
    • E01F9/60Upright bodies, e.g. marker posts or bollards; Supports for road signs
    • E01F9/604Upright bodies, e.g. marker posts or bollards; Supports for road signs specially adapted for particular signalling purposes, e.g. for indicating curves, road works or pedestrian crossings
    • E01F9/608Upright bodies, e.g. marker posts or bollards; Supports for road signs specially adapted for particular signalling purposes, e.g. for indicating curves, road works or pedestrian crossings for guiding, warning or controlling traffic, e.g. delineator posts or milestones

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

액정 표시 장치의 소스 드라이버는 타이밍 컨트롤러로부터의 픽셀 데이터 신호 및 제어 신호들에 응답해서 복수의 데이터 라인들을 반전 구동하되, 일군의 데이터 라인들과 타군의 데이터 라인들을 상보적으로 구동한다. 그러므로, 특정 영상 패턴이 액정 패널에 표시될 때 픽셀 데이터 신호와 공통 전압 간의 커플링에 의해서 공통 전압의 전위가 변화되는 것을 최소화할 수 있다.

Description

크로스토크가 감소된 액정 표시 장치{LIQUID CRYSTAL DISPLAY FOR REDUCING CROSSTALK}
도 1은 본 발명의 바람직한 실시예에 따른 액정 표시 장치의 구성을 보여주는 도면;
도 2는 도 1에 도시된 소스 드라이버의 구성을 보여주는 도면;
도 3은 도 1에 도시된 타이밍 컨트롤러로부터 출력되는 제 1 및 제 2 반전 구동 신호들을 보여주는 도면;
도 4는 2-1 도트 반전 구동 방식으로 구동되는 액정 패널에 표시된 영상의 크로스토크에 의한 영향의 예를 보여주는 도면;
도 5는 액정 패널 상의 픽셀들의 구동 예를 보여주는 도면;
도 6은 픽셀 데이터 신호와 공통 전압 간의 커플링에 의해서 공통 전압의 전위가 변화된 것을 보여주는 도면;
도 7은 본 발명의 바람직한 실시예에 따른 액정 표시 장치의 반전 구동 방식을 보여주는 도면;
도 8은 본 발명의 액정 표시 장치에서 픽셀 데이터 신호의 전압과 공통 전압 간의 커플링에 의한 공통 전압의 전위 변화가 최소화된 것을 보여주는 도면;
도 9는 본 발명의 다른 실시예에 따른 액정 표시 장치에 구비되는 소스 드라 이버의 구성을 구체적으로 보여주는 도면; 그리고
도 10은 본 발명의 또다른 실시예에 따른 액정 표시 장치에 구비되는 소스 드라이버의 구성을 보여주는 도면이다.
*도면의 주요 부분에 대한 설명
100 : 액정 표시 장치 110 : 타이밍 컨트롤러
120, 900, 1000 : 소스 드라이버 130 : 전압 변환기
140 : 게이트 드라이버 150 : 액정 패널
910, 1010 : 쉬프트 레지스터 920, 1020 : 데이터 레지스터
930, 1030 : 래치 940, 1040 : 디지털-아날로그 변환기
950, 1050 : 출력 버퍼
본 발명은 액정 표시 장치에 관한 것으로, 좀 더 구체적으로는 크로스토크를 개선하는 액정 표시 장치에 관한 것이다.
일반적으로 액정 표시 장치는 액정의 열화를 방지하기 위하여 동일한 픽셀 데이터 신호에 대해서 공통 전압을 기준으로 상보적인 한 쌍의 계조 전압들을 매 프레임마다 번갈아 픽셀로 제공하는 반전 구동을 수행한다. 이와 같은 반전 구동 방식에서는 상보적인 한 쌍의 계조 전압들 각각과 공통 전압 사이의 전압 차가 동일해야만 원하는 영상이 정확하게 표시된다.
그러나 특정 영상 패턴이 액정 표시 장치에 디스플레이될 때 픽셀 데이터 신호와 공통 전압 간의 커플링(coupling)에 의해서 공통 전압의 전위가 변화될 수 있다. 이러한 공통 전압의 왜곡에 의해서 한 쌍의 계조 전압들 각각과 공통 전압 사이의 전압 차가 불균형하게 되고, 그 결과 동일한 픽셀 데이터 신호들 간에 휘도 차 즉, 크로스토크가 발생한다. 크로스토크는 화질 저하의 주요 원인 중의 하나이다.
따라서 본 발명의 목적은 크로스토크를 개선하는 액정 표시 장치를 제공하는 데 있다.
상술한 바와 같은 목적을 달성하기 위한 본 발명의 특징에 의하면, 액정 표시 장치는 액정 패널, 타이밍 컨트롤러, 게이트 드라이버 그리고 소스 드라이버를 포함한다. 액정 패널은 복수의 게이트 라인들과 상기 복수의 게이트 라인들에 교차하여 배열된 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들에 의해 정의된 영역들에 배열된 복수의 픽셀들을 포함한다. 타이밍 컨트롤러는 픽셀 데이터 신호 및 제어 신호들을 출력한다. 게이트 드라이버는 상기 제어 신호들에 응답해서 상기 복수의 게이트 라인들을 구동한다. 상기 소스 드라이버는 상기 픽셀 데이터 신호 및 상기 제어 신호들에 응답해서 상기 복수의 데이터 라인들을 반전 구동하되, 일군의 데이터 라인들과 타군의 데이터 라인들을 상보적으로 구동한다.
상기 제어 신호들은 제 1 반전 구동 신호와 제 2 반전 구동 신호를 포함하며, 상기 제 1 및 제 2 반전 구동 신호들은 상보적이다.
상기 소스 드라이버는 적어도 2 개의 소스 드라이버 집적 회로들을 포함하며, 제 1 소스 드라이버는 상기 제 1 반전 구동 신호에 응답해서 동작하고, 제 2 소스 드라이버는 상기 제 2 반전 구동 신호에 응답해서 동작한다.
상기 제어 신호들은 래치 신호 및 반전 구동 신호를 포함한다. 이 때, 상기 소스 드라이버는, 순차적인 샘플링 신호를 공급하는 쉬프트 레지스터와, 상기 샘플링 신호에 응답하여 상기 픽셀 데이터 신호를 저장하는 데이터 레지스터와, 상기 래치 신호에 응답해서 상기 데이터 레지스터로부터 출력되는 상기 픽셀 데이터 신호를 래치하는 래치와, 상기 래치로부터 출력되는 상기 출력 픽셀 데이터 신호를 아날로그 픽셀 데이터 신호로 변환하는 디지털-아날로그 변환기, 그리고 상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 데이터 라인들로 제공하는 출력 버퍼를 포함한다.
상기 출력 버퍼는, 상기 일군의 데이터 라인들과 연결되고, 상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 일군의 데이터 라인들로 제공하는 제 1 버퍼 그리고 상기 타군의 데이터 라인들과 연결되고, 상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 타군의 데이터 라인들로 제공하는 제 2 버퍼를 포함한다. 상기 제 1 및 제 2 버퍼들은 상기 일군의 데이터 라인들과 상기 타군의 데이터 라인들을 상보적으로 구동한다.
이하 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다.
도 1은 본 발명의 바람직한 실시예에 따른 액정 표시 장치의 구성을 보여주는 도면이다.
도 1을 참조하면, 액정 표시 장치(100)는 타이밍 컨트롤러(110), 소스 드라이버(120), 전압 변환기(130), 게이트 드라이버(140), 그리고 액정 패널(150)을 포함한다.
액정 패널(150)은 복수의 게이트 라인들(G1-Gn)과, 게이트 라인들에 교차하는 복수의 데이터 라인들(R1-Rm, G1-Gm, B1-Bm)과, 게이트 라인 및 데이터 라인에 의해 정의된 영역에 각각 배열된 픽셀들을 포함한다. 각 픽셀은 게이트 라인과 데이터 라인에 게이트 전극 및 소스 전극이 각각 연결되는 박막 트랜지스터(T1)와, 박막 트랜지스터(T1)의 드레인 전극에 연결되는 액정 커패시터(CLC) 및 스토리지 커패시터(CST)를 포함한다. 이러한 픽셀 구조에서는, 게이트 드라이버(160)에 의해서 게이트 라인들이 순차적으로 선택되고, 선택된 게이트 라인에 게이트 온 전압이 펄스 형태로 인가되면, 게이트 라인에 연결된 픽셀의 박막 트랜지스터(T1)가 턴 온되고, 이어서 소스 드라이버(130)에 의해 각 데이터 라인에 픽셀 정보를 포함하는 전압이 인가된다. 이 전압은 해당 픽셀의 박막 트랜지스터를 거쳐 액정 커패시터(CLC)와 스토리지 커패시터(CST)에 인가되며, 액정 및 스토리지 커패시터들(CLC, CST)이 구동됨으로써 소정의 표시 동작이 이루어진다.
타이밍 컨트롤러(110)는 외부 장치로부터 입력되는 현재 픽셀 데이터 신호(RGB), 수평 동기 신호(H_SYNC), 수직 동기 신호(V_SYNC), 클럭 신호(MCLK) 및 데이터 인에이블 신호(DE)를 입력받는다. 타이밍 컨트롤러(110)는 소스 드라이버(130)와의 인터페이스 사양에 맞도록 데이터 포맷(format)을 변환한 픽셀 데이터 신호(RGB') 및 제어 신호들을 소스 드라이버(120)로 출력한다. 타이밍 컨트롤러(110)로부터 소스 드라이버(120)로 제공되는 제어 신호들은, 래치 신호(TP), 수평 동기 시작 신호(STH, start horizontal), 클럭 신호(HCLK), 제 1 반전 구동 신호(POL) 그리고 제 2 반전 구동 신호(POLB)를 포함한다. 제 1 및 제 2 반전 구동 신호들(POL, POLB)은 서로 위상이 반대인 상보적 신호들이다.
전압 변환기(150)는 외부로부터 전원 전압(VDD)을 입력받고, 액정 표시 장치(100)의 동작에 필요한 다양한 전압들 예를 들면, 게이트 온 전압(VON), 게이트 오프 전압(VOFF), 아날로그 전원 전압(AVDD), 디지털 전원 전압(DVDD) 및 공통 전압(VCOM)을 발생한다. 게이트 온 전압(VON)과 게이트 오프 전압(VOFF)은 게이트 드라이버(140)로 제공되고, 아날로그 전원 전압(AVDD) 및 디지털 전원 전압(DVDD)은 액정 표시 장치(100)의 동작 전압으로서 사용된다.
게이트 드라이버(140)는 타이밍 컨트롤러(110)로부터 제공되는 제어 신호들 즉, 수직 동기 시작 신호(start vertical, STV), 게이트 클럭 신호(CPV), 및 출력 인에이블 신호(OE)에 응답해서 액정 패널(140)의 게이트 라인들(G1-Gn)을 순차적으로 스캐닝한다. 여기서, 스캐닝이란 게이트 라인들에 게이트 온 전압(VON)을 순차적으로 인가하여 게이트 온 전압(VON)이 인가된 게이트 라인의 픽셀을 데이터 기록 이 가능한 상태로 만드는 것을 말한다.
소스 드라이버(120)는 타이밍 컨트롤러(110)로부터 제공되는 제어 신호들 즉, 래치 신호(TP), 수평 동기 시작 신호(STH), 클럭 신호(HCLK) 그리고 제 1 및 제 2 반전 구동 신호들(POL, POLB)에 응답해서 계조 전압 발생기(미 도시됨)로부터의 계조 전압들 중 픽셀 데이터 신호(RGB')에 대응하는 계조 전압들을 가지고 액정 패널(150)의 데이터 라인들(D1-Dm)을 구동한다. 일반적으로 소스 드라이버(120)는 복수의 집적 회로들로 구성된다.
상술한 바와 같은 구성을 갖는 액정 표시 장치(100)의 소스 드라이버(120)는 제 1 반전 구동 신호(POL)에 응답해서 일군의 데이터 라인들(D1~Dk)을 구동하고, 제 2 반전 구동 신호(POLB)에 응답해서 타군의 데이터 라인들(Dk+1~Dm)을 구동한다. 제 1 및 제 2 반전 구동 신호들(POL, POLB)은 위상이 반대인 상보적 신호들이므로, 일군의 데이터 라인들(D1~Dk)과 타군의 데이터 라인들(Dk+1~Dm)은 상보적으로 구동된다. 본 명세서에서, m은 양의 정수이고, k는 m/2 또는 (m+1)/2인 양의 정수이다.
도 2는 도 1에 도시된 소스 드라이버(120)의 일 실시예에 따른 구성을 보여주는 도면이다. 본 발명의 실시예에서, 소스 드라이버(120)는 두 개의 소스 드라이버 집적 회로들(210, 220)을 포함한다. 제 1 소스 드라이버(210)는 일군의 데이터 라인들(D1~Dk)과 연결되며, 제 1 반전 구동 신호(POL)에 응답해서 동작한다. 제 2 소스 드라이버(220)는 타군의 데이터 라인들(Dk+1~Dm)과 연결되고, 제 2 반전 구동 신호(POLB)에 응답해서 동작한다.
도 3은 도 1에 도시된 타이밍 컨트롤러로부터 출력되는 제 1 및 제 2 반전 구동 신호들(POL, POLB)을 보여주는 도면들이다.
제 1 및 제 2 소스 드라이버들(210, 220)이 상보적인 제 1 및 제 2 반전 구동 신호들(POL, POLB)에 각각 응답해서 동작하므로 일군의 데이터 라인들(D1~Dk)과 타군의 데이터 라인들(Dk+1~Dm)은 상보적으로 구동된다.
동일한 극성의 구동 전압이 계속적으로 액정 셀에 인가되면, 액정 물질 내의 이온성 불순물의 침전으로 인해 화소 전극과 대향 전극에서 전기화학적 변화가 발생하고, 이것은 표시 민감도와 휘도를 저하시킨다.
이것을 방지하기 위하여, 액정 셀에 인가되는 전압의 극성을 주기적으로 반전시키는 것이 필요하며, 이와 같은 구동 방식을 반전 구동 방식이라 한다. 반전 구동 방식에는 프레임 단위로 극성을 반전시키는 프레임 반전, 라인 단위로 극성을 반전시키는 라인 반전, 화소 단위로 극성을 반전시키는 도트 반전 동이 있으며, 이 중 라인 반전이나 도트 반전이 주로 사용된다.
도트 반전 구동 방식에서는 행방향 및 열방향으로 서로 인접하는 두 화소 전극에 서로 다른 극성의 구동 전압이 인가된다. 예를 들어, 액정 패널 상의 서로 인접하는 두 화소 전극 중 임의의 하나에는 정의 극성(positive polarity)의 구동 전압이 인가되며, 다른 하나에는 부의 극성(negative polarit)의 구동 전압이 인가된다. 또한 이러한 극성 상태는 매 프레임(frame)마다 반전된다.
도트 반전 구동 방식은 상하 좌우 인접하는 화소 전극간의 극성이 서로 반대인 1도트 반전 구동 방식과, 좌우에 인접하는 화소 전극간의 극성은 서로 반대이고 상하 좌우 인접하는 화소 전극간의 극성은 2 개의 행단위로 반전되는 2-1 도트 반전 구동 방식이 있다.
2-1 도트 반전 구동 방식은 1도트 구동 방식에 비하여 소비 전류가 작고 윈도우 화면에서의 플리커링이 보이지 않기 때문에 주로 사용되고 있다. 도 4 및 도 5는 2-1 도트 반전 구동 방식으로 구동되는 액정 패널에 표시된 영상의 일 예를 보여주고 있다.
도 4를 참조하면, 액정 패널의 제 1 및 제 2 영역들(400, 420)에는 자주색 줄무늬의 영상 패턴을 표시하고, 중심부인 제 3 영역(410)에는 흰색 영상을 표시하고자 할 때 제 2 영역(420)에는 제 1 영역(420)과 다른 영상이 표시된다.
도 5는 도 4에 도시된 제 1 및 제 2 영역들(400, 420)의 일부 영역(430)을 자세히 보여주고 있다. 액정 패널(110)에는 적색, 녹색 및 청색에 각각 대응하는 3 개의 픽셀들(R, G, B)이 게이트 라인의 신장 방향으로 순차적으로 그리고 반복적으로 배치된다. 각각의 픽셀들은 2-1 도트 반전 구동 방식으로 구동된다. 즉, 좌우에 인접하는 화소 전극간의 극성은 서로 반대이고 상하 좌우 인접하는 화소 전극간의 극성은 2 개의 행단위로 반전된다.
이와 같은 액정 패널에 자주색 줄무늬 패턴이 디스플레이되는 경우, 적색 및 청색에 각각 대응하는 픽셀들(R, B) 중 일부가 온 상태에 놓이고, 나머지 픽셀들은 오프 상태에 놓인다. i번째 수평 라인(Hi)에서 온 상태인 픽셀들은 모두 정의 극성(+)으로 구동되고 있고, i+1번째 수평 라인(Hi+1)에서 온 상태인 픽셀들은 모두 음의 극성(-)으로 구동되고 있음을 알 수 있다. 다시 말하면, i번째 수평 라인(Hi) 에서 픽셀들로 인가되는 데이터 신호들의 전압은 모두 정의 극성(+)이고, i+1번째 수평 라인(Hi+1)에서 픽셀들로 인가되는 데이터 신호들의 전압은 모두 음의 극성(-)이다.
그 결과, 도 6에 도시된 바와 같이, 픽셀 데이터 신호의 전압(VDAT)과 공통 전압 간의 커플링(coupling)에 의해서 공통 전압의 전위가 변화한다. 이와 같은 크로스토크는, 도 4에 도시된 바와 같이, 제 2 영역(420)의 표시 영상을 제 1 영역(400)의 표시 영상과 다르게 변화시킨다.
도 7은 본 발명의 바람직한 실시예에 따른 액정 표시 장치(100)의 반전 구동 방식을 보여주고 있다. 앞서 설명한 바와 같이, 제 1 소스 드라이버(210)는 일군의 데이터 라인들(D1~Dk)과 연결되며, 제 1 반전 구동 신호(POL)에 응답해서 동작한다. 제 2 소스 드라이버(220)는 타군의 데이터 라인들(Dk+1~Dm)과 연결되고, 제 2 반전 구동 신호(POLB)에 응답해서 동작한다. 제 1 및 제 2 소스 드라이버들(210, 220)이 상보적인 제 1 및 제 2 반전 구동 신호들(POL, POLB)에 각각 응답해서 동작하므로 일군의 데이터 라인들(D1~Dk)과 타군의 데이터 라인들(Dk+1~Dm)은 상보적으로 구동된다.
i번째 수평 라인(Hi)에서 일군의 픽셀들(710)의 전압 극성은 "+-+-+-+-+-…+"이고, 타군의 픽셀들(720)의 전압 극성은 "-+-+-+-+-…-"이다. 그러므로 자주색 줄무늬 영상 패턴이 액정 패널(100)에 표시될 때 데이터 라인(D1)과 연결된 적색 픽셀(R) 및 데이터 라인(D3)과 연결된 청색 픽셀(B)은 각각 양의 극성(+)으로 구동되나 데이터 라인(Dk+1)과 연결된 적색 픽셀(R) 및 데이터 라인(Dk+3)과 연결된 청 색 픽셀(B)은 음의 극성(+)으로 구동된다.
본 발명의 액정 표시 장치(100)에 의하면, 하나의 수평 라인 상의 픽셀들로 공급되는 픽셀 데이터 신호들의 전압 극성들이 양의 극성(+)과 음의 극성(-)을 모두 포함하므로 도 8에 도시된 바와 같이, 픽셀 데이터 신호의 전압(VDAT)과 공통 전압 간의 커플링에 의한 공통 전압의 전위 변화가 최소화된다. 그러므로, 본 발명의 액정 표시 장치(100)는 도 4에 도시된 바와 같은 크로스토크에 의한 오류 영상이 표시되는 것을 최소화할 수 있다.
도 9는 본 발명의 다른 실시예에 따른 액정 표시 장치에 구비되는 소스 드라이버(900)의 구성을 구체적으로 보여주고 있다. 이 실시예에서 액정 표시 장치는 도 1에 도시된 구성과 동일한 회로 구성을 가지나 도 1에 도시된 소스 드라이버(120)만 도 9에 도시된 바와 같은 새로운 구성을 갖는다.
도 9를 참조하면, 소스 드라이버(900)는, 순차적인 샘플링 신호를 공급하는 쉬프트 레지스터(910), 샘플링 신호에 응답하여 픽셀 데이터 신호(RGB')를 저장하는 데이터 레지스터(920), 데이터 레지스터(920)로부터 출력되는 픽셀 데이터 신호를 래치하는 래치(930), 래치(930)로부터 출력되는 디지털 픽셀 데이터 신호를 아날로그 신호로 변환하는 디지털-아날로그 변환기(940) 그리고 출력 버퍼(950)를 포함한다.
쉬프트 레지스터(910)는 도 1에 도시된 타이밍 컨트롤러(110)로부터의 수평 동기 시작 신호(STH)를 클럭 신호(HCLK)에 따라 순차적으로 쉬프트시켜 샘플링 신호로서 출력한다.
데이터 레지스터(920)는 쉬프트 레지스터(310)로부터의 샘플링 신호에 응답해서 타이밍 컨트롤러(110)로부터의 출력 픽셀 데이터 신호(RGB')를 일정 단위씩 순차적으로 샘플링하여 저장한다. 이 때, 데이터 레지스터(920)의 크기는 (수평 방향 픽셀의 수 * 픽셀 데이터 각각의 비트 수)이다.
래치(930)는 래치 신호(TP)에 응답해서 데이터 레지스터(920)로부터의 출력 픽셀 데이터 신호를 래치한다. 디지털-아날로그 변환기(940)는 래치(930)로부터의 픽셀 데이터 신호를 계조 전압들(VO-V11)을 이용하여 아날로그 픽셀 신호로 변환한다. 계조 전압들(VO-V11)은 계조 전압 발생기(미 도시됨)에 의해서 발생된다.
출력 버퍼(950)는 디지털-아날로그 변환기(940)로부터 출력되는 아날로그 픽셀 신호를 저장한 후 래치 신호(TP)에 동기해서 액정 패널의 데이터 라인들(D1-Dm)로 공급한다. 예컨대, 래치(930)는 래치 신호(TP)의 라이징 에지(rising edge)에서 데이터 레지스터(920)로부터의 출력 픽셀 데이터 신호를 디지털-아날로그 변환기(940)로 출력하고, 출력 버퍼(950)는 래치 신호(LOAD)의 폴링 에지(falling edge)에서 디지털-아날로그 컨버터(940)의 출력을 데이터 라인들(D1-Dm)로 전달한다.
본 발명의 실시예에 따른 출력 버퍼(950)는 두 개의 버퍼들(951, 952)을 포함한다. 제 1 버퍼(951)는 일군의 데이터 라인들(D1~Dk)과 연결되고, 제 1 반전 구동 신호(POL)에 응답해서 동작한다. 제 2 버퍼(952)는 타군의 데이터 라인들(Dk+1~Dm)과 연결되고, 제 2 반전 구동 신호(POLB)에 응답해서 동작한다. 제 1 및 제 2 버퍼들(951, 952)이 상보적인 제 1 및 제 2 반전 구동 신호들(POL, POLB)에 각각 응답해서 동작하므로 일군의 데이터 라인들(D1~Dk)과 타군의 데이터 라인들(Dk+1~Dm)은 상보적으로 구동된다. 도 9에 도시된 예에서는 소스 드라이버(900)가 단일 집적 회로로 구성된 경우를 일 예로서 설명하였다. 다른 실시예에서, 소스 드라이버(900)가 복수의 집적 회로들을 포함하는 경우에는 각각의 집적 회로 내에 구비되는 출력 버퍼(950)에 연결된 데이터 라인들이 두 개의 그룹들로 나누어지고, 나누어진 두 개의 그룹들이 상보적으로 구동된다.
도 10은 본 발명의 또다른 실시예에 따른 액정 표시 장치에 구비되는 소스 드라이버(1000)의 구성을 구체적으로 보여주고 있다. 도 10에 도시된 소스 드라이버(1000)는 도 9에 도시된 소스 드라이버(900)와 동일한 회로 구성을 갖는다. 도 10에 도시된 소스 드라이버(1000)가 도 9에 도시도니 소스 드라이버(900)와 다른 점은, 출력 버퍼(1050) 내 구비되는 제 1 및 제 2 버퍼들(1051, 1052)이 모두 제 1 반전 구동 신호(POL)에 응답해서 동작한다는 것이다. 제 2 버퍼(1052)는 제 1 반전 구동 신호(POL)에 응답해서 동작하나 내부적으로 제 1 반전 구동 신호(POL)를 반전시키기 위한 회로를 포함함으로써 일군의 데이터 라인들(D1~Dk)과 타군의 데이터 라인들(Dk+1~Dm)은 상보적으로 구동된다.
제 1 및 제 2 버퍼들(1051, 1052)이 모두 제 1 반전 구동 신호(POL)에 응답해서 동작하므로, 도 1에 도시된 타이밍 컨트롤러(110)는 제 1 반전 구동 신호(POL)만을 출력하도록 설계된다.
예시적인 바람직한 실시예들을 이용하여 본 발명을 설명하였지만, 본 발명의 범위는 개시된 실시예들에 한정되지 않는다는 것이 잘 이해될 것이다. 따라서, 청 구범위는 그러한 변형 예들 및 그 유사한 구성들 모두를 포함하는 것으로 가능한 폭넓게 해석되어야 한다.
이와 같은 본 발명에 의하면, 일군의 데이터 라인들과 타군의 데이터 라인들은 상보적으로 구동된다. 그러므로, 특정 영상 패턴이 액정 패널에 표시될 때 픽셀 데이터 신호와 공통 전압 간의 커플링에 의해서 공통 전압의 전위가 변화되는 것을 최소화할 수 있다.

Claims (9)

  1. 복수의 게이트 라인들과 상기 복수의 게이트 라인들에 교차하여 배열된 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들에 의해 정의된 영역들에 배열된 복수의 픽셀들을 포함하는 액정 패널과;
    픽셀 데이터 신호 및 제어 신호들을 출력하는 타이밍 컨트롤러와;
    상기 제어 신호들에 응답해서 상기 복수의 게이트 라인들을 구동하는 게이트 드라이버; 그리고
    상기 픽셀 데이터 신호 및 상기 제어 신호들에 응답해서 상기 복수의 데이터 라인들을 반전 구동하되, 일군의 데이터 라인들과 타군의 데이터 라인들을 상보적으로 구동하는 소스 드라이버를 포함하는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1 항에 있어서,
    상기 제어 신호들은 제 1 반전 구동 신호와 제 2 반전 구동 신호를 포함하며, 상기 제 1 및 제 2 반전 구동 신호들은 상보적인 것을 특징으로 하는 액정 표시 장치.
  3. 제 2 항에 있어서,
    상기 소스 드라이버는 적어도 2 개의 소스 드라이버 집적 회로들을 포함하며, 제 1 소스 드라이버는 상기 제 1 반전 구동 신호에 응답해서 동작하고, 제 2 소스 드라이버는 상기 제 2 반전 구동 신호에 응답해서 동작하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 1 항에 있어서,
    상기 제어 신호들은 래치 신호 및 반전 구동 신호를 포함하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 4 항에 있어서,
    상기 소스 드라이버는,
    순차적인 샘플링 신호를 공급하는 쉬프트 레지스터와;
    상기 샘플링 신호에 응답하여 상기 픽셀 데이터 신호를 저장하는 데이터 레지스터와;
    상기 래치 신호에 응답해서 상기 데이터 레지스터로부터 출력되는 상기 픽셀 데이터 신호를 래치하는 래치와;
    상기 래치로부터 출력되는 상기 출력 픽셀 데이터 신호를 아날로그 픽셀 데이터 신호로 변환하는 디지털-아날로그 변환기; 그리고
    상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 데이터 라인들로 제공하는 출력 버퍼를 포함하는 것을 특징으로 하는 액정 표시 장치.
  6. 제 5 항에 있어서,
    상기 출력 버퍼는,
    상기 일군의 데이터 라인들과 연결되고, 상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 일군의 데이터 라인들로 제공하는 제 1 버퍼; 그리고
    상기 타군의 데이터 라인들과 연결되고, 상기 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 타군의 데이터 라인들로 제공하는 제 2 버퍼를 포함하되;
    상기 제 1 및 제 2 버퍼들은 상기 일군의 데이터 라인들과 상기 타군의 데이터 라인들을 상보적으로 구동하는 것을 특징으로 하는 액정 표시 장치.
  7. 제 1 항에 있어서,
    상기 제어 신호들은 래치 신호, 제 1 반전 구동 신호 및 제 2 반전 구동 신호를 포함하는 것을 특징으로 하는 액정 표시 장치.
  8. 제 7 항에 있어서,
    상기 소스 드라이버는,
    순차적인 샘플링 신호를 공급하는 쉬프트 레지스터와;
    상기 샘플링 신호에 응답하여 상기 픽셀 데이터 신호를 저장하는 데이터 레지스터와;
    상기 래치 신호에 응답해서 상기 데이터 레지스터로부터 출력되는 상기 픽셀 데이터 신호를 래치하는 래치와;
    상기 래치로부터 출력되는 상기 출력 픽셀 데이터 신호를 아날로그 픽셀 데이터 신호로 변환하는 디지털-아날로그 변환기; 그리고
    상기 제 1 및 제 2 반전 구동 신호들에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 데이터 라인들로 제공하는 출력 버퍼를 포함하는 것을 특징으로 하는 액정 표시 장치.
  9. 제 8 항에 있어서,
    상기 출력 버퍼는,
    상기 일군의 데이터 라인들과 연결되고, 상기 제 1 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 일군의 데이터 라인들로 제공하는 제 1 버퍼; 그리고
    상기 타군의 데이터 라인들과 연결되고, 상기 제 2 반전 구동 신호에 응답해서 상기 디지털-아날로그 변환기로부터의 상기 아날로그 픽셀 데이터 신호를 상기 타군의 데이터 라인들로 제공하는 제 2 버퍼를 포함하되;
    상기 제 1 및 제 2 버퍼들은 상기 일군의 데이터 라인들과 상기 타군의 데이터 라인들을 상보적으로 구동하는 것을 특징으로 하는 액정 표시 장치.
KR1020060013877A 2006-02-13 2006-02-13 크로스토크가 감소된 액정 표시 장치 KR20070081711A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060013877A KR20070081711A (ko) 2006-02-13 2006-02-13 크로스토크가 감소된 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060013877A KR20070081711A (ko) 2006-02-13 2006-02-13 크로스토크가 감소된 액정 표시 장치

Publications (1)

Publication Number Publication Date
KR20070081711A true KR20070081711A (ko) 2007-08-17

Family

ID=38611574

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060013877A KR20070081711A (ko) 2006-02-13 2006-02-13 크로스토크가 감소된 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR20070081711A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018067934A3 (en) * 2016-10-08 2018-07-26 E Ink Corporation Driving methods for electro-optic displays

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018067934A3 (en) * 2016-10-08 2018-07-26 E Ink Corporation Driving methods for electro-optic displays

Similar Documents

Publication Publication Date Title
US9548031B2 (en) Display device capable of driving at low speed
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
KR100859467B1 (ko) 액정표시장치 및 그 구동방법
KR101322002B1 (ko) 액정표시장치
US8581823B2 (en) Liquid crystal display device and driving method thereof
KR101329438B1 (ko) 액정표시장치
US7489326B2 (en) Method and apparatus for driving liquid crystal display panel
KR101252854B1 (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
US20070069214A1 (en) Liquid crystal display and method of driving the same
KR100884993B1 (ko) 액정표시장치 및 그 구동방법
KR101585687B1 (ko) 액정표시장치
US8279148B2 (en) LCD and drive method thereof
KR20120075166A (ko) 액정표시장치 및 그의 구동 방법
US7522147B2 (en) Source driver and data switching circuit thereof
KR102090607B1 (ko) 액정표시장치
KR101985245B1 (ko) 액정표시장치
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
US9093034B2 (en) Liquid crystal display and method of driving the same
KR20070077348A (ko) 크로스토크를 개선하는 액정 표시 장치
KR100477598B1 (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
KR20070081711A (ko) 크로스토크가 감소된 액정 표시 장치
KR100880934B1 (ko) 액정표시장치 및 구동방법
KR100486998B1 (ko) 액정패널의 구동방법 및 액정 표시 장치
KR101298402B1 (ko) 액정패널 및 그를 포함하는 액정표시장치
KR20030054934A (ko) 액정표시장치의 구동장치 및 구동방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination