KR20060130924A - 플라스마 디스플레이 패널 - Google Patents
플라스마 디스플레이 패널 Download PDFInfo
- Publication number
- KR20060130924A KR20060130924A KR1020050049263A KR20050049263A KR20060130924A KR 20060130924 A KR20060130924 A KR 20060130924A KR 1020050049263 A KR1020050049263 A KR 1020050049263A KR 20050049263 A KR20050049263 A KR 20050049263A KR 20060130924 A KR20060130924 A KR 20060130924A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- substrate
- display panel
- plasma display
- terminal portion
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/46—Connecting or feeding means, e.g. leading-in conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/16—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/24—Sustain electrodes or scan electrodes
- H01J2211/245—Shape, e.g. cross section or pattern
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 플라스마 디스플레이 패널에 관한 것으로서, 본 발명에 따른 플라스마 디스플레이 패널은 제1 기판, 다수로 구획되는 방전공간을 사이에 두고 대향하면서 서로 중첩되는 영역의 가장자리에 형성한 실링 라인(sealing line)을 따라 상기 제1 기판과 접합되는 제2 기판, 상기 방전공간 내에 형성된 형광체층, 상기 제1 기판과 상기 제2 기판 사이에서 상기 방전공간을 적어도 일부 둘러싸는 제1 전극, 상기 제1 전극으로부터 상기 양 기판에 수직 방향으로 이격 배치되어 상기 방전공간을 적어도 일부 둘러싸는 제2 전극, 및 상기 제1 기판 및 상기 제2 기판 중에서 하나 이상의 기판 가장자리에 형성된 다수의 단자부를 포함하며, 상기 제1 전극은 상기 제1 기판 및 상기 제2 기판 중에서 어느 한 기판의 일측 가장자리에 형성된 단자부와 접속되고, 상기 제2 전극은 상기 제1 전극이 접속되는 단자부가 형성되는 동일한 기판의 다른 일측 가장자리에 형성된다.
플라스마, 디스플레이, 적층형 전극, 단자부
Description
도 1은 본 발명의 일 실시예에 따른 플라스마 디스플레이 패널의 평면도이다.
도 2는 도 1의 플라스마 디스플레이 패널을 Ⅱ-Ⅱ선에 따라 나타낸 부분 단면도이다.
도 3은 도 1의 플라스마 디스플레이 패널을 나타낸 부분 분해 사시도이다.
도 4는 도 1의 플라스마 디스플레이 패널에 사용된 전극의 구조를 나타낸 부분 사시도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : 제1 기판 13 : 제1 단자부
14 : 제2 단자부 20 : 제2 기판
22 : 유전체층 25 : 제3 단자부
30 : 방전공간 31 : 형광체층
35 : 보호막 41 : 제1 전극
42 : 제2 전극 43 : 제3 전극
45 : 제1 접속부 46 : 제2 접속부
50 : 격벽층 51 : 제1 격벽층
52 : 제2 격벽층 60 : 실링 라인
본 발명은 플라스마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 방전공간을 둘러싸는 링구조로 형성된 적층형 전극을 갖는 플라스마 디스플레이 패널에 관한 것이다.
플라스마 디스플레이 패널은 인가되는 방전전압에 따라 직류(DC)형, 교류(AC)형 및 혼합형(Hybrid)형으로 분류되고, 방전구조에 따라 대향 방전형 및 면 방전형으로 분류된다.
직류형 플라스마 디스플레이 패널에서는 대응하는 전극들 사이에 전하의 이동이 직접적으로 이루어지므로, 전극의 손상이 심하게 되는 문제점이 있었기 때문에, 근래에는 면 방전 구조를 갖는 교류형 플라스마 디스플레이 패널이 일반적으로 사용되고 있다.
이러한 플라스마 디스플레이 패널은 고화질, 초박형, 경량화 및 광시야각이 우수하며, 다른 평판 디스플레이 장치에 비해 제조방법이 간단하고 대형화가 용이하여 차세대 대형 평판 디스플레이 장치로서 각광받고 있다.
하지만, 플라스마 디스플레이 패널은 방전과정에서 에너지 변환 효율이 매우 낮아 플라스마 디스플레이 패널의 전체적인 에너지 이용 효율이 비교적 떨어진다는 문제점이 있다.
이러한 문제점을 해결하고 방전 효율을 향상시키기 위해 다양한 전극 구조가 개발되고 있으며, 링구조로 형성된 적층형 전극도 그 중에 하나이다. 그러나 링구조로 형성된 적층형 전극을 사용할 경우, 외부로부터 구동신호를 인가받기 위한 단자부와 전극의 연결이 원활하게 않은 문제점을 가지고 있다.
따라서, 본 발명은, 상기한 바와 같은 문제점을 해결하기 위한 것으로서, 전극과 단자부가 원활하게 연결될 수 있는 구조를 갖는 플라스마 표시 패널을 제공하는 것이다.
본 발명에 따른 플라스마 디스플레이 패널은, 제1 기판, 다수로 구획되는 방전공간을 사이에 두고 대향하면서 서로 중첩되는 영역의 가장자리에 형성한 실링 라인(sealing line)을 따라 상기 제1 기판과 접합되는 제2 기판, 상기 방전공간 내에 형성된 형광체층, 상기 제1 기판과 상기 제2 기판 사이에서 상기 방전공간을 적어도 일부 둘러싸는 제1 전극, 상기 제1 전극으로부터 상기 양 기판에 수직 방향으로 이격 배치되어 상기 방전공간을 적어도 일부 둘러싸는 제2 전극, 및 상기 제1 기판 및 상기 제2 기판 중에서 하나 이상의 기판 가장자리에 형성된 다수의 단자부를 포함하며, 상기 제1 전극은 상기 제1 기판 및 상기 제2 기판 중에서 어느 한 기판의 일측 가장자리에 형성된 단자부와 접속되고, 상기 제2 전극은 상기 제1 전극이 접속되는 단자부가 형성된 동일한 기판의 다른 일측 가장자리에 형성된다.
상기 단자부는 상기 양 기판의 비중첩 영역에 형성된 다수의 단자와, 상기 양 기판의 중첩 영역에 형성되어 상기 다수의 단자에 각각 연결된 다수의 연결 배선을 포함하는 것이 바람직하다.
여기서, 본 발명에 따른 플라스마 디스플레이 패널은 상기 제1 전극 및 상기 제2 전극의 단부를 상기 연결 배선과 각각 접속시키는 제1 접속부 및 제2 접속부를 더 포함하는 것이 바람직하다.
또한, 상기 단자부는 상기 제1 기판의 양측 가장자리에 각각 형성된 제1 단자부와 제2 단자부를 포함하며, 상기 제1 전극은 상기 제1 단자부와 접속되고 상기 제2 전극은 상기 제2 단자부와 접속되는 것이 바람직하다.
그리고 상기 단자부는 상기 제2 기판의 일측 가장자리에 형성된 제3 단자부를 더 포함할 수 있다.
여기서, 플라스마 디스플레이 패널은 상기 제1 전극 및 상기 제2 전극 중에서 적어도 어느 하나의 전극과 교차하는 방향으로 신장 형성되고, 상기 양 기판에 수직 방향으로 상기 제1 전극 및 상기 제2 전극과 이격 배치되며, 상기 제3 단자부와 접속된 제3 전극을 더 포함할 수 있다.
상기 제1 전극 및 상기 제2 전극은 다수의 금속막이 적층되어 형성될 수 있다.
본 발명에 따른 플라스마 디스플레이 패널은 상기 제1 기판과 상기 제2 기판 사이에 형성되어 상기 다수의 방전공간을 구획하는 격벽층을 더 포함하는 것이 바람직하다.
여기서, 상기 격벽층은 상기 제1 기판과 인접한 제1 격벽층과 상기 제2 기판 과 인접한 제2 격벽층을 포함할 수 있다.
또한, 상기 제1 전극과 상기 제2 전극은 상기 격벽층 내에 형성되며, 상기 격벽층은 유전체로 형성되는 것이 바람직하다.
또한, 상기 격벽층의 측면은 보호막에 의해 덮인 것이 바람직하다.
그리고 상기 격벽층은 다수의 유전체막이 적층되어 형성될 수 있다.
상기 방전공간은 원 통, 타원 통, 및 다각형 통 중에서 어느 하나로 형성된 것이 바람직하다.
이에, 전극과 단자부가 원활하게 연결될 수 있다.
이하에서 본 발명의 실시예에 따른 플라스마 디스플레이 패널을 첨부도면을 참조하여 상세히 설명하면 다음과 같다. 첨부도면에서는, 링구조의 전극을 갖는 플라스마 디스플레이 패널이 개략적으로 도시되어 있다. 이러한 본 발명에 따른 실시예는 단지 본 발명을 예시하기 위한 것이며, 본 발명이 여기에 한정되는 것은 아니다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙이도록 한다.
도 1에 도시한 바와 같이, 본 발명의 제1 실시예에 따른 플라스마 디스플레이 패널(100)은 제1 기판(10)과, 다수로 구획되는 방전공간(30)을 사이에 두고 대향하는 제2 기판(20)을 포함한다. 제1 기판(10)과 제2 기판(20)은 가로와 세로의 길이가 서로 달라 중첩 영역과 비중첩 영역으로 구분된다. 양 기판(10, 20)의 서 로 중첩되는 영역의 가장자리에 형성한 실링 라인(sealing line)(60)을 따라 제1 기판(10)과 제2 기판(20)은 상호 접합된다. 그리고 제1 기판(10)의 양측 가장자리에는 각각 제1 단자부(13)와 제2 단자부(14)가 형성되며, 제2 기판(20)의 일측 가장자리에는 제3 단자부(25)가 형성된다. 이러한 구조는 단지 본 발명을 예시하기 위한 것이며, 본 발명이 여기에 한정되는 것은 아니다. 따라서, 3개의 단자부 중 어느 하나의 단자부가 생략될 수도 있으며, 그 밖에도 각 단자부는 각 기판에 다양한 방법으로 배치될 수 있다.
그리고 도 2에 도시한 바와 같이, 플라스마 디스플레이 패널(100)은 제1 기판(10)과 제2 기판(20) 사이에서 방전공간(30)을 적어도 일부 둘러싸는 제1 전극(41), 제1 전극(41)으로부터 양 기판(10, 20)에 수직한 방향으로 이격 배치되어 방전공간(30)을 적어도 일부 둘러싸는 제2 전극(42), 및 방전공간(30) 내에 형성된 형광체층(31)을 더 포함한다. 그리고 제1 전극(41)은 제1 단자부(13)와 접속되고 제2 전극(42)은 제2 단자부(14)와 접속된다. 여기서, 제1 기판(10)에 형성된 각 단자부(13, 14)는 양 기판(10, 20)의 비중첩 영역에 형성된 다수의 단자(131, 141)와 양 기판(10, 20)의 중첩영역에 형성되어 다수의 단자(131, 141)에 각각 연결된 연결 배선(132, 142)으로 이루어지며, 제1 전극(41)의 단부 및 제2 전극(42)의 단부는 각각 제1 접속부(45) 및 제2 접속부(46)를 통해 제1 단자부(13) 및 제2 단자부(14)의 연결 배선(131, 141)과 접속된다. 또한, 방전공간(30)을 구획하는 격벽층(50) 및 양 기판(10, 20)에 수직한 방향으로 제1 전극(41) 및 제2 전극(42)과 이격 배치되는 제3 전극(43)을 더 포함한다. 제3 전극(43)은 제2 기판(20) 상에 형 성되어 제2 기판(20) 상에 형성된 제3 단자부(25)와 직접 연결된다. 그리고 도시하지는 않았으나, 방전공간(30)에 충전된 방전가스도 포함한다.
이와 같이, 제1 기판(10)과 제2 기판(20) 사이에 배치되어 방전공간(30)을 각각 둘러싸는 제1 전극(41)과 제2 전극(42)이 제1 기판(10)의 서로 다른 양측으로 각각 신장되어 제1 단자부(13) 및 제2 단자부(14)와 접속됨으로써, 링구조로 형성된 전극들(41, 42)이 외부로부터 구동신호를 인가받기 위한 단자부들(13, 14)과 원활하게 연결된다.
도 3을 참조하여 본 실시예에 따른 플라스마 디스플레이 패널(10)의 구조를 상세히 설명한다.
제1 기판(10) 및 제2 기판(20)은 유리 등과 같은 절연성 재질로 만들어진다. 본 실시예에서 제1 기판(10)은 전면 기판이 되고 제2 기판(20)은 배면 기판이 된다.
격벽층(50)은 제1 기판(10)에 인접한 제1 격벽층(51)과 제2 기판(20)에 인접한 제2 격벽층(52)을 포함한다. 제1 격벽층(51)의 내부에는 제1 전극(41) 및 제2 전극(42)을 배치하며, 제1 격벽층(51)은 유전체로 형성한다. 제1 전극(41) 및 제2 전극(42)이 내부에 배치된 제1 격벽층(51)을 유전체로 형성함으로써, 제1 전극(41) 및 제2 전극(42)이 방전 시에 직접 통전되는 것을 방지하고, 양이온 또는 전자가 전극들에 직접 충돌하는 것을 방지하여 전극들의 손상을 방지하며, 벽 전하를 형성 및 축적할 수 있다. 또한, 유전체로 형성된 제1 격벽층(51)은 보호막(35)에 의해 덮인다.
보호막(35)은 유전체로 만들어진 제1 격벽층(51)을 보호하며, 높은 이차전자 방출계수를 요구된다. 이차전자 방출계수가 높을수록 방전개시전압을 낮출 수 있기 때문이다. 한편, 본 실시예에서 보호막(35)은 가시광의 투과성을 가질 필요는 없다. 보호막(35)의 일례로써, 가시광 비투과성 MgO는 가시광 투과성 MgO에 비하여 훨씬 높은 이차전자 방출계수(secondary electron emission coefficient) 값을 가지며, 따라서 방전개시전압을 더욱 낮출 수 있다.
제1 격벽층(51)은 다수의 유전체막을 적층하여 형성하며, 제2 격벽층(52)은 샌드 블라스트(sand blaster)공정을 통해 형성할 수 있다.
격벽층(50)에 의해 구획되는 방전공간(30)은 원형 통, 타원형 통, 또는 다각형 통 등과 같이 다양한 형상으로 형성 가능하며, 본 실시예에서는 원형 통으로 형성되는 방전공간(30)을 예시하고 있다. 즉, 격벽층(50)은 다수의 방전공간(30)을 형성할 수 있는 한, 다양한 패턴과 방법으로 형성될 수 있다.
방전공간(30)은 진공자외선(VUV)을 흡수하여 가시광을 방출하는 형광체층(35)을 가지고, 플라스마 방전으로 진공자외선(VUV)을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe) 등을 포함하는 혼합가스)를 충전하고 있다.
형광체층(35)은 제2 격벽층(52)의 측면 및 제2 기판(20) 상에 형성된다. 이와 같이 형광체층(35)이 배치되는 경우에는, 형광체층(35)은 방전공간(30) 내부에서 진공자외선을 흡수하여 제1 기판(10) 쪽으로 가시광을 반사시키는 반사형 형광체로 형성된다. 이러한 형광체층(35)의 배치는 단지 본 발명을 예시하기 위한 것이며, 본 발명이 여기에 한정되는 것은 아니다. 따라서, 형광체층(35)은 제1 기 (10) 상에 배치되거나 그 밖에 다양한 위치에 배치될 수 있으며, 이에 따라 투과형 형광체로 형성되거나 반사형 형광체와 투과형 형광체가 혼용될 수도 있다.
제1 전극(41) 및 제2 전극(42)은 다수의 금속막을 적층하여 형성한다. 뿐만아니라, 제1 접속부(45)와 제2 접속부(46)도 다수의 금속막을 적층하여 형성한다. 제1 전극(41), 제2 전극(42), 제1 접속부(45), 및 제2 접속부(46)는 다수의 유전체막을 적층하여 형성되는 제1 격벽층(51)과 함께 형성할 수 있다. 즉, 전극들(41, 42) 및 접속부들(45, 46)의 일부를 이루는 금속막과 제1 격벽층(51)의 일부를 이루는 유전체막이 하나의 시트(sheet)로 형성되고, 이러한 시트들이 다수 적층되면서, 제1 전극(41), 제2 전극(42), 제1 접속부(45), 제2 접속부(46), 및 제1 격벽층(51)이 함께 형성되는 것이다.
이와 같이, 유전체막과 금속막으로 이루어진 시트들을 적층하여, 격벽층(50) 내부에 배치된 전극들(41, 42)과 함께 전극들(41, 42)을 단자부들과 접속시키기 위한 접속부(45, 46)들을 형성함으로써, 링구조의 전극(41, 42)과 단자부(13, 14)를 원활하게 연결할 수 있다.
또한, 본 실시예와 단자부의 배치가 다른 경우에도, 동일한 방법으로 접속부를 형성함으로써, 전극들과 단자부들을 원활하게 접속시킬 수 있다.
따라서, 링구조의 적층형 전극을 갖는 플라스마 디스플레이 패널(100)에 있어서, 전극과 단자부를 자유롭게 배치함과 동시에 원활하게 연결시킬 수 있다.
제3 전극(43)은 제2 기판(20) 상에 형성되며, 제3 전극(43)을 덮는 별도의 유전체층(22)을 더 포함한다.
제1 전극(41), 제2 전극(42) 및 제3 전극(43)은 알루미늄, 구리, 및 은 등과 같이 통전성이 우수한 도전성 금속으로 형성된다.
도 3을 참조하여 제1 전극(41), 제2 전극(42), 및 제3 전극(43)의 구조를 상세히 설명하면, 제1 전극(41) 및 제2 전극(42)은 일 방향으로 배열되는 방전공간(30)을 따라 신장되며, 제3 전극(43)은 상기 일 방향과 교차하는 다른 일 방향으로 배열되는 방전공간(30)을 따라 신장된다.
도 3에 도시한 바와 같이, 본 실시예에서 플라스마 디스플레이 패널은 3전극 구조를 가지지만, 이는 단지 본 발명을 예시하기 위한 것이며 본 발명이 여기에 한정되는 것은 아니다. 따라서, 제3 전극(43)을 생략한 2전극 구조를 가질 수도 있다. 이 경우에는 제1 전극(41)과 제2 전극(42)이 서로 교차하는 방향으로 신장되어야 하며, 둘 중에서 어느 하나의 전극이 어드레스 전극의 역할을 하게 된다.
본 실시예에서는 제3 전극(43)이 어드레스 전극의 역할을 하며, 제1 전극(41)과 제2 전극(42)은 공통 전극과 주사 전극의 역할을 하게 된다. 이때, 어드레스 전극의 역할을 하는 제3 전극(43)과 주사 전극의 역할을 하는 제2 전극(42)은 서로 교차하는 방향으로 형성되어야 한다.
본 실시예에 따른 플라스마 디스플레이 패널에 있어서, 하나의 예시적인 방전과정을 상세히 설명하면 다음과 같다.
먼저, 외부의 전원로부터 제3 전극(43)에 어드레싱 펄스가 인가되고 제2 전극(42)에 스캔 펄스가 인가되어 3 전극(43)과 제2 전극(42) 사이에 소정의 어드레스전압이 인가되면, 발광될 방전공간(30)이 선택된다. 선택된 방전공간(30)의 제2 전극(42) 상에 벽 전하(wall charge)가 축적된다. 이 기간을 어드레싱 방전기간이라 한다. 이와 같이, 하나의 방전공간(30)을 어드레싱 하기 위해서는 어드레스 전극의 역할을 하는 제3 전극(43)과 주사 전극의 역할을 하는 제2 전극(42)은 상호 교차하는 방향으로 연장되어야 한다. 이때, 제3 전극(43)이 제2 전극(42)과 가깝게 배치하게 되면, 어드레스 방전전압을 낮출 수 있고 어드레스 방전마진을 더욱 확보할 수 있어 방전효율이 향상된다.
다음, 제1 전극(41)에 양(+)의 전압이 인가되고, 제2 전극(42)에 이보다 상대적으로 낮은 전압이 인가되면, 제1 전극(41)과 제2 전극(42) 사이에 인가된 전압차이에 의해 벽 전하가 이동하게 된다. 이 벽 전하가 이동하여 방전공간(30) 내의 방전가스 원자와 충돌하면서 방전을 일으켜 플라스마를 생성시키고, 이러한 방전은 상대적으로 강한 전계가 형성되는 제1 전극(41)과 제2 전극(42)의 서로 가까운 부분, 즉 제1 격벽층(51)의 측면으로부터 발생하게 된다. 제1 전극(41)과 제2 전극(42) 사이의 전압차를 여전히 크게 유지시키면서 시간이 경과하면, 전술한 제1 격벽층(51)의 측면에서 형성된 전계가 점차 강하게 집중되어 방전공간(30) 전체로 방전이 확산된다. 이와 같이, 충분히 확산된 플라스마 방전에 의해 발생된 진공자외선(VUV)이 형광체층(35)과 충돌하여 소정의 색을 갖는 가시광을 발생시키게 된다.
이러한 방전이 형성된 후에 제1 전극(41)과 제2 전극(42) 사이의 전압차이가 방전전압보다 낮아지면, 방전은 더 이상 발생되지 않고, 공간 전하 및 벽 전하가 방전공간(30)에 형성된다. 이때, 제1 전극(41)과 제2 전극(42)에 인가된 전압의 극성을 바꾸어 주면, 벽 전하의 도움을 받아 방전이 다시 발생하게 된다. 이와 같 은 과정을 반복하면서 방전을 안정적으로 발생시키게 된다. 즉, 어드레스 방전으로 선택된 방전공간(30)에서 공통 전극인 제1 전극(41)과 주사 전극인 제2 전극(42)은 각각에 교호적으로 인가되는 유지 펄스에 의하여 유지 방전을 일으켜 화상을 구현하게 된다. 이 기간을 유지 방전 기간이라 한다.
본 발명에서 방전은 반드시 전술한 실시예에 한정되는 것은 아니며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이해할 수 있는 범위 내에서 다양한 방전이 가능하다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형 또는 변경하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상에서 설명한 바와 같이, 본 발명에 따르면, 전극과 단자부가 원활하게 연결될 수 있는 구조를 갖는 플라스마 표시 패널을 제공할 수 있게 된다.
또한, 단자부가 다양한 위치에 배치된 경우에도 전극들과 단자부들을 원활하게 접속시킬 수 있다.
따라서, 링구조의 적층형 전극을 갖는 플라스마 디스플레이 패널에 있어서, 전극과 단자부를 자유롭게 배치함과 동시에 원활하게 연결시킬 수 있다.
Claims (14)
- 제1 기판,다수로 구획되는 방전공간을 사이에 두고 대향하면서 서로 중첩되는 영역의 가장자리에 형성한 실링 라인(sealing line)을 따라 상기 제1 기판과 접합되는 제2 기판,상기 방전공간 내에 형성된 형광체층,상기 제1 기판과 상기 제2 기판 사이에서 상기 방전공간을 적어도 일부 둘러싸는 제1 전극,상기 제1 전극으로부터 상기 양 기판에 수직 방향으로 이격 배치되어 상기 방전공간을 적어도 일부 둘러싸는 제2 전극, 및상기 제1 기판 및 상기 제2 기판 중에서 하나 이상의 기판 가장자리에 형성된 다수의 단자부를 포함하며,상기 제1 전극은 상기 제1 기판 및 상기 제2 기판 중에서 어느 한 기판의 일측 가장자리에 형성된 단자부와 접속되고, 상기 제2 전극은 상기 제1 전극이 접속되는 단자부가 형성된 동일한 기판의 다른 일측 가장자리에 형성된 단자부와 접속된 플라스마 디스플레이 패널.
- 제1항에 있어서,상기 단자부는 상기 양 기판의 비중첩 영역에 형성된 다수의 단자와, 상기 양 기판의 중첩 영역에 형성되어 상기 다수의 단자에 각각 연결된 다수의 연결 배선을 포함한 플라스마 디스플레이 패널.
- 제2항에 있어서,상기 제1 전극 및 상기 제2 전극의 단부를 상기 연결 배선과 각각 접속시키는 제1 접속부 및 제2 접속부를 더 포함하는 플라스마 디스플레이 패널.
- 제1항에 있어서,상기 단자부는 상기 제1 기판의 양측 가장자리에 각각 형성된 제1 단자부와 제2 단자부를 포함하며,상기 제1 전극은 상기 제1 단자부와 접속되고, 상기 제2 전극은 상기 제2 단자부와 접속된 플라스마 디스플레이 패널.
- 제4항에 있어서,상기 단자부는 상기 제2 기판의 일측 가장자리에 형성된 제3 단자부를 더 포함하는 플라스마 디스플레이 패널
- 제5항에 있어서,상기 제1 전극 및 상기 제2 전극 중에서 적어도 어느 하나의 전극과 교차하는 방향으로 신장 형성되고, 상기 양 기판에 수직 방향으로 상기 제1 전극 및 상기 제2 전극과 이격 배치되며, 상기 제3 단자부와 접속된 제3 전극을 더 포함하는 플라스마 디스플레이 패널.
- 제1항에 있어서,상기 제1 전극 및 상기 제2 전극은 다수의 금속막이 적층되어 형성된 플라스마 디스플레이 패널.
- 제1항에 있어서,상기 제1 기판과 상기 제2 기판 사이에 형성되어 상기 다수의 방전공간을 구획하는 격벽층을 더 포함하는 플라스마 디스플레이 패널.
- 제8항에 있어서,상기 격벽층은 상기 제1 기판과 인접한 제1 격벽층과 상기 제2 기판과 인접한 제2 격벽층을 포함하는 플라스마 디스플레이 패널.
- 제8항에 있어서,상기 제1 전극과 상기 제2 전극은 상기 격벽층 내에 형성된 플라스마 디스플레이 패널.
- 제10항에 있어서,상기 격벽층은 유전체로 형성된 플라스마 디스플레이 패널.
- 제11항에 있어서,상기 격벽층의 측면은 보호막에 의해 덮인 플라스마 디스플레이 패널.
- 제11항에 있어서,상기 격벽층은 다수의 유전체막이 적층되어 형성된 플라스마 디스플레이 패널.
- 제1항에 있어서,상기 방전공간은 원 통, 타원 통, 및 다각형 통 중에서 어느 하나로 형성된 플라스마 디스플레이 패널.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050049263A KR20060130924A (ko) | 2005-06-09 | 2005-06-09 | 플라스마 디스플레이 패널 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050049263A KR20060130924A (ko) | 2005-06-09 | 2005-06-09 | 플라스마 디스플레이 패널 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20060130924A true KR20060130924A (ko) | 2006-12-20 |
Family
ID=37811059
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050049263A KR20060130924A (ko) | 2005-06-09 | 2005-06-09 | 플라스마 디스플레이 패널 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20060130924A (ko) |
-
2005
- 2005-06-09 KR KR1020050049263A patent/KR20060130924A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20000056653A (ko) | 플로팅 전극을 가진 플라즈마 디스플레이 패널 | |
US20060152159A1 (en) | Plasma display panel | |
US7521868B2 (en) | Plasma display panel | |
KR100696661B1 (ko) | 플라스마 디스플레이 패널 | |
KR100658722B1 (ko) | 플라스마 디스플레이 패널 | |
US20060214584A1 (en) | Plasma display panel | |
KR20060130924A (ko) | 플라스마 디스플레이 패널 | |
KR100696660B1 (ko) | 플라스마 디스플레이 패널 | |
KR100717743B1 (ko) | 플라즈마 디스플레이 패널 및 그 제조방법 | |
KR100696662B1 (ko) | 플라스마 디스플레이 패널 및 그 제조방법 | |
US7486023B2 (en) | Single layer discharge electrode configuration for a plasma display panel | |
US7453209B2 (en) | Plasma display panel having pairs of address electrodes between scan and sustain electrodes | |
US7375468B2 (en) | Plasma display panel having scan electrode closer to address electrode | |
US7268493B2 (en) | Plasma display panel with dual material sustain electrodes | |
KR100322085B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100637496B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100759561B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100696476B1 (ko) | 플라즈마 디스플레이 패널 | |
US20060043893A1 (en) | Plasma display panel having slanted electrode | |
KR20060124869A (ko) | 플라즈마 디스플레이 패널 | |
KR100733300B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100626067B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100670295B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581920B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100659109B1 (ko) | 플라즈마 디스플레이 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |