KR20060052992A - 다목적 네트워크 진단 모듈 - Google Patents

다목적 네트워크 진단 모듈 Download PDF

Info

Publication number
KR20060052992A
KR20060052992A KR1020067003850A KR20067003850A KR20060052992A KR 20060052992 A KR20060052992 A KR 20060052992A KR 1020067003850 A KR1020067003850 A KR 1020067003850A KR 20067003850 A KR20067003850 A KR 20067003850A KR 20060052992 A KR20060052992 A KR 20060052992A
Authority
KR
South Korea
Prior art keywords
programmable logic
network
network diagnostic
module
logic module
Prior art date
Application number
KR1020067003850A
Other languages
English (en)
Other versions
KR100780060B1 (ko
Inventor
쟝-프랑수아 뒤베
Original Assignee
피니사 코포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 피니사 코포레이숀 filed Critical 피니사 코포레이숀
Publication of KR20060052992A publication Critical patent/KR20060052992A/ko
Application granted granted Critical
Publication of KR100780060B1 publication Critical patent/KR100780060B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/18Protocol analysers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting
    • H04L41/084Configuration by using pre-existing information, e.g. using templates or copying from other elements
    • H04L41/0846Configuration by using pre-existing information, e.g. using templates or copying from other elements based on copy from other elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0823Errors, e.g. transmission errors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

본 발명은 다수의 네트워크 진단 기능들 중 임의의 것을 구현할 수 있는 네트워크 진단 모듈들을 유연하게 구성하는 방법을 제공한다. 네트워크 진단 모듈은 선택된 네트워크 진단 기능(예를 들면, 네트워크 분석기, 방해기, 발생기, 비트 에러율 테스트기 등)이 구현되도록 하는 명령어를 수신한다. 네트워크 진단 모듈은 하나 이상의 포트에서 선택된 네트워크 진단 기능들을 구현하기 위한 명령어 또는 데이터를 구비한 비트 파일을 수신한다. 네트워크 진단 모듈은 상기 하나 이상의 포트들을 제어하는 프로그램가능한 로직 모듈(예를 들면 Field Programmable Gate Array ("FPGA"))을 식별한다. 네트워크 진단 모듈은 프로그램가능한 진단 모듈과 하나 이상의 포트들이 선택된 네트워크 진단 기능을 구현할 수 있게 상호작용하도록 하기 위하여 식별된 프로그램가능한 진단 모듈에 비트 파일의 일부를 로드한다. 다수의 네트워크 진단 모듈들은 공통 컴퓨터 시스템 섀시에 포함될 수 있다.
네트워크 진단, 다목적 모듈, 프로그램가능한 로직 모듈, 제어 모듈, 명령어

Description

다목적 네트워크 진단 모듈{MULTI-PURPOSE NETWORK DIAGNOSTIC MODULES}
본 발명은 일반적으로 고속 데이터 전송 시스템 및 구성요소들에서 성능 편차 및 다른 문제들의 원인을 식별하는 것에 관한 것이다. 좀 더 구체적으로, 본 발명의 실시예들은 다양한 서로 다른 네트워크 프로토콜들 및 구성들을 사용하기에 적합한 서로 다른 진단 테스트들의 다양성을 수행할 수 있는 구성가능한 진단 모듈들에 관한 것이다.
컴퓨터 및 데이터 통신 네트워크들은 컴퓨터 및 네트위킹 장비의 비용 감소, 성능 증가 및 통신 대역의 요구 증가에 의하여 계속 증가하고 있다. 광역 네트워크들("WANs"), 근거리 네트워크들("LANs") 및 저장 영역 네트워크들("SANs")을 포함하는 통신 네트워크는 자원의 공유, 음성 및 데이터의 전송 및 음성, 데이터 및 관련 정보의 가장 효율적인 위치에서의 처리를 통하여 분산 컴퓨터 또는 단말장치의 생산성 및 사용을 증가시켰다. 게다가, 조직들이 통신 네트워크 사용의 경제적 장점을 인식함에 따라, 전자 메일, 음성 및 데이터 전송, 호스트 접근, 및 공유 및 분산 데이터베이스와 같은 네트워크 어플리케이션이 사용자 생산성을 증가시키기 위한 수단으로 점차적으로 사용되었다. 분산 컴퓨팅 자원의 증가하는 수와 함께 증가된 요구는 설치된 네트워크들의 후의 빠른 증가를 가져왔다.
네트워크에 대한 요구가 증가함에 따라, 네트워크 기술은 많은 다른 물리적 구성들이 현재 존재한다는 점에서 발전해 왔다. 예들은 기가바이트 이더넷("GE"), 10 GE, 광섬유 분산 데이터 인터페이스("FDDI"), 광 채널("FC"), 동기식 광 통신망("SONET") 및 인피니대역(InfiniBand) 네트워크들을 포함한다. 이러한 네트워크들 및 다른 것들은 전형적으로 네트워크 자원들 사이의 통신뿐 아니라 네트워크 접근을 통제하는 규칙들을 나타내는 다양한 확립된 표준들 또는 프로토콜들 중 하나에 따른다. 전형적으로, 그러한 네트워크들은 서로 다른 특징 대역폭을 가지고 전형적으로 서로 다른 속도로 데이터를 전송시키는 서로 다른 케이블링 시스템들(cabling systems)을 이용한다. 특히, 네트워크 대역폭은 고속 통신 시스템, 방법 및 장치의 영역에서 많은 발전 뒤에는 부단한 노력이 있어 왔다.
예를 들면, 네트워크 대역폭에 대한 계속하여 증가하는 요구는 네트워크상에서 단일 채널을 통하여 전송될 수 있는 데이터의 양을 증가시키는 기술의 발전을 가져왔다. 변조 기술, 암호화 알고리즘 및 에러 보정에서의 진보는 네트워크를 통하여 전송할 수 있는 데이터의 비율을 광대하게 증가시켜 왔다. 예를 들면, 몇 년 전에, 네트워크를 통하여 이동할 수 있는 데이터의 최대 비율은 초당 약 1 기가비트였다. 이 비율은 초당 10 기가비트만큼 또는 더 빠른 비율로 데이터를 이더넷 및 SONET 네트워크들을 통하여 전송할 수 있는 지점까지 증가해왔다.
그러나, 통신 네트워크들이 크기, 속도 및 복잡성에서 증가해 옴에 따라, 실제로, 진단하거나 해결하기 어려운 것으로 판명된 다양한 문제들을 점차적으로 나타내기 시작했다. 그러한 문제들은 높은 수준의 네트워크 동작 신뢰성 및 증가한 네트워크 용량에 대한 계속되는 요구의 관점에서 특히 중요하다.
네트워크 통신에서 일반적으로 겪게 되는 문제들은 다양한 형태를 가질 수 있고, 다양한 서로 다른 환경의 결과로서 발생할 수 있다. 네트워크 통신 문제들을 발생시킬 수 있는 환경, 조건, 사건의 예들은 몇 개만 언급하자면, 불필요하게 작은 프레임들의 정보 전송, 정보의 비효율적이고 정확하지 않은 라우팅(routing), 잘못된 네트워크 구성 및 과잉 네트워크 트래픽을 포함한다. 그러한 문제들은 네트워크가 성장, 네트워크 망 형태 및 프로토콜의 재구축 및 도입에 의하여 지속적으로 변화하고 발전하고 있다는 사실에 의하여 증대되었다. 게다가, 새로운 네트워크 상호연결 장치 및 소프트웨어 어플리케이션들은 일정하게 도입되고 구현되고 있다. 이와 같은 환경들은 효율적이고, 신뢰성 있으며, 유연한 진단 메커니즘에 대한 필요성을 강조한다.
결과적으로, 고속 데이터 통신 시스템, 프로세스 및 장치들이 성숙함에 따라, 많은 설계가 신뢰성 및 성능 문제에 점진적으로 중심을 두고 있다. 따라서, 다수의 진단 장치 및 테스트가, 네트워크 관리자가 네트워크를 예상 성능으로부터 벗어나게 하는 현존 네트워크 조건들을 식별하는 것과 나중에 예상 네트워크 성능으로부터 벗어나게 하는 네트워크 조건을 식별하는 것 모두를 돕도록 사용될 수 있다.
네트워크 조건들을 식별하는데 사용되는 하나의 장치가 네트워크 분석기로도 불리는 프로토콜 분석기이다. 일반적으로, 프로토콜 분석기는 네트워크의 배경에서 패킷 트래픽을 수집, 검사/시험 및 기록하도록 동작한다. 프로토콜 분석기들은 예 를 들면, 비정상적 IP 어드레스, 타입 스템프, 및 데이터 패킷들을 관측하도록 구성될 수 있고, 대부분 네트워크 관리자가 상기 프로토콜 분석기에 의하여 수행된 분석을 나타내는 정보에 접근할 수 있게 하는 사용자 인터페이스를 갖는다. 따라서, 프로토콜 분석기들은 컴퓨팅 및 컴퓨터 저장 네트워크들을 포함하는 다양한 형식의 통신 네트워크들을 테스트 및 디버깅하기 위한 기본적이고 매우 유용한 툴(tool)이다.
프로토콜 분석기는 통신 네트워크를 통하여 전송된 데이터 스트림(stream)으로부터 데이터의 선택된 일부를 수집하는 것에 의하여 동작한다. 수집된 정보는 다음으로 원하는 정보를 추출하기 위하여 프로토콜 분석기에 의하여 좀 더 상세하게 분석될 것이다. 예를 들면, 일반적으로 문제 조건으로 알려진 데이터 전송 장애 및 에러, 또는 성능 에러는 문제와 관계된 수집된 데이터를 검사하는 것에 의하여 진단될 수 있다.
네트워크 상태를 식별하기 위해 사용되는 다른 장치는 발생기이다. 일반적으로 발생기는 네트워크상의 두 노드 사이에서 데이터 스트림을 모의 실험하는 네트워크 트래픽을 발생시킨다. 네트워크의 다른 노드들뿐만 아니라, 두 노드의 동작은 네트워크가 모의 실험된 데이터 스트림에 어떻게 반응하는지를 결정하도록 평가될 수 있다. 따라서 네트워크 관리자는 성능 편차를 식별할 수 있고 성능 편차가 나중에 발생하는 것을 방지하기 위하여 적절한 계측을 할 수 있다.
네트워크 상태를 식별하는데 사용되는 다른 장치는 비트 에러율 테스트기이다. 일반적으로, 비트 에러율 테스트기는 소정 비트 시퀀스(sequence)를 데이터 전 송 경로에 전송시키는 것에 의하여 동작하고, 다음으로 그것이 비트 에러율 테스트기로 되돌아올 때 소정 비트 시퀀스를 분석한다. 전형적으로 그러한 분석은 수신된 비트 시퀀스를 데이터 전송 경로 상에 초기에 전송된 비트 시퀀스의 사본과 비교하는 것과 관련된다. 이러한 비교는 시퀀스 내의 에러율이 식별되거나 계수(計數)되도록 한다. 비트 시퀀스 내의 에러들이 계수되면, 그 정보는 전체 비트 에러율을 계산하는데 사용된다. 만약 비트 에러율이 너무 높으면, 데이터 전송 경로 및 그것의 물리적 계층은 점검되어야 한다. 일부 프로토콜 규격은 특정 값보다 작은 비트율을 요구한다.
네트워크 상태를 식별하는 다른 장치는 방해기(jammer)이다. 일반적으로, 방해기는 채널 데이터 경로로의 에러의 도입을 포함하는 채널 데이터를 선택적으로 변경시킬 수 있는 능력을 제공한다. 따라서, 방해기는 변경된 데이터에 대한 통신 시스템의 반응을 모니터링할 수 있게 하고, 통신 시스템이 데이터의 손실 또는 네트워크 트래픽 인터럽트 같이 성능에 악영향을 발생시키지 않고 반응할 수 있는지 여부를 결정하도록 한다. 예를 들면, 네트워크 시스템 설계자는 시스템이 불완전하거나, 잘못되거나 또는 작업이나 시퀀스를 놓치는 것에 대하여 적절하게 반응하는지, 잘못되거나 혼동된 프레임을 어떻게 처리하는지 및 잘못 요구된 설정을 어떻게 처리하는지와 같은 결정을 하도록 다수의 서로 다른 진단 테스트들 중 임의의 하나를 수행할 수 있다.
프로토콜 분석기, 발생기, 비트 에러율 테스트기(tester) 및 방해기(및 네트워크 상태를 테스트하는 가능한 다른 장치들)는 컴퓨터 시스템 테스트 섀시 (chassis)에 삽입되는 인쇄 회로 기판들(종종 "카드들" 또는 "블레이드들"로 언급된다) 상에서 구현될 수 있다. 소정 기능에 따라, 관리자는 특정 형식의 카드를 컴퓨터 시스템 테스트 섀시에 삽입할 수 있다. 예를 들면, 관리자가 네트워크의 비트 에러율을 테스트하기를 원할 때, 관리자는 비트 에러율 테스트기 카드를 컴퓨터 시스템 테스트 섀시 내에 삽입할 수 있다. 그 다음에, 관리자가 네트워크 트래픽을 분석하기를 원한다면, 관리자는 컴퓨터 시스템 테스트 섀시로부터 비트 에러율 테스트 카드를 제거하고, 네트워크 분석기 카드를 컴퓨터 시스템 테스트 섀시 내에 삽입할 수 있다.
몇몇 컴퓨터 시스템 테스트 새시는 심지어 다수의 카드들을 수용할 수 있는 다중 카드 수용부들(receptacles)을 포함한다. 따라서, 관리자는 다양한 네트워크의 상태를 위하여 네트워크를 통시에 테스트할 수 있는 유연성을 가질 수 있다. 예를 들면, 관리자는 발생기 및 방해기 기능을 동시에 사용하기 위하여 다중-수용 컴퓨터 시스템 테스트 섀시 내에 발생기 카드 및 방해기 카드를 포함할 수 있다. 불행하게도, 네트워크가 확장 및/또는 재구축됨에 따라, 네트워크의 테스트에 대한 요구는 변할 수 있다. 네트워크의 확장 및/또는 재구축은 관리자가 적어도 때대로 컴퓨터 시스템 테스트 섀시 내의 카드들을 제거하거나 대체해야만 하는 결과를 가져올 수 있다. 만약 컴퓨터 시스템 테스트 섀시가 충분한 수의 수용부를 가지고 있지 못하다면, 관리자는 증가한 빈도로 카드들을 바꾸거나 또는 추가적인 테스트 섀시를 획득해야만 할 수 있다.
관리자는 특정 진단 기능을 수행하기 위한 카드를 가지고 있지 않을 가능성 이 항상 있다. 따라서, 관리자는 하나 이상의 진단 기능이 드물게 수행된다 하더라도, 각 진단을 위한 개별 카드를 획득하고 있을 필요가 있다. 예를 들면, 단지 한 달에 한번 방해기 기능을 사용하기 위하여, 관리자는 여전히 방해기 카드를 사용해야할 필요가 있다. 관리자는 또한 하나 이상의 프로토콜이 드물게 사용되는 경우라 하더라도, 각 소정 프로토콜을 위한 개별 카드를 획득할 필요가 있다. 예를 들면, 광 채널 네트워크 내의 문제를 진단하기 위하여, 관리자는 광 채널 프로토콜 분석기를 사용해야 하고 기가비트 이더넷 네트워크 내의 문제를 진단하기 위하여 다른 기가비트 이더넷 프로토콜 분석기를 사용해야할 필요가 있을 것이다.
또한, 특정 진단 기능을 위하여 제조된 카드에 장애가 발생한 경우, 관리자는 대체 카드를 구매할 필요가 있다. 게다가, 만약 있다손 치더라도, 카드의 기능을 변경하기 위한 메커니즘은 제한되어 있다. 예를 들면, 방해기 카드가 비트 에러율 테스트기 카드의 기능을 수행하도록 변경시키는 것은 일반적으로 매우 어렵다. 따라서, 단일 카드 내에서 다수의 진단 장치의 기능을 제공하고 몇 가지 서로 다른 프로토콜들을 위한 시스템, 방법 및 컴퓨터 프로그램 제품들이 바람직할 것이다.
기술의 종래 상태에 따른 상술한 문제들은 네트워크 진단 기능을 수행하기 위한 네트워크 진단 모듈을 유연하게 구성하는 방법, 시스템 및 컴퓨터 프로그램 제품들에 관한 본 발명의 주요사상에 의해 극복될 수 있다. 컴퓨터 시스템은 하나이상의 네트워크 진단 모듈을 포함하고, 네트워크와 네트워크 연결가능하다. 각 네트워크 진다 모듈은 하나 이상의 프로그램가능한 로직 모듈(예를 들면, 하나 이상의 필드 프로그램가능한 게이트 어레이들(Field Programmable Gate Arrays; "FPGAs")을 포함하고, 프로그램가능한 로직 모듈은 다수의 네트워크 진단 기능들(예를 들면, 네트워크 분석기, 방해기, 발생기, 비트 에러율 테스트기 등) 중 임의의 것을 구현하기 위한 회로소자들을 포함한다. 각 프로그램가능한 로직 모듈은 하나 이상의 테스트 포트들을 포함하고, 테스트 포트들은 서로 다른 물리적 구성(예를 들면, 기가비트 이더넷, 광섬유 채널 등)을 위한 인터페이스를 제공하고 선택된 네트워크 진단 기능을 구현하기 위한 프로그램가능한 로직 모듈과 결합할 수 있다.
컴퓨터 시스템은 네트워크 진단 모듈이 선택된 네트워크 진단 기능을 수행할 구 있게 구성되도록 하는 명령어들을 수신한다. 명령어를 수신하는 것은 적절한 사용자 인터페이스에서 입력된 구성 요청을 수신하는 것을 포함할 수 있다. 선택된 네트워크 진단 기능은 예를 들면, 네트워크 분석기, 방해기, 비트 에러율 테스트기, 발생기와 같은 다수의 네트워크 진단 기능들로부터 선택된 네트워크 진단 기능일 수 있다. 몇몇 실시예에서, 네트워크 진단 모듈은 컴퓨터 시스템의 적절한 수용부(예를 들면, 주변 구성요소 상호연결(Peripheral Component Interconnect("PCI") 인터페이스)에 삽입된 인쇄 회로 기판에 포함된다. 따라서 네트워크 진단 모듈은 수용부의 전기적 접촉을 통하여 구성될 수 있다.
네트워크 진단 모듈은 네트워크와의 인터페이스인 하나 이상의 테스트 포트들에서 선택된 진단 기능을 구현하기 위한 명령어들과 함께 비트 파일을 수신한다. 비트 파일은 선택된 기능을 가진 프로그램가능한 로직 모듈(예를 들면, FPGA)을 프로그램하기 위한 데이터를 포함한다. 비트 파일은 대용량 저장 장치 또는 컴퓨터 시스템의 메모리 위치로부터 수신될 수 있다. 포함된 데이터는 컴퓨터-수행가능한 명령어들, 컴퓨터-해석가능한 명령어들, 또는 선택된 네트워크 진단 기능을 구현하기 위해 네트워크 진단 모듈에 의해 처리되는 (프로그램가능한 로직 모듈을 위한) 회로 설계 데이터를 포함할 수 있다. 네트워크 진단 모듈은 하나 이상의 테스트 포트들을 제어하는 프로그램가능한 로직 모듈(예를 들면, FPGA)을 식별한다. 네트워크 진단 모듈은 프로그램가능한 로직 모듈 및 하나 이상의 테스트 포트들이 선택된 진단 기능을 구현하기 위하여 상호작용하도록 식별된 프로그램가능한 로직 모듈에 포함된 데이터를 로드한다. 따라서, 비트 파일에 포함된 데이터는 FPGA가 네트워크 분석기, 방해기, 비트 에러율 테스트기, 발생기 등의 기능을 구현할 수 있도록 FPGA에 로드된다. 새로운 구현이 요구된다면(예를 들면, 방해기로부터 비트 에러율 테스트기로의 변화), 새로운 비트 파일로부터 데이터가 로드될 수 있다.
몇몇 실시예에서, 다수의 네트워크 진단 모듈이 공통 섀시 컴퓨터 시스템 내에 포함된다. 따라서, 증가하는 수의 유연하게 구성가능한 포트들을 구비한 테스트 섀시가 컴퓨터를 테스트하기 위하여 이용될 수 있다. 공통 섀시 컴퓨터 시스템은 대용량 저장 장치로부터 또는 대용량 저장 장치로 네트워크 진단 데이터를 전송할 수 있는 대용량 저장 장치 인터페이스, 이벤트의 발생을 검출하기 위한 트리거 포트, 다른 섀시와의 연결을 위한 상호연결 포트, 및 원격 컴퓨터 시스템으로부터의 명령어들을 수신하기 위한 원격 접근 포트를 포함할 수 있다. 연결된 섀시는 대응 상호연결 포트들 사이의 링크들을 통하여 제어 신호들을 교환할 수 있다. 따라서, 다수의 서로 다른 섀시에서 네트워크 진단 모듈은 임의의 다른 섀시로부터 제어될 수 있다. 다수의 섀시를 함께 연결하는 것은 네트워크를 테스트하기 위하여 이용되는 포트들의 수를 더 증가시킬 수 있다.
본 발명의 다른 특징과 이점은 이하의 실시예에 개시될 것이며, 부분적으로 실시예로부터 명확해질 것이며, 또는 본 발명의 실시에 의하여 습득될 것이다. 본 발명의 특징과 이점은 첨부된 청구의 범위에 특별히 지적되는 장치 및 조합에 의하여 실현되고 달성될 수 있다. 본 발명의 이러한 또는 다른 특징들은 이하의 상세한 설명 및 청구항으로부터 좀더 완전히 명백해질 것이며, 또는 이하에서 개시되는 발명의 실시예로부터 습득될 것이다.
본 발명의 상술한 그리고 다른 이점들이 달성될 수 있는 방식으로 설명하기 위하여, 앞서 간단히 설명된 본 발명의 좀더 구체적인 설명이 첨부된 도면에 도시된 그것의 특정 실시예를 참조하는 것에 의하여 제공될 것이다. 이 도면들은 본 발명의 전형적인 실시예를 설명하기 위한 것일 뿐 본 발명의 범위를 제한하기 위한 것이 아님을 이해하여야 하며, 본 발명은 첨부된 도면의 사용을 통하여 추가 특성 및 세부사항과 함께 묘사되고 설명될 것이다.
도 1은 본 발명의 원리에 따른 네트워크 진단 기능을 수행하기 위하여 네트워크 진단 모듈을 유연하게 구성하기 위한 컴퓨터 시스템 구조 및 관련 모듈 및 데이터 구조의 예를 도시한다.
도 2는 본 발명의 원리에 따른 네트워크 진단 기능을 수행하기 위하여 네트워크 진단 모듈을 유연하게 구성하기 위한 방법의 흐름도를 도시한다.
도 3은 본 발명의 원리에 따른 공통 섀시 내의 다수의 네트워크 진단 모듈들을 포함하는 컴퓨터 시스템 구조의 예를 도시한다.
도 4는 본 발명의 원리에 적합한 운영 환경을 도시한다.
본 발명의 원리는 다수의 서로 다른 네트워크 진단 기능들 중 임의의 것을 수행하기 위하여 유연하게 구성될 수 있는 네트워크 진단 모듈을 제공한다. 컴퓨터 시스템은 네트워크 모듈(예를 들면, 컴퓨터 시스템의 PCI 슬롯에 삽입된 인쇄 회로 기판상에)을 포함한다. 네트워크 진단 모듈은 다수의 네트워크 진단 기능들(예를 들면, 네트워크 분석기, 방해기, 발생기, 비트에러율 테스트기 등) 중 임의의 것을 구현하기 위한 회로 소자들을 구비하는 하나 이상의 프로그램가능한 로직 모듈들(예를 들면, 하나 이상의 필드 프로그램가능한 게이트 어레이들(Field Programmable Gate Arrays; "FPGAs")을 포함한다. 네트워크 진단 모듈은 네트워크 진단 모듈이 선택된 네트워크 진단 기능(예를 들면, 네트워크 분석기, 방해기, 발생기, 비트 에러율 테스트기 등)을 수행하게 구현되도록 하는 명령어을 수신한다.
네트워크 진단 모듈을 하나 이상의 테스트 포트들에서 선택된 진단 기능을 구현하기 위한 명령어을 구비한 비트 파일을 수신한다. 네트워크 진단 모듈은 하나 이상의 테스트 포트들을 제어하는 프로그램가능한 로직 모듈(예를 들면, FPGA)을 식별한다. 네트워크 진단 모듈은 식별된 프로그램가능한 로직 모듈 및 하나 이상의 테스트 포트가 선택된 네트워크 진단 기능을 수행하기 위하여 상호작용하도록 하는 식별된 프로그램가능한 로직 모듈로 포함된 명령어들을 로드한다. 따라서, 비트 파 일에 포함된 명령어들은 FPGA가 네트워크 분석기, 방해기, 비트 에러율 테스트기, 발생기 등의 네트워크 진단 기능을 구현하도록 하기 위하여 FPGA에 로드된다. 새로운 구현이 요구되면(예를 들면, 방해기로부터 비트 에러율 테스트기로 변경), 새로운 비트 파일로부터의 명령어들이 로드될 수 있다. 프로그램가능한 로직 모듈이 하나보다 많은 포트들을 제어할 때, 기능들의 조합이 로드될 수 있다(즉, 하나의 포트에는 발생기 및 다른 포트에는 비트 에러율 테스트기).
몇몇 실시예에서, 다수의 네트워크 진단 모듈들을 공통 섀시 컴퓨터 시스템에 포함된다. 공통 섀시 컴퓨터 시스템은 대용량 저장 장치로부터 및/또는 대용량 저장 장치로 네트워크 진단 데이터를 전송하기 위한 대용량 저장 장치 인터페이스, 이벤트의 발생을 검출하기 위한 트리거, 다른 섀시와 연결을 위한 상호연결 포트, 및 원격 컴퓨터 시스템으로부터의 명령들을 수신하기 위한 원격 접근 포트를 포함할 수 있다. 연결된 섀시는 대은 상호연결 포트 사이의 링크들을 통하여 제어 신호들을 교환할 수 있다. 따라서, 다수의 서로 다른 섀시에서의 네트워크 진단 모듈들은 다른 섀시들 중 하나에 의하여 제어될 수 있다. 다수의 섀시를 함께 연결하는 것은 네트워크를 테스트하기 위하여 이용되는 포트들의 수를 더 증가시킬 수 있다.
도 1은 본 발명의 원리에 따른 네트워크 진단 기능을 수행하기 위하여 네트워크 진단 모듈을 유연하게 구성하기 위한 컴퓨터 시스템 구조(100) 및 관련 모듈들 및 데이터 구조들의 예를 도시한다. 컴퓨터 시스템 구조(110)는 인쇄 회로 기판일 수 있는 블레이드(101)를 포함한다. 버스 인터페이스(102)는 블레이드(101)를 컴퓨터 시스템에 통신가능하게 결합시키기 위하여 컴퓨터 시스템의 적절한 수용부( 예를 들면, 주변기기 상호연결("PCI") 인터페이스)에 삽입될 수 있다. 블레이드(101)는 버스 인터페이스(102)를 통하여 대응 컴퓨터 시스템 버스(예를 들면, PCI 버스)와 통신(예를 들면, 적절한 전기적 신호를 전송 및 수신하는 것)할 수 있다.
블레이드(101)는 메모리(104) 및 테스트 포트들(108 및 109)의 기능을 제어하는 프로그램가능한 로직 모듈(106)을 포함한다. 메모리(104)는 예를 들면, 랜덤 액세스 메모리(Random Access Memory; "RAM")와 같은 다양한 서로 다른 형식의 메모리들 중 임의의 것일 수 있다. 메모리(104)는 그것의 동작 중(예를 들면, 네트워크 데이터를 수신 또는 전송하거나 다른 정보를 저장하는 것) 프로그램가능한 로직 모듈(106)에 의하여 사용될 수 있으며, 프로그램가능한 로직 모듈(106)과 제어 모듈(103) 사이에 전송되는 버퍼 데이터일 수 있다. 프로그램가능한 로직 모듈(106)은 예를 들면 필드 프로그램가능한 게이트 어레이("FPGA"), 프로그램가능한 로직 어레이("PLA"), 또는 다른 형식의 프로그램가능한 로직 소자와 같은 가상적으로 임의 형식의 프로그램가능한 회로일 수 있다. 프로그램가능한 로직 모듈(106)은 다수의 네트워크 진단 기능들(예를 들면, 네트워크 분석기, 방해기, 발생기, 또는 비트 에러율 테스트기 등) 중 임의의 것을 구현하기 위한 회로 소자들을 포함할 수 있다.
네트워크 진단 기능은 비트 파일에 나타나는 "포트 특성(personality)"의 일부일 수 있다. 예를 들면, 포트 특성은 네트워크 진단 기능 및 프로토콜(예를 들면, 광 채널, 기가비트 이더넷, 인피니대역 등)을 포함할 수 있다. 따라서, 프로그램가능한 로직 모듈(106)은 프로그램가능한 로직 모듈(106) 및 테스트 포트(108) 및/또는 테스트 포트(109)가 처리된 컴퓨터-수행가능한 또는 컴퓨터-해석가능한 명령어들 또는 회로 설계에 따른 포트 특성을 구현할 수 있게 상호작용하도록 컴퓨터-수행가능한 또는 컴퓨터-해석가능한 명령어들을 처리하거나 회로 설계를 구현할 수 있다. 예를 들면, 프로그램가능한 로직 모듈(106)은 프로그램가능한 로직 모듈(106)과 테스트 포트들(108 및 109)이 2.125Gbps에서 광 채널 방해기를 구현할 수 있게 상호작용하도록 비트파일로부터의 명령어들을 처리한다. 따라서 테스트 포트(108)의 특성 및 테스트 포트(109)의 특성은 특정 네트워크 진단 기능의 구현을 포함할 수 있다.
다수의 테스트 포트들이 특정 네트워크 진단 기능을 구현하기 위하여 함께 이용될 수 있다. 예를 들면 테스트 포트들(108 및 109)은 네트워크 분석기를 구현하기 위하여 함께 이용될 수 있다. 한편,제1 테스트 포트가 네트워크 분석기를 구현하도록 이용되는 반면, 제2 다른 테스트 포트가 제2 다른 네트워크 진단 기능을 구현하도록 동시에 이용될 수 있다. 예를 들면, 테스트 포트(108)는 발생기를 구현하도록 이용되는 반면, 테스트 포트(109)는 비트 에러율 테스트기를 구현하도록 동시에 이용될 수 있다. 적절한 명령어들을 구비한 비트 파일이 테스트 포트(108)와 테스트 포트(109)가 동시에 서로 다른 네트워크 진단 기능들을 구현하도록 프로그램가능한 로직 모듈(106)에 로드될 수 있다. 클럭(107)은 테스트 포트(108)와 테스트 포트(109)로 또는 테스트 포트(108)와 테스트 포트(109)로부터 전송된 데이터의 적절한 타이밍을 조정할 수 있다. 클럭(107)은 두 개의 포트들(108 및 109) 모두를 위하여 단일 클럭율을 가질 수 있다. 선택적으로, 클럭(107)은 포트(108)를 위한 하나의 클럭율 및 포트(109)를 위한 다른 클럭율을 가질 수 있다.
블레이드(101)는 또한 메모리(114) 및 테스트 포트들(118 및 119)의 기능을 제어하는 프로그램가능한 로직 모듈(116)을 포함한다. 메모리(104)와 유사하게, 메모리(114)는 예를 들면, 랜덤 액세스 메모리(Random Access Memory; "RAM")와 같은 다양한 서로 다른 형식의 메모리들 중 임의의 것일 수 있다. 메모리(114)는 그것의 동작 중(예를 들면, 네트워크 데이터를 수신 또는 전송하거나 다른 정보를 저장하는 것) 프로그램가능한 로직 모듈(116)에 의하여 사용될 수 있으며, 프로그램가능한 로직 모듈(116)과 제어 모듈(113) 사이에 전송되는 버퍼 데이터일 수 있다. 프로그램가능한 로직 모듈(106)과 유사하게, 프로그램가능한 로직 모듈(116)은 예를 들면, 필드 프로그램가능한 게이트 어레이("FPGA"), 프로그램가능한 로직 어레이("PLA"), 또는 다른 형식의 프로그램가능한 로직 소자와 같은 가상적으로 임의 형식의 프로그램가능한 회로일 수 있다. 프로그램가능한 로직 모듈(106)과 유사하게, 프로그램가능한 로직 모듈(116)은 다수의 네트워크 진단 기능들(예를 들면, 네트워크 분석기, 방해기, 발생기, 또는 비트 에러율 테스트기 등) 중 임의의 것을 구현하기 위한 회로 소자들을 포함할 수 있다. 비록 필수적인 것은 아니지만, 프로그램가능한 로직 모듈(106) 및 프로그램가능한 로직 모듈(116)은 동일한 형식의 프로그램가능한 로직 모듈일 수 있다.
프로그램가능한 로직 모듈 106과 유사하게, 프로그램가능한 로직 모듈 116은 프로그램가능한 로직 모듈(116) 및 테스트 포트(118) 및/또는 테스트 포트(119)가 처리된 컴퓨터-수행가능한 또는 컴퓨터-해석가능한 명령어들 또는 회로 설계에 따 른 포트 특성을 구현할 수 있게 상호작용하도록 컴퓨터-수행가능한 또는 컴퓨터-해석가능한 명령어들을 처리하거나 회로 설계를 구현할 수 있다. 테스트 포트들(118 및 119)은 네트워크 분석기를 구현하기 위하여 함께 이용될 수 있다. 한편,테스트 포트(118)는 제1 네트워크 진단 기능을 구현하도록 이용되는 반면, 테스트 포트(119)는 제2 다른 네트워크 진단 기능을 구현하도록 이용될 수 있다. 예를 들면, 프로그램가능한 로직 모듈(116)은 프로그램가능한 로직 모듈(116) 및 테스트 포트들(118)이 1.25Gbps의 기가비트 이더넷 비트 에러율 테스트기를 구현할 수 있게 상호작용하도록 그리고 프로그램가능한 로직 모듈(116)과 테스트 포트들(119)이 0.065Gbps의 광 채널 발생기를 구현할 수 있게 상호작용하도록 비트 파일로부터의 명령어들을 처리할 수 있다. 적절한 명령어들을 구비한 비트 파일이 테스트 포트(118)와 테스트 포트(119)가 동시에 서로 다른 네트워크 진단 기능들을 구현하도록 프로그램가능한 로직 모듈(116)에 로드될 수 있다.
클럭(117)은 테스트 포트(118)와 테스트 포트(119)로 또는 테스트 포트(118)와 테스트 포트(119)로부터 전송된 데이터의 적절한 타이밍을 조정할 수 있다. 클럭(117)은 두 개의 포트들(118 및 119) 모두를 위하여 단일 클럭율을 가질 수 있다. 선택적으로, 클럭(117)은 포트(118)를 위한 하나의 클럭율 및 포트(119)를 위한 다른 클러율을 가질 수 있다.
서로 다른 프로그램가능한 로직 모듈들의 테스트 포트들을 동일 특성을 구현하도록 구성될 수 있다. 예를 들면, 프로그램가능한 로직 모듈(106)은 테스트 포트들(108 및 109)이 1.065 GBps의 기가비트 이더넷 분석기를 구현하도록 하는 명령어 들을 처리할 수 있는 반면, 프로그램가능한 로직 모듈(116)은 테스트 포트들(18 및 119)이 1.065 GBps의 기가비트 이더넷 분석기를 구현하도록 하는 명령어들을 처리할 수 있다. 한편, 서로 다른 프로그램가능한 로직 모듈들의 테스트 포트들은 서로 다른 특성을 구현하도록 구성될 수 있다. 예를 들면, 프로그램가능한 로직 모듈(106)은 테스트 포트들(108 및 109)이 2.125 GBps의 광 채널 분석기를 구현하도록 하는 명령어를 처리하는 반면, 프로그램가능한 로직 모듈(116)은 테스트 포트들(118 및 119)이 1.25 GBps의 기가비트 이더넷 분석기를 구현하도록 하는 명령어들을 처리할 수 있다.
테스트 포트들(108, 109, 118 및 119)은 예를 들면, RJ-11, RJ-45, 소형-인수 플러거블(small form-factor pluggable)("SFP"), 10 기가비트 소형-인수 플러거블("XFP"), 유니버셜 시리얼 버스,("USB"), IEEE 1394(Firewire), XBI, XENPAK 모듈(70-핀 구성) 등과 같은 컴퓨터상의 임의의 물리적 구성일 수 있다. 테스트 포트들(108, 109, 118 및 119)은 또한 예를 들면, 전기 신호들을 전송하거나 광학 신호들을 전송하는 캐이블링(cabling)과 같은 컴퓨터상의 임의 형식의 캐이블링을 수용하도록 물리적으로 구현될 수 있다. 테스트 포트들(108, 109, 118 및 119)은 시리얼 부착 SCSI("SAS") 및 시리얼 ATA("SATA") 프로토콜과 같은 다양한 프로토콜들 중 임의의 것을 사용하여 통신을 가능하게 하는 커넥터들을 수용할 수 있도록 구성될 수 있다. 비록 필수적인 것은 아니나, 동일한 프로그램가능한 로직 모듈에 의하여 제어되는 포트들은 동일 형식의 포트로 구현될 것이다. 예를 들면 테스트 포트들(108 및 109)(모두 프로그램가능한 로직 모듈(106)에 의해 제어되는)은 모두 광 케이블을 수용하도록 구현된 SFP 포트들일 수 있다.
블레이드(101)의 프로그램가능한 로직 모듈들이 각각 다수의 포트들을 제어할 수 있기 때문에, 블레이드(101)는 감소된 수의 구성요소로 구현될 수 있다. 따라서, 블레이드(101)를 생산하는데 소비되는 제조 및 경제 자원도 또한 감소된다(예를 들면, 포트 당 하나의 프로그램가능한 로직 모듈을 가지는 블레이드에 비하여).
컴퓨터 시스템 구조(100)는 또한 저장 장치(123)를 포함한다. 저장 장치(123)는 포트들이 특정 특성들(특정 네트워크 진단 기능들을 포함하는)을 가질 수 있도록 프로그램가능한 로직 모듈들에 의하여 처리될 수 있는 비트 파일들을 저장한다. 비트 파일은 컴퓨터-수행가능한 명령어들, 컴퓨터-해석가능한 명령어들, 또는 적절한 프로그램가능한 로직 모듈에 의하여 처리될 수 있는 회로 설계를 포함할 수 있다. 비트 파일들(126, 127 및 128) 각각은 포트(108) 및/또는 포트(109)가 특정 특성을 가질 수 있도록 프로그램가능한 로직 모듈(106)에 의하여 처리될 수 있다. 예를 들면, 프로그램가능한 로직 모듈(106)은 프로그램가능한 로직 모듈(106) 및 테스트 포트들(108 및 109)이 2.125 Gbps의 광 채널 네트워크 분석기를 구현하도록 비트 파일(126)을 처리할 수 있다. 대안으로, 프로그램가능한 로직 모듈(106)은 프로그램가능한 로직 모듈 및 포트(108)가 1.25 Gbps의 기가비트 이더넷 비트 에러율 테스트기를 구현하고 포트(109)가 1.25 Gbps의 기가비트 이더넷 방해기를 구현할 수 있게 상호작용하도록 비트 파일(128)을 처리할 수 있다. 도시된 비트파일들 전, 사이 및 후의 일련의 세 개의 생략점들(즉, 줄임표들)은 다른 비트 파일 들이 저장 장치(123)에 저장될 수 있다는 것을 도시한다.
제어 모듈(103)은 버스 인터페이스(102)와 메모리들(104 및 114) 사이의 데이터의 전송을 조정한다. 제어 모듈(103)은 버스 인터페이스(102)로부터 수신된 데이터를 블레이드(101)에 포함된 프로그램가능한 로직 모듈들에 의하여 처리될 수 있는 형식으로 변환시킨다. 마찬가지로, 제어 모듈(103)은 프로그램가능한 로직 모듈로부터 수신된 데이터를 버스 인터페이스(102)에 통신가능하게 결합한 컴퓨터 시스템 버스(예를 들면, PCI 버스)를 통하여 호환가능하게 전송될 수 있는 형식으로 변환시킬 수 있다. 수신된 데이터(예를 들면, 적절한 어드레싱(addressing) 정보)에 근거하여, 제어 모듈(103)은 또한 수신된 데이터와 관련된 프로그램가능한 로직 모듈을 식별할 수 있다. 따라서, 제어 모듈(103)은 수신된 데이터(예를 들면, 컴퓨터-수행가능한 명령어, 컴퓨터-해석가능한 명령어, 또는 회로 설계)의 적어도 일부를 관련 프로그램가능한 로직 모듈로 전송할 수 있다.
도 2는 본 발명의 원리에 따른 네트워크 진단 기능을 수행하기 위하여 네트워크 진단 모듈을 유연하게 구성하기 위한 방법의 흐름도를 도시한다. 방법(200)은 컴포터 시스템 구조(100)에 도시된 모듈들 및 데이터에 대하여 논의될 것이다.
방법(200)은 네트워크 진단 모듈이 선택된 네트워크 진단 기능을 수행하도록 구성되어야 하는 명령어를 수신하는 단계를 포함한다(단계 201). 단계 201은 네트워크 진단 모듈이 선택된 네트워크 진단 기능을 수행하도록 구성되어야 하는 명령어를 수신한 컴퓨터 시스템 구조를 포함할 수 있다. 예를 들면, 컴퓨터 시스템 구조(100)은 포트(118) 및 포트(119)가 네트워크 분석기로서 구성되어야 함을 가리키 는 구성 요청(134)을 수신할 수 있다.
구성 요청(134)은 블레이드(101)를 포함하는 컴퓨터 시스템에서 발생할 수 있다. 구성 요청(134)은 수동으로 발생할 수 있다. 예를 들면, 블레이드(101)를 포함하는 컴퓨터 시스템의 관리자 또는 사용자는 구성 요청(134)을 발생시키기 위하여 예를 들면, 키보드 또는 마우스와 같은 입력 장치에서 적절한 명령어를 입력시킬 수 있다. 한편, 구성 요청(134)은 자동으로 발생할 수도 있다. 예를 들면, 블레이드(101)를 포함하는 컴퓨터 시스템은 이벤트의 발생(예를 들면, 타이머의 만료)에 응답하여 구성 요청(134)을 발생시킬 수 있다. 대안으로, 구성 요청(134)은 컴퓨터 시스템 구조(100)에 네트워크 연결 가능한 원격 컴퓨터 시스템에서 수동으로 또는 자동으로 발생될 수 있다.
구성 요청(134)에 응답하여, 컴퓨터 시스템 구조(100)는 프로그램가능한 로직 모듈이 선택된 네트워크 진단 기능을 구현할 수 있도록 구성되어야 하는지 여부(또는 재구성되어야 하는지 여부)를 결정할 수 있다. 예를 들면, 컴퓨터 시스템 구조(100)는 포트들(118 및 119)dl 네트워크 분석기로 구성되어야 하는지 여부를 결장할 수 있다. 따라서, 컴퓨터 시스템 구조(100)는 적절한 컴퓨터-수행가능한 명령어들, 컴퓨터-해석가능한 명령어들 또는 블레이드(101)에서 선택된 네트워크 진단 기능을 구현하도록 프로그램가능한 로직 모듈을 구성하기 위한 회로 설계를 구비한 비트 파일을 전송할 수 있다. 예를 들면, 비트 파일(127)이 컴퓨터-수행가능한 명령어들, 컴퓨터-해석가능한 명령어들 또는 네트워크 분석기를 구현하기 위한 회로 설계 데이터를 포함할 때, 컴퓨터 시스템 구조(100)는 블레이드(101)로 비트 파일 (127)을 전송할 수 있다.
방법(200)은 하나 이상의 포트들에서 선택된 네트워크 진단 기능을 구현하기 위한 비트 파일을 수신하는 단계를 포함한다(단계 202). 단계 202는 네트워크와 인터페이스하는 명령어들 또는 회로 설계 데이터를 구비한 비트 파일을 수신하는 제어 모듈을 포함할 수 있다. 예를 들면, 구성 요청(134)에 반응하여, 제어 모듈(103)은 저장 장치(123)로부터 비트 파일(127)을 수신할 수 있다. 비트 파일(127)은 테스트 포트들(118 및 119)에서 네트워크 분석기를 구현하기 위한 명령어 및 회로 설계 데이터를 포함할 수 있다. 테스트 포트들(118 및 119)은 구현된 네트워크 분석기에 의하여 분석될 네트워크에 네트워크 연결될 수 있다.
방법(200)은 하나 이상의 테스트 포트들을 제어하는 프로그램가능한 로직 모듈을 식별하는 단계를 포함한다(단계 203). 단계 203은 하나 이상의 테스트 포트들을 제어하는 프로그램가능한 로직 모듈을 식별하는 대응 네트워크 진단 모듈 내의 제어 모듈을 포함할 수 있다. 예를 들면, 제어 모듈(103)은 프로그램가능한 로직 모듈(116)이 테스트 포트들(118 및 119)을 제어해야 하는지 여부를 식별할 수 있다. 제어 모듈(103)은 비트 파일(127)과 함께 포함된 어드레싱 정보(예를 들면 프로그램가능한 로직 모듈(116) 및/또는 테스트 포트들(118 및 119)을 식별하는)로부터 프로그램가능한 로직 모듈(116)을 식별할 수 있다.
방법(200)은 식별된 프로그램가능한 로직 모듈에서 수신된 비트 파일의 적어도 일부를 로딩하는 단계를 포함한다(단계 204). 단계 204는 식별된 프로그램가능한 로직 모듈에서 선택된 네트워크 진단 기능을 구현하기 위한 명령어 또는 회로 설계 데이터를 로딩하는 네트워크 진단 모듈을 포함할 수 있다. 예를 들면, 블레이드(101)는 테스트 포트들(118 및 119)에서 네트워크 분석기 기능을 구현하기 위하여 프로그램가능한 로직 모듈(116)에 명령어들(136)을 로드할 수 있다. 명령어들(136)을 로드하는 것은 프로그램가능한 로직 모듈(116) 및 테스트 포트들(118 및 119)이 네트워크 분석기 기능을 구현할 수 있게 상호작용하도록 할 수 있다. 따라서, 포트들(118 및 119)은 네트워크상의 데이터를 분석하기 위하여 네트워크에 결합될 수 있다.
몇몇 실시예에서, 명령어들은 대응 포트들을 재구성하기 위하여 프로그램가능한 로직 모듈에 로드된다. 즉, 프로그램가능한 로직 모듈에 명령어를 로드하는 것은 현재 구성된 네트워크 진단 기능을 종료시키고 새로운 네트워크 기능을 시작하도록 할 수 있다. 예를 들면, 명령어들(136)을 로드하는 것은(포트들(118 및 119)에서 네트워크 분석기를 구현하기 위하여) 포트 118에서 현재 구현된 비트 에러율 테스트기 기능 및 포트 119에서 현재 구현된 발생기 기능을 종료하도록 할 수 있다. 따라서, 네트워크 진단 기능은 버스 인터페이스(102)를 대응 시스템 버스로부터 분리시킬 필요 없이 변경될 수 있다.
도 3은 본 발명의 원리에 따른 다수의 네트워크 진단 모듈들을 포함하는 컴퓨터 시스템 구조(300)의 예를 도시한다. 컴퓨터 시스템 구조(300) 내에는 블레이드들(301, 302, 303 및 304)을 포함하는 섀시(350)가 도시된다. 비록 명백하게 도시되지는 않았지만 블레이드들(301, 302, 303, 및 304) 각각은 적합한 버스 인터페이스를 통하여 섀시(350)의 컴퓨터 시스템 버스에 결합된다. 예를 들면 블레이드들 (301, 302, 303, 및 304) 각각은 섀시(350)의 PCI 수용부들에 삽입된 PCI 버스 인터페이스들을 포함할 수 있다. 따라서, 컴퓨터-수행가능한 명령어들, 컴퓨터-해석가능한 명령어들 또는 회로 설계 데이터는 대응 테스트 포트들을 구성 및 재구성하기 위하여 컴퓨터 시스템 버스를 통하여 블레이드들(301, 302, 303, 및 304)에 전송될 수 있다.
섀시에 결합된 블레이드들은 서로 다른 수와 구성의 테스트 포트들을 가질 수 있다. 예를 들면, 블레이드 301에 도시된 테스트 포트들(321, 322, 323 및 324)은 각각 SFP 포트들일 수 있다. 블레이드 202에 도시된 테스트 포트들(327 및 328)은 XFP 포트들일 수 있다. 블레이드 302에 도시된 테스트 포트(326)는 XBI 포트일 수 있다. 블레이드 304에 도시된 테스트 포트들(361, 362, 363 및 364)은 SFP 포트들일 수 있다. 섀시(350) 내의 다른 블레이드들(미도시)은 예를 들면, XENPAK 70-핀 커넥터를 수용하기 위한 것과 같은 다른 테스트 포트 구성을 포함할 수 있다. 섀시(350)의 테스트 포트들은 시리얼 부착 SCSI("SAS") 및 시리얼 ATA("SATA") 프로토콜들을 포함하는 다양한 프로토콜들 중 임의의 것을 사용하여 통신을 가능하게 하는 커넥터들을 수용하도록 구성될 수 있다. 따라서, 섀시(350)의 테스트 포트들은 동일한 또는 다양한 서로 다른 네트워크 진단 기능들을 구현하기 위하여 예를 들면, 10 기가비트 이더넷, 100 메가비트 이더넷, 인피니대역, 및 SONET 네트워크들과 같은 동일한 또는 다양한 서로 다른 네트워크들에 동시에 연결될 수 있다.
대용량 저장 장치 인터페이스(307)는 대용량 저장 장치에 결합하기 위한 인터페이스일 수 있다. 예를 들면, 대용량 저장 장치 인터페이스(307)는 소형 컴퓨터 시스템 인터페이스(Small Computer System Interface; "SCSI") 하드 드라이브에 결합된 SCSI일 수 있다. 따라서, 네트워크 진단 데이터가 블레이드들(301, 302, 303 및 304)에서 수집됨에 따라, 네트워크 진단 데이터는 저장을 위하여 SCSI 하드 드라이브에 전송될 수 있다.
상호연결 포트들(311 및 312)(예를 들면 RJ-45 포트들)은 섀시(350)를 다른 섀시(미도시)에 연결하기 위하여 이용될 수 있다. 섀시(350)로부터 다른 섀시로의 연결은 예를 들면, 링크들(351 및 352)에 의하여 도시된 바와 같이, 네트워크 진단 데이터의 수집을 조정하는 제어 신호들을 전송하는데 사용될 수 있다. 예를 들면, 블레이드(304)에 구현된 네트워크 분석기를 위한 네트워크 진단 데이터의 수집은 링크(351)에 결합된 다른 섀시에 구현된 비트 에러율 테스트기를 위하여 네트워크 진단 데이터의 수집으로 조정될 수 있다. 따라서, 제어 신호의 교환을 통하여, 다수의 서로 다른 섀시에서의 테스트 포트들은 조정된 방식으로 네트워크 진단 기능들을 구현하도록 구성된다.
트리거 입력 포트(308) 및 트리거 출력 포트(309)(예를 들며, TTL 포트들)는 섀시(350)로 그리고 섀시(350)로부터 트리거 신호들을 전송하는데 사용될 수 있다. 일반적으로 트리거 신호들은 섀시에 이벤트의 발생을 가리킬 수 있다. 이벤트의 발생이 응답하여, 섀시는 네트워크 진단 기능을 활성화시키거나 비활성화시킬 수 있다. 예를 들면, 테스트 포트(326)를 제어하는 프로그램가능한 로직 모듈은 비트 에러율 테스트기를 구현하는 것일 수 있다. 그러나, 오직 특정 컴퓨터 시스템이 네트워크 상에서 데이터를 전송할 때에만 포트(326)에 결합된 네트워크의 비트 에러 율 테스트를 활성화시키는 것이 바람직하다. 특정 컴퓨터 시스템이 데이터를 전송할 때를 검출하기 위한 적절한 매커니즘이 트리거 신호를 발생시키는데 사용될 수 있다.
트리거 신호(예를 들면, 펄스)가 트리거 입력 포트(308)에 수신되면, 테스트 포트(326)를 통한 비트 에러율 테스트는 활성화되거나 비활성화될 수 있다. 몇몇 실시예에서, 예를 들면, 다수의 섀시들이 연결될 때, 서로 다른 섀시의 트리거 입력들 및 출력들은 섀시가 동일한 트리거들을 수신하도록 함께 결합될 수 있다. 예를 들면, 트리거 입력 포트(308)는 링크(351)에 결합된 섀시의 트리거 출력 포트에 결합되고, 또는 트리거 출력 포트(309)는 링크(352)에 결합된 섀시의 트리거 입력 포트에 결합될 수 있다. 따라서, 다수의 서로 다른 섀시에서 테스트 포트들이 조정된 네트워크 진단 기능을 수행하도록 구성될 때, 네트워크 진단 기능들을 동일한 이벤트들에 응답하여 활성화되고 비활성화될 수 있다.
원격 접근 포트(313)(예를 들면 RJ-45 포트)는 섀시(35)를 원격으로 구성하는데 사용될 수 있다. 원격 접근 포트(313)를 통하여, 섀시(350)는 예를 들면, 하나 이상의 다른 컴퓨터 시스템들에 따른 근거리 네트워크(Local Area Network; "LAN"), 광역 네트워크(Wide Area Network; "WAN")와 같은 네트워크에 결합될 수 있다. 다른 컴퓨터 시스템들은 섀시(350)로부터의 구성 정보에 접근하기 위하여 네트워크를 이용할 수 있다. 다른 컴퓨터 시스템들은 또한 섀시(350)에 포함된 포트들을 구성 또는 재구성하기 위하여 구성 요청(예를 들면, 구성 요청 134와 유사한)을 초기화할 수 있다. 따라서, 원격 컴퓨터 시스템에서의 관리자 또는 사용자는선 택된 네트워크 진단 기능을 구현하기 위하여 섀시(350)의 테스트 포트들(네트워크에 연결된 다른 섀시의 테스트 포트들을 구성하는 것은 물론)을 구성할 수 있다.
도 4는 본 발명의 원리에 따른 적합한 운영 환경을 도시한다. 도 4 및 이하의 논의는 본 발명이 구현될 수 있는 적절한 컴퓨팅 환경의 간단하고 일반적인 설명을 제공하기 위한 것이다. 도 4를 참조하며, 본 발명을 구현하기 위한 예시적 시스템은 컴퓨터 시스템(420) 형태의 일반적-목적의 컴퓨팅 장치를 포함한다.
컴퓨팅 시스템(420)은 프로세싱 유닛(421), 시스템 메모리(422), 및 시스템 메모리(422)를 포함하는 다양한 시스템 구성요소를 프로세싱 유닛(421)에 결합시키는 시스템 버스(423)를 포함한다. 프로세싱 유닛(421)은 본 발명의 특징을 포함하는 컴퓨터 시스템(420)의 특징들을 구현하도록 설계된 컴퓨터-수행가능한 명령어들을 수행할 수 있다. 시스템 버스(423)는 다양한 버스 구조들 중 임의의 것을 사용하는 메모리 버스 또는 메모리 제어기, PCI 버스, 주변기기 버스, 및 로컬 버스를 포함하는 여러 형식의 버스 구조들 중 임의의 것일 수 있다. 컴퓨터 시스템(420)은 시스템 버스(423)와 인터페이스하는 인쇄 회로 기판 또는 "카드들"을 수용하기 위한 하나 이상의 수용부를 포함할 수 있다. 시스템 메모리(422)는 리드 온니 메모리(Read Only Memory; ROM)(424) 및 랜덤 액세스 메모리(Random Access Memory; "RAM")(425)를 포함할 수 있다. 시동 중, 컴퓨터(420) 내의 요소들 사이의 정보를 전송하게 하는 기본 루틴을 포함하는 기본 입력/출력 시스템("BIOS")(426)은 ROM(424)에 저장될 것이다.
컴퓨터 시스템(420)은 또한 자기 하드 디스크(439)로부터 읽기와 자기 하드 디스크(439)로의 쓰기를 위한 자기 하드 디스크 드라이브(427)(예를 들면, SCSI 드라이브), 제거가능한 자기 디스크(429)로부터의 읽기와 제거가능한 자기 디스크(429)로의 쓰기를 위한 자기 디스크 드라이브(428), CD-ROM 또는 다른 광학 매체와 같은 제거가능한 광 디스크(431)로부터 읽기와 제거가능한 광 디스크(431)로의 쓰기를 위한 광 디스크 드라이브(430)를 포함한다. 자기 하드 디스크 드라이브(427), 자기 디스크 드라이브(428) 및 광 디스크 드라이브(430)는 각각 하드 디스크 드라이브 인터페이스(432), 자기 디스크 드라이브 인터페이스(433) 및 광 디스크 드라이브 인터페이스(434)에 의하여 시스템 버스(423)에 연결된다. 드라이브들과 그들의 관련 컴퓨터-판독 가능 매체는 컴퓨터-수행가능한 명령어들, 데이터 구조들, 프로그램 모듈들 및 컴퓨터 시스템(420)의 다른 데이터들의 비휘발성 저장 장치를 제공한다. 여기에 설명된 예시적인 환경이 자기 하드 디스크(439), 제거가능한 자기 디스크(429) 및 제거가능한 광학 디스크(431)를 채용하고 있지만, 데이터의 저장을 위하여 자기 카세트, 플래시 메모리 카드들, 디지털 휘발성 디스크들, 베르누이 카드리지(Bernoulli cartridges), RAM들, ROM들 등과 같은 다른 형식의 컴퓨터 판독가능한 매체들이 사용될 수 있다.
하나 이상의 프로그램 모듈들을 포함하는 프로그램 코드 수단들은 하드 디스크(439), 자기 디스크(429), 광 디스크(431), ROM(424), 또는 운영 시스템(435), 하나 이상의 어플리케이션 프로그램들(436) 다른 프로그램 모듈들(437)(예를 들면, 비트 파일들) 및 다른 프로그램 데이터(438)를 포함하는 ROM(425) 상에 저장될 수 있다. 사용자는 키보드(440), 위치 지정 장치(442), 또는 예를 들면, 마이크로폰, 조이스틱, 게임 패드, 스캐너 등과 같은 다른 입력 장치들(미도시)을 통하여 컴퓨터 시스템(420)에 명령어 및 정보를 입력할 수 있다. 이러한 그리고 다른 입력 장치들이 시스템 버스(423)에 결합된 시리얼 포트 인터페이스(446)를 통하여 프로세싱 유닛(421)에 연결될 수 있다. 대안으로, 입력 장치들은 예를 들면, 병렬 포트, 게임 포트, 유니버셜 시리얼 버스("USB") 포트, 또는 Fire Wire 포트와 같은 다른 인터페이스들에 의하여 연결될 수 있다. 모니터(447) 또는 다른 디스플레이 장치가 또한 비디오 어댑터(448)를 통하여 시스템 버스(423)에 연결된다. 컴퓨터 시스템(420)은 또한 예를 들면, 스피커 및 프린터와 같은 다른 주변 출력 장치들(미도시)에 연결될 수 있다.
컴퓨터 시스템(420)은 예를 들면, 사무실-범위 또는 기업-범위 컴퓨터 네트워크, 인터넷 및/또는 이더넷과 같은 네트워크들에 연결가능하다. 컴퓨터 시스템(420)은 그러한 네트워크를 통하여 예를 들면 원격 컴퓨터 시스템들, 네트워크 진단 모듈을 포함하는 컴퓨터 시스템 섀시들, 원격 어플리케이션들 및/또는 원격 데이터베이스과 같은 외부 소스들과 데이터를 교환할 수 있다.
컴퓨터 시스템(420)은 네트워크 인터페이스를 포함하고, 그것을 통하여 컴퓨터 시스템(420)은 외부 소스로부터 데이터를 수신하거나 외부 소스로 데이터를 전송한다. 도 4에 도시된 바와 같이, 네트워크 인터페이스(453)는 링크(451)를 통하여 원격 컴퓨터 시스템(449b)과 데이터의 교환을 가능하게 한다. 링크(451)는 네트워크의 일부를 나타내고, 원격 컴퓨터 시스템(449b)은 네트워크의 노드를 나타낸다.
마찬가지로, 컴퓨터 시스템(420)은 입력/출력 인터페이스(446)를 포함하고, 그것을 통하여 컴퓨터 시스템(420)은 외부 소스로부터 데이터를 수신하고 외부 소스로 데이터를 전송한다. 입력/출력 인터페이스(446)는 모뎀(454)에 결합되고, 그것을 통하여 컴퓨터 시스템(420)은 외부 소스로부터 데이터를 수신하고, 외부 소스로 데이터를 송신한다. 모뎀(454)은 적절한 인터페이스를 통하여 컴퓨터 시스템(420)에 연결된 Data Over Cable Service Interface Specification("DOCSIS") 모뎀 또는 디지털 가입자 회선("DSL") 모뎀일 수 있다. 도 4에 도시된 바와 같이, 입력/출력 인터페이스(446) 및 모뎀(454)은 링크(452)를 통하여 원격 컴퓨터 시스템(449a)과의 데이터 교환을 가능하게 한다. 링크(452)는 네트워크의 일부를 나타내고, 원격 컴퓨터 시스템(420)은 네트워크의 노드를 나타낸다.
도 4가 본 발명에 적합한 운영 환경을 나타내는 반면, 본 발명의 원리는 필요하다면, 적절한 변형을 거쳐 본 발명의 원리를 구현할 수 있는 임의의 시스템에 채용될 수 있다. 도 4에 도시된 환경은 오직 예시적인 것이며, 본 발명이 구현될 수 있는 넓고 다양한 환경의 작은 부분조차 나타내지 않는다.
관련된 데이터뿐 아니라, 본 발명의 모듈들은 컴퓨터 시스템(420)과 관련된 컴퓨터 판독가능 매체에 저장되고 접근될 수 있다. 예를 들면, 그러한 모듈들의 일부나 관련 프로그램 데이터의 일부는 시스템 메모리(422) 내의 저장을 위한 운영 시스템(435), 어플리케이션 프로그램들(436), 프로그램 모듈들(437) 및/또는 프로그램 데이터(438)에 포함될 수 있다. 예를 들면, 자기 하드 디스크(439)와 같은 대용량 저장 장치가 컴퓨터 시스템(420)에 연결될 때, 그러한 모듈들과 관련 프로그 램 데이터는 또한 대용량 저장 장치에 저장될 것이다. 네트워크 연결된 환경에서,컴퓨터 시스템(420)에 대하여 도시된 프로그램 모듈들과 관련 데이터, 또는 그것의 일부는 예를 들면,원격 컴퓨터 시스템 449a 및/또는 원격 컴퓨터 시스템 449b와 관련된 시스템 메모리 및/또는 대용량 저장 장치들과 같은 원격 메모리 저장 장치들에 저장될 수 있다. 그러한 모듈들의 실행은 분산 방식으로 수행될 것이다.
본 발명은 본 발명의 사상 또는 본질적인 특징으로부터 벗어나지 않는 다른 특정 형태로 실시될 수 있다. 상술한 실시예는 단지 예시를 위한 것일 뿐 발명의 범위를 제한하기 위한 것은 아니다. 따라서, 본 발명의 범위는 상술한 설명에 의해서가 아니라 첨부된 청구범위에 의하여 정의될 것이다. 청구범위의 균등 범위 및 의미 내의 모든 변경은 본 발명의 범위에 포함될 것이다.
본 명세서 내에 포함되어 있음

Claims (22)

  1. 컴퓨터 시스템 버스와 데이터를 교환하도록 구성된 버스 인터페이스;
    프로그램가능한 로직 모듈과 적어도 하나의 통신가능하게 결합된 포트 사이의 데이터의 전송을 조정하도록 구성된 클럭을 포함하고, 상기 프로그램가능한 로직 모듈과 상기 적어도 하나의 통신가능하게 결합된 포트가 다수의 서로 다른 네트워크 진단 기능들 중 하나를 구현할 수 있게 상호작용하도록 비트 파일들을 처리하도록 구성된 하나 이상의 프로그램가능한 로직 모듈들;
    상기 하나 이상의 프로그램가능한 로직 모듈들 중 하나에 통신가능하게 연결되고, 네트워크에 네트워크 연결가능한 하나 이상의 포트들; 및
    상기 버스 인터페이스에 통신가능하게 결합되고 상기 하나 이상의 프로그램가능한 로직 모듈들 각각에 통신가능하게 결합되며, 상기 버스 인터페이스와 상기 하나 이상의 프로그램 모듈들 사이의 데이터의 전송을 조정하도록 구성된 제어 모듈을 포함하는 다수의 서로 다른 네트워크 진단 기능들을 구현하기에 적합한 소프트웨어 구성가능한 네트워크 진단 모듈.
  2. 제1항에 있어서,
    상기 버스 인터페이스는 PCI 버스 인터페이스를 포함하는 것을 특징으로 하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  3. 제1항에 있어서,
    상기 하나 이상의 프로그램가능한 로직 모듈들은 하나 이상의 FPGA들을 포함하는 것을 특징으로 하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  4. 제3항에 있어서,
    상기 하나 이상의 FPGA들은 적절한 명령어에 반응하여, 다수의 서로 다른 네트워크 진단 기능들 중 임의의 것을 구현할 수 있는 회로 소자들을 포함하는 것을 특징으로 하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  5. 제1항에 있어서,
    상기 하나 이상의 프로그램가능한 로직 모듈들은 다수의 서로 다른 네트워크 진단 기능들 중 하나를 구현하도록 적어도 하나의 통신가능하게 결합된 포트와 상호작용하도록 구성된 하나 이상의 프로그램가능한 로직 모듈들을 포함하고, 상기 다수의 서로 다른 진단 기능들 중 하나는 적어도 네트워크 분석기, 방해기(jammer), 발생기(generator) 및 비트 에러율 테스트기(bit error rate tester)들 중에서 선택되는 것을 특징으로 하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  6. 제1항에 있어서,
    상기 하나 이상의 포트들은 소형-인수 플러거블 커넥터를 수용하도록 구성된 적어도 하나의 포트를 포함하는 것을 특징으로 하는 소프트웨어 구성가능한 네트워 크 진단 모듈.
  7. 제1항에 있어서,
    상기 제어 모듈은 상기 적어도 하나의 프로그램가능한 로직 모듈들로부터 프로그램가능한 로직 모듈을 식별하는 주소 정보를 처리하도록 구성된 제어 모듈을 포함하는 것을 특징으로 하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  8. 제1항에 있어서,
    대응 프로그램가능한 로직 모듈에 통신가능하게 결합되고, 대응 프로그램가능한 로직 모듈용 데이터를 저장하도록 구성된 하나 이상의 메모리 모듈들을 더 포함하는 소프트웨어 구성가능한 네트워크 진단 모듈.
  9. 현재 네트워크 진단 기능을 수행하도록 구성된 네트워크 진단 모듈을 포함하는 네트워크에 네트워크 연결가능한 컴퓨터 시스템에 있어서,
    상기 네트워크 진단 모듈이 선택된 네트워크 진단 기능을 수행할 수 있게 구성되도록 하는 명령어를 수신하는 단계;
    네트워크와 인터페이스하는 하나 이상의 포트들에서, 상기 선택된 네트워크 진단 기능을 구현하기 위한 비트 파일을 수신하는 단계;
    상기 하나 이상의 포트들을 제어하는 프로그램가능한 로직 모듈을 식별하는 단계; 및
    상기 하나 이상의 포트들이 상기 식별된 네트워크 진단 기능을 수행할 수 있게 구성되도록 상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계를 포함하는 선택된 네트워크 진단 기능을 수행하도록 상기 네트워크 진단 모듈을 구성하는 방법.
  10. 제9항에 있어서,
    상기 네트워크 진단 모듈이 선택된 네트워크 진단 기능을 수행할 수 있게 구성되도록 하는 명령어를 수신하는 단계는 컴퓨터 시스템 또는 원격 컴퓨터 시스템에 결합된 입력 장치에서 사용자 입력을 수신하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  11. 제9항에 있어서,
    상기 비트 파일을 수신하는 단계는, 상기 비트 파일이 프로그램가능한 로직 모듈에 로드될 때, 상기 프로그램가능한 로직 모듈과 상기 하나 이상의 포트들이 상기 선택된 네트워크 진단 기능을 구현할 수 있게 상호작용하도록 하는 명령어들을 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  12. 제9항에 있어서,
    상기 비트 파일을 수신하는 단계는, 상기 비트 파일이 프로그램가능한 로직 모듈에 로드될 때, 일을 수신하는 단계는, 상기 비트 파일이 프로그램가능한 로직 모듈에 로드될 때, 상기 프로그램가능한 로직 모듈과 상기 하나 이상의 포트들이 상기 선택된 네트워크 진단 기능을 구현할 수 있게 상호작용하도록 하는 회로 설계 데이터를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  13. 제9항에 있어서,
    상기 비트 파일을 수신하는 단계는 포트 특성을 구현하기 위한 비트 파일을 수신하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  14. 제9항에 있어서,
    상기 하나 이상의 포트들을 제어하는 프로그램가능한 로직 모듈을 식별하는 단계는 프로그램가능한 로직 모듈을 식별하는 비트 파일과 관련된 주소 정보를 이용하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  15. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 상기 현재 네트워크 진단 기능들을 수행할 수 있게 구성된 것으로부터 상기 선택된 네트워크 진단 기능을 수행할 수 있게 구성되도록 상기 하나 이상의 포트들을 재구성하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  16. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 네트워크 분석기를 구현하기 위한 비트 파일의 일부를 로드하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  17. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 방해기를 구현하기 위한 비트 파일의 일부를 로드하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  18. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 분석기를 구현하기 위한 비트 파일의 일부를 로드하는 단계를 포 함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  19. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 비트 에러율 테스트기를 구현하기 위한 비트 파일의 일부를 로드하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  20. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 상기 하나 이상의 포트들이 상기 선택된 진단 기능을 수행할 수 있게 구성되도록 하는 명령어들을 로드하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  21. 제9항에 있어서,
    상기 식별된 프로그램가능한 로직 모듈에 수신된 비트 파일의 적어도 일부를 로드하는 단계는 상기 하나 이상의 포트들이 상기 선택된 진단 기능을 수행할 수 있게 구성되도록 하는 회로 데이터를 로드하는 단계를 포함하는 것을 특징으로 하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
  22. 제9항에 있어서,
    상기 선택된 네트워크 진단 기능에 따라 상기 하나 이상의 포트들을 통하여 네트워크 진단 데이터를 전송하는 것을 더 포함하는 선택된 네트워크 진단 기능을 수행하도록 네트워크 진단 모듈을 구성하는 방법.
KR1020067003850A 2003-08-26 2004-08-25 다목적 네트워크 진단 모듈 KR100780060B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US49807003P 2003-08-26 2003-08-26
US60/498,070 2003-08-26
US10/769,202 US7281167B2 (en) 2003-08-26 2004-01-30 Multi-purpose network diagnostic modules
US10/769,202 2004-01-30

Publications (2)

Publication Number Publication Date
KR20060052992A true KR20060052992A (ko) 2006-05-19
KR100780060B1 KR100780060B1 (ko) 2007-11-30

Family

ID=34221569

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067003850A KR100780060B1 (ko) 2003-08-26 2004-08-25 다목적 네트워크 진단 모듈

Country Status (5)

Country Link
US (1) US7281167B2 (ko)
EP (1) EP1658692B1 (ko)
KR (1) KR100780060B1 (ko)
SG (1) SG109596A1 (ko)
WO (1) WO2005022793A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101106059B1 (ko) * 2010-07-14 2012-01-18 한국산업기술대학교산학협력단 분산 환경에서의 fpga 설계 검증 시스템

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8190722B2 (en) * 2003-06-30 2012-05-29 Randy Oyadomari Synchronization of timestamps to compensate for communication latency between devices
KR100858997B1 (ko) * 2003-06-30 2008-09-18 피니사 코포레이숀 네트워크 데이터의 포착을 트리거하기 위한 장치 간의 신호전파
US7194666B1 (en) * 2003-12-01 2007-03-20 Altera Corporation Bit error rate tester implemented in a programmable logic device
US8316438B1 (en) 2004-08-10 2012-11-20 Pure Networks Llc Network management providing network health information and lockdown security
US8478849B2 (en) * 2004-12-07 2013-07-02 Pure Networks LLC. Network administration tool
WO2006063118A2 (en) * 2004-12-07 2006-06-15 Pure Networks, Inc. Network management
US20060200711A1 (en) * 2005-02-01 2006-09-07 Schondelmayer Adam H Network diagnostic systems and methods for processing network messages
US20060198318A1 (en) * 2005-02-01 2006-09-07 Schondelmayer Adam H Network diagnostic systems and methods for statistical triggering
US7516046B2 (en) 2005-02-01 2009-04-07 Finisar Corporation Network diagnostic system with programmable oscillator
WO2006083959A2 (en) * 2005-02-01 2006-08-10 Finisar Corporation Network diagnostic system and methods for aggregated links
US20060198312A1 (en) * 2005-02-01 2006-09-07 Schondelmayer Adam H Network diagnostic systems and methods for altering the format and bandwidth of network messages
US8107822B2 (en) 2005-05-20 2012-01-31 Finisar Corporation Protocols for out-of-band communication
US20070211697A1 (en) * 2006-03-13 2007-09-13 Finisar Corporation Method of analyzing network with generated traffic
US20070211696A1 (en) * 2006-03-13 2007-09-13 Finisar Corporation Method of generating network traffic
US20080075103A1 (en) * 2005-05-20 2008-03-27 Finisar Corporation Diagnostic device
US20070038881A1 (en) * 2005-08-15 2007-02-15 Finisar Corporation Network diagnostic systems and methods for accessing storage devices
US20060264178A1 (en) * 2005-05-20 2006-11-23 Noble Gayle L Wireless diagnostic systems
US7899057B2 (en) * 2006-04-28 2011-03-01 Jds Uniphase Corporation Systems for ordering network packets
US20070038880A1 (en) * 2005-08-15 2007-02-15 Noble Gayle L Network diagnostic systems and methods for accessing storage devices
US20070260728A1 (en) * 2006-05-08 2007-11-08 Finisar Corporation Systems and methods for generating network diagnostic statistics
US7743288B1 (en) 2005-06-01 2010-06-22 Altera Corporation Built-in at-speed bit error ratio tester
US8576731B2 (en) * 2006-02-14 2013-11-05 Jds Uniphase Corporation Random data compression scheme in a network diagnostic component
US8125906B2 (en) * 2006-03-03 2012-02-28 Kiranmai Vedanabhatla Capture RCDT and SNTT SAS speed negotiation decodes in a network diagnostic component
US8607145B2 (en) * 2006-02-14 2013-12-10 Jds Uniphase Corporation Show OOB and speed negotiation data graphically in a network diagnostic component
US8769152B2 (en) 2006-02-14 2014-07-01 Jds Uniphase Corporation Align/notify compression scheme in a network diagnostic component
CN101411124A (zh) * 2006-02-14 2009-04-15 菲尼萨公司 内嵌设备中的诊断功能
US8635376B2 (en) * 2006-02-22 2014-01-21 Emulex Design & Manufacturing Corporation Computer system input/output management
US20070263649A1 (en) * 2006-05-12 2007-11-15 Genti Cuni Network diagnostic systems and methods for capturing network messages
US20070263545A1 (en) * 2006-05-12 2007-11-15 Foster Craig E Network diagnostic systems and methods for using network configuration data
US7653782B2 (en) * 2006-05-23 2010-01-26 Dell Products L.P. Method for host bus adapter-based storage partitioning and mapping across shared physical drives
US8213333B2 (en) 2006-07-12 2012-07-03 Chip Greel Identifying and resolving problems in wireless device configurations
US8526821B2 (en) * 2006-12-29 2013-09-03 Finisar Corporation Transceivers for testing networks and adapting to device changes
US7835300B2 (en) * 2007-01-26 2010-11-16 Beyers Timothy M Network diagnostic systems and methods for handling multiple data transmission rates
US8230052B2 (en) * 2007-02-14 2012-07-24 Microsoft Corporation Module diagnostic toolkit for client-server based protocols
US7725770B2 (en) * 2007-04-01 2010-05-25 International Business Machines Corporation Enhanced failure data collection system apparatus and method
US8700743B2 (en) * 2007-07-13 2014-04-15 Pure Networks Llc Network configuration device
US9491077B2 (en) * 2007-07-13 2016-11-08 Cisco Technology, Inc. Network metric reporting system
US9026639B2 (en) * 2007-07-13 2015-05-05 Pure Networks Llc Home network optimizing system
US8706862B2 (en) * 2007-12-21 2014-04-22 At&T Intellectual Property I, L.P. Methods and apparatus for performing non-intrusive data link layer performance measurement in communication networks
US8527663B2 (en) * 2007-12-21 2013-09-03 At&T Intellectual Property I, L.P. Methods and apparatus for performing non-intrusive network layer performance measurement in communication networks
US20100023867A1 (en) * 2008-01-29 2010-01-28 Virtual Instruments Corporation Systems and methods for filtering network diagnostic statistics
US8661116B2 (en) * 2008-12-15 2014-02-25 Verizon Patent And Licensing Inc. Network testing
US8566643B2 (en) * 2010-02-04 2013-10-22 Hubbell Incorporated Small form factor pluggable (SFP) checking device for reading from and determining type of inserted SFP transceiver module or other optical device
US8649297B2 (en) * 2010-03-26 2014-02-11 Cisco Technology, Inc. System and method for simplifying secure network setup
CN101963943B (zh) * 2010-06-30 2015-04-29 上海华岭集成电路技术股份有限公司 寻找fpga配置文件与clb块配置资源的映射方法
US9450854B2 (en) 2013-03-14 2016-09-20 Exfo Inc. Pass-through test device
EP2882141A1 (en) 2013-12-04 2015-06-10 Exfo Inc. Network test system
JP5933638B2 (ja) * 2014-07-02 2016-06-15 アンリツ株式会社 ネットワーク試験装置及びネットワーク試験方法
FR3040843B1 (fr) * 2015-09-07 2018-10-12 Peugeot Citroen Automobiles Sa Dispositif de test d’un reseau video bidirectionnel par perturbation de trames echangees entre organes
RO132010A2 (ro) * 2015-12-22 2017-06-30 Ixia, A California Corporation Metode, sisteme şi suport citibil de calculator pentru diagnosticarea reţelei
US10511516B2 (en) 2016-08-29 2019-12-17 Keysight Technologies Singapore (Sales) Pte. Ltd. Methods, systems and computer readable media for quiescence-informed network testing
US10673733B2 (en) * 2018-01-20 2020-06-02 Hcl Technologies Limited System for debugging a network environment
US11552874B1 (en) 2019-01-18 2023-01-10 Keysight Technologies, Inc. Methods, systems and computer readable media for proactive network testing

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5671355A (en) * 1992-06-26 1997-09-23 Predacomm, Inc. Reconfigurable network interface apparatus and method
US5649129A (en) * 1995-06-07 1997-07-15 National Instruments Corporation GPIB system including controller and analyzer
US5742602A (en) 1995-07-12 1998-04-21 Compaq Computer Corporation Adaptive repeater system
US6112318A (en) * 1997-08-11 2000-08-29 Digital Equipment Corporation Performance counters controlled by programmable logic
US6286114B1 (en) * 1997-10-27 2001-09-04 Altera Corporation Enhanced embedded logic analyzer
US6185418B1 (en) * 1997-11-07 2001-02-06 Lucent Technologies Inc. Adaptive digital radio communication system
US6335931B1 (en) 1998-05-29 2002-01-01 Finisar Corporation System for synchronizing network data transmission and collection
US6724729B1 (en) 1998-12-30 2004-04-20 Finisar Corporation System analyzer and method for synchronizing a distributed system
US6507923B1 (en) * 1999-04-19 2003-01-14 I-Tech Corporation Integrated multi-channel fiber channel analyzer
US6628621B1 (en) * 1999-11-02 2003-09-30 Adtran Inc. Multichannel-capable bit error rate test system
US6430201B1 (en) * 1999-12-21 2002-08-06 Sycamore Networks, Inc. Method and apparatus for transporting gigabit ethernet and fiber channel signals in wavelength-division multiplexed systems
US6745351B1 (en) 2000-05-26 2004-06-01 I-Tech Corporation Indexing system for protocol analyzers
US6539338B1 (en) 2000-06-09 2003-03-25 3Com Corporation Self-diagnostic testing of a network interface adapter
FR2824936B1 (fr) * 2001-05-16 2005-09-02 Schneider Automation Systeme de diagnostic predictif dans un automate programmable
US6874107B2 (en) * 2001-07-24 2005-03-29 Xilinx, Inc. Integrated testing of serializer/deserializer in FPGA
US20030069947A1 (en) * 2001-10-05 2003-04-10 Lipinski Gregory J. System and methods for network detection and configuration
JP2003186627A (ja) * 2001-12-18 2003-07-04 Nec Corp 磁気テープ装置データパックアップ制御方式
US20030204781A1 (en) 2002-04-30 2003-10-30 International Business Machines Corporation Method and apparatus for displaying diagnostic recommendations for monitored processes
EP1529373B1 (en) * 2002-08-13 2007-04-11 Xyratex Technology Limited Network monitor and method
US7293201B2 (en) 2003-01-17 2007-11-06 Microsoft Corporation System and method for active diagnosis and self healing of software systems
US7114099B2 (en) 2003-01-31 2006-09-26 American Megatrends, Inc. Method, system, and apparatus for utilizing device-specific diagnostic settings within a standard management platform
US7827248B2 (en) * 2003-06-13 2010-11-02 Randy Oyadomari Discovery and self-organization of topology in multi-chassis systems
US7072825B2 (en) * 2003-06-16 2006-07-04 Fortelink, Inc. Hierarchical, network-based emulation system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101106059B1 (ko) * 2010-07-14 2012-01-18 한국산업기술대학교산학협력단 분산 환경에서의 fpga 설계 검증 시스템
WO2012008680A2 (ko) * 2010-07-14 2012-01-19 한국산업기술대학교산학협력단 분산 환경에서의 fpga 설계 검증 시스템
WO2012008680A3 (ko) * 2010-07-14 2012-03-08 한국산업기술대학교산학협력단 분산 환경에서의 fpga 설계 검증 시스템

Also Published As

Publication number Publication date
WO2005022793A3 (en) 2006-05-26
EP1658692A4 (en) 2012-01-04
EP1658692B1 (en) 2013-04-10
EP1658692A2 (en) 2006-05-24
US20050050190A1 (en) 2005-03-03
WO2005022793A2 (en) 2005-03-10
SG109596A1 (en) 2005-03-30
US7281167B2 (en) 2007-10-09
KR100780060B1 (ko) 2007-11-30

Similar Documents

Publication Publication Date Title
KR100780060B1 (ko) 다목적 네트워크 진단 모듈
US7805514B2 (en) Accessing results of network diagnostic functions in a distributed system
US6915466B2 (en) Method and system for multi-user channel allocation for a multi-channel analyzer
CN109388530B (zh) 一种面向刀片式服务器的自动化测试平台以及测试方法
US6507923B1 (en) Integrated multi-channel fiber channel analyzer
EP2609697B1 (en) Scalable high speed gigabit active bundle link and tester
US8266271B2 (en) Propagation of signals between devices for triggering capture of network data
KR20190131445A (ko) 자동 테스팅 동안 디바이스 결함의 근본 원인을 식별하기 위한 트래픽 캡쳐 및 디버깅 툴
US20080089336A1 (en) Location of a probe algorithm
US20070115834A1 (en) Pool-based network diagnostic systems and methods
US20100002588A1 (en) Network Switch With Onboard Diagnostics and Statistics Collection
CN112306766A (zh) 用于错误检测的方法、电子设备、存储系统和计算机程序产品
US8566930B2 (en) Monitoring module
US7535851B2 (en) Discovering diagnostic port functionality in a distributed system
CN112511370B (zh) 一种phy模式自主切换的信号测试系统
US20050060409A1 (en) Managing resources of chassis that include configurable network diagnostic modules
US8364809B2 (en) Method and apparatus for debugging protocol traffic between devices in integrated subsystems
CN102426548A (zh) 嵌入式系统的调试方法、调试器和调试系统
US20230244582A1 (en) Methods, systems, and computer readable media for smart network interface card testing
US20100251030A1 (en) Apparatus, System and Method for a Go/No Go Link Integrity Tester
US8125906B2 (en) Capture RCDT and SNTT SAS speed negotiation decodes in a network diagnostic component
CN100538651C (zh) 网络诊断系统及其配置方法
CN116719712B (zh) 处理器串口日志输出方法、装置、电子设备及存储介质
Kinney Generic SCSI Command Generator
US20070038881A1 (en) Network diagnostic systems and methods for accessing storage devices

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121106

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131120

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141106

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151026

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161121

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20171113

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 12