KR20050114123A - Liquid crystal display panel and method for fabricating the same - Google Patents
Liquid crystal display panel and method for fabricating the same Download PDFInfo
- Publication number
- KR20050114123A KR20050114123A KR1020040039337A KR20040039337A KR20050114123A KR 20050114123 A KR20050114123 A KR 20050114123A KR 1020040039337 A KR1020040039337 A KR 1020040039337A KR 20040039337 A KR20040039337 A KR 20040039337A KR 20050114123 A KR20050114123 A KR 20050114123A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- liquid crystal
- column spacer
- layer
- forming
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1339—Gaskets; Spacers; Sealing of cells
- G02F1/13394—Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명은 액정 표시패널 및 그 제조방법에 관한 것으로, 제1기판과 제2기판의 셀-갭을 균일하게 유지시키는 컬럼 스페이서가 제1기판이나 제2기판 중의 어느 하나의 기판에 고정되어 다른 하나의 기판과 접촉하는데, 이때 제1기판과 컬럼 스페이서의 접촉면이나 제2기판과 컬럼 스페이서의 접촉면이 요철형태로 결합되도록 함으로써, 제1기판과 제2기판의 유동을 억제할 수 있게 되며, 외부 충격에 의해 제1기판이나 제2기판이 밀리는 현상 및 제1기판과 제2기판의 뒤틀리는 현상을 방지할 수 있게 되어 터치 얼룩이나 눌림 불량으로 인한 액정 표시패널의 화질불량을 방지할 수 있게 된다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display panel and a method of manufacturing the same, wherein a column spacer for uniformly maintaining a cell gap between a first substrate and a second substrate is fixed to either one of the first substrate and the second substrate, and the other. In this case, by contacting the contact surface of the first substrate and the column spacer or the contact surface of the second substrate and the column spacer in a concave-convex shape, it is possible to suppress the flow of the first substrate and the second substrate, the external impact As a result, it is possible to prevent the first substrate and the second substrate from being pushed and the first and second substrates from being warped, thereby preventing the poor quality of the liquid crystal display panel due to the touch unevenness or the poor pressing.
Description
본 발명은 액정 표시패널 및 그 제조방법에 관한 것으로, 보다 상세하게는 액정 표시패널을 구성하는 합착된 제1기판과 제2기판의 유동을 억제하고, 외부 충격에 의해 제1기판이나 제2기판이 밀리는 현상 및 제1기판과 제2기판이 뒤틀리는 현상을 방지하기에 적당하도록 한 액정 표시패널 및 그 제조방법에 관한 것이다.The present invention relates to a liquid crystal display panel and a manufacturing method thereof, and more particularly, to suppress the flow of the bonded first substrate and the second substrate constituting the liquid crystal display panel, and to prevent the first substrate and the second substrate by external impact. This pushback relates to a liquid crystal display panel and a method of manufacturing the same, which are suitable for preventing the phenomenon and the distortion of the first substrate and the second substrate.
일반적으로, 액정 표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보에 따른 데이터신호를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써, 원하는 화상을 표시하는 표시장치이다. In general, a liquid crystal display device is a display device that displays a desired image by individually supplying data signals according to image information to pixels arranged in a matrix, and adjusting light transmittance of the pixels.
따라서, 액정 표시장치에는 화소들이 매트릭스 형태로 배열되는 액정 표시패널과; 상기 화소들을 구동하기 위한 구동부가 구비된다.Therefore, the liquid crystal display device includes a liquid crystal display panel in which pixels are arranged in a matrix; A driving unit for driving the pixels is provided.
상기 액정 표시패널은 박막 트랜지스터 어레이(thin film transistor array)가 형성된 제1기판과 컬러필터 어레이(color filter array)가 형성된 제2기판이 균일한 셀-갭(cell-gap)이 유지되도록 합착되고, 그 제1,제2기판의 셀-갭에 액정층이 형성되어 구성된다.The liquid crystal display panel is bonded such that a first substrate on which a thin film transistor array is formed and a second substrate on which a color filter array is formed maintain a uniform cell-gap. The liquid crystal layer is formed in the cell gap of the first and second substrates.
상기 제1기판과 제2기판은 화상 표시부의 외곽을 따라 형성되는 실 패턴에 의해 합착되며, 합착된 제1,제2기판의 외면에는 편광판과 위상차판 등이 구비되며, 이와같은 다수의 구성요소를 선택적으로 구성함으로써, 빛의 진행상태를 바꾸거나 굴절률을 변화시켜 높은 휘도와 콘트라스트 특성을 갖는 액정 표시장치가 구성된다.The first substrate and the second substrate are bonded by a seal pattern formed along the outer edge of the image display unit, and the polarized plate and the phase difference plate are provided on the outer surfaces of the bonded first and second substrates. By selectively configuring the liquid crystal display device having a high brightness and contrast characteristics by changing the traveling state of the light or by changing the refractive index.
상기 제1기판과 제2기판이 대향하여 합착된 액정 표시패널에는 공통전극과 화소전극이 형성되어 액정층에 전계를 인가한다. 즉, 공통전극에 전압을 인가한 상태에서 화소전극에 인가되는 전압을 제어함으로써, 화소들의 광투과율을 개별적으로 조절할 수 있게 된다. 이와같이 화소전극에 인가되는 전압을 화소 별로 제어하기 위하여 각각의 화소에는 스위칭 소자로 사용되는 박막 트랜지스터가 형성된다.A common electrode and a pixel electrode are formed on the liquid crystal display panel where the first substrate and the second substrate are opposed to each other to apply an electric field to the liquid crystal layer. That is, by controlling the voltage applied to the pixel electrode while the voltage is applied to the common electrode, the light transmittance of the pixels can be adjusted individually. As such, in order to control the voltage applied to the pixel electrode for each pixel, a thin film transistor used as a switching element is formed in each pixel.
상기 제1기판과 제2기판의 대향하는 표면에는 배향막이 형성되고, 러빙이 실시되어 상기 액정층의 액정이 일정한 방향으로 배열되도록 한다.An alignment layer is formed on the opposing surface of the first substrate and the second substrate, and rubbing is performed to arrange the liquid crystals of the liquid crystal layer in a constant direction.
상기한 바와같은 액정 표시장치의 구성요소들을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The components of the liquid crystal display as described above will be described in detail with reference to the accompanying drawings.
도1은 상기 박막 트랜지스터 어레이가 형성된 제1기판과 컬러필터 어레이가 형성된 제2기판이 합착된 액정 표시패널의 평면구조를 보인 예시도이다.FIG. 1 is an exemplary view illustrating a planar structure of a liquid crystal display panel in which a first substrate on which the thin film transistor array is formed and a second substrate on which a color filter array is formed are bonded.
도1을 참조하면, 액정 표시패널(100)은 화소들이 매트릭스 형태로 배열되는 화상표시부(113)와, 그 화상표시부(113)의 게이트 라인들과 접속되는 게이트 패드부(114) 및 데이터 라인들과 접속되는 데이터 패드부(115)로 구성된다. 이때, 게이트 패드부(114)와 데이터 패드부(115)는 제2기판(102)과 중첩되지 않는 제1기판(101)의 가장자리 영역에 형성되며, 게이트 패드부(114)는 게이트 구동부로부터 공급되는 주사신호를 화상표시부(113)의 게이트 라인들에 공급하고, 데이터 패드부(115)는 데이터 구동부로부터 공급되는 화상정보를 화상표시부(113)의 데이터 라인들에 공급한다.Referring to FIG. 1, the liquid crystal display panel 100 includes an image display unit 113 in which pixels are arranged in a matrix form, a gate pad unit 114 and data lines connected to gate lines of the image display unit 113. And a data pad unit 115 connected to the data pad unit. In this case, the gate pad part 114 and the data pad part 115 are formed in the edge region of the first substrate 101 which does not overlap the second substrate 102, and the gate pad part 114 is supplied from the gate driver. The scanning signal to be supplied is supplied to the gate lines of the image display unit 113, and the data pad unit 115 supplies the image information supplied from the data driver to the data lines of the image display unit 113.
상기 제1기판(101)에는 화상정보가 인가되는 데이터 라인들과 주사신호가 인가되는 게이트 라인들이 서로 교차하도록 배열되고, 그 데이터 라인들과 게이트 라인들에 의해 구획되는 영역에 각각 박막 트랜지스터와 화소전극이 구비된다.The first substrate 101 is arranged such that data lines to which image information is applied and gate lines to which a scanning signal is applied cross each other, and the thin film transistors and the pixels are respectively divided in regions defined by the data lines and the gate lines. An electrode is provided.
상기 제2기판(102)에는 블랙 매트릭스에 의해 화소별로 도포된 칼러필터들과, 상기 제1기판(101)에 형성된 화소전극의 상대전극인 공통전극이 구비된다.The second substrate 102 includes color filters coated for each pixel by a black matrix, and a common electrode serving as a counter electrode of the pixel electrode formed on the first substrate 101.
상기 제1기판(101)과 제2기판(102)은 스페이서(spacer)에 의해 일정한 셀-갭이 유지되고, 상기 화상표시부(113)의 외곽을 따라 형성된 실 패턴(seal pattern, 116)에 의해 합착된다.The first substrate 101 and the second substrate 102 have a constant cell-gap maintained by a spacer, and are formed by a seal pattern 116 formed along the periphery of the image display unit 113. Are cemented.
상기 스페이서로는 유리비드나 플라스틱비드와 같은 볼 스페이서를 무작위로 산포하는 방식이 사용되었으나, 최근 들어 액정 표시패널(100)이 점차 대형화되어 감에 따라 볼 스페이서의 뭉침 현상으로 인해 정밀한 셀-갭 유지가 어렵고, 화질 불량이 발생하게 되었다.As the spacer, a method of randomly dispersing ball spacers such as glass beads or plastic beads has been used. However, as the liquid crystal display panel 100 is gradually enlarged in recent years, precise cell-gap retention is maintained due to agglomeration of ball spacers. Is difficult, and poor image quality occurs.
따라서, 대형 액정 표시패널(100)의 경우에는 볼 스페이서를 사용하지 않고, 스페이서가 제1기판(101)이나 제2기판(102)에 고정되는 컬럼 스페이서(column spacer, 또는 패턴화된 스페이서)를 사용하고 있다.Accordingly, in the case of the large liquid crystal display panel 100, a column spacer in which the spacer is fixed to the first substrate 101 or the second substrate 102 without using a ball spacer is used. I use it.
도2는 상기 컬럼 스페이서가 형성된 액정 표시패널의 단면구성을 보인 예시도이다.2 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel in which the column spacer is formed.
도2를 참조하면, 액정 표시패널(200)은 박막트랜지스터 어레이가 형성된 제1기판(201)과 컬러필터 어레이가 형성된 제2기판(202)이 합착되어 구성되며, 제2기판(202) 상에는 컬럼 스페이서(210)들이 형성되어 제1기판(201)과 제2기판(202)의 셀-갭을 일정하게 유지시킨다.Referring to FIG. 2, the liquid crystal display panel 200 is formed by combining a first substrate 201 on which a thin film transistor array is formed and a second substrate 202 on which a color filter array is formed, and a column on the second substrate 202. Spacers 210 are formed to keep the cell gap between the first substrate 201 and the second substrate 202 constant.
상기 컬럼 스페이서(210)들은 제2기판(202) 상에 고정되어 제1기판(201)과 제2기판(201,202)을 합착시킬 때, 제1기판(201)과 면 접촉된다.The column spacers 210 are fixed on the second substrate 202 and are in surface contact with the first substrate 201 when the first substrate 201 and the second substrate 201, 202 are bonded to each other.
그러나, 상기한 바와같이 컬럼 스페이서(210)들이 제2기판(202) 상에 고정되어 제1기판(201)과 면 접촉하는 경우에는 다음과 같은 문제를 갖게 된다.However, as described above, when the column spacers 210 are fixed on the second substrate 202 and are in surface contact with the first substrate 201, the following problems occur.
즉, 외력이 작용할 경우 제2기판(202)이 일측방향으로 쉬프트되어 터치 얼룩이나 눌림 불량이 발생되고, 컬럼 스페이서(210)들과 제1기판(201)의 면 접촉으로 인한 마찰력이 크기 때문에 제2기판(202)이 원래의 위치로 복귀하는데 소요되는 시간이 길어지고, 이로 인해 액정 표시패널(200)의 화상에서 계속적으로 터치 얼룩이나 눌림 불량이 관찰되어 표시 품질을 저하시키는 요인이 된다.That is, when an external force is applied, the second substrate 202 is shifted in one direction, thereby causing a touch unevenness or a bad press, and the frictional force due to the surface contact between the column spacers 210 and the first substrate 201 is large. The time required for the second substrate 202 to return to its original position becomes long, which causes continuous touch unevenness or poor pressing in the image of the liquid crystal display panel 200, which causes deterioration of display quality.
본 발명은 상기한 바와같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 본 발명의 목적은 액정 표시패널을 구성하는 합착된 제1기판과 제2기판의 유동을 억제하고, 외부 충격에 의해 제1기판이나 제2기판이 밀리는 현상 및 제1기판과 제2기판이 뒤틀리는 현상을 방지할 수 있는 액정 표시패널 및 그 제조방법을 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the conventional problems as described above, and an object of the present invention is to suppress the flow of the bonded first substrate and the second substrate constituting the liquid crystal display panel, and to suppress the first by external impact. The present invention provides a liquid crystal display panel capable of preventing the phenomenon in which the substrate or the second substrate is pushed and the phenomenon in which the first substrate and the second substrate are distorted, and a manufacturing method thereof.
상기 본 발명의 목적을 달성하기 위한 액정 표시패널은 제1기판과; 상기 제1기판과 합착되는 제2기판과; 상기 제1기판과 제2기판의 사이에 구비되어 제1기판과 제2기판의 셀-갭을 균일하게 유지시키는 컬럼 스페이서와; 상기 제1기판 및 제2기판 중에 적어도 어느 하나의 기판 표면에 형성되어 상기 컬럼 스페이서와 제1기판 및 상기 컬럼 스페이서와 제2기판 중에 적어도 어느 하나를 요철형태로 결합시키는 홀과; 상기 제1기판과 제2기판의 셀-갭에 형성된 액정층을 구비하여 구성되는 것을 특징으로 한다.A liquid crystal display panel for achieving the object of the present invention comprises a first substrate; A second substrate bonded to the first substrate; A column spacer disposed between the first substrate and the second substrate to uniformly maintain a cell gap between the first substrate and the second substrate; A hole formed on at least one surface of the first substrate and the second substrate to couple at least one of the column spacer and the first substrate and the column spacer and the second substrate in an uneven form; And a liquid crystal layer formed in the cell gap between the first substrate and the second substrate.
상기 본 발명의 목적을 달성하기 위한 액정 표시패널의 제조방법은 제1기판의 표면에 홀을 형성하는 단계와; 제2기판 상에 컬럼 스페이서를 형성하는 단계와; 상기 제1기판에 형성된 홀과 상기 제2기판에 형성된 컬럼 스페이서가 요철형태로 결합되도록 상기 제1기판과 제2기판을 합착시키는 단계를 포함하여 이루어지는 것을 특징으로 한다.The manufacturing method of the liquid crystal display panel for achieving the object of the present invention comprises the steps of forming a hole on the surface of the first substrate; Forming a column spacer on the second substrate; And bonding the first substrate and the second substrate so that the holes formed in the first substrate and the column spacers formed in the second substrate are coupled in an uneven form.
상기한 바와같은 본 발명에 의한 액정 표시패널 및 그 제조방법을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The liquid crystal display panel according to the present invention as described above and a manufacturing method thereof will be described in detail with reference to the accompanying drawings.
도3은 본 발명의 제1실시예에 따른 액정 표시패널의 단면구성을 보인 예시도이다.3 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a first embodiment of the present invention.
도3을 참조하면, 본 발명의 제1실시예에 따른 액정 표시패널(300)은 박막트랜지스터 어레이가 형성된 제1기판(301)과; 컬러필터 어레이가 형성되어 상기 제1기판(301)과 합착되는 제2기판(302)과; 상기 제2기판(302) 상에 형성되어 제1기판(301)과 제2기판(302)의 셀-갭을 균일하게 유지시키는 컬럼 스페이서(310)와; 상기 컬럼 스페이서(310)와 접촉되는 제1기판(301)의 표면에 형성되어 제1기판(301)과 컬럼 스페이서(310)를 요철형태로 결합시키는 홀(311)과; 상기 제1기판(301)과 제2기판(302)의 셀-갭에 형성된 액정층(미도시)으로 구성된다.Referring to FIG. 3, the liquid crystal display panel 300 according to the first embodiment of the present invention comprises: a first substrate 301 on which a thin film transistor array is formed; A second substrate 302 having a color filter array formed thereon and bonded to the first substrate 301; A column spacer 310 formed on the second substrate 302 to uniformly maintain a cell gap between the first substrate 301 and the second substrate 302; A hole 311 formed on a surface of the first substrate 301 in contact with the column spacer 310 to couple the first substrate 301 to the column spacer 310 in an uneven form; The liquid crystal layer (not shown) is formed in the cell gap of the first substrate 301 and the second substrate 302.
상기 본 발명의 제1실시예에 따른 액정 표시패널(300)은 제2기판(302) 상에 컬럼 스페이서(310)가 형성되고, 제1기판(301)의 표면에 홀(311)이 형성된다.In the liquid crystal display panel 300 according to the first exemplary embodiment of the present invention, a column spacer 310 is formed on a second substrate 302, and a hole 311 is formed on a surface of the first substrate 301. .
도4는 본 발명의 제2실시예에 따른 액정 표시패널의 단면구성을 보인 예시도이다.4 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a second embodiment of the present invention.
도4를 참조하면, 본 발명의 제2실시예에 따른 액정 표시패널(400)은 박막트랜지스터 어레이가 형성된 제1기판(401)과; 컬러필터 어레이가 형성되어 상기 제1기판(401)과 합착되는 제2기판(402)과; 상기 제2기판(402) 상에 형성되어 제1기판(401)과 제2기판(402)의 셀-갭을 균일하게 유지시키는 컬럼 스페이서(410)와; 상기 제1기판(401)과 접촉되는 컬럼 스페이서(410)의 표면에 형성된 홀(411)과; 상기 컬럼 스페이서(410)와 접촉되는 제1기판(401)의 표면에 형성되어 상기 컬럼 스페이서(410)의 표면에 형성된 홀(411)와 요철형태로 결합되는 돌기(412)와; 상기 제1기판(401)과 제2기판(402)의 셀-갭에 형성된 액정층(미도시)으로 구성된다. Referring to FIG. 4, the liquid crystal display panel 400 according to the second embodiment of the present invention comprises: a first substrate 401 on which a thin film transistor array is formed; A second substrate 402 having a color filter array formed thereon and bonded to the first substrate 401; A column spacer 410 formed on the second substrate 402 to uniformly maintain a cell gap between the first substrate 401 and the second substrate 402; A hole 411 formed on a surface of the column spacer 410 in contact with the first substrate 401; A protrusion 412 formed on a surface of the first substrate 401 in contact with the column spacer 410 and coupled to a hole 411 formed on the surface of the column spacer 410 in an uneven form; The liquid crystal layer (not shown) is formed in the cell gap between the first substrate 401 and the second substrate 402.
상기 본 발명의 제2실시예에 따른 액정 표시패널(400)은 제2기판(402) 상에 컬럼 스페이서(410)가 형성되고, 컬럼 스페이서(410)의 표면에 홀(411)이 형성되며, 그 홀(411)과 요철형태로 결합되는 돌기(412)가 제1기판(401)의 표면에 형성된다.In the liquid crystal display panel 400 according to the second exemplary embodiment of the present invention, a column spacer 410 is formed on a second substrate 402, and a hole 411 is formed on a surface of the column spacer 410. A protrusion 412 coupled to the hole 411 and the concave-convex shape is formed on the surface of the first substrate 401.
도5는 본 발명의 제3실시예에 따른 액정 표시패널의 단면구성을 보인 예시도이다.5 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a third embodiment of the present invention.
도5를 참조하면, 본 발명의 제3실시예에 따른 액정 표시패널(500)은 박막트랜지스터 어레이가 형성된 제1기판(501)과; 컬러필터 어레이가 형성되어 상기 제1기판(501)과 합착되는 제2기판(502)과; 상기 제1기판(501) 상에 형성되어 제1기판(501)과 제2기판(502)의 셀-갭을 균일하게 유지시키는 컬럼 스페이서(510)와; 상기 컬럼 스페이서(510)와 접촉되는 제2기판(502)의 표면에 형성되어 제2기판(502)과 컬럼 스페이서(510)를 요철형태로 결합시키는 홀(511)과; 상기 제1기판(501)과 제2기판(502)의 셀-갭에 형성된 액정층(미도시)으로 구성된다.Referring to FIG. 5, the liquid crystal display panel 500 according to the third embodiment of the present invention may include a first substrate 501 having a thin film transistor array; A second substrate 502 having a color filter array formed thereon and bonded to the first substrate 501; A column spacer 510 formed on the first substrate 501 to uniformly maintain a cell gap between the first substrate 501 and the second substrate 502; A hole 511 formed on a surface of the second substrate 502 in contact with the column spacer 510 to couple the second substrate 502 and the column spacer 510 in an uneven form; The liquid crystal layer (not shown) is formed in the cell gap between the first substrate 501 and the second substrate 502.
상기 본 발명의 제3실시예에 따른 액정 표시패널(500)은 제1기판(501) 상에 컬럼 스페이서(510)가 형성되고, 제2기판(502)의 표면에 홀(511)이 형성된다.In the liquid crystal display panel 500 according to the third exemplary embodiment of the present invention, a column spacer 510 is formed on a first substrate 501, and a hole 511 is formed on a surface of the second substrate 502. .
도6은 본 발명의 제4실시예에 따른 액정 표시패널의 단면구성을 보인 예시도이다.6 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a fourth embodiment of the present invention.
도6을 참조하면, 본 발명의 제4실시예에 따른 액정 표시패널(600)은 박막트랜지스터 어레이가 형성된 제1기판(601)과; 컬러필터 어레이가 형성되어 상기 제1기판(601)과 합착되는 제2기판(602)과; 상기 제1기판(601) 상에 형성되어 제1기판(601)과 제2기판(602)의 셀-갭을 균일하게 유지시키는 컬럼 스페이서(610)와; 상기 제2기판(602)과 접촉되는 컬럼 스페이서(610)의 표면에 형성된 홀(611)과; 상기 컬럼 스페이서(610)와 접촉되는 제2기판(602)의 표면에 형성되어 상기 컬럼 스페이서(610)의 표면에 형성된 홀(611)와 요철형태로 결합되는 돌기(612)와; 상기 제1기판(601)과 제2기판(602)의 셀-갭에 형성된 액정층(미도시)으로 구성된다.Referring to FIG. 6, the liquid crystal display panel 600 according to the fourth embodiment of the present invention comprises: a first substrate 601 on which a thin film transistor array is formed; A second substrate 602 formed with a color filter array and bonded to the first substrate 601; A column spacer 610 formed on the first substrate 601 to uniformly maintain a cell gap between the first substrate 601 and the second substrate 602; A hole 611 formed on a surface of the column spacer 610 in contact with the second substrate 602; A protrusion 612 formed on a surface of the second substrate 602 in contact with the column spacer 610 and coupled to a hole 611 formed in the surface of the column spacer 610 in an uneven form; The liquid crystal layer (not shown) is formed in the cell gap of the first substrate 601 and the second substrate 602.
상기 본 발명의 제4실시예에 따른 액정 표시패널(600)은 제1기판(601) 상에 컬럼 스페이서(610)가 형성되고, 컬럼 스페이서(610)의 표면에 홀(611)이 형성되며, 그 홀(611)과 요철형태로 결합되는 돌기(612)가 제2기판(602)의 표면에 형성된다.In the liquid crystal display panel 600 according to the fourth exemplary embodiment, a column spacer 610 is formed on a first substrate 601, and a hole 611 is formed on a surface of the column spacer 610. Projections 612 coupled to the holes 611 and the concave-convex shape are formed on the surface of the second substrate 602.
상기 본 발명의 제1 내지 제4실시예에 따른 액정 표시패널은 제1기판과 제2기판의 셀-갭을 균일하게 유지시키는 컬럼 스페이서가 제1기판이나 제2기판 중의 어느 하나의 기판에 고정되어 다른 하나의 기판과 접촉하는데, 이때 제1기판이나 제2기판의 표면에 홀을 형성함으로써, 제1기판과 컬럼 스페이서의 접촉면이나 제2기판과 컬럼 스페이서의 접촉면이 요철형태로 결합되도록 한다. 또는 제1기판이나 제2기판의 표면에 돌기를 형성하고, 컬럼 스페이서의 표면에 홀을 형성함으로써, 제1기판과 컬럼 스페이서의 접촉면이나 제2기판과 컬럼 스페이서의 접촉면이 요철형태로 결합되도록 한다.In the liquid crystal display panels according to the first to fourth embodiments of the present invention, a column spacer for uniformly maintaining a cell gap between the first substrate and the second substrate is fixed to either the first substrate or the second substrate. In this case, a hole is formed in the surface of the first substrate or the second substrate, so that the contact surface of the first substrate and the column spacer or the contact surface of the second substrate and the column spacer is combined in an uneven form. Alternatively, protrusions are formed on the surface of the first substrate and the second substrate, and holes are formed on the surface of the column spacer, so that the contact surface of the first substrate and the column spacer or the contact surface of the second substrate and the column spacer are joined in an uneven form. .
상기한 바와같이 컬럼 스페이서가 하나의 기판과 고정된 상태에서 다른 하나의 기판과 요철형태로 결합하는 경우에는 제1기판과 제2기판의 유동을 억제할 수 있게 되며, 외부 충격에 의해 제1기판이나 제2기판이 밀리는 현상 및 제1기판과 제2기판의 뒤틀리는 현상을 방지할 수 있게 된다.As described above, when the column spacer is fixed to one substrate and coupled to the other substrate in an uneven form, the flow of the first substrate and the second substrate can be suppressed, and the first substrate is caused by an external impact. In addition, it is possible to prevent the phenomenon in which the second substrate is pushed and the distortion of the first substrate and the second substrate.
따라서, 터치 얼룩이나 눌림 불량으로 인한 빛샘과 같은 액정 표시패널의 화질불량을 방지할 수 있게 된다.Therefore, it is possible to prevent poor image quality of the liquid crystal display panel such as light leakage due to touch unevenness or poor pressing.
도7은 본 발명에 의한 액정 표시패널의 평면구성을 보인 예시도이다.7 is an exemplary view showing a planar configuration of a liquid crystal display panel according to the present invention.
도7을 참조하면, 본 발명에 의한 액정 표시패널은 일정하게 이격되어 수평방향으로 배열되는 복수의 게이트라인(GL)들과; 일정하게 이격되어 수직방향으로 배열되며, 상기 게이트라인(GL)들과 교차하는 복수의 데이터라인(DL)들과; 상기 게이트라인(GL)들과 데이터라인(DL)들이 교차하여 구획되는 사각형 영역에 형성된 화소(PXL)와; 상기 게이트라인(GL)들 상에 형성된 식각차단부(705)들과; 상기 식각차단부(705)들 내에 형성된 홀(711)들과; 상기 식각차단부(711)들에 비해 적어도 작은 면적으로 형성되어 상기 홀(711)들과 요철형태로 결합되는 컬럼 스페이서(710)들로 구성된다. 이때, 컬럼 스페이서(710)들은 10∼30㎛ 정도의 폭으로 형성되며, 컬럼 스페이서(710)들과 홀(711)들은 0∼6㎛ 정도의 이격마진을 갖는다.Referring to FIG. 7, a liquid crystal display panel according to the present invention includes a plurality of gate lines GL arranged in a horizontal direction at regular intervals; A plurality of data lines DL regularly spaced apart from each other and arranged in a vertical direction and intersecting the gate lines GL; A pixel PXL formed in a rectangular region in which the gate lines GL and the data lines DL intersect each other; Etching blocking portions 705 formed on the gate lines GL; Holes 711 formed in the etch stops 705; The column spacers 710 may be formed to have at least a smaller area than the etch stops 711 to be coupled to the holes 711 in a concave-convex shape. In this case, the column spacers 710 are formed to have a width of about 10 to 30 μm, and the column spacers 710 and the holes 711 have a separation margin of about 0 to 6 μm.
상기 화소(PXL)에는 상기 게이트라인(GL)을 통해 인가되는 주사신호에 의해 상기 데이터라인(DL)을 통해 인가되는 화상신호를 화소(PXL)에 선택적으로 공급하기 위한 박막트랜지스터와 같은 스위칭소자가 구비되고, 그 박막트랜지스터를 통해 인가되는 화상신호에 의해 액정층을 구동시키는 화소전극이 구비된다.The pixel PXL includes a switching element such as a thin film transistor for selectively supplying an image signal applied through the data line DL to the pixel PXL by a scan signal applied through the gate line GL. And a pixel electrode for driving the liquid crystal layer by an image signal applied through the thin film transistor.
상기 박막트랜지스터는 상기 게이트라인의 소정의 위치에서 연장되는 게이트전극과, 상기 데이터라인의 소정의 위치에서 연장되어 상기 게이트전극과 소정의 영역이 오버랩되는 소스전극과, 상기 소스전극과 게이트전극을 기준으로 대응되어 상기 게이트전극과 소정의 영역이 오버랩되는 드레인전극을 구비한다.The thin film transistor may include a gate electrode extending at a predetermined position of the gate line, a source electrode extending at a predetermined position of the data line and overlapping the gate electrode with a predetermined region, and the source electrode and the gate electrode. And a drain electrode overlapping the gate electrode with a predetermined region.
상기 소스전극과 드레인전극은 상기 게이트전극 상에서 일정하게 이격되고, 상기 드레인전극은 드레인콘택홀을 통해 상기 화소전극과 전기적으로 접촉된다. 이때, 화소전극은 광투과율이 높은 도전물질로 형성되며, 예를 들어 ITO(indium tin oxide)나 IZO(indium zinc oxide)가 적용될 수 있다.The source electrode and the drain electrode are uniformly spaced apart on the gate electrode, and the drain electrode is in electrical contact with the pixel electrode through a drain contact hole. In this case, the pixel electrode may be formed of a conductive material having a high light transmittance. For example, indium tin oxide (ITO) or indium zinc oxide (IZO) may be applied.
상기 박막트랜지스터에는 반도체층이 구비되어 상기 게이트라인(GL)을 통해 게이트전극에 주사신호가 공급되면, 상기 소스전극과 드레인전극 사이에 도전채널을 형성한다.The thin film transistor includes a semiconductor layer, and when a scan signal is supplied to the gate electrode through the gate line GL, a conductive channel is formed between the source electrode and the drain electrode.
상기 게이트라인(GL)들 상에는 식각차단부(705)들이 형성되고, 그 식각차단부(705)들 내에 홀(711)들이 형성되며, 상기 식각차단부(705)들에 비해 적어도 작은 면적으로 컬럼 스페이서(710)들이 형성되어 상기 홀(711)들과 요철형태로 결합된다. 이때, 홀(711)들은 컬럼 스페이서(710)들과 동일한 모양의 평면 구성을 갖는다.Etch blocking portions 705 are formed on the gate lines GL, and holes 711 are formed in the etching blocking portions 705, and the column is at least smaller than the etching blocking portions 705. Spacers 710 are formed to be coupled to the holes 711 in an uneven form. In this case, the holes 711 have the same planar configuration as the column spacers 710.
도8은 상기 도7의 I-I' 선을 따라 절단한 단면구성을 보인 예시도이다.FIG. 8 is an exemplary view showing a cross-sectional configuration taken along the line II ′ of FIG. 7.
도8을 참조하면, 본 발명에 의한 액정 표시패널(800)은 박막트랜지스터 어레이가 형성된 제1기판(801)과; 컬러필터 어레이가 형성되어 상기 제1기판(801)과 합착되는 제2기판(802)과; 상기 제2기판(802) 상에 형성되어 제1기판(801)과 제2기판(802)의 셀-갭을 균일하게 유지시키는 컬럼 스페이서(810)와; 상기 제1기판(801)과 제2기판(802)의 셀-갭에 형성된 액정층(미도시)으로 구성된다.Referring to FIG. 8, the liquid crystal display panel 800 according to the present invention includes: a first substrate 801 on which a thin film transistor array is formed; A second substrate 802 having a color filter array formed thereon and bonded to the first substrate 801; A column spacer 810 formed on the second substrate 802 to uniformly maintain a cell gap between the first substrate 801 and the second substrate 802; The liquid crystal layer (not shown) is formed in the cell gap of the first substrate 801 and the second substrate 802.
상기 제1기판(801)은 기판(831) 상에 형성된 게이트라인(GL)과; 상기 게이트라인(GL)이 형성된 기판(831) 상의 전면에 형성된 게이트절연막(832)과; 상기 게이트라인(GL)이 형성된 영역의 게이트절연막(832) 상에 게이트라인(GL)에 비해 작은 폭을 갖도록 형성된 식각차단부(805)와; 상기 식각차단부(805)가 형성된 기판(831) 상의 전면에 형성된 보호막(833)과; 상기 보호막(833)의 일부가 식각되어 상기 식각차단부(805)를 노출시키는 홀(811)로 구성되며, 이때 홀(811)은 상기 컬럼 스페이서(810)와 요철형태로 결합된다.The first substrate 801 may include a gate line GL formed on the substrate 831; A gate insulating film 832 formed on an entire surface of the substrate 831 on which the gate line GL is formed; An etch blocking portion 805 formed on the gate insulating film 832 in the region where the gate line GL is formed to have a smaller width than the gate line GL; A protective film 833 formed on an entire surface of the substrate 831 on which the etch stop portion 805 is formed; A portion of the passivation layer 833 is etched to form a hole 811 exposing the etch stop 805, where the hole 811 is coupled to the column spacer 810 in an uneven form.
상기 식각차단부(805)는 전술한 박막트랜지스터의 도전채널로 기능하는 반도체층과 동일한 재질의 제1층(805A)과, 전술한 박막트랜지스터의 소스/드레인전극과 동일한 재질의 제2층(805B)으로 구성되어 홀(811)을 형성하기 위한 상기 보호막(833)의 식각과정에서 게이트절연막(832)의 식각을 차단함으로써, 게이트라인(GL)을 보호한다.The etch blocking unit 805 includes a first layer 805A made of the same material as the semiconductor layer serving as the conductive channel of the thin film transistor, and a second layer 805B made of the same material as the source / drain electrode of the thin film transistor. The gate line GL is protected by blocking the etching of the gate insulating layer 832 during the etching of the passivation layer 833 to form the hole 811.
상기 제2기판(802)은 기판(841) 상에 형성된 블랙매트릭스(842)와; 상기 블랙매트릭스(842)에 의해 구획되어 화소 영역에 대응되도록 매트릭스 형태로 배열되는 적색, 녹색 및 청색의 컬러필터(843)와; 상기 적색, 녹색 및 청색의 컬러필터(843)가 형성된 기판(841)의 표면을 평탄화하는 오버코트층(844)으로 구성된다. The second substrate 802 includes a black matrix 842 formed on the substrate 841; A red, green, and blue color filter 843 partitioned by the black matrix 842 and arranged in a matrix so as to correspond to the pixel area; An overcoat layer 844 is used to planarize the surface of the substrate 841 on which the red, green, and blue color filters 843 are formed.
상기 오버코트층(844)의 상부에는 상기 컬럼 스페이서(810)가 형성되어 상기 제1기판(801)에 형성된 홀(811)과 요철형태로 결합된다. 이때, 컬럼 스페이서(810)는 10∼30㎛ 정도의 폭으로 형성되며, 컬럼 스페이서(810)와 홀(811)은 0∼6㎛ 정도의 이격마진을 갖는다.The column spacer 810 is formed on the overcoat layer 844, and is coupled to the hole 811 formed in the first substrate 801 in an uneven form. In this case, the column spacer 810 is formed to have a width of about 10 to 30 μm, and the column spacer 810 and the hole 811 have a separation margin of about 0 to 6 μm.
상기 블랙매트릭스(842)와 적색, 녹색 및 청색의 컬러필터(843)의 적층구조가 평탄하게 형성되는 경우에는 오버코트층(844)을 형성하지 않고 블랙매트릭스(842)나 적색, 녹색 및 청색의 컬러필터(843) 상부에 상기 컬럼 스페이서(810)를 형성한다.When the stack structure of the black matrix 842 and the red, green, and blue color filters 843 is flat, the black matrix 842 or the red, green, and blue colors are not formed without forming the overcoat layer 844. The column spacer 810 is formed on the filter 843.
상기한 바와같은 본 발명에 의한 액정 표시패널의 제조방법은 크게 제1기판(801)을 형성하는 단계와; 제2기판(802)을 형성하는 단계와; 상기 제1기판(801)의 표면에 홀(811)을 형성하는 단계와; 상기 제2기판(802) 상에 컬럼 스페이서(810)를 형성하는 단계와; 상기 제1기판(801)에 형성된 홀(811)과 상기 제2기판(802)에 형성된 컬럼 스페이서(810)가 요철형태로 결합되도록 상기 제1기판(801)과 제2기판(802)을 합착시키는 단계로 이루어지며, 이를 보다 상세히 살펴보면 다음과 같다.As described above, the manufacturing method of the liquid crystal display panel according to the present invention comprises the steps of: forming a first substrate 801; Forming a second substrate 802; Forming a hole (811) in the surface of the first substrate (801); Forming a column spacer (810) on the second substrate (802); The first substrate 801 and the second substrate 802 are bonded to each other such that the hole 811 formed in the first substrate 801 and the column spacer 810 formed in the second substrate 802 are combined in a concave-convex shape. It consists of the steps, and look at this in more detail as follows.
먼저, 상기 제1기판(801)을 형성하는 단계는 기판(831) 상에 게이트라인(GL)을 패터닝하는 단계와; 상기 게이트라인(GL)이 패터닝된 기판(831)의 상부 전면에 게이트절연막(832)을 형성하는 단계와; 상기 게이트절연막(832)의 상부에 박막트랜지스터의 도전채널로 기능하는 반도체층과 동일한 재질의 제1층(805A)과 박막트랜지스터의 소스/드레인전극과 동일한 재질의 제2층(805B)을 순차적으로 형성한 다음 패터닝하여 상기 게이트라인(GL)이 형성된 영역의 게이트절연막(832) 상부에 식각차단부(805)를 형성하는 단계와; 상기 식각차단부(805)가 형성된 게이트절연막(832)의 상부 전면에 보호막(833)을 형성하는 단계와; 상기 식각차단부(805)가 노출될때까지 상기 보호막(833)의 일부를 식각하여 홀(811)을 형성하는 단계로 이루어진다.First, forming the first substrate 801 includes: patterning a gate line GL on the substrate 831; Forming a gate insulating film 832 on the entire upper surface of the substrate 831 on which the gate line GL is patterned; The first layer 805A of the same material as the semiconductor layer serving as the conductive channel of the thin film transistor and the second layer 805B of the same material as the source / drain electrode of the thin film transistor are sequentially formed on the gate insulating layer 832. Forming and patterning an etch stop 805 on the gate insulating layer 832 in the region where the gate line GL is formed; Forming a protective film 833 on the entire upper surface of the gate insulating film 832 on which the etch stop portion 805 is formed; A portion of the passivation layer 833 is etched to form the hole 811 until the etch stop 805 is exposed.
상기 기판(831) 상에 게이트라인(GL)을 패터닝하는 단계에서는 박막트랜지스터의 게이트전극이 동시에 패터닝된다.In the step of patterning the gate line GL on the substrate 831, the gate electrode of the thin film transistor is simultaneously patterned.
상기 게이트라인(GL)이 형성된 영역의 게이트절연막(832) 상부에 식각차단부(805)를 형성하는 단계에서는 박막트랜지스터의 반도체층과 소스/드레인전극 및 데이터라인이 동시에 형성된다.In the step of forming the etch blocking unit 805 on the gate insulating layer 832 in the region where the gate line GL is formed, the semiconductor layer of the thin film transistor, the source / drain electrode, and the data line are simultaneously formed.
상기 보호막(833)의 일부를 식각하여 홀(811)을 형성하는 단계에서는 박막트래지스터의 드레인전극을 노출시키는 드레인콘택홀이 동시에 형성된다.In the forming of the hole 811 by etching a portion of the passivation layer 833, a drain contact hole exposing the drain electrode of the thin film transistor is simultaneously formed.
한편, 상기 보호막(833)을 회절노광 방법이나 하프-톤(half-tone) 방법을 적용하여 식각하는 경우에는 상기 식각차단부(805)를 형성하지 않고도 한번의 사진식각 공정을 통해 보호막(833)의 표면에 홀(811)을 형성하고, 드레인콘택홀을 형성할 수 있게 된다.On the other hand, when the protective film 833 is etched by applying a diffraction exposure method or a half-tone method, the protective film 833 is formed through one photolithography process without forming the etch stop 805. A hole 811 is formed on the surface of the drain hole, and a drain contact hole can be formed.
상기 회절노광 방법이나 하프-톤 방법은 상기 보호막(833)의 표면에 감광막(photoresist layer)을 형성하고, 마스크를 통해 노광 및 현상하여 감광막의 패턴을 형성한 다음 그 감광막의 패턴을 통해 보호막(833)을 식각하는 사진식각 공정을 적용함에 있어서, 상기 감광막에 입사되는 광의 강도를 다르게 하여 노광할 수 있는 방법이다.In the diffraction exposure method or the half-tone method, a photoresist layer is formed on the surface of the protective film 833, and the photoresist layer is exposed and developed through a mask to form a pattern of the photoresist film. In the photolithography process of etching), it is a method that can be exposed by varying the intensity of light incident on the photosensitive film.
상기한 바와같이 감광막에 입사되는 광의 강도를 다르게 하여 노광하는 경우에는 현상후에 잔류하는 감광막 패턴의 두께를 차별화시킬 수 있게 되며, 그 감광막 패턴의 두께차를 이용하여 보호막(833)을 서로 다른 깊이로 식각함으로써, 상기 식각차단부(805)를 형성하지 않고도 한번의 사진식각 공정을 통해 보호막(833)의 표면에 홀(811)을 형성하고, 드레인콘택홀을 형성할 수 있게 된다.As described above, when exposure is performed by varying the intensity of light incident on the photosensitive film, the thickness of the photosensitive film pattern remaining after development can be differentiated, and the protective film 833 is made to have a different depth by using the thickness difference of the photosensitive film pattern. By etching, the hole 811 may be formed on the surface of the passivation layer 833 through a single photolithography process, and the drain contact hole may be formed without forming the etching blocking portion 805.
그리고, 상기 제2기판(802)을 형성하는 단계는 기판(841) 상에 블랙매트릭스(842)를 형성하는 단계와; 상기 블랙매트릭스(842)가 형성된 기판(841) 상에 적색, 녹색 및 청색의 컬러필터(843)를 형성하는 단계와; 상기 블랙매트릭스(842)와 적색, 녹색 및 청색의 컬러필터(843)가 형성된 기판(841)의 상부 전면에 오버코트층(844)을 형성하는 단계로 이루어진다.The forming of the second substrate 802 may include forming a black matrix 842 on the substrate 841; Forming red, green, and blue color filters (843) on the substrate (841) on which the black matrix (842) is formed; An overcoat layer 844 is formed on the entire upper surface of the substrate 841 on which the black matrix 842 and the color filters 843 of red, green, and blue are formed.
상기 제1기판(801)과 제2기판(802)의 셀-갭에는 액정층이 형성되는데, 그 액정층을 형성하는 순서는 액정층을 형성하는 방식에 따라 달라질 수 있으며, 상기 액정층을 형성하는 방식은 크게 진공주입 방식과 적하 방식으로 구분된다.A liquid crystal layer is formed in the cell gap between the first substrate 801 and the second substrate 802. The order of forming the liquid crystal layer may vary depending on the method of forming the liquid crystal layer. The method is largely divided into vacuum injection method and dropping method.
상기 진공주입 방식은 일정한 진공이 설정된 챔버 내에서 액정 표시패널의 액정 주입구를 액정이 채워진 용기에 침액시킨 다음 진공 정도를 변화시킴으로써, 액정 표시패널 내부 및 외부의 압력차에 의해 액정을 주입시키는 방식으로, 이와같이 액정이 액정 표시패널 내부에 충진되면, 액정 주입구를 밀봉시켜 액정 표시패널의 액정층을 형성한다.In the vacuum injection method, the liquid crystal injection port of the liquid crystal display panel is immersed in a container filled with liquid crystal in a chamber in which a constant vacuum is set, and then the degree of vacuum is changed to inject liquid crystal by a pressure difference inside and outside the liquid crystal display panel. When the liquid crystal is filled in the liquid crystal display panel in this manner, the liquid crystal injection hole is sealed to form the liquid crystal layer of the liquid crystal display panel.
따라서, 상기 진공 주입방식에서는 상기 제1기판(801)과 제2기판(802)을 합착시킨 다음 제1기판(801)과 제2기판(802)의 셀-갭에 액정층을 형성한다.Therefore, in the vacuum injection method, the first substrate 801 and the second substrate 802 are bonded to each other, and then a liquid crystal layer is formed in the cell gap between the first substrate 801 and the second substrate 802.
그러나, 상기한 바와같은 진공주입 방식은 다음과 같은 문제점이 있다.However, the vacuum injection method as described above has the following problems.
첫째, 액정 표시패널에 액정을 충진하는데 소요되는 시간이 매우 길다. 일반적으로, 합착된 액정 표시패널은 수백 ㎠의 면적에 수 ㎛ 정도의 갭을 갖기 때문에 압력차를 이용한 진공주입 방식을 적용하더라도 단위 시간당 액정의 주입량은 매우 작을 수 밖에 없다. 따라서, 액정 표시패널의 제작에 많은 시간이 소요되어 생산성이 저하되는 문제가 있다. 또한, 액정 표시패널이 대형화되어 갈수록 액정 충진에 소요되는 시간이 더욱 길어지고, 액정의 충진불량이 발생되어 결과적으로 액정 표시패널의 대형화에 대응할 수 없는 문제점이 있다.First, it takes a very long time to fill the liquid crystal in the liquid crystal display panel. In general, since the bonded liquid crystal display panel has a gap of about several μm in an area of several hundred cm 2, even if a vacuum injection method using a pressure difference is applied, the amount of liquid crystal injected per unit time is very small. Therefore, the production of the liquid crystal display panel takes a long time, there is a problem that the productivity is lowered. In addition, as the size of the liquid crystal display panel increases in size, the time required for filling the liquid crystal becomes longer, resulting in poor filling of the liquid crystal, and as a result, the size of the liquid crystal display panel cannot be coped with.
둘째, 액정의 소모량이 높다. 일반적으로, 용기에 채워진 액정량에 비해 실제 액정 표시패널에 주입되는 액정량은 매우 작고, 액정이 대기나 특정 가스에 노출되면 가스와 반응하여 열화된다. 따라서, 용기에 채워진 액정이 복수의 액정 표시패널에 충진된다고 할지라도, 충진 후에 잔류하는 많은 양의 액정을 폐기해야 하며, 이와같이 고가의 액정을 폐기함에 따라 결과적으로 액정 표시패널의 단가를 상승시켜 제품의 가격경쟁력을 약화시키는 요인이 된다.Second, the consumption of liquid crystals is high. In general, the amount of liquid crystal actually injected into the liquid crystal display panel is very small compared to the amount of liquid crystal filled in the container, and when the liquid crystal is exposed to the atmosphere or a specific gas, it reacts with the gas and degrades. Therefore, even if the liquid crystal filled in the container is filled in a plurality of liquid crystal display panels, a large amount of liquid crystals remaining after the filling should be discarded. As such, the expensive liquid crystals are discarded, resulting in an increase in the cost of the liquid crystal display panel. This is a factor that weakens price competitiveness.
상기한 바와같은 진공주입 방식의 문제점을 극복하기 위해, 최근들어 적하 방식이 적용되고 있다.In order to overcome the problems of the vacuum injection method as described above, the dropping method has recently been applied.
상기 적하 방식은 상기 제1기판(801)이나 제2기판(802)의 화상표시부에 액정을 적하(dropping) 및 분배(dispensing)하고, 상기 제1기판(801)과 제2기판(802)을 합착하는 압력에 의해 액정을 화상표시부 전체에 균일하게 분포되도록 함으로써, 액정층을 형성하는 방식이다.The dropping method includes dropping and dispensing a liquid crystal on an image display unit of the first substrate 801 or the second substrate 802, and disposing the first substrate 801 and the second substrate 802. It is a system which forms a liquid crystal layer by making a liquid crystal distribute | distribute uniformly to the whole image display part by the pressure which adheres.
따라서, 상기 적하 방식에서는 표면에 배향이 실시된 제1기판(801)이나 제2기판(802)의 표면에 액정을 적하한 다음 상기 제1기판(801)과 제2기판(802)의 합착 압력에 의해 적하된 액정이 분배되도록 하여 액정층을 형성한다.Therefore, in the dropping method, liquid crystal is dropped on the surface of the first substrate 801 or the second substrate 802 which is oriented on the surface, and then the bonding pressure of the first substrate 801 and the second substrate 802 is dropped. The liquid crystal dropped by this is distributed, and a liquid crystal layer is formed.
상기 적하 방식은 진공주입 방식에 비해 짧은 시간에 액정을 적하할 수 있으며, 액정 표시패널이 대형화될 경우에도 액정층을 매우 신속하게 형성할 수 있다. The dropping method can drop the liquid crystal in a short time compared to the vacuum injection method, and even when the liquid crystal display panel is enlarged, the liquid crystal layer can be formed very quickly.
또한, 액정을 필요한 양만 적하하기 때문에 진공주입 방식과 같이 고가의 액정을 폐기함에 따른 액정 표시패널의 단가 상승을 방지하여 제품의 가격경쟁력을 강화시키게 된다.In addition, since only the required amount of liquid crystal is dropped, the price competitiveness of the liquid crystal display panel due to the disposal of expensive liquid crystals is prevented, such as vacuum injection, thereby strengthening the product's price competitiveness.
상기 적하 방식이 적용된 액정 표시패널은 진공주입 방식과 달리 액정층이 형성된 후에 제1기판(801)과 제2기판(802)을 합착하는 공정이 진행된다.Unlike the vacuum injection method, the liquid crystal display panel to which the drop method is applied has a process of bonding the first substrate 801 and the second substrate 802 after the liquid crystal layer is formed.
상술한 바와같이 본 발명에 의한 액정 표시패널 및 그 제조방법은 제1기판과 제2기판의 셀-갭을 균일하게 유지시키는 컬럼 스페이서가 제1기판이나 제2기판 중의 어느 하나의 기판에 고정되어 다른 하나의 기판과 접촉하는데, 이때 제1기판과 컬럼 스페이서의 접촉면이나 제2기판과 컬럼 스페이서의 접촉면이 요철형태로 결합되도록 함으로써, 제1기판과 제2기판의 유동을 억제할 수 있게 되며, 외부 충격에 의해 제1기판이나 제2기판이 밀리는 현상 및 제1기판과 제2기판의 뒤틀리는 현상을 방지할 수 있게 되어 터치 얼룩이나 눌림 불량으로 인한 액정 표시패널의 화질불량을 방지할 수 있는 효과가 있다.As described above, the liquid crystal display panel and the method of manufacturing the same according to the present invention have a column spacer for keeping the cell-gap of the first substrate and the second substrate uniformly fixed to either one of the first substrate and the second substrate. In contact with the other substrate, the contact surface of the first substrate and the column spacer or the contact surface of the second substrate and the column spacer is combined in a concave-convex shape, it is possible to suppress the flow of the first substrate and the second substrate, It is possible to prevent the first substrate and the second substrate from being pushed by the external impact and the warping of the first and second substrates, thereby preventing the poor quality of the liquid crystal display panel due to touch stains or poor pressing. There is.
도1은 박막 트랜지스터 어레이가 형성된 제1기판과 컬러필터 어레이가 형성된 제2기판이 합착된 액정 표시패널의 평면구조를 보인 예시도.1 is a diagram illustrating a planar structure of a liquid crystal display panel in which a first substrate on which a thin film transistor array is formed and a second substrate on which a color filter array is formed are bonded.
도2는 컬럼 스페이서가 형성된 액정 표시패널의 단면구성을 보인 예시도.2 is an exemplary view showing a cross-sectional configuration of a liquid crystal display panel in which column spacers are formed.
도3은 본 발명의 제1실시예에 따른 액정 표시패널의 단면구성을 보인 예시도.3 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a first embodiment of the present invention.
도4는 본 발명의 제2실시예에 따른 액정 표시패널의 단면구성을 보인 예시도.4 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a second embodiment of the present invention.
도5는 본 발명의 제3실시예에 따른 액정 표시패널의 단면구성을 보인 예시도.5 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a third embodiment of the present invention.
도6은 본 발명의 제4실시예에 따른 액정 표시패널의 단면구성을 보인 예시도.6 is an exemplary view showing a cross-sectional structure of a liquid crystal display panel according to a fourth embodiment of the present invention.
도7은 본 발명에 의한 액정 표시패널의 평면구성을 보인 예시도.7 is an exemplary view showing a planar configuration of a liquid crystal display panel according to the present invention.
도8은 도7의 I-I'선을 따라 절단한 단면구성을 보인 예시도.Figure 8 is an exemplary view showing a cross-sectional configuration cut along the line II 'of FIG.
***도면의 주요부분에 대한 부호의 설명****** Explanation of symbols for main parts of drawing ***
300:액정 표시패널 301:제1기판300: liquid crystal display panel 301: first substrate
302:제2기판 310:컬럼 스페이서302: second substrate 310: column spacer
311:홀311: Hall
Claims (19)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040039337A KR100640217B1 (en) | 2004-05-31 | 2004-05-31 | Liquid crystal display panel and method for fabricating the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040039337A KR100640217B1 (en) | 2004-05-31 | 2004-05-31 | Liquid crystal display panel and method for fabricating the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050114123A true KR20050114123A (en) | 2005-12-05 |
KR100640217B1 KR100640217B1 (en) | 2006-10-31 |
Family
ID=37288520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040039337A KR100640217B1 (en) | 2004-05-31 | 2004-05-31 | Liquid crystal display panel and method for fabricating the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100640217B1 (en) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100432814C (en) * | 2006-12-22 | 2008-11-12 | 北京京东方光电科技有限公司 | Liquid crystal display device of thin film transistor |
CN102736311A (en) * | 2012-06-15 | 2012-10-17 | 深圳市华星光电技术有限公司 | Liquid crystal display panel and method for manufacturing same |
CN102749754A (en) * | 2012-04-23 | 2012-10-24 | 友达光电股份有限公司 | Liquid crystal display panel |
KR101244666B1 (en) * | 2006-04-03 | 2013-03-18 | 엘지디스플레이 주식회사 | Liquid Crystal Display Device and Method for Manufacturing the Same |
CN103955084A (en) * | 2014-03-31 | 2014-07-30 | 京东方科技集团股份有限公司 | Display panel and preparation method thereof, and display device |
CN110133920A (en) * | 2019-04-29 | 2019-08-16 | 深圳市华星光电半导体显示技术有限公司 | Display panel and display device |
CN110488542A (en) * | 2019-08-27 | 2019-11-22 | 业成科技(成都)有限公司 | Liquid crystal display |
CN115308966A (en) * | 2022-08-26 | 2022-11-08 | 惠科股份有限公司 | Display panel and manufacturing method thereof |
WO2024103340A1 (en) * | 2022-11-17 | 2024-05-23 | 京东方科技集团股份有限公司 | Display substrate, manufacturing method therefor, display panel and display apparatus |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002090748A (en) | 2000-09-13 | 2002-03-27 | Toshiba Corp | Liquid crystal display device and method for manufacturing the same |
-
2004
- 2004-05-31 KR KR1020040039337A patent/KR100640217B1/en active IP Right Grant
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101244666B1 (en) * | 2006-04-03 | 2013-03-18 | 엘지디스플레이 주식회사 | Liquid Crystal Display Device and Method for Manufacturing the Same |
CN100432814C (en) * | 2006-12-22 | 2008-11-12 | 北京京东方光电科技有限公司 | Liquid crystal display device of thin film transistor |
CN102749754A (en) * | 2012-04-23 | 2012-10-24 | 友达光电股份有限公司 | Liquid crystal display panel |
CN102749754B (en) * | 2012-04-23 | 2015-09-02 | 友达光电股份有限公司 | Liquid crystal display panel |
CN102736311A (en) * | 2012-06-15 | 2012-10-17 | 深圳市华星光电技术有限公司 | Liquid crystal display panel and method for manufacturing same |
CN102736311B (en) * | 2012-06-15 | 2015-05-20 | 深圳市华星光电技术有限公司 | Liquid crystal display panel and method for manufacturing same |
CN103955084A (en) * | 2014-03-31 | 2014-07-30 | 京东方科技集团股份有限公司 | Display panel and preparation method thereof, and display device |
CN110133920A (en) * | 2019-04-29 | 2019-08-16 | 深圳市华星光电半导体显示技术有限公司 | Display panel and display device |
CN110488542A (en) * | 2019-08-27 | 2019-11-22 | 业成科技(成都)有限公司 | Liquid crystal display |
CN115308966A (en) * | 2022-08-26 | 2022-11-08 | 惠科股份有限公司 | Display panel and manufacturing method thereof |
WO2024103340A1 (en) * | 2022-11-17 | 2024-05-23 | 京东方科技集团股份有限公司 | Display substrate, manufacturing method therefor, display panel and display apparatus |
Also Published As
Publication number | Publication date |
---|---|
KR100640217B1 (en) | 2006-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7636147B2 (en) | Liquid crystal display panel and method for fabricating the same | |
US7684003B2 (en) | Liquid crystal display device and method for manufacturing the same | |
US7796232B2 (en) | Display panel and method of manufacturing the same | |
US20070159588A1 (en) | Color filter substrate and liquid crystal display panel comprising the same | |
JP2009104182A (en) | Thin film patterning apparatus and method of fabricating color filter array substrate using the same | |
KR100968339B1 (en) | Liquid Crystal Display device and the fabrication method thereof | |
US20070121054A1 (en) | Liquid crystal display and method of manufacturing the same | |
JP5464638B2 (en) | Display element | |
JP2007052368A (en) | Liquid crystal display device | |
KR101069250B1 (en) | Liquid crystal display panel and method for fabricating thereof | |
US8031322B2 (en) | Method of fabricating liquid crystal display device | |
KR101097610B1 (en) | Liquid crystal display panel and method of fabricating the same | |
KR100640217B1 (en) | Liquid crystal display panel and method for fabricating the same | |
US20050007525A1 (en) | Liquid crystal display panel and fabricating method thereof | |
JP2004094217A (en) | Manufacturing method for self-aligned pixel electrode for liquid crystal display device | |
KR20070077998A (en) | Color filter substrate and method for manufacturing the same and liquid crystal display panel having the same | |
US8274636B2 (en) | Method for forming spacers on substrate | |
KR100603669B1 (en) | Lcd and method for manufacturing lcd | |
KR100566818B1 (en) | Mother Glass And Method of Fabricating Liquid Crystal Display Panel Using The Same | |
US20080149933A1 (en) | Display panel | |
KR20040012309A (en) | liquid crystal panel including patterned spacer | |
KR100798313B1 (en) | Method for forming spacer of liquid crystal display | |
KR20020015835A (en) | Color liquid crystal display and method of fabricating the same | |
KR100908657B1 (en) | LCD panel and manufacturing method | |
KR100510681B1 (en) | Liquid Crystal Display Device and the Method for Manufacturing the Same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120928 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130930 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140918 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150930 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20180917 Year of fee payment: 13 |