KR20050104820A - Electrostatic descharge protection device - Google Patents
Electrostatic descharge protection device Download PDFInfo
- Publication number
- KR20050104820A KR20050104820A KR1020040030235A KR20040030235A KR20050104820A KR 20050104820 A KR20050104820 A KR 20050104820A KR 1020040030235 A KR1020040030235 A KR 1020040030235A KR 20040030235 A KR20040030235 A KR 20040030235A KR 20050104820 A KR20050104820 A KR 20050104820A
- Authority
- KR
- South Korea
- Prior art keywords
- type
- substrate
- source
- gate electrode
- drift region
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 238000009792 diffusion process Methods 0.000 claims abstract description 31
- 230000015556 catabolic process Effects 0.000 description 6
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000002265 prevention Effects 0.000 description 3
- 239000012535 impurity Substances 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0646—PN junctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7835—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
정전기 방전 방지 소자를 제공한다. 이 소자는 기판에 형성된 p웰과 상기 p웰의 표면에 형성된 웰 픽업을 포함한다. 상기 p웰이 형성된 기판에 저농도 n형 드리프트 영역이 형성되고, 상기 n형 드리프트 영역이 형성된 기판의 표면에 고농도 n형 드레인이 형성된다. 상기 n형 드리프트 영역과 소정 간격 이격되어 기판의 표면에 고농도 n형 소오스가 형성되고, 상기 n형 소오스와 상기 n형 드리프트 영역 사이의 기판 형성된 p형 확산층이 형성된다. 상기 n형 소오스와 상기 n형 드리프트 영역 사이의 기판 상에 게이트 전극이 형성된다.Provided is an electrostatic discharge preventing element. The device includes a p well formed on a substrate and a well pickup formed on the surface of the p well. A low concentration n-type drift region is formed on the substrate on which the p-well is formed, and a high concentration n-type drain is formed on the surface of the substrate on which the n-type drift region is formed. A high concentration n-type source is formed on the surface of the substrate spaced apart from the n-type drift region by a predetermined interval, and a p-type diffusion layer having a substrate formed between the n-type source and the n-type drift region is formed. A gate electrode is formed on the substrate between the n-type source and the n-type drift region.
Description
본 발명은 정전기 방전 방지 소자에 관한 것으로써, 더 구체적으로 스트레스 전류에 대한 효율이 높은 정전지 방전 방지 소자에 관한 것이다.The present invention relates to an electrostatic discharge preventing element, and more particularly, to an electrostatic discharge preventing element having high efficiency against stress current.
마이크로 칩을 정전기 방전으로 부터 보호하는 정전기 방전 방지 소자는 칩의 정상 동작 전압이 인가된 경에는 동작하지 않고 정전기 방전에 의한 고전압이 인가될 때 스트레스 전류를 방전시킴으로써 칩 내부의 소자를 보호할 수 있다.The electrostatic discharge preventing device that protects the microchip from electrostatic discharge does not operate when the normal operating voltage of the chip is applied, and can protect the device inside the chip by discharging a stress current when a high voltage is applied by the electrostatic discharge. .
도 1에 도시된 것과 같이, 정전기 방전 방지 소자는 항복 전압(Vav) 및 바이폴라 정션 트랜지스터의 트리거 전압(Vtr)이 칩의 동작 전압보다 높고, 누설전류가 충분히 작아야 한다. 또한, 래치업에서 비정상적인 동작을 방지하기 위하여 바이폴라 정션 트랜지스터의 트리거 전류가 충분히 높아야하고, 열적 항복(Thermal Breakdown)이 발생하기 전에 충분히 많은 양의 전류를 외부로 방전시킬 수 있어야 한다.As shown in FIG. 1, the antistatic discharge device should have a breakdown voltage Vav and a trigger voltage Vtr of a bipolar junction transistor higher than an operating voltage of a chip and a leakage current sufficiently low. In addition, the trigger current of the bipolar junction transistor must be high enough to prevent abnormal operation in latchup, and a sufficient amount of current must be discharged to the outside before thermal breakdown occurs.
정전기 방전 방지 회로에 사용될 수 있는 이중확산 드레인 트랜지스터(DDDNMOS;Double Diffusion Drain NMOS Transistor)가 도 2에 도시된다.A double diffusion drain transistor (DDDNMOS) that can be used in an electrostatic discharge prevention circuit is shown in FIG. 2.
도 2를 참조하면, 이중 확산 트랜지스터는 p웰(10)이 형성된 기판에 저농도의 n형 드리프트 영역(12)이 형성되고, 상기 n형 드리프트 영역(12)이 형성된 기판의 표면에 고농도의 n형 드레인(14)이 형성되어 있다. 상기 n형 드리프트 영역(12)으로 부터 소정 간격 이격된 기판의 표면에 n형 소오스(16)가 형성되고, 상기 n형 소오스(16)와 상기 n형 드리프트 영역(12) 사이의 기판 상에 게이트 전극(18)이 형성된다. 상기 p웰(10)에는 웰 픽업(20)이 형성된다.Referring to FIG. 2, in the double diffusion transistor, a low concentration n-type drift region 12 is formed on a substrate on which a p well 10 is formed, and a high concentration n-type region is formed on a surface of the substrate on which the n-type drift region 12 is formed. A drain 14 is formed. An n-type source 16 is formed on a surface of the substrate spaced apart from the n-type drift region 12 by a predetermined distance, and a gate is formed on the substrate between the n-type source 16 and the n-type drift region 12. An electrode 18 is formed. A well pickup 20 is formed in the p well 10.
정전기 방전 방지 소자로 사용된 이중 확산 트랜지스터의 드레인(14)은 Vdd 전원 단자에 연결되거나 입출력 패드에 연결되고, 게이트 전극(18), 소오스(16) 및 웰 픽업(20)은 Vss 단자에 연결된다.The drain 14 of the double diffusion transistor used as the antistatic discharge element is connected to the Vdd power terminal or to the input / output pad, and the gate electrode 18, the source 16 and the well pickup 20 are connected to the Vss terminal. .
정전기 방전으로 인해 상기 드레인(14)에 고전압이 인가되면 기생 NPN 바이폴라 트랜지스터가 형성되어 상기 드레인(14)과 상기 소오스(16) 사이에 다량의 전류가 흐르는데, 이중확산 드레인 트랜지스터(double diffusion drain NMOS transistor)의 경우에는 기생 바이폴라 트랜지스터에 다량의 전류가 흐르기 시작하면 소자의 표면을 따라 드레인/채널/소오스를 연결하는 저저항 전류경로가 형성되는 특성이 있다. 이와 같은 이중확산 드레인 트랜지스터에서 발생하는 표면 전류 집중 현상은 정전기 방전 방지 소자의 기능을 저하시키는 요인이 된다. 예컨대, 전류 경로가 소자의 표면을 따라 형성되면 소자의 표면의 극히 제한된 영역에서 온도가 급격히 증가하여 열적 파괴가 발생하는 문제가 있다.When a high voltage is applied to the drain 14 due to electrostatic discharge, a parasitic NPN bipolar transistor is formed so that a large amount of current flows between the drain 14 and the source 16. A double diffusion drain NMOS transistor ), When a large amount of current begins to flow through the parasitic bipolar transistor, a low resistance current path is formed along the surface of the device to connect the drain / channel / source. The surface current concentration phenomenon generated in such a double diffusion drain transistor is a factor that reduces the function of the electrostatic discharge preventing element. For example, if a current path is formed along the surface of the device, there is a problem that thermal breakdown occurs due to a sharp increase in temperature in an extremely limited area of the surface of the device.
뿐만 아니라, 종래의 이중확산 트랜지스터는 스냅백 홀딩 전압이 동작 전압보다 낮고, 바이폴라 정션 트랜지스터의 트리거 전류가 매우 작고, 열적 항복 전류가 낮아 스트레스에 대한 내성이 약한 문제가 있고, 바이폴라 정션 트랜지스터가 트리거 되기 전에 열적 항복이 발생할 수 있기 때문에 멀티 핑거 구조를 형성하는 경우 각각의 핑거가 불균일하게 동작하는 문제를 안고 있다.In addition, the conventional double diffusion transistor has a problem that the snapback holding voltage is lower than the operating voltage, the trigger current of the bipolar junction transistor is very small, the thermal breakdown current is low, and the resistance to stress is weak, and the bipolar junction transistor is triggered. Since thermal breakdown may occur before, each finger has a problem of non-uniform operation when forming a multi-finger structure.
본 발명이 이루고자 하는 기술적 과제는 소자의 표면 전류 집중 현상을 완화시켜 전류가 소자 전체로 균일하게 분포되는 정전기 방전 방지 소자를 제공하는데 있다.An object of the present invention is to provide an electrostatic discharge preventing device in which current is uniformly distributed throughout the device by alleviating the surface current concentration phenomenon of the device.
상기 기술적 과제를 달성하기 위하여 본 발명은 표면전류 차단을 위한 확산층을 포함하는 정전기 방전 방지 소자를 제공한다. 이 소자는 기판에 형성된 p웰과 상기 p웰의 표면에 형성된 웰 픽업을 포함한다. 상기 p웰이 형성된 기판에 저농도 n형 드리프트 영역이 형성되고, 상기 n형 드리프트 영역이 형성된 기판의 표면에 고농도 n형 드레인이 형성된다. 상기 n형 드리프트 영역과 소정 간격 이격되어 기판의 표면에 고농도 n형 소오스가 형성되고, 상기 n형 소오스와 상기 n형 드리프트 영역 사이의 기판 형성된 p형 확산층이 형성된다. 상기 n형 소오스와 상기 n형 드리프트 영역 사이의 기판 상에 게이트 전극이 형성된다.In order to achieve the above technical problem, the present invention provides an electrostatic discharge preventing device including a diffusion layer for blocking surface current. The device includes a p well formed on a substrate and a well pickup formed on the surface of the p well. A low concentration n-type drift region is formed on the substrate on which the p-well is formed, and a high concentration n-type drain is formed on the surface of the substrate on which the n-type drift region is formed. A high concentration n-type source is formed on the surface of the substrate spaced apart from the n-type drift region by a predetermined interval, and a p-type diffusion layer having a substrate formed between the n-type source and the n-type drift region is formed. A gate electrode is formed on the substrate between the n-type source and the n-type drift region.
상기 p형 확산층은 상기 n형 소오스에 인접하여 형성되고, 상기 게이트 전극 일측의 기판 표면에 형성되거나, 상기 게이트 전극 하부의 기판 표면에 형성될 수 있다. 정전기 방전 방지를 위하여 상기 드레인은 입출력 패드에 접속되고, 상기 웰 픽업, 상기 소오스, 상기 p형 확산층 및 상기 게이트 전극은 공통으로 접지될 수 있다. 그러나, 상기 p형 확산층이 게이트 전극 하부에 위치하는 경우 상기 게이트 전극은 내부 회로에 연결함으로써 출력 구동 소자의 기능을 동시에 수행할 수도 있다.The p-type diffusion layer may be formed adjacent to the n-type source, and may be formed on the substrate surface on one side of the gate electrode or on the substrate surface under the gate electrode. The drain may be connected to an input / output pad to prevent static discharge, and the well pickup, the source, the p-type diffusion layer, and the gate electrode may be commonly grounded. However, when the p-type diffusion layer is positioned below the gate electrode, the gate electrode may be connected to an internal circuit to simultaneously perform the function of the output driving element.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명하기로 한다. 본 발명의 사상은 여기서 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 명세서 전체에 걸쳐 동일한 참조번호로 표시된 부분들은 동일한 구성요소들을 나타낸다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. The spirit of the invention is not limited to the embodiments described herein but may be embodied in other forms. Portions denoted by like reference numerals denote like elements throughout the specification.
도 3은 본 발명의 제 1 실시예에 따른 정전기 방전 방지 소자를 나타낸 단면도이다.3 is a cross-sectional view showing an electrostatic discharge preventing device according to a first embodiment of the present invention.
도 3을 참조하면, 기판(100)의 소정영역에 저농도의 n형 드리프트 영역(112)이 형성되고, 상기 저농도 n형 드리프트 영역(112)이 형성된 기판의 표면에 고농도의 n형 드레인(114)이 형성된다. 상기 기판(100)은 상기 n형 드리프트 영역(112) 보다 낮은 농도로 약 1×1012cm-2도우즈의 불순물이 주입된 p웰이다. 상기 n형 드레인(114)은 약 1×1015cm-2 내지 1×1015cm-2도우즈로 형성되고, 상기 n형 드리프트 영역(112)은 약 1×1013cm-2 내지 1×1014cm-2도우즈로 형성될 수 있다. 일반적으로 항복전압은 접합 계면 농도에 반비례하기 때문에 p웰과 n형 드리프트 영역(112)의 불순물 농도를 충분히 낮추는 것이 바람직하다.Referring to FIG. 3, a low concentration n-type drift region 112 is formed in a predetermined region of the substrate 100, and a high concentration n-type drain 114 is formed on a surface of the substrate on which the low concentration n-type drift region 112 is formed. Is formed. The substrate 100 is a p well implanted with impurities of about 1 × 10 12 cm −2 doses at a lower concentration than the n-type drift region 112. The n-type drain 114 is formed of about 1 × 10 15 cm -2 to 1 × 10 15 cm -2 doses, and the n-type drift region 112 is about 1 × 10 13 cm -2 to 1 × 10 14 cm −2 doses. In general, since the breakdown voltage is inversely proportional to the junction interface concentration, it is preferable to sufficiently lower the impurity concentration of the p-well and n-type drift region 112.
상기 n형 드리프트 영역(112)으로 부터 소정 거리 이격되어 상기 기판(100)의 표면에 n형 소오스(116)가 형성되고, 상기 n형 소오스(116) 및 상기 n형 드리프트 영역(112) 사이에 p형 확산층(130)이 형성된다. 상기 p형 확산층(130)은 정전기 방전시 상기 드레인(114)과 상기 소오스(116) 사이에 표면 전류 경로가 형성되는 것을 방지하기 위한 구조이다. 상기 p형 확산층(130)과 상기 n형 드리프트 영역(12) 사이의 기판 상에 게이트 전극(118)이 형성된다.An n-type source 116 is formed on a surface of the substrate 100 spaced apart from the n-type drift region 112 by a distance, and between the n-type source 116 and the n-type drift region 112. The p-type diffusion layer 130 is formed. The p-type diffusion layer 130 is a structure for preventing the surface current path is formed between the drain 114 and the source 116 during the electrostatic discharge. A gate electrode 118 is formed on the substrate between the p-type diffusion layer 130 and the n-type drift region 12.
상기 n형 드레인(114)은 마이크로 칩의 입출력 패드 또는 전원 단자에 연결될 수 있다. 또한, 상기 n형 소오스(116) 및 상기 게이트 전극(118)은 공통으로 접지되고, 상기 기판에는 웰의 접지를 위한 웰 픽업(120)이 더 형성되어 있는데 상기 웰 픽업(120) 또한 상기 n형 소오스(116) 및 상기 게이트 전극(118)과 아울러 공통으로 접지될 수 있다.The n-type drain 114 may be connected to an input / output pad or a power supply terminal of a microchip. In addition, the n-type source 116 and the gate electrode 118 are commonly grounded, and the well pickup 120 for grounding the well is further formed on the substrate, and the well pickup 120 is also the n-type. The source 116 and the gate electrode 118 may be grounded in common.
도 4는 본 발명의 제 1 실시예에 따른 정전기 방전 방지 소자의 변형례를 나타낸 단면도이다.4 is a cross-sectional view showing a modification of the electrostatic discharge preventing device according to the first embodiment of the present invention.
이 소자는 다량의 전류를 방전시킬 수 있도록 멀티 핑거 구조의 게이트 전극을 채택하여 형성할 수도 있다. 도 4에 도시된 것과 같이, 기판의 표면에 복수개의 n형 드리프트 영역(112)이 서로 이격되어 형성되어 있고, 드리프트 영역(112)이 형성된 기판의 표면에 각각 n형 드레인(114)이 형성된다. 상기 n형 드리프트 영역(112)과 소정간격 이격되어 n형 소오스(116)가 형성되고, 상기 n형 소오스(116) 및 상기 n형 드리프트 영역(112) 사이에 p형 확산층(130)이 형성된다. 상기 p형 확산층(130)과 상기 n형 드리프트 영역(112) 사이의 기판 상에 각각 핑거 구조의 게이트 전극(118)이 형성된다. 상기 기판의 소정 영역에 기판을 접지시키기 위한 웰 픽업(120)이 형성되어 있다.The device may be formed by adopting a multi-fingered gate electrode to discharge a large amount of current. As shown in FIG. 4, a plurality of n-type drift regions 112 are spaced apart from each other on the surface of the substrate, and n-type drains 114 are formed on the surfaces of the substrate on which the drift regions 112 are formed, respectively. . An n-type source 116 is formed spaced apart from the n-type drift region 112 by a predetermined interval, and a p-type diffusion layer 130 is formed between the n-type source 116 and the n-type drift region 112. . Finger gate structures 118 are formed on the substrate between the p-type diffusion layer 130 and the n-type drift region 112. A well pickup 120 for grounding the substrate is formed in a predetermined region of the substrate.
제 1 실시예와 마찬가지로, 상기 n형 드레인(114)은 입출력단자 또는 전원 단자에 연결되고, 상기 게이트 전극(118), 상기 n형 소오스(116), 상기 p형 확산층(130) 및 상기 웰 픽업(120)은 공통으로 접지된다.As in the first embodiment, the n-type drain 114 is connected to an input / output terminal or a power terminal, and the gate electrode 118, the n-type source 116, the p-type diffusion layer 130 and the well pickup 120 is commonly grounded.
도 5는 본 발명의 제 2 실시예에 따른 정전기 방전 방지 소자를 나타낸 단면도이다.5 is a cross-sectional view showing an electrostatic discharge preventing device according to a second embodiment of the present invention.
도 5를 참조하면, 제 1 실시예와 마찬가지로 제 2 실시예에 따른 정전기 방전 방지 소자는 n형 소오스(116)와 n형 드리프트 영역(112) 사이에 p형 확산층(130)이 형성된다. 상기 p형 확산층(130)은 상기 게이트 전극(118) 하부의 기판 표면에 형성되고, 상기 n형 소오스(116)에 인접하여 형성된다. n형 드레인(114)은 입출력 패드 또는 외부 전원에 연결될 수 있다. 이 소자는 정전기 방전 방지 소자로서의 기능 뿐만 아니라 출력 드라이버로도 사용될 수 있는데, 상기 게이트 전극(118), 상기 n형 소오스(116) 및 웰 픽업(120)이 공통으로 접지됨으로써 정전기 방전 전류를 접지로 방전시킬 수 있고, 게이트 전극(118)을 내부 회로에 연결함으로써 출력 신호를 드라이빙할 수도 있다.Referring to FIG. 5, as in the first embodiment, the p-type diffusion layer 130 is formed between the n-type source 116 and the n-type drift region 112 in the electrostatic discharge preventing device according to the second embodiment. The p-type diffusion layer 130 is formed on the substrate surface below the gate electrode 118 and is formed adjacent to the n-type source 116. The n-type drain 114 may be connected to an input / output pad or an external power source. This device can be used as an output driver as well as functioning as an anti-static discharge device. The gate electrode 118, the n-type source 116, and the well pick-up 120 are commonly grounded so that the electrostatic discharge current is grounded. Can be discharged and the output signal can be driven by connecting the gate electrode 118 to an internal circuit.
도 6은 본 발명의 제 2 실시예에 따른 정전기 방전 방지 소자의 변형례를 나타낸 단면도이다.6 is a cross-sectional view showing a modification of the electrostatic discharge preventing device according to the second embodiment of the present invention.
도 6을 참조하면, 제 2 실시예에 따른 정전기 방전 방지 소자 또한 멀티 핑거 구조의 게이트 전극을 채택함으로써 다량의 정전기 방전 전류를 방출할 수 있다.Referring to FIG. 6, the electrostatic discharge preventing device according to the second embodiment may also emit a large amount of electrostatic discharge current by adopting a gate electrode having a multi-finger structure.
즉, 복수개의 n형 드리프트 영역(112)과 n형 소오스(116) 사이의 기판 상에 핑거 구조의 게이트 전극(118)을 형성하고, 각각의 핑거 게이트 하부의 기판에 상기 n형 소오스(116)에 인접하는 p형 확산층을 형성함으로써, n형 드레인(114)과 n형 소오스(116) 사이의 표면 전류 경로를 차단할 수 있다.That is, a gate electrode 118 having a finger structure is formed on a substrate between the plurality of n-type drift regions 112 and the n-type source 116, and the n-type source 116 is formed on a substrate under each finger gate. By forming a p-type diffusion layer adjacent to the surface current path between the n-type drain 114 and the n-type source 116 can be blocked.
상술한 것과 같이 본 발명에 따르면 이중확산드레인 트랜지스터를 사용하는 정전기 방전 방지 소자에 있어서, n형의 드레인과 소오스 사이에 p형 확산층을 형성함으로써 소오스와 드레인 사이의 표면 전류 경로를 차단할 수 있다. 따라서, 정전기 방전이 발생한 경우 n형 드레인으로 부터 n형 드리프트 영역 및 기판을 통하여 정전기 방전 전류를 방출할 수 있기 때문에 스트레스 전류에 대한 높은 효율을 가지는 정전기 방전 방지 회로를 제공할 수 있고, 추가적인 면적 증가 없이 정전기 방전 방지 효율을 높일 수 있기 때문에 칩 사이즈를 줄이는데도 효과적이다.As described above, according to the present invention, in the electrostatic discharge prevention device using the double diffusion drain transistor, the surface current path between the source and the drain can be blocked by forming a p-type diffusion layer between the n-type drain and the source. Therefore, since the electrostatic discharge current can be discharged from the n-type drain through the n-type drift region and the substrate when the electrostatic discharge is generated, it is possible to provide an electrostatic discharge prevention circuit having high efficiency against stress current and to increase the additional area. It can also be effective in reducing chip size because it can increase the efficiency of preventing static discharge.
도 1은 전형적인 정전기 방전 방지 소자의 전류-전압 관계 그래프이다.1 is a current-voltage relationship graph of a typical antistatic discharge device.
도 2는 종래의 정전기 방전 방지 소자를 나타낸 단면도이다.2 is a cross-sectional view showing a conventional electrostatic discharge preventing element.
도 3은 본 발명의 제 1 실시예에 따른 정전기 방전 방지 소자를 나타낸 단면도이다.3 is a cross-sectional view showing an electrostatic discharge preventing device according to a first embodiment of the present invention.
도 4는 본 발명의 제 1 실시예에 따른 정전기 방전 방지 소자의 변형례를 나타낸 단면도이다.4 is a cross-sectional view showing a modification of the electrostatic discharge preventing device according to the first embodiment of the present invention.
도 5는 본 발명의 제 2 실시예에 따른 정전기 방전 방지 소자를 나타낸 단면도이다.5 is a cross-sectional view showing an electrostatic discharge preventing device according to a second embodiment of the present invention.
도 6은 본 발명의 제 2 실시예에 따른 정전기 방전 방지 소자의 변형례를 나타낸 단면도이다.6 is a cross-sectional view showing a modification of the electrostatic discharge preventing device according to the second embodiment of the present invention.
Claims (12)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040030235A KR100650625B1 (en) | 2004-04-29 | 2004-04-29 | Electrostatic descharge protection device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040030235A KR100650625B1 (en) | 2004-04-29 | 2004-04-29 | Electrostatic descharge protection device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050104820A true KR20050104820A (en) | 2005-11-03 |
KR100650625B1 KR100650625B1 (en) | 2006-11-27 |
Family
ID=37282285
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040030235A KR100650625B1 (en) | 2004-04-29 | 2004-04-29 | Electrostatic descharge protection device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100650625B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101760886B1 (en) | 2010-05-31 | 2017-08-07 | 삼성전자주식회사 | Integrated circuit device and electrostatic discharge protecting circuit thereof |
-
2004
- 2004-04-29 KR KR1020040030235A patent/KR100650625B1/en active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR100650625B1 (en) | 2006-11-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5615073A (en) | Electrostatic discharge protection apparatus | |
JP4854934B2 (en) | Electrostatic discharge protection element | |
US8803276B2 (en) | Electrostatic discharge (ESD) device and method of fabricating | |
US8476709B2 (en) | ESD protection device and method | |
US7355252B2 (en) | Electrostatic discharge protection device and method of fabricating the same | |
KR100642651B1 (en) | Semiconductor controled rectifier for electro-static discharge protecting | |
US8350329B2 (en) | Low trigger voltage electrostatic discharge NFET in triple well CMOS technology | |
KR19990078148A (en) | Semiconductor device having a protective circuit | |
US20030197246A1 (en) | ESD protection circuit sustaining high ESD stress | |
KR101315990B1 (en) | Electrostatic discaharge Protection Device | |
US6320230B1 (en) | Silicon-controlled rectifier integral with output buffer | |
US20100044748A1 (en) | Electrostatic discharge protection device | |
US7323752B2 (en) | ESD protection circuit with floating diffusion regions | |
US7256460B2 (en) | Body-biased pMOS protection against electrostatic discharge | |
US20080169509A1 (en) | Semiconductor device | |
US7176539B2 (en) | Layout of semiconductor device with substrate-triggered ESD protection | |
JP4510732B2 (en) | High-voltage electrostatic protection device | |
US20050224882A1 (en) | Low trigger voltage esd nmosfet triple-well cmos devices | |
JP3317345B2 (en) | Semiconductor device | |
KR20060000788A (en) | Device for protecting an electro static discharge | |
US7238969B2 (en) | Semiconductor layout structure for ESD protection circuits | |
KR100650625B1 (en) | Electrostatic descharge protection device | |
US7030461B2 (en) | Device for electrostatic discharge protection | |
US20020060345A1 (en) | Esd protection circuit triggered by low voltage | |
KR100612948B1 (en) | Transistor with low breakdown voltage used for electro static discharge circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121022 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20131017 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141020 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151019 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20161020 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20171020 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20181016 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20191016 Year of fee payment: 14 |