KR20050023945A - Bias circuit for power amplifier - Google Patents

Bias circuit for power amplifier Download PDF

Info

Publication number
KR20050023945A
KR20050023945A KR1020030061515A KR20030061515A KR20050023945A KR 20050023945 A KR20050023945 A KR 20050023945A KR 1020030061515 A KR1020030061515 A KR 1020030061515A KR 20030061515 A KR20030061515 A KR 20030061515A KR 20050023945 A KR20050023945 A KR 20050023945A
Authority
KR
South Korea
Prior art keywords
voltage
power amplifier
current
mode
power
Prior art date
Application number
KR1020030061515A
Other languages
Korean (ko)
Other versions
KR100561613B1 (en
Inventor
김영웅
한기천
신진호
Original Assignee
(주)에프씨아이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)에프씨아이 filed Critical (주)에프씨아이
Priority to KR1020030061515A priority Critical patent/KR100561613B1/en
Publication of KR20050023945A publication Critical patent/KR20050023945A/en
Application granted granted Critical
Publication of KR100561613B1 publication Critical patent/KR100561613B1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3036Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
    • H03G3/3042Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2201/00Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
    • H03F2201/32Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
    • H03F2201/3215To increase the output power or efficiency

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

PURPOSE: A bias circuit for power amplifiers is provided to reduce noise at a low power mode and to exclude a power control circuit by supplying analog bias current according to varying levels of a mode voltage. CONSTITUTION: A bias current generator(430) supplies an analog bias current to a power amplifier. A variable voltage generator(410) receives a reference voltage and generates a variable control voltage which is varied according to a mode voltage. A current controller(420) controls the analog bias current of the bias current generator in response to the variable control voltage. The variable voltage generator receives the mode voltage from a modem.

Description

전력 증폭기용 바이어스 회로 {BIAS CIRCUIT FOR POWER AMPLIFIER}Bias Circuit for Power Amplifiers {BIAS CIRCUIT FOR POWER AMPLIFIER}

본 발명은 전력 증폭기용 바이어스 회로에 관한 것으로, 더욱 상세하게는 가변하는 모드전압에 따라 전력 증폭기에 아날로그 바이어스 전류를 공급하는 바이어스 회로에 관한 것이다.The present invention relates to a bias circuit for a power amplifier, and more particularly, to a bias circuit for supplying an analog bias current to a power amplifier according to a variable mode voltage.

종래 기술에 따라 흔히 사용되는 전형적인 형태의 휴대폰은 송신부 회로 및 수신부 회로를 포함한다. 송신부 회로는 음향 전기 변환부, 변조부, 주파수 변환부 및 전력 증폭부를 포함한다. 송신 계통에 입력된 음성 신호는 음향 전기 신호로 변환되고 변조, 주파수 변환 및 전력 증폭 과정을 거쳐 전파로서 송출된다.Typical types of mobile phones commonly used according to the prior art include a transmitter circuit and a receiver circuit. The transmitter circuit includes an acoustic-electric converter, a modulator, a frequency converter, and a power amplifier. The voice signal input to the transmission system is converted into an acoustic electric signal and transmitted as a radio wave through a modulation, frequency conversion, and power amplification process.

전력 증폭 과정은 전력을 많이 소비하는 과정 중의 하나이며, 휴대폰의 배터리 사용시간을 결정짓는 중요한 요소이다. 따라서 휴대폰의 통화 시간을 늘리기 위해서는 전력 증폭기의 전력 효율을 향상시켜야 한다.The power amplification process is one of the high power consumption processes and is an important factor in determining the battery life of a mobile phone. Therefore, to increase the talk time of a mobile phone, the power amplifier's power efficiency must be improved.

도 1은 종래 기술에 따른 증력 증폭기의 주변 회로들을 나타낸 블록도이다. 상기 주변 회로들은 모뎀, 전송 회로, 전력 제어 회로, 바이어스 회로를 포함한다.1 is a block diagram illustrating peripheral circuits of a boost amplifier according to the prior art. The peripheral circuits include a modem, a transmission circuit, a power control circuit, and a bias circuit.

상기 모뎀은 송신 계통에 입력된 음성 신호를 음향 전기 신호로 변환하는 회로로서, 상기 전력 증폭기 등을 제어하기 위한 신호들(예를 들면, PA_ON, PA_R[0:1], TX_AGC_ADJ)을 발생한다. 상기 PA_ON 신호는 단말기의 송신 시에 음성의 재활용율을 이용하여 데이타 레이트에 따라 상기 전력 증폭기를 온/오프 하도록 하는 신호이다.The modem is a circuit for converting a voice signal input to a transmission system into an acoustic electric signal, and generates signals (eg, PA_ON, PA_R [0: 1], TX_AGC_ADJ) for controlling the power amplifier. The PA_ON signal is a signal for turning on / off the power amplifier according to a data rate by using a recycling rate of voice when transmitting a terminal.

상기 PA_R[0:1] 신호는 상기 전력 증폭기의 증폭비를 조절하기 위한 신호로서, 통상 PDM 신호(Pulse Density Modulated signal)로 출력되어 RC 필터를 통해 직류 전압형태로 바뀌어 상기 전력 증폭기용 바이어스 회로에 입력된다. 상기 PA_R[0:1] 신호는 디지털 신호이다. 일반적으로, PA_R0 신호는 저전력 모드에서 상기 전력 증폭기의 이득을 줄임으로써 불요파를 억제하고 소모 전류를 감소하게 한다. PA_R1 신호는 고전력 모드에서 기준전압 단자에 전원전압(Vcc)을 인가함으로써 충분한 이득을 만들어 내게 한다.The PA_R [0: 1] signal is a signal for adjusting the amplification ratio of the power amplifier. The PA_R [0: 1] signal is usually output as a PDM signal (Pulse Density Modulated signal) and converted into DC voltage through an RC filter to the bias circuit for the power amplifier. Is entered. The PA_R [0: 1] signal is a digital signal. In general, the PA_R0 signal reduces the gain of the power amplifier in low power mode, thereby suppressing unwanted waves and reducing current consumption. The PA_R1 signal produces sufficient gain by applying a supply voltage (Vcc) to the reference terminal in high power mode.

상기 자동이득제어신호(TX_AGC_ADJ)는 상기 전송 회로내에 포함된 자동이득제어 증폭기를 제어하는 신호이다.The automatic gain control signal TX_AGC_ADJ is a signal for controlling the automatic gain control amplifier included in the transmission circuit.

상기 전송 회로는 음향 전기 신호를 변조 또는 주파수 변환하는 회로이다. 상기 전송 회로는 자동이득제어 증폭기와 혼합기와 구동 증폭기 등을 포함한다. 상기 자동이득제어 증폭기는 상기 자동이득제어신호(TX_AGC_ADJ)에 응답하여 상기 모뎀에서 제공되는 아날로그 신호의 준위가 변하더라도 출력이 거의 일정하게 유지되도록 이득을 자동적으로 제어한다. 상기 혼합기는 상기 자동이득제어 증폭기의 출력 주파수를 증가시키는 주파수 변환을 위해 상기 자동이득제어 증폭기의 출력과 국부발진기의 국부신호를 혼합하여 주파수 상향조정하여 출력한다. 상기 구동 증폭기는 상기 혼합기의 출력 신호를 증폭하여 상기 전력 증폭기로 보낸다.The transmission circuit is a circuit for modulating or frequency converting an acoustic electrical signal. The transmission circuit includes an automatic gain control amplifier, a mixer, a driving amplifier, and the like. The automatic gain control amplifier automatically controls the gain so that the output remains substantially constant even when the level of the analog signal provided by the modem changes in response to the automatic gain control signal TX_AGC_ADJ. The mixer mixes the output of the automatic gain control amplifier and the local signal of the local oscillator for frequency conversion to increase the output frequency of the automatic gain control amplifier. The drive amplifier amplifies the output signal of the mixer and sends it to the power amplifier.

상기 전력 제어 회로는 상기 모뎀에서 제공되는 제어 신호(PA_ON)를 입력받아 상기 전력 증폭기용 바이어스 회로를 구동하기 위한 기준전압(Vref)을 발생한다.The power control circuit receives a control signal PA_ON provided from the modem and generates a reference voltage Vref for driving the bias circuit for the power amplifier.

종래에는 상기 전력 증폭기를 구동하기 위한 바이어스 전류를 공급하기 위해서 바이어스 회로 앞단에 전력 제어 회로가 부가적으로 필요하였다. 종래의 전력 증폭기에서는 기준전압(Vref) 단자에 흐르는 전류가 6mA ~ 7 mA 정도까지 흐르고, 기준전압(Vref)으로 3V를 필요로 하였다. 그러나 모뎀의 PA_ON 단자가 제공할 수 있는 전압과 전류의 용량은 각각 3V 와 5mA 정도로 제한된다. 결국, 전송 회로와 전력 증폭기를 동시에 구동시키기에는 전류가 부족하게 된다. 이를 위해 전력 증폭기를 구동하기 위해서 전력 제어 회로를 바이어스 회로 앞단에서 별도로 사용하였다.Conventionally, a power control circuit is additionally required in front of the bias circuit to supply a bias current for driving the power amplifier. In the conventional power amplifier, a current flowing through the reference voltage (Vref) terminal flows from about 6 mA to about 7 mA, and 3 V is required as the reference voltage (Vref). However, the voltage and current capacity that the modem's PA_ON terminal can provide is limited to 3V and 5mA, respectively. As a result, there is insufficient current to drive the transmission circuit and the power amplifier simultaneously. For this purpose, a power control circuit is used separately in front of the bias circuit to drive the power amplifier.

또한 종래 기술은 모뎀의 PA_R[0:1] 단자에서 모드전압(Vmode)을 인가받아 사용함으로써 폰 캘리브레이션을 두 번 이상 해야 하는 번거로움이 있다. 저전력 모드와 고전력 모드의 두 가지 모드를 사용하는 디지탈 방식의 종래 전력 증폭기는 폰 캘리브레이션을 동작 범위를 정해놓고 소프트 웨어적으로 따로한다. 이 과정은 휴대폰 설계자들에게는 힘든 작업이다. 그래서 실질적으로 이 과정을 생략하고 특성 저하에도 불구하도 하나의 모드에서 운용하는 휴대폰이 전체의 80% 이상을 차지하고 있다.In addition, the prior art has a problem that the phone calibration should be performed more than two times by using the mode voltage (Vmode) is applied from the PA_R [0: 1] terminal of the modem. Conventional digital power amplifiers, which use two modes: low power mode and high power mode, separate phone calibrations by software with a defined operating range. This is a difficult task for cell phone designers. So, despite the fact that this process is omitted and the characteristics are deteriorated, mobile phones operating in one mode account for more than 80% of the total.

또한 종래 기술은 저전력 모드에서 이득이 크기 때문에 휴대폰 전체 시스템의 노이즈 스팩 문제를 만족시키기가 쉽지 않은 문제점이 있다. 거의 대부분의 종래 전력 증폭기는 저전력 모드에서 이득이 25dB 이상이다. 이는 고전력 모드에서의 이득과 불과 5dB 이내의 차이이다. 이것은 휴대폰 전체 시스템에 있어서, 저전력 모드에서 노이즈 특성을 나쁘게 한다.In addition, the conventional technology has a problem in that it is not easy to satisfy the noise specification problem of the entire mobile phone system because the gain is large in the low power mode. Almost all conventional power amplifiers have more than 25dB of gain in low power mode. This is less than 5dB of gain in high power mode. This degrades the noise characteristics in low power mode for the cell phone overall system.

통계적으로 전력 증폭기가 사용되는 출력 범위는 휴대폰의 최대 출력인 28dBm에서 사용되는 경우는 확률적으로 낮으며, 16dBm 이하의 낮은 출력 범위에서 확률적으로 많이 사용되고 있다.Statistically, the power range in which the power amplifier is used is stochasticly low when used at 28dBm, the maximum output of the mobile phone, and it is used probabilistically in the low power range below 16dBm.

따라서, 고전력 모드보다는 사용빈도가 높은 저전력 모드에서 전력 증폭기의 전력 부가 효율을 증가시키는 것이 바람직하며, 저전력 모드에서 전력 증폭기의 효율을 높이기 위해서는 아날로그 바이어스 전류가 필요하다.Therefore, it is desirable to increase the power adding efficiency of the power amplifier in the low power mode where the frequency of use is higher than the high power mode, and to increase the efficiency of the power amplifier in the low power mode, an analog bias current is required.

본 발명은 상술한 문제점을 해결하기 위하여 제안된 것으로, 본 발명의 목적은 가변하는 모드전압의 레벨에 따라 전력 증폭기에 아날로그 바이어스 전류를 공급하는 바이어스 회로를 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been proposed to solve the above problems, and an object of the present invention is to provide a bias circuit for supplying an analog bias current to a power amplifier according to a level of a variable mode voltage.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 전력 증폭기용 바이어스 회로는, 상기 전력 증폭기로 아날로그 바이어스 전류를 공급하는 바이어스 전류 발생기(430)와; 기준전압(Vref)을 공급받고, 모드전압(Vmode)에 따라 가변되는 가변 제어 전압을 발생하는 가변 전압 발생기(410)와; 상기 가변 제어 전압에 응답하여 상기 바이어스 전류 발생기의 아날로그 바이어스 전류를 제어하는 전류 제어기(420)를 포함하는 것을 특징으로 한다.A bias circuit for a power amplifier according to the present invention for achieving the above technical problem, the bias current generator for supplying an analog bias current to the power amplifier; A variable voltage generator 410 which is supplied with a reference voltage Vref and generates a variable control voltage which is variable according to the mode voltage Vmode; And a current controller 420 for controlling the analog bias current of the bias current generator in response to the variable control voltage.

이 실시예에 있어서, 상기 가변 전압 발생기는 모뎀으로부터 상기 모드전압(Vmode)을 공급받는 것을 특징으로 한다.In this embodiment, the variable voltage generator is characterized by receiving the mode voltage (Vmode) from the modem.

이하 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 전력 증폭기용 바이어스 회로의 주변 회로들을 나타낸 블록도이다. 상기 주변 회로들은 모뎀(100), 전송 회로(200), 전력 증폭기(300)를 포함한다. 상기 모뎀(100), 전송 회로(200), 전력 증폭기(300)의 구성 및 동작 원리는 상술한 종래 기술과 동일하므로 생략한다.2 is a block diagram illustrating peripheral circuits of a bias circuit for a power amplifier according to the present invention. The peripheral circuits include a modem 100, a transmission circuit 200, and a power amplifier 300. The configuration and operation principle of the modem 100, the transmission circuit 200, and the power amplifier 300 are the same as the above-described prior art and thus will be omitted.

본 발명에 따른 전력 증폭기용 바이어스 회로(400)가 종래 기술과 다른 점은 상기 모뎀(100)의 자동이득제어신호(TX_AGC_ADJ)를 모드전압(Vmode)로 사용한다는 점이다. 상기 바이어스 회로(400)는 모드전압(Vmode) 단자에 흐르는 전류를 100μA 이하로 줄임으로써, 상기 모드전압(Vmode) 단자를 상기 모뎀(100)의 자동이득제어신호(TX_AGC_ADJ) 단자에 바로 연결할 수 있다. The bias circuit 400 for the power amplifier according to the present invention differs from the prior art in that the automatic gain control signal TX_AGC_ADJ of the modem 100 is used as the mode voltage Vmode. The bias circuit 400 may directly connect the mode voltage Vmode terminal to the automatic gain control signal TX_AGC_ADJ terminal of the modem 100 by reducing the current flowing through the mode voltage Vmode terminal to 100 μA or less. .

도 2에서 보는 바와 같이 자동이득제어신호(TX_AGC_ADJ) 단자에 상기 전송 회로(200)에 포함된 구동 증폭기(도시 하지 않았음)와 상기 전력 증폭기용 바이어스 회로(400)을 동시에 연결하면 한번에 캘리브레이션을 할 수 있다. 이는 소프트웨어와 하드웨어 양쪽에서 휴대폰에 걸리는 로드를 한꺼번에 줄일 수 있다.As shown in FIG. 2, when the driving amplifier (not shown) included in the transmission circuit 200 and the bias amplifier 400 for the power amplifier are simultaneously connected to the automatic gain control signal TX_AGC_ADJ terminal, calibration may be performed at one time. Can be. This can reduce the load on the phone at the same time, both in software and hardware.

또한 본 발명에 따른 전력 증폭기용 바이어스 회로(400)는 기준전압(Vref)으로 대략 2.85V 정도를 사용하고, 기준전압 단자에 흐르는 전류를 1mA 이하로 줄임으로써 전력 제어 장치(50)를 거치지 않고도 곧바로 상기 모뎀(100)의 PA_ON 단자을 기준전압 단자에 연결할 수 있다.In addition, the bias circuit 400 for the power amplifier according to the present invention uses about 2.85 V as the reference voltage Vref, and reduces the current flowing through the reference voltage terminal to 1 mA or less, without going directly through the power control device 50. The PA_ON terminal of the modem 100 may be connected to a reference voltage terminal.

또한 본 발명에 따른 전력 증폭기용 바이어스 회로(400)는 고전력 모드와 저전력 모드 간의 이득 차이를 10dB 이상으로 함으로써 저전력 모드에서 노이즈 스팩 문제를 해결할 수 있다. -10dBm ~ 0dBm 기준으로 28dBm 일때 보다 10dB 이상 차이가 나게 함으로써 저전력 모드에서 노이즈가 같이 증폭되는 양을 최소화함으로써 시스템의 전력 소비량을 예측하기가 용이하다. In addition, the bias circuit 400 for the power amplifier according to the present invention may solve the noise specification problem in the low power mode by setting a gain difference between the high power mode and the low power mode to 10 dB or more. It is easy to predict the system's power consumption by minimizing the amount of noise amplification in low power mode by making the difference more than 10dB from 28dBm at -10dBm to 0dBm.

도 3은 본 발명에 따른 전력 증폭기용 바이어스 회로의 실시예를 나타낸 회로도이다. 상기 바이어스 회로(400)는 가변 전압 발생기(410)와 전류 제어기(420)와 바이어스 전류 발생기(430)를 구비한다.3 is a circuit diagram showing an embodiment of a bias circuit for a power amplifier according to the present invention. The bias circuit 400 includes a variable voltage generator 410, a current controller 420, and a bias current generator 430.

상기 가변 전압 발생기(410)는 전원전압(Vcc)과 기준전압(Vref)을 공급받아 가변하는 모드전압(Vmode)에 따라 가변 제어 전압을 상기 전류 제어기(420)에 공급한다. 상기 모드전압(Vmode)은 상술한 바와 같이 상기 모뎀(100)의 자동이득제어 단자에서 공급받는다. 상기 자동이득제어 단자에서는 0V ~ 3V 사이에서 가변하는 전압이 발생되어, 상기 전송 회로(200)와 상기 바이어스 회로(400)를 동시에 구동시킨다. 상기 기준전압(Vref)는 상기 모뎀(100)에서 직접 공급받는다.The variable voltage generator 410 receives a power supply voltage Vcc and a reference voltage Vref and supplies a variable control voltage to the current controller 420 according to a variable mode voltage Vmode. The mode voltage Vmode is supplied from the automatic gain control terminal of the modem 100 as described above. A voltage varying between 0V and 3V is generated at the auto gain control terminal to simultaneously drive the transmission circuit 200 and the bias circuit 400. The reference voltage Vref is directly supplied from the modem 100.

상기 모드전압(Vmode)이 변함에 따라 노드(n1) 전압이 변하고, 기준전압(Vref)에 의해 발생된 전류의 변화와 노드(n2) 전압의 변화를 초래한다. 결과적으로, 상기 모드전압(Vmode)이 변하면 상기 전류 제어기(420)에 공급되는 전압도 변하게 된다.As the mode voltage Vmode changes, the voltage of the node n1 changes, resulting in a change of current generated by the reference voltage Vref and a change of the node n2 voltage. As a result, when the mode voltage Vmode changes, the voltage supplied to the current controller 420 also changes.

상기 전류 제어기(420)는 전원전압(Vcc)과 기준전압(Vref)을 공급받고, 상기 가변 전압 발생기(410)에서 발생된 가변 전압에 응답하여, 상기 바이어스 전류 발생기(430)에 가변 전류를 공급한다. 상기 전류 제어기(420)는 상기 바이어스 회로(400)의 개방 루프 이득을 줄이기 위해 트랜지스터들(T3, T4)과 전류 미러를 사용하여 원하는 위상을 얻는 동시에 버퍼로서 기능한다.The current controller 420 receives a power supply voltage Vcc and a reference voltage Vref, and supplies a variable current to the bias current generator 430 in response to the variable voltage generated by the variable voltage generator 410. do. The current controller 420 functions as a buffer while at the same time obtaining the desired phase using transistors T3 and T4 and current mirrors to reduce the open loop gain of the bias circuit 400.

상기 가변 전압 발생기(410)에서 공급되는 가변 전압이 바뀌면 노드(n3) 전압이 변하고, 이는 전류 미러의 기준 전류원으로 작동하는 바이폴라 트랜지스터(T4)의 이미터 전류를 변화시킨다. 상기 이미터 전류는 전류 미러에 의해 바이폴라 트랜지스터(T6)의 콜렉터 전류를 변화시킨다. 상기 콜렉터 전류의 변화는 상기 바이어스 전류 발생기(430)에 포함된 바이폴라 트랜지스터(T7)의 베이스에 입력되는 전류를 변화시킨다.When the variable voltage supplied from the variable voltage generator 410 is changed, the voltage of the node n3 is changed, which changes the emitter current of the bipolar transistor T4 acting as a reference current source of the current mirror. The emitter current changes the collector current of the bipolar transistor T6 by the current mirror. The change in the collector current changes the current input to the base of the bipolar transistor T7 included in the bias current generator 430.

결과적으로 상기 전류 제어기(420)는 상기 가변 전압 발생기(410)에서 발생된 가변 전압에 따라 상기 바이어스 전류 발생기(430)에 입력되는 전류를 제어한다.As a result, the current controller 420 controls the current input to the bias current generator 430 according to the variable voltage generated by the variable voltage generator 410.

상기 바이어스 전류 발생기(430)는 전원전압(Vcc)과 기준전압(Vref)을 공급받고, 상기 전류 제어기(420)에서 발생된 가변 전류에 응답하여 동작한다. 상기 가변 전류가 변함에 따라 바이폴라 트랜지스터(T7)의 이미터 전류가 변한다. 상기 이미터 전류는 가변하는 아날로그 바이어스 전류로서, 상기 전력 증폭기(300)에 공급된다. 상기 아날로그 바이어스 전류는 도 2에서 보는 바와 같이 상기 전력 증폭기(300)의 증폭 트랜지스터의 베이스 단자에 공급된다.The bias current generator 430 receives a power supply voltage Vcc and a reference voltage Vref, and operates in response to the variable current generated by the current controller 420. As the variable current changes, the emitter current of the bipolar transistor T7 changes. The emitter current is a variable analog bias current, which is supplied to the power amplifier 300. The analog bias current is supplied to the base terminal of the amplifying transistor of the power amplifier 300 as shown in FIG.

도 4는 모드전압(Vmode)에 따른 전류(Idle)을 나타낸 그래프이다. 도 4를 참조하면, 모드전압(Vmode)이 0V ~ 2V 로 변화됨에 따라 대기상태(standby state)에서 상기 전력 증폭기(300)의 출력단에 흐르는 전류(Idle)가 20mA ~ 70mA 로 변화됨을 알 수 있다.4 is a graph showing the current Idle according to the mode voltage Vmode. Referring to FIG. 4, it can be seen that as the mode voltage Vmode is changed from 0V to 2V, the current Idle flowing to the output terminal of the power amplifier 300 is changed from 20 mA to 70 mA in the standby state. .

종래에는 저전력 상태에서 모드전압(Vmode)이 0V 인 경우에는 전류(Idle)가 약 20mA 이고, 고전력 상태에서 모드전압(Vmode)이 3V 인 경우에는 전류(Idle)가 약 70mA 이다. 그러나 본 발명에 따른 아날로그 바이어스 회로(400)에 의하면, 상기 모드전압(Vmode)이 0V ~ 3V 로 변화되기 때문에 사용 특성에 맞도록 전류(Idle)를 조절할 수 있다. 예를 들면, 도 4에서 모드전압(Vmode)이 1.5V 로 조정되면, 전류(Idle)는 약 26mA 정도가 된다.Conventionally, when the mode voltage Vmode is 0V in the low power state, the current Idle is about 20mA, and when the mode voltage Vmode is 3V in the high power state, the current Idle is about 70mA. However, according to the analog bias circuit 400 according to the present invention, since the mode voltage Vmode is changed from 0V to 3V, the current Idle can be adjusted to suit the characteristics of use. For example, when the mode voltage Vmode is adjusted to 1.5V in FIG. 4, the current Idle is about 26 mA.

도 5는 모드전압(Vmode)에 따른 이득(Gain)을 나타낸 그래프이다. 도 5를 참조하면, 모드전압(Vmode)이 0V ~ 2V 로 변화됨에 따라 상기 전력증폭기(300)의 이득(Gain)이 20dB ~ 32dB 로 변화됨을 알 수 있다.5 is a graph illustrating gain according to the mode voltage Vmode. Referring to FIG. 5, it can be seen that as the mode voltage Vmode is changed from 0V to 2V, the gain of the power amplifier 300 is changed to 20dB to 32dB.

종래에는 저전력 상태에서 모드전압(Vmode)이 0V 인 경우에는 이득(Gain)이 약 25dB이고, 고전력 상태에서 모드전압(Vmode)이 3V 인 경우에는 이득(Gain)이 약 30dB 이다. 그러나 본 발명에 따른 아날로그 바이어스 회로(400)에 의하면, 상기 모드전압(Vmode)이 0V ~ 3V 로 변화되기 때문에 사용 특성에 맞도록 이득(Gain)을를 조절할 수 있다. 예를 들면, 도 5에서 모드전압(Vmode)이 1.5V 로 조정되면, 이득(Gain)은 25dB 정도가 된다.Conventionally, the gain is about 25dB when the mode voltage Vmode is 0V in the low power state, and the gain is about 30dB when the mode voltage Vmode is 3V in the high power state. However, according to the analog bias circuit 400 according to the present invention, since the mode voltage Vmode is changed from 0V to 3V, the gain may be adjusted to match the use characteristic. For example, in FIG. 5, when the mode voltage Vmode is adjusted to 1.5 V, the gain is about 25 dB.

한편, 본 발명의 상세한 설명에서는 구체적인 실시예에 관하여 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 상술한 실시예에 국한되어 정해져서는 안되며 후술하는 특허청구범위 뿐만아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 한다.On the other hand, in the detailed description of the present invention has been described with respect to specific embodiments, various modifications are of course possible without departing from the scope of the invention. Therefore, the scope of the present invention should not be limited to the above-described embodiments, but should be defined by the equivalents of the claims of the present invention as well as the following claims.

상술한 바와 같이 본 발명에 의하면, 바이어스 회로 앞단에 전력 제어 회로가 필요 없어지고, 폰 캘리브레이션을 한 번에 할 수 있으며, 저전력 모드에서 노이즈 스펙 문제가 해결된다.As described above, the present invention eliminates the need for the power control circuit in front of the bias circuit, enables phone calibration at once, and solves the noise specification problem in the low power mode.

도 1은 종래 기술에 따른 전력 증폭기용 바이어스 회로의 주변 회로들을 나타낸 블록도이다.1 is a block diagram illustrating peripheral circuits of a bias circuit for a power amplifier according to the prior art.

도 2는 본 발명에 따른 전력 증폭기용 바이어스 회로의 주변 회로들을 나타낸 블록도이다2 is a block diagram showing peripheral circuits of a bias circuit for a power amplifier according to the present invention.

도 3은 본 발명에 따른 전력 증폭기용 바이어스 회로의 실시예를 나타낸 회로도이다.3 is a circuit diagram showing an embodiment of a bias circuit for a power amplifier according to the present invention.

도 4는 모드전압(Vmode)에 따른 전류(Idle)을 나타낸 그래프이다.4 is a graph showing the current Idle according to the mode voltage Vmode.

도 5는 모드전압(Vmode)에 따른 이득(Gain)을 나타낸 그래프이다.5 is a graph illustrating gain according to the mode voltage Vmode.

*도면의 주요부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10, 100 : 모뎀 20, 200 : 전송 회로10, 100: modem 20, 200: transmission circuit

30, 300 : 전력 증폭기 40, 400 : 바이어스 회로30, 300: power amplifier 40, 400: bias circuit

50 : 전력 제어 회로 410 : 가변 전압 발생기50: power control circuit 410: variable voltage generator

420 : 전류 제어기 430 : 바이어스 전류 발생기420: current controller 430: bias current generator

Claims (2)

전력 증폭기용 바이어스 회로에 있어서:In a bias circuit for a power amplifier: 상기 전력 증폭기에 아날로그 바이어스 전류를 공급하는 바이어스 전류 발생기(430)와;A bias current generator (430) for supplying an analog bias current to the power amplifier; 기준전압(Vref)을 공급받고, 모드전압(Vmode)에 따라 가변되는 가변 제어 전압을 발생하는 가변 전압 발생기(410)와; 그리고A variable voltage generator 410 which is supplied with a reference voltage Vref and generates a variable control voltage which is variable according to the mode voltage Vmode; And 상기 가변 제어 전압에 응답하여 상기 바이어스 전류 발생기의 아날로그 바이어스 전류를 제어하는 전류 제어기(420)를 포함하는 것을 특징으로 하는 바이어스 회로.And a current controller (420) for controlling the analog bias current of the bias current generator in response to the variable control voltage. 제 1 항에 있어서,The method of claim 1, 상기 가변 전압 발생기는, 모뎀으로부터 상기 모드전압(Vmode)을 공급받는 것을 특징으로 하는 바이어스 회로.The variable voltage generator is bias circuit, characterized in that for receiving the mode voltage (Vmode) from a modem.
KR1020030061515A 2003-09-03 2003-09-03 Power amplify bias system of mobile phone KR100561613B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030061515A KR100561613B1 (en) 2003-09-03 2003-09-03 Power amplify bias system of mobile phone

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030061515A KR100561613B1 (en) 2003-09-03 2003-09-03 Power amplify bias system of mobile phone

Publications (2)

Publication Number Publication Date
KR20050023945A true KR20050023945A (en) 2005-03-10
KR100561613B1 KR100561613B1 (en) 2006-03-15

Family

ID=37231388

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030061515A KR100561613B1 (en) 2003-09-03 2003-09-03 Power amplify bias system of mobile phone

Country Status (1)

Country Link
KR (1) KR100561613B1 (en)

Also Published As

Publication number Publication date
KR100561613B1 (en) 2006-03-15

Similar Documents

Publication Publication Date Title
US5604924A (en) Radio communication apparatus in which output power is controlled by pulse width modulation using a mobile attenuation code
JP4965045B2 (en) Transmitter architecture for communication systems
US5589796A (en) Method and apparatus for increasing amplifier efficiency
US6701138B2 (en) Power amplifier control
US7193459B1 (en) Power amplifier control technique for enhanced efficiency
US7439809B2 (en) Radio frequency power amplifier
KR20010006525A (en) Battery life extending technique for mobile wireless applications
JP2006500846A (en) Transmitter and method for calibrating the power of a signal output from a transmitter
JP2001036363A (en) Gain variable amplifier
KR100365793B1 (en) Apparatus for controlling voltage of power amplifier in radio mobile terminal equipment
KR100386290B1 (en) Tx power controlling apparatus for mobile communication device
US7545217B1 (en) System and method for improving power efficiency in GSM power amplifiers
KR100561613B1 (en) Power amplify bias system of mobile phone
KR100734554B1 (en) Electronic apparatus and amplifier
JP2000295119A (en) Radio transmitter
JPH0335620A (en) Transmission power control circuit
KR20010040179A (en) Apparatus and method for controlling transmission power of mobile station
KR20010098011A (en) Device and method for controlling transmission power in cdma mobile communication phone
KR100251585B1 (en) Hand-held telephone for operating current decreasing and method thereof
AU4463200A (en) System and method for selectively controlling amplifier performance
KR100565720B1 (en) Power Amplifier in Mobile terminal
KR100377083B1 (en) Power control circuit
JPH07115381A (en) Transmitting power control circuit of portable telephone terminal
KR101081242B1 (en) Power amplifier circuit
KR20060052747A (en) Bias system adapted to power amplifier for uwb

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130311

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140310

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150309

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160307

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170306

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180227

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190307

Year of fee payment: 14