KR20020075821A - Video decoder for cable television set-top box and control method therefor - Google Patents

Video decoder for cable television set-top box and control method therefor Download PDF

Info

Publication number
KR20020075821A
KR20020075821A KR1020010079133A KR20010079133A KR20020075821A KR 20020075821 A KR20020075821 A KR 20020075821A KR 1020010079133 A KR1020010079133 A KR 1020010079133A KR 20010079133 A KR20010079133 A KR 20010079133A KR 20020075821 A KR20020075821 A KR 20020075821A
Authority
KR
South Korea
Prior art keywords
video
signal
video signal
top box
video decoder
Prior art date
Application number
KR1020010079133A
Other languages
Korean (ko)
Inventor
백승운
Original Assignee
(주)세영정보통신
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)세영정보통신 filed Critical (주)세영정보통신
Priority to KR1020010079133A priority Critical patent/KR20020075821A/en
Publication of KR20020075821A publication Critical patent/KR20020075821A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/167Systems rendering the television signal unintelligible and subsequently intelligible

Abstract

PURPOSE: A video decoder of a cable television set-top box and a control method thereof are provided to watch cable television broadcasting of different scramble mode by using a single set-top box having the video decoder. CONSTITUTION: A video decoder of a cable television set-top box includes a synchronizing signal separator(23) for separating a synchronizing signal from a video signal of a selected channel output from a tuner of the set-top box, a micro controller(24) for detecting scramble mode of the video signal of the selected channel from the synchronizing signal provided from the synchronizing signal separator and outputting a switching control signal for descrambling the scrambled video signal, a bias voltage part(25) for providing bias voltages of different voltage level for the descrambling, and a video mixer(26) for mixing the scrambled video signal to one of the bias voltage according to the switching control signal to output the descrambled video signal.

Description

케이블텔레비전 셋탑박스의 비디오 디코더 및 그 제어 방법{VIDEO DECODER FOR CABLE TELEVISION SET-TOP BOX AND CONTROL METHOD THEREFOR}VIDEO DECODER FOR CABLE TELEVISION SET-TOP BOX AND CONTROL METHOD THEREFOR}

본 발명은 케이블 텔레비전(cable television; CATV) 셋탑 박스(set-top box)에 관한 것으로, 구체적으로는 다양한 종류의 케이블 텔레비전 방송신호를 디스플레이 장치의 규격에 적합한 영상 신호로 디코딩 하기 위한 비디오 디코더에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to cable television (CATV) set-top boxes, and more particularly, to a video decoder for decoding various types of cable television broadcast signals into video signals conforming to the standard of the display apparatus. will be.

도 1은 일반적인 셋탑박스의 회로 구성을 개략적으로 보여주는 블록도이다.1 is a block diagram schematically illustrating a circuit configuration of a typical set top box.

도면을 참조하여, 통상적으로 셋탑 박스는 크게 헤드 앤드(미도시)로부터 제공되는 해당 채널의 케이블 텔레비전 방송 신호를 수신하기 위한 튜너(11)와 오디오/비디오 복조회로(12) 그리고 RF 변조회로(13)를 포함하여 구성된다.Referring to the drawings, a set top box typically includes a tuner 11, an audio / video demodulation circuit 12, and an RF modulation circuit for receiving a cable television broadcast signal of a corresponding channel provided from a head end (not shown). 13) is configured to include.

셋탑 박스는 헤드 앤드에서 스크램블된 비디오 신호를 포함하는 케이블 텔레비전 방송신호를 텔레비전과 같은 디스플레이 장치에 적합한 비디오 신호로 디스크램블 하여 출력한다. 케이블 방송 사업자마다 서로 다른 스크램블 방식을 사용하고 있어 대부분 케이블 방송에 적합한 전용의 셋탑 박스를 사용하여 케이블 방송을 시청하고 있다. 그럼으로 서로 다른 스크램블 방식을 갖는 케이블 방송을 시청하기 위해서는 각기 셋탑 박스를 구비해야만 했다.The set-top box descrambles the cable television broadcast signal including the video signal scrambled at the head and end into a video signal suitable for a display device such as a television and outputs it. Since different cable operators use different scramble methods, most of them watch cable broadcasting using a dedicated set-top box suitable for cable broadcasting. Therefore, in order to watch cable broadcasting with different scramble methods, each had to have a set-top box.

따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서 하나의 셋탑 박스에서 여러 스크램블 방식의 케이블 방송을 시청할 수 있는 다수의 스크램블 방식을 지원하는 비디오 디코더를 제공하는데 있다.Accordingly, an object of the present invention is to provide a video decoder that supports a plurality of scramble methods that can watch various scrambled cable broadcasts in one set-top box as proposed to solve the above-mentioned problems.

도 1은 일반적인 CATV 셋탑박스의 회로 구성을 개략적으로 보여주는 블록도;1 is a block diagram schematically showing a circuit configuration of a typical CATV set top box;

도 2는 본 발명의 바람직한 실시예에 따른 비디오 디코더의 회로 구성을 보여주는 블록도; 그리고2 is a block diagram showing a circuit configuration of a video decoder according to a preferred embodiment of the present invention; And

도 3은 도 2의 비디오 디코더의 동작 수순을 보여주는 플로우챠트이다.3 is a flowchart showing an operation procedure of the video decoder of FIG. 2.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10 : 입력단11: 튜너10: input terminal 11: tuner

12 : 오디오/비디오 복조회로13 : RF 변조회로12: audio / video demodulation circuit 13: RF modulation circuit

14, 15 : 출력단20 : 비디오 입력단14, 15: output terminal 20: video input terminal

21, 22, 27 : 증폭기23 : 동기신호 분리기21, 22, 27: amplifier 23: sync signal separator

24 : 마이크로 컨트롤러25 : 바이어스 전압부24 microcontroller 25 bias voltage portion

26 : 비디오 믹서28 : 비디오 출력단26: video mixer 28: video output

상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 특징에 의하면, 케이블 텔레비전 셋탑박스를 위한 비디오 디코더는: 셋탑박스의 튜너를 통해 출력된 선택 채널의 비디오 신호로부터 동기신호를 분리하여 출력하는 동기신호분리기; 동기신호분리기에서 제공된 동기신호로부터 선택 채널의 비디오 신호의 스크램블 방식을 검출하고, 스크램블된 비디오 신호를 디스크램블하기 위한 스위칭 제어신호를 출력하는 마이크로 컨트롤러; 디스크램블을 위한 서로 다른 전압 레벨의 바이어스 전압을 제공하는 바이어스 전압부 및 ;상기 스위칭 제어신호에 따라 스크램블된 비디오 신호와 바이어스 전압부에서 제공되는 어느 하나의 바이어스 전압을 혼합하여 디스크램블된 비디오 신호를 출력하는 비디오 믹서를 포함한다.According to a feature of the present invention for achieving the object of the present invention as described above, a video decoder for a cable television set-top box: to separate and output the synchronization signal from the video signal of the selected channel output through the tuner of the set-top box A synchronization signal separator; A microcontroller detecting a scramble method of the video signal of the selected channel from the synchronous signal provided by the synchronous signal separator, and outputting a switching control signal for descrambling the scrambled video signal; A bias voltage unit providing bias voltages of different voltage levels for descrambling; and a descrambled video signal by mixing a scrambled video signal according to the switching control signal and one of the bias voltages provided by the bias voltage unit. Contains a video mixer for output.

본 발명의 바람직한 실시예에 있어서, 튜너로부터 제공되는 비디오 신호를 증폭하여 동기신호분리기로 제공하는 적어도 하나의 증폭기를 더 포함한다.In a preferred embodiment of the present invention, the method further includes at least one amplifier amplifying the video signal provided from the tuner and providing the amplified video signal to the synchronization signal separator.

본 발명의 바람직한 실시예에 있어서, 적어도 하나의 증폭기는 튜너와 동기신호분리기 사이에 직렬로 연결되는 제1 및 제2 증폭기를 포함하고, 제1 증폭기는 마이크로 컨트롤러에 의해 제어되어 상기 비디오 신호에서 동기 신호만을 선택적으로 증폭한다.In a preferred embodiment of the invention, the at least one amplifier comprises first and second amplifiers connected in series between the tuner and the synchronous signal separator, the first amplifier being controlled by a microcontroller to synchronize in the video signal. Only amplify the signal selectively.

본 발명의 바람직한 실시예에 있어서, 상기 비디오 믹서에서 출력되는 비디오 신호를 증폭하는 증폭기를 더 포함한다.In a preferred embodiment of the present invention, it further comprises an amplifier for amplifying the video signal output from the video mixer.

본 발명의 다른 특징에 의하면, 상기 비디오 디코더의 제어 방법은: 튜너를 통해 출력되는 선택 채널의 비디오 신호로부터 동기 신호를 검출하는 단계; 검출된 동기 신호에 기초하여 비디오 스크램블 방식을 분석하는 단계 및; 분석된 비디오 스크램블 방식에 의해 디스크램블 방식을 결정하여 선택된 채널의 비디오 신호를 디스크램블 하는 단계를 포함한다.According to another aspect of the present invention, a method of controlling a video decoder includes: detecting a synchronization signal from a video signal of a selected channel output through a tuner; Analyzing the video scramble scheme based on the detected synchronization signal; And determining the descrambling method by the analyzed video scrambling method to descramble the video signal of the selected channel.

본 발명의 실시예는 여러 가지 형태로 변형될 수 있으며, 본 발명의 범위가 아래에서 상술하는 실시예로 인해 한정되어 지는 것으로 해석되어져서는 안 된다. 본 실시예는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 보다 명확하게 설명하기 위해서 제공되어지는 것이다.The embodiments of the present invention may be modified in various forms, and the scope of the present invention should not be construed as being limited by the embodiments described below. This embodiment is provided to explain more clearly the present invention to those skilled in the art.

(실시예)(Example)

이하, 본 발명에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

본 발명의 비디오 디코더는 셋탑박스의 튜너로부터 선택된 채널의 비디오 시호를 입력받아 스크램블된 경우 해당 스크램블 방식을 분석하여 해당 스크램블 방식에 적합한 디스크램블 방식을 사용하여 비디오 신호를 디스크램블 하여 출력한다. 그럼으로 서로 다른 방식의 스크램블 방식을 갖는 다수의 헤드앤드와 연결하여 사용할 수 있다.The video decoder of the present invention receives the video signal of the selected channel from the tuner of the set-top box, and if scrambled, analyzes the scramble method and descrambles the video signal using a descramble method suitable for the scramble method. Therefore, it can be used in connection with multiple headends having different scramble methods.

본 발명의 바람직한 실시예에 따른 비디오 디코더의 회로 구성을 보여주는 블록도가 첨부도면 도 2에 도시되어 있다. 그리고 도 2의 비디오 디코더의 동작수순을 보여주는 플로우챠트가 도 3에 도시되어 있다.A block diagram showing a circuit configuration of a video decoder according to a preferred embodiment of the present invention is shown in FIG. 2. 3 is a flowchart illustrating an operation procedure of the video decoder of FIG. 2.

도면을 참조하여, 본 발명의 비디오 디코더는 동기신호분리기(23), 마이크로 컨트롤러(24), 바이어스 전압부(25), 비디오 믹서(26) 그리고 제1 내지 제3 증폭기(21, 22, 26)가 구비된다.Referring to the drawings, the video decoder of the present invention includes the synchronization signal separator 23, the microcontroller 24, the bias voltage unit 25, the video mixer 26 and the first to third amplifiers 21, 22, and 26. Is provided.

동기신호 분리기(23)는 셋탑박스의 튜너(미도시)를 통해 출력된 선택 채널의 비디오 신호를 비디오 입력단(20)에 직렬 연결된 제1 및 제2 증폭기(21, 22)를 통해 입력받아 동기신호를 분리하여 마이크로 컨트롤러(24)로 제공한다. 특히, 제1 증폭기(21)는 마이크로 컨트롤러(24)에 의해 제어되어 비디오 신호에서 동기 신호만을 선택적으로 증폭한다.The sync signal separator 23 receives the video signal of the selected channel output through the tuner (not shown) of the set-top box through the first and second amplifiers 21 and 22 connected in series with the video input terminal 20. Is separated and provided to the microcontroller 24. In particular, the first amplifier 21 is controlled by the microcontroller 24 to selectively amplify only the synchronization signal in the video signal.

마이크로 컨트롤러(24)는 동기 신호로부터 다수의 스크램블 방식을 분석할 수 있는 비교 분석 테이블을 구비한다. 예를 들어, 비디오 동기 신호 억압(sync suppress), 비디오 신호 반전(video inversion), 비디오 동기 신호 반전(sync invert) 및, 전체 반전(invert all) 등에 대한 비교 분석 데이터를 구비한다.The microcontroller 24 has a comparison analysis table capable of analyzing a plurality of scramble methods from the synchronization signal. For example, comparative analysis data for video sync signal suppress (sync suppress), video signal inversion (video inversion), video sync signal invert (sync invert), invert all and the like.

마이크로 컨트롤러(24)는 동기신호분리기(23)에서 제공된 동기신호로부터 선택 채널의 비디오 신호의 스크램블 방식을 검출하고, 스크램블된 비디오 신호를 디스크램블하기 위한 스위칭 제어신호를 비디오 믹서(26)로 제공한다. 이러한 제어 과정은, 후술되겠지만, 셋탑박스의 튜너(미도시)가 채널 변경이 이루어질 때마다 스크램블 방식의 분석과 그에 적합한 디스크램블 제어가 수행된다.The microcontroller 24 detects the scramble method of the video signal of the selected channel from the synchronous signal provided by the synchronous signal separator 23, and provides a switching control signal to the video mixer 26 to descramble the scrambled video signal. . This control process will be described later, whenever the channel of the tuner (not shown) of the set-top box is changed, the scramble method analysis and the appropriate descramble control is performed.

바이어스 전압부(25)는 전원(Vcc)과 접지간에 직렬로 연결되는 다수개의 저항들(R1, R2, R3, R4)로 구성되며, 각 저항들(R1, R2, R3, R4)의 접속 노드는 비디오 믹서(26)에 전기적으로 연결되어 디스크램블을 위한 서로 다른 전압 레벨의 바이어스 전압을 제공한다.The bias voltage unit 25 is composed of a plurality of resistors R1, R2, R3, and R4 connected in series between the power supply Vcc and ground, and a connection node of each of the resistors R1, R2, R3, and R4. Is electrically connected to video mixer 26 to provide bias voltages of different voltage levels for descramble.

비디오 믹서(26)는 제2 증폭기(22)로부터 증폭된 비디오 신호를 받아들이고, 마이크로 컨트롤러(24)에서 제공되는 스위칭 제어신호에 따라 바이어스 전압부(25)에서 제공되는 바이어스 전압을 비디오 신호에 혼합하여 비디오 출력단(28)으로 제3 증폭기(27)를 통해 출력한다.The video mixer 26 receives the video signal amplified from the second amplifier 22, mixes the bias voltage provided from the bias voltage unit 25 with the video signal according to the switching control signal provided from the microcontroller 24. The video output terminal 28 outputs the third amplifier 27.

계속해서, 다음은 첨부도면 도 3을 참조하여, 본 발명의 비디오 디코더의 제어 방법을 순차적으로 설명한다. 이 제어과정은 마이크로 컨트롤러(24)에 의해 수행된다.Subsequently, a control method of the video decoder of the present invention will be described sequentially with reference to FIG. 3. This control process is performed by the microcontroller 24.

비디오 디코더의 동작이 개시되면, 단계 S10에서 비디오 디코더의 초기화가 진행된다. 단계 S12에서 동기 신호의 검출이 이루어진다. 동기 신호의 검출이 안 되는 경우(예를 들어, 정상적인 방송 채널의 선택이 이루어지지 않은 경우)에는 단계 S22로 진행하여 디스크램블 과정 없이 비디오 신호의 바이패스가 이루어진다. 그리고 단계 S24에서 채널 변경이 있는 것으로 판단되면 다시 단계 S12로 진행한다.When the operation of the video decoder is started, the initialization of the video decoder proceeds in step S10. In step S12, a synchronization signal is detected. If the synchronization signal cannot be detected (for example, when a normal broadcast channel is not selected), the process proceeds to step S22 where the video signal is bypassed without descramble. If it is determined in step S24 that there is a channel change, the process proceeds back to step S12.

단계 S12에서 동기 신호가 정상적으로 검출되는 경우, 제어는 단계 S14로 진행된다. 단계 S14에서 검출된 동기 신호에 기초하여 비디오 스크램블 방식을 분석한다. 예를 들어, 비디오 동기 신호 억압(sync suppress), 비디오 신호 반전(video inversion), 비디오 동기 신호 반전(sync invert) 및, 전체 반전(invert all) 들 중 어느 하나의 방식에 의해 스크램블 되어 있는가를 분석한다. 단계 S16에서 디스크램블이 가능한 비디오 신호인가를 판단하고, 디스크램블이 가능한 경우에는 단계 S18로 진행하여 비디오 디스크램블을 수행한다.If the synchronization signal is normally detected in step S12, control proceeds to step S14. The video scramble method is analyzed based on the synchronization signal detected in step S14. For example, it is analyzed whether the video is scrambled by one of the following methods: video sync suppression, video inversion, video sync invert, and invert all. . In step S16, it is determined whether or not the video signal is descrambleable. If descrambling is possible, the process proceeds to step S18 to perform video descrambling.

디스크램블이 가능하지 않은 경우에는 상술한 단계 S22로 진행한다. 비디오 신호의 스크램블이 진행되는 과정 중 단계 S20에서 채널의 변경이 있는 것으로 판단되면 다시 단계 S12로 진행하여 상술한 과정이 반복된다.If descramble is not possible, the flow proceeds to step S22 described above. If it is determined that there is a channel change in step S20 during the process of scrambling the video signal, the process proceeds to step S12 again and the above-described process is repeated.

이와 같이 해서, 본 발명의 비디오 디코더는 입력되는 비디오 신호의 스크램블 방식에 따라 자동적으로 해당되는 비디오 디스크램블이 이루어진다.In this way, the video decoder according to the present invention automatically performs video descramble according to the scramble method of the input video signal.

상술한 바와 같은, 본 발명의 바람직한 실시예에 따른 비디오 디코더의 구성 및 동작을 상기한 설명 및 도면에 따라 도시하였지만, 이는 예를 들어 설명한 것에 불과하며 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 다양한 변화 및 변경이 가능하다는 것을 이 분야의 통상적인 기술자들은 잘 이해할 수 있을 것이다.Although the configuration and operation of the video decoder according to the preferred embodiment of the present invention as described above are illustrated according to the above description and drawings, this is merely described for example and variously within the scope without departing from the technical spirit of the present invention. It will be understood by those skilled in the art that variations and modifications are possible.

이상과 같은 본 발명에 의하면, 스크램블 방식에 따라 서로 다른 셋탑 박스를 일일이 구비할 필요 없이 본 발명의 비디오 디코더를 구비한 하나의 셋탑 박스만을 사용하여 서로 다른 스크램블 방식의 케이블 텔레비전 방송을 시청할 수 있다.According to the present invention as described above, it is possible to watch cable television broadcasting of different scramble methods using only one set top box provided with the video decoder of the present invention without having to separately provide different set top boxes according to the scramble method.

Claims (5)

케이블 텔레비전 셋탑박스를 위한 비디오 디코더에 있어서:In a video decoder for a cable television set-top box: 셋탑박스의 튜너를 통해 출력된 선택 채널의 비디오 신호로부터 동기신호를 분리하여 출력하는 동기신호분리기;A sync signal separator for separating and outputting a sync signal from a video signal of a selected channel output through a tuner of the set top box; 동기신호분리기에서 제공된 동기신호로부터 선택 채널의 비디오 신호의 스크램블 방식을 검출하고, 스크램블된 비디오 신호를 디스크램블하기 위한 스위칭 제어신호를 출력하는 마이크로 컨트롤러;A microcontroller detecting a scramble method of the video signal of the selected channel from the synchronous signal provided by the synchronous signal separator, and outputting a switching control signal for descrambling the scrambled video signal; 디스크램블을 위한 서로 다른 전압 레벨의 바이어스 전압을 제공하는 바이어스 전압부;A bias voltage unit providing bias voltages of different voltage levels for descrambling; 상기 스위칭 제어신호에 따라 스크램블된 비디오 신호와 바이어스 전압부에서 제공되는 어느 하나의 바이어스 전압을 혼합하여 디스크램블된 비디오 신호를 출력하는 비디오 믹서를 포함하는 것을 특징으로 하는 비디오 디코더.And a video mixer configured to mix the scrambled video signal according to the switching control signal and any one of the bias voltages provided by the bias voltage unit to output a descrambled video signal. 제1 항에 있어서,According to claim 1, 튜너로부터 제공되는 비디오 신호를 증폭하여 동기신호분리기로 제공하는 적어도 하나의 증폭기를 더 포함하는 것을 특징으로 하는 비디오 디코더.And at least one amplifier for amplifying the video signal provided from the tuner and providing the amplified video signal to the sync signal separator. 제2 항에 있어서,The method of claim 2, 적어도 하나의 증폭기는 튜너와 동기신호분리기 사이에 직렬로 연결되는 제1 및 제2 증폭기를 포함하고, 제1 증폭기는 마이크로 컨트롤러에 의해 제어되어 상기 비디오 신호에서 동기 신호만을 선택적으로 증폭하는 것을 특징으로 하는 비디오 디코더.The at least one amplifier includes first and second amplifiers connected in series between the tuner and the sync signal separator, wherein the first amplifier is controlled by a microcontroller to selectively amplify only the sync signal in the video signal. Video decoder. 제1항에 있어서,The method of claim 1, 상기 비디오 믹서에서 출력되는 비디오 신호를 증폭하는 증폭기를 더 포함하는 것을 특징으로 하는 비디오 디코더.The video decoder further comprises an amplifier for amplifying the video signal output from the video mixer. 제1항의 비디오 디코더의 제어 방법에 있어서:A method of controlling the video decoder of claim 1, comprising: 튜너를 통해 출력되는 선택 채널의 비디오 신호로부터 동기 신호를 검출하는 단계;Detecting a synchronization signal from a video signal of a selected channel output through the tuner; 검출된 동기 신호에 기초하여 비디오 스크램블 방식을 분석하는 단계;Analyzing the video scramble scheme based on the detected synchronization signal; 분석된 비디오 스크램블 방식에 의해 디스크램블 방식을 결정하여 선택된 채널의 비디오 신호를 디스크램블 하는 단계를 포함하는 것을 특징으로 하는 비디오 디코더의 제어 방법.And descrambling the video signal of the selected channel by determining the descrambling method by the analyzed video scrambling method.
KR1020010079133A 2001-12-14 2001-12-14 Video decoder for cable television set-top box and control method therefor KR20020075821A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010079133A KR20020075821A (en) 2001-12-14 2001-12-14 Video decoder for cable television set-top box and control method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010079133A KR20020075821A (en) 2001-12-14 2001-12-14 Video decoder for cable television set-top box and control method therefor

Publications (1)

Publication Number Publication Date
KR20020075821A true KR20020075821A (en) 2002-10-07

Family

ID=27725573

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010079133A KR20020075821A (en) 2001-12-14 2001-12-14 Video decoder for cable television set-top box and control method therefor

Country Status (1)

Country Link
KR (1) KR20020075821A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100712824B1 (en) * 2005-10-07 2007-04-30 가온미디어 주식회사 Multiplex output broadcasting receive system using CASconditional access system of single set-top box

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100712824B1 (en) * 2005-10-07 2007-04-30 가온미디어 주식회사 Multiplex output broadcasting receive system using CASconditional access system of single set-top box

Similar Documents

Publication Publication Date Title
JP3134165B2 (en) Signal processing device
KR100206114B1 (en) Advanced video line connector
KR20020075821A (en) Video decoder for cable television set-top box and control method therefor
JPH05336503A (en) Video additional information discriminating device
KR100313359B1 (en) Video signal decoder
KR200149260Y1 (en) Synchronous signal compensation apparatus for television
KR100225294B1 (en) Deciding apparatus of a video signal
KR100220597B1 (en) Apparatus for controlling audio output automatically
KR0171360B1 (en) Apparatus of decoding an encoded image signal
KR100210253B1 (en) Circuit of detecting a scrambling signal
KR100197558B1 (en) The method of simultaneously regenerating two channels in converter
KR0159413B1 (en) Descrambler for cancelling the reference signal
KR930009189B1 (en) Automatic selecting method of scrambling signal
KR100311612B1 (en) Device for encrypting image signal
KR100193625B1 (en) Stabilized Gain Control Method
JP4224720B2 (en) Television and broadcast signal receiver
KR100193616B1 (en) Video signal encryption device
KR980004581A (en) 2 screen VCR
KR920000359B1 (en) Power switching circuit of d2-mac decoder
KR100210254B1 (en) Descramble circuit
KR200249622Y1 (en) A output device of voice and image
KR20000003200A (en) Cross talk eliminating method
KR20000003825A (en) Apparatus for controlling a play speed of a video and a sound signals by using a clock timing control
KR19980013588U (en) Horizontal output stage protection device of television receiver
JPS62292085A (en) Scramble system

Legal Events

Date Code Title Description
A201 Request for examination
G15R Request for early opening
A302 Request for accelerated examination
E902 Notification of reason for refusal
E601 Decision to refuse application