KR20020068658A - Control Method of Multiple Data Bus - Google Patents
Control Method of Multiple Data Bus Download PDFInfo
- Publication number
- KR20020068658A KR20020068658A KR1020010008821A KR20010008821A KR20020068658A KR 20020068658 A KR20020068658 A KR 20020068658A KR 1020010008821 A KR1020010008821 A KR 1020010008821A KR 20010008821 A KR20010008821 A KR 20010008821A KR 20020068658 A KR20020068658 A KR 20020068658A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- data bus
- bus
- buses
- bus controller
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Small-Scale Networks (AREA)
Abstract
Description
본 발명은 여러개의 데이터버스 구조를 갖는 회로와 그 제어방법에 관한 것으로, 좀더 상세하게 설명하면 데이터를 전송할때 데이터의 성향, 즉 제어신호인지, 텍스트파일인지, 화상파일인지등에 따라서 적절한 데이터버스를 선택하여 데이터를 보낼 수 있게한 것이다.The present invention relates to a circuit having a plurality of data bus structures and a control method thereof. When the data is transmitted in detail, an appropriate data bus is selected according to the propensity of data, that is, a control signal, a text file, or an image file. You can choose to send the data.
이하 본 발명에 대하여 도면을 참조하여 설명한다.Hereinafter, the present invention will be described with reference to the drawings.
제 1도를 보면 본 발명은 블럭A에서(1) 블럭B(3)로 데이터를 보낼때, 보내고자하는 데이터의 성향 따라 데이터버스제어기(2)가 제 2도의 순서에 의하여 여러가지 데이터버스(4, 5, 6)중에서 하나의 데이터버스를 선택하여 블럭A에서 블럭B로 데이터를 전송할 수 있게 한것을 특징으로 한다. 제 1도에서 데이터버스(4,5,6)는 여러가지 버스구조를 갖는다. 예를들어 4비트 데이터버스, 16비트 데이터버스, 64비트 데이터버스등과 같이 복수개의 데이터버스를 갖게 하여 전송할 데이터가 적을 경우 64비트 데이터버스보다는 4비트데이터버스을 통하여 전송하는 것이 시스템 전체적으로 보아서는 더 효율적일 것이다.Referring to FIG. 1, when the data is sent from block A to block B 3, the data bus controller 2 uses various data buses according to the order of FIG. , 5, 6) to select a data bus to transmit data from block A to block B. In FIG. 1, data buses 4, 5 and 6 have various bus structures. For example, if you have multiple data buses such as 4-bit data buses, 16-bit data buses, 64-bit data buses, etc. It will be efficient.
제 2도는 본 발명에서 데이터버스을 선택하는 순서도이다. 먼저 데이터를 전송(7)하려고 하면 먼저 데이터의 성향(8) 즉 데이터의 크기등을 데이터버스 제어기에 통보하면 전송할 데이터에 따라 데이터버스 제어기에서는 버스(10, 11, 12)중 하나의 과정을 선택하여 데이터를 전송(11, 12, 13)하게 된다.2 is a flowchart of selecting a data bus in the present invention. At first, if data 7 is to be transmitted, the data bus controller is first notified of the propensity (8) of the data, that is, the size of the data, and the data bus controller selects one of the buses 10, 11, and 12 according to the data to be transmitted. To transmit data (11, 12, 13).
따라서 여러개의 데이터버스구조 즉 다층데이터버스 구조를 이용하여 데이터를 전송하게 됨으로 인해 처리데이터가 적은 경우는 적은 데이터버스와 큰경우는 큰 데이터버스를 사용하게 됨으로 인해 효율적인 데이터의 전송이 가능하다.Therefore, data is transmitted by using multiple data bus structures, that is, multi-layer data bus structures, so that less data is processed when data is less and larger data bus is used when data is less efficient.
디지털 시스템은 복잡한 시스템망으로 구성되어 다양한 데이터를 전송하고 받기도 한다. 본 발명은 다층버스 구조를 사용하여 하나의 데이터버스 구조를 갖는 버스구조에 비해 시스템의 성능을 향상시켜 준다. 그 이유는 데이터 량이 적고 처리 시간이 많이 필요한 몇 비트의 제어용 데이터는 낮은 비트의 버스를 이용하게 하고 큰 데이터나 긴급을 요하는 데이터등은 큰비트의 버스를 사용하게 함으로써 시스템은 더욱 데이터의 처리효율이 개선된다. 본 발명은 이와 같이 시스템의 성능을 향상시키는데 그 목적이 있다.Digital systems are composed of complex system networks that transmit and receive a variety of data. The present invention improves the performance of the system compared to the bus structure having a single data bus structure by using a multi-layer bus structure. The reason is that the control data of a few bits that require a small amount of data and a large amount of processing time uses a low bit bus, and the large data or urgent data uses a large bit bus so that the system can process data more efficiently. This is improved. The object of the present invention is to improve the performance of the system as described above.
본 발명은 시스템에서 데이터를 전송하는 회로에 관한 것이다. 종래의 경우 데이터의 전송이 필요할 경우 데이터버스 제어기의 관리하에 하나의 데이터버스를 사용하여 데이터를 전송하였다. 따라서 영상데이터, 텍스트데이트, 음성데이트, 제어신호등 다양한 데이터의 성향과 인터넷등 이동이 빈번한 지금의 환경하에서는 하나의 데이터버스를 사용할 경우 효율적인 데이터의 이동이 곤란하게 된다.The present invention relates to circuitry for transmitting data in a system. In the conventional case, when data transmission is required, data is transmitted using one data bus under management of the data bus controller. Therefore, in the current environment where various data such as image data, text data, audio data, control signals, and the like are frequently moved, it is difficult to efficiently move data when using one data bus.
따라서 본 발명의 주된 목적은 디지털시스템이 인터넷을 통하여 다양한 기기들에 접속이 되어 있고, 또한 데이터의 성향도 다양한 점을 고려하여 데이터를 전달하는 버스의 구조도 여러가지 즉 다층구조로 하여 시스템의 성능이 향상되게 하기 위함이다.Therefore, the main object of the present invention is that the digital system is connected to various devices through the Internet, and also the bus structure that delivers data in consideration of various data propensities also has various structures, that is, multilayer structure. To improve.
제1도는 본 발명의 다층데이터버스의 블럭도1 is a block diagram of a multilayer data bus of the present invention.
제2도는 본 발명에 따른 제어방법의 순서도2 is a flowchart of a control method according to the present invention.
*도면의 주요 부분에 대한 부호의 설명 ** Explanation of symbols for main parts of drawing *
1... 데이터의 송신측 2... 데이터버스제어기1 ... Sending side of data 2 ... Data bus controller
3... 데이터 수신측 4,5,6... 데이터버스(버스크기별:최대,최소,보통)3 ... Data receiving side 4, 5, 6 ... Data bus (by bus size: max, min, normal)
9... 버스선정9 ... bus selection
상기한 목적의 달성을 위하여 본 발명은 제 1도에서와 같이 데이터버스를 한개가 아닌 복수개(4, 5, 6)를 두어 데이터버스제어기에 의하여 선택되고 관리되도록 하였다. 데이터버스제어기는 제 2도의 버스선택 순서도에 제시한 방법에 의하여 제 1도의 여러 데이터버스중에서 하나의 버스를 선택하게 된다. 처리 되어야할 데이터량이 적거나, 시간이 걸려도 되는 성향의 데이터는 비트수가 낮은 데이터버스에 의하여 전송되도록 하고, 데이터량이 많거나 빠른 전송이 필요한 데이터는 비트수가 큰 데이터버스를 이용하여 전송하게 됨으로써 시스템의 성능을 크게 향상시킬 수 있다.In order to achieve the above object, the present invention allows a plurality of data buses (4, 5, 6) to be selected and managed by the data bus controller as shown in FIG. The data bus controller selects one bus from among the multiple data buses of FIG. 1 by the method shown in FIG. Data with a small amount of data to be processed or time-consuming tends to be transmitted by a data bus with a low number of bits, and data requiring a large or fast data rate is transmitted using a data bus with a large number of bits. It can greatly improve performance.
본 발명으로 인하여 시스템은 데이터의 전송에 있어서 여러개의 버스 즉 다층데이터버스 구조를 이용하게 됨으로 인하여 현재 하나의 버스를 이용하고 있는 시스템에 비하여 큰 성능향상이 가능하게 된다.According to the present invention, the system uses a plurality of buses, that is, a multi-layered data bus structure, in order to transfer data, thereby enabling a large performance improvement compared to a system currently using a single bus.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010008821A KR20020068658A (en) | 2001-02-21 | 2001-02-21 | Control Method of Multiple Data Bus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010008821A KR20020068658A (en) | 2001-02-21 | 2001-02-21 | Control Method of Multiple Data Bus |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020068658A true KR20020068658A (en) | 2002-08-28 |
Family
ID=27695130
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020010008821A KR20020068658A (en) | 2001-02-21 | 2001-02-21 | Control Method of Multiple Data Bus |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020068658A (en) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000014492A (en) * | 1998-08-21 | 2000-03-15 | 김영환 | Micro controller |
KR20000018412A (en) * | 1998-09-02 | 2000-04-06 | 윤종용 | Apparatus and method for a fast image binarization using a multi-data bus |
KR20000026300A (en) * | 1998-10-20 | 2000-05-15 | 윤덕용 | Data storing device using flash memory |
WO2000052588A1 (en) * | 1999-03-04 | 2000-09-08 | Deka Products Limited Partnership | Method and apparatus for the block transfer of data |
-
2001
- 2001-02-21 KR KR1020010008821A patent/KR20020068658A/en not_active Application Discontinuation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000014492A (en) * | 1998-08-21 | 2000-03-15 | 김영환 | Micro controller |
KR20000018412A (en) * | 1998-09-02 | 2000-04-06 | 윤종용 | Apparatus and method for a fast image binarization using a multi-data bus |
KR20000026300A (en) * | 1998-10-20 | 2000-05-15 | 윤덕용 | Data storing device using flash memory |
WO2000052588A1 (en) * | 1999-03-04 | 2000-09-08 | Deka Products Limited Partnership | Method and apparatus for the block transfer of data |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20060120342A1 (en) | Fully redundant linearly expandable broadcast router | |
US20160234156A1 (en) | Electronic device for communication within a network and method for operating an electronic device | |
CA2326669A1 (en) | A packet protocol for encoding and decoding video data and data flow signals | |
US7536497B2 (en) | Device and method for performing multi-function using unique port in wireless terminal | |
JP2007081569A (en) | Radio network information distribution method | |
US9660835B2 (en) | Bidirectional packet transfer fail-over switch for serial communication | |
JP2007157467A (en) | Illumination control system | |
KR20020068658A (en) | Control Method of Multiple Data Bus | |
US20030002435A1 (en) | Fault tolerant shared transciever apparatus and system | |
CN106170779A (en) | For bus being carried out by superposition the system and method for FREQUENCY CONTROL | |
US20050207428A1 (en) | Linearly expandable broadcast router apparatus | |
JP2972613B2 (en) | Communication control device | |
KR20050026058A (en) | Packet signal processing architecture | |
CN1545793A (en) | Modular data device | |
US6246869B1 (en) | Mobile transmission system | |
US20190050359A1 (en) | Switching device for facilitating communication of data | |
KR100389838B1 (en) | Method for controlling console of base station in wireless system | |
KR100202991B1 (en) | Duplication circuit for matching apparatus between device and time slot of switching system | |
JP2005251141A (en) | Keyboard/video/mouse switch and method for multiple chaining | |
JP2878026B2 (en) | Communication control device and system | |
JP4067205B2 (en) | Data processing device | |
JPH10198625A (en) | Address translating device | |
JP2006128988A (en) | Communication system | |
JP2004220077A (en) | Serial interface circuit and semiconductor integrated circuit | |
JP2006031457A (en) | Electronic circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |