KR20020037455A - error processing image codec system and processing method thereof - Google Patents
error processing image codec system and processing method thereof Download PDFInfo
- Publication number
- KR20020037455A KR20020037455A KR1020000067332A KR20000067332A KR20020037455A KR 20020037455 A KR20020037455 A KR 20020037455A KR 1020000067332 A KR1020000067332 A KR 1020000067332A KR 20000067332 A KR20000067332 A KR 20000067332A KR 20020037455 A KR20020037455 A KR 20020037455A
- Authority
- KR
- South Korea
- Prior art keywords
- image data
- memory
- buffer memory
- image
- codec
- Prior art date
Links
- 238000012545 processing Methods 0.000 title claims abstract description 33
- 238000003672 processing method Methods 0.000 title claims description 7
- 239000000872 buffer Substances 0.000 claims abstract description 85
- 230000005540 biological transmission Effects 0.000 claims abstract description 12
- 238000004891 communication Methods 0.000 claims abstract description 12
- 238000000034 method Methods 0.000 claims description 19
- 238000012546 transfer Methods 0.000 claims description 11
- 238000012937 correction Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000001454 recorded image Methods 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
- H04N21/44004—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/14—Systems for two-way working
- H04N7/141—Systems for two-way working between two video terminals, e.g. videophone
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
Description
본 발명은 에러 처리 영상 코덱 시스템 및 그 영상 데이터 처리 방법에 관한 것으로, 상세하게는 이동단말기를 이용한 동영상 통신을 회로모드(circuit mode)에서 수행할 때, 영상 코덱(codec)(MPEC4 or H.263)만을 사용하여 동영상 통신상에서 에러가 발생 했을 경우에 사용자가 불편함 없이 사용하도록 하는 에러 처리 영상 코덱 시스템 및 그 영상 데이터 처리 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an error processing video codec system and a video data processing method thereof, and more particularly, to a video codec (MPEC4 or H.263) when performing video communication using a mobile terminal in a circuit mode. The present invention relates to an error processing video codec system and an image data processing method which allow a user to use without an inconvenience when an error occurs in a video communication using only).
도 1 에는 종래의 영상 코덱 시스템의 개략적인 구성 블록도가 도시되어 있다.1 shows a schematic block diagram of a conventional video codec system.
도 1 를 참조하여 종래의 영상 코덱(MPEC4 or H.263)을 사용하여 영상 데이터를 처리하는 영상 처리 장치의 개략적인 구성을 살펴보면, 외부로부터 영상 데이터를 수신하거나 외부로 영상 데이터를 송신하는 송수신부(1)와, 송수신부(1)로부터 받은 영상 데이터에 대한 영상처리를 위한 전체적인 제어를 수행하는 제어부(2)와, 제어부(2)의 제어하에 송수신부(1)로부터 전송받은 영상신호를 임시로 저장하는 버퍼 메모리(3a) 및 버퍼 메모리(3a)에 저장된 영상 데이터를 처리하는 영상 처리부(3b)로 이루어지는 영상 코덱(3)과, 영상 코덱(3)에서 신호처리된 영상 데이터를 디스플레이해주는 디스플레이부(4)로 구성되어 있다.Referring to FIG. 1, a schematic configuration of an image processing apparatus that processes image data by using a conventional image codec (MPEC4 or H.263) will be described. A transceiver for receiving image data from an external device or transmitting image data to an external device is described. (1), a control unit (2) which performs overall control for image processing on the image data received from the transmission / reception unit (1), and a video signal received from the transmission / reception unit (1) under the control of the control unit (2). An image codec (3) comprising a buffer memory (3a) and an image processor (3b) for processing image data stored in the buffer memory (3a), and a display for displaying image data processed by the image codec (3). It is comprised by the part 4.
이와 같이 구성되는 영상 처리 시스템에서 송수신부(1)에 영상 데이터가 전송되면, 제어부(2)에서는 송수신부(1)로부터 받은 영상 데이터를 영상 코덱(3)이 처리하도록 영상 코덱(3)의 버퍼 메모리(3a)에 데이터를 기록한다.When image data is transmitted to the transceiver unit 1 in the image processing system configured as described above, the controller 2 buffers the image codec 3 so that the image codec 3 processes the image data received from the transceiver unit 1. Data is written to the memory 3a.
이때 영상 코덱(3)의 영상 처리부(3b)에서는 버퍼 메모리(3a)에 저장되어 있는 영상 데이터를 가져다가 신호처리하여 디스플레이부(4)에 디스플레이시킨다.At this time, the image processing unit 3b of the image codec 3 takes the image data stored in the buffer memory 3a, processes the signal, and displays the image data on the display unit 4.
이동통신 단말기에서 회로 모드(circuit mode)로 동영상의 통신을 수행할 경우에는 10,20,40,80msec 중에 하나의 구간을 가지면서 연속적인 영상 데이터를 송수신한다.When a mobile communication terminal performs video communication in a circuit mode, it transmits and receives continuous video data while having one section among 10, 20, 40, and 80 msec.
동영상의 경우에는 연속적인 데이터이므로 에러가 발생하면 발생된 구간을 처리하지 않고 데이터를 버려도 사용자는 불편함없이 동영상 통신이 가능하다.In the case of video, the data is continuous, so if an error occurs, even if the data is discarded without processing the generated section, the user can make video communication without any inconvenience.
그러나, 에러 정정능력이 없는 영상 코덱(3)에 에러가 발생된 데이터가 존재하는 상태에서 데이터를 기록하면 영상 코덱(3)내에 있는 버퍼 메모리(3a)가 풀(Full)되면서 데이터를 잃어 버림으로 인하여 영상 데이터의 포맷이 연속적으로 깨져 원하는 영상을 정상적으로 디스플레이하지 못한다.However, if data is recorded in a state where error occurs in the video codec 3 without error correction capability, the buffer memory 3a in the video codec 3 becomes full and data is lost. As a result, the format of the image data is continuously broken and the desired image cannot be displayed normally.
또한, 왜곡된 영상을 디스플레이하게 되고 입력된 영상 데이터를 정상적으로 디스플레이하는데 많은 시간이 걸려 사용자가 불편함을 갖게 된다.In addition, it takes a lot of time to display the distorted image and display the input image data normally, the user is inconvenient.
본 발명은 이와 같은 문제점을 해결하기 위하여 안출된 것으로, 별도의 에러정정 프로세서를 구비하지 않고서 영상 코덱만으로도, 수신된 영상 데이터를 신호처리하여 디스플레이하다가 에러가 발생하는 경우 이 발생된 에러에 대하여 신속히 대처하여 처리할 수 있게 하는 것을 그 목적으로 한다.SUMMARY OF THE INVENTION The present invention has been made to solve such a problem, and when an error occurs while signal processing and displaying received image data only with an image codec without having a separate error correction processor, it copes quickly with the generated error. Its purpose is to make it possible to process.
도 1 은 종래의 영상 코덱 시스템의 구성 블록도.1 is a block diagram of a conventional video codec system.
도 2 는 본 발명에 따른 에러 처리 영상 코덱 시스템의 구성 블록도.2 is a block diagram of an error processing video codec system according to the present invention;
도 3 은 본 발명에 따른 에러 처리 영상 코덱의 데이터 처리 방법의 흐름도.3 is a flowchart of a data processing method of an error processing video codec according to the present invention;
<도면의 주요 부분에 대한 부호의 설명〉<Explanation of symbols for main parts of the drawings>
1 : 송수신부2 : 제어부1: transceiver 2: controller
3 : 영상 코덱3a: 버퍼 메모리3: image codec 3a: buffer memory
3b: 영상 처리부4 : 디스플레이부3b: image processor 4: display unit
10 :RF 부20 : 모뎀부10: RF section 20: modem section
30 : 제어부40 : 영상 코덱30 controller 40 image codec
41 : 버퍼 메모리42 : 영상 처리부41: buffer memory 42: image processor
50 : 디스플레이부60: 예비 메모리50: display unit 60: spare memory
이러한 목적을 달성하기 위한 본 발명에 따른 에러 처리 영상 코덱 시스템은 외부와 영상 데이터를 전송하거나 수신하기 위해 무선 통신을 수행하고 채널코딩을 수행하는 송수신부와, 그 송수신부를 통해 외부로부터 전송받은 영상 데이터를 버퍼 메모리에 저장하고, 그 버퍼 메모리의 영상 데이터를 읽어 영상 신호처리하는 영상 코덱과, 영상코덱의 신호처리된 영상 데이터를 디스플레이하는 디스플레이부와, 송수신부를 통해 전송받은 영상 데이터가 버퍼 메모리로 전송되기 전에 그 영상 데이터를 저장하고 출력하는 예비 메모리와, 버퍼 메모리의 코딩상태에 따라 에러발생여부를 판단하고 예비 메모리에 저장되는 영상 데이터에 대한 버퍼 메모리로의 전송여부를 조절하는 제어부를 포함하여 구성된 점에 그 특징이 있다.The error processing video codec system according to the present invention for achieving the above object is a transceiver for performing wireless communication and channel coding to transmit or receive image data with the outside, and the image data received from the outside through the transceiver Is stored in a buffer memory, and the image codec for reading image data of the buffer memory and processing the image signal, the display unit for displaying the signal processed image data of the image codec, and the image data received through the transceiver unit are transferred to the buffer memory. A preliminary memory for storing and outputting the image data before the data is stored, and a control unit for determining whether an error occurs according to the coding state of the buffer memory and controlling whether to transmit the image data stored in the preliminary memory to the buffer memory. It has that feature.
또한, 본 발명에 따른 에러 처리 영상 코덱 시스템의 데이터 처리방법은 송수신부를 통해 전송받은 영상 데이터를 예비 메모리에 저장하는 단계와, 그 예비 메모리의 영상 데이터를 읽어 영상 코덱의 버퍼 메모리에 임시로 저장하는 단계와, 버퍼 메모리의 코딩상태에 따라 에러발생여부를 판단하고 그 예비 메모리에 저장되는 영상 데이터의 버퍼 메모리로의 전송여부를 조절하는 단계와, 버퍼 메모리의 영상 데이터를 읽어 영상 처리부에서 영상 신호처리하여 디스플레이시키는 단계를 수행하는 점에 그 특징이 있다.In addition, the data processing method of the error-processing video codec system according to the present invention comprises the steps of storing the video data received through the transceiver unit in the preliminary memory, and read the video data of the preliminary memory temporarily stored in the buffer memory of the video codec Determining whether an error has occurred according to the coding state of the buffer memory, and controlling whether to transfer the image data stored in the preliminary memory to the buffer memory; and reading the image data of the buffer memory and processing the image signal in the image processor. The characteristic is that the display step is performed.
전송여부를 조절할 때, 버퍼 메모리의 코딩상태를 검출하여 버퍼 메모리의 코딩 상태가 풀상태임을 검출할 경우에는 예비 메모리에서 버퍼 메모리로의 데이터 전송을 중단하고, 풀상태가 해제되면 데이터 전송을 재개시키는 버퍼 메모리 코딩상태에 따른 영상 데이터 전송 제어과정을 수행한다.When adjusting the transfer status, if the coding state of the buffer memory is detected and the coding state of the buffer memory is detected as a full state, the data transfer from the spare memory to the buffer memory is stopped, and when the full state is released, the data transfer is resumed. The video data transmission control process is performed according to the buffer memory coding state.
버퍼 메모리 코딩 상태에 따른 영상 데이터 전송 제어과정을 수행할 때는, 예비 메모리의 코딩상태를 검출하여 풀이 아닌 경우에는 전송받은 영상 데이터를 예비 메모리에 기록하고, 풀인 경우에는, 예비 메모리에 저장되어 있는 기존 영상 데이터를 삭제하고 전송받은 영상 데이터로 업데이트하는 제 1 단계와, 버퍼 메모리의 코딩상태를 검출하여 영상 코덱 내의 버퍼 메모리가 풀이 아니면 예비 메모리에서 영상 데이터를 읽어 영상 코덱의 버퍼 메모리에 데이터를 기록하는 제 2 단계와, 버퍼 메모리의 코딩상태가 풀인 경우, 예비 메모리에서 영상 코덱의 버퍼 메모리로의 영상 데이터 전송을 중단하고 버퍼 메모리의 풀 상태가 해제될 때까지 제 1 단계를 반복 실행하는 제 3 단계로 이루어진다.When performing the image data transmission control process according to the buffer memory coding state, the coding state of the preliminary memory is detected and the received image data is recorded in the preliminary memory if the pool is not full. The first step of deleting the image data and updating the received image data, and detecting the coding state of the buffer memory, if the buffer memory in the image codec is not full, read the image data from the spare memory and write the data to the buffer memory of the image codec The second step and the third step of stopping the image data transfer from the preliminary memory to the buffer memory of the image codec and repeatedly executing the first step until the full state of the buffer memory is released when the coding state of the buffer memory is full. Is made of.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
도 2 에는 본 발명에 따른 별도의 메모리를 구비한 영상 코덱 시스템이 도시되어 있다.2 illustrates an image codec system having a separate memory according to the present invention.
도 2를 참조하면, 본 발명에 따른 영상 코덱 시스템은 외부와의 영상 데이터를 전송하거나 수신하기 위해서 무선 통신을 수행하는 RF 부(10)와, 채널 코딩을 위한 모뎀부(20)와, 수신된 영상 데이터의 신호처리를 위한 전체적인 제어를 수행하는 제어부(30)와, 영상 데이터를 처리하는 영상 코덱(40)과, 신호 처리된 영상 데이터를 디스플레이하는 디스플레이부(50)와, 영상 신호처리의 에러 발생시 영상 데이터를 저장하기 위한 예비 메모리(60)로 구성된다.Referring to FIG. 2, the video codec system according to the present invention includes an RF unit 10 for performing wireless communication, a modem unit 20 for channel coding, and a wireless communication unit for transmitting or receiving image data from outside. The controller 30 performs overall control for signal processing of the image data, the image codec 40 for processing the image data, the display unit 50 for displaying the signal processed image data, and an error in the image signal processing. It is composed of a spare memory 60 for storing the image data at the time of occurrence.
모뎀부(20)는 RF부(10)를 통해 전송할 신호를 무선 통신 환경에 적합도록 채널 코딩(channel coding)등의 처리를 수행하는 모뎀 전송부 및 RF 부(10)를 통해 수신된 신호를 처리하는 모뎀 수신부로 이루어진다.The modem unit 20 processes a signal received through the modem transmission unit and the RF unit 10 to perform a process such as channel coding (channel coding) to fit the signal to be transmitted through the RF unit 10 in a wireless communication environment. It consists of a modem receiver.
영상 코덱(MPEC -4 or H.263)(40)은 모뎀부(20)를 통해 전송되는 영상 데이터를 임시로 저장하는 버퍼 메모리(41) 및 버퍼 메모리(41)에 저장된 영상 데이터에 대한 신호 처리를 수행하는 영상 처리부(42)로 이루어진다.The image codec (MPEC-4 or H.263) 40 processes the signal for the image data stored in the buffer memory 41 and the buffer memory 41 for temporarily storing the image data transmitted through the modem unit 20. It consists of an image processor 42 for performing.
예비 메모리(60)는 영상 코덱의 버퍼 메모리(41)와 별도로 구비되는 버퍼 메모리로써, 모뎀부(20)를 통하여 외부로부터 수신된 영상 데이터를 임시로 저장한다. 예비 메모리(60)에는 제어부(30)의 쓰기 동작에 의해 모뎀부를 통해 전달되는 영상 데이터가 기록되고, 제어부(30)의 읽기 동작에 의해 다시 읽혀져서 버퍼 메모리(41)로 전송되며, FIFO형식의 데이터 입,출력구조를 갖는다.The preliminary memory 60 is a buffer memory provided separately from the buffer memory 41 of the image codec and temporarily stores image data received from the outside through the modem unit 20. The preliminary memory 60 records image data transmitted through the modem unit by a write operation of the control unit 30, is read back by the read operation of the control unit 30, and is transmitted to the buffer memory 41, and has a FIFO type. It has a data input and output structure.
제어부(30)는 모뎀부(20)로부터 전송받은 영상데이터나 모뎀부(20)를 통해 전송할 영상 데이터의 신호처리에 대한 전체적인 제어를 수행하여 모뎀부(20)를 통해 전송받은 영상 데이터를 예비 메모리(60)에 저장하고, 예비 메모리(60)의 영상 데이터를 읽어 버퍼 메모리(41)에 기록하여 영상 데이터에 대한 처리를 수행한다.The control unit 30 performs overall control over the signal processing of the image data transmitted from the modem unit 20 or the image data to be transmitted through the modem unit 20 to reserve the image data transmitted through the modem unit 20 as a spare memory. In operation 60, the image data of the preliminary memory 60 is read and recorded in the buffer memory 41 to process the image data.
제어부(30)에서는 버퍼 메모리(41)와 예비 메모리(60)의 코딩 상태를 항상 체크하고 있다. 따라서, 데이터가 각 메모리에 코딩되어 있는 것을 확인하여 각 메모리의 코딩상태가 풀(full)상태인지의 여부에 따라 예비 메모리(60)에 영상 데이터를 기록하고 그 기록된 영상 데이터를 버퍼 메모리(41)에 기록하기도 하고, 버퍼 메모리(41)에 영상 데이터를 기록하는 것을 잠시 중단하기도 한다.The controller 30 always checks the coding states of the buffer memory 41 and the spare memory 60. Therefore, by confirming that the data is coded in each memory, the image data is recorded in the spare memory 60 according to whether the coding state of each memory is full and the recorded image data is stored in the buffer memory 41. ), And recording of image data in the buffer memory 41 may be stopped for a while.
각 메모리의 코딩 상태를 판단하는 것은 여러 가지가 있을 수 있겠으나, 여기서는 full상태와 그렇지 않은 경우만을 생각하기로 한다.There may be various ways of determining the coding state of each memory. Here, only the full state and the other case will be considered.
이와 같이 제어부(30)에서는 영상 코덱(40)에서의 에러발생 여부를 검출하여 에러발생시, 예비 메모리(60)의 영상 데이터를 버퍼 메모리(41)에 기록하는 동작을 중단하고, 버퍼 메모리(41)의 풀 상태가 해제될 때까지 기다렸다가 버퍼 메모리(41)의 풀 상태가 해제되면 예비 메모리(60)의 영상 데이터를 버퍼 메모리(41)에 전달하여 기록한다.As described above, the controller 30 detects whether an error occurs in the image codec 40 and stops the operation of writing the image data of the preliminary memory 60 to the buffer memory 41 when the error occurs, and the buffer memory 41 stops. After the full state of the buffer memory 41 is released, the image data of the preliminary memory 60 is transferred to the buffer memory 41 and recorded.
이와 같이 구성된 본 발명의 영상 처리 시스템에서는 무선 통신을 수행하는 RF 부(10) 및 모뎀부(20)를 통하여 외부로부터 영상 데이터가 전송되면, 제어부(30)에서는 RF 부(10) 및 모뎀부(20)로부터 받은 영상 데이터를 예비 메모리의 코딩 상태를 검출하여, full상태가 아닌 경우에는 예비 메모리(60)에 순서대로 영상 데이터를 기록하여 저장한다.In the image processing system of the present invention configured as described above, when image data is transmitted from the outside through the RF unit 10 and the modem unit 20 performing wireless communication, the control unit 30 includes the RF unit 10 and the modem unit ( The video data received from 20) is detected and the coding state of the spare memory is detected, and when the data data is not full, the video data is sequentially recorded and stored in the spare memory 60.
한편, 버퍼 메모리(41)의 데이터 코딩 상태를 검출하여, 메모리 full 상태가 아닌 경우에는 예비 메모리(41)에 저장하고 있던 영상 데이터를 순서적으로 읽어 버퍼 메모리(41)에 기록한다.On the other hand, the data coding state of the buffer memory 41 is detected, and when it is not in the memory full state, the video data stored in the spare memory 41 is sequentially read and recorded in the buffer memory 41.
영상 코덱(40)의 영상 처리부(42)에서는 버퍼 메모리(41)에 저장되어 있는 영상 데이터를 가져다가 신호처리하여 디스플레이부(50)에 디스플레이시킨다.The image processor 42 of the image codec 40 takes the image data stored in the buffer memory 41, processes the signal, and displays the image data on the display unit 50.
도 3에는 본 발명에 의한 에러 처리 영상 코덱 시스템에서 영상 코덱(40)에서의 에러 발생시의 동작 흐름도가 도시되어 있다.3 is a flowchart illustrating an operation when an error occurs in the video codec 40 in the error processing video codec system according to the present invention.
제어부(30)에서 모뎀부(20)로부터 영상데이터를 수신하면(S1), 우선, 예비 메모리(60)의 상태가 full인지의 여부를 판단한다(S2).When the control unit 30 receives the video data from the modem unit 20 (S1), first, it is determined whether the state of the spare memory 60 is full (S2).
만일, 제어부(30)와 영상 코덱(40)간의 데이터 송수신을 위한 예비 메모리(60)가 풀이 아닌 경우에는 예비 메모리(60)에 영상 데이터를 기록하고, 풀인 경우에는, 기존의 예비 메모리(60)에 저장되어 있는 데이터를 버리고 새로운 데이터로 업데이트한다(S4). 데이터를 업데이트하는 과정에서 데이터를 버려도 사용자는 불편함 없이 동영상 통신을 할 수 있다.If the preliminary memory 60 for data transmission and reception between the control unit 30 and the video codec 40 is not a pool, the image data is recorded in the preliminary memory 60, and if the preliminary memory 60 is a pool, the existing preliminary memory 60 Discard the data stored in and update with new data (S4). Even if the data is discarded in the process of updating the data, the user can perform video communication without any inconvenience.
한편, 영상 코덱내에 있는 버퍼 메모리(41)는 에러 데이터가 입력되면 영상 코덱에서는 에러를 처리하기 위해 많은 시간이 소요됨으로 인하여 영상 코덱(40) 내부의 버퍼 메모리(41)를 일정 시간내에 처리하지 못함으로 인하여 버퍼 메모리(41)가 풀(Full)상태로 된다.On the other hand, the buffer memory 41 in the image codec cannot process the buffer memory 41 inside the image codec 40 within a predetermined time because the image codec takes a long time to process an error when error data is input. As a result, the buffer memory 41 is brought into the full state.
따라서, 버퍼 메모리(41)의 상태가 풀인지의 여부를 판단하여(S5) 영상 코덱 내의 버퍼 메모리(41)가 full 되지 않았다면 제어부(30)는 예비 메모리(60)에서 영상 데이터를 읽어 영상 코덱의 버퍼 메모리(41)에 데이터를 기록한다(S6). 영상 코덱(40)의 영상 처리부(42)는 버퍼 메모리(41)로부터 그 기록된 영상 데이터를 읽고 디스플레이부(50)에 디스플레이 시킨다.Therefore, if it is determined whether the state of the buffer memory 41 is full (S5) and the buffer memory 41 in the image codec is not full, the controller 30 reads the image data from the spare memory 60 to read the image codec. Data is written to the buffer memory 41 (S6). The image processing unit 42 of the image codec 40 reads the recorded image data from the buffer memory 41 and displays it on the display unit 50.
한편, 버퍼 메모리(41)의 상태가 풀(full)인 경우, 제어부(30)는 영상 코덱의 버퍼 메모리(41)에 데이터를 기록하지 않고 버퍼 메모리(41)의 full 상태가 해제될 때까지 기다린다.On the other hand, when the state of the buffer memory 41 is full, the controller 30 waits until the full state of the buffer memory 41 is released without writing data to the buffer memory 41 of the video codec. .
버퍼 메모리(41)의 full 상태가 해제되는 동안 모뎀부를 통해 새롭게 입력되는 영상 데이터는 버퍼 메모리(41)로 전달되지 않고, 예비 메모리(60)로 전달되어 계속적으로 업데이트된다(S1-S4).While the full state of the buffer memory 41 is released, the image data newly input through the modem unit is not transmitted to the buffer memory 41, but is transferred to the spare memory 60 and continuously updated (S1-S4).
본 발명에 의하면, 제어부(30)와 영상 코덱(40)의 데이터 송수신을 위한 예비 메모리(60)를 둠으로써, 별도의 에러 정정 프로세서를 구비하지 않는다고 하더라도, 영상 코덱(40)에서 에러 영상 데이터의 발생시 신속하게 그 에러 영상 데이터에 대한 신호처리를 수행할 수 있다.According to the present invention, by providing a preliminary memory 60 for data transmission and reception of the control unit 30 and the image codec 40, even if a separate error correction processor is not provided, the image codec 40 Upon occurrence, signal processing on the error image data can be performed quickly.
상술한 바와 같이, 일단 외부로부터 전송된 영상 데이터가 예비 메모리(60)에 저장된 후 영상 코덱(40)의 버퍼 메모리(41)로 전송되다가, 영상 데이터중에서 에러 영상 데이터가 검출되면, 예비 메모리(60)에서 버퍼 메모리(41)로의 영상 데이터 전송이 중지되게 함으로써, 영상 코덱(40)은 일단 전송된 에러 영상 데이터에 대한 신호처리 시간을 얻을 수 있게 되었다.As described above, once the image data transmitted from the outside is stored in the preliminary memory 60 and then transferred to the buffer memory 41 of the image codec 40, and when error image data is detected among the image data, the preliminary memory 60 By stopping the image data transfer from the buffer memory 41 to the buffer memory 41, the image codec 40 can obtain the signal processing time for the error image data transmitted once.
이에 따라, 종전처럼 에러 데이터를 처리하지 못한 상태에서 새로운 영상 데이터가 입력되는 것을 방지할 수 있으므로, 에러 영상 데이터의 처리시간이 단축되어 에러 영상 데이터 발생에 의한 사용자의 불편을 최소화할 수 있게 된다.Accordingly, new image data can be prevented from being input while the error data has not been processed as in the past, so that processing time of the error image data can be shortened, thereby minimizing user inconvenience caused by generating error image data.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000067332A KR20020037455A (en) | 2000-11-14 | 2000-11-14 | error processing image codec system and processing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000067332A KR20020037455A (en) | 2000-11-14 | 2000-11-14 | error processing image codec system and processing method thereof |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020037455A true KR20020037455A (en) | 2002-05-22 |
Family
ID=19698780
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000067332A KR20020037455A (en) | 2000-11-14 | 2000-11-14 | error processing image codec system and processing method thereof |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020037455A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7779443B2 (en) | 2004-06-21 | 2010-08-17 | Samsung Electronics Co., Ltd. | Wireless communication system and method using a wireless channel |
-
2000
- 2000-11-14 KR KR1020000067332A patent/KR20020037455A/en not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7779443B2 (en) | 2004-06-21 | 2010-08-17 | Samsung Electronics Co., Ltd. | Wireless communication system and method using a wireless channel |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8451280B2 (en) | Display control device having a frame buffer for temporarily storing image data to be displayed on either one of a first display device or a second display device | |
KR20020037455A (en) | error processing image codec system and processing method thereof | |
KR19990010653A (en) | Data Synchronization Method of Complex Wireless Terminal | |
JP2007103999A (en) | Data transfer control apparatus and data transfer control method | |
US7346715B2 (en) | Data communication control device with peripheral device | |
US20090079666A1 (en) | Operating system and operated terminal | |
JPH1013561A (en) | Digital portable telephone set | |
KR100661519B1 (en) | A processor apparatus having a function of restoring buffer mismatch between the core processor and the communication processor and the method thereof | |
JP3155911B2 (en) | Message receiving device and message transmitting / receiving method | |
KR100243230B1 (en) | Serial communication method from digital video camera to computer for image transmission | |
JP3240252B2 (en) | Receiving machine | |
JP3365288B2 (en) | Buffer device | |
KR100339200B1 (en) | Apparatus and method using dynamic buffer handling for processing message | |
US6092228A (en) | Message receiving apparatus and message transmitting and receiving method | |
JPH09233527A (en) | Voice communication equipment | |
JPH08251542A (en) | Image reproducing device using image data from video server | |
JPH0540888A (en) | Image remote transmitting device | |
JPH0723346A (en) | Method and system for transmitting picture | |
JPS58143654A (en) | Data communication system | |
JPS63116545A (en) | Telephone terminal equipment for tele writing | |
JPS59103434A (en) | Selective calling receiver | |
JPS63240188A (en) | Teletext receiver | |
JPH0340559A (en) | Facsimile equipment | |
US20060069817A1 (en) | Data transferring device | |
JP2004201251A (en) | Image control method and mobile station with image control portion |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
WITN | Withdrawal due to no request for examination |