KR200184056Y1 - 교환기에서의 보드 입력 전원 차단 장치 - Google Patents

교환기에서의 보드 입력 전원 차단 장치 Download PDF

Info

Publication number
KR200184056Y1
KR200184056Y1 KR2019990030033U KR19990030033U KR200184056Y1 KR 200184056 Y1 KR200184056 Y1 KR 200184056Y1 KR 2019990030033 U KR2019990030033 U KR 2019990030033U KR 19990030033 U KR19990030033 U KR 19990030033U KR 200184056 Y1 KR200184056 Y1 KR 200184056Y1
Authority
KR
South Korea
Prior art keywords
board
power
external matching
matching chip
input
Prior art date
Application number
KR2019990030033U
Other languages
English (en)
Inventor
김영호
Original Assignee
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지정보통신주식회사 filed Critical 엘지정보통신주식회사
Priority to KR2019990030033U priority Critical patent/KR200184056Y1/ko
Application granted granted Critical
Publication of KR200184056Y1 publication Critical patent/KR200184056Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/28Current-supply circuits or arrangements for selection equipment at exchanges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/16Service observation; Fault circuit; Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Protection Of Static Devices (AREA)

Abstract

본 고안은 교환기에서의 보드 입력 전원 차단 장치에 관한 것으로, 특히 교환기에서 보드를 백보드에 실장하거나 케이블을 백보드에 삽입할 경우 잘못된 실장 이나 삽입에 의해 외부 인터페이스에서 보드로 인입되는 과전류로 인해 발생되는 전기적 충격으로부터 보드의 외부 정합 칩을 보호하도록 보드에 입력되는 입력 전원을 차단시키는 교환기에서의 보드 입력 전원 차단 장치에 관한 것이다.
종래에는, 보드의 테스트시 익스텐더 보드에 보드를 잘못 실장하는 경우 또는 시스템 셋업할 때 또는 케이블 위치 변경 작업중 케이블을 잘못 설치할 경우에, 보드의 어떠한 한 핀에 -48V 전원 핀이 잘못 위치하는 것과 같이 지정된 핀끼리 연결이 되지 않아 보드의 외부 정합 칩에 과도한 전류가 흘러 전기적 충격이 가해지므로 외부 정합 칩이 손상되는 문제점이 있다.
본 고안은 교환기에서 보드가 잘못 실장되거나 케이블이 잘못 삽입되는 돌발적인 상황에서 보드에 입력되는 전원을 자동적으로 차단함으로써 보드의 외부 정합 칩을 보호하므로, 과전류에 기인한 보드의 외부 정합 칩의 손상을 방지할 수 있는 장점이 있다.

Description

교환기에서의 보드 입력 전원 차단 장치{An apparatus for intercepting a power inputted to A board In A Switching System}
본 고안은 교환기에서의 보드 입력 전원 차단 장치에 관한 것으로, 특히 교환기에서 보드를 백보드에 실장하거나 케이블을 백보드에 삽입할 경우 잘못된 실장 이나 삽입에 의해 외부 인터페이스에서 보드로 인입되는 과전류로 인해 발생되는 전기적 충격으로부터 보드의 외부 정합 칩을 보호하도록 보드에 입력되는 입력 전원을 차단시키는 교환기에서의 보드 입력 전원 차단 장치에 관한 것이다.
일반적으로, 교환기는 다수의 랙(Rack)으로 구성되고, 해당 랙은 소정 갯수의 셀프(Shelf)로 구성되어 있으며, 각 셀프에는 소정 갯수의 동일한 커넥터를 가지는 백보드가 구비되어 있고, 상기 백보드의 커넥터를 통해 보드를 실장하였다.
상술한 바와 같은 백보드의 커넥터를 통해 보드를 실장하는 방법은 도 1을 참조하여 설명하면 다음과 같다.
커넥터(11)는 백보드(도시않됨)에 소정 갯수로 설치되며, 커넥터(11)의 앞면에는 보드가 실장되고 뒷면에는 케이블(12)이 연결되고, 커넥터(11)의 뒷면에는 케이블(12)의 오삽입을 방지하기 위하여 삽입 방지턱(13)이 형성되어 있는데, 삽입 방지턱(13)은 -48V를 접속하는 1번 핀과 -48V접지(GND)를 접속하는 9번 핀으로의 오삽입을 방지한다.
셀프(도시않됨) 내의 백보드에 보드를 실장하는 방법은 상기 백보드의 커넥터(11)에 보드를 삽입함으로써 실장된다. 이 때, 잘못된 삽입으로 인해 보드에 입력되는 전류가 과도하게 흘러 전기적 충격이 보드에 가해지는데, 이를 방지하기 위하여 상기 백보드에 소정 갯수의 동일한 커넥터(11)가 설치된다. 또한, 해당 커넥터(11)는 주요 전원 핀의 핀 번호를 일치시켜 다른 보드가 커넥터(11)에 삽입되더라도 주요 전원 핀 번호가 동일하므로 -48V 전원 접속을 위한 1번 핀과 접지(-48VGND) 접속을 위한 9번 핀으로의 보드 오삽입이 방지되어 보드에 전기적 충격이 가해지지 않는다. 즉, 커넥터(11)에 삽입되는 보드가 아닌 다른 보드를 삽입하여도 실장되는 보드의 특정 트랜시버(Transceiver) 또는 외부 신호 입력 버퍼(Buffer), 외부 정합 칩에 과전류가 입력되지 않아 칩이 손상되지 않는다.
백보드의 커넥터(11)의 후면에 삽입되는 케이블(12)의 잘못된 삽입을 방지하기 위하여, 커넥터(11)의 후면에는 삽입되지 말아야 할 핀 열, 즉 -48V가 인가되는 1번 핀과 접지 핀인 9번 핀에 대응하는 삽입 방지턱(13)을 설치함으로써, 케이블(12)이 잘못 삽입되지 않도록 하여 케이블(12)의 잘못된 삽입으로 인해 발생되는 과전류에 의해 상대 보드에 대한 외부 정합 칩의 손상을 방지케 하고 있다.
이상과 같은 종래의 보드 실장 방식에서는, 보드의 테스트시 백보드 대신에 나온 익스텐더 보드(Extender Board)(도시않됨)에 보드를 실장하게 되는데, 이때 익스텐더 보드의 외부로 나온 가이드 레일(Guide Rail)(도시않됨)의 도움이 없는 경우 보드를 잘못 실장하게 되어 지정된 핀끼리 연결되지 않아 전기적 충격을 받게 되어 외부 정합 칩이 과전류에 의해 타버리는 현상이 발생되고, 또한 시스템 셋업할 때 또는 케이블 위치 변경 작업중 케이블을 잘못 설치할 경우에 보드의 어떠한 한 핀에 -48V 전원 핀이 잘못 위치하는 것과 같이 지정된 핀끼리 연결이 되지 않아 보드의 외부 정합 칩에 과도한 전류가 흘러 전기적 충격이 가해지므로 외부 정합 칩이 손상되는 문제점이 있다.
본 고안은 상술한 바와 같은 문제점을 해결하기 위하여 안출한 것으로, 그 목적은 백보드에 보드 삽입 또는 케이블 삽입시 잘못된 삽입으로 인해 보드의 외부정합 칩에 인가되는 과도한 전류를 차단함으로써 과도한 전류에 기인한 전기적 충격을 제거하도록 하는 교환기에서의 보드 입력 전원 차단 장치를 제공하는데 있다.
도 1 은 종래 기술에 따른 교환기에서 보드 및 케이블이 삽입되는 백 보드의 커넥터를 나타내는 개략도이다.
도 2 는 본 고안의 바람직한 실시예에 따른 교환기에서의 보드 입력 전원 차단 장치를 나타내는 블럭도이다.
도 3 은 본 고안의 바람직한 실시예에 따른 교환기에서의 보드 입력 전원 차단 동작을 설명하기 위한 플로우챠트이다.
* 도면의 주요 부분에 대한 부호의 설명 *
11 : 백 보드 커넥터 12 : 케이블
13 : 삽입 방지턱 21 : 보드 입력 전원 차단 장치
22 : 외부 정합 칩 23 : 전류 감지부
24 : 전원 차단부 25 : 전원 차단 표시부
본 고안에 따른 교환기에서 보드 입력 과전류 차단 장치는, 입력 전원을 인가받아 전달하고, 보드의 외부 정합 칩에 인가되는 전류의 전류량을 감지하여 과도 전류가 인가되는 경우 전원 차단 신호를 생성하여 출력하는 전류 감지부와; 상기 전류 감지부로부터 전달받은 상기 입력 전원을 상기 보드의 외부 정합 칩에 전달되고, 상기 전원 차단 신호를 입력받아 상기 보드의 외부 정합 칩에 입력되는 입력 전원을 차단하는 전원 차단부와; 상기 전류 감지부로부터 상기 전원 차단 신호를 입력받아 보드의 LED에 전원 차단을 표시하고, CPU의 패러렐 포트로 전원 차단 알람을 송출하는 전원 차단 표시부를 구비하는 것을 특징으로 한다.
이하, 본 고안의 바람직한 실시예를 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 2에 도시된 바와 같이, 본 고안의 보드 입력 전원 차단 장치는 전류 감지부(23)와, 전원 차단부(24)와, 전원 차단 표시부(25)로 이루어 진다.
전류 감지부(23)는 입력 전원을 입력받아 입력 전원의 전류량을 감지하는 전류 감지 회로(도시않됨)와 입력 전원의 전류량을 전압치로 환산하여 기준 전압치와 환산된 전압치를 비교하는 전압 비교 회로(도시않됨)를 구비하고 있는데, 보드의 외부 정합 칩(22)에 정격 전류 이상의 과도한 전류가 흐를 경우 전원을 차단하는 전원 차단 신호를 생성하여 출력하고, 입력받은 입력 전원을 전원 차단부(24)에 전달한다.
전원 차단부(24)는 상기 전류 감지부(23)로부터 출력되는 전원을 외부 정합 칩(22)에 인가하고, 또한 상기 전류 감지부(23)로부터 출력되는 전원 차단 신호에 의해 외부 정합 칩(22)의 전원을 차단한다.
전원 차단 표시부(25)는 전류 감지부(23)로부터 입력받은 전원 차단 신호에 따라 전원 차단을 통지하는 전원 차단 정보를 보드에 인가하여, 보드의 LED(도시않됨)를 통해 표시하고, 전원 차단 신호에 따라 CPU(Central Processing Unit)의 패러랠 포트(Parallel port)를 통해 CPU에게 전원 차단 알람을 출력한다.
상술한 바와 같은 구성을 갖는 보드의 외부 정합 칩(22)을 보호하는 전원 차단 장치는 다음과 같이 동작된다.
보드 입력 전원 차단 장치(21)는 외부 정합 칩(22)의 입력단에 설치되어, 입력되는 전류량을 감지하고(스텝 S1) 입력되는 전류량이 정상적으로 흐르면 계속 보드의 외부 정합 칩(22)에 전원을 공급하고, 정격 전류 이상의 과다한 전류가 입력되면 전원을 차단한다. 즉, 정상적인 상태에서는 입력 전원이 전류 감지부(23)에 입력되어 전원 차단부(24)로 출력되고, 전원 차단부(24)에서는 보드의 외부 정합 칩(22)으로 입력된 전원을 출력한다. 한편, 과도한 전류의 흐름이 없으면 전류 감지부(23)에서는 전원 차단 신호를 생성하지 않는다.
그러나, 백보드의 커넥터에 보드 및 케이블을 잘못 삽입하여 지정된 핀에 주요 핀이 잘못 연결되어 직접 전원 핀이 접속되는 경우에 보드의 외부 정합 칩(22)에는 평상시보다 많은 양의 전류가 인가된다. 이때 전류 감지부(23)의 전류 감지 회로에서 보드의 외부 정합 칩(22)에 인가되는 전류량을 감지하고(스텝 S1), 전류 감지부(23)에서 해당 입력 전류량을 전압치로 환산하여(스텝 S2) 전류 감지부(23)에 내재된 전압 비교 회로에서 비교해서(스텝 S3) 해당 환산된 전압치가 기준 전압치 이상이면(스텝 S4) 전원 차단 신호를 생성하여(스텝 S5) 전원 차단부(24)와 전원 차단 표시부(25)로 인가한다(스텝 S6).
이에 따라, 전원 차단부(24)에서는 전원 차단 신호를 받음과 동시에 전류 감지부(23)로부터 입력되는 입력 전원을 차단하여 외부 정합 칩(22)으로의 전원 출력을 차단하고, 또한 전원 차단 표시부(25)는 전원 차단 신호를 받음과 동시에 보드 실장이나 케이블 삽입이 잘못되어 보드에 입력되는 전원을 차단했음을 통지하는 전원 차단 정보를 보드에 인가하여 보드의 LED에 해당 전원 차단 상태를 표시케하고, 또한 CPU의 패러랠 포트로 전원 차단 알람을 인가하여 CPU에게 해당 전원 차단 상태를 통지한다(스텝 S7).
이상으로 본 고안의 바람직한 실시예에 대해 상세히 기술되었지만, 본 고안에 속하는 기술 분야에 있어서 통상의 지식을 가진 사람이라면 본 고안을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 고안의 실시예들의 변경은 본 고안의 기술을 벗어날 수 없을 것이다.
상술한 바와 같이, 본 고안은 교환기에 보드가 잘못 실장되거나 케이블이 잘못 삽입되는 돌발적인 상황에서 보드에 입력되는 전원을 자동적으로 차단함으로써 보드의 외부 정합 칩을 보호하므로, 보드의 외부 정합 칩의 손상을 방지할 수 있는 장점이 있다.

Claims (2)

  1. 입력 전원을 인가받아 전달하고, 보드의 외부 정합 칩에 인가되는 전류의 전류량을 감지하여 과도 전류가 인가되는 경우 전원 차단 신호를 생성하여 출력하는 전류 감지부와;
    상기 전류 감지부로부터 전달받은 상기 입력 전원을 상기 보드의 외부 정합 칩에 전달하되, 상기 전원 차단 신호를 입력받아 상기 보드의 외부 정합 칩에 입력되는 입력 전원을 차단하는 전원 차단부와;
    상기 전류 감지부로부터 상기 전원 차단 신호를 입력받아 보드의 LED에 전원 차단을 표시하고, CPU의 패러렐 포트로 전원 차단 알람을 송출하는 전원 차단 표시부를 구비하는 것을 특징으로 하는 교환기에서 보드 입력 전원 차단 장치.
  2. 제 1 항에 있어서, 상기 전류 감지부는 상기 보드의 외부 정합 칩에 인가되는 전류량을 전압치으로 환산하여 기준 전압치와 비교하여 해당 환산된 전압치가 기준 전압치보다 크면 상기 전원 차단 신호를 생성하여 상기 전원 차단부와 상기 전원 차단 표시부로 전달하고, 상기 환산된 전압치가 기준 전압보다 작으면 상기 전원 차단 신호를 생성하지 않고 입력 전원을 상기 전원 차단부를 통해 상기 보드의 외부 정합 칩에 전달하는 것을 특징으로 하는 교환기 입력 과전류 차단 장치.
KR2019990030033U 1999-12-28 1999-12-28 교환기에서의 보드 입력 전원 차단 장치 KR200184056Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019990030033U KR200184056Y1 (ko) 1999-12-28 1999-12-28 교환기에서의 보드 입력 전원 차단 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019990030033U KR200184056Y1 (ko) 1999-12-28 1999-12-28 교환기에서의 보드 입력 전원 차단 장치

Publications (1)

Publication Number Publication Date
KR200184056Y1 true KR200184056Y1 (ko) 2000-06-01

Family

ID=19604098

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019990030033U KR200184056Y1 (ko) 1999-12-28 1999-12-28 교환기에서의 보드 입력 전원 차단 장치

Country Status (1)

Country Link
KR (1) KR200184056Y1 (ko)

Similar Documents

Publication Publication Date Title
RU2122773C1 (ru) Способ разъемного соединения платы интегральной схемы и объединительной платы, подключаемой к источнику питания
US8174149B2 (en) Auto-switching duplex module
US7995329B2 (en) Modular power distribution system and methods
CN111949592B (zh) 一种适用于lvds的热插拔电路装置
JPH0937311A (ja) コネクタ・ブロックのプロテクタの取付け
US8467196B2 (en) Modular fieldbus segment protector
EP3148167A1 (en) Power supply protection apparatus and terminal device
CN109564841B (zh) 用于熔断器盒基体的电压分接头系统、熔断器盒基体及结合该系统的测量模块
KR200184056Y1 (ko) 교환기에서의 보드 입력 전원 차단 장치
US20150180226A1 (en) Multispur fieldbus isolator arrangement
US6912678B1 (en) System for identifying valid connections between electrical system components and responding to invalid connections
CN114281279B (zh) 一种防误插保护电路、方法和电子设备
US6483317B1 (en) System for identifying valid connections between electrical system components and responding to invalid connections
US6266220B1 (en) Internal surge protector device
US7616424B2 (en) Surge suppression module with disconnect
CN102738662A (zh) 接口及具有该接口的电子装置及其保护方法
KR101249382B1 (ko) 전동기 제어반
US7054124B2 (en) Method for switching over a reference voltage potential for overvoltage protection devices
US7539298B1 (en) Passive termination for redundant telecommunication receivers connected to a single twisted pair
CN109417204B (zh) 多组和组件连通性检测
CN114123146B (zh) 一种音频端口处理电路及浪涌防护方法
JP3270392B2 (ja) 活線挿抜保護方式
US11831145B2 (en) Current sensing protection device for sensing whether current sensing element occurs short phenomenon
US7079366B1 (en) Power on sequence and ground fault interruptor for hot plug device
US7133270B2 (en) Electric power switch with an electronic memory unit for parameters and conversion factors

Legal Events

Date Code Title Description
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010303

Year of fee payment: 3

LAPS Lapse due to unpaid annual fee