KR200166252Y1 - 시시디 카메라의 4fsc 신호 발생장치 - Google Patents

시시디 카메라의 4fsc 신호 발생장치 Download PDF

Info

Publication number
KR200166252Y1
KR200166252Y1 KR2019950007575U KR19950007575U KR200166252Y1 KR 200166252 Y1 KR200166252 Y1 KR 200166252Y1 KR 2019950007575 U KR2019950007575 U KR 2019950007575U KR 19950007575 U KR19950007575 U KR 19950007575U KR 200166252 Y1 KR200166252 Y1 KR 200166252Y1
Authority
KR
South Korea
Prior art keywords
signal
4fsc
output
terminal
outputting
Prior art date
Application number
KR2019950007575U
Other languages
English (en)
Other versions
KR960035816U (ko
Inventor
임경석
Original Assignee
유무성
삼성항공산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유무성, 삼성항공산업주식회사 filed Critical 유무성
Priority to KR2019950007575U priority Critical patent/KR200166252Y1/ko
Publication of KR960035816U publication Critical patent/KR960035816U/ko
Application granted granted Critical
Publication of KR200166252Y1 publication Critical patent/KR200166252Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

구동 전압이 인가됨에 따라 동작 상태가 가변되어 일정한 주파수를 가지는 펄스 신호를 출력하는 발진 수단과; 상기 발진 수단에서 출력되는 펄스 신호에 따라 동작 상태가 가변되어, 입력되는 펄스 신호의 1/2 분주된 신호를 출력하는 신호 분주 수단과; 상기 신호 분주 수단에서 출력되는 신호에 따라 동작 상태가 가변되어, 일정한 주파수를 가지는 4fsc 신호를 출력하는 신호 버퍼 수단으로 이루어지는 시시디 카메라의 4fsc 신호 발생 장치는, 시시디 카메라에 있어서 AC 전원을 이용하여 4fsc 신호를 생성하는 경우에, 인트 모드이거나 라인 락 모드에 상관없이 안정되고 정확한 4fsc 신호를 출력할 수 있다.

Description

시시디 카메라의 4fsc 신호 발생 장치
제1도는 이 고안의 실시예에 따른 시시디 카메라의 4fsc 신호 발생 장치의 상세 회로도이다.
제2도는 이 고안의 실시예에 따른 시시디 카메라의 4fsc 신호 발생 장치의 신호 파형도이다.
이 고안은 시시디(CCD, Charge Coupled Device) 카메라의 4fsc 신호 발생 장치에 관한 것으로 더욱 상세하게 말하자면, 시시디 카메라의 다수의 전원 구동 방식에 상관없이 안정되고 정확한 4fsc 신호 즉, 색부반송파 신호를 생성하기 위한 신호를 출력하는 시시디 카메라의 4fsc 신호 발생 장치에 관한 것이다.
일반적으로 영상 신호를 전송하는데 있어서 휘도 신호에 색차 신호를 중첩하여 전송하게 되는데, 휘도 신호와 칼라 신호의 에너지 성분이 중첩되지 않도록 전송하기 위하여 색부반송파 신호를 이용하여 변조시켜 전송하게 된다.
상기와 같이 영상 신호 전송을 위한 색부반송파 신호를 생성하는 데 있어서는, 시시디 카메라의 전원 구동 방식에 따라 출력되는 4fsc 신호를 토대로 하여 생성된다.
일반적으로 상기 4fsc 신호는 색차 신호 딜레이 IC의 클락 신호로 사용되거나, 색신호 재현을 위한 버스트(burst) 신호 생성시에 사용된다. 상기와 같이 색부반송파 신호 생성을 위한 4fsc 신호를 생성하는데 있어서는, 시시디 카메라의 전원 구동 방식에 따라 시시디 카메라 구동 전원을 AC(Alternate Current) 전원으로 사용하는 경우에는, 인트 모드(int mode)와 라인 락 모드(line lock mode)를 사용하고 있다.
상기 인트 모드는 수정 진동자를 이용하여 발생되는 안정된 주파수를 클락으로 사용하는 것이고, 상기 라인 락 모드는 구동 전원인 AC 전원으로부터 기준 위상 정보를 받아 화상 동기를 맞추기 위한 클락을 생성하는 것이다.
그러나, 상기 인트 모드에서는 수정 진동자를 통하여 출력되는 주파수를 이용하여 4fsc 신호를 생성할 수 있으나, 라인 락 모드에서는 AC 전원으로부터 인가되는 위상 정보에 따라 4fsc 신호를 생성하므로, 안정되고 정확한 4fsc 신호를 얻기가 힘든 단점이 발생한다.
그러므로, 이 고안의 목적은 상기한 종래의 단점을 해결하기 위한 것으로, 시시디 카메라에 있어서 AC 전원을 이용하여 4fsc 신호를 생성하는 경우에, 인트 모드이거나 라인 락 모드에 상관없이 안정되고 정확한 4fsc 신호를 출력할 수 있는 시시디 카메라의 4fsc 신호 발생 장치를 제공하고자 하는데 있다.
상기의 목적을 달성하기 위한 이 고안의 구성은,
구동 전압이 인가됨에 따라 동작 상태가 가변되어 일정한 주파수를 가지는 펄스 신호를 출력하는 발진 수단과;
상기 발진 수단에서 출력되는 펄스 신호에 따라 동작 상태가 가변되어, 입력되는 펄스 신호의 1/2 분주된 신호를 출력하는 신호 분주 수단과;
상기 신호 분주 수단에서 출력되는 신호에 따라 동작 상태가 가변되어, 일정한 주파수를 가지는 4fsc 신호를 출력하는 신호 버퍼 수단으로 이루어진다.
상기 구성에 의한 이 고안을 가장 용이하게 실시할 수 있는 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.
제1도는 이 고안의 실시예에 따른 시시디 카메라의 4fsc 신호 발생 장치의 상세 회로도이고,
제2도는 이 고안의 실시예에 따른 시시디 카메라의 4fsc 신호 발생 장치의 신호 파형도이다.
제1도는 이 고안의 실시예에 따른 시시디 카메라의 4fsc 신호 발생 장치의 구성은, 발진부(3)와, 상기 발진부(3)의 출력단에 연결되어 출력되는 신호를 분주하여 출력하는 신호 분주부(2)와, 상기 신호 분주부(2)의 출력단에 연결된 신호 버퍼부(1)와, 상기 발진부(3)에서 출력되는 신호와 도시하지 않는 별도의 라인락 모드 장치에서 출력되는 신호를 선택하여 최종 클락 신호를 출력하는 신호 선택부(4)로 이루어진다.
상기 발진부(3)는 수정 진동자(X1)와, 일측 단자가 상기 수정 진동자(X1)의 타측 단자에 연결되고 타측 단자가 접지된 가변 캐패시터(VC31)와, 일측 단자가 상기 수정 진동자(X1)에 연결되고 타측 단자가 접지된 캐패시터(C32)와, 일측 단자가 상기 수정 진동자의 타측 단자에 연결되고 타측 단자가 상기 수정 진동자의 일측 단자에 연결된 저항(R31)과, 입력 단자가 상기 저항(R31)의 일측 단자에 연결되고 출력 단자가 상기 저항(R31)의 타측 단자에 연결된 인버터(I31)와, 일측 단자가 상기 수정 진동자(X1)의 일측 단자에 연결되고 타측 단자가 접지된 캐패시터(C31)로 이루어진다.
상기 신호 분주부(2)는 일측 단자가 전원 단자에 연결되고 타측 단자가 접지된 캐패시터(C21)와, 일측 단자가 전원 단자에 연결된 코일(L21)과, 일측 단자가 상기 코일(L21)의 타측 단자에 연결되고 타측 단자가 접지된 캐패시터(C22, C23)와, 프리세트 단자(PR)와 클리어 단자(CL)가 상기 코일(L21)의 타측 단자에 연결되고 클락 단자(CLK)가 상기 발진부(3)의 출력 단자에 연결되고 반전 출력 단자(/Q)가 입력 단자(D)에 연결된 D플립플롭(D21)으로 이루어진다.
상기 신호 버퍼부(1)는 콜렉터 단자가 상기 신호 분주부(2)의 캐패시터(C22)의 일측 단자에 연결된 트랜지스터(T1)와, 일측 단자가 상기 트랜지스터(T1)의 에미터 단자에 연결된 저항(R12)과, 일측 단자가 상기 저항(R12)의 타측 단자에 연결되고 타측 단자에 접지된 저항(R13)과, 일측 단자가 상기 저항(R13)의 타측 단자에 연결되고 타측 단자가 접지된 캐패시터(C11)와, 일측 단자가 상기 트랜지스터(T1)의 베이스 단자에 연결되고 타측 단자가 접지된 캐패시터(C12)와, 일측 단자가 상기 트랜지스터(T1)의 베이스 단자에 연결되고 타측 단자가 상기 신호 분주부(2)의 D 플립플롭(D21)의 출력 단자(Q)에 연결된 저항(R11)으로 이루어진다.
상기 구성에 의한 시시디 카메라의 4fsc 신호 발생 장치의 작용은 다음과 같다.
발진부(3)로 구동 전압이 인가되면 수정 진동자(X1)의 피에조 전기 효과에 따라 해당하는 주파수를 가지는 펄스 신호가 출력이 된다.
상기 수정 진동자의 타측에 연결된 가변 캐패시터(VC31)의 용량 변화에 따라 출력되는 주파수의 주기가 가변되며, 수정 진동자(X1)의 양단에 연결된 캐패시터(C31, C32)의 충방전 동작에 따라 양단의 전위 상태가 가변되면서, 첨부한 제2도에 도시되어 있는 바와 같은 주파수를 가지는 펄스 신호가 신호 부주부(2)로 출력된다.
이 고안의 실시예에 따라 상기 발진부(1)에서 출력되는 펄스 신호의 주파수는 약 28.6363MHz이다.
상기 발진부(1)에서 출력된 펄스 신호는 신호 분주부(2)의 D플립플롭(D21)의 클락 단자(CLK)로 인가된다. 상기 클락 단자(CLK)로 입력되는 펄스 신호에 따라 D 플립플롭(D21)이 구동되어 출력 단자(Q)로 해당하는 출력 신호가 출력되면서, 반전 출력 단자(/Q)에서 출력되는 반전 출력 신호가 피이드백되어 입력 단자(D)로 입력된다.
상기 신호 분주부(2)의 D 플립플롭(D21)은 발진부(1)에서 출력되는 펄스 신호의 주기에 따라, 상기 입력 단자(D)로 피이드백되는 신호가 출력되면서 신호 상태가 가변되어, 첨부한 제2도에 도시도어 있듯이 발진부(1)에서 출력되는 신호의 1/2 분주 신호가 출력된다.
상기 신호 분주부(2)의 D플립플롭(D21)에서 출력되는 분주 신호는 신호 버퍼부(3)의 트랜지스터(T1)의 베이스 단자로 입력된다. 상기 트랜지스터(T1)는 인가되는 분주 신호의 신호 상태에 따라 동작 상태가 가변되어 해당하는 구동 전류가 흐르게 된다.
상기 트랜지스터(T1)의 동작 상태에 따라 저항(R13)과 캐패시터(C11)의 충방전 상태가 가변도어 첨부한 제2도에 도시되어 있듯이 그에 해당하는 펄스 신호가 출력된다.
상기에서 저항(R13)과 캐패시터(C11)의 시정수에 따라 신호 버퍼부(1)에서 출력되는 펄스 신호의 주기가 가변된다.
상기 신호 버퍼부(1)에서 출력되는 신호가 4fsc 신호로서, 발진부(3)에서 출력되는 펄스 신호의 1/2분주된 신호로서 도시하지 않은 영상 처리부로 입력되어, 색차 신호 딜레이 IC의 클락으로 사용되거나, 색신호 재현을 위한 버스트(burst) 신호 생성시에 사용된다.
또한, 상기 발진부(3)에서 출력되는 28.6363MHz의 펄스 신호는 신호 선택부(4)로 입력되어, 도시하지 않은 라인락 모드 장치에서 출력되는 클락 신호와 부정곱 연산되어 해당하는 최종 클락 신호가 출력되어 화상 동기를 맞추기 위한 클락 신호로서 사용되어 진다.
이상에서와 같이 이 고안의 실시예에 따라, 시시디 카메라에 있어서 AC 전원을 이용하여 4fsc 신호를 생성하는 경우에, 인트 모드이거나 라인 락 모드에 상관없이 안정되고 정확한 4fsc 신호를 출력할 수 있는 효과를 가지는 시시디 카메라의 4fsc 신호 발생 장치를 제공할 수 있다.

Claims (4)

  1. 구동 전압이 인가됨에 따라 동작 상태가 가변되어 일정한 주파수를 가지는 펄스 신호를 출력하는 발진 수단과;
    상기 발진 수단에서 출력되는 펄스 신호에 따라 동작 상태가 가변되어, 입력되는 펄스 신호의 1/2 분주된 신호를 출력하는 신호 분주 수단과;
    상기 신호 분주 수단에서 출력되는 신호에 따라 동작 상태가 가변되어, 일정한 주파수를 가지는 4fsc 신호를 출력하는 신호 버퍼 수단으로 이루어지는 것을 특징으로 하는 시시디 카메라의 4fsc 신호 발생 장치.
  2. 제1항에 있어서, 상기한 발진 수단은,
    구동 전압이 인가됨에 따라 고유 주파수로 발진하는 수정 진동자로 이루어지는 것을 특징으로 하는 시시디 카메라의 4fsc 신호 발생 장치.
  3. 제1항에 있어서, 상기한 신호 분주 수단은,
    상기 발진 수단에서 출력되는 펄스 신호를 클락 신호로 하여 구동되고, 반전 출력 단자가 입력 단자로 피이드백되어, 상기 발진 수단에서 출력되는 펄스 신호의 1/2분주된 신호를 출력하는 D 플립플롭으로 이루어지는 것을 특징으로 하는 시시디 카메라의 4fsc 신호 발생 장치.
  4. 제1항에 있어서, 상기한 신호 버퍼 수단은,
    상기 신호 분주 수단에서 출력되는 신호에 따라 동작 상태가 가변되는 트랜지스터와;
    상기 트랜지스터의 동작 상태에 따라 충방전 상태가 가변되어, 설정된 시정수에 따라 해당하는 주파수를 가지는 4fesc 신호를 출력하는 저항과 캐패시터로 이루어지는 것을 특징으로 하는 시시디 카메라의 4fsc 신호 발생 장치.
KR2019950007575U 1995-04-14 1995-04-14 시시디 카메라의 4fsc 신호 발생장치 KR200166252Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950007575U KR200166252Y1 (ko) 1995-04-14 1995-04-14 시시디 카메라의 4fsc 신호 발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950007575U KR200166252Y1 (ko) 1995-04-14 1995-04-14 시시디 카메라의 4fsc 신호 발생장치

Publications (2)

Publication Number Publication Date
KR960035816U KR960035816U (ko) 1996-11-21
KR200166252Y1 true KR200166252Y1 (ko) 2000-01-15

Family

ID=19411352

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950007575U KR200166252Y1 (ko) 1995-04-14 1995-04-14 시시디 카메라의 4fsc 신호 발생장치

Country Status (1)

Country Link
KR (1) KR200166252Y1 (ko)

Also Published As

Publication number Publication date
KR960035816U (ko) 1996-11-21

Similar Documents

Publication Publication Date Title
US5532653A (en) Supply voltage compensated charge pump oscillator
US6188258B1 (en) Clock generating circuitry
US4368439A (en) Frequency shift keying system
US6404249B2 (en) Phase-locked loop circuit and frequency modulation method using the same
KR200166252Y1 (ko) 시시디 카메라의 4fsc 신호 발생장치
US4891608A (en) #6 Control circuit for horizontal oscillator
JPH0644818B2 (ja) 表示装置
SU1105132A3 (ru) Система обработки цветового телевизионного сигнала
USRE34831E (en) Communication system
US6072533A (en) Signal discriminator and sync signal generator
JP2979934B2 (ja) ディジタル温度補償発振器
KR940005135A (ko) 발진 회로와 그 회로를 이용한 픽쳐-인-픽쳐 시스템
KR0161400B1 (ko) 디지탈 영상 신호 처리용 안정된 영상 제어 신호 발생 장치
US5030891A (en) Photoelectric switch
KR910009005A (ko) 통신네트워크에 접속되는 단말장치
JPS6151828B2 (ko)
US6087814A (en) Power source circuit and electronic device with the same
JP3408436B2 (ja) 垂直のこぎり波発振回路
JP2846858B2 (ja) 2次元/3次元映像変換装置
SU1495983A2 (ru) Генератор пилообразного напр жени
US6504880B1 (en) ASK modulation circuit
KR100261593B1 (ko) 폐회로 텔레비전 카메라
KR890006056A (ko) 수직 편향용 톱니파 발생회로
KR890001356Y1 (ko) 합성 비디오신호의 디지탈 동기신호 분리용 집적회로
JP3257439B2 (ja) 水平位置調整回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20090928

Year of fee payment: 11

EXPY Expiration of term