KR20010035778A - 비디오 신호와 그래픽 신호의 오버레이 장치 - Google Patents

비디오 신호와 그래픽 신호의 오버레이 장치 Download PDF

Info

Publication number
KR20010035778A
KR20010035778A KR1019990042504A KR19990042504A KR20010035778A KR 20010035778 A KR20010035778 A KR 20010035778A KR 1019990042504 A KR1019990042504 A KR 1019990042504A KR 19990042504 A KR19990042504 A KR 19990042504A KR 20010035778 A KR20010035778 A KR 20010035778A
Authority
KR
South Korea
Prior art keywords
video
signal
graphic
data
video signal
Prior art date
Application number
KR1019990042504A
Other languages
English (en)
Inventor
박계호
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990042504A priority Critical patent/KR20010035778A/ko
Publication of KR20010035778A publication Critical patent/KR20010035778A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

본 발명은 디스플레이 장치에 관한 것으로, 보다 상세하게는 그래픽 콘트롤러(Graphic Controller)를 내장한 내장형 프로세서(Embedded Processor)에서 비디오 신호와 그래픽 신호를 오버레이 시키는 장치에 관한 것이다. 비디오 신호와 그래픽 신호의 디스를레이 장치는 네트워크를 통하여 입력되는 소정의 그래픽 데이터와 시스템 운용 프로그램이 저장된 시스템 메모리, 카메라로부터 입력되는 비디오 신호를 처리하여 저장하는 비디오 신호 저장부, 제어신호에 의해 상기 시스템 메모리에 저장된 소정의 그래픽 신호와 상기 비디오 신호 저장부에 저장된 소정의 비디오 신호의 패스를 스위칭하는 버퍼, 그래픽 콘트롤러를 내장하여 상기 버퍼를 스위칭하는 제어 신호를 출력하여 상기 소정의 그래픽 신호와 상기 소정의 비디오 신호가 오버레이 되도록 하는 제어 하는 프로세서, 상기 프로세서의 오버레이 제어에 의해 상기 버퍼에서 패스된 소정의 그래픽 신호 또는/및 비디오 신호를 디스플레이 하는 디스플레이부를 포함한다. 본 발명에 따르면, 그래픽 콘트롤러를 내장한 매입형 프로세서에서 비디오와 그래픽 신호의 오버레이를 제어하여 부가적인 회로의 구성없이 간단하게 구현할 수 있고, 이로 인해 그래픽과 비디오 신호의 지연요소가 전혀 없는 효과가 있다.

Description

비디오 신호와 그래픽 신호의 오버레이 장치{Overlay apparatus of video and graphic signal}
본 발명은 디스플레이 장치에 관한 것으로, 보다 상세하게는 그래픽 콘트롤러(Graphic Controller)를 내장한 내장형 프로세서(Embedded Processor)에서 비디오 신호와 그래픽 신호를 오버레이 시키는 장치에 관한 것이다.
도 1은 종래의 외부 비디오 신호에 내부 비디오 신호를 오버레이 하는 장치의 구성을 보이는 블록도 이다.
종래의 장치는 외부 비디오 신호에 내부 비디오 신호를 오버레이 하기 위한 동기 방법으로, 상기 장치는 호스트프로세서(10)로부터의 제어신호 및 외부 비디오 입력 신호를 수신한다.
비디오 신호 생성부(11)는 디지털 신호 처리부(12)로부터 클럭 신호 및 수직 리셋 신호를 수신하고 그 신호에 따라 동작시간이 제어된다. 비디오 신호 생성부(11)는 호스트 프로세서(10)의 제어 하에 비디오 램(13)으로부터 데이터를 리드하고 휘도 신호 및 색차 신호를 생성하여 비디오 램(13)에 저장한다. 디지털 신호 처리부(12)로부터 수직 리셋 신호를 수신한 비디오 신호 생성부(11)는 디스플레이(미도시)를 리셋하기 위한 프레임 리셋 신호를 생성하고, 클럭 신호를 수신하여 화소 생성률을 제어한다.
아날로그 신호처리부(14)는 NTSC/PAL, Gain, DC ADJ, 외부 입력신호와 디지털 신호 처리부(12)에서 출력되는 외부 비디오 신호 손실, 컬러 버스트 플래그 신호를 입력으로 하여 비디오 신호 생성부(11)에서 출력되는 휘도 신호 및 색차 신호를 인코딩하고, 인코딩된 이 신호와 외부 비디오 입력 신호를 스위칭하여 오버레이된 비디오 신호를 출력한다. 또한 아날로그 신호 처리부(14)는 클럭, 외부 동기 신호를 출력하고, 디지털 신호 처리부(12)가 이 신호를 수신하여 오버레이 장치를 위한 타이밍과 로직 기능을 수행하게 된다.
그러나 비디오와 그래픽을 동시에 디스플레이 하도록 하는 웹 비디오폰과 같은 장치에서는 종래의 비디오 신호를 오버레이 하는 기술을 적용할 수 없으며, 디지털 인터페이스 되는 LCD를 디스플레이 장치로 사용할 경우, 상기 장치를 재 구성해야 하는 문제점이 있었다.
본 발명이 이루고자 하는 기술적인 과제는 매입형 프로세서에 그래픽 콘트롤러를 내장하여 비디오와 그래픽을 동시에 디스플레이 하는 비디오 신호와 그래픽 신호의 오버레이 장치를 제공하는데 있다.
도 1은 종래의 외부 비디오 신호에 내부 비디오 신호를 오버레이 하는 장치의 구성을 보이는 블록도 이다.
도 2는 본 발명에 따른 비디오 신호와 그래픽 신호를 오버레이 하는 장치의 구성을 보이는 블록도 이다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 비디오 신호와 그래픽 신호의 오버레이 장치는 디스플레이 장치에 있어서, 네트워크를 통하여 입력되는 소정의 그래픽 데이터와 시스템 운용 프로그램이 저장된 시스템 메모리; 카메라로부터 입력되는 비디오 신호를 처리하여 저장하는 비디오 신호 저장부; 제어신호에 의해 상기 시스템 메모리에 저장된 소정의 그래픽 신호와 상기 비디오 신호 저장부에 저장된 소정의 비디오 신호의 패스를 스위칭하는 버퍼; 및 그래픽 콘트롤러를 내장하여 상기 버퍼를 스위칭하는 제어 신호를 출력하여 상기 소정의 그래픽 신호와 상기 소정의 비디오 신호가 오버레이 되도록 하는 제어 하는 프로세서; 및 상기 프로세서의 오버레이 제어에 의해 상기 버퍼에서 패스된 소정의 그래픽 신호 또는/및 비디오 신호를 디스플레이 하는 디스플레이부를 포함하는 것이 바람직하다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 2는 본 발명에 따른 비디오 신호와 그래픽 신호를 오버레이 하는 장치의 구성을 보이는 블록도 이다.
도 2에 도시된 장치는 그래픽 콘트롤러를 내장한 매입형 프로세서(20), 그래픽 데이터와 시스템 운용 프로그램을 저장하는 시스템 메모리(21), 비디오 데이터를 처리하는 비디오 코덱(22), 비디오 데이터를 저장하는 비디오 코덱 메모리(23), 비디오 데이터의 입력수단인 카메라(24), 그래픽과 비디오 데이터의 패스를 스위칭하는 제1, 제2 버퍼(25,26) 및 인버터(27), 이더네트(Ethernet) 및 일반전화선 인터페이스를 포함하는 네트워크 디바이스(Network Device)(28), 그래픽과 비디오 데이터를 디스플레이하는 디스플레이 디바이스(29), 아날로그 인터페이를 가지는 디스플레이 장치일 경우 디지털 디스플레이 데이터를 아날로그로 변환하는 디지털-아날로그 변환기(30)로 구성된다.
이어서, 도 2를 참조하여 본 발명을 상세히 설명한다.
비디오와 그래픽 신호를 오버레이 하는 제품에는 예를 들어, 웹 비디오 폰(Web Video Phone)이 있는데, 이는 네트워크 디바이스(28)를 통하여 비디오 및 전자 메일(E-mail)이나 웹 브라우징(Web Browsing)을 할 수 있다. 여기서 비디오 신호는 디지털 카메라(24)에서 획득한 영상 또는 디지털 카메라(24)에서 획득한 영상을 압축하여 복원된 영상을 말하며, 그래픽 신호는 네트워크 디바이스(28)로부터의 텍스트, 인터넷 브라우저의 이미지와 각종 정보를 말한다. 웹 브라우징을 하면서 비디오 통신을 할 경우 웹 비디오 폰의 디스플레이 디바이스에는 텍스트 및 그래픽 데이터와 움직이는 비디오 데이터가 동시에 디스플레이 되어야 한다.
이러한 경우에 그래픽 프로세서를 내장한 매입형 프로세서(20)를 사용하고, 이 프로세서(20)가 마스터가 되어 그래픽 데이터를 처리하여 디스플레이 하며 각종 디스플레이에 관계되는 신호를 발생하고 제어하여 비디오 관련 디바이스에 매입형 프로세서(20)에서 발생한 신호를 입력으로 받아 비디오 데이터를 디스플레이 한다.
매입형 프로세서(20)에서 그래픽 데이터는 이 프로세서(20)가 관리하는 시스템 메모리(21)에 저장되어 디스플레이 되고, 비디오 데이터는 비디오 코덱(22)에서 비디오 데이터를 처리하여 비디오 코덱 메모리(23)에 저장되어 디스플레이 된다.
그래픽 데이터를 디스플레이 디바이스(29)에 디스플레이할 때는 시스템 메모리(21)의 일부 영역(프레임 버퍼 : Frame Buffer)에 저장되어 있는 그래픽 데이터를 매입형 프로세서(20)에 내장된 그래픽 프로세서의 제어하여 디스플레이 한다. 이때 그래픽 데이터의 포맷은 16 비트일 경우 일반적으로 R:G:B=6:5:5, 5:6:5, 5:5:6으로 표현된다. 본 발명에서 사용하는 그래픽 콘트롤러를 내장한 매입형 프로세서(20)는 인텔사의 SA100으로 3가지 모두를 지원하는 프로세서 이다.
본 발명에서 이용하는 그래픽 데이터 포맷은 R:G:B=6:5:5로 이 중에서 실지의 그래픽 데이터의 포맷은 R:G:B=5:5:5로 사용하고 남은 한 비트는 오버레이 제어 신호로 그래픽과 비디오 데이터의 패스를 스위칭하는 제1 및 제2 버퍼(25,26)를 제어하기 위한 신호로 사용한다. 이렇게 함으로써 추가적인 회로의 부담을 줄일 수 있다.
또한 시스템 메모리(21)의 프레임 버퍼에 그래픽 데이터를 저장할때 오버레이 제어신호를 소프트웨어적으로 쉽게 제어가 가능하다. 시스템 메모리(21)의 프레임 버퍼에 저장된 그래픽 데이터는 네트워크 디바이스(28)를 통하여 받은 웹 브라우징 데이터 또는 초기 화면의 기능 메뉴 등으로 매입형 프로세서(20) 내의 그래픽 콘트롤러에 의해 제1 버퍼(25)를 통하여 패스된다. 비디오 코덱 메모리(23)에 저장된 디지털 카메라(24)에 의해 입력된 비디오 신호는 비디오 코덱(22)에서 신호처리를 거친 후에 매입형 프로세서(20)의 제어하에 제2 버퍼(26)를 통하여 패스된다.
비디오 데이터를 디스플레이 디바이스(29)에 디스플레이 할때에는 매입형 프로세서(20)에서 제어신호를 출력하여 제1 버퍼(25)의 동작을 중지시켜 제2 버퍼(26)의 출력이 디스플레이되도록 한다. 반면에 그래픽 데이터를 디스플레이 디바이스(29)에 디스플레이 할때에는 매입형 프로세서(20)에 내장된 그래픽 콘트롤러의 제어 하에 제2 버퍼(26)의 동작을 중지시켜 제1 버퍼(25)의 출력이 디스플레이 되도록 한다. 그래픽과 비디오 데이터가 동시에 디스플레이 될 때는 오버레이 콘트롤 신호를 소프트웨어적으로 제어하여 그래픽 데이터와 비디오 데이터를 디스플레이한다.
디스플레이 디바이스(29)가 디지털이 아닌 아날로그 인터페이스를 가질 경우에는 디지털-아날로그 변환기(30)를 통하여 제1 및 제2 버퍼(25, 26)의 디지털 출력신호를 아날로그로 변환시킨 후에 디스플레이 한다.
본 발명은 상술한 실시 예에 한정되지 않으며 본 발명의 사상 내에서 당업자에 의한 변형이 가능함은 물론이다.
상술한 바와 같이 본 발명에 따르면, 그래픽 콘트롤러를 내장한 매입형 프로세서에서 비디오와 그래픽 신호의 오버레이를 제어하여 부가적인 회로의 구성없이 간단하게 구현할 수 있고, 이로 인해 그래픽과 비디오 신호의 지연요소가 전혀 없는 효과가 있다. 또한 매입형 프로세서의 시스템 메모리를 그래픽 데이터의 프레임 메모리로 이용하여 추가적인 메모리 부담이 없고 디지털 인터페이스나 아날로그 인터페이스 되는 디스플레이 장치에 상관없이 적용될 수 있는 효과가 있다.

Claims (2)

  1. 디스플레이 장치에 있어서,
    네트워크를 통하여 입력되는 소정의 그래픽 데이터와 시스템 운용 프로그램이 저장된 시스템 메모리;
    카메라로부터 입력되는 비디오 신호를 처리하여 저장하는 비디오 신호 저장부;
    제어신호에 의해 상기 시스템 메모리에 저장된 소정의 그래픽 신호와 상기 비디오 신호 저장부에 저장된 소정의 비디오 신호의 패스를 스위칭하는 버퍼; 및
    그래픽 콘트롤러를 내장하여 상기 버퍼를 스위칭하는 제어 신호를 출력하여 상기 소정의 그래픽 신호와 상기 소정의 비디오 신호가 오버레이 되도록 하는 제어 하는 프로세서; 및
    상기 프로세서의 오버레이 제어에 의해 상기 버퍼에서 패스된 소정의 그래픽 신호 또는/및 비디오 신호를 디스플레이 하는 디스플레이부를 포함하는 비디오 신호와 그래픽 신호의 오버레이 장치.
  2. 제 1항에 있어서, 상기 장치에서
    상기 디스플레이부가 아날로그 인터페이를 가지는 디스플레이 장치일 경우 상기 디지털 그래픽 및 비디오 신호를 아날로그로 변환하는 디지털-아날로그 변환기를 더 포함하는 것을 특징으로 하는 비디오 신호와 그래픽 신호의 오버레이 장치.
KR1019990042504A 1999-10-02 1999-10-02 비디오 신호와 그래픽 신호의 오버레이 장치 KR20010035778A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990042504A KR20010035778A (ko) 1999-10-02 1999-10-02 비디오 신호와 그래픽 신호의 오버레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990042504A KR20010035778A (ko) 1999-10-02 1999-10-02 비디오 신호와 그래픽 신호의 오버레이 장치

Publications (1)

Publication Number Publication Date
KR20010035778A true KR20010035778A (ko) 2001-05-07

Family

ID=19613774

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990042504A KR20010035778A (ko) 1999-10-02 1999-10-02 비디오 신호와 그래픽 신호의 오버레이 장치

Country Status (1)

Country Link
KR (1) KR20010035778A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100352916B1 (en) * 2001-11-14 2002-09-18 Amt On-screen display output system using digital graphic function
WO2004031063A1 (en) * 2002-10-01 2004-04-15 Han Technology Co., Ltd. Security system for elevators
KR100718350B1 (ko) * 2005-04-14 2007-05-14 에스케이 텔레콤주식회사 임베디드 시스템 환경에서 3d 게임 호환성을 위한 초기화 시스템 및 방법
KR100896498B1 (ko) * 2007-06-01 2009-05-08 (주)씨앤에스 테크놀로지 영상처리장치 및 방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100352916B1 (en) * 2001-11-14 2002-09-18 Amt On-screen display output system using digital graphic function
WO2004031063A1 (en) * 2002-10-01 2004-04-15 Han Technology Co., Ltd. Security system for elevators
KR100718350B1 (ko) * 2005-04-14 2007-05-14 에스케이 텔레콤주식회사 임베디드 시스템 환경에서 3d 게임 호환성을 위한 초기화 시스템 및 방법
KR100896498B1 (ko) * 2007-06-01 2009-05-08 (주)씨앤에스 테크놀로지 영상처리장치 및 방법

Similar Documents

Publication Publication Date Title
KR100517979B1 (ko) 이동 통신 단말기의 영상 오버레이 장치
JP2008109687A (ja) テレビジョン装置
EP0366871B1 (en) Apparatus for processing video signal
KR20090011436A (ko) 디스플레이장치와, 디스플레이장치의 제어방법 및 이를포함하는 디스플레이시스템
JP2007214659A (ja) Osd装置
KR100304899B1 (ko) 모니터의 허용범위 초과 영상 표시장치 및 방법
KR100650251B1 (ko) 비디오 처리 기능을 갖는 단말기 및 그 처리 방법
KR20010035778A (ko) 비디오 신호와 그래픽 신호의 오버레이 장치
KR100652705B1 (ko) 이동 통신 단말기의 영상 화질 개선 장치 및 그 방법
KR100606743B1 (ko) 티비아웃 기능을 지원하는 듀얼 액정 이동통신 단말기
JP3672561B2 (ja) 動画像合成装置、動画像合成方法、及び動画像合成機能付き情報端末装置
WO2003091947A1 (fr) Dispositif de traitement d'image
JP2008141698A (ja) クロマキー装置及び映像合成装置
KR20000050759A (ko) 실물화상기
KR970003792B1 (ko) 표준 압축/복원 지원용 비디오 오버레이 장치
JP2001169311A (ja) 画像比較装置
KR960004732B1 (ko) 연속 영상데이터 처리를 위한 장치
JPH11177950A (ja) コンピュータスクリーンにビデオイメージを出力するビデオ通信装置
JP2002341846A (ja) ディジタル映像信号処理装置
JP2009111610A (ja) 映像表示システム
KR20030015454A (ko) 자동 해상도 변경에 의한 영상 데이터 디스플레이 시스템및 방법
JPH06274155A (ja) 画像の合成表示装置
JP2006303623A (ja) 画像処理コントローラ、電子機器及び画像処理方法
JPH06202602A (ja) 表示モード切り換え制御装置
JPH05122605A (ja) 静止画像伝送システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application