KR20010028884A - 고속 다중 경로 획득 방법 및 그를 위한 수신 장치 - Google Patents

고속 다중 경로 획득 방법 및 그를 위한 수신 장치 Download PDF

Info

Publication number
KR20010028884A
KR20010028884A KR1019990041383A KR19990041383A KR20010028884A KR 20010028884 A KR20010028884 A KR 20010028884A KR 1019990041383 A KR1019990041383 A KR 1019990041383A KR 19990041383 A KR19990041383 A KR 19990041383A KR 20010028884 A KR20010028884 A KR 20010028884A
Authority
KR
South Korea
Prior art keywords
multipath
slot
signals
path
correlation
Prior art date
Application number
KR1019990041383A
Other languages
English (en)
Other versions
KR100311527B1 (ko
Inventor
서경삼
임용훈
신홍섭
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR1019990041383A priority Critical patent/KR100311527B1/ko
Publication of KR20010028884A publication Critical patent/KR20010028884A/ko
Application granted granted Critical
Publication of KR100311527B1 publication Critical patent/KR100311527B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2628Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 차세대 이동 통신 시스템에 관한 것으로, 특히 비동기 광대역 코드 분할 다중 접속 방식(이하, W-CDMA 라 약칭함)을 이용하는 차세대 이동 통신 시스템에서 기지국의 다중 경로를 보다 빠르게 획득하기 위한 방법 및 그를 위한 수신 장치에 관한 것이다.
이를 위해 본 발명에서는 비동기 W-CDMA의 차세대 이동 통신 시스템에서 규정하고 있는 셀 탐색 절차를 적용시켜 기지국의 다중 경로를 보다 빠르게 획득하기 위한 고속 다중 경로 획득 방법을 제공하며, 기지국의 다중 경로를 보다 빠르게 획득하기 위한 사용자측(UE) 수신 장치를 제공한다.

Description

고속 다중 경로 획득 방법 및 그를 위한 수신 장치{fast multipath acquiring method, and receiver for the method}
본 발명은 차세대 이동 통신 시스템에 관한 것으로, 특히 비동기 W-CDMA을 이용하는 차세대 이동 통신 시스템에서 기지국의 다중 경로를 보다 빠르게 획득하기 위한 방법 및 그를 위한 수신 장치에 관한 것이다.
일반적으로 종래의 코드 분할 다중 접속 방식(CDMA : Code Division Multiplexing Access)의 이동 통신 시스템에서는 송신측에서 송출된 신호가 여러 경로(multipath)를 통해 수신측으로 전달된다.
따라서, 수신측에서는 여러 경로를 통해 수신된 신호들을 획득하기 위하여 일정 탐색 구간을 설정하고, 그에 따른 특정한 크기의 탐색 윈도우를 이용하여 다중 경로 신호들을 탐색한 후 획득된 신호들 중에서 가장 신호 세기가 큰 신호 하나만을 선택하여 복조하는게 일반적이었다.
그러나 최근 논의되고 있는 W-CDMA의 이동 통신 시스템에서는 다중 경로 획득에 관한 어떠한 규정도 제시되어 있지 않은 상태이다.
그로 인해 향후 다중 경로 획득을 위한 보다 용이한 절차 및 수신 장치가 요구된다.
본 발명의 목적은 상기한 점을 감안하여 안출한 것으로, 비동기 W-CDMA의 차세대 이동 통신 시스템에서 규정하고 있는 셀 탐색 절차를 적용시켜 기지국의 다중 경로를 보다 빠르게 획득하기 위한 고속 다중 경로 획득 방법을 제공하며, 기지국의 다중 경로를 보다 빠르게 획득하기 위한 사용자측(UE) 수신 장치를 제공한다.
상기한 목적을 달성하기 위한 본 발명에 따른 고속 다중 경로 획득 방법의 특징은, 사용자측(UE)에서 셀 탐색 절차에 의해 특정 기지국에 대한 주경로(mainpath)를 획득하는 단계와, 상기 주경로 획득 이후 상기 기지국으로부터 수신된 여러 다중 경로 신호에 대해 각 슬롯 시작 시점을 검출하는 단계와, 상기 각 슬롯 시작 시점을 기준으로 상기 수신된 여러 다중 경로 신호에 대해 상관을 취하고, 그 상관 결과로부터 상기 기지국에 대한 다중 경로를 획득하는 단계로 이루어진다.
바람직하게는, 상기 다중 경로 획득 단계가 각 다중 경로에 대한 슬롯 시작 시점을 기준으로 상관을 취한 결과가 미리 설정된 임계치를 초과할 경우, 이를 상기 기지국에 대한 다중 경로로 판정한다.
또한, 상기 다중 경로 획득 단계에는 상기 여러 다중 경로 신호에 대해 상기 각 슬롯 시작 시점을 기준으로 동일한 직교 골드 코드가 상기 주경로 획득시에 사용되는 복수개의 상관기에 사용되어 상관이 수행된다.
도 1 은 3GPP 무선 접속 네트워크(RAN) 규격에 따른 동기 채널(SCH)의 구조 및 1차 공통 제어 물리 채널(PCCPCH)과의 전송 타이밍 관계를 나타낸 도면.
도 2 는 일반적인 셀 탐색 절차를 설명하기 위한 사용자측(UE) 수신 장치의 구성을 나타낸 블록구성도.
도 3 은 본 발명에 따른 고속 다중 경로 획득 절차를 설명하기 위한 본 발명에 따른 사용자측(UE) 수신 장치의 구성을 나타낸 블록구성도.
*도면의 주요 부분에 대한 부호 설명*
10,20 : 펄스 성형 필터 30,40 : 정합 필터
50,60,100,110,150,160 : 스퀘어부(Square)
70 : 슬롯 합산 블록(slot sum) 80,130,180 : 판정 매트릭스 블록
90 : 17 상관 뱅크 120 : 판정 논리 블록
140 : 16 상관 뱅크 170 : 심볼 합산 블록
190 : QPSK 복조부
이하, 본 발명에 따른 고속 다중 경로 획득 방법 및 그를 위한 수신 장치에 대한 바람직한 일 실시 예를 첨부된 도면을 참조하여 설명한다.
본 발명에서는 현재 W-CDMA에서 규정하고 있는 셀 탐색 절차를 다중 경로 획득을 위한 절차에 적용한다.
도 1은 3GPP 무선 접속 네트워크(RAN) 규격에 따른 동기 채널(SCH)의 구조 및 1차 공통 제어 물리 채널(PCCPCH)과의 전송 타이밍 관계를 나타낸 도면이다.
현재 W-CDMA에서는 공통 하향 링크 물리 채널(common downlink Physical channels)에 대한 정의 및 이에 대한 설명을 기술하고 있는데, 이 공통 하향 링크 물리 채널 중에는 1차 공통 제어 물리 채널(PCCPCH : Primary Common Control Physical Channels)이 있다. 이 1차 공통 제어 물리 채널(PCCPCH)로는 10비트의 데이터와 상관 검출을 위해 요구되는 제어 정보로 8비트의 공통 파일럿 비트(common pilot bits)만을 전송하는데, 특히 1차 공통 제어 물리 채널(PCCPCH)의 매 슬롯 초기 시점에서 256칩 구간 동안은 정보 전송이 없으며, 대신에 이 256칩 구간 동안에는 1차 동기 채널(primary SCH)과 2차 동기 채널(secondary SCH)이 전송된다.
이 동기 채널(SCH)이 하향 링크를 통한 셀 탐색에 사용되는 채널이며, 동기 채널(SCH)은 1차 동기 채널(primary SCH)과 2차 동기 채널(secondary SCH)로 구성된다.
'1'의 값을 갖는 1차 동기 채널(primary SCH)의 심볼은 1차 동기화 코드(CP: primary synchronization code)에 의해 확산된 후 1차 공통 제어 물리 채널(PCCPCH)이 전송되지 않는 기간 동안 매 슬롯마다 한 번씩 전송되며, 이는 256칩 길이의 비변조 코드(unmodulated code)이다. 이러한 1차 동기 채널(primary SCH)은 모든 셀에 대해 동일한 코드를 사용하여 확산되며, 시스템의 셀을 탐색하는 절차 중 슬롯 시작 시점을 검출하는 과정에 사용된다.
또한 '1'의 값을 갖는 2차 동기 채널(secondary SCH)의 심볼은 2차 동기화 코드(: primary synchronization code)에 의해 확산된 후 1차 공통 제어 물리 채널(PCCPCH)이 전송되지 않는 기간 동안 매 슬롯마다 상기한 1차 동기 채널(primary SCH)과 병렬로 전송되며, 이 또한 256칩 길이의 비변조 코드(unmodulated code)이다. 여기서 i는 그룹 번호, k는 슬롯 번호를 나타낸다.
여기서 각 슬롯의 2차 동기화 코드()는 셀 탐색을 위해 사전에 할당된 표 1의 2차 동기화 코드 테이블에서 선택되어 사용되는데, 16 심볼 길이의 2차 동기화 코드() 시퀀스는 32개의 서로 다른 하향 링크 스크램블링 코드(Scrambling code) 중 하나를 나타내며, 따라서 각각 16개의 2차 동기화 코드()를 포함하는 32개의 서로 다른 스크램블링 코드 그룹(Scrambling code groups)을 이루게 된다.
이러한 2차 동기 채널(secondary SCH)은 시스템의 셀을 탐색하는 절차 중 코드 그룹을 식별하는 과정에 사용된다. 이 때 코드 그룹이 식별되면 프레임의 시작점을 검출할 수 있다.
코드 그룹 2차 동기화 코드
0 C1,C1,C2,C11,C6,C3,C15,C7,C8,C8,C7,C15,C3,C6,C11,C2
1 C1,C2,C9,C3,C10,C11,C13,C13,C11,C10,C3,C9,C2,C1,C16,C16
... ...
31 C2,C5,C7,C5,C2,C11,C10,C9,C1,C15,C13,C15,C1,C9,C10,C11
도 2는 일반적인 셀 탐색 절차를 설명하기 위한 사용자측(UE) 수신 장치의 구성을 나타낸 블록구성도이다.
일반적으로 셀 탐색 절차의 첫 번째 단계는 슬롯 동기화 단계로, 이 단계에서는 슬롯의 시작 시점을 검출한다. 이는 매 슬롯마다 256칩 구간 동안 확산되어 전송된 1차 동기화 코드(CP)에 대해 상관을 취하여 1프레임당 16개의 슬롯 중 임의의 한 슬롯의 시작 시점을 알아내는 단계이며, 정합 필터(matched filter)의 출력에서 최대 상관값(peaks)을 검출함으로써 셀의 슬롯 타이밍 즉 마스킹 타이밍(Masking timing)을 얻을 수 있다.
두 번째 단계는 프레임 동기화 및 코드 그룹 식별 단계로, 이 단계에서는 첫 번째 셀 탐색 과정에서 알아낸 마스킹 타이밍을 기준으로 셀의 코드 그룹을 식별하고 프레임의 시작 시점을 검출한다. 이는 매 슬롯마다 256칩 구간 동안 확산되어 전송된 2차 동기화 코드()와 코드 세트의 17개 코드를 이용하여 상관을 취하고, 최대 상관값이 확인되는 시점에서 프레임 타이밍을 얻을 수 있다.
세 번째 단계는 스크램블링 코드 식별 단계로, 두 번째 셀 탐색 과정에서 알아낸 코드 그룹 내에 모든 코드와 1차 공통 제어 물리 채널(PCCPCH)의 심볼들간에 상관을 통해 1차 스크램블링 코드(primary scrambling code)가 식별된다. 1차 스크램블링 코드(primary scrambling code)가 식별된 이후 1차 공통 제어 물리 채널(PCCPCH)이 검출된다. 이에 따라 슈퍼 프레임 동기화를 얻을 수 있으며 또한 1차 공통 제어 물리 채널(PCCPCH)이 브로드캐스트 채널(BCH : Broadcast Channel)을 나르는데 사용하는 하향 링크 물리 채널이므로 셀에 대해 보다 분명한 브로드캐스트 채널(BCH) 정보를 얻어낼 수 있다.
다음은 도 2의 구성을 참조하여 기지국을 탐색하는 보다 상세한 절차를 설명한다.
셀 탐색 절차의 첫 번째 단계인 슬롯 동기화를 위한 사용자측(UE) 수신 장치의 동작은 다음과 같다.
우선 수신 장치는 매 슬롯마다 256칩 구간 동안 동기화 코드에 의해 확산되어 전송된 여러 기지국 신호를 수신한다. 수신 신호는 I채널신호와 Q채널신호로 나뉘어진 후 반송파가 제거된다.
반송파가 제거된 각 I채널신호 및 Q채널신호는 각각 펄스 성형 필터(1,2)를 통과한 후 다시 정합 필터(3,4)를 거치게 되는데, 정합 필터(3,4)는 직교 골드 코드(OGC : Orthogonal Gold Code)(CP)를 사용하여 여러 수신 신호에 대해 수신 신호의 각 칩 지연별로 상관을 취하고 그 결과를 각각 스퀘어부(5,6)에 보낸다.
스퀘어부(5,6)에서 제곱된 각 상관 결과값은 합산되어 저장되는데, 지금까지의 절차는 한 칩씩 지연된 수신 신호에 대해 반복적으로 수행되며, 그에 따른 칩 단위의 각 상관 결과값은 슬롯 합산 블록(slot sum)(7)에 슬롯 단위로 저장된다.
이후 제1 판정 논리 블록(Decision logic)(8)은 슬롯 합산 블록(7)에 저장된 슬롯 단위의 상관 결과값들을 미리 설정된 특정 임계치와 비교하여, 그 비교 결과 상기 임계치를 초과하는 것들 중에서 최대 상관 결과가 도출되는 칩 지연을 슬롯 시작 시점으로 결정한다. 그런데 만약 상기 임계치를 초과하는 슬롯 단위의 상관 결과가 도출되지 않으면, 슬롯 시작 시점을 검출하기 위한 첫 번째 단계는 반복된다.
다음은 셀 탐색 절차의 두 번째 단계인 프레임 동기화 및 코드 그룹 식별을 위한 사용자측(UE) 수신 장치의 동작을 설명한다.
반송파가 제거된 각 I채널신호 및 Q채널신호는 각각 펄스 성형 필터(1,2)를 통과한 후 17 상관 뱅크(Bank of 17 correlators)(9)로 입력된다. 이 때 셀 탐색 첫 번째 단계에서 검출된 슬롯 시작 시점이 17 상관 뱅크(9)에 제공된다.
여기서, 17 상관 뱅크(9)는 서로 다른 직교 골드 코드()를 사용하는 17개의 상관기(미도시)가 포함되어 있으며, 이들 상관기들은 제공된 슬롯 시작 시점을 기준으로 입력되는 각 기지국 신호와 자신에게 부여된 256칩 길이의 직교 골드 코드()를 상관시키고, 그 결과를 제3 스퀘어부(10) 및 제4 스퀘어부(11)에 보낸다.
스퀘어부(10,11)에서 제곱된 각 상관 결과값은 합산되어 저장되는데, 지금까지의 절차는 16 슬롯, 즉 한 프레임 단위로 반복되며, 그에 따른 각 슬롯 단위의 상관 결과값들은 판정 매트릭스 블록(Decision matrix)(12)에 프레임 단위로 저장된다.
이후 판정 매트릭스 블록(12)에 저장된 프레임 단위의 상관 결과값들은 제2 판정 논리 블록(Decision logic)(13)에 제공되며, 제2 판정 논리 블록(13)은 동기화 코드 테이블을 이용하여 상기 제공된 상관 결과들로부터 판정 변수(Decision variable)를 만든다. 이 때 제2 판정 논리 블록(13)은 만들어진 판정 변수 중 최대값이 도출되는 코드 그룹을 식별하고 프레임 시작 시점을 검출한다.
다음은 셀 탐색 절차의 세 번째 단계인 스크램블링 코드 식별을 위한 사용자측(UE) 수신 장치의 동작을 설명한다.
반송파가 제거된 각 I채널신호 및 Q채널신호는 각각 펄스 성형 필터(1,2)를 통과한 후 검출된 프레임 시작 시점에서 채널 구분을 위한 직교 가변 확산 인자(Orthogonal Variable Spreading Factor ; 이하, OVSF 라 약칭함) 코드와 곱해져 16 상관 뱅크(Bank of 16 correlators)(14)로 입력된다.
여기서, 16 상관 뱅크(14)는 16개의 서로 다른 코드 그룹별로 16개의 상관기(미도시)가 포함되어 있으며, 이들 상관기들은 제공된 프레임 시작 시점을 기준으로 입력되는 각 신호와 자신에게 부여된 직교 골드 코드를 심볼 단위로 상관시키고, 그 상관 결과를 각각 스퀘어부(15,16)에 보낸다.
스퀘어부(15,16)에서 제곱된 각 상관 결과값은 I채널과 Q채널이 합산되어 심볼 합산 블록(Symbol sum)(17)에 심볼 단위로 저장되며, 이후 제3 판정 논리 블록(18)은 심볼 단위의 상관 결과값들을 미리 설정된 특정 임계치와 비교한다.
여기서 제3 판정 논리 블록(18)의 비교 결과에서 상기 임계치를 초과하는 상관 결과가 도출되는 상관기 중 최대 상관 결과값이 검출된 상관기 번호를 알 수 있다.
각 상관기는 셀 탐색 두 번째 단계에서 알아낸 코드 그룹의 16개의 직교 골드 코드 중 어느 하나를 사용하기 때문에, 상관기 번호를 알면 16개의 직교 골드 코드 중 상기 검출된 상관기 번호에 해당되는 직교 골드 코드를 스크램블링 코드로 사용하는 해당 기지국을 알 수 있다.
그런데 만약 상기 임계치를 초과하는 상관 결과가 도출되지 않으면, 스크램블링 코드를 식별하기 위한 세 번째 단계는 반복된다.
이렇게 심볼 단위의 상관을 통해 스크램블링 코드(primary scrambling code)가 식별됨에 따라 이후 1차 공통 제어 물리 채널(PCCPCH)이 검출되며, 또한 해당 기지국에 대해 정확한 브로드캐스트 채널(BCH) 정보를 얻는다.
이와 같은 셀 탐색 3단계가 완료되면, 기지국 신호의 주경로가 획득된다.
도 3은 본 발명에 따른 고속 다중 경로 획득 절차를 설명하기 위한 본 발명에 따른 사용자측(UE) 수신 장치의 구성을 나타낸 블록구성도이다.
본 발명에서는 상기한 일반적인 셀 탐색 절차 3단계에 의해 특정 기지국의 주경로(mainpath)를 획득한 후 다중 경로를 획득한다.
다중 경로를 획득하기 위해서는 셀 탐색 세 번째 단계를 수행하는 16 상관 뱅크(140)의 16개의 상관기(미도시)에 통일된 스크램블링 코드가 사용된다. 즉 해당 기지국의 주경로를 획득할 때 상관에 의해 최대 상관 결과가 도출되었던 상관기의 직교 골드 코드가 나머지 15개의 상관기에도 동일하게 부여된다.
먼저 다중 경로 획득을 위한 셀 탐색 절차의 첫 번째 단계가 수행되는 사용자측(UE) 수신 장치의 동작은 다음과 같다.
우선 수신 장치는 매 슬롯마다 256칩 구간 동안 동기화 코드에 의해 확산되어 전송된 다중 경로 신호를 수신한다. 수신 신호는 I채널신호와 Q채널신호로 나뉘어진 후 반송파가 제거된다.
반송파가 제거된 각 I채널신호 및 Q채널신호는 각각 펄스 성형 필터(10,20)를 통과한 후 다시 정합 필터(30,40)를 거치게 되는데, 정합 필터(30,40)는 직교 골드 코드(OGC : Orthogonal Gold Code)(CP)를 사용하여 상기한 셀 탐색 첫 번째 단계에서 찾은 주경로를 중심으로 특정 탐색 윈도우 크기(Window size ; 일 예로 256칩)를 정해 그 안에 모든 다중 경로의 슬롯 시작점이 있다고 가정한다. 이후 그 탐색 윈도우 크기안의 수신 신호에 대해 수신 신호의 각 칩 지연별로 상관을 취하고 그 결과를 각각 스퀘어부(50,60)에 보낸다.
스퀘어부(50,60)에서 제곱된 각 상관 결과값은 합산되어 저장되는데, 지금까지의 절차는 한 칩씩 지연된 다중 경로 신호에 대해 탐색 윈도우 크기만큼 반복적으로 수행되며, 그에 따른 심볼 단위의 각 상관 결과값은 각 칩 지연에 따라 슬롯 합산 블록(slot sum)(70)에 각각 저장되고, 또한 슬롯 단위로 특정 슬롯수만큼 누적되어 저장된다.
이후 제1 판정 논리 블록(Decision logic)(80)은 슬롯 합산 블록(70)에 저장된 슬롯 단위의 상관 결과값들을 미리 설정된 특정 임계치와 비교하여, 그 비교 결과 상기 임계치를 초과하는 상관 결과가 도출되는 칩 지연들을 각 다중 경로 신호에 대한 슬롯 시작 시점으로 결정한다. 그런데 만약 상기 임계치를 초과하는 슬롯 단위의 상관 결과가 도출되지 않으면, 슬롯 시작 시점을 검출하기 위한 첫 번째 단계는 반복된다.
주경로를 찾은 후에 몇 슬롯의 시간이 흘렀는지는 수신 장치 내부의 클럭에 의해 계산할 수 있으므로, 셀 탐색 첫 번째 단계에서 알려준 다중 경로의 슬롯 타이밍들은 프레임 시작점으로부터 몇 번째 슬롯인지 알 수 있다. 이 때문에 코드 그룹은 주경로 탐색에서 이미 알려져 있고, 기존의 주경로 탐색에서 필요했던 프레임 시작점과 코드 그룹을 찾기 위한 셀 탐색 두 번째 단계는 필요없게 된다.
다음은 다중 경로 획득을 위한 셀 탐색 절차의 세 번째 단계를 수행하는 사용자측(UE) 수신 장치의 동작을 설명한다.
반송파가 제거된 각 다중 경로의 I채널신호 및 Q채널신호는 각각 펄스 성형 필터(10,20)를 통과한 후 다중 경로 탐색을 위한 셀 탐색 첫 번째 단계에서 검출된 각 슬롯 시작 시점에서 채널 구분을 위한 OVSF 코드와 곱해져 16 상관 뱅크(Bank of 16 correlators)(140)로 입력된다.
여기서, 16 상관 뱅크(140)는 16개의 상관기(미도시)가 포함되어 있으며, 이들 상관기들은 제공된 슬롯 시작 시점을 기준으로 입력되는 각 신호와 자신에게 부여된 직교 골드 코드를 심볼 단위로 상관시키고, 그 상관 결과를 각각 스퀘어부(150,160)에 보낸다. 그런데, 16 상관 뱅크(140)의 16개의 상관기(미도시)에는 상기 기지국의 주경로를 획득할 때 상관에 의해 최대 상관 결과가 도출되었던 상관기의 스크램블링 코드가 동일하게 부여되어 있고, 각 상관기의 스크램블링 코드는 상기한 첫 번째 단계에서 알려준 슬롯 시작 시점이 프레임의 시작 시점으로부터 떨어진 슬롯수 만큼 쉬프트되어 있다. 이 때 첫 번째 단계에서 알려준 임계치를 넘는 슬롯 시작 시점이 16개보다 작으면 그 수만큼의 상관기만 다중 경로 탐색을 위한 셀 탐색 세 번째 단계에 사용하면 된다.
이후 스퀘어부(150,160)에서 제곱된 각 상관 결과값은 I채널과 Q채널이 합산되어 심볼 합산 블록(Symbol sum)(170)에 심볼 단위로 특정 심볼 구간만큼 누적되어 저장되며, 이후 제3 판정 논리 블록(180)은 심볼 단위의 상관 결과값들을 미리 설정된 특정 임계치와 비교하여, 상기 임계치를 초과하는 상관 결과로부터 다중 경로를 획득한다.
그런데 만약 상기 임계치를 초과하는 상관 결과가 도출되지 않으면 상기한 첫 번째 단계부터 다시 반복된다.
이상에서 설명한 바와 같이 본 발명에 따른 고속 다중 경로 획득 방법 및 그를 위한 수신 장치를 사용하면 다음과 같은 효과가 있다.
사용자측(UE)이 특정 기지국에 대한 다중 경로를 빨리 획득할 수 있기 때문에, 유효한 정보를 가진 하향 링크 채널을 신속히 검파할 수 있다.
또한, 사용자측(UE)이 서빙 기지국에서 다른 목적 기지국으로 이동할 경우에, 핸드 오프를 보다 신속하게 완료시킬 수 있다.

Claims (3)

  1. 사용자측(UE)에서 셀 탐색 절차에 의해 특정 기지국에 대한 주경로(mainpath)를 획득하는 단계와,
    상기 주경로 획득 이후 상기 기지국으로부터 수신된 여러 다중 경로 신호에 대해 각 슬롯 시작 시점을 검출하는 단계와,
    상기 각 슬롯 시작 시점을 기준으로 상기 수신된 여러 다중 경로 신호에 대해 상관을 취하고, 그 상관 결과로부터 상기 기지국에 대한 다중 경로를 획득하는 단계로 이루어지는 것을 특징으로 하는 고속 다중 경로 획득 방법.
  2. 제 1 항에 있어서, 상기 다중 경로 획득 단계는,
    각 다중 경로에 대한 슬롯 시작 시점을 기준으로 상관을 취한 결과가 미리 설정된 임계치를 초과할 경우, 이를 상기 기지국에 대한 다중 경로로 판정하는 것을 특징으로 하는 고속 다중 경로 획득 방법.
  3. 제 1 항에 있어서, 상기 다중 경로 획득 단계에는, 상기 여러 다중 경로 신호에 대해 상기 각 슬롯 시작 시점을 기준으로 동일한 직교 골드 코드가 상기 주경로 획득시에 사용되는 복수개의 상관기에 사용되어 상관이 수행되는 것을 특징으로 하는 고속 다중 경로 획득 방법.
KR1019990041383A 1999-09-27 1999-09-27 고속 다중 경로 획득 방법 및 그를 위한 수신 장치 KR100311527B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990041383A KR100311527B1 (ko) 1999-09-27 1999-09-27 고속 다중 경로 획득 방법 및 그를 위한 수신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990041383A KR100311527B1 (ko) 1999-09-27 1999-09-27 고속 다중 경로 획득 방법 및 그를 위한 수신 장치

Publications (2)

Publication Number Publication Date
KR20010028884A true KR20010028884A (ko) 2001-04-06
KR100311527B1 KR100311527B1 (ko) 2001-10-18

Family

ID=19612943

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990041383A KR100311527B1 (ko) 1999-09-27 1999-09-27 고속 다중 경로 획득 방법 및 그를 위한 수신 장치

Country Status (1)

Country Link
KR (1) KR100311527B1 (ko)

Also Published As

Publication number Publication date
KR100311527B1 (ko) 2001-10-18

Similar Documents

Publication Publication Date Title
EP1092285B1 (en) Appararus and method for synchronizing channels in a w-cdma communication system
US7627020B2 (en) Acquisition circuit for low chip rate option for mobile telecommunication system
KR100589478B1 (ko) 시분할 이중 시스템에서의 셀 검색 방법, 노드 비(b) 및사용자 장치
KR20030034746A (ko) 이동 통신 시스템의 셀 탐색 장치 및 방법
AU2002347866A1 (en) Acquisition circuit for low chip rate option for mobile telecommunication system
JP3473575B2 (ja) Cdma移動通信装置及びそれに用いる基地局検出方法
KR20000015743A (ko) 부호분할다중접속 통신시스템의 피.엔 시퀀스 식별장치
KR100311527B1 (ko) 고속 다중 경로 획득 방법 및 그를 위한 수신 장치
KR100311526B1 (ko) 고속 셀 탐색 방법 및 그를 위한 수신 장치
KR100311529B1 (ko) 기지국 탐색 방법 및 그를 위한 장치
KR100311528B1 (ko) 기지국 탐색 방법 및 그를 위한 수신 장치
AU2006200703A1 (en) Acquisition Circuit for Low Chip Rate Option for Mobile Telecommunication System

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050628

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee