KR20000039903A - Device for controlling reset of memory - Google Patents

Device for controlling reset of memory Download PDF

Info

Publication number
KR20000039903A
KR20000039903A KR1019980055370A KR19980055370A KR20000039903A KR 20000039903 A KR20000039903 A KR 20000039903A KR 1019980055370 A KR1019980055370 A KR 1019980055370A KR 19980055370 A KR19980055370 A KR 19980055370A KR 20000039903 A KR20000039903 A KR 20000039903A
Authority
KR
South Korea
Prior art keywords
power
memory
power supply
battery
control unit
Prior art date
Application number
KR1019980055370A
Other languages
Korean (ko)
Inventor
윤태인
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR1019980055370A priority Critical patent/KR20000039903A/en
Publication of KR20000039903A publication Critical patent/KR20000039903A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/60Protecting data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)

Abstract

PURPOSE: A control device for resetting a memory is provided to prevent an illegal copy of a data stored in a memory equipped in a network equipment to use a public network or an exclusive line. CONSTITUTION: A control unit of memory reset(60) is supplied a power with a method differed to the other element inside a system. When the power offered from a supplying device of power(70) is fed, an internal power and a power of recharging battery(61) are fed to a control unit of power supply(62). The control unit of power supply(62) outputs only a higher voltage by comparing two kinds of voltages. When the power offered from the supplying device of power(70) and the recharging battery(61) are all fed, the internal voltage fed from the supplying circuit of power(70) is offered to battery backup SRAMs(64,65). When the power offered from the supplying device of power(70) is not fed, only the voltage offered from the recharging battery(61) is fed to battery backup SRAMs(64,65). The recharging battery(61) is recharged when the power supply is restarted from the supplying circuit of power(70). A switch for resetting(63) is installed in the middle of power line supplied to the battery backup SRAMs(64,65) and resets every information stored in the battery backup SRAMs(64,65) when the power supply is blocked.

Description

메모리 리셋 제어 장치Memory reset control unit

본 발명은 네트워크 장비에 적용되는 메모리 리셋 제어 장치에 관한 것으로서, 특히 공중망 또는 전용선을 사용하는 네트워크 장비에 구비된 메모리에 저장된 데이터를 불법적으로 복사(copy)하는 것을 방지하기에 적당하도록 한 메모리 리셋 제어 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a device for controlling memory reset applied to network equipment, and more particularly to a memory reset control adapted to prevent illegal copying of data stored in a memory provided in a network equipment using a public network or a leased line. Relates to a device.

최근 들어 정보 통신 분야의 급속한 기술 발전에 힘입어 여러 가지 다양한 통신 기술이 적용되는 제품이 많은 소비자에게 판매되고 있다. 이러한 제품은 하드웨어적인 면보다는 소프트웨어적인 프로그램 및 이를 응용한 기술이 주류를 이루고 있다.Recently, with the rapid development of technology in the field of information and communication, products to which various various communication technologies are applied are sold to many consumers. These products are mainly composed of software programs and technologies using them rather than hardware aspects.

그러나, 정말 좋은 제품이 출시된다 해도 후발업체가 선발 업체에서 만든 제품을 모조하여 싼 가격으로 판매하기 때문에 선의의 피해자가 생기기 쉽다.However, even if a really good product is released, it is easy to be a victim of good faith because latecomers sell products made by starters at low prices.

따라서, 제품의 내부를 개봉하면, 자동으로 제품의 메모리에 저장된 데이터를 모두 리셋시켜 제품의 차별성을 결정짓는 중요한 기술이 외부로 유출되는 것을 막기 위한 방안에 많은 관심이 집중되어 있다.Therefore, when the inside of the product is opened, a lot of attention is focused on a method for preventing the leakage of important technology that automatically determines all the data stored in the product memory to determine product differentiation to the outside.

본 발명의 목적은 이상에서 언급한 종래 기술의 문제점을 감안하여 안출한 것으로서, 손쉽게 구할 수 있는 온/오프 스위치를 이용하여 메모리를 감싸고 있는 외부 케이스를 개봉하면, 자동으로 메모리에 저장된 데이터가 리셋되는 메모리 리셋 제어 장치를 제공하기 위한 것이다.An object of the present invention has been made in view of the above-mentioned problems of the prior art, and when the external case surrounding the memory is opened using an easily available on / off switch, the data stored in the memory is automatically reset. It is to provide a memory reset control device.

이상과 같은 목적을 달성하기 위한 본 발명의 일 특징에 따르면, 메모리 리셋 제어 장치가 입력되는 외부 전압과 밧데리에서 제공되는 밧데리 전압을 서로 비교하여 높은 전압만을 출력시키는 전원 공급 제어부와, 상기 전원 공급 제어부에서 제공되는 전원에 의해 소정 정보를 저장하는 적어도 하나 이상의 메모리와, 상기 전원 공급 제어부에서 출력되는 전원을 단속하는 리셋용 스위치로 구성된다.According to an aspect of the present invention for achieving the above object, a power supply control unit for outputting only a high voltage by comparing the external voltage input to the battery reset control device and the battery voltage provided from the battery, and the power supply control unit At least one memory for storing predetermined information by the power supplied from the, and a reset switch for intermittent the power output from the power supply controller.

여기서, 본 발명의 일 실시 예에 사용되는 메모리는 전원 공급이 차단되면 저장된 정보가 모두 지워지는 배터리 백업 SRAM이다,Here, the memory used in an embodiment of the present invention is a battery backup SRAM in which all stored information is erased when the power supply is cut off.

또한, 리셋용 스위치는 한 번 누르면 온되고 또 다시 누르면 오프되는 온/오프 방식의 스위치가 적용된다.In addition, the on / off switch is applied to the reset switch that is turned on once and turned off again.

또한, 리셋용 스위치의 온/오프 버튼은 메모리 리셋 제어 장치의 내부 벽면에 밀착되도록 설치되는 것이 바람직하다.Further, the on / off button of the reset switch is preferably provided to be in close contact with the inner wall of the memory reset control device.

도 1은 본 발명에 따른 메모리 리셋 제어부가 구비된 정보시스템의 블록구성도.1 is a block diagram of an information system having a memory reset control unit according to the present invention;

도 2는 도 1의 메모리 리셋 제어부의 블록구성도.FIG. 2 is a block diagram illustrating a memory reset control unit of FIG. 1. FIG.

도 3은 도 2의 리셋 스위치의 설치 상태를 보인 정면도.3 is a front view showing an installation state of the reset switch of FIG.

도 4는 도 2의 리셋 스위치의 온/오프 상태를 설명하기 위한 도면.4 is a view for explaining an on / off state of the reset switch of FIG.

*도면의 주요부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10 ; 로직 제어부 20 : 망 접속부10; Logic Control Unit 20: Network Connection

30 : 중앙 처리 장치 40 : 주변 장치 제어부30: central processing unit 40: peripheral device control unit

50 : 주 메모리 60 ; 메모리 리셋 제어부50: main memory 60; Memory reset control unit

70 ; 전원 공급 회로 80 : 리셋용 스위치의 온/오프 버튼70; Power supply circuit 80: On / off button of reset switch

이하 본 발명의 바람직한 일 실시 예에 따른 구성 및 작용을 첨부된 도면을 참조하여 설명한다.Hereinafter, a configuration and an operation according to an exemplary embodiment of the present invention will be described with reference to the accompanying drawings.

도 1은 본 발명에 따른 메모리 리셋 제어부가 구비된 정보시스템의 블록구성도이다. 도 1을 참조하면, 본 발명의 메모리 리셋 제어부가 구비된 정보 시스템은 외부의 망과 데이터 통신이 가능하도록 회선을 연결해 주는 망 접속부(20)와, LCD, LED, 스위치 등으로 구성되어 전체 장비의 상태 및 조작을 실행하기 위한 장치 제어부(40)와, 장치 제어부(40)의 인터페이스를 담당하는 로직 제어부(10)와, 정보 시스템의 전체적인 운용을 제어하는 중앙 처리 장치(30)와, 중앙 처리 장치(30)의 제어에 의해 데이터를 독출(READ) 또는 기입(WRITE)하는 주 메모리(50)와, 정보 시스템에 전원을 공급하는 전원 공급회로(70)와, 전원 공급회로(70)에서 제공되는 전압의 유무에 따라 자체적으로 저장하고 있는 데이터를 리셋시키는 메모리 리셋 제어부(60)로 구성된다. 이때, 정보 시스템의 운용자는 다른 사람들이 무단으로 복사하려는 데이터나 프로그램을 메모리 리셋 제어부(60)에 구비된 메모리에 저장시킨다.1 is a block diagram of an information system including a memory reset controller according to the present invention. Referring to FIG. 1, an information system including a memory reset control unit of the present invention includes a network connection unit 20 for connecting a line to enable data communication with an external network, an LCD, an LED, a switch, and the like. A device control unit 40 for executing states and operations, a logic control unit 10 in charge of the interface of the device control unit 40, a central processing unit 30 for controlling the overall operation of the information system, and a central processing unit A main memory 50 that reads or writes data under the control of 30, a power supply circuit 70 for supplying power to the information system, and a power supply circuit 70; It is composed of a memory reset control unit 60 for resetting the data stored in itself according to the presence or absence of voltage. At this time, the operator of the information system stores the data or program that others want to copy unauthorizedly in the memory provided in the memory reset control unit 60.

여기서, 메모리 리셋 제어부(60)는 도 2에 도시된 바와 같이 전원 공급회로(70)에서 제공되는 내부 전압(VCC)과 재충전 밧데리(61)에서 제공되는 밧데리 전압을 서로 비교하여 높은 전압만을 출력시키는 전원 공급 제어부(62)와, 소정 데이터나 프로그램을 저장하는 배터리 백업 SRAM(64,65)와, 전원 공급 제어부(62)의 출력 전원을 단속하는 리셋용 스위치(62)와, 배터리 백업 SRAM(64,65)을 부팅시킬 때 사용하는 부팅 롬(66)으로 구성된다.Here, the memory reset controller 60 compares the internal voltage VCC provided by the power supply circuit 70 and the battery voltage provided by the rechargeable battery 61 to output only a high voltage as shown in FIG. 2. A power supply control unit 62, battery backup SRAMs 64 and 65 for storing predetermined data and programs, a reset switch 62 for controlling the output power of the power supply control unit 62, and a battery backup SRAM 64; 65, a booting ROM 66 used for booting.

이와 같은 구성을 갖는 본 발명에 따른 메모리 리셋 제어 장치의 동작을 첨부된 도면을 참조하여 설명한다.An operation of the memory reset control device according to the present invention having such a configuration will be described with reference to the accompanying drawings.

본 발명의 일 실시 예에서는 공중망 또는 전용선을 사용하는 정보 시스템에서 외부로 유출되는 것을 방지하고 싶은 중요한 정보를 배터리 백업 SRAM(64,65)을 상용하여 저장하고, 온/오프 타입의 리셋용 스위치(63)를 부착하여 메모리 리셋 제어부(60)나 장치 개봉시 배터리 백업 SRAM(64,65)에 저장되어 있는 정보를 지운다. 따라서, 중요한 정보가 불법적으로 외부에 유출되는 것을 막을 수 있다.According to an embodiment of the present invention, the battery backup SRAMs 64 and 65 are commonly used to store important information that is to be prevented from leaking to the outside in an information system using a public network or a leased line, and an on / off type reset switch ( 63) to erase information stored in the memory reset control unit 60 or the battery backup SRAMs 64 and 65 when the device is opened. Therefore, important information can be prevented from being leaked to the outside illegally.

여기서, 도 2에 도시한 메모리 리셋 제어부(60)는 시스템 내의 다른 소자들과는 다른 방식으로 전원을 공급받는다. 즉, 전원 공급장치(70)에서 제공되는 전원이 인가되었을 때에는 내부 전압(VCC)과 재충전 밧데리(61)의 전압(BVCC)이 전원 공급 제어부(62)에 각각 인가된다. 전원 공급 제어부(62)는 입력되는 두 종류의 전압을 서로 비교하여 높은 전압만을 출력시킨다. 만일, 전원 공급장치(70)와 재충전 밧데리(61)에서 제공되는 전원이 모두 인가되었을 경우는 전원 공급장치(70)에서 제공되는 내부 전압(VCC)을 배터리 백업 SRAM(64,65)에 제공한다. 반면, 전원 공급장치(70)에서 제공되는 전원이 인가되지 않은 경우는 재충전 밧데리(61)에서 제공되는 전압(BVCC)만을 배터리 백업 SRAM(64,65)에 제공한다. 즉, 본 발명의 일 실시 예에서는 전원 공급 제어부(62)가 입력되는 두 종류의 전압을 비교하여 상대적으로 높은 전압을 출력시킨다.Here, the memory reset control unit 60 shown in FIG. 2 is powered in a different manner from other elements in the system. That is, when the power supplied from the power supply device 70 is applied, the internal voltage VCC and the voltage BVCC of the rechargeable battery 61 are applied to the power supply controller 62, respectively. The power supply controller 62 compares the two input voltages with each other and outputs only a high voltage. If both the power supplied from the power supply 70 and the rechargeable battery 61 are applied, the internal voltage VCC provided from the power supply 70 is provided to the battery backup SRAMs 64 and 65. . On the other hand, when the power supplied from the power supply 70 is not applied, only the voltage BVCC provided from the rechargeable battery 61 is provided to the battery backup SRAMs 64 and 65. That is, in one embodiment of the present invention, the power supply control unit 62 compares two input voltages and outputs a relatively high voltage.

재충전 밧데리(61)는 전원 공급 회로(70)에서 전원 공급이 재개될 경우 다시 재충전한다.The rechargeable battery 61 recharges again when power supply is resumed in the power supply circuit 70.

여기서, 리셋용 스위치(63)는 배터리 백업 SRAM(64,65)로 공급되는 전원 라인의 중간에 설치되어, 전원공급이 차단될 경우 배터리 백업 SRAM(64,65)에 저장된 정보를 모두 리셋시킨다. 또한, 리셋용 스위치(63)의 부착 위치는 도 3에 도시된 바와 같이 리셋용 스위치(63)의 온/오프 버튼(80)이 장치의 내부 벽면에 밀착되도록 설치된다. 리셋용 스위치(63)는 도 4에 도시된 바와 같은 온/오프 상태를 잦는 온/오프 스위치이면 모두 적용될 수 있으며, 재질에 있어서도 플라스틱이나 기타 어떤 재질이어도 무방하다.Here, the reset switch 63 is installed in the middle of the power supply line supplied to the battery backup SRAMs 64 and 65, and resets all the information stored in the battery backup SRAMs 64 and 65 when the power supply is cut off. In addition, the attachment position of the reset switch 63 is installed so that the on / off button 80 of the reset switch 63 is in close contact with the inner wall of the apparatus as shown in FIG. The reset switch 63 may be applied as long as the on / off switch is frequently on / off as shown in FIG. 4, and may be plastic or any other material.

따라서, 어떤 사람이 본 발명에 따른 메모리 리셋 장치가 구비된 제품의 외부 케이스를 불법적으로 개봉하면, 리셋용 스위치(63)의 온/오프 버튼(80)의 접점이 떨어져 결국, 배터리 백업 SRAM(64,65)으로 제공되는 전원이 모두 차단되므로 배터리 백업 SRAM(64,65)에 저장된 정보는 모두 지워지게 된다.Therefore, when a person illegally opens the outer case of the product with the memory reset device according to the present invention, the contact of the on / off button 80 of the reset switch 63 is dropped, resulting in battery backup SRAM 64. Since all of the power supplied to the power supply unit 65 is cut off, all information stored in the battery backup SRAMs 64 and 65 is erased.

이상의 설명에서와 같은 본 발명에 따르면, 본 발명에 따른 메모리 리셋 장치가 구비된 제품의 외부 케이스를 불법적으로 개봉하여 배터리 백업 SRAM(64,65)에 저장된 정보를 복사하거나 어떤 목적을 가지고 이용하려면, 리셋용 스위치(63)의 온/오프 버튼(80)의 접점이 떨어트린다. 즉, 배터리 백업 SRAM(64,65)으로 제공되는 전원을 모두 차단시켜 배터리 백업 SRAM(64,65)에 저장된 정보는 모두 지워지게 된다. 따라서, 제품의 차별성을 결정짓는 중요한 기술이 외부로 유출되는 것을 효과적으로 막을 수 있다.According to the present invention as described above, to illegally open the outer case of the product equipped with the memory reset device according to the present invention to copy the information stored in the battery backup SRAM (64, 65) or to use for some purpose, The contact of the on / off button 80 of the reset switch 63 drops. That is, all power provided to the battery backup SRAMs 64 and 65 is cut off so that all information stored in the battery backup SRAMs 64 and 65 is erased. Therefore, it is possible to effectively prevent the outflow of important technology that determines the product differentiation.

Claims (4)

입력되는 외부 전압과 밧데리에서 제공되는 밧데리 전압을 서로 비교하여 높은 전압만을 출력시키는 전원 공급 제어부와,A power supply controller for outputting only a high voltage by comparing the input external voltage with the battery voltage provided from the battery; 상기 전원 공급 제어부에서 제공되는 전원에 의해 소정 정보를 저장하는 적어도 하나 이상의 메모리와,At least one memory for storing predetermined information by a power provided from the power supply controller; 상기 전원 공급 제어부에서 출력되는 전원을 단속하는 리셋용 스위치로 구성된 것을 특징으로 하는 메모리 리셋 제어 장치.And a reset switch for interrupting the power output from the power supply control unit. 제 1항에 있어서, 상기 메모리는 전원공급이 차단되면 저장된 정보가 모두 지워지는 배터리 백업 SRAM인 것을 특징으로 하는 메모리 리셋 제어 장치.The apparatus of claim 1, wherein the memory is a battery backup SRAM in which all stored information is erased when the power supply is cut off. 제 1항에 있어서, 상기 리셋용 스위치는 한 번 누르면 온되고 또 다시 누르면 오프되는 온/오프 방식의 스위치인 것을 특징으로 하는 메모리 리셋 제어 장치.The memory reset control apparatus according to claim 1, wherein the reset switch is an on / off switch that is pressed once and then pressed again. 제 1항에 있어서, 상기 리셋용 스위치의 온/오프 버튼은 상기 메모리 리셋 제어 장치의 내부 벽면에 밀착되도록 설치되는 것을 특징으로 하는 메모리 리셋 제어 장치.The memory reset control device according to claim 1, wherein the on / off button of the reset switch is provided to be in close contact with an inner wall of the memory reset control device.
KR1019980055370A 1998-12-16 1998-12-16 Device for controlling reset of memory KR20000039903A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980055370A KR20000039903A (en) 1998-12-16 1998-12-16 Device for controlling reset of memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980055370A KR20000039903A (en) 1998-12-16 1998-12-16 Device for controlling reset of memory

Publications (1)

Publication Number Publication Date
KR20000039903A true KR20000039903A (en) 2000-07-05

Family

ID=19563130

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980055370A KR20000039903A (en) 1998-12-16 1998-12-16 Device for controlling reset of memory

Country Status (1)

Country Link
KR (1) KR20000039903A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667287B1 (en) * 1999-07-12 2007-01-12 스플래쉬 매뉴팩쳐링 코퍼레이션 Skin care composition
KR100973263B1 (en) * 2003-11-26 2010-07-30 주식회사 하이닉스반도체 A memory device having initial values

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100667287B1 (en) * 1999-07-12 2007-01-12 스플래쉬 매뉴팩쳐링 코퍼레이션 Skin care composition
KR100973263B1 (en) * 2003-11-26 2010-07-30 주식회사 하이닉스반도체 A memory device having initial values

Similar Documents

Publication Publication Date Title
US3980935A (en) Volatile memory support system
US5115508A (en) Password system utilizing two password types, the first being changeable after entry, the second being unchangeable until power is removed
US5870613A (en) Power mangement system for a computer
US5375246A (en) Back-up power supply apparatus for protection of stored data
US6647498B1 (en) Method and apparatus for preventing personal computer from being illegally used
US5237698A (en) Microcomputer
US6490491B1 (en) Method and device for programming a controller, in particular in a motor vehicle
GB2385495A (en) Data backup in a foldable cellular phone
JPH04178114A (en) Electronic appliance
US6298447B1 (en) Security control for computer power supply system
JP2002111787A (en) Portable telephone set
KR20000039903A (en) Device for controlling reset of memory
EP0523652B1 (en) Electronic apparatus with resume function
JP2002132389A (en) Electronic equipment
KR100186585B1 (en) Circuit for preventing discharge of battery of wireless terminal
KR940008247A (en) Automatic power-on method when set is turned off by noise
KR100314409B1 (en) Ram data emergency erase method
KR0170747B1 (en) A protection method for power on/off
KR20040044023A (en) Apparatus and method for managing data recorded on memory
JPH0517082A (en) Controller for elevator
JPS63288309A (en) Power source switching control circuit for electronic apparatus
KR950005245B1 (en) Method and device for protecting unauthorized copies
CN105573459A (en) Electronic equipment and signal processing method
JPH02128260A (en) Memory data checking system at the time of turning on/ off power source
JPS62254222A (en) Protecting device against service interruption

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application