KR20000008294A - Method for nor type flash memory device - Google Patents

Method for nor type flash memory device Download PDF

Info

Publication number
KR20000008294A
KR20000008294A KR1019980028037A KR19980028037A KR20000008294A KR 20000008294 A KR20000008294 A KR 20000008294A KR 1019980028037 A KR1019980028037 A KR 1019980028037A KR 19980028037 A KR19980028037 A KR 19980028037A KR 20000008294 A KR20000008294 A KR 20000008294A
Authority
KR
South Korea
Prior art keywords
gate
bit line
contact
line contact
cell array
Prior art date
Application number
KR1019980028037A
Other languages
Korean (ko)
Other versions
KR100275735B1 (en
Inventor
이헌규
최정혁
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980028037A priority Critical patent/KR100275735B1/en
Priority to JP35251298A priority patent/JP2000040806A/en
Priority to TW088111534A priority patent/TW439229B/en
Publication of KR20000008294A publication Critical patent/KR20000008294A/en
Application granted granted Critical
Publication of KR100275735B1 publication Critical patent/KR100275735B1/en

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Read Only Memory (AREA)

Abstract

PURPOSE: The method for a nor type flash memory device is provided. CONSTITUTION: A nor type flash memory has a several unit shells which has both a source and a drain formed at the area where a bit line meets a word line perpendicularly on a silicon board. The nor type flash memory has also a bit line contact which connects the drain and the bit line, a shell array part which connects a word line contact with the word line, a active contact which connects the silicon board to around the shell array part, and a peripheral circuit including a gate contact. The bit line contact on the shell array part is formed by using a mask different from the masks for the active contact, the word line contact, and the gate contact. The shell array part includes plug ions, and the bit line contact, the word line contact, the active contact and the gate contact include iron plug. As the bit line contact on the shell array part is formed independently from the active contact and the gate contact, the contacts are formed safely without the damage from etching.

Description

노아형 플래쉬 메모리 장치의 제조방법Manufacturing Method of Noah Type Flash Memory Device

본 발명은 플래쉬 메모리 장치의 제조방법에 관한 것으로, 특히 노아형(NOR)형 플래쉬(flash) 메모리 장치의 제조방법에 관한 것이다.The present invention relates to a method of manufacturing a flash memory device, and more particularly, to a method of manufacturing a NOR type flash memory device.

일반적으로, 반도체 메모리 장치의 종류에는 여러 가지가 있다. 그들중 RAM(random access memory)종류의 메모리 장치는 전원공급이 중단되면 기억된 정보가 소멸되는 특성을 갖는 반면, ROM(read only memory)종류의 메모리 장치는 외부로부터 전원공급이 중단되어도 기억된 정보를 그대로 유지하는 특성을 갖는다. 따라서 이러한 ROM 종류의 메모리 장치는 불휘발성 기억장치라 불린다. 이들 불휘발성 기억장치중 전기적으로 정보를 소멸시키거나 기입(프로그램) 할 수 있는 플래쉬 메모리 장치는 컴퓨터 및 메모리 카드 등에 널리 사용된다. 상기 플래쉬 메모리 장치는 크게 노아(NOR)형 플래쉬 메모리 장치와 낸드형(NAND) 플래쉬 메모리 장치로 대별할 수 있다. 여기서, 종래의 노아형 플래쉬 메모리 장치를 설명한다.Generally, there are various kinds of semiconductor memory devices. Among them, the RAM (random access memory) type memory device has the characteristic that the stored information is lost when the power supply is interrupted, whereas the ROM (read only memory) type memory device is stored information even when the power supply is interrupted from the outside. It has the property to remain as it is. Therefore, this ROM type memory device is called a nonvolatile memory device. Among these nonvolatile memory devices, a flash memory device capable of electrically erasing or writing (programming) information is widely used in computers, memory cards, and the like. The flash memory device may be roughly classified into a NOR flash memory device and a NAND flash memory device. Here, a conventional noah type flash memory device will be described.

도 1은 종래의 노아형 플래쉬 메모리 장치의 셀 어레이의 일부 레이아웃도이고, 도 2는 도 1의 Ⅱ-Ⅱ에 따른 노아형 플래쉬 메모리 장치의 단위 셀의 단면도이다.1 is a partial layout view of a cell array of a conventional NOR flash memory device, and FIG. 2 is a cross-sectional view of a unit cell of a NOA flash memory device according to II-II of FIG. 1.

구체적으로, 도 1의 종래의 노아형 플래쉬 메모리 장치는 비트라인(Bit Line :B/L)과 워드라인(Word Line: W/L)이 직교하는 영역에 플로팅 게이트(7)와 컨트롤 게이트(11)의 적층 구조로 된 단위 셀이 형성되어 있고, 두 개의 단위 셀이 하나의 비트라인 콘택(13)으로 비트라인과 연결된다. 그리고, 상기 워드라인과 평행한 액티브 소오스 영역(15)을 비트라인과 평행한 소오스 라인(Source Line: S/L)이 공통 소오스 콘택(17)을 통하여 연결된다. 상기 액티브 소오스 영역(15)은 기판(1)에 불순물을 주입하여 형성하는 불순물 영역으로 구성된다. 그리고, 도 2의 종래의 노아형 플래쉬 메모리 장치의 단위 셀은 소오스 영역(3a)및 드레인 영역(3b)이 형성된 반도체 기판 위에 터널 산화막(5)을 개제하여 형성된 플로팅 게이트(7)와, 상기 플로팅 게이트(7) 상에 형성된 절연막(9)과 상기 절연막(9) 상에 형성된 컨트롤 게이트(11)로 구성된다.Specifically, the conventional noah type flash memory device of FIG. 1 has a floating gate 7 and a control gate 11 in a region where a bit line (B / L) and a word line (W / L) are orthogonal to each other. A unit cell having a stacked structure of) is formed, and two unit cells are connected to the bit line through one bit line contact 13. In addition, a source line S / L parallel to the bit line is connected to the active source region 15 parallel to the word line through a common source contact 17. The active source region 15 is composed of an impurity region formed by injecting impurities into the substrate 1. The unit cell of the conventional NOR-type flash memory device of FIG. 2 includes a floating gate 7 formed by interposing a tunnel oxide film 5 on a semiconductor substrate on which a source region 3a and a drain region 3b are formed. And an insulating film 9 formed on the gate 7 and a control gate 11 formed on the insulating film 9.

이상과 같은 종래의 노아형 플래쉬 메모리 장치는 액티브 소오스 영역(15)을 16 내지 32비트마다 공통 소오스 콘택(17)을 통하여 소오스 라인과 연결하기 때문에 셀 면적이 축소되어 액티브 소오스 영역의 액티브 폭(도 1의 t)이 감소할 경우 액티브 소오스 영역(15)의 저항이 증가하여 셀 프로그램시 발생되는 수백 ㎂의 전류를 빠른 시간내에 방전(discharge)시킬 수 없는 단점이 있다.In the conventional Noah type flash memory device as described above, since the active source region 15 is connected to the source line through the common source contact 17 every 16 to 32 bits, the cell area is reduced, so that the active width of the active source region (Fig. When t) of 1 is decreased, the resistance of the active source region 15 is increased, so that a current of hundreds of mA generated during cell programming cannot be discharged quickly.

따라서, 본 발명이 이루고자 하는 기술적 과제는 상기 액티브 소오스 영역의 저항을 감소시키고 셀어레이부 및 주변회로부의 콘택 형성시 공정을 단순화하면서 식각손상을 줄일 수 있는 노아형 플래쉬 메모리 장치의 제조방법을 제공하는 데 있다.Accordingly, an object of the present invention is to provide a method of manufacturing a noah type flash memory device that can reduce the etching damage while reducing the resistance of the active source region and simplify the process of forming a contact between the cell array portion and the peripheral circuit portion. There is.

도 1은 종래의 노아형 플래쉬 메모리 장치의 셀 어레이의 일부 레이아웃도이다.1 is a partial layout diagram of a cell array of a conventional quinoa flash memory device.

도 2는 도 1의 Ⅱ-Ⅱ에 따른 노아형 플래쉬 메모리 장치의 단위 셀의 단면도이다.FIG. 2 is a cross-sectional view of a unit cell of a quinoa flash memory device according to II-II of FIG. 1.

도 3은 본 발명에 의한 노아형 플래쉬 메모리 장치의 셀 어레이부 및 주변회로부의 레이아웃도이다.3 is a layout diagram of a cell array unit and a peripheral circuit unit of a noah type flash memory device according to the present invention.

도 4 내지 도 12는 본 발명에 의하여 셀 어레이부와 주변회로부를 갖는 노아형 플래쉬 메모리 장치의 제조방법을 설명하기 위하여 도 2의 Ⅳ-Ⅳ에 따라 도시한 단면도들이다.4 to 12 are cross-sectional views taken along line IV-IV of FIG. 2 to explain a method of manufacturing a noah type flash memory device having a cell array unit and a peripheral circuit unit according to the present invention.

상기 기술적 과제를 달성하기 위하여, 본 발명은 실리콘 기판 상의 비트라인과 워드라인이 직교하는 영역에 형성되고 소오스 및 드레인을 구비한 복수개의 단위 셀과, 상기 단위 셀의 드레인과 상기 비트라인을 연결하는 비트라인 콘택과, 상기 워드라인과 연결되는 워드라인 콘택을 갖는 셀 어레이부와, 상기 셀 어레이부의 주변에 상기 실리콘 기판을 연결하는 액티브 콘택 및 게이트와 연결하는 게이트 콘택을 갖는 주변회로부를 갖는 노아형 플래쉬 메모리 장치의 제조방법에 있어서, 상기 셀 어레이부의 비트라인 콘택은 상기 셀 어레이부의 워드라인 콘택, 주변회로부의 액티브 콘택 및 게이트 콘택과 다른 마스크를 사용하여 따로 따로 형성한다. 상기 셀 어레이부의 비트라인 콘택은 플러그 이온주입되어 있으며, 상기 셀 어레이부의 비트라인 콘택, 워드라인 콘택과 주변회로부의 액티브 콘택 및 게이트 콘택에는 금속 플러그가 형성되어 있다.In order to achieve the above technical problem, the present invention provides a plurality of unit cells formed in an orthogonal region of a bit line and a word line on a silicon substrate and having a source and a drain, and connecting the drain and the bit line of the unit cell. Noah type having a cell array portion having a bit line contact, a word line contact connected to the word line, and an peripheral circuit portion having an active contact connecting the silicon substrate and a gate contact connecting a gate around the cell array portion In the method of manufacturing a flash memory device, the bit line contact of the cell array unit is separately formed by using a mask different from a word line contact of the cell array unit, an active contact of a peripheral circuit unit, and a gate contact. The bit line contact of the cell array unit is implanted with a plug ion, and a metal plug is formed in the bit line contact, the word line contact, the active contact and the gate contact of the cell array unit.

또한, 본 발명은 실리콘 기판 상의 비트라인과 워드라인이 직교하는 영역에 형성되고 소오스 및 드레인을 구비한 복수개의 단위 셀과, 상기 단위 셀의 드레인과 상기 비트라인을 연결하는 비트라인 콘택과, 상기 워드라인과 연결되는 워드라인 콘택을 갖는 셀 어레이부를 갖는 노아형 플래쉬 메모리 장치의 제조방법에 있어서, 상기 셀 어레이부의 비트라인 콘택은 상기 셀 어레이부의 워드라인 콘택과 다른 마스크를 사용하여 따로 따로 형성한다. 상기 셀 어레이부의 비트라인 콘택은 플러그 이온주입되어 있으며, 상기 셀 어레이부의 비트라인 콘택 및 워드라인 콘택에는 금속 플러그가 형성되어 있다.In addition, the present invention provides a plurality of unit cells formed in a region in which bit lines and word lines are orthogonal to each other and having a source and a drain, a bit line contact connecting the drain and the bit line of the unit cell, In a method of manufacturing a noah type flash memory device having a cell array portion having a word line contact connected to a word line, the bit line contact of the cell array portion is formed separately using a mask different from the word line contact of the cell array portion. . The bit line contact of the cell array unit is implanted with a plug ion, and a metal plug is formed in the bit line contact and the word line contact of the cell array unit.

본 발명은 셀 어레이부의 비트라인 콘택부분을 형성한 후, 셀 어레이부의 워드라인 콘택 부분, 주변회로부의 액티브 콘택부분 및 게이트 콘택부분을 형성함으로 식각 손실없이 안정되게 콘택부분들을 형성할 수 있다.According to the present invention, after forming the bit line contact portion of the cell array portion, the word portion contact portion, the active contact portion and the gate contact portion of the cell array portion may be formed to stably form the contact portions without etching loss.

이하, 첨부 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명에 의한 노아형 플래쉬 메모리 장치의 셀 어레이부 및 주변회로부의 레이아웃도이다.3 is a layout diagram of a cell array unit and a peripheral circuit unit of a noah type flash memory device according to the present invention.

구체적으로, 본 발명의 노아형 플래쉬 메모리 장치의 셀 어레이부(cell array region)는 비트라인(Bit Line :B/L)과 워드라인(Word Line: W/L)이 직교하는 액티브 영역(31)에 플로팅 게이트(floating gate: 21)와 컨트롤 게이트(control gate; 23, 워드라인 역할을 함)의 적층 구조로 된 단위 셀(unit cell)이 형성되어 있고, 두 개의 단위 셀이 하나의 비트라인 콘택(bit line contact; 25)을 통하여 비트라인과 연결된다. 그리고, 비트라인과 평행한 소오스 라인(Source Line: S/L)이 공통 소오스 콘택(common source contact; 27) 및 소오스 콘택(source contact; 29)을 통하여 실리콘 기판 상에 형성되는 소오스 영역과 연결된다.Specifically, the cell array region of the quinoa flash memory device of the present invention has an active region 31 in which bit lines (B / L) and word lines (W / L) are orthogonal to each other. A unit cell is formed in a stacked structure of a floating gate 21 and a control gate 23 (which serves as a wordline), and two unit cells have one bit line contact. It is connected to the bit line via (bit line contact) 25. A source line (S / L) parallel to the bit line is connected to the source region formed on the silicon substrate through a common source contact 27 and a source contact 29. .

특히, 본 발명의 노아형 플래쉬 메모리 장치는 셀의 소오스 영역을 상기 소오스 콘택(29)를 통하여 금속, 예컨대 텅스텐으로 연결하기 때문에 종래와 다르게 저항의 증가를 방지하여 셀 프로그램시 발생되는 수백 ㎂의 전류를 빠른 시간내에 방전(discharge)시킬 수 있다. 그리고, 본 발명의 노아형 플래쉬 메모리 장치의 셀 어레이부에서는 워드라인이 워드라인 콘택(35)을 통하여 금속층(33)과 연결된다.In particular, since the quinoa flash memory device of the present invention connects a source region of a cell to a metal such as tungsten through the source contact 29, unlike the related art, a current of hundreds of mA generated when a cell is programmed by preventing an increase in resistance. Can be discharged in a short time. In the cell array of the NOR flash memory device of the present invention, the word line is connected to the metal layer 33 through the word line contact 35.

그리고, 본 발명의 플래쉬 메모리 장치의 주변회로부(periphery region)는 액티브 영역(31) 상에 형성되는 액티브 콘택(active contact; 37)을 통하여 금속층(33)이 연결되며, 게이트(39) 상에 형성되는 게이트 콘택(gate contact; 41)을 통하여 금속층(33)이 연결되는 구조이다. 도 3에서, 참조번호 43은 금속층과 연결되는 비아 콘택(via contact)을 나타낸다.The peripheral region of the flash memory device of the present invention is connected to the metal layer 33 through an active contact 37 formed on the active region 31, and formed on the gate 39. The metal layer 33 is connected through the gate contact 41. In FIG. 3, reference numeral 43 denotes a via contact in connection with the metal layer.

특히, 본 발명의 노아형 플래쉬 메모리 장치는 셀 어레이부의 비트라인 콘택(25)과 소오스 콘택(29)은 상기 셀 어레이부의 워드라인 콘택(35), 주변회로부의 액티브 콘택(37) 및 게이트 콘택(41)과 다른 마스크를 사용하여 따로 따로 형성한다.In particular, in the quinoa flash memory device of the present invention, the bit line contact 25 and the source contact 29 of the cell array unit may include a word line contact 35 of the cell array unit, an active contact 37 and a gate contact of the peripheral circuit unit of the cell array unit. 41) and using a different mask to form separately.

도 4 내지 도 12는 본 발명에 의하여 셀 어레이부와 주변회로부를 갖는 노아형 플래쉬 메모리 장치의 제조방법을 설명하기 위하여 도 2의 IV-IV에 따라 도시한 단면도들이다.4 to 12 are cross-sectional views taken along line IV-IV of FIG. 2 to explain a method of manufacturing a noah type flash memory device having a cell array unit and a peripheral circuit unit according to the present invention.

도 4를 참조하면, 실리콘 기판(51) 상에 액티브 영역을 한정하기 위해 필드 산화막(53)을 형성한다. 이어서, 상기 필드 산화막(53) 및 액티브 영역이 형성된 실리콘 기판 상에 터널산화막(55)을 100Å의 두께로 형성한 후, 상기 터널 산화막 (55) 상에 플로팅 게이트용으로 제1 폴리실리콘막(57)을 형성한다. 다음에, 상기 제1 폴리실리콘막(57)에 전도성을 주기 위해 불순물을 도핑한다. 상기 불순물 도핑은 POCL3가스를 이용할 수도 있고, N형 불순물, 예컨대 P나 As를 이온주입할 수 도 있다.Referring to FIG. 4, a field oxide film 53 is formed on the silicon substrate 51 to define an active region. Subsequently, a tunnel oxide film 55 is formed on the silicon substrate on which the field oxide film 53 and the active region are formed to have a thickness of 100 μs, and then the first polysilicon film 57 is formed on the tunnel oxide film 55 for floating gate. ). Next, an impurity is doped to give conductivity to the first polysilicon layer 57. The impurity doping may use POCL 3 gas, or ion implantation of N-type impurities such as P or As.

다음에, 상기 제1 폴리실리콘막(57)을 패터닝하여 셀 어레이부 내의 액티브 영역을 덮고 워드라인 방향으로 신장되면서 이웃한 비트라인과 필드 산화막(53) 위에서 분리되도록 한다. 도 4에 도시된 단면도는 도 3의 비트라인 방향으로 절단하였기 때문에 제1 폴리실리콘막의 패터닝은 도시되지 않았다.Next, the first polysilicon layer 57 is patterned so as to cover the active region in the cell array unit and extend in the word line direction to be separated from the adjacent bit line and the field oxide layer 53. Since the cross-sectional view shown in FIG. 4 is cut in the bit line direction of FIG. 3, the patterning of the first polysilicon film is not shown.

도 5를 참조하면, 상기 제1 폴리실리콘막이 형성된 실리콘 기판의 전면에 절연막으로 ONO막(산화막-질화막-산화막:58)을 각각 60/80/40Å의 두께로 형성한다. 다음에, 상기 ONO막(58) 및 제1 폴리실리콘막(57)이 형성된 실리콘 기판(51) 상에 상기 주변회로부를 노출하는 제1 포토레지스트 패턴(59)을 형성한다. 이어서, 상기 제1 포토레지스트 패턴(59)을 식각마스크로 상기 주변회로부의 ONO막(58), 제1 폴리실리콘막(57) 및 터널산화막(55)을 식각하여 제거한다.Referring to FIG. 5, an ONO film (oxide film-nitride film-oxide film 58) is formed on the entire surface of the silicon substrate on which the first polysilicon film is formed to have a thickness of 60/80/40 kPa. Next, a first photoresist pattern 59 exposing the peripheral circuit portion is formed on the silicon substrate 51 on which the ONO film 58 and the first polysilicon film 57 are formed. Subsequently, the ONO layer 58, the first polysilicon layer 57, and the tunnel oxide layer 55 are removed by etching the first photoresist pattern 59 using the etching mask.

도 6을 참조하면, 식각마스크로 사용된 제1 포토레지스트 패턴(59)을 제거한다. 이어서, 주변회로부에 게이트 산화막(61)을 형성시킨 후 셀 어레이부 및 주변회로부에 컨트롤 게이트용으로 제2 폴리실리콘막(63) 및 텅스텐 실리사이드막(65)을 형성한다. 다음에, 상기 텅스텐 실리사이드막(65) 상에 사진공정의 난반사를 방지하기 위하여 반사방지막(anti-reflection layer; 67)으로 SiON막질을 증착한 후, 상기 반사방지막(67) 상에 질화막(69)을 2000∼4000Å의 두께로 형성한다. 본 실시예에서는 질화막(69)을 사용하였으나, 질화막과 산화막의 이중막 또는 산질화막을 이용할 수 도 있다. 상기 질화막(69)은 셀어레이 내의 자기정렬콘택 형성을 위하여 수행하는 층간절연막의 건식식각시 질화막(69)의 식각속도가 산화막에 비해 느리므로 게이트가 노출되지 않도록 하는 식각 스토퍼의 역할을 한다.Referring to FIG. 6, the first photoresist pattern 59 used as an etching mask is removed. Subsequently, after the gate oxide film 61 is formed in the peripheral circuit portion, the second polysilicon layer 63 and the tungsten silicide layer 65 are formed in the cell array portion and the peripheral circuit portion for the control gate. Next, in order to prevent diffuse reflection of the photolithography process on the tungsten silicide layer 65, a SiON film is deposited with an anti-reflection layer 67, and then the nitride layer 69 is formed on the antireflection layer 67. To form a thickness of 2000 to 4000 mm 3. Although the nitride film 69 is used in this embodiment, a double film or an oxynitride film of the nitride film and the oxide film may be used. The nitride film 69 serves as an etch stopper so that the gate is not exposed because the etching rate of the nitride film 69 is slower than that of the oxide film during dry etching of the interlayer insulating film formed to form self-aligned contacts in the cell array.

도 7을 참조하면, 상기 주변회로부를 덮도록 포토레지스트 패턴(도시 안됨)을 형성한 후, 상기 셀 어레이부의 질화막(69), 반사방지막(67), 텅스텐 실리사이드막(65), 제2 폴리실리콘막(63), 절연막(58) 및 제1 폴리실리콘막(57)을 사진식각공정을 이용하여 패터닝한다. 이렇게 되면, 실리콘 기판(51)의 셀 어레이부에는 제1 폴리실리콘막 패턴으로 구성된 플로팅 게이트(57a), 절연막 패턴(58a), 텅스텐 실리사이드(65a)와 제2 폴리실리콘막 패턴(63a)으로 형성된 컨트롤 게이트, 반사방지막 패턴(67a) 및 질화막 패턴(69a)이 형성됨으로서 스택 게이트 셀(stack gate cell)이 완성된다.Referring to FIG. 7, after forming a photoresist pattern (not shown) to cover the peripheral circuit part, the nitride film 69, the anti-reflection film 67, the tungsten silicide film 65, and the second polysilicon of the cell array part are formed. The film 63, the insulating film 58, and the first polysilicon film 57 are patterned using a photolithography process. In this case, the cell array portion of the silicon substrate 51 is formed of a floating gate 57a formed of a first polysilicon film pattern, an insulating film pattern 58a, a tungsten silicide 65a, and a second polysilicon film pattern 63a. The control gate, the antireflection film pattern 67a, and the nitride film pattern 69a are formed to complete the stack gate cell.

다음에, 상기 셀어레이부를 덮도록 포토레지스트 패턴(도시 안됨)을 형성한 후 상기 주변회로부의 질화막(69), 반사방지막(67), 텅스텐 실리사이드(65) 및 제2 폴리실리콘막(63)을 사진식각공정으로 패턴닝한다. 이렇게 되면, 실리콘 기판(51)의 주변회로부에는 질화막 패턴(69a), 반사방지막 패턴(67a), 제2 폴리실리콘막 패턴(63a) 및 텅스텐 실리사이드(65a)로 구성된 게이트가 형성됨으로써 게이트 셀(gate cell)이 완성된다.Next, after forming a photoresist pattern (not shown) to cover the cell array portion, the nitride film 69, the antireflection film 67, the tungsten silicide 65, and the second polysilicon film 63 of the peripheral circuit portion are formed. Patterned by photolithography process. In this case, a gate cell formed of a nitride film pattern 69a, an antireflection film pattern 67a, a second polysilicon film pattern 63a, and a tungsten silicide 65a is formed in the peripheral circuit portion of the silicon substrate 51. cell) is completed.

다음에, 셀 어레이부의 소오스(71) 및 드레인(73)과, 주변회로부의 N 또는 P 모스 트랜지스터의 소오스(77) 및 드레인(75) 형성을 위하여 이온주입를 실시한다. 본 실시예에서, 상기 소오스 및 드레인용 이온주입을 후공정의 스페이서 형성 전에 수행하였으나, 각 접합 영역의 구조에 따라 스페이서 형성 후에 수행하여도 무방하다.Next, ion implantation is performed to form the source 71 and the drain 73 of the cell array portion and the source 77 and the drain 75 of the N or P MOS transistor of the peripheral circuit portion. In the present embodiment, the source and drain ion implantation is performed before the spacer formation in the later step, but may be performed after the spacer formation depending on the structure of each junction region.

도 8을 참조하면, 상기 스택 게이트 셀 및 게이트 셀의 양측벽에 질화막으로 스페이서(79)를 형성한다. 상기 스페이서(79)는 스택 게이트 셀 및 게이트 셀이 형성된 실리콘 기판(51)의 전면에 질화막을 500∼1000Å의 두께로 형성한 후 에치백하여 형성한다. 이어서, 상기 스페이서(79)가 형성된 실리콘 기판(51)의 전면에 상기 스택 게이트 셀 및 게이트 셀을 충분히 덮도록 제1 층간절연막(81)을 형성한다. 상기 제1 층간절연막(81)은 고온산화막(high temperature oxide)과 BPSG막을 각각 500∼1000Å, 4000∼6000Å으로 형성한 후 800℃ 이상에서 10∼20분간 리플로우(reflow)하여 형성한다. 상기 제1 층간절연막(81) 상에 상기 셀 어레이부의 비트라인 콘택 부분(bit line contact region)과 소오스 콘택부분(source contact region)을 한정하는 제2 포토레지스트 패턴(83)을 형성한다.Referring to FIG. 8, a spacer 79 is formed of a nitride film on both the stack gate cell and both sidewalls of the gate cell. The spacer 79 is formed by forming a nitride film with a thickness of 500 to 1000 Å on the entire surface of the silicon substrate 51 on which the stack gate cell and the gate cell are formed, and then etching back. Subsequently, a first interlayer insulating film 81 is formed on the entire surface of the silicon substrate 51 on which the spacer 79 is formed to cover the stack gate cell and the gate cell. The first interlayer insulating film 81 is formed by forming a high temperature oxide film and a BPSG film at 500 to 1000 Pa and 4000 to 6000 Pa, respectively, and then reflowing at 800 ° C. for 10 to 20 minutes. A second photoresist pattern 83 defining a bit line contact region and a source contact region of the cell array unit is formed on the first interlayer insulating layer 81.

도 9를 참조하면, 상기 제2 포토레지스트 패턴(83)을 식각마스크로 셀 어레이부의 제1 층간절연막(81)을 이방성 식각하여 비트라인 콘택 부분(85)과 소오스 콘택 부분(87)을 노출시킨다. 이때, 스택 게이트 셀을 감싸는 질화막(69a) 및 스페이서(79)가 식각 스톱퍼(etch stopper)의 역할을 하여 상기 스페이서에 얼라인 되는 셀프 얼라인 콘택 공정을 이용하기 때문에 축소된 디자인룰 하에서도 비트 라인 콘택과 소오스 콘택을 용이하게 형성할 수 있다.Referring to FIG. 9, the bit line contact portion 85 and the source contact portion 87 are exposed by anisotropically etching the first interlayer insulating layer 81 of the cell array portion using the second photoresist pattern 83 as an etch mask. . In this case, since the nitride film 69a and the spacer 79 surrounding the stack gate cell serve as an etch stopper and use a self-aligned contact process aligned to the spacer, the bit line may be reduced even under a reduced design rule. The contact and the source contact can be easily formed.

다음에, 상기 제2 포토레지스트 패턴(83)을 다시 이온주입마스크로 상기 비트라인 콘택 부분(85)과 소오스 콘택 부분(87)에 비소나 인을 5E13∼1E14/cm2의 도즈로 플러그(plug) 이온주입을 실시한다. 상기 플러그 이온주입은 플래쉬 메모리 장치가 고집적화됨에 따라 비트라인 콘택 및 소오스 콘택과 소오스 및 드레인 영역의 불순물 영역을 잘 오버랩시켜 콘택저항을 줄이기 위하여 수행한다.Next, the second photoresist pattern 83 is again ion implantation mask plug with arsenic or phosphorus in the bit line contact portion 85 and the source contact portion 87 is in a dose of 5E13~1E14 / cm 2 (plug ) Ion implantation is performed. The plug ion implantation is performed to reduce contact resistance by overlapping bit line contacts and source contacts with impurity regions of the source and drain regions as the flash memory device is highly integrated.

도 10을 참조하면, 상기 제2 포토레지스트 패턴(83)을 제거한 후, 다시 제1 층간절연막(81)이 형성된 실리콘 기판의 전면에 포토레지스트막을 형성한 후 패터닝하여 상기 셀 어레이부의 필드산화막 상의 스택 게이트 셀의 상부, 주변회로부의 드레인 영역 및 주변회로부의 게이트 셀의 상부를 노출하도록 제3 포토레지스트 패턴(89)을 형성한다.Referring to FIG. 10, after the second photoresist pattern 83 is removed, a photoresist film is formed on the entire surface of the silicon substrate on which the first interlayer insulating film 81 is formed, and then patterned to form a stack on the field oxide film of the cell array unit. The third photoresist pattern 89 is formed to expose the upper portion of the gate cell, the drain region of the peripheral circuit portion, and the upper portion of the gate cell of the peripheral circuit portion.

이어서, 상기 제3 포토레지스트 패턴(89)을 식각마스크로 상기 셀 어레이부 와 주변회로부의 제1 층간절연막(81), 질화막 패턴(69a), 반사방지막 패턴(67a)을 식각한다. 이렇게 되면, 워드라인 콘택 부분(91), 액티브 콘택 부분(93) 및 게이트 콘택 부분(95)이 마련된다.Subsequently, the first interlayer insulating layer 81, the nitride layer pattern 69a, and the antireflection layer pattern 67a are etched using the third photoresist pattern 89 as an etching mask. In this case, the word line contact portion 91, the active contact portion 93, and the gate contact portion 95 are provided.

특히, 본 발명의 노아형 플래쉬 메모리 장치의 제조방법은 워드라인 콘택 부분(91), 액티브 콘택 부분(93) 및 게이트 콘택 부분(95)의 식각깊이가 비슷하고 산화막과 질화막 간의 식각선택비가 우수하지 않아도 되므로 앞서의 높은 단차를 갖는 구조물에 적용된 셀프 얼라인 콘택 공정과 구별하여 진행하므로 과식각(over etch)에 의하여 발생하는 식각 손상(damage)를 줄일 수 있다.In particular, in the method of manufacturing the quinoa flash memory device of the present invention, the etching depth of the word line contact portion 91, the active contact portion 93, and the gate contact portion 95 is similar, and the etching selectivity between the oxide film and the nitride film is not excellent. Since there is no need to proceed separately from the self-aligned contact process applied to the structure having a high step, it is possible to reduce the etching damage caused by the over-etch (over etch).

다시 말하면, 비트라인 콘택부분, 소오스 콘택부분, 워드라인 콘택부분, 액티브 콘택 부분 및 게이트 콘택부분을 하나의 사진식각공정을 이용하여 형성할 경우, 셀 어레이부가 주변회로부보다 단차가 심하여 셀어레이부의 비트라인 콘택이나 소오스 콘택부분을 기준으로 식각할 경우 주변회로부의 액티브 콘택부분 및 게이트 콘택 부분이 과도하게 식각되어 주변회로부의 소오스 및 드레인이 심하게 식각되거나 게이트가 완전히 제거되는 등의 식각 손상이 발생할 수 있으나, 본 발명은 이를 억제할 수 있다.In other words, when the bit line contact portion, the source contact portion, the word line contact portion, the active contact portion, and the gate contact portion are formed using one photolithography process, the cell array portion has a greater step than the peripheral circuit portion, so that the bit of the cell array portion is When etching based on the line contact or source contact part, the active contact part and the gate contact part of the peripheral circuit part may be excessively etched, which may cause etching damage such as severe etching of the source and drain of the peripheral circuit part or completely removing the gate. The present invention can suppress this.

도 11을 참조하면, 상기 제3 포토레지스트 패턴(89)을 제거한 후 상기 셀 어레이부의 비트라인 콘택 부분(85), 소오스 콘택 부분(87), 워드라인 콘택 부분(91)과 주변회로부의 액티브 콘택 부분(93), 게이트 콘택 부분(95)을 매립하도록 금속 플러그막(97)으로 형성한다. 특히, 본 발명의 노아형 플래쉬 메모리 장치는 상기 소오스 콘택 부분을 금속막으로 형성하여 인접셀간의 소오스 영역을 연결하기 때문에 도 3에 설명한 바와 같이 저항을 줄일 수 있다. 본 실시예에서, 상기 금속 플러그막은 텅스텐막으로 형성한다. 다음에, 상기 제1 층간절연막(81) 상에 상기 금속 플러그막(97)을 노출하는 비아홀(98)을 갖는 제2 층간절연막(99)을 형성한다.Referring to FIG. 11, after removing the third photoresist pattern 89, the bit line contact portion 85, the source contact portion 87, the word line contact portion 91, and the active circuit portion of the cell array unit may be formed. The portion 93 and the gate contact portion 95 are formed of a metal plug film 97 to fill up. In particular, in the quinoa flash memory device of the present invention, since the source contact portion is formed of a metal film to connect source regions between adjacent cells, the resistance can be reduced as described in FIG. 3. In this embodiment, the metal plug film is formed of a tungsten film. Next, a second interlayer insulating film 99 having a via hole 98 exposing the metal plug film 97 is formed on the first interlayer insulating film 81.

도 12를 참조하면, 상기 비아홀에 금속막, 예컨대 알루미늄막을 형성한 후 패터닝하여 금속막 패턴(100)함으로써 본 발명의 노아형 플래쉬 메모리 장치를 완성한다.Referring to FIG. 12, a quinoa flash memory device of the present invention is completed by forming a metal film, for example, an aluminum film in the via hole, and patterning the metal film pattern 100.

이상, 실시예를 통하여 본 발명을 구체적으로 설명하였지만, 본 발명은 이에 한정되는 것이 아니고, 본 발명의 기술적 사상 내에서 당 분야에서 통상의 지식으로 그 변형이나 개량이 가능하다.As mentioned above, although this invention was demonstrated concretely through the Example, this invention is not limited to this, A deformation | transformation and improvement are possible with the conventional knowledge in the art within the technical idea of this invention.

상술한 바와 같이 본 발명의 노아형 플래쉬 메모리 장치의 제조방법에 의하면, 셀 어레이부의 소오스 영역을 금속막으로 연결하여 저항을 감소시킨다. 그리고, 셀 어레이부의 비트라인 콘택부분과 소오스 콘택 부분을 셀프얼라인 콘택 공정으로 형성하여 디자인룰이 감소되더라도 효과적으로 콘택부분을 형성할 수 있다. 또한, 셀 어레이부의 비트라인 콘택 부분과 소오스 콘택 부분을 형성한 후, 셀 어레이부의 워드라인 콘택 부분, 주변회로부의 액티브 콘택부분 및 게이트 콘택부분을 형성함으로 식각 손실없이 안정되게 콘택부분들을 형성할 수 있다.As described above, according to the manufacturing method of the quinoa flash memory device of the present invention, the resistance is reduced by connecting the source region of the cell array unit with a metal film. In addition, the bit line contact portion and the source contact portion of the cell array unit may be formed by a self-aligned contact process to effectively form the contact portion even if the design rule is reduced. Also, after forming the bit line contact portion and the source contact portion of the cell array portion, the word line contact portion, the active contact portion, and the gate contact portion of the cell array portion may be formed to stably form the contact portions without etching loss. have.

Claims (11)

터널 산화막, 플로팅 게이트, 절연막, 컨트롤 게이트 및 질화막이 순차적으로 형성된 스택 게이트 셀과 게이트 산화막, 게이트 및 질화막이 순차적으로 형성된 게이트 셀을 각각 실리콘 기판의 셀 어레이부 및 주변회로부에 복수개 형성하는 단계;Forming a plurality of stack gate cells in which a tunnel oxide film, a floating gate, an insulating film, a control gate, and a nitride film are sequentially formed, and a plurality of gate cells in which the gate oxide film, the gate, and the nitride film are sequentially formed in a cell array portion and a peripheral circuit portion of a silicon substrate, respectively; 상기 스택 게이트 셀 및 게이트 셀이 형성된 실리콘 기판의 전면에 불순물을 주입하여 소오스 및 드레인 영역을 형성하는 단계;Implanting impurities into the entire surface of the stack gate cell and the silicon substrate on which the gate cell is formed to form source and drain regions; 상기 스택 게이트 셀과 게이트 셀의 양측벽에 스페이서를 형성하는 단계;Forming spacers on the stack gate cell and both sidewalls of the gate cell; 상기 스페이서가 형성된 스택 게이트 셀 및 게이트 셀을 충분히 덮도록 제1 층간 절연막을 형성하는 단계;Forming a first insulating interlayer to cover the stack gate cell and the gate cell on which the spacer is formed; 상기 제1 층간절연막 상에 상기 스택 게이트 셀 사이를 한정하도록 제1 포토레지스트 패턴을 형성하는 단계;Forming a first photoresist pattern on the first interlayer insulating film to define a space between the stack gate cells; 상기 제1 포토레지스트 패턴을 식각마스크로 상기 제1 층간절연막을 식각하여 상기 스페이서에 셀프 얼라인 되는 비트라인 콘택부분 및 소오스 콘택부분을 형성하는 단계;Etching the first interlayer insulating layer using the first photoresist pattern as an etch mask to form a bit line contact portion and a source contact portion which are self-aligned to the spacer; 상기 제1 포토레지스트 패턴을 제거하는 단계;Removing the first photoresist pattern; 비트라인 콘택부분 및 워드라인 콘택부분이 형성된 실리콘 기판의 전면에 포토레지스트막을 도포한 후 패터닝하여 상기 셀 어레이부의 필드 산화막 상에 형성된 스택 게이트 셀과 주변회로부의 액티브 영역 및 게이트 셀을 한정하는 제2 포토레지스트 패턴을 형성하는 단계;A photoresist film is coated on the entire surface of the silicon substrate on which the bit line contact portion and the word line contact portion are formed, and then patterned to define a stack gate cell formed on the field oxide layer of the cell array unit and an active region and a gate cell of the peripheral circuit unit Forming a photoresist pattern; 상기 제2 포토레지스트 패턴을 마스크로 상기 제1 층간절연막 및 질화막을 식각하여 상기 셀 어레이부의 워드라인 콘택부분, 주변회로부의 액티브 콘택부분 및 게이트 콘택 부분을 동시에 형성하는 단계; 및Etching the first interlayer insulating layer and the nitride layer using the second photoresist pattern as a mask to simultaneously form a word line contact portion, an active contact portion, and a gate contact portion of the cell array unit; And 상기 비트라인 콘택부분, 소오스 콘택부분, 워드라인 콘택부분, 액티브 콘택 부분 및 게이트 콘택부분에 금속 플러그를 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.And forming a metal plug on the bit line contact portion, the source contact portion, the word line contact portion, the active contact portion, and the gate contact portion. 제1항에 있어서, 상기 제1 포토레지스트 패턴을 제거하는 단계전에 상기 비트라인 콘택부분 및 소오스 콘택부분에 플러그 이온주입을 실시하는 단계를 더 포함하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The method of claim 1, further comprising performing plug ion implantation into the bit line contact portion and the source contact portion before removing the first photoresist pattern. . 제1항에 있어서, 상기 스페이서는 질화막으로 형성하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The method of claim 1, wherein the spacer is formed of a nitride film. 제1항에 있어서, 상기 금속 플러그는 텅스텐으로 형성하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The method of claim 1, wherein the metal plug is formed of tungsten. 제1항에 있어서, 상기 금속 플러그를 형성하는 단계 후에, 상기 금속 플러그를 노출하는 비아홀을 갖는 제2 층간절연막을 형성하는 단계와, 상기 비아홀에 금속층을 형성하는 단계를 더 구비하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The method of claim 1, further comprising, after the forming of the metal plug, forming a second interlayer insulating film having a via hole exposing the metal plug, and forming a metal layer in the via hole. Method for manufacturing a quinoa flash memory device. 실리콘 기판 상의 비트라인과 워드라인이 직교하는 영역에 형성되고 소오스 및 드레인을 구비한 복수개의 단위 셀과, 상기 단위 셀의 드레인과 상기 비트라인을 연결하는 비트라인 콘택과, 상기 워드라인과 연결되는 워드라인 콘택을 갖는 셀 어레이부와, 상기 셀 어레이부의 주변에 상기 실리콘 기판을 연결하는 액티브 콘택 및 게이트와 연결하는 게이트 콘택을 갖는 주변회로부를 갖는 노아형 플래쉬 메모리 장치의 제조방법에 있어서,A plurality of unit cells formed on orthogonal regions of a bit line and a word line on a silicon substrate, and having a source and a drain; a bit line contact connecting the drain and the bit line of the unit cell; A method of manufacturing a noah type flash memory device having a cell array portion having a word line contact, and a peripheral circuit portion having an active contact connecting the silicon substrate to the periphery of the cell array portion and a gate contact connecting the gate. 상기 셀 어레이부의 비트라인 콘택은 상기 셀 어레이부의 워드라인 콘택, 주변회로부의 액티브 콘택 및 게이트 콘택과 다른 마스크를 사용하여 따로 따로 형성하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The bit line contact of the cell array unit may be separately formed using a mask different from a word line contact of the cell array unit, an active contact of a peripheral circuit unit, and a gate contact of the cell array unit. 제6항에 있어서, 상기 셀 어레이부의 비트라인 콘택은 플러그 이온주입되어 있는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.7. The method of claim 6, wherein the bit line contact of the cell array unit is implanted with a plug ion. 제6항에 있어서, 상기 셀 어레이부의 비트라인 콘택, 워드라인 콘택과 주변회로부의 액티브 콘택 및 게이트 콘택에는 금속 플러그가 형성되어 있는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The method of claim 6, wherein a metal plug is formed in the bit line contact, the word line contact, the active contact, and the gate contact of the cell array unit. 실리콘 기판 상의 비트라인과 워드라인이 직교하는 영역에 형성되고 소오스 및 드레인을 구비한 복수개의 단위 셀과, 상기 단위 셀의 드레인과 상기 비트라인을 연결하는 비트라인 콘택과, 상기 워드라인과 연결되는 워드라인 콘택을 갖는 셀 어레이부를 갖는 노아형 플래쉬 메모리 장치의 제조방법에 있어서,A plurality of unit cells formed on orthogonal regions of a bit line and a word line on a silicon substrate, and having a source and a drain; a bit line contact connecting the drain and the bit line of the unit cell; A method of manufacturing a noah type flash memory device having a cell array unit having a word line contact, 상기 셀 어레이부의 비트라인 콘택은 상기 셀 어레이부의 워드라인 콘택과 다른 마스크를 사용하여 따로 따로 형성하는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.The bit line contact of the cell array unit is separately formed using a mask different from the word line contact of the cell array unit. 제9항에 있어서, 상기 셀 어레이부의 비트라인 콘택은 플러그 이온주입되어 있는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.10. The method of claim 9, wherein the bit line contact of the cell array unit is implanted with a plug ion. 제9항에 있어서, 상기 셀 어레이부의 비트라인 콘택 및 워드라인 콘택에는 금속 플러그가 형성되어 있는 것을 특징으로 하는 노아형 플래쉬 메모리 장치의 제조방법.10. The method of claim 9, wherein a metal plug is formed in the bit line contact and the word line contact of the cell array unit.
KR1019980028037A 1998-07-11 1998-07-11 Method for manufacturing nor-type flash memory device KR100275735B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019980028037A KR100275735B1 (en) 1998-07-11 1998-07-11 Method for manufacturing nor-type flash memory device
JP35251298A JP2000040806A (en) 1998-07-11 1998-12-11 Manufacture of nor type flash memory device
TW088111534A TW439229B (en) 1998-07-11 1999-07-07 Method for fabricating NOR flash memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980028037A KR100275735B1 (en) 1998-07-11 1998-07-11 Method for manufacturing nor-type flash memory device

Publications (2)

Publication Number Publication Date
KR20000008294A true KR20000008294A (en) 2000-02-07
KR100275735B1 KR100275735B1 (en) 2000-12-15

Family

ID=19543882

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980028037A KR100275735B1 (en) 1998-07-11 1998-07-11 Method for manufacturing nor-type flash memory device

Country Status (3)

Country Link
JP (1) JP2000040806A (en)
KR (1) KR100275735B1 (en)
TW (1) TW439229B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100944665B1 (en) * 2002-12-28 2010-03-04 매그나칩 반도체 유한회사 NOR flash memory device and method for fabricating the same

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6483144B2 (en) * 1999-11-30 2002-11-19 Agere Systems Guardian Corp. Semiconductor device having self-aligned contact and landing pad structure and method of forming same
KR100356773B1 (en) * 2000-02-11 2002-10-18 삼성전자 주식회사 Flash memory device and method of forming thereof
KR100399350B1 (en) * 2001-08-09 2003-09-26 삼성전자주식회사 Non volatile memory having floating trap type device and method of forming the same
JP2004274025A (en) 2003-02-21 2004-09-30 Renesas Technology Corp Semiconductor device and its manufacturing method
WO2005024957A1 (en) 2003-08-29 2005-03-17 Fujitsu Limited Semiconductor device and method for manufacturing same
JP4789754B2 (en) * 2006-08-31 2011-10-12 富士通セミコンダクター株式会社 Manufacturing method of semiconductor device
JP2009158590A (en) * 2007-12-25 2009-07-16 Toshiba Corp Semiconductor device and its manufacturing method
CN110634878B (en) * 2019-09-26 2021-09-17 上海华虹宏力半导体制造有限公司 Flash memory and preparation method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100944665B1 (en) * 2002-12-28 2010-03-04 매그나칩 반도체 유한회사 NOR flash memory device and method for fabricating the same

Also Published As

Publication number Publication date
TW439229B (en) 2001-06-07
JP2000040806A (en) 2000-02-08
KR100275735B1 (en) 2000-12-15

Similar Documents

Publication Publication Date Title
US6197639B1 (en) Method for manufacturing NOR-type flash memory device
US10741570B2 (en) Nonvolatile memory devices having single-layered gates and methods of fabricating the same
US6376876B1 (en) NAND-type flash memory devices and methods of fabricating the same
KR100646085B1 (en) Non volatile memory device, method for manufacturing the same and for manufacturing semiconductor device using the same
US7588983B2 (en) EEPROM cell and EEPROM device with high integration and low source resistance and method of manufacturing the same
KR100255016B1 (en) Semiconductor device and method of manufacturing the same
US8278178B2 (en) Nonvolatile memory device and method of manufacturing the same
US20040166631A1 (en) Opitmized flash memory cell
US6365457B1 (en) Method for manufacturing nonvolatile memory device using self-aligned source process
US6211012B1 (en) Method of fabricating an ETOX flash memory
US20030011023A1 (en) Metal local interconnect self-aligned source flash cell
KR100295136B1 (en) Nonvolatile memory device and method for manufacturing the same
KR100275735B1 (en) Method for manufacturing nor-type flash memory device
US6451653B2 (en) Manufacturing process for the integration in a semiconductor chip of an integrated circuit including a high-density integrated circuit components portion and a high-performance logic integrated circuit components portion
KR100275746B1 (en) Nonvolatile memory device fabrication method for protecting stacked gate side wall and active region
US7015087B2 (en) Gate-contact structure and method for forming the same
US7072210B2 (en) Memory array
KR20010077529A (en) Nonvolatile memory device and method for fabricating the same
US7041555B2 (en) Method for manufacturing flash memory device
KR100297938B1 (en) Nonvolatile Memory Device and Manufacturing Method
KR19990065885A (en) Improved Structure of Noah Type Mask Rom and Its Manufacturing Method
JP2002231832A (en) Nonvolatile semiconductor memory and its manufacturing method
US7109084B2 (en) Flash memory device and method for fabricating the same
US20010031524A1 (en) Nonvolatile memory device and manufacturing method therefor
JPH09181282A (en) Nonvolatile semiconductor memory device and its manufacture

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080904

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee