KR102613898B1 - Display device - Google Patents

Display device Download PDF

Info

Publication number
KR102613898B1
KR102613898B1 KR1020160136663A KR20160136663A KR102613898B1 KR 102613898 B1 KR102613898 B1 KR 102613898B1 KR 1020160136663 A KR1020160136663 A KR 1020160136663A KR 20160136663 A KR20160136663 A KR 20160136663A KR 102613898 B1 KR102613898 B1 KR 102613898B1
Authority
KR
South Korea
Prior art keywords
pixel rows
clock signal
area
width
pixels
Prior art date
Application number
KR1020160136663A
Other languages
Korean (ko)
Other versions
KR20170102148A (en
Inventor
노재두
석상원
장환수
정진태
조승연
가지현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to US15/414,363 priority Critical patent/US10395599B2/en
Publication of KR20170102148A publication Critical patent/KR20170102148A/en
Application granted granted Critical
Publication of KR102613898B1 publication Critical patent/KR102613898B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는 서로 동일한 화소 개수를 갖는 복수의 제1 영역 화소행들을 포함하는 제1 영역 및 제1 영역 화소행들 각각에 포함되는 화소 개수보다 적은 화소 개수를 각각 갖는 복수의 제2 영역 화소행들을 포함하는 제2 영역으로 구분되는 표시 패널, 제1 영역 화소행들 및 제2 영역 화소행들에 각각 연결되는 복수의 스캔 라인들과 각각 연결되는 복수의 스테이지들을 포함하고, 클럭 신호의 펄스 폭에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 스테이지들을 통해 제1 영역 화소행들 및 제2 영역 화소행들에 제공하는 스캔 드라이버, 복수의 데이터 라인들을 통해 표시 패널에 복수의 데이터 신호들을 제공하는 데이터 드라이버, 및 하나의 프레임 주기 내에서 제1 영역 및 제2 영역의 위치에 기초하여 클럭 신호의 펄스 폭을 변화시키는 타이밍 컨트롤러를 포함한다.The display device includes a first region including a plurality of first region pixel rows having the same number of pixels and a plurality of second region pixel rows each having a smaller number of pixels than the number of pixels included in each of the first region pixel rows. a display panel divided into a second region, including a plurality of stages each connected to a plurality of scan lines respectively connected to pixel rows of the first region and pixel rows of the second region, and corresponding to the pulse width of a clock signal. A scan driver that provides a plurality of scan signals with the same activation level width to the first region pixel rows and the second region pixel rows through stages, respectively, and a plurality of data signals to the display panel through a plurality of data lines. It includes a data driver that provides signals, and a timing controller that changes the pulse width of the clock signal based on the positions of the first area and the second area within one frame period.

Description

표시 장치{DISPLAY DEVICE}Display device {DISPLAY DEVICE}

본 발명은 전자 기기에 관한 것으로서, 더욱 상세하게는 다양한 표시 패널 형태를 갖는 표시 장치에 관한 것이다.The present invention relates to electronic devices, and more specifically, to display devices having various display panel shapes.

표시 장치는 데이터 신호에 대응하여 발광하는 복수의 화소들 및 화소들에 상기 데이터 신호를 기입하기 위해 스캔 신호를 출력하는 스캔 드라이버를 포함한다. 표시 패널 내부의 스캔 라인 별 로드 차이에 의해 상기 스캔 라인 별 출력 신호(예를 들어, 상기 스캔 신호)의 상승 시간(및 하강 시간)의 차이가 발생한다. 특히, 상기 표시 패널 내부에 개구 패턴(opening pattern)이 존재한다거나, 상기 표시 패널이 사각 형태가 아닌 경우, 상기 로드 차이가 심해진다. 이에 따라, 스캔 신호들의 활성화 레벨 폭이 스캔 라인 별로 달라지며, 상기 스캔 신호들에 의해 화소 행들 각각에 데이터가 기입되는 시간이 달라진다. 예를 들어, 상기 개구 패턴이 존재하는 영역은 다른 영역에 비하여 패널 로드가 상대적으로 작기 때문에 스캔 신호의 상승 및 하강 시간이 상대적으로 짧고, 데이터 기입 시간이 짧다. 그 결과, 상기 개구 패턴이 존재하는 영역의 휘도가 다른 영역보다 어두워지고, 휘도 불균일이 초래된다.The display device includes a plurality of pixels that emit light in response to a data signal and a scan driver that outputs a scan signal to write the data signal to the pixels. A difference in the rise time (and fall time) of an output signal (eg, the scan signal) for each scan line occurs due to a load difference for each scan line inside the display panel. In particular, if an opening pattern exists inside the display panel or if the display panel is not square, the load difference becomes severe. Accordingly, the width of the activation level of the scan signals varies for each scan line, and the time at which data is written to each pixel row by the scan signals varies. For example, in the area where the opening pattern exists, the panel load is relatively small compared to other areas, so the rise and fall times of the scan signal are relatively short and the data writing time is short. As a result, the luminance of the area where the opening pattern exists becomes darker than other areas, resulting in luminance non-uniformity.

본 발명의 일 목적은 화소행의 로드에 기초하여 클럭 펄스를 변화시키는 표시 장치를 제공하는 것이다.One object of the present invention is to provide a display device that changes clock pulses based on the load of a pixel row.

본 발명의 다른 목적은 화소행의 길이에 기초하여 클럭 펄스를 변화시키는 표시 장치를 제공하는 것이다.Another object of the present invention is to provide a display device that changes clock pulses based on the length of a pixel row.

다만, 본 발명의 목적은 상술한 목적들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.However, the purpose of the present invention is not limited to the above-mentioned purposes, and may be expanded in various ways without departing from the spirit and scope of the present invention.

본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 표시 장치는 서로 동일한 화소 개수를 갖는 복수의 제1 영역 화소행들을 포함하는 제1 영역 및 상기 제1 영역 화소행들 각각에 포함되는 상기 화소 개수보다 적은 화소 개수를 각각 갖는 복수의 제2 영역 화소행들을 포함하는 제2 영역으로 구분되는 표시 패널, 상기 제1 영역 화소행들 및 상기 제2 영역 화소행들에 각각 연결되는 복수의 스캔 라인들과 각각 연결되는 복수의 스테이지들을 포함하고, 클럭 신호의 펄스 폭에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 상기 제1 영역 화소행들 및 상기 제2 영역 화소행들에 제공하는 스캔 드라이버, 복수의 데이터 라인들을 통해 상기 표시 패널에 복수의 데이터 신호들을 제공하는 데이터 드라이버 및 하나의 프레임 주기 내에서 상기 제1 영역 및 상기 제2 영역의 위치에 기초하여 상기 클럭 신호의 상기 펄스 폭을 변화시키는 타이밍 컨트롤러를 포함할 수 있다. In order to achieve an object of the present invention, a display device according to embodiments of the present invention includes a first region including a plurality of first region pixel rows having the same number of pixels, and each of the first region pixel rows. A display panel divided into a second region including a plurality of second region pixel rows, each having a number of pixels less than the number of pixels, a plurality of pixel rows connected to the first region pixel rows and the second region pixel rows, respectively. It includes a plurality of stages each connected to scan lines, and transmits a plurality of scan signals having the same activation level width based on the pulse width of the clock signal through the stages, respectively, to the first region pixel rows and the first region pixel rows. A scan driver that provides two-region pixel rows, a data driver that provides a plurality of data signals to the display panel through a plurality of data lines, and a device based on the positions of the first region and the second region within one frame period. It may include a timing controller that changes the pulse width of the clock signal.

일 실시예에 의하면, 상기 타이밍 컨트롤러는 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 활성화 레벨의 폭을 상기 제1 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭보다 작게 설정할 수 있다. According to one embodiment, the timing controller provides the scan signals to the pixel rows of the first region based on the width of the activation level of the clock signal output during the period in which the scan signals are provided to the pixel rows of the second region. It can be set to be smaller than the width of the activation level of the clock signal output during the interval.

일 실시예에 의하면, 상기 타이밍 컨트롤러가 상기 클럭 신호의 상기 활성화 레벨의 폭을 조절하여 출력함으로써, 상기 스캔 신호들의 상기 활성화 레벨의 폭이 서로 동일해질 수 있다. According to one embodiment, the timing controller adjusts and outputs the width of the activation level of the clock signal, so that the width of the activation level of the scan signals can be the same.

일 실시예에 의하면, 상기 제2 영역 화소행들 중 적어도 하나의 상기 화소 개수가 다른 상기 제2 영역 화소행들의 상기 화소 개수와 다를 수 있다. According to one embodiment, the number of pixels in at least one of the pixel rows in the second area may be different from the number of pixels in other pixel rows in the second area.

일 실시예에 의하면, 상기 타이밍 컨트롤러는 상기 제2 영역 화소행들 각각의 상기 화소 개수에 기초하여 상기 클럭 신호의 상기 활성화 레벨의 폭을 변화시킬 수 있다. According to one embodiment, the timing controller may change the width of the activation level of the clock signal based on the number of pixels in each of the pixel rows in the second region.

일 실시예에 의하면, 상기 제2 영역 화소행들의 상기 화소 개수가 적을수록 상기 클럭 신호의 상기 활성화 레벨의 폭이 줄어들 수 있다.According to one embodiment, as the number of pixels in the second area pixel rows decreases, the width of the activation level of the clock signal may decrease.

일 실시예에 의하면, 상기 제2 영역 화소행들 각각의 상기 화소 개수는 서로 동일할 수 있다. According to one embodiment, the number of pixels in each of the pixel rows in the second area may be the same.

일 실시예에 의하면, 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭은 서로 동일할 수 있다. According to one embodiment, the width of the activation level of the clock signal output during a period in which the scan signals are provided to the pixel rows of the second area may be the same.

일 실시예에 의하면, 상기 표시 패널은 상기 제2 영역에 상기 화소들이 존재하지 않는 개구 패턴(opening pattern)을 포함할 수 있다. According to one embodiment, the display panel may include an opening pattern in which the pixels do not exist in the second area.

일 실시예에 의하면, 상기 개구 패턴의 상기 제2 영역 화소행과 평행한 제1 방향으로의 길이는 균일할 수 있다. According to one embodiment, the length of the opening pattern in a first direction parallel to the pixel rows in the second region may be uniform.

일 실시예에 의하면, 상기 제2 영역 화소행들 각각의 상기 화소 개수는 서로 동일할 수 있다. According to one embodiment, the number of pixels in each of the pixel rows in the second area may be the same.

일 실시예에 의하면, 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭은 서로 동일할 수 있다. According to one embodiment, the width of the activation level of the clock signal output during a period in which the scan signals are provided to the pixel rows of the second area may be the same.

일 실시예에 의하면, 상기 개구 패턴의 제2 영역 화소행과 평행한 제1 방향으로의 길이가 균일하지 않은 경우, 상기 타이밍 컨트롤러가 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭을 상기 개구 패턴의 상기 제1 방향으로의 상기 길이에 기초하여 변화시킬 수 있다. According to one embodiment, when the length of the opening pattern in the first direction parallel to the pixel rows of the second area is not uniform, the timing controller is operated during a period in which the scan signals are provided to the pixel rows of the second area. The width of the activation level of the output clock signal may be changed based on the length of the opening pattern in the first direction.

일 실시예에 의하면, 상기 개구 패턴의 상기 제1 방향으로의 상기 길이가 길수록 상기 클럭 신호의 상기 활성화 레벨의 폭이 좁게 설정될 수 있다. According to one embodiment, the longer the length of the opening pattern in the first direction, the narrower the width of the activation level of the clock signal may be set.

일 실시예에 의하면, 상기 개구 패턴의 상기 제1 방향으로의 상기 길이가 길수록 상기 제2 영역 화소행들 각각의 상기 화소 개수가 감소할 수 있다. According to one embodiment, as the length of the opening pattern in the first direction increases, the number of pixels in each of the pixel rows in the second area may decrease.

본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 각각 구비하는 복수의 화소행들을 포함하는 표시 패널, 상기 화소행들에 연결되는 복수의 스캔 라인들과 각각 연결되는 복수의 스테이지들을 포함하고, 클럭 신호의 펄스 폭에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 상기 화소행들에 제공하는 스캔 드라이버, 복수의 데이터 라인들을 통해 상기 표시 패널에 복수의 데이터 신호들을 제공하는 데이터 드라이버 및 하나의 프레임 주기 내에서 상기 화소행들의 길이에 기초하여 상기 클럭 신호의 상기 펄스 폭을 변화시키는 타이밍 컨트롤러를 포함할 수 있다. In order to achieve an object of the present invention, a display device according to embodiments of the present invention includes a display panel including a plurality of pixel rows each having a plurality of pixels, a plurality of scan lines connected to the pixel rows, and A scan driver that includes a plurality of stages connected to each other and provides a plurality of scan signals with the same activation level width based on the pulse width of the clock signal to the pixel rows through the stages, respectively, and a plurality of data lines. It may include a data driver that provides a plurality of data signals to the display panel and a timing controller that changes the pulse width of the clock signal based on the length of the pixel rows within one frame period.

일 실시예에 의하면, 상기 화소행들의 길이는 각각 표시 패널의 형태에 따라 결정될 수 있다. According to one embodiment, the length of each pixel row may be determined depending on the shape of the display panel.

일 실시예에 의하면, 상기 타이밍 컨트롤러는 상기 화소행의 길이가 짧아질수록 상기 클럭 신호의 활성화 레벨의 폭을 줄일 수 있다. According to one embodiment, the timing controller may reduce the width of the activation level of the clock signal as the length of the pixel row becomes shorter.

일 실시예에 의하면, 상기 타이밍 컨트롤러는 상기 화소행들 각각의 화소 개수에 기초하여 상기 클럭 신호의 상기 활성화 레벨의 폭을 변화시킬 수 있다. According to one embodiment, the timing controller may change the width of the activation level of the clock signal based on the number of pixels in each pixel row.

일 실시예에 의하면, 상기 표시 패널은 상기 화소들이 존재하지 않는 개구 패턴(opening pattern)을 더 포함할 수 있다. According to one embodiment, the display panel may further include an opening pattern in which the pixels do not exist.

본 발명의 실시예들에 따른 표시 장치는 다양한 형태의 개구 영역 및 다양한 길이의 화소행들을 포함하는 표시 패널을 포함하고, 화소행들의 길이(즉, 화소행들 각각의 화소 개수)에 따라 스캔 드라이버에 제공되는 클럭 신호의 활성화 레벨의 폭을 조절할 수 있다. 이에 따라, 상기 개구 영역의 형태, 개수 및 화소행들의 길이에 관계없이 동일한 활성화 레벨의 폭을 갖는 형 상기 복수의 스캔 신호들이 표시 패널로 출력될 수 있다. 따라서, 화소들의 데이터 기입 시간이 실질적으로 균일해질 수 있으며, 제1 영역과 제2 영역 사이의 로드 차이로 데이터 기입 시간의 불균일 및 인한 휘도 불균일이 개선될 수 있다.A display device according to embodiments of the present invention includes a display panel including various types of opening areas and pixel rows of various lengths, and a scan driver according to the length of the pixel rows (i.e., the number of pixels in each pixel row). The width of the activation level of the clock signal provided to can be adjusted. Accordingly, the plurality of scan signals having the same activation level width can be output to the display panel regardless of the shape and number of the opening area and the length of the pixel rows. Accordingly, the data writing time of the pixels can be substantially uniform, and the unevenness of the data writing time and luminance unevenness due to the load difference between the first area and the second area can be improved.

또한, 본 발명의 실시예들에 따른 표시 장치는 다양한 길이의 화소행들을 포함하는 다양한 형태의 표시 패널을 포함하고, 화소행들의 길이(즉, 화소행들 각각의 화소 개수)에 따라 스캔 드라이버에 제공되는 클럭 신호의 상기 활성화 레벨의 폭을 조절할 수 있다. 따라서, 표시 패널 내부의 로드 차이로 인한 휘도 불균일이 개선될 수 있다.Additionally, display devices according to embodiments of the present invention include various types of display panels including pixel rows of various lengths, and operate a scan driver according to the length of the pixel rows (i.e., the number of pixels in each pixel row). The width of the activation level of the provided clock signal can be adjusted. Accordingly, luminance unevenness due to load differences within the display panel can be improved.

다만, 본 발명의 효과는 상술한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.However, the effects of the present invention are not limited to the effects described above, and may be expanded in various ways without departing from the spirit and scope of the present invention.

도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이다.
도 3은 도 1의 표시 장치에 포함되는 스캔 드라이버의 일 예를 나타내는 블록도이다.
도 4는 도 3의 스캔 드라이버에 포함되는 스테이지의 일 예를 나타내는 회로도이다.
도 5는 도 3의 스캔 드라이버의 동작의 일 예를 나타내는 타이밍도이다.
도 6은 도 5의 타이밍도의 일부를 확대한 도면이다.
도 7a는 도 1의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 도면이다.
도 7b는 한 프레임 주기 내에서 도 7a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.
도 8a는 도 1의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이다.
도 8b는 한 프레임 주기 내에서 도 8a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.
도 9는 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 10a는 도 9의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이다.
도 10b는 도 9의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 도면이다.
도 10c는 한 프레임 주기 내에서 도 10a 또는 도 10b의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.
도 11a는 도 10c의 클럭 신호의 일 예를 나타내는 파형도이다.
도 11b는 도 11a의 클럭 신호를 구현하는 일 예를 나타내는 파형도이다.
도 12a는 도 9의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이다.
도 12b는 한 프레임 주기 내에서 도 12a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.
도 13a는 도 9의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이다.
도 13b는 한 프레임 주기 내에서 도 13a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.
1 is a block diagram showing a display device according to embodiments of the present invention.
FIG. 2 is a diagram illustrating an example of a display panel included in the display device of FIG. 1 .
FIG. 3 is a block diagram illustrating an example of a scan driver included in the display device of FIG. 1 .
FIG. 4 is a circuit diagram showing an example of a stage included in the scan driver of FIG. 3.
FIG. 5 is a timing diagram illustrating an example of the operation of the scan driver of FIG. 3.
FIG. 6 is an enlarged view of a portion of the timing diagram of FIG. 5.
FIG. 7A is a diagram illustrating another example of a display panel included in the display device of FIG. 1.
FIG. 7B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 7A within one frame period.
FIG. 8A is a diagram illustrating another example of a display panel included in the display device of FIG. 1.
FIG. 8B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 8A within one frame period.
Figure 9 is a block diagram showing a display device according to embodiments of the present invention.
FIG. 10A is a diagram illustrating an example of a display panel included in the display device of FIG. 9 .
FIG. 10B is a diagram illustrating another example of a display panel included in the display device of FIG. 9 .
FIG. 10C is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 10A or FIG. 10B within one frame period.
FIG. 11A is a waveform diagram showing an example of the clock signal of FIG. 10C.
FIG. 11B is a waveform diagram showing an example of implementing the clock signal of FIG. 11A.
FIG. 12A is a diagram illustrating another example of a display panel included in the display device of FIG. 9 .
FIG. 12B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 12A within one frame period.
FIG. 13A is a diagram illustrating another example of a display panel included in the display device of FIG. 9 .
FIG. 13B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 13A within one frame period.

이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.Hereinafter, preferred embodiments of the present invention will be described in more detail with reference to the attached drawings. The same reference numerals are used for the same components in the drawings, and duplicate descriptions for the same components are omitted.

도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 2는 도 1의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이다.FIG. 1 is a block diagram illustrating a display device according to embodiments of the present invention, and FIG. 2 is a diagram illustrating an example of a display panel included in the display device of FIG. 1 .

도 1 및 도 2를 참조하면, 표시 장치(1000)는 표시 패널(100), 스캔 드라이버(200), 데이터 드라이버(300) 및 타이밍 컨트롤러(400)를 포함할 수 있다. 일 실시예에서, 표시 장치(1000)는 화소들(P)의 발광 여부를 제어하는 발광 제어 신호를 생성하는 발광 제어 드라이버를 더 포함할 수 있다. Referring to FIGS. 1 and 2 , the display device 1000 may include a display panel 100, a scan driver 200, a data driver 300, and a timing controller 400. In one embodiment, the display device 1000 may further include an emission control driver that generates an emission control signal that controls whether the pixels P emit light.

일 실시예에서, 표시 장치(1000)는 유기 발광 표시 장치일 수 있다.In one embodiment, the display device 1000 may be an organic light emitting display device.

표시 패널(100)은 영상을 표시할 수 있다. 표시 패널(100)은 복수의 스캔 라인들(SL1 내지 SLn) 및 복수의 데이터 라인들(DL1 내지 DLm)을 포함하고, 스캔 라인들(SL1 내지 SLn) 및 데이터 라인들(DL1 내지 DLm)에 각각 연결되는 복수의 화소들(P)을 포함할 수 있다. 예를 들어, 화소들(P)은 매트릭스 형태로 배치될 수 있다. 일 실시예에서, 스캔 라인들(SL1 내지 SLn)의 개수는 n개일 수 있다. 데이터 라인들(DL1 내지 DLm)의 개수는 m개일 수 있다. n 및 m은 자연수이다. 일 실시예에서, 화소들(PX)의 개수는 n m개일 수 있다. 화소들(P) 각각의 제1 방향(DR1)으로의 간격은 실질적으로 동일할 수 있다. 여기서, 제1 방향(DR1)은 화소행과 평행한 방향을 의미한다.The display panel 100 can display images. The display panel 100 includes a plurality of scan lines (SL1 to SLn) and a plurality of data lines (DL1 to DLm), and each of the scan lines (SL1 to SLn) and the data lines (DL1 to DLm) It may include a plurality of connected pixels (P). For example, the pixels P may be arranged in a matrix form. In one embodiment, the number of scan lines SL1 to SLn may be n. The number of data lines DL1 to DLm may be m. n and m are natural numbers. In one embodiment, the number of pixels PX may be n m. The spacing of each of the pixels P in the first direction DR1 may be substantially the same. Here, the first direction DR1 refers to a direction parallel to the pixel row.

화소들(P)은 스캔 라인들(SL1 내지 SLn)에 상응하는 복수의 화소행들(PR1 내지 PRn)들로 구분될 수 있다. 일 실시예에서, 일부 화소행들(PR1 내지 PRn)의 화소(P)들의 개수는 나머지 화소행들에 포함되는 화소행들의 개수보다 적을 수 있다. 예를 들어, 도 2에 도시된 바와 같이, 제1 영역(DA1)에 포함되는 제1 영역 화소행들(MPR)은 모두 서로 동일한 화소 개수를 가질 수 있고, 제2 영역(DA2)에 포함되는 제2 영역 화소행들(SPR)은 제1 영역 화소행들(MPR) 각각에 포함되는 화소 개수보다 적은 화소 개수를 가질 수 있다. The pixels P may be divided into a plurality of pixel rows PR1 to PRn corresponding to the scan lines SL1 to SLn. In one embodiment, the number of pixels P in some of the pixel rows PR1 to PRn may be less than the number of pixel rows included in the remaining pixel rows. For example, as shown in FIG. 2, the first area pixel rows MPR included in the first area DA1 may all have the same number of pixels, and the first area pixel rows MPR included in the second area DA2 may have the same number of pixels. The second region pixel rows SPR may have a smaller number of pixels than the number of pixels included in each of the first region pixel rows MPR.

일 실시예에서, 표시 패널(100)은 제2 영역(DA2)에 화소(P)가 존재하지 않는 개구 패턴(OP)을 포함할 수 있다. 따라서, 개구 패턴(OP)과 중첩되는(또는, 개구 패턴(OP)의 좌우에 인접한) 제2 영역 화소행들(SPR) 각각에 포함되는 화소(P)들의 개수는 제1 영역 화소행들(MPR)보다 적을 수 있다. 즉, 제2 영역 화소행들(SPR)의 길이는 제1 영역 화소행들(MPR)의 길이보다 짧을 수 있다. 이에 따라, 제2 영역 화소행들(SPR)에 연결되는 스캔 라인들의 로드(load, 또는 저항 성분)는 제1 영역 화소행들(MPR)에 연결되는 스캔 라인들의 로드보다 작아질 수 있다. In one embodiment, the display panel 100 may include an opening pattern OP in which no pixel P is present in the second area DA2. Therefore, the number of pixels P included in each of the second region pixel rows SPR overlapping with the opening pattern OP (or adjacent to the left and right of the opening pattern OP) is the number of pixels P included in each of the first region pixel rows ( MPR) may be less. That is, the length of the second region pixel rows SPR may be shorter than the length of the first region pixel rows MPR. Accordingly, the load (or resistance component) of the scan lines connected to the second region pixel rows SPR may be smaller than the load of the scan lines connected to the first region pixel rows MPR.

일 실시예에서, 개구 패턴(OP)에는 화소(P), 데이터 라인, 스캔 라인 및 기타 배선이 위치하지 않을 수 있다. 다른 실시예에서, 개구 패턴(OP)에는 화소(P)를 제외한 배선들은 배치될 수 있다. 일 실시예에서, 개구 패턴(OP)에는 표시 장치(1000)를 포함하는 전자 기기의 다른 구성 요소가 배치될 수 있다. 예를 들어, 개구 패턴(OP)에는 카메라, 렌즈, 각종 센서 등이 배치될 수 있다. 또는, 개구 패턴(OP)에는 스피커, 마이크, 조이스틱, 트랙볼(track ball) 등의 입출력 장치가 배치될 수도 있다. In one embodiment, the pixel P, data line, scan line, and other wiring may not be located in the opening pattern OP. In another embodiment, wires excluding the pixel P may be disposed in the opening pattern OP. In one embodiment, other components of an electronic device including the display device 1000 may be disposed in the opening pattern OP. For example, a camera, lens, various sensors, etc. may be placed in the opening pattern OP. Alternatively, input/output devices such as a speaker, microphone, joystick, or track ball may be disposed in the opening pattern OP.

개구 패턴(OP)은 다양한 형태를 가질 수 있다. 예를 들어, 개구 패턴(OP)은 사각형, 원형, 타원형, 고리형, S형, U형 등의 형태를 가지며, 표시 패널(100)의 임의의 위치에 위치할 수 있다. 또한, 표시 패널(100)은 복수의 개구 패턴(OP)들을 포함할 수도 있다. The opening pattern (OP) may have various forms. For example, the opening pattern OP has a shape such as a square, a circle, an oval, a ring, an S-shape, or a U-shape, and may be located at an arbitrary location on the display panel 100 . Additionally, the display panel 100 may include a plurality of opening patterns OP.

표시 패널(100) 또한 다양한 형태를 가질 수 있다. 예를 들어, 표시 패널은 사각형, 한쪽 모서리가 잘려나간 형태, 원형, 육각형 등의 형태를 가질 수 있으며, 화소행들(PR1 내지 PRn)의 길이는 각각 표시 패널의 형태에 따라 결정될 수 있다. The display panel 100 may also have various shapes. For example, the display panel may have a shape such as a square, a shape with one corner cut off, a circle, or a hexagon, and the length of the pixel rows PR1 to PRn may be determined depending on the shape of the display panel.

스캔 드라이버(200)는 제1 영역 화소행들(MPR) 및 제2 영역 화소행들(SPR)에 각각 연결되는 스캔 라인들(SL1 내지 SLn)과 각각 연결되는 복수의 스테이지들을 포함할 수 있다. 상기 스테이지들은 서로 종속적으로 연결될 수 있다. 스캔 드라이버(200)는 타이밍 컨트롤러(400)로부터 수신되는 클럭 신호(CLK)의 펄스 폭 및 제1 제어 신호(CON1)에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 제1 영역 화소행들(MPR) 및 제2 영역 화소행들(SPR)에 제공할 수 있다. 일 실시예에서, 상기 스캔 신호들은 화소행들에 순차적으로 제공될 수 있다. 스캔 라인들(SL1 내지 SLn)에 연결되는 화소행들의 길이 또는 로드가 제1 영역(DA1) 및 제2 영역(DA2)에서 서로 다를 수 있다. 따라서, 상기 스테이지 각각에서 출력되는 상기 스캔 신호의 상승/하강 시간 사이에 차이가 발생하고, 상기 스테이지들에 포함되는 스위칭 트랜지스터들의 턴 온 시간이 달라질 수 있다. 스캔 드라이버(200)는 화소행의 길이(또는 화소행 각각의 화소 개수, 로드)에 기초하여 타이밍 제어부(400)로부터 펄스 폭이 가변하는 클럭 신호(CLK)를 제공받을 수 있다. 스캔 드라이버(200)는 상기 클럭 신호(CLK)에 기초하여 상기 스테이지들 각각에 포함되는 스위칭 트랜지스터들의 턴 온 시간을 조절할 수 있다. The scan driver 200 may include a plurality of stages respectively connected to scan lines SL1 to SLn respectively connected to the first region pixel rows MPR and second region pixel rows SPR. The stages may be connected to each other in a dependent manner. The scan driver 200 sends a plurality of scan signals having the same activation level width through the stages, respectively, based on the pulse width of the clock signal CLK and the first control signal CON1 received from the timing controller 400. It can be provided to the first region pixel rows (MPR) and the second region pixel rows (SPR). In one embodiment, the scan signals may be provided sequentially to pixel rows. The length or load of pixel rows connected to the scan lines SL1 to SLn may be different in the first area DA1 and the second area DA2. Accordingly, a difference may occur between the rise/fall times of the scan signal output from each of the stages, and the turn-on time of the switching transistors included in the stages may vary. The scan driver 200 may receive a clock signal CLK with a variable pulse width from the timing controller 400 based on the length of the pixel row (or the number of pixels in each pixel row, load). The scan driver 200 may adjust the turn-on time of the switching transistors included in each of the stages based on the clock signal CLK.

일 실시예에서, 스캔 드라이버(200)는 표시 패널(100)의 양측에 배치될 수 있다. 이 경우, 스캔 라인들은 개구 패턴(OP)을 지나가면서 배치되지 않는다. 즉, 개구 패턴(OP)에 스캔 라인이 배치되지 않을 수 있다. 일 실시예에서, 스캔 드라이버(200)는 표시 패널(100)의 일 측에 배치될 수 있다. 이 경우, 일부 스캔 라인들은 개구 패턴(OP)을 통과하면서 화소(P)들에 연결될 수 있다. In one embodiment, the scan driver 200 may be disposed on both sides of the display panel 100. In this case, the scan lines are not arranged while passing through the aperture pattern OP. That is, the scan line may not be disposed in the opening pattern OP. In one embodiment, the scan driver 200 may be placed on one side of the display panel 100. In this case, some scan lines may be connected to the pixels (P) while passing through the opening pattern (OP).

데이터 드라이버(300)는 타이밍 컨트롤러(400)로부터 수신한 제2 제어 신호(CON2)에 기초하여 데이터 신호를 아날로그 형태의 데이터 전압으로 변환하고 복수의 데이터 라인들(DL1 내지 DLm)에 상기 데이터 전압을 인가할 수 있다.The data driver 300 converts the data signal into an analog data voltage based on the second control signal CON2 received from the timing controller 400 and applies the data voltage to the plurality of data lines DL1 to DLm. It can be approved.

타이밍 컨트롤러(400)는 스캔 드라이버(200) 및 데이터 드라이버(300)의 구동을 제어할 수 있다. 타이밍 컨트롤러(400)는 외부의 그래픽 기기와 같은 화상 소스로부터 입력 제어 신호 및 입력 영상 신호를 수신할 수 있다. 타이밍 컨트롤러(400)는 상기 입력 제어 신호에 기초하여 스캔 드라이버(200)의 구동 타이밍을 제어하기 위한 제1 제어 신호(CON1) 및 데이터 드라이버(300)의 구동 타이밍을 제어하기 위한 제2 제어 신호(CON2)를 생성하여 각각 스캔 드라이버(200) 및 데이터 드라이버(300)에 제공할 수 있다. The timing controller 400 may control the operation of the scan driver 200 and the data driver 300. The timing controller 400 may receive an input control signal and an input image signal from an image source such as an external graphics device. The timing controller 400 provides a first control signal (CON1) for controlling the driving timing of the scan driver 200 and a second control signal (CON1) for controlling the driving timing of the data driver 300 based on the input control signal ( CON2) can be created and provided to the scan driver 200 and data driver 300, respectively.

타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 제1 영역(DA1) 및 제2 영역(DA2)의 위치에 기초하여 클럭 신호(CLK)의 펄스 폭을 변화시킬 수 있다. 클럭 신호(CLK)의 활성화 레벨의 폭에 따라 스캔 신호들의 활성화 레벨의 폭이 결정될 수 있다. 일 실시예에서, 타이밍 컨트롤러(400)는 상기 스테이지들 중 제2 영역 화소행들(SPR)에 연결되는 제2 영역 스테이지들에 제공되는 클럭 신호(CLK)의 활성화 레벨의 폭을 상기 스테이지들 중 제1 영역 화소행들(MPR)에 연결되는 제1 영역 스테이지들에 제공되는 클럭 신호(CLK)의 상기 활성화 레벨의 폭보다 작게 설정할 수 있다. 제2 영역 화소행들(SPR)은 로드가 작으므로, 상기 제2 영역 스테이지들의 출력 신호의 상승/하강 시간은 상기 제1 영역 스테이지들의 출력 신호의 상승/하강 시간보다 짧다. 즉, 상기 제2 영역 스테이지들에 제공되는 클럭 신호(CLK)의 상기 활성화 레벨의 폭을 감소시킴으로써 제1 화소행들(MPR) 및 제2 화소행들(SPR)에 포함되는 모든 화소들(P)에 입력되는 데이터 기입(writing) 시간(즉, 모든 화소행들에 대한 상기 스캔 신호들의 상기 활성화 레벨 구간들)을 실질적으로 동일하게 할 수 있다. The timing controller 400 may change the pulse width of the clock signal CLK based on the positions of the first area DA1 and the second area DA2 within one frame period. The width of the activation level of the scan signals may be determined according to the width of the activation level of the clock signal CLK. In one embodiment, the timing controller 400 determines the width of the activation level of the clock signal CLK provided to the second region stages connected to the second region pixel rows SPR among the stages. The width of the activation level of the clock signal CLK provided to the first region stages connected to the first region pixel rows MPR may be set to be smaller than the width. Since the second area pixel rows SPR have a small load, the rise/fall time of the output signal of the second area stages is shorter than the rise/fall time of the output signal of the first area stage. That is, by reducing the width of the activation level of the clock signal CLK provided to the second region stages, all pixels P included in the first pixel rows MPR and the second pixel rows SPR. ) (i.e., the activation level sections of the scan signals for all pixel rows) can be made substantially the same.

일 실시예에서, 타이밍 컨트롤러(400)는 제2 영역 화소행들(SPR) 각각의 상기 화소 개수에 기초하여 클럭 신호(CLK)의 상기 활성화 레벨의 폭을 변화시킬 수 있다. 제2 영역 화소행들(SPR)의 상기 화소 개수가 적을수록 클럭 신호(CLK)의 상기 활성화 레벨의 폭이 줄어들 수 있다. In one embodiment, the timing controller 400 may change the width of the activation level of the clock signal CLK based on the number of pixels in each of the second region pixel rows SPR. As the number of pixels in the second area pixel rows SPR decreases, the width of the activation level of the clock signal CLK may decrease.

상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(1000)는 다양한 형태의 개구 영역(OP) 및 다양한 길이의 화소행들(PR1 내지 PRn)을 포함하는 표시 패널(100, 100A)을 포함하고, 화소행들(PR1 내지 PRn)의 길이(즉, 화소행들(PR1 내지 PRn) 각각의 화소 개수)에 따라 스캔 드라이버(200)에 제공되는 클럭 신호(CLK)의 상기 활성화 레벨의 폭을 조절할 수 있다. 이에 따라, 표시 패널(100)의 형태 및 화소행들(PR1 내지 PRn)의 길이에 관계없이 동일한 활성화 레벨의 폭을 갖는 상기 복수의 스캔 신호들이 표시 패널(100)로 출력될 수 있다. 따라서, 화소들(P)의 데이터 기입 시간이 실질적으로 균일해질 수 있으며, 제1 영역(DA1)과 제2 영역(DA2) 사이의 로드 차이로 데이터 기입 시간의 불균일 및 인한 휘도 불균일이 개선될 수 있다.As described above, the display device 1000 according to embodiments of the present invention includes display panels 100 and 100A including various shapes of opening areas OP and pixel rows PR1 to PRn of various lengths. and the width of the activation level of the clock signal CLK provided to the scan driver 200 according to the length of the pixel rows PR1 to PRn (i.e., the number of pixels in each of the pixel rows PR1 to PRn). can be adjusted. Accordingly, the plurality of scan signals having the same activation level width can be output to the display panel 100 regardless of the shape of the display panel 100 and the lengths of the pixel rows PR1 to PRn. Accordingly, the data writing time of the pixels P can be substantially uniform, and the unevenness of the data writing time and luminance unevenness due to the load difference between the first area DA1 and the second area DA2 can be improved. there is.

도 3은 도 1의 표시 장치에 포함되는 스캔 드라이버의 일 예를 나타내는 블록도이다.FIG. 3 is a block diagram illustrating an example of a scan driver included in the display device of FIG. 1 .

도 3을 참조하면, 스캔 드라이버(200)는 서로 종속적으로 연결된 복수의 스테이지들(201, 202, 203, 204, ...)을 포함할 수 있다. Referring to FIG. 3, the scan driver 200 may include a plurality of stages 201, 202, 203, 204, ... that are dependently connected to each other.

각각의 스테이지들(201, 202, 203, 204, ...)은 복수의 스캔 라인들(SL1 내지 SLn) 각각에 제공되는 스캔 신호들(S[1], S[2], S[3], S[4], ...)을 생성할 수 있다. 다만, 이는 예시적인 것으로서 스테이지들(201, 202, 203, 204, ...)이 출력하는 신호가 스캔 신호들(S[1], S[2], S[3], S[4], ...)에 한정되는 것은 아니다. 예를 들어, 스테이지들(201, 202, 203, 204, ...)이 표시 패널에 제공하는 신호는 화소에 포함되는 트랜지스터들의 구성에 따라 화소에 인가되는 발광 제어 신호, 센싱 신호, 초기화 신호 등에 상응할 수 있다.Each stage (201, 202, 203, 204, ...) receives scan signals (S[1], S[2], S[3]) provided to each of the plurality of scan lines (SL1 to SLn). , S[4], ...) can be created. However, this is an example, and the signals output by the stages 201, 202, 203, 204, ... are scan signals (S[1], S[2], S[3], S[4], ...) is not limited to this. For example, the signals provided by the stages 201, 202, 203, 204, ... to the display panel include an emission control signal, a sensing signal, an initialization signal, etc. applied to the pixel, depending on the configuration of the transistors included in the pixel. It can correspond.

복수의 스테이지들(201, 202, 203, 204, ...) 각각은 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2), 입력 신호 입력단(IN) 및 출력단(OUT)을 포함할 수 있다. 홀수 번째 스테이지들(201, 203, ...)의 제1 클록 신호 입력단(CLK1)에는 제1 클록 신호(SCLK1)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제 2 클록 신호(SCLK2)가 입력될 수 있다. 짝수 번째 주사 구동 블록(202, 204, ...)의 제1 클록 신호 입력단(CLK1)에는 제2 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제1 클록 신호(SCLK1)가 입력될 수 있다. Each of the plurality of stages (201, 202, 203, 204, ...) includes a first clock signal input terminal (CLK1), a second clock signal input terminal (CLK2), an input signal input terminal (IN), and an output terminal (OUT). can do. A first clock signal (SCLK1) is input to the first clock signal input terminal (CLK1) of the odd-numbered stages (201, 203, ...), and a second clock signal (SCLK2) is input to the second clock signal input terminal (CLK2). can be entered. The second clock signal (SCLK2) is input to the first clock signal input terminal (CLK1) of the even-numbered scan driving blocks (202, 204, ...), and the first clock signal (SCLK1) is input to the second clock signal input terminal (CLK2). ) can be entered.

[스테이지들(201, 202, 203, 204, ...)은 제1 클록 신호(SCLK1), 제2 클록 신호(SCLK2), 입력 신호 입력단(IN)으로 입력되는 신호 및 전원 전압(VGH)에 의해 순차적으로 스캔 신호(S[1], S[2], S[3], S[4], ...)를 출력할 수 있다. [Stages 201, 202, 203, 204, ...) are connected to the first clock signal (SCLK1), the second clock signal (SCLK2), the signal input to the input signal input terminal (IN), and the power supply voltage (VGH). Scan signals (S[1], S[2], S[3], S[4], ...) can be output sequentially.

제1 스테이지(201)는 스캔 시작 신호(SSP)를 입력받아 생성한 제1 스캔 신호(S[1])를 제1 스캔 라인(SL1) 및 제2 스테이지(202)의 입력 신호 입력단(IN)에 전달할 수 있다. 제k 스테이지는 제k-1 스테이지에서 출력되는 스캔 신호를 입력받아 생성된 제k 스캔 신호를 출력할 수 있다. 여기서, k는 2 이상 n 이하의 자연수이다.The first stage 201 receives the scan start signal (SSP) and sends the generated first scan signal (S[1]) to the first scan line (SL1) and the input signal input terminal (IN) of the second stage 202. It can be delivered to . The kth stage may receive the scan signal output from the k-1th stage and output the generated kth scan signal. Here, k is a natural number between 2 and n.

스테이지들(201, 202, 203, 204, ...) 각각은 그에 상응하는 화소행들 각각의 길이(또는 화소행들의 로드)에 따라 결정된 활성화 레벨의 폭을 갖는 클럭 신호들(CLK1, CLK2)을 제공받을 수 있다. Each of the stages 201, 202, 203, 204, ... clock signals (CLK1, CLK2) having an activation level width determined according to the length (or load of the pixel rows) of each of the corresponding pixel rows. can be provided.

도 4는 도 3의 스캔 드라이버에 포함되는 스테이지의 일 예를 나타내는 회로도이다.FIG. 4 is a circuit diagram showing an example of a stage included in the scan driver of FIG. 3.

도 4를 참조하면, 스테이지는 제1 내지 제6 트랜지스터들(M1, M2, M3, M4, M5, M6) 및 제1 및 제2 커패시터들(C1, C2)을 포함할 수 있다.Referring to FIG. 4, the stage may include first to sixth transistors (M1, M2, M3, M4, M5, M6) and first and second capacitors (C1, C2).

이하 표시 장치 및 스캔 드라이버(200)의 구조 및 동작은 피모스(P-channel Oxide Metal Semiconductor; PMOS) 트랜지스터를 적용한 경우의 구조로 설명하기로 한다. 다만, 이는 예시적인 것으로서, 상기 구조가 이에 한정되는 것은 아니다. 예를 들면, 스캔 드라이버(200) 및 화소들에 엔모스(N-channel Oxide Metal Semiconductor; NMOS) 트랜지스터가 적용될 수도 있다.Hereinafter, the structure and operation of the display device and scan driver 200 will be described in terms of a structure using a P-channel oxide metal semiconductor (PMOS) transistor. However, this is an example, and the structure is not limited to this. For example, an N-channel oxide metal semiconductor (NMOS) transistor may be applied to the scan driver 200 and the pixels.

제1 트랜지스터(M1)는 제1 노드(QB)에 연결되는 게이트 전극, 전원 전압(VGH)에 연결되는 제1 전극 및 출력단(OUT) 연결되는 제2 전극을 포함할 수 있다. 제2 트랜지스터(M2)은 제2 노드(Q)에 연결되는 게이트 전극, 제2 클럭 신호 입력단(CLK2)에 연결되는 제2 전극 및 출력단(OUT)에 연결되는 제2 전극을 포함할 수 있다. 제3 트랜지스터(M3)는 제1 노드(QB)에 연결되는 게이트 전극, 입력 신호 입력단(IN)에 연결되는 제1 전극 및 제2 노드(Q)에 연결되는 제2 전극을 포함할 수 있다. 제4 트랜지스터(M4)는 제1 클럭 신호 입력단(CLK1)에 연결되는 게이트 전극, 입력 신호 입력단(IN)에 연결되는 제1 전극 및 제2 노드(Q)에 연결되는 제2 전극을 포함할 수 있다. 제5 트랜지스터(M5)는 제1 클록 신호 입력단(CLK1)에 연결되는 게이트 전극, 제1 클록 신호 입력단(CLK1)에 연결되는 제1 전극 및 제1 노드(QB)에 연결되는 제2 전극을 포함할 수 있다. 제6 트랜지스터(T6)는 제2 노드(Q)에 연결되는 게이트 전극, 제1 클록 신호 입력단(CLK1)에 연결되는 제1 전극 및 제1 노드(QB)에 연결되는 제2 전극을 포함할 수 있다. 제1 커패시터(C1)는 제2 노드(Q)에 연결되는 제1 전극 및 출력단(OUT)에 연결되는 제2 전극을 포함하고, 제2 커패시터(C2)는 제1 노드(QB)에 연결되는 제1 전극 및 전원 전압(VGH)에 연결되는 제2 전극을 포함할 수 있다. 여기서, 전원 전압(VGH)은 논리 하이 레벨의 전압(즉, 턴-오프 전압, 비활성화 전압)을 가질 수 있다. The first transistor M1 may include a gate electrode connected to the first node QB, a first electrode connected to the power supply voltage VGH, and a second electrode connected to the output terminal OUT. The second transistor M2 may include a gate electrode connected to the second node Q, a second electrode connected to the second clock signal input terminal CLK2, and a second electrode connected to the output terminal OUT. The third transistor M3 may include a gate electrode connected to the first node QB, a first electrode connected to the input signal input terminal IN, and a second electrode connected to the second node Q. The fourth transistor M4 may include a gate electrode connected to the first clock signal input terminal CLK1, a first electrode connected to the input signal input terminal IN, and a second electrode connected to the second node Q. there is. The fifth transistor M5 includes a gate electrode connected to the first clock signal input terminal CLK1, a first electrode connected to the first clock signal input terminal CLK1, and a second electrode connected to the first node QB. can do. The sixth transistor T6 may include a gate electrode connected to the second node Q, a first electrode connected to the first clock signal input terminal CLK1, and a second electrode connected to the first node QB. there is. The first capacitor C1 includes a first electrode connected to the second node Q and a second electrode connected to the output terminal OUT, and the second capacitor C2 is connected to the first node QB. It may include a first electrode and a second electrode connected to the power voltage (VGH). Here, the power voltage VGH may have a logic high level voltage (i.e., turn-off voltage, deactivation voltage).

상기 스테이지는 이전 스테이지의 출력(또는 스캔 시작 신호)와 제1 및 제2 클럭 신호들(CLK1, CLK2)에 기초하여 스캔 신호를 출력할 수 있다. 일 실시예에서, 출력단(OUT)에서 출력되는 상기 스캔 신호의 활성화 레벨(즉, 상기 턴-온 전압, 논리 로우 레벨)은 제2 트랜지스터(M2)에 의해 제2 클럭 신호 입력단(CLK)으로 인가되는 클럭 신호의 활성화 레벨에 동기하여 출력될 수 있다. 따라서, 상기 스캔 신호의 상기 활성화 레벨의 폭은 상기 클럭 신호의 상기 활성화 레벨의 폭에 의해 결정될 수 있다.The stage may output a scan signal based on the output (or scan start signal) of the previous stage and the first and second clock signals CLK1 and CLK2. In one embodiment, the activation level (i.e., the turn-on voltage, logic low level) of the scan signal output from the output terminal (OUT) is applied to the second clock signal input terminal (CLK) by the second transistor (M2). It can be output in synchronization with the activation level of the clock signal. Accordingly, the width of the activation level of the scan signal may be determined by the width of the activation level of the clock signal.

도 5는 도 3의 스캔 드라이버의 동작의 일 예를 나타내는 타이밍도이다.FIG. 5 is a timing diagram illustrating an example of the operation of the scan driver of FIG. 3.

도 1 내지 도 5를 참조하면, 스캔 드라이버(200)는 하나의 프레임 주기(1FRAME) 동안 복수의 스캔 신호들(S[1], S[2], ...)을 순차적으로 출력할 수 있다. 제1 구간(P1) 및 제3 구간(P3)은 표시 패널(100A)의 제1 영역(DA1)에 순차적으로 스캔 신호가 제공되는 구간이고, 제3 구간(P2)은 표시 패널(100A)의 제2 영역(DA2)에 순차적으로 스캔 신호가 제공되는 구간이다.Referring to FIGS. 1 to 5, the scan driver 200 may sequentially output a plurality of scan signals (S[1], S[2], ...) during one frame period (1FRAME). . The first section P1 and the third section P3 are sections in which scan signals are sequentially provided to the first area DA1 of the display panel 100A, and the third section P2 is a section in which the scan signal is sequentially provided to the first area DA1 of the display panel 100A. This is a section in which scan signals are sequentially provided to the second area DA2.

활성화 레벨(L)을 갖는 스캔 시작 신호(SSP) 및 제1 클럭 신호(SCLK1)가 인가되면, 제1 스테이지(201)의 제4 및 제5 트랜지스터들(T4, T5)가 턴 온되고, 활성화 레벨(L)의 제1 클럭 신호(SCLK1)가 제1 노드(QB)에 전달될 수 있다. 제1 노드(QB)의 활성화 레벨(L)에 의해 제1 및 제3 트랜지스터들(T1, T3)가 턴 온되고, 활성화 레벨(L)의 스캔 시작 신호(SSP)가 제2 노드(Q)에 제공될 수 있다. 제2 노드(Q)의 활성화 레벨(L)에 의해 제2 트랜지스터(T2)가 턴 온되고, 출력단에는 비활성화 레벨(H)의 제2 클럭 신호(SCLK2)가 전달될 수 있다. 이 때, 제1 커패시터(C1)는 출력단(OUT)의 비활성화 레벨(H)의 전압 및 제2 노드(Q)의 활성화 레벨(L)의 전압에 의해 충전될 수 있다. When the scan start signal (SSP) and the first clock signal (SCLK1) having an activation level (L) are applied, the fourth and fifth transistors (T4 and T5) of the first stage 201 are turned on and activated. The first clock signal SCLK1 of level L may be transmitted to the first node QB. The first and third transistors (T1, T3) are turned on by the activation level (L) of the first node (QB), and the scan start signal (SSP) of the activation level (L) is turned on by the second node (Q) can be provided. The second transistor T2 is turned on by the activation level (L) of the second node (Q), and the second clock signal (SCLK2) of the deactivation level (H) can be transmitted to the output terminal. At this time, the first capacitor C1 may be charged by the voltage of the deactivation level (H) of the output terminal (OUT) and the voltage of the activation level (L) of the second node (Q).

이 후, 스캔 시작 신호(SSP) 및 제1 클럭 신호(SCLK1)가 비활성화 레벨(H)로 변화하고, 활성화 레벨(L)의 제2 클럭 신호(SCLK2)가 인가될 수 있다. 제1 클록 신호(SCLK1)에 의해 제4 트랜지스터(M4) 및 제5 트랜지스터(M15)는 턴 오프될 수 있다. 제2 클록 신호(SCLK2)가 비활성화 레벨(H)에서 활성화 레벨(L)로 변동됨에 따라 제1 커패시터(C1)에 의해 제2 노드(Q)의 전압이 부트스트랩되고, 제2 트랜지스터(M2)는 완전히 턴 온될 수 있다. 턴 온된 제2 트랜지스터(M2)를 통해 화설화 레벨(L)의 제2 클록 신호(SCLK2)가 출력단(OUT)으로 전달되어 활성화 레벨(L)의 제1 스캔 신호(S[1])가 출력될 수 있다. 제1 스캔 신호(S[1])는 제2 스테이지(202)의 입력단(IN)에 제공되고, 제1 스캔 라인(SL1)을 통해 제1 화소행(PR1)에 제공될 수 있다. Afterwards, the scan start signal (SSP) and the first clock signal (SCLK1) change to the deactivation level (H), and the second clock signal (SCLK2) at the activation level (L) may be applied. The fourth transistor M4 and the fifth transistor M15 may be turned off by the first clock signal SCLK1. As the second clock signal (SCLK2) changes from the deactivation level (H) to the activation level (L), the voltage of the second node (Q) is bootstrapped by the first capacitor (C1), and the second transistor (M2) can be fully turned on. The second clock signal (SCLK2) of the Hwasehwa level (L) is transmitted to the output terminal (OUT) through the turned-on second transistor (M2), and the first scan signal (S[1]) of the activation level (L) is output. It can be. The first scan signal S[1] may be provided to the input terminal IN of the second stage 202 and may be provided to the first pixel row PR1 through the first scan line SL1.

이후, 제2 클럭 신호(SCLK2)가 비활성화 레벨(H)로 변화하고, 제1 클럭 신호(SCLK1)가 다시 활성화 레벨(L)로 변화할 수 있다. 상술한 동작에 의해 제1 스캔 신호(S[1])는 비활성화 레벨(H)로 변화하고, 활성화 레벨(L)의 제2 스캔 신호(S[2])가 출력될 수 있다. 이에 따라, 하나의 프레임 주기(FRAME1) 동안 전체 스캔 신호들이 순차적으로 출력될 수 있다.Afterwards, the second clock signal SCLK2 may change to the deactivation level (H), and the first clock signal (SCLK1) may change back to the activation level (L). Through the above-described operation, the first scan signal (S[1]) changes to the deactivation level (H), and the second scan signal (S[2]) at the activation level (L) may be output. Accordingly, all scan signals can be sequentially output during one frame period (FRAME1).

일 실시예에서, 제1 영역(DA1)에 대한 스캔 신호들을 출력하는 제1 및 제3 구간(P1, P3)에서의 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 폭들(W1)(이하, 제 1폭(W1))은 서로 동일할 수 있다. 제1 영역(DA1)은 동일한 화소 개수를 갖는 제1 영역 화소행들(MPR)을 포함하므로, 출력 라인(또는 스캔 라인)의 로드가 실질적으로 동일하기 때문이다. 예를 들어, 제1 폭(W1)은 1수평 주기(1H)와 실질적으로 동일할 수 있다.In one embodiment, the widths W1 of the first and second clock signals SCLK1 and SCLK2 in the first and third sections P1 and P3 that output scan signals for the first area DA1 ( Hereinafter, the first widths (W1) may be the same. This is because the first area DA1 includes the first area pixel rows MPR having the same number of pixels, so the load of the output line (or scan line) is substantially the same. For example, the first width W1 may be substantially equal to one horizontal period 1H.

제2 구간(P2) 동안 제2 영역(DA2)의 제2 영역 화소행들(SPR)에 스캔 신호들이 제공될 수 있다. 제2 구간(P2) 동안 출력되는 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 활성화 레벨들(L)은 제2 폭(W2)을 가질 수 있다. 도 2에 도시된 바와 같이, 제2 영역 화소행들(SPR) 각각의 화소 개수(또는 제2 영역 화소행들(SPR) 각각의 길이)가 서로 동일하므로, 제2 폭(W2)은 서로 동일할 수 있다. During the second period P2, scan signals may be provided to the second area pixel rows SPR of the second area DA2. The activation levels L of the first and second clock signals SCLK1 and SCLK2 output during the second period P2 may have a second width W2. As shown in FIG. 2, since the number of pixels in each of the second area pixel rows (SPR) (or the length of each of the second area pixel rows (SPR)) is the same, the second widths W2 are the same. can do.

제2 영역 화소행들(SPR)의 로드가 제1 영역 화소행들(MPR)의 로드보다 작기 때문에, 제2 구간(P2)에서의 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 활성화 레벨들(L)의 폭(W2)을 제1 폭(W1)보다 짧게 함으로써, 게이트 드라이버(200)는 모든 스캔 신호들의 활성화 레벨(L)의 폭들을 실질적으로 동일하게 출력할 수 있다. Since the load of the second area pixel rows (SPR) is smaller than the load of the first area pixel rows (MPR), the first and second clock signals (SCLK1, SCLK2) are activated in the second period (P2) By making the width W2 of the levels L shorter than the first width W1, the gate driver 200 can output the widths of the activation levels L of all scan signals to be substantially the same.

이에 따라, 전체 화소들(P)의 데이터 기입 시간이 실질적으로 동일해지고, 개구 영역(OP)을 포함하는 표시 패널(100A)의 전체 휘도가 균일해질 수 있다. Accordingly, the data writing time of all pixels P may be substantially the same, and the overall luminance of the display panel 100A including the opening area OP may become uniform.

제3 구간(P3) 동안 제2 영역(DA2) 하부의 제1 영역(DA1)의 제1 영역 화소행들(MPR)에 스캔 신호가 제공되므로, 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 활성화 레벨들(L)은 다시 제1 폭(W1)을 가질 수 있다. Since the scan signal is provided to the first area pixel rows MPR of the first area DA1 below the second area DA2 during the third period P3, the first and second clock signals SCLK1 and SCLK2 The activation levels (L) of ) may again have a first width (W1).

상술한 바와 같이, 화소행들의 길이(즉, 화소행들에 포함되는 화소 수, 화소행들의 로드)에 기초하여 스캔 드라이버(200)에 입력되는 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 활성활 레벨(L)의 폭이 조절됨으로써, 상기 스캔 신호 전체의 활성화 레벨(L)의 폭이 실질적으로 동일해질 수 있다. 따라서, 표시 패널(100A) 전체 화소들(P)에 대한 데이터 기입 시간이 실질적으로 동일해질 수 있다. As described above, the first and second clock signals SCLK1 and SCLK2 are input to the scan driver 200 based on the length of the pixel rows (i.e., the number of pixels included in the pixel rows, the load of the pixel rows). By adjusting the width of the activation level (L), the width of the activation level (L) of the entire scan signal can be made substantially the same. Accordingly, the data writing time for all pixels P of the display panel 100A may be substantially the same.

도 6은 도 5의 타이밍도의 일부를 확대한 도면이다.FIG. 6 is an enlarged view of a portion of the timing diagram of FIG. 5.

도 5 및 도 6을 참조하면, 제1 구간(P1)에서의 클럭 신호(SCLK_P1)의 폭(W1)인 제1 폭(W1)과 제2 구간(P2)에서의 클럭 신호(SCLK_P2)의 폭인 제2 폭(W2)은 서로 다르게 설정될 수 있다. 5 and 6, the first width W1 is the width W1 of the clock signal SCLK_P1 in the first section P1 and the width W1 of the clock signal SCLK_P2 in the second section P2 is The second width W2 may be set differently.

제2 영역 화소행들(SPR)은 제1 영역 화소행들(MPR)보다 로드가 작으므로, 상기 제2 영역 스테이지들의 출력 신호의 상승/하강 시간은 상기 제1 영역 스테이지들의 출력 신호의 상승/하강 시간보다 짧다.Since the second region pixel rows (SPR) have a smaller load than the first region pixel rows (MPR), the rise/fall time of the output signal of the second region stages is the rise/fall time of the output signal of the first region stages. It is shorter than the descent time.

일 실시예에서, 제2 폭(W2)은 제1 폭(W1)보다 짧을 수 있다. 제2 구간(P2)에 대응하는 제2 영역 화소행들(SPR)의 로드가 제1 구간(P1)에 대응하는 제1 영역 화소행들(MPR)의 로드보다 작기 때문에, 제2 구간(P2)에서의 제1 및 제2 클럭 신호들(SCLK1, SCLK2)의 활성화 레벨들(L)의 폭(W2)을 제1 폭(W1)보다 짧게 함으로써, 게이트 드라이버(200)는 모든 스캔 신호들의 활성화 레벨(L)의 폭들(W3, W4)을 실질적으로 동일하게 출력할 수 있다. 즉, 도 6에 도시된 바와 같이, 제1 영역(DA1)에서의 스캔 신호(S[DA1])의 폭(W3)은 제2 영역(DA2)에서의 스캔 신호(S[DA2])의 폭(W4)과 실질적으로 동일할 수 있다. In one embodiment, the second width W2 may be shorter than the first width W1. Since the load of the second region pixel rows (SPR) corresponding to the second section (P2) is smaller than the load of the first region pixel rows (MPR) corresponding to the first section (P1), the second section (P2) ) by making the width (W2) of the activation levels (L) of the first and second clock signals (SCLK1, SCLK2) shorter than the first width (W1), the gate driver 200 activates all scan signals. The widths W3 and W4 of the level L can be output as substantially the same. That is, as shown in FIG. 6, the width W3 of the scan signal S[DA1] in the first area DA1 is the width W3 of the scan signal S[DA2] in the second area DA2. It may be substantially the same as (W4).

따라서, 개구 패턴(OP)을 포함하는 표시 패널(100A) 전체 화소들(P)에 대한 데이터 기입 시간이 실질적으로 동일하고, 표시 패널(100A) 전체의 휘도 균일도가 향상될 수 있다. Accordingly, the data writing time for all pixels P of the display panel 100A including the opening pattern OP is substantially the same, and luminance uniformity of the entire display panel 100A can be improved.

도 7a는 도 1의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 도면이고, 도 7b는 한 프레임 주기 내에서 도 7a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.FIG. 7A is a diagram showing another example of a display panel included in the display device of FIG. 1, and FIG. 7B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 7A within one frame period. .

도 7a 및 도 7b를 참조하면, 표시 패널(100B)은 제1 영역(DA11, DA12) 및 제2 영역(DA2)로 구분될 수 있다. Referring to FIGS. 7A and 7B , the display panel 100B may be divided into first areas DA11 and DA12 and second areas DA2.

일 실시예에서, 도 7a에 도시된 바와 같이, 제2 영역(DA2)에는 원형의 개구 패턴(OP)이 포함될 수 있다. 이에 따라, 제2 영역(DA2)에서의 개구 패턴의 제1 방향(DR1)으로의 길이(L11, L21)는 균일하지 않고, 제2 영역 화소행의 길이(L12, L22) 또한 균일하지 않다. 제2 영역 화소행의 길이(L12, L22)가 제1 영역 화소행의 길이(L)보다 짧으므로, 제2 영역(DA2)의 로드가 제1 영역(DA1)의 로드보다 작다. 일 실시예에서, 개구 패턴(OP)의 길이(L11, L21)가 길어질수록 제2 영역 화소행의 길이(L12, L22)의 길이가 짧아지고, 제2 영역 화소행에 포함되는 화소의 개수가 감소할 수 있다. In one embodiment, as shown in FIG. 7A , the second area DA2 may include a circular opening pattern OP. Accordingly, the lengths L11 and L21 of the opening pattern in the second area DA2 in the first direction DR1 are not uniform, and the lengths L12 and L22 of the pixel rows in the second area are also not uniform. Since the lengths (L12, L22) of the pixel rows in the second area are shorter than the length (L) of the pixel rows in the first area, the load of the second area (DA2) is smaller than the load of the first area (DA1). In one embodiment, as the lengths (L11, L21) of the opening pattern (OP) become longer, the lengths (L12, L22) of the second area pixel rows become shorter, and the number of pixels included in the second area pixel rows increases. may decrease.

도 7b에 도시된 바와 같이, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다. As shown in FIG. 7B, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period.

제1 영역(DA11, DA12)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W1)은 동일할 수 있다. 제2 영역(DA2)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W21, W22, W23)은 제1 영역(DA11, DA12)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W1)보다 짧다. The width W1 of the activation level of the clock signal SCLK1 may be the same during a period corresponding to the scan signal output to the first areas DA11 and DA12. The widths (W21, W22, W23) of the activation level of the clock signal (SCLK1) during the period corresponding to the scan signal output to the second area (DA2) are the widths (W21, W22, W23) corresponding to the scan signal output to the first area (DA11, DA12). It is shorter than the width (W1) of the activation level of the clock signal (SCLK1) during the section.

일 실시예에서, 타이밍 컨트롤러(400)는 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 클럭 신호(SCLK1)의 활성화 레벨의 폭(W21, W22, W23)을 제2 영역 화소행의 길이(L12, L22)에 기초하여 변화시킬 수 있다. 일 실시예에서, 도 7b에 도시된 바와 같이, 제2 영역 화소행의 길이(L12, L22)가 길수록, 또는 제2 영역 화소행(L12, L22)의 화소 개수가 적을수록, 클럭 신호(SCLK1)의 활성화 레벨의 폭(W21, W22, W23)이 좁게 설정될 수 있다. 따라서, 제2 영역(DA2)에 대한 스캔 출력이 진행될 때, 제2 영역 화소행의 길이(L12, L22)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭(W21, W22, W23)이 변화할 수 있다. In one embodiment, the timing controller 400 adjusts the widths (W21, W22, W23) of the activation level of the clock signal (SCLK1) output during the period in which the scan signals are provided to the pixel rows of the second area to the second area pixel rows. It can be changed based on the length of the pixel row (L12, L22). In one embodiment, as shown in FIG. 7B, the longer the length (L12, L22) of the second area pixel rows (L12, L22) or the smaller the number of pixels in the second area pixel rows (L12, L22), the lower the clock signal (SCLK1). ) The width (W21, W22, W23) of the activation level can be set narrow. Therefore, when scan output to the second area DA2 is performed, the widths (W21, W22, W23) of the activation level of the clock signal (SCLK1) change depending on the lengths (L12, L22) of the pixel rows in the second area. You can.

일 실시예에서, 개구 패턴(OP)에는 카메라, 렌즈, 각종 센서 등이 배치될 수 있다. 또는, 개구 패턴(OP)에는 스피커, 마이크, 조이스틱, 트랙볼 등의 입출력 장치가 배치될 수도 있다.In one embodiment, a camera, a lens, various sensors, etc. may be disposed in the opening pattern OP. Alternatively, input/output devices such as a speaker, microphone, joystick, or trackball may be disposed in the opening pattern OP.

도 8a는 도 1의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이고, 도 8b는 한 프레임 주기 내에서 도 8a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.FIG. 8A is a diagram showing another example of a display panel included in the display device of FIG. 1, and FIG. 8B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 8A within one frame period. am.

도 8a 및 도 8b를 참조하면, 표시 패널(100C)은 제1 영역(DA11, DA12, DS13) 및 제2 영역(DA21, DA22)로 구분될 수 있다. Referring to FIGS. 8A and 8B , the display panel 100C may be divided into first areas DA11, DA12, and DS13 and second areas DA21 and DA22.

일 실시예에서, 도 8a에 도시된 바와 같이, 표시 패널(100C)은 복수의 개구 패턴들(OP1, OP2)을 포함할 수 있다. 예를 들어, 서로 다른 길이들(L11, L21)을 갖는 제1 및 제2 개구 패턴들(OP1, OP2)을 포함할 수 있다. 따라서, 제1 개구 패턴(OP1)이 위치하는 제2 영역(DA21)의 화소행들의 길이(L12)는 제2 개구 패턴(OP2)이 위치하는 제2 영역(DA22)의 화소행들의 길이(L22)보다 짧을 수 있다. In one embodiment, as shown in FIG. 8A , the display panel 100C may include a plurality of opening patterns OP1 and OP2. For example, it may include first and second opening patterns OP1 and OP2 having different lengths L11 and L21. Accordingly, the length L12 of the pixel rows in the second area DA21 where the first opening pattern OP1 is located is the length L22 of the pixel rows in the second area DA22 where the second opening pattern OP2 is located. ) can be shorter than

도 8b에 도시된 바와 같이, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다. As shown in FIG. 8B, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period.

제1 영역(DA11, DA12, DA13)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W1)은 동일할 수 있다. The width W1 of the activation level of the clock signal SCLK1 may be the same during a period corresponding to the scan signal output to the first area DA11, DA12, and DA13.

제1 개구 패턴(OP1)이 위치하는 제2 영역(DA21)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W2)은 동일할 수 있다.The width W2 of the activation level of the clock signal SCLK1 may be the same during a period corresponding to the scan signal output for the second area DA21 where the first opening pattern OP1 is located.

제2 개구 패턴(OP2)이 위치하는 제2 영역(DA22)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W3)은 동일할 수 있다.The width W3 of the activation level of the clock signal SCLK1 may be the same during a period corresponding to the scan signal output for the second area DA22 where the second opening pattern OP2 is located.

다만, 제1 개구 패턴(OP1)의 길이(L11)가 제2 개구 패턴(OP2)의 길이(L21)보다 길기 때문에, 클럭 신호(SCLK1)의 활성화 레벨의 폭(W2)이 클럭 신호(SCLK1)의 활성화 레벨의 폭(W3)보다 짧을 수 있다. However, since the length L11 of the first opening pattern OP1 is longer than the length L21 of the second opening pattern OP2, the width W2 of the activation level of the clock signal SCLK1 is greater than the length L21 of the second opening pattern OP2. It may be shorter than the width (W3) of the activation level.

일 실시예에서, 개구 패턴(OP)에는 카메라, 렌즈, 각종 센서 등이 배치될 수 있다. 또는, 개구 패턴(OP)에는 스피커, 마이크, 조이스틱, 트랙볼 등의 입출력 장치가 배치될 수도 있다.In one embodiment, a camera, a lens, various sensors, etc. may be disposed in the opening pattern OP. Alternatively, input/output devices such as a speaker, microphone, joystick, or trackball may be disposed in the opening pattern OP.

도 9는 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.Figure 9 is a block diagram showing a display device according to embodiments of the present invention.

도 9에서는 도 1 및 도 2를 참조하여 설명한 구성 요소들에 대해 동일한 참조 부호들을 사용하며, 이러한 구성 요소들에 대한 중복되는 설명은 생략하기로 한다. 또한, 도 9의 표시 장치(2000)는 표시 패널(110)을 제외하면, 도 1의 표시 장치(1000)와 실질적으로 동일하거나 유사한 구성을 가질 수 있다.In FIG. 9, the same reference numerals are used for components described with reference to FIGS. 1 and 2, and overlapping descriptions of these components will be omitted. Additionally, the display device 2000 of FIG. 9 may have a substantially same or similar configuration as the display device 1000 of FIG. 1 except for the display panel 110.

도 9를 참조하면, 표시 장치(2000)는 표시 패널(110), 스캔 드라이버(200), 데이터 드라이버(300) 및 타이밍 컨트롤러(400)를 포함할 수 있다. 일 실시예에서, 표시 장치(1000)는 화소들(P)의 발광 여부를 제어하는 발광 제어 신호를 생성하는 발광 제어 드라이버를 더 포함할 수 있다. Referring to FIG. 9 , the display device 2000 may include a display panel 110, a scan driver 200, a data driver 300, and a timing controller 400. In one embodiment, the display device 1000 may further include an emission control driver that generates an emission control signal that controls whether the pixels P emit light.

표시 패널(110)은 영상을 표시할 수 있다. 표시 패널(110)은 복수의 스캔 라인들(SL1 내지 SLn) 및 복수의 데이터 라인들(DL1 내지 DLm)을 포함하고, 스캔 라인들(SL1 내지 SLn) 및 데이터 라인들(DL1 내지 DLm)에 각각 연결되는 복수의 화소들(P)을 포함할 수 있다. 표시 패널(110)은 다양한 형태(노치(notch) 형태)를 가질 수 있다. 예를 들어, 표시 패널(110)은 한쪽 모서리가 잘려나간 형태, 원형, 육각형, 삼각형 등의 형태를 가질 수 있다. The display panel 110 can display images. The display panel 110 includes a plurality of scan lines (SL1 to SLn) and a plurality of data lines (DL1 to DLm), and each of the scan lines (SL1 to SLn) and the data lines (DL1 to DLm) It may include a plurality of connected pixels (P). The display panel 110 may have various shapes (notch shapes). For example, the display panel 110 may have a shape such as a shape with one corner cut off, a circle, a hexagon, or a triangle.

화소들(P)은 스캔 라인들(SL1 내지 SLn)에 상응하는 복수의 화소행들(SPR, MPR)들로 구분될 수 있다. 화소행들(SPR, MPR)의 길이는 표시 패널(110)의 형태에 따라 결정될 수 있다. 예를 들어, 도 9에 도시된 바와 같이, 표시 패널(110)은 모서리의 일부가 잘려나간 형태를 가질 수 있다. 이 때, 모서리가 잘려나간 부분을 포함하는 제2 영역(DA2)에 위치하는 화소행들(SPR)의 길이는 표시 패널(110)의 나머지 부분에 상응하는 제1 영역(DA1)에 위치하는 화소행들(MPR)의 길이보다 짧을 수 있다. 일 실시예에서, 제2 영역(DA2)의 화소행들(SPR)의 각각의 화소들의 개수는 제1 영역(DA1)의 화소행들(MPR) 각각의 화소들의 개수보다 적을 수 있다. The pixels P may be divided into a plurality of pixel rows SPR and MPR corresponding to the scan lines SL1 to SLn. The length of the pixel rows (SPR, MPR) may be determined depending on the shape of the display panel 110. For example, as shown in FIG. 9 , the display panel 110 may have a shape in which part of an edge is cut off. At this time, the length of the pixel rows (SPR) located in the second area (DA2) including the portion with the corner cut off is the length of the pixel rows (SPR) located in the first area (DA1) corresponding to the remaining portion of the display panel 110. It may be shorter than the length of the MPR. In one embodiment, the number of pixels in each pixel row SPR of the second area DA2 may be less than the number of pixels in each pixel row MPR of the first area DA1.

일 실시예에서, 표시 패널(110)은 화소가 존재하지 않는 개구 패턴을 더 포함할 수 있다. 상기 개구 패턴은 다양한 형태를 가질 수 있다. 예를 들어, 상기 개구 패턴은 사각형, 원형, 타원형, 고리형, S형, U형 등의 형태를 가지며, 표시 패널(110)의 임의의 위치에 위치할 수 있다. 상기 개구 패턴에는 표시 장치(2000)를 포함하는 전자 기기의 다른 구성 요소가 배치될 수 있다. 예를 들어, 상기 개구 패턴에는 카메라, 렌즈, 각종 센서 등이 배치될 수 있다. 또는, 상기 개구 패턴에는 스피커, 마이크, 조이스틱, 트랙볼 등의 입출력 장치가 배치될 수도 있다.In one embodiment, the display panel 110 may further include an opening pattern in which no pixels exist. The opening pattern may have various shapes. For example, the opening pattern has a shape such as a square, circle, oval, ring, S-shape, or U-shape, and may be located at any position on the display panel 110. Other components of an electronic device, including the display device 2000, may be disposed in the opening pattern. For example, cameras, lenses, various sensors, etc. may be placed in the opening pattern. Alternatively, input/output devices such as speakers, microphones, joysticks, and trackballs may be disposed in the opening pattern.

스캔 드라이버(200)는 화소행들(SPR, MPR)에 각각 연결되는 스캔 라인들(SL1 내지 SLn)과 각각 연결되는 복수의 스테이지들을 포함할 수 있다. 상기 스테이지들은 서로 종속적으로 연결될 수 있다. 스캔 드라이버(200)는 타이밍 컨트롤러(400)로부터 수신되는 클럭 신호(CLK)의 펄스 폭 및 제1 제어 신호(CON1)에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 화소행들(SPR, MPR)에 제공할 수 있다. 일 실시예에서, 상기 스캔 신호들은 화소행들에 순차적으로 제공될 수 있다.The scan driver 200 may include a plurality of stages each connected to scan lines SL1 to SLn respectively connected to the pixel rows SPR and MPR. The stages may be connected to each other in a dependent manner. The scan driver 200 sends a plurality of scan signals having the same activation level width through the stages, respectively, based on the pulse width of the clock signal CLK and the first control signal CON1 received from the timing controller 400. It can be provided to pixel rows (SPR, MPR). In one embodiment, the scan signals may be provided sequentially to pixel rows.

데이터 드라이버(300)는 타이밍 컨트롤러(400)로부터 수신한 제2 제어 신호(CON2)에 기초하여 데이터 신호를 아날로그 형태의 데이터 전압으로 변환하고 복수의 데이터 라인들(DL1 내지 DLm)에 상기 데이터 전압을 인가할 수 있다.The data driver 300 converts the data signal into an analog data voltage based on the second control signal CON2 received from the timing controller 400 and applies the data voltage to the plurality of data lines DL1 to DLm. It can be approved.

타이밍 컨트롤러(400)는 스캔 드라이버(200) 및 데이터 드라이버(300)의 구동을 제어할 수 있다. 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 제1 영역(DA1) 및 제2 영역(DA2)의 위치에 기초하여 클럭 신호(CLK)의 펄스 폭을 변화시킬 수 있다. 클럭 신호(CLK)의 활성화 레벨의 폭에 따라 스캔 신호들의 활성화 레벨의 폭이 결정될 수 있다. 일 실시예에서, 타이밍 컨트롤러(400)는 화소행(SPR, MPR)의 길이가 짧아질수록 클럭 신호(CLK)의 활성화 레벨의 폭을 줄일 수 있다. 또는, 일 실시예에서, 타이밍 컨트롤러(400)는 화소행들 각각의 화소 개수에 기초하여 클럭 신호(CLK)의 상기 활성화 레벨의 폭을 변화시킬 수 있다. 예를 들어, 화소 개수가 적을수록 이에 대응하는 스캔 신호에 대한 클럭 신호(CLK)의 상기 활성화 레벨의 폭이 줄어들 수 있다. The timing controller 400 may control the operation of the scan driver 200 and the data driver 300. The timing controller 400 may change the pulse width of the clock signal CLK based on the positions of the first area DA1 and the second area DA2 within one frame period. The width of the activation level of the scan signals may be determined according to the width of the activation level of the clock signal CLK. In one embodiment, the timing controller 400 may reduce the width of the activation level of the clock signal CLK as the length of the pixel rows SPR and MPR becomes shorter. Alternatively, in one embodiment, the timing controller 400 may change the width of the activation level of the clock signal CLK based on the number of pixels in each pixel row. For example, as the number of pixels decreases, the width of the activation level of the clock signal CLK for the corresponding scan signal may decrease.

상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(2000)는 다양한 길이의 화소행들(SPR, MPR)을 포함하는 다양한 형태의 표시 패널(110)을 포함하고, 화소행들(SPR, MPR)의 길이(즉, 화소행들(SPR, MPR) 각각의 화소 개수)에 따라 스캔 드라이버(200)에 제공되는 클럭 신호(CLK)의 상기 활성화 레벨의 폭을 조절할 수 있다. 이에 따라, 표시 패널(110)의 형태 및 화소행들(SPR, MPR)의 길이에 관계없이 동일한 활성화 레벨의 폭을 갖는 상기 복수의 스캔 신호들이 표시 패널(110)로 출력될 수 있다. 따라서, 화소들(P)의 데이터 기입 시간이 실질적으로 균일해질 수 있으며, 표시 패널(110) 내부의 로드 차이로 인한 데이터 기입 시간의 불균일 및 휘도 불균일이 개선될 수 있다.As described above, the display device 2000 according to embodiments of the present invention includes various types of display panels 110 including pixel rows (SPR, MPR) of various lengths, and pixel rows (SPR) , MPR) (i.e., the number of pixels in each of the pixel rows (SPR, MPR)) can be adjusted to adjust the width of the activation level of the clock signal (CLK) provided to the scan driver 200. Accordingly, the plurality of scan signals having the same activation level width can be output to the display panel 110 regardless of the shape of the display panel 110 and the lengths of the pixel rows (SPR, MPR). Accordingly, the data writing time of the pixels P can be substantially uniform, and the unevenness of the data writing time and luminance unevenness due to the load difference inside the display panel 110 can be improved.

도 10a는 도 9의 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이고, 도 10b는 도 9의 표시 장치에 포함되는 표시 패널의 다른 예를 나타내는 도면이며, 도 10c는 한 프레임 주기 내에서 도 10a 또는 도 10b의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.FIG. 10A is a diagram showing an example of a display panel included in the display device of FIG. 9, FIG. 10B is a diagram showing another example of a display panel included in the display device of FIG. 9, and FIG. 10C is a diagram showing an example of a display panel included in the display device of FIG. 9. FIG. This is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 10A or FIG. 10B.

도 10a 내지 도 10c를 참조하면, 표시 패널(110A)은 제1 영역(DA1) 및 제2 영역(DA2)으로 구분될 수 있다. Referring to FIGS. 10A to 10C , the display panel 110A may be divided into a first area DA1 and a second area DA2.

일 실시예에서, 도 10a에 도시된 바와 같이, 제2 영역(DA2)의 제1 방향(DR1)으로의 길이(L12)는 제1 영역(DA1)의 제1 방향(DR1)으로의 길이보다 짧다. 따라서, 제2 영역(DA2)의 화소행들의 길이는 제1 영역(DA1)의 화소행들의 길이보다 짧을 수 있다. 제2 영역(DA2)의 로드가 제1 영역(DA1)의 로드보다 작을 수 있다. In one embodiment, as shown in FIG. 10A, the length L12 of the second area DA2 in the first direction DR1 is longer than the length of the first area DA1 in the first direction DR1. short. Accordingly, the length of the pixel rows in the second area DA2 may be shorter than the length of the pixel rows in the first area DA1. The load of the second area DA2 may be smaller than the load of the first area DA1.

도 10b에 도시된 바와 같이, 표시 패널(110B)의 제2 영역(DA2)의 중간에 화소가 배치되지 않는 부분이 위치할 수 있다. 다만, 도 10b의 표시 패널(110B)의 구성 및 클럭 신호(SCLK1)의 동작은 도 10a의 표시 패널(110A)의 구성 및 동작과 유사하거나 실질적으로 동일하므로, 중복되는 설명은 생략하기로 한다. As shown in FIG. 10B, a portion where pixels are not disposed may be located in the middle of the second area DA2 of the display panel 110B. However, since the configuration and operation of the display panel 110B of FIG. 10B and the operation of the clock signal SCLK1 are similar or substantially the same as the configuration and operation of the display panel 110A of FIG. 10A, overlapping descriptions will be omitted.

도 10c에 도시된 바와 같이, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다. As shown in FIG. 10C, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period.

제1 영역(DA1)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W1)은 동일할 수 있다.The width W1 of the activation level of the clock signal SCLK1 may be the same during the period corresponding to the scan signal output to the first area DA1.

제2 영역(DA2)에 대한 스캔 신호 출력에 상응하는 구간 동안 클럭 신호(SCLK1)의 활성화 레벨의 폭(W2)은 동일할 수 있다. 다만, 제2 영역(DA2)의 길이(L12)가 제1 영역(DA1)의 길이(L)보다 짧기 때문에, 제2 영역(DA2)에 대응하는 클럭 신호(SCLK1)의 활성화 레벨의 폭(W2)이 제1 영역(DA1)에 대응하는 클럭 신호(SCLK1)의 활성화 레벨의 폭(W1)보다 짧을 수 있다.The width W2 of the activation level of the clock signal SCLK1 may be the same during the period corresponding to the scan signal output to the second area DA2. However, since the length L12 of the second area DA2 is shorter than the length L of the first area DA1, the width W2 of the activation level of the clock signal SCLK1 corresponding to the second area DA2 ) may be shorter than the width W1 of the activation level of the clock signal SCLK1 corresponding to the first area DA1.

도 11a는 도 10c의 클럭 신호의 일 예를 나타내는 파형도이고, 도 11b는 도 11a의 클럭 신호를 구현하는 일 예를 나타내는 파형도이다.FIG. 11A is a waveform diagram showing an example of the clock signal of FIG. 10C, and FIG. 11B is a waveform diagram showing an example of implementing the clock signal of FIG. 11A.

도 10c 내지 도 11b를 참조하면, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다.Referring to FIGS. 10C to 11B, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period. .

도 11a 및 도 11b는 도 10c의 클럭 신호(SCLK1)의 일부를 확대한 일 예들을 보여준다. 일 실시예에서, 제2 영역(DA2)에 대한 스캔 신호들을 출력하는 구간에서의 클럭 신호(SCLK1)의 트랜지션(transition) 시간이 제1 영역(DA1)에 대한 스캔 신호들을 출력하는 구간에서의 클럭 신호(SCLK2)의 트랜지션 시간보다 길게 설정될 수 있다. 즉, 제1 영역(DA1)에 대응하는 클럭 신호(SCLK1)의 제1 하강 구간(FT1)보다 제2 영역(DA2)에 대응하는 클럭신호(SCLK1)의 제2 하강 구간(FT2)이 더 길게 설정될 수 있다. 또한, 제1 영역(DA1)에 대응하는 클럭 신호(SCLK1)의 제1 상승 구간(RT1)보다 제2 영역(DA2)에 대응하는 클럭신호(SCLK1)의 제2 상승 구간(RT2)이 더 길게 설정될 수도 있다. 클럭 신호(SCLK1)의 상기 상승 구간과 하강 구간의 제어는 타이밍 컨트롤러에 의해 수행될 수 있다. 예를 들어, 상기 타이밍 컨트롤러에 제공되는 도트 클럭(dot clock)의 주파수 변화에 기초하여 클럭 신호(SCLK1)의 상기 상승 구간과 하강 구간의 길이가 제어될 수 있다. 또는 상기 도트 클럭의 소정의 클럭 수에 대응하여 제 클럭 신호(SCLK1)의 상승 시점 및/또는 하강 시점을 제어함으로써 클럭 신호(SCLK1)의 상기 상승 구간과 하강 구간의 길이가 제어될 수 있다. FIGS. 11A and 11B show examples of enlarged portions of the clock signal SCLK1 of FIG. 10C. In one embodiment, the transition time of the clock signal SCLK1 in the section for outputting the scan signals for the second area DA2 is the clock signal for the section for outputting the scan signals for the first area DA1. It can be set longer than the transition time of the signal (SCLK2). That is, the second falling period FT2 of the clock signal SCLK1 corresponding to the second area DA2 is longer than the first falling period FT1 of the clock signal SCLK1 corresponding to the first area DA1. can be set. In addition, the second rising period RT2 of the clock signal SCLK1 corresponding to the second area DA2 is longer than the first rising period RT1 of the clock signal SCLK1 corresponding to the first area DA1. It can also be set. Control of the rising and falling sections of the clock signal SCLK1 may be performed by a timing controller. For example, the length of the rising and falling sections of the clock signal SCLK1 may be controlled based on a change in the frequency of a dot clock provided to the timing controller. Alternatively, the length of the rising and falling sections of the clock signal SCLK1 may be controlled by controlling the rising and/or falling timing of the first clock signal SCLK1 in response to a predetermined clock number of the dot clock.

결과적으로, 제2 영역(DA2)에 대응하는 클럭 신호(SCLK1)의 활성화 레벨(L)의 폭(W2)이 제1 영역(DA1)에 대응하는 클럭 신호(SCLK1)의 활성화 레벨(L)의 폭(W1)보다 길어지는 효과를 갖게 된다. 이에 따라, 전체 화소들의 데이터 기입 시간이 실질적으로 동일해지고, 개구 영역(또는 노치)을 포함하는 표시 패널의 전체 휘도가 균일해질 수 있다. 나아가, 클럭 신호(SCLK1)의 제2 하강 구간(FT2) 및/또는 제2 상승 구간(RT2)의 길이 제어에 의해 저휘도 영역에서의 휘도 편차가 더욱 정밀하게 보정될 수 있다.As a result, the width W2 of the activation level L of the clock signal SCLK1 corresponding to the second area DA2 is greater than the width W2 of the activation level L of the clock signal SCLK1 corresponding to the first area DA1. It has the effect of becoming longer than the width (W1). Accordingly, the data writing time for all pixels can be substantially the same, and the overall luminance of the display panel including the opening area (or notch) can be made uniform. Furthermore, the luminance deviation in the low luminance area can be more precisely corrected by controlling the length of the second falling section FT2 and/or the second rising section RT2 of the clock signal SCLK1.

도 11b는 클럭 신호(SCLK1)의 상기 상승 구간과 하강 구간을 증가시키는 일 예를 보여준다. 일 실시예에서, 제2 영역(DA2)에 대응하는 제2 상승 구간(RT2) 및 제2 하강 구간(FT2)에 스텝(step)을 두어 2 상승 구간(RT2) 및 제2 하강 구간(FT2)의 길이를 증가시킬 수 있다. 논리 하이 레벨(H, 예를 들어, 비활성화 레벨)과 논리 로우 레벨(L, 예를 들어, 활성화 레벨) 사이에 소정의 중간 전압 레벨(M)이 설정되고, 클럭 신호(SCLK1)의의 트랜지션은 중간 전압 레벨(M)을 거칠 수 있다. 예를 들어, 논리 하이 레벨(H)이 약 7V고 논리 로우 레벨(L)이 약 -8V라면, 중간 전압 레벨(M)은 그라운드(ground) 전압으로 결정될 수 있다. 일 실시예에서, 차지 쉐어링 방식에 의해 클럭 신호(SCLK1)의 상기 트랜지션이 발생될 수 있다. 또한, 상기 도트 클럭의 주파수를 제어하거나, 상기 도트 클럭의 소정의 클럭 수에 대응하여 클럭 신호(SCLK1)의 상승 시점 및/또는 하강 시점을 제어함으로써 클럭 신호(SCLK1)의 상기 상승 구간과 하강 구간의 길이가 제어될 수 있다.Figure 11b shows an example of increasing the rising and falling sections of the clock signal (SCLK1). In one embodiment, a step is placed in the second rising section RT2 and the second falling section FT2 corresponding to the second area DA2 to form two rising sections RT2 and the second falling section FT2. The length can be increased. A predetermined intermediate voltage level (M) is set between the logic high level (H, e.g., deactivation level) and the logic low level (L, e.g., enable level), and the transition of the clock signal (SCLK1) is at the intermediate level. It can go through voltage level (M). For example, if the logic high level (H) is about 7V and the logic low level (L) is about -8V, the intermediate voltage level (M) can be determined as the ground voltage. In one embodiment, the transition of the clock signal SCLK1 may be generated by a charge sharing method. In addition, the rising and falling periods of the clock signal (SCLK1) are controlled by controlling the frequency of the dot clock or controlling the rising and/or falling timing of the clock signal (SCLK1) in response to a predetermined clock number of the dot clock. The length of can be controlled.

이에 따라, 전체 화소들의 데이터 기입 시간이 실질적으로 동일해지고, 개구 영역(또는 노치)을 포함하는 표시 패널의 전체 휘도가 균일해질 수 있다. 나아가, 클럭 신호(SCLK1)의 제2 하강 구간(FT2) 및/또는 제2 상승 구간(RT2)의 길이 제어에 의해 저휘도 영역에서의 휘도 편차가 더욱 정밀하게 보정될 수 있다.Accordingly, the data writing time for all pixels can be substantially the same, and the overall luminance of the display panel including the opening area (or notch) can be made uniform. Furthermore, the luminance deviation in the low luminance area can be more precisely corrected by controlling the length of the second falling section FT2 and/or the second rising section RT2 of the clock signal SCLK1.

도 12a는 도 9의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이고, 도 12b는 한 프레임 주기 내에서 도 12a의 표시 패널을 구동하기 위해 출력되는 신호들의 일 예를 나타내는 파형도이다.FIG. 12A is a diagram showing another example of a display panel included in the display device of FIG. 9, and FIG. 12B is a waveform diagram showing an example of signals output to drive the display panel of FIG. 12A within one frame period. .

도 12a 및 도 12b를 참조하면, 표시 패널(110C)은 사다리꼴 형태를 가질 수 있다. 즉, 제2 방향(DR2)으로 갈수록 표시 패널(110C) (및 화소행)의 제1 방향(DR1)으로의 길이(L1, L2)가 짧아질 수 있다. 따라서, 제2 방향(DR2)으로 갈수록 표시 패널(110C)의 로드가 줄어들 수 있다. Referring to FIGS. 12A and 12B , the display panel 110C may have a trapezoidal shape. That is, the lengths L1 and L2 of the display panel 110C (and the pixel row) in the first direction DR1 may become shorter as the second direction DR2 increases. Accordingly, the load on the display panel 110C may decrease in the second direction DR2.

도 12b에 도시된 바와 같이, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다. 즉, 스캔 동작이 진행됨에 따라 스캔 드라이버에 인가되는 클럭 신호(SCLK1)의 활성화 레벨의 폭(W)이 점차적으로 줄어들 수 있다. 이에 따라, 표시 패널(110C)의 형태, 화소행들의 길이 및 패널 로드의 편차와 무관하게, 전체 화소행들에 대한 스캔 동작(또는 데이터 기입 동작)의 유효 시간이 실질적으로 동일해질 수 있다. As shown in FIG. 12B, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period. That is, as the scan operation progresses, the width (W) of the activation level of the clock signal (SCLK1) applied to the scan driver may gradually decrease. Accordingly, regardless of the shape of the display panel 110C, the length of the pixel rows, and the deviation of the panel load, the effective time of the scan operation (or data writing operation) for all pixel rows can be substantially the same.

도 13a는 도 9의 표시 장치에 포함되는 표시 패널의 또 다른 예를 나타내는 도면이고, 도 13b는 한 프레임 주기 내에서 도 13a의 표시 패널을 구동하기 위해 출력되는 클럭 신호의 일 예를 나타내는 파형도이다.FIG. 13A is a diagram showing another example of a display panel included in the display device of FIG. 9, and FIG. 13B is a waveform diagram showing an example of a clock signal output to drive the display panel of FIG. 13A within one frame period. am.

도 13a 및 도 13b를 참조하면, 표시 패널(110D)은 원형으로 구현될 수 있다. 즉, 표시 패널(110D)의 제1 방향(DR1)으로의 길이(L1, L2)는 균일하지 않다. 도 12b에 도시된 바와 같이, 타이밍 컨트롤러(400)는 하나의 프레임 주기 내에서 화소행의 길이(즉, 화소행의 로드)에 따라 클럭 신호(SCLK1)의 활성화 레벨의 폭을 변화시킬 수 있다. 즉, 스캔 동작이 진행됨에 따라 스캔 드라이버에 인가되는 클럭 신호(SCLK1)의 활성화 레벨의 폭(W)이 점차적으로 증가되었다가 다시 감소될 수 있다. 이에 따라, 표시 패널(110C)의 형태, 화소행들의 길이 및 패널 로드의 편차와 무관하게, 전체 화소행들에 대한 스캔 동작(또는 데이터 기입 동작)의 유효 시간이 실질적으로 동일해질 수 있다. Referring to FIGS. 13A and 13B , the display panel 110D may be implemented in a circular shape. That is, the lengths L1 and L2 of the display panel 110D in the first direction DR1 are not uniform. As shown in FIG. 12B, the timing controller 400 can change the width of the activation level of the clock signal SCLK1 according to the length of the pixel row (i.e., the load of the pixel row) within one frame period. That is, as the scan operation progresses, the width (W) of the activation level of the clock signal (SCLK1) applied to the scan driver may gradually increase and then decrease again. Accordingly, regardless of the shape of the display panel 110C, the length of the pixel rows, and the deviation of the panel load, the effective time of the scan operation (or data writing operation) for all pixel rows can be substantially the same.

본 발명은 표시 장치를 구비한 전자 기기에 다양하게 적용될 수 있다. 예를 들어, 본 발명은 컴퓨터, 노트북, 휴대폰, 스마트폰, 스마트패드, 피엠피(PMP), 피디에이(PDA), MP3 플레이어, 디지털 카메라, 비디오 캠코더 등에 적용될 수 있다.The present invention can be applied to various electronic devices equipped with a display device. For example, the present invention can be applied to computers, laptops, mobile phones, smartphones, smart pads, PMPs, PDAs, MP3 players, digital cameras, video camcorders, etc.

이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although the present invention has been described above with reference to embodiments, those skilled in the art can make various modifications and changes to the present invention without departing from the spirit and scope of the present invention as set forth in the claims below. You will understand that it is possible.

100, 110: 표시 패널 200: 스캔 드라이버
300: 데이터 드라이버 400: 타이밍 컨트롤러
1000, 2000: 표시 장치 SCLK1: 제1 클럭 신호
SCLK2: 제2 클럭 신호
100, 110: Display panel 200: Scan driver
300: data driver 400: timing controller
1000, 2000: display device SCLK1: first clock signal
SCLK2: second clock signal

Claims (20)

서로 동일한 화소 개수를 갖는 복수의 제1 영역 화소행들을 포함하는 제1 영역 및 상기 제1 영역 화소행들 각각에 포함되는 상기 화소 개수보다 적은 화소 개수를 각각 갖는 복수의 제2 영역 화소행들을 포함하는 제2 영역으로 구분되는 표시 패널;
상기 제1 영역 화소행들 및 상기 제2 영역 화소행들에 각각 연결되는 복수의 스캔 라인들과 각각 연결되는 복수의 스테이지들을 포함하고, 클럭 신호의 펄스 폭에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 상기 제1 영역 화소행들 및 상기 제2 영역 화소행들에 제공하는 스캔 드라이버;
복수의 데이터 라인들을 통해 상기 표시 패널에 복수의 데이터 신호들을 제공하는 데이터 드라이버; 및
하나의 프레임 주기 내에서 상기 제1 영역 및 상기 제2 영역의 위치에 기초하여 상기 클럭 신호의 상기 펄스 폭을 변화시키는 타이밍 컨트롤러를 포함하고,
상기 타이밍 컨트롤러는 화소행 내의 상기 화소 개수에 기초하여 상기 클럭 신호의 활성화 레벨의 폭을 변화시키는 것을 특징으로 하는 표시 장치.
A first region including a plurality of first region pixel rows having the same number of pixels, and a plurality of second region pixel rows each having a smaller number of pixels than the number of pixels included in each of the first region pixel rows. a display panel divided into a second area;
and a plurality of stages each connected to a plurality of scan lines respectively connected to the first region pixel rows and the second region pixel rows, and having the same activation level width based on the pulse width of the clock signal. a scan driver that provides a plurality of scan signals to the first region pixel rows and the second region pixel rows through the stages, respectively;
a data driver providing a plurality of data signals to the display panel through a plurality of data lines; and
A timing controller that changes the pulse width of the clock signal based on the positions of the first area and the second area within one frame period,
The timing controller changes the width of the activation level of the clock signal based on the number of pixels in the pixel row.
제 1 항에 있어서, 상기 타이밍 컨트롤러는 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭을 상기 제1 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭보다 작게 설정하는 것을 특징으로 하는 표시 장치.The method of claim 1, wherein the timing controller determines the width of the activation level of the clock signal output during a period in which the scan signals are provided to the pixel rows of the second region by allowing the scan signals to be applied to the pixel rows of the first region. A display device characterized in that the width of the activation level of the clock signal output during the provided period is set to be smaller than the width. 제 2 항에 있어서, 상기 타이밍 컨트롤러가 상기 클럭 신호의 상기 활성화 레벨의 폭을 조절하여 출력함으로써, 상기 스캔 신호들의 상기 활성화 레벨의 폭이 서로 동일한 것을 특징으로 하는 표시 장치.The display device of claim 2, wherein the timing controller adjusts and outputs the width of the activation level of the clock signal, so that the widths of the activation levels of the scan signals are the same. 제 2 항에 있어서, 상기 제2 영역 화소행들 중 적어도 하나의 상기 화소 개수가 다른 상기 제2 영역 화소행들의 상기 화소 개수와 다른 것을 특징으로 하는 표시 장치.The display device of claim 2, wherein the number of pixels in at least one of the pixel rows in the second area is different from the number of pixels in other pixel rows in the second area. 제 4 항에 있어서, 상기 타이밍 컨트롤러는 상기 제2 영역 화소행들 각각의 상기 화소 개수에 기초하여 상기 클럭 신호의 상기 활성화 레벨의 폭을 변화시키는 것을 특징으로 하는 표시 장치.The display device of claim 4, wherein the timing controller changes the width of the activation level of the clock signal based on the number of pixels in each of the pixel rows in the second area. 제 4 항에 있어서, 상기 제2 영역 화소행들의 상기 화소 개수가 적을수록 상기 클럭 신호의 상기 활성화 레벨의 폭이 줄어드는 것을 특징으로 하는 표시 장치. The display device of claim 4, wherein as the number of pixels in the pixel rows of the second area decreases, the width of the activation level of the clock signal decreases. 제 2 항에 있어서, 상기 제2 영역 화소행들 각각의 상기 화소 개수는 서로 동일한 것을 특징으로 하는 표시 장치.The display device of claim 2, wherein the number of pixels in each of the pixel rows in the second area is the same. 제 7 항에 있어서, 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭은 서로 동일한 것을 특징으로 하는 표시 장치.The display device of claim 7, wherein the widths of the activation levels of the clock signals output during a period in which the scan signals are provided to the pixel rows of the second area are equal to each other. 제 2 항에 있어서, 상기 표시 패널은 상기 제2 영역에 화소들이 존재하지 않는 개구 패턴(opening pattern)을 포함하는 것을 특징으로 하는 표시 장치.The display device of claim 2, wherein the display panel includes an opening pattern in which no pixels exist in the second area. 제 9 항에 있어서, 상기 개구 패턴의 상기 제2 영역 화소행과 평행한 제1 방향으로의 길이는 균일한 것을 특징으로 하는 표시 장치.The display device of claim 9, wherein the length of the opening pattern in a first direction parallel to the pixel rows of the second region is uniform. 제 10 항에 있어서, 상기 제2 영역 화소행들 각각의 상기 화소 개수는 서로 동일한 것을 특징으로 하는 표시 장치.The display device of claim 10, wherein the number of pixels in each of the pixel rows in the second area is the same. 제 10 항에 있어서, 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭은 서로 동일한 것을 특징으로 하는 표시 장치.The display device of claim 10, wherein the widths of the activation levels of the clock signals output during a period in which the scan signals are provided to the pixel rows of the second area are the same. 제 9 항에 있어서, 상기 개구 패턴의 제2 영역 화소행과 평행한 제1 방향으로의 길이가 균일하지 않은 경우, 상기 타이밍 컨트롤러가 상기 제2 영역 화소행들에 상기 스캔 신호들이 제공되는 구간 동안 출력되는 상기 클럭 신호의 상기 활성화 레벨의 폭을 상기 개구 패턴의 상기 제1 방향으로의 상기 길이에 기초하여 변화시키는 것을 특징으로 하는 표시 장치. The method of claim 9, wherein when the length of the opening pattern in the first direction parallel to the pixel rows of the second area is not uniform, the timing controller performs a period in which the scan signals are provided to the pixel rows of the second area. A display device characterized in that the width of the activation level of the output clock signal is changed based on the length of the opening pattern in the first direction. 제 13 항에 있어서, 상기 개구 패턴의 상기 제1 방향으로의 상기 길이가 길수록 상기 클럭 신호의 상기 활성화 레벨의 폭이 좁게 설정되는 것을 특징으로 하는 표시 장치.The display device of claim 13, wherein the width of the activation level of the clock signal is set to be narrower as the length of the opening pattern in the first direction becomes longer. 제 13 항에 있어서, 상기 개구 패턴의 상기 제1 방향으로의 상기 길이가 길수록 상기 제2 영역 화소행들 각각의 상기 화소 개수가 감소하는 것을 특징으로 하는 표시 장치.The display device of claim 13, wherein as the length of the opening pattern in the first direction increases, the number of pixels in each of the pixel rows in the second area decreases. 복수의 화소들을 각각 구비하는 복수의 화소행들을 포함하는 표시 패널;
상기 화소행들에 연결되는 복수의 스캔 라인들과 각각 연결되는 복수의 스테이지들을 포함하고, 클럭 신호의 펄스 폭에 기초하여 동일한 활성화 레벨의 폭을 갖는 복수의 스캔 신호들을 각각 상기 스테이지들을 통해 상기 화소행들에 제공하는 스캔 드라이버;
복수의 데이터 라인들을 통해 상기 표시 패널에 복수의 데이터 신호들을 제공하는 데이터 드라이버; 및
하나의 프레임 주기 내에서 상기 화소행들의 길이에 기초하여 상기 클럭 신호의 상기 펄스 폭을 변화시키는 타이밍 컨트롤러를 포함하는 표시 장치.
a display panel including a plurality of pixel rows each having a plurality of pixels;
A plurality of stages are each connected to a plurality of scan lines connected to the pixel rows, and a plurality of scan signals having the same activation level width are transmitted through the stages, respectively, based on the pulse width of the clock signal. A scan driver that provides for doing things;
a data driver providing a plurality of data signals to the display panel through a plurality of data lines; and
A display device comprising a timing controller that changes the pulse width of the clock signal based on the length of the pixel rows within one frame period.
제 16 항에 있어서, 상기 화소행들의 길이는 각각 표시 패널의 형태에 따라 결정되는 것을 특징으로 하는 표시 장치.The display device of claim 16, wherein the length of each pixel row is determined depending on the shape of the display panel. 제 17 항에 있어서, 상기 타이밍 컨트롤러는 상기 화소행의 길이가 짧아질수록 상기 클럭 신호의 활성화 레벨의 폭을 줄이는 것을 특징으로 하는 표시 장치.The display device of claim 17, wherein the timing controller reduces the width of the activation level of the clock signal as the length of the pixel row becomes shorter. 제 16 항에 있어서, 상기 타이밍 컨트롤러는 상기 화소행들 각각의 화소 개수에 기초하여 상기 클럭 신호의 상기 활성화 레벨의 폭을 변화시키는 것을 특징으로 하는 표시 장치.The display device of claim 16, wherein the timing controller changes the width of the activation level of the clock signal based on the number of pixels in each of the pixel rows. 제 16 항에 있어서, 상기 표시 패널은 상기 화소들이 존재하지 않는 개구 패턴(opening pattern)을 더 포함하는 것을 특징으로 하는 표시 장치.
The display device of claim 16, wherein the display panel further includes an opening pattern in which the pixels do not exist.
KR1020160136663A 2016-02-29 2016-10-20 Display device KR102613898B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/414,363 US10395599B2 (en) 2016-02-29 2017-01-24 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160024534 2016-02-29
KR20160024534 2016-02-29

Publications (2)

Publication Number Publication Date
KR20170102148A KR20170102148A (en) 2017-09-07
KR102613898B1 true KR102613898B1 (en) 2023-12-18

Family

ID=59925683

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160136663A KR102613898B1 (en) 2016-02-29 2016-10-20 Display device

Country Status (1)

Country Link
KR (1) KR102613898B1 (en)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102453082B1 (en) 2017-12-28 2022-10-12 삼성전자주식회사 Display incuding hole area and electronic device including the display
KR102581307B1 (en) * 2018-01-03 2023-09-22 삼성디스플레이 주식회사 Display device and electronic device having the same
KR102560669B1 (en) * 2018-06-11 2023-07-28 엘지전자 주식회사 Mobile terminal
KR102509087B1 (en) * 2018-06-12 2023-03-10 삼성디스플레이 주식회사 Display device, driving device for display device, and method of driving display device
US11756486B2 (en) 2019-07-01 2023-09-12 Chengdu Boe Opteoelectronics Technology Co., Ltd. Display panel, display device and driving method
WO2021000232A1 (en) * 2019-07-01 2021-01-07 京东方科技集团股份有限公司 Display panel and display driving method therefor, and display device
RU2752364C1 (en) 2019-07-01 2021-07-26 Боэ Текнолоджи Груп Ко., Лтд. Display panel, display device, and control method
AU2019452478B2 (en) 2019-07-01 2022-05-19 Boe Technology Group Co., Ltd. Display panel and display device
KR20210085236A (en) 2019-12-30 2021-07-08 엘지디스플레이 주식회사 Gate driving circuit, and image display device including the same
CN115602124A (en) 2021-07-08 2023-01-13 乐金显示有限公司(Kr) Gate driver and display panel including the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100156945A1 (en) * 2006-11-21 2010-06-24 Sharp Kabushiki Kaisha Active matrix substrate, display panel and display device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100984358B1 (en) * 2003-09-30 2010-09-30 삼성전자주식회사 Liquid crystal display and driving device thereof
KR101108172B1 (en) * 2010-03-16 2012-01-31 삼성모바일디스플레이주식회사 Scan driver and organic light emitting display

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100156945A1 (en) * 2006-11-21 2010-06-24 Sharp Kabushiki Kaisha Active matrix substrate, display panel and display device

Also Published As

Publication number Publication date
KR20170102148A (en) 2017-09-07

Similar Documents

Publication Publication Date Title
KR102613898B1 (en) Display device
US11741882B2 (en) Pixel circuit for adjusting maximum brightness for organic light-emitting display panel, and organic light-emitting display panel
KR102581307B1 (en) Display device and electronic device having the same
CN110352453B (en) Organic light emitting diode display with external compensation and anode reset
JP7050435B2 (en) Display device
CN108022562B (en) Gate driver and display device using the same
US10878745B2 (en) Scan driver and display device including the same
KR102231774B1 (en) Display device compensating variation of power supply voltage
KR102573847B1 (en) Gate driver and display device having the same
KR20210009713A (en) Level shifter and display device using the same
US11263988B2 (en) Gate driving circuit and display device using the same
KR20240026477A (en) Display device
TWI657424B (en) Active-matrix substrate and display device including the same
CN113707064A (en) Pixel circuit and display device including the same
CN112259032B (en) Display device, driving method thereof and grid driving circuit
KR102614690B1 (en) Display device
KR102170087B1 (en) Driving Circuit And Display Device Including The Same
JP2017058522A (en) Display drive device, display device and display drive method
US10354607B2 (en) Clock and signal distribution circuitry for displays
JP7289205B2 (en) DISPLAY DRIVER, DISPLAY DEVICE, AND SELF-LUMINOUS DISPLAY PANEL CONTROL METHOD
US11741904B2 (en) High frame rate display
KR20170079057A (en) Gate drive integrated circuit and display device including the same
KR20210132778A (en) Organic light emitting diode display device
KR102498797B1 (en) Organic light emitting diode display device
KR102566221B1 (en) Gate driver and display device including the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant