KR102444203B1 - 멀티 클록 phy 프리앰블 설계 및 검출 - Google Patents

멀티 클록 phy 프리앰블 설계 및 검출 Download PDF

Info

Publication number
KR102444203B1
KR102444203B1 KR1020167032327A KR20167032327A KR102444203B1 KR 102444203 B1 KR102444203 B1 KR 102444203B1 KR 1020167032327 A KR1020167032327 A KR 1020167032327A KR 20167032327 A KR20167032327 A KR 20167032327A KR 102444203 B1 KR102444203 B1 KR 102444203B1
Authority
KR
South Korea
Prior art keywords
data unit
ofdm
phy
clock rate
preamble
Prior art date
Application number
KR1020167032327A
Other languages
English (en)
Other versions
KR20160147859A (ko
Inventor
홍위안 장
Original Assignee
마벨 아시아 피티이 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마벨 아시아 피티이 엘티디. filed Critical 마벨 아시아 피티이 엘티디.
Publication of KR20160147859A publication Critical patent/KR20160147859A/ko
Application granted granted Critical
Publication of KR102444203B1 publication Critical patent/KR102444203B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • H04L27/26134Pilot insertion in the transmitter chain, e.g. pilot overlapping with data, insertion in time or frequency domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/0413MIMO systems
    • H04B7/0452Multi-user MIMO systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2603Signal structure ensuring backward compatibility with legacy system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2666Acquisition of further OFDM parameters, e.g. bandwidth, subcarrier spacing, or guard interval length

Abstract

물리 계층(PHY) 데이터 유닛의 제1 프리앰블 부분은 제1 클록 속도에 따라 발생되며, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 무선 통신 프로토콜의 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 무선 통신 프로토콜의 제2 PHY 모드에 따라 포맷된다. PHY 데이터 유닛의 OFDM 부분이 발생되며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.

Description

멀티 클록 PHY 프리앰블 설계 및 검출{MULTI-CLOCK PHY PREAMBLE DESIGN AND DETECTION}
관련 출원에 대한 상호 참조
본 출원은 발명의 명칭이 "멀티 클록 PHY 프리앰블 설계 및 검출"이고, 2014년 2월 28일에 출원된 미국 특허 출원 번호 14/193,428의 일부 계속 출원이고, 미국 특허 출원 번호 14/193,428은 발명의 명칭이 "멀티 클록 PHY 프리앰블 설계 및 검출"이고, 2012년 2월 3일에 출원된 미국 특허 출원 번호 13/365,963(현재 미국 특허 번호 8,665,974)의 일부 계속 출원이고, 미국 특허 출원 번호 13/365,963은 2011년 2월 10일에 출원된 미국 임시 특허 출원 번호 61/441,610의 이익을 주장한다. 부가적으로, 본 출원은 2014년 5월 1일에 출원된 미국 임시 특허 출원 번호 61/987,115의 이익을 주장한다. 본 출원은 또한 발명의 명칭이 "멀티 클록 PHY 프리앰블 설계 및 검출"이고, 2012년 2월 3일에 출원된 미국 특허 출원 번호 13/365,950(현재 미국 특허 번호 8,644,128)와 관련된다. 위에 참조된 출원의 모두는 이로써 본원에 전체적으로 참조로 통합된다.
본 개시의 분야
본 개시는 일반적으로 통신 네트워크에 관한 것으로, 특히 다수의 클록 속도를 갖는 물리 계층 모드를 포함하는 무선 근거리 네트워크에 관한 것이다.
인프라스트럭처 모드에서 동작할 때, 무선 근거리 네트워크(WLAN)는 전형적으로 액세스 포인트(AP) 및 하나 이상의 클라이언트 스테이션을 포함한다. WLAN은 지난 십 년 예컨대 전기 전자 학회(IEEE) 802.11a, 802.11b, 802.11g, 및 802.11n 표준의 개발은 개선된 단일 사용자 피크 데이터 처리량을 갖는다. 예를 들어, IEEE 802.11b 표준은 11 메가비트/초(Mbps)의 단일 사용자 피크 처리량을 지정하고, IEEE 802.11a 및 802.11g 표준은 54 Mbps의 단일 사용자 피크 처리량을 지정하고, IEEE 802.11n 표준은 600 Mbps의 단일 사용자 피크 처리량을 지정하고, IEEE 802.11ac 표준은 Gbps 범위의 단일 사용자 피크 처리량을 지정한다. 작업은 훨씬 더 큰 처리량을 제공하는, 새로운 표준, IEEE 802.11ax에 착수되었다.
IEEE 802.11af는 서브-1GHz 주파수의 무선 네트워크 동작을 지정한다. 저주파수 통신 채널은 일반적으로 더 높은 주파수 통신 채널과 비교하여 더 좋은 전파량 및 확장된 전파 범위를 특징으로 한다. 과거에, 서브-1 GHz 주파수 범위는 그러한 주파수가 다른 애플리케이션(예를 들어, 인가 TV 주파수 대역, 라디오 주파수 대역 등)을 위해 예약되었기 때문에 무선 통신 네트워크을 위해 이용되지 않았다. 상이한 비인가 주파수가 상이한 지리적 영역에 있는 상태에서, 비허가를 유지하는 서브-1 GHz 범위에 소수의 주파수 대역이 있다. IEEE 802.11af 표준은 TV 화이트 스페이스(TVWS)에서 무선 동작을 지정하며, 즉 서브-1GHz 주파수 대역에 비사용 TV 채널을 지정한다.
작업은 서브-1GHz 주파수의 무선 네트워크 동작을 지정하는 다른 새로운 표준, IEEE 802.11ah에 착수되었다. IEEE 802.11ah 표준은 이용 가능 비인가 서브-1GHz 주파수 대역에서 무선 동작을 지정할 것이다.
일 구현예에서, 방법은 무선 통신 프로토콜에 따른 송신을 위해서 PHY 데이터 유닛을 발생시키기 위한 것이며, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖는다. 방법은 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키는 단계를 포함하며, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 방법은 또한 PHY 데이터 유닛의 OFDM 부분을 발생시키는 단계를 포함하며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
다른 구현예에서, 통신 디바이스는 무선 통신 프로토콜에 따른 송신을 위해서 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키도록 구성되는 하나 이상의 집적 회로를 갖는 네트워크 인터페이스를 포함하며, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 하나 이상의 집적 회로는 PHY 데이터 유닛의 OFDM 부분을 발생시키도록 더 구성되며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
다른 구현예에서, 방법은 무선 통신 채널을 통해 수신되는 PHY 데이터 유닛을 처리하기 위한 것이며, PHY 데이터 유닛은 제1 PHY 모드 및 제2 PHY 모드를 갖는 통신 프로토콜에 따라 포맷된다. 방법은 PHY 데이터 유닛의 OFDM 부분이 i) 제1 PHY 모드에 따라 제1 클록 속도로 클로킹되거나, ⅱ) 제2 PHY 모드에 따라 제2 클록 속도로 클로킹되는지를 판단하기 위해 PHY 데이터 유닛의 제1 프리앰블 부분을 분석하는 단계를 포함하며, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷되고, OFDM 부분은 제1 프리앰블 부분을 따른다. 방법은 또한 i) OFDM 부분이 제1 클록 속도로 클로킹되는 것으로 결정될 때 제1 클록 속도에 따라, 및 ii) OFDM 부분이 제2 클록 속도로 클로킹되는 것으로 결정될 때 제2 클록 속도에 따라 PHY 데이터 유닛의 OFDM 부분을 처리하는 단계를 포함하며, OFDM 부분에서 제2 프리앰블 부분을 처리하는 단계를 포함하고, 제2 프리앰블 부분은 하나 이상의 긴 트레이닝 필드를 갖는다.
또 다른 구현예에서, 통신 디바이스는 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키도록 구성되는 하나 이상의 집적 회로를 갖는 네트워크 인터페이스를 포함하며, PHY 데이터 유닛은 무선 통신 프로토콜에 따른 송신을 위한 것이고, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 하나 이상의 집적 회로는 PHY 데이터 유닛의 OFDM 부분을 발생시키도록 더 구성되며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
도 1은 일 구현예에 따른 예시적 무선 근거리 네트워크(WLAN)의 블록도이다.
도 2는 일 구현예에 따른 AP 및/또는 클라이언트 스테이션이 통신 채널을 통해 송신하도록 구성되는 종래 기술 직교 주파수 분할 멀티플렉싱(OFDM) 단범위 데이터 유닛의 도면이다.
도 3은 다른 구현예에 따른 AP 및/또는 클라이언트 스테이션이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛의 도면이다.
도 4는 다른 구현예에 따른 AP 및/또는 클라이언트 스테이션이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛의 도면이다.
도 5는 다른 구현예에 따른 AP 및/또는 클라이언트 스테이션이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛의 도면이다.
도 6은 일 구현예에 따른 AP 및/또는 클라이언트 스테이션이 통신 채널을 통해 송신하도록 구성되는 종래 기술 단일 캐리어(SC) 단범위 데이터 유닛의 도면이다.
도 7은 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 제1 예시적 프리앰블 설계 및 대응 자동 검출 기술의 도면이다.
도 8은 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 제2 예시적 프리앰블 프리앰블 설계 및 대응 자동 검출 기술의 도면이다.
도 9는 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 제3 예시적 프리앰블 설계 및 대응 자동 검출 기술의 도면이다.
도 10은 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 자동 검출 기술에 대응하는 제4 예시적 프리앰블 설계의 도면이다.
도 11은 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 자동 검출 기술에 대응하는 제5 예시적 프리앰블 설계의 도면이다.
도 12는 일 구현예에 따른 데이터 유닛 클록 속도를 결정하는 자동 검출 기술에 대응하는 제6 예시적 프리앰블 설계의 도면이다.
도 13은 일 구현예에 따른 제1, 제2, 제3, 제4, 제5, 또는 제6 예시적 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 14는 일 구현예에 따른 제1, 제2, 제3, 제4, 제5, 또는 제6 예시적 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 15는 일 구현예에 따른 제1 예시적 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 16은 일 구현예에 따른 제1 예시적 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 17은 일 구현예에 따른 제2 예시적 프리앰블 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 18은 일 구현예에 따른 제2 예시적 프리앰블 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 19는 일 구현예에 따른 제3 예시적 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 20은 일 구현예에 따른 제3 예시적 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 21은 일 구현예에 따른 제4 또는 제5 예시적 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 22는 일 구현예에 따른 제4 또는 제5 예시적 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 23은 일 구현예에 따른 제6 예시적 프리앰블 설계에 따라 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 24는 일 구현예에 따른 제6 예시적 프리앰블 설계에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법의 흐름도이다.
도 25는 일 구현예에 따른 무선 통신 프로토콜의 상이한 PHY 모드에 따라 발생되는 PHY 데이터 유닛의 도면을 예시한다.
도 26은 일 구현예에 따른 무선 통신 프로토콜의 상이한 PHY 모드에 따라 발생되는 PHY 데이터 유닛의 도면을 예시한다.
도 27은 일 구현예에 따른 PHY 데이터 유닛을 발생시키는 예시적 방법의 흐름도이다.
도 28은 일 구현예에 따른 무선 통신 채널을 통해 송신된 PHY 데이터 유닛을 처리하는 예시적 방법의 흐름도이다.
아래에 설명되는 구현예에서, 무선 네트워크 디바이스 예컨대 무선 근거리 네트워크(WLAN)의 액세스 포인트(AP)는 데이터 스트림을 하나 이상의 클라이언트 스테이션에 송신하고, 및/또는 하나 이상의 클라이언트 스테이션으로부터 데이터 스트림을 수신한다. AP는 적어도 제1 통신 프로토콜에 따라 클라이언트 스테이션과 통신하도록 구성된다. 일 구현예에서, 제1 통신 프로토콜은 서브-1 GHz 주파수 범위 내의 동작을 정의하고, 전형적으로 더 긴 범위 무선 통신(IEEE 802.11a, 802.11b, 802.11g, 802.11n, 802.11ac, 및 802.11ax 표준을 준수하는 WLAN 시스템과 비교하여)과 비교적 낮은 데이터 속도(IEEE 802.11a, 802.11b, 802.11g, 802.11n, 802.11ac, 및 802.11ax 표준을 준수하는 WLAN 시스템과 비교하여)를 필요로 하는 응용을 위해 사용된다. 제1 통신 프로토콜(예를 들어, IEEE 802.11af 또는 IEEE 802.11ah)은 본원에서 "장범위" 통신 프로토콜로 언급된다. 일부 구현예에서, AP는 또한 일반적으로 더 높은 주파수 범위 내의 동작을 정의하고 전형적으로 더 가까운 범위 통신과 더 높은 데이터 속도를 위해 사용되는 하나 이상의 다른 통신 프로토콜에 따라 클라이언트 스테이션과 통신하도록 구성된다. 더 높은 주파수 통신 프로토콜(예를 들어, IEEE 802.11a, 802.11g, 802.11n, 802.11ac, 및 802.11ax 표준)은 본원에서 "단범위" 통신 프로토콜로 집합적으로 언급된다.
일부 구현예에서, 단범위 통신 프로토콜은 다수의 동작 모드, 예컨대 "정규" 모드 및 "장범위" 모드(또는 "범위 확장" 모드)를 제공한다. 따라서, 일부 구현예에서, AP는 단범위 통신 프로토콜의 다수의 통신 모드에 따라 클라이언트 스테이션과 통신하도록 구성된다.
일부 구현예에서, 장범위 통신 프로토콜 또는 단범위 통신 프로토콜("장범위 데이터 유닛")의 장범위 모드를 준수하는 물리 계층(PHY) 데이터 유닛은 단범위 통신 프로토콜 또는 단범위 통신 프로토콜("단범위 데이터 유닛")의 단범위 모드를 준수하는 데이터 유닛과 동일하거나 유사하지만, 더 낮은 클록 속도를 사용하여 발생된다. 예를 들어, 일 구현예에서, 디바이스(예를 들어, AP)는 단범위 데이터 유닛을 발생시키기 위해 사용되는 클록을 다운 샘플링하거나 "다운 클로킹"함으로써 장범위 데이터 유닛을 발생시킨다. 따라서, 일부 구현예에서, 단일 통신 디바이스는 다수의 타입의 데이터 유닛(예를 들어, 장범위 및 단범위 데이터 유닛)을 발생시킬 수 있으며, 각각의 타입은 유사한 포맷을 갖지만 상이한 클록 속도를 사용하여 발생된다. 따라서, 일부 구현예에서, 2개 이상의 상이한 PHY 모드에 대응하는 2개 이상의 상이하게 클로킹된 데이터 유닛은 동일한 영역에 동시에 공존한다. 일부 구현예에서, 단일 WLAN은 단범위 데이터 유닛으로부터 다운 클로킹되는 데이터 유닛을 각각 이용하는 2개 이상의 장범위 통신 모드(예를 들어, 일 구현예에서, 각각 IEEE 802.11n 데이터 유닛 클록 속도의 1/4 및 1/8로 다운 클로킹되는 제1 및 제2 PHY 모드)를 준수하는 통신을 포함한다.
다른 모든 것이 (예를 들어, 동일한 고속 푸리에 변환(FFT) 크기에 대해) 같다면, 더 빠른 클록을 사용하여 발생되는 직교 주파수 분할 멀티플렉싱(OFDM) 심볼은 더 느린 클록을 사용하여 발생되는 OFDM 심볼보다 지속에 있어서 더 짧다. 일부 구현예에서, 다른 모든 것이 (예를 들어, 동일한 FFT 크기에 대해) 같다면, 더 빠른 클록을 사용하여 발생되는 OFDM 심볼은 더 느린 클록을 사용하여 발생되는 OFDM 심볼보다 더 큰 톤 간격을 이용한다. OFDM 심볼을 포함하는 수신된 데이터 유닛(예를 들어, IEEE 802.11a, IEEE 802.11n, IEEE 802.11ac, IEEE 802.11ax, IEEE 802.11af, 및 IEEE 802.11ah 데이터 유닛)을 적절히 복조하기 위해, 수신 디바이스는 일반적으로 송신 디바이스가 수신된 데이터 유닛을 발생시키기 위해 사용되는 클록 속도를 인식해야 한다. 따라서, 상이한 클록 속도는 단일 영역에서 및 동시에 상이한 PHY 모드를 위해 사용되는 경우에, 선험적 지식 없는 통신 디바이스는 수신된 데이터 유닛의 클록 속도를 결정하거나 자동 검출해야 한다. 데이터 유닛 프리앰블 설계, 및 프리앰블 설계에 기초하여 클록 속도를 자동 검출하는 대응 수신기 기술의 다양한 구현예는 본원에 개시된다.
도 1은 일 구현예에 따른 예시적 무선 근거리 네트워크(WLAN)(10)의 블록도이다. AP(14)는 네트워크 인터페이스(16)에 결합되는 호스트 프로세서(15)를 포함한다. 네트워크 인터페이스(16)는 매체 액세스 제어(MAC) 처리 유닛(18) 및 PHY 처리 유닛(20)을 포함한다. PHY 처리 유닛(20)은 복수의 송수신기(21)를 포함하고, 송수신기는 복수의 안테나(24)에 결합된다. 3개의 송수신기(21) 및 3개의 안테나(24)가 도 1에 예시되지만, AP(14)는 다른 구현예에서 상이한 수(예를 들어, 1, 2, 4, 5 등)의 송수신기(21) 및 안테나(24)를 포함할 수 있다.
WLAN(10)은 복수의 클라이언트 스테이션(25)을 포함한다. 4개의 클라이언트 스테이션(25)이 도 1에 예시되지만, WLAN(10)은 다양한 시나리오 및 구현예에서 상이한 수(예를 들어, 1, 2, 3, 5, 6 등)의 클라이언트 스테이션(25)을 포함할 수 있다. 클라이언트 스테이션(25-1)은 네트워크 인터페이스(27)에 결합되는 호스트 프로세서(26)를 포함한다. 네트워크 인터페이스(27)는 MAC 처리 유닛(28) 및 PHY 처리 유닛(29)을 포함한다. PHY 처리 유닛(29)은 복수의 송수신기(30)를 포함하고, 송수신기(30)는 복수의 안테나(34)에 결합된다. 3개의 송수신기(30) 및 3개의 안테나(34)가 도 1에 예시되지만, 클라이언트 스테이션(25-1)은 다른 구현예에서 상이한 수(예를 들어, 1, 2, 4, 5 등)의 송수신기(30) 및 안테나(34)를 포함할 수 있다. 일 구현예에서, 클라이언트 스테이션(25-2, 25-3, 및 25-4) 중 1개, 2개, 또는 3개는 클라이언트 스테이션(25-1)과 동일하거나 유사한 구조를 갖는다. 이러한 구현예에서, 클라이언트 스테이션(25)은 클라이언트 스테이션(25-1)과 동일하게 또는 유사하게 구조화되고 동일한 또는 상이한 수 송수신기 및 안테나를 갖는다. 예를 들어, 클라이언트 스테이션(25-2)은 일 구현예에서, 2개의 송수신기 및 2개의 안테나만을 갖는다.
다양한 구현예에서, AP(14)의 PHY 처리 유닛(20)은 다수의 PHY 모드 중 어느 것에서 동작하도록 구성된다. 일부 구현예에서, 각각의 PHY 모드는 특정 통신 프로토콜에 대응하거나, 통신 프로토콜의 특정 모드에 대응한다. 그 결과, 일부 구현예에서, 각각의 PHY 모드는 대응 데이터 유닛을 발생시키기 위해 특정 클록 속도를 사용하는 것에 대응한다. 예를 들어, 일 구현예에서, 제1 PHY 모드는 PHY 유닛(20)이 제1 클록 속도를 사용하여 데이터 유닛을 발생시키는 단범위 통신 프로토콜에 대응하고, 제2 PHY 모드는 PHY 유닛(20)이 제1 클록 속도로부터 다운 클로킹되는 제2 클록 속도를 사용하여 데이터 유닛을 발생시키는 장범위 통신 프로토콜에 대응한다. 다른 예로서, 일 구현예에서, 제1 PHY 모드는 PHY 유닛(20)이 제1 클록 속도를 사용하여 데이터 유닛을 발생시키는 단범위 통신 프로토콜에 대응하고, 제2 PHY 모드는 PHY 유닛(20)이 제1 클록 속도로부터 다운 클로킹되는 제2 클록 속도(예를 들어, 제1 클록 속도의 1/4)를 사용하여 데이터 유닛을 발생시키는 장범위 통신 프로토콜의 "정규" 모드에 대응하고, 제3 PHY 모드는 PHY 유닛(20)이 제1 클록 속도로부터 더 다운 클로킹되는 제3 클록 속도(예를 들어, 제1 클록 속도의 1/8)를 사용하여 데이터 유닛을 발생시키는 장범위 통신 프로토콜의 "확장된 범위" 모드에 대응한다. 다른 예로서, 일 구현예에서, 제1 PHY 모드는 PHY 유닛(20)이 제1 클록 속도를 사용하여 데이터 유닛을 발생시키는 단범위 통신 프로토콜의 "정규" 모드에 대응하고, 제2 PHY 모드는 PHY 유닛(20)이 제1 클록 속도로부터 다운 클로킹되는 제2 클록 속도(예를 들어, 제1 클록 속도의 1/2, 제1 클록 속도의 1/4, 제1 클록 속도의 1/8 등)를 사용하여 데이터 유닛을 발생시키는 단범위 통신 프로토콜의 "확장된 범위" 모드에 대응한다.
AP(14)의 송수신기(들)(21)는 안테나(들)(24)를 통해 발생된 데이터 유닛을 송신하도록 구성된다. 유사하게, 송수신기(들)(21)는 안테나(들)(24)를 통해 유사한 데이터 유닛을 수신하도록 구성된다. 다양한 구현예에서, AP(14)의 PHY 처리 유닛(20)은 수신된 데이터 유닛(예를 들어, PHY 처리 유닛(20)이 송신을 위해 지원하는 통신 프로토콜 및 PHY 모드 중 어느 것을 데이터 유닛)을 처리하도록 더 구성된다.
일부 구현예에서, 클라이언트 스테이션(25-1)의 PHY 처리 유닛(29)은 특정 통신 프로토콜 및 데이터 유닛 클록 속도에 대응하는 단일 PHY 모드만을 준수하는 데이터 유닛을 발생시키도록 구성된다. 다른 구현예에서, PHY 처리 유닛(29)은 PHY 처리 유닛(20)과 유사한 방식으로, 다수의 PHY 모드 중 어느 것을 준수하는 데이터 유닛을 발생시키도록 구성되며, 각각의 PHY 모드는 특정 통신 프로토콜(또는 통신 프로토콜의 특정 모드) 및 특정 데이터 유닛 클록 속도에 대응한다.
송수신기(들)(30)는 안테나(들)(34)를 통해 발생된 데이터 유닛을 송신하도록 구성된다. 유사하게, 송수신기(들)(30)는 안테나(들)(34)를 통해 데이터 유닛을 수신하도록 구성된다. 클라이언트 스테이션(25-1)의 PHY 처리 유닛(29)은 수신된 데이터 유닛(예를 들어, PHY 처리 유닛(29)이 송신 또는 수신을 위해 지원하는 통신 프로토콜 및 PHY 모드 중 어느 것을 준수하는 데이터 유닛)을 처리하도록 더 구성된다.
클라이언트 스테이션(25-1)과 유사하게, 클라이언트 스테이션(25-2, 25-3, 및 25-4) 각각은 다양한 구현예에서, 단일 PHY 모드에만 대응하는 데이터 유닛, 또는 다수의 PHY 모드 중 어느 하나에 대응하는 데이터 유닛을 송신하고 및/또는 수신하도록 구성된다. 일부 구현예에서, 클라이언트 스테이션(25-1 내지 25-4) 중 하나 이상은 클라이언트 스테이션(25-1 내지 25-4)의 하나 이상의 다른 것에 의해 지원되지 않는 PHY 모드에 대응하는 데이터 유닛을 송신하고 및/또는 수신하도록 구성된다. 예를 들어, 일 구현예에서, 클라이언트 스테이션(25-1)은 제1 속도로 클로킹되는 단범위 데이터 유닛만을 송신하고 및/또는 수신하도록 구성되는 반면에, 클라이언트 스테이션(25-2)은 제2 더 느린 속도로 클로킹되는 장범위 데이터 유닛만을 송신하고 및/또는 수신하도록 구성된다.
도 2는 일 구현예에 따른 AP(예를 들어, 도 1의 AP(14)) 및/또는 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25-1))이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛(100)의 도면이다. 데이터 유닛(100)은 IEEE 802.11a 표준을 준수하고 20 메가헤르츠(MHz) 대역을 점유한다. 데이터 유닛(100)은 일반적으로 패킷 검출, 초기 동기화, 및 자동 이득 제어 등을 위해 사용되는 레거시 짧은 트레이닝 필드(L-STF)(102), 및 일반적으로 채널 추정 및 미세 동기화를 위해 사용되는 레거시 긴 트레이닝 필드(L-LTF)(104)를 갖는 프리앰블을 포함한다. 데이터 유닛(100)은 또한 예를 들어 데이터 유닛(100)을 발생시키기 위해 사용되는 변조 타입 및 코딩 속도와 같은 데이터 유닛(100)의 특정 PHY 파라미터를 반송하기 위해 사용되는 레거시 신호 필드(L-SIG)(106)를 포함한다. 데이터 유닛(100)은 또한 데이터 부분(108)을 포함한다. 일부 구현예 및/또는 시나리오에 따르면, 데이터 부분(108)은 필요하다면, 서비스 필드, 스크램블링된 PHY 서비스 데이터 유닛(PSDU), 테일 비트, 및 패딩 비트를 포함한다. 데이터 유닛(100)은 단일 입력 단일 출력(SISO) 채널 구성에서 하나의 공간 또는 공간-시간 스트림을 통한 송신을 위해 설계된다.
도 3은 다른 구현예에 따른 AP(예를 들어, 도 1의 AP(14)) 및/또는 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25-1))이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛(120)의 도면이다. 데이터 유닛(120)은 IEEE 802.11n 표준을 준수하고, 20 MHz 대역을 점유하고, WLAN이 IEEE 802.11n 표준을 준수하는 클라이언트 스테이션 및 IEEE 802.11a 표준을 준수하지만 IEEE 802.11n 표준을 준수하지 않는 클라이언트 스테이션 둘 다를 포함하는 시나리오를 위해 설계되는 "혼합된" 모드에 대응한다. 데이터 유닛(120)은 L-STF(122), L-LTF(124), L-SIG(126), 높은 처리량 신호 필드(HT-SIG)(128), 높은 처리량 짧은 트레이닝 필드(HT-STF)(130), 및 M 높은 처리량 긴 트레이닝 필드(HT-LTF)(132-1 내지 132-M)를 갖는 프리앰블을 포함하며, M은 일반적으로 다중 입력 다중 출력(MIMO) 채널 구성에서 데이터 유닛(120)을 송신하기 위해 사용되는 다수의 공간 스트림에 대응하는 정수이다. 특히, IEEE 802.11n 표준에 따르면, 데이터 유닛(120)은 데이터 유닛(120)이 2개의 공간 스트림을 사용하여 송신되면 2개의 HT-LTF(132)를 포함하고, 데이터 유닛(120)이 3개의 또는 4개의 공간 스트림을 사용하여 송신되면 4개의 HT-LTF(132)를 포함한다. 이용되는 특정 수의 공간 스트림의 표시는 HT-SIG(128)에 포함된다. 데이터 유닛(120)은 또한 높은 처리량 데이터 부분(HT-DATA)(134)을 포함한다.
데이터 유닛(120) 내에서, L-SIG(126)는 이진 위상 시프트 키잉(BPSK)에 따라 변조되는 반면에, HT-SIG(128)는 횡축(Q-BPSK) 상에서 BPSK에 따라 변조된다. 다시 말하면, HT-SIG(128)의 변조는 L-SIG(126)의 변조와 비교하여 90도만큼 회전된다. 그러한 변조는 전체 프리앰블을 디코딩하는 것 없이, 데이터 유닛(120)이 IEEE 802.11a 표준보다는 오히려 IEEE 802.11n 표준을 준수하는 것을 수신 디바이스가 결정하거나 자동 검출하는 것을 허용한다.
도 4는 다른 구현예에 따른 AP(예를 들어, 도 1의 AP(14)) 및/또는 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25-1))이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛(140)의 도면이다. 데이터 유닛(140)은 IEEE 802.11n 표준을 준수하고, 20 MHz 대역을 점유하고, WLAN이 IEEE 802.11a 표준을 준수하지만 IEEE 802.11n 표준을 준수하지 않는 임의의 클라이언트 스테이션을 포함하지 않는 시나리오를 위해 설계되는 "그린필드" 모드에 대응한다. 데이터 유닛(140)은 높은 처리량 그린필드 짧은 트레이닝 필드(HT-GF-STF)(142), 제1 높은 처리량 긴 트레이닝 필드(HT-LTF1)(144), HT-SIG(146), 및 M HT-LTF(148-1 내지 148-M)를 갖는 프리앰블을 포함하며, M은 일반적으로 MIMO 채널 구성에서 데이터 유닛(140)을 송신하기 위해 사용되는 다수의 공간 스트림에 대응하는 정수이다. 데이터 유닛(140)은 또한 데이터 부분(150)을 포함한다.
도 5는 다른 구현예에 따른 AP(예를 들어, 도 1의 AP(14)) 및/또는 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25-1))이 통신 채널을 통해 송신하도록 구성되는 종래 기술 OFDM 단범위 데이터 유닛(170)의 도면이다. 데이터 유닛(170)은 IEEE 802.11ac 표준을 준수하고, WLAN이 IEEE 802.11ac 표준을 준수하는 클라이언트 스테이션 및 IEEE 802.11a 표준을 준수하지만 IEEE 802.11ac 표준을 준수하지 않는 클라이언트 스테이션 둘 다를 포함하는 시나리오를 위해 설계된다. 데이터 유닛(170)은 20MHz 대역폭을 점유한다. 다른 구현예 또는 시나리오에서, 데이터 유닛(170)과 유사한 데이터 유닛은 상이한 대역폭, 예컨대 40MHz, 80MHz, 또는 160MHz 대역폭을 점유한다. 데이터 유닛(170)은 L-STF(172), L-LTF(174), L-SIG(176), 제1 매우 높은 처리량 신호 필드(VHT-SIG-A)(178), 매우 높은 처리량 짧은 트레이닝 필드(VHT-STF)(180), M 매우 높은 처리량 긴 트레이닝 필드(VHT-LTF)(182-1 내지 182-M)(여기서 M은 정수임), 및 제2 매우 높은 처리량 신호 필드(VHT-SIG-B)(184)를 갖는 프리앰블을 포함한다. 데이터 유닛(170)은 또한 매우 높은 처리량 데이터 부분(VHT-DATA)(186)을 포함한다. 일부 구현예에서, 데이터 유닛(170)은 정보를 동시에 하나보다 많은 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25) 중 하나 이상)에 반송하는 AP(예를 들어, 도 1의 AP(14))에 의해 송신되는 다중 사용자 데이터 유닛이다. 그러한 구현예 또는 시나리오에서, VHT-SIG-A(178)는 의도된 클라이언트 스테이션의 모두에 공통인 정보를 포함하고, VHT-SIG-B(184)는 의도된 클라이언트 스테이션 각각에 대한 사용자 특정 정보를 포함한다.
데이터 유닛(170) 내에서, L-SIG(176) 및 VHT-SIG-A(178)는 BPSK에 따라 변조되는 반면에, VHT-SIG-B(184)는 Q-BPSK에 따라 변조된다. 위에서 논의된 IEEE 802.11n 자동 검출 특징과 유사하게, 그러한 변조는 전체 프리앰블을 디코딩하는 것 없이, 데이터 유닛(170)이 IEEE 802.11a 표준보다는 오히려 IEEE 802.11ac 표준을 준수하는 것을 수신 디바이스가 결정하거나 자동 검출하는 것을 허용한다.
도 6은 다른 구현예에 따른 AP(예를 들어, 도 1의 AP(14)) 및/또는 클라이언트 스테이션(예를 들어, 도 1의 클라이언트 스테이션(25-1))이 통신 채널을 통해 송신하도록 구성되는 종래 기술 단일 캐리어(SC) 단범위 데이터 유닛(200)의 도면이다. 데이터 유닛(200)은 다양한 구현예에서, IEEE 802.11b 표준을 준수하고, 직접 시퀀스 확산 스펙트럼(DSSS) 또는 상보적 코드 키잉(CCK)에 의해 변조된다. 데이터 유닛(200)은 수신기가 데이터 유닛(200)의 존재를 검출하는 것 및 착신 신호와의 동기화를 시작하는 것을 허용하는 동기화(SYNC) 필드(202)를 포함한다. 데이터 유닛(200) 또한 프레임의 시작을 시그널링하는 시작 프레임 디리미터(SFD) 필드(204)를 포함한다. SYNC 필드(202) 및 SFD 필드(204)는 데이터 유닛(200)의 프리앰블 부분을 형성한다. 데이터 유닛(200)은 또한 신호 필드(206), 서비스 필드(808), 길이 필드(210), 및 순환 중복 검사(CRC) 필드(212)를 포함하는 헤더 부분을 포함한다. 데이터 유닛(200)은 또한 PHY 서비스 데이터 유닛(PSDU)(214), 즉 데이터 부분을 포함한다.
다양한 구현예 및/또는 시나리오에서, 장범위 통신 프로토콜(예를 들어, IEEE 802.11af 또는 802.11ah 표준)을 준수하는 데이터 유닛은 도 2 내지 도 5와 관련하여 위에 설명되고 도시된 바와 같이, IEEE 802.11a 표준, 802.11n 표준(혼합된 모드 또는 그린필드), 또는 802.11ac 표준에 의해 정의되는 것과 적어도 실질적으로 동일하게 포맷되지만, 더 낮은 주파수(예를 들어, 서브-1 GHz)에서 및 더 느린 클록 속도를 사용하여 송신된다. 일부 구현예 및/또는 시나리오에서, 단범위 통신 프로토콜의 장범위 PHY 모드(예를 들어, 802.11ax 표준의 범위 확장 모드)를 준수하는 데이터 유닛은 단범위 프로토콜의 정규 모드(예를 들어, IEEE 802.11ax 표준의 정규 모드)를 준수하는 데이터 유닛과 적어도 실질적으로 동일하게 포맷되지만, 더 느린 클록 속도를 사용하여 송신된다.
일부 그러한 구현예에서, 송신 디바이스(예를 들어, AP(14))는 단범위 데이터 유닛을 발생시키는데 사용되는 클록 속도를 N의 인자만큼, 장범위 데이터 유닛을 발생시키는데 사용되는 더 낮은 클록 속도로 다운 클로킹한다. 따라서, 장범위 데이터 유닛은 일반적으로 대응 단범위 데이터 유닛보다, 더 긴 시간에 걸쳐 송신되고, 더 작은 대역폭을 임의로 점유한다. 다운 클로킹 인자(N)는 상이한 구현예 및/또는 시나리오에 따라 상이하다. 일 구현예에서, 다운 클로킹 인자(N)는 4와 같다. 다른 구현예에서, 다른 적절한 다운 클로킹 인자(N) 값이 이용되고, 장범위 데이터 유닛의 송신 시간 및 대역폭이 적절히 스케일링된다. 일부 구현예에서, 다운 클로킹 인자(N)는 2개의 거듭제곱이다(예를 들어, N=2, 4, 8, 16, 32 등). 일부 구현예에서, 다운 클로킹 인자(N)는 2개의 거듭제곱이 아닌 적절한 수이다(예를 들어, N=5, 10, 20 등).
다운 클로킹에 의해 발생되는 장범위 데이터 유닛의 예는 2012년 1월 26일에 출원된 미국 특허 출원 번호 13/359,336(현재 미국 특허 번호 8,867,653)에 설명되며, 이 미국 특허는 이로써 본원에 전체적으로 참조로 통합된다. 일부 구현예에서, 및 또한 미국 특허 출원 번호 13/359,336에 설명된 바와 같이, 장범위 통신 프로토콜은 값 N1에 의해 다운 클로킹되는 "정규" 모드 데이터 유닛 및 값 N2에 의해 다운 클로킹되는 "확장된 범위" 데이터 유닛 둘 다를 정의하며, N2 > N1이다. 따라서, 일부 구현예에서, 디바이스(예를 들어, AP(14) 및/또는 클라이언트 스테이션(25))는 디바이스가 정규 모드 또는 확장된 범위 모드에 있는지에 따라, 제1 다운 클로킹된 속도 또는 제2 추가 다운 클로킹된 속도로 장범위 데이터 유닛을 선택적으로 송신한다.
특정 영역에서 공존 데이터 유닛(예를 들어, 단범위 및 장범위 데이터 유닛, 및/또는 정규 장범위 및 확장된 장범위 데이터 유닛)을 발생시키기 위해 다수의 클록 속도의 사용으로 인해, 그것은 데이터 유닛을 수신하는 통신 디바이스(예를 들어, AP(14) 및/또는 클라이언트 스테이션(25))가 데이터 유닛을 발생시키기 위해 사용되는 클록 속도를 결정하거나 자동 검출할 수 있으면 유용하다. 아래의 구현예에 설명되는 바와 같이, 데이터 유닛의 제1 프리앰블 부분은 수신 디바이스가 대응 기술을 사용하여 데이터 유닛의 클록 속도를 자동 검출하는 것(예를 들어, 제1 프리앰블 부분을 따르는 데이터 유닛의 OFDM 변조된 부분의 클록 속도를 자동 검출하는 것)을 허용한다. 나중에 설명된 구현예에서, 클록 속도가 검출되는 데이터 유닛의 OFDM 변조된 부분은 "OFDM 부분"으로 언급된다. 그러나, 일부 구현예에서(예를 들어, 제1 프리앰블 부분이 STF를 포함하는 일부 구현예에서), 제1 프리앰블 부분은 또한 OFDM 변조된다.
제1, 제2, 및 제3 예시적 구현예를 포함하고 도 7 내지 도 9에 대응하는 예시적 구현예의 제1 그룹에서, 데이터 유닛의 프리앰블의 STF는 데이터 유닛의 OFDM 부분의 클록 속도를 표시하도록 설계된다. STF는 다양한 구현예에서, 패킷 검출, 초기 동기화, 자동 이득 제어 등 중 하나 이상을 위해 사용된다. OFDM 부분은 다양한 구현예에서, 채널 추정, 미세 동기화 등 중 하나 이상을 위해 사용되는 하나 이상의 LTF를 포함한다. 도 7 내지 도 9의 프리앰블 설계는 다양한 구현예 또는 시나리오에서, 통신 채널을 통해 통신 디바이스(예를 들어, 도 1의 AP(14) 및/또는 클라이언트 스테이션(25))에 의해 송신되고 및/또는 수신되는 데이터 유닛에 이용된다. 도 7 내지 도 9 각각은 특정 클록 속도에 대응하는 PHY 모드를 각각 반영하는 2개의 예시적 프리앰블을 예시한다. 일 구현예에서, AP(예를 들어, AP(14))는 예시적 프리앰블 둘 다를 발생시킬 수 있는 반면에(즉, AP는 상이한 클록 속도에 대응하는 다수의 PHY 모드를 지원함), 각각의 클라이언트 스테이션(예를 들어, 각각의 클라이언트 스테이션(25))는 예시적 프리앰블 중 하나만을 발생시킬 수 있다(즉, 각각의 클라이언트 스테이션은 단일 클록 속도에 대응하는 PHY 모드만을 지원함). 다른 구현예에서, AP 및 클라이언트 스테이션 중 하나 이상 둘 다는 예시적 프리앰블 둘 다를 발생시킬 수 있다.
설명의 용이성을 위해, 도 7 내지 도 9는 단일 STF를 갖는 제1 부분 및 단일 LTF를 갖는 제2 부분만을 포함하는 프리앰블을 도시한다. 그러나, 다른 구현예에서, 필드의 상이한 타입 및/또는 수는 프리앰블에 포함된다. 예를 들어, 일 구현예에서, 프리앰블은 STF를 따르는 다수의 LTF를 포함한다. 다른 예로서, 일 구현예에서, 프리앰블의 부가 비-LTF 필드(예를 들어, 기본 PHY 파라미터를 수신기에 시그널링하는데 사용되는 하나 이상의 SIG 필드)는 LTF를 따른다. 일부 구현예에서, 프리앰블은 도 2 내지 도 5와 관련하여 위에서 논의된 프리앰블 중 어느 하나와 동일하지만, 제1 STF는 도 7 내지 도 9와 관련하여 아래에 설명되는 구현예 중 하나에서와 같이 설계된다. 예를 들어, 다양한 구현예에서, 도 2의 L-STF(102), 도 3의 L-STF(122), 도 4의 HT-GF-STF(142), 또는 도 5의 L-STF(172)는 아래에 설명되는 일 구현예에 따라 설계된다. 더욱이, 도 7 내지 도 9는 2개의 가능한 클록 속도만에 대응하는 프리앰블을 각각 도시하지만, 당업자는 아래에 설명되는 프리앰블 설계 및 자동 검출 기술이 상이한 클록 속도를 갖는 3개 이상의 공존 PHY 모드를 포함하는 시스템으로 확장될 수 있는 것을 이해할 것이다.
제1 예시적 구현예(도 7에 관해 논의됨)에서, 프리앰블의 STF는 데이터 유닛의 후속 OFDM 부분과 동일한 다운 클로킹 비율을 사용하여 다운 클로킹된다. 도 7을 참조하면, 제1 프리앰블(300)은 제1 클록 속도(예를 들어, 일 구현예에서, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(300)은 제1 프리앰블 부분(310) 및 제2 프리앰블 부분(314)을 포함한다. 제1 프리앰블 부분(310)은 제1 클록 속도로 클로킹되고 J 반복 STF 시퀀스(318-1 내지 318-J)를 포함한다. 제2 프리앰블 부분(314)은 적어도 제1 긴 트레이닝 필드(LTF1)(324)를 포함하고, 데이터 유닛의 OFDM 부분에 포함된다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 7에 도시되지 않음)을 포함한다.
제2 프리앰블(330)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 도 7의 예시적 구현예에서, 프리앰블(330)을 갖는 데이터 유닛의 OFDM 부분은 프리앰블(300)(예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해 발생됨)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(300)과 유사하게, 프리앰블(330)은 제1 프리앰블 부분(340) 및 제2 프리앰블 부분(344)을 포함하며, 제1 프리앰블 부분(340)은 J 반복 STF 시퀀스(348-1 내지 348-J)를 포함한다. 또한 프리앰블(300)과 유사하게, 제2 프리앰블 부분(344)은 적어도 제1 긴 트레이닝 필드(LTF1)(354)를 포함하고, 데이터 유닛의 OFDM 부분에 포함된다. 그러나, 프리앰블(300)의 제1 프리앰블 부분(310)과 달리, 프리앰블(330)의 제1 프리앰블 부분(340)은 더 낮은 제2 클록 속도로 클로킹된다.
STF 시퀀스(348)는 STF 시퀀스(318)를 발생시키기 위해 사용되는 클록 속도보다 4배 더 느린 클록 속도를 사용하여 발생되기 때문에, 및 제1 프리앰블 부분(310) 및 제1 프리앰블 부분(340)은 동일한 수(J)의 반복 STF 시퀀스를 포함하기 때문에, 프리앰블(330)의 제1 프리앰블 부분(340)은 프리앰블(300)의 제1 프리앰블 부분(310)보다 지속에 있어서 4배 더 길다. 따라서, 프리앰블(300)을 갖는 데이터 유닛 및 프리앰블(330)을 갖는 데이터 유닛을 수신하는 통신 디바이스는 OFDM 부분 내에서 OFDM 심볼을 복조하기 전에 OFDM 부분의 클록 속도를 결정하기 위해 제1 프리앰블 부분의 시작과 제1 프리앰블 부분의 끝 사이의(즉, 도 7의 구현예에서, 제1 프리앰블 부분의 시작과 STF/LTF 경계 사이의) 길이를 이용할 수 있다. 이 때문에, 및 도 7에 도시된 바와 같이, 수신기는 각각의 수신된 데이터 유닛 상에 자기 상관을 수행한다. 일 구현예에서, 제1 자기 상관은 제1 잠재적 클록 속도에 대응하는 반복 기간(시간 간격)을 사용하여 수행되고, 제2 자기 상관은 제2 잠재적 클록 속도에 대응하는 반복 기간을 사용하여 수행된다. 도 7의 예시적 구현예에서, 제1 자기 상관은 제1 클록 속도로 클로킹되는 STF 시퀀스(318)의 0.8 ㎲ 길이에 대응하는 0.8 ㎲ 간격을 이용하고, 제2 자기 상관은 제2 클록 속도로 클로킹되는 STF 시퀀스(348)의 3.2 ㎲ 길이에 대응하는 3.2 ㎲ 간격을 이용한다. 제1 및 제2 자기 상관은 일 구현예에서, 도 1의 PHY 유닛(20) 또는 PHY 유닛(29)과 같은 PHY 유닛의 병렬 캐리어 감지 회로 및/또는 소프트웨어 모듈에 의해 동시에 수행된다.
도 7에 도시된 바와 같이, 제1 자기 상관은 제1 캐리어 감지 신호(380)를 출력하고, 제2 자기 상관은 제2 캐리어 감지 신호(384)를 출력한다. 일부 구현예에서, 제1 캐리어 감지 신호(380)의 펄스 길이는 캐리어(이벤트 CS(386)로 도시됨)를 감지하는 것과 제1 프리앰블 부분(310)으로부터 제2 프리앰블 부분(314)으로의 전이(이벤트 "STF/LTF 경계"(388)로 도시됨)를 검출하는 것 사이의 시간 길이의 추정에 대응한다. 유사하게, 일부 구현예에서, 제2 캐리어 감지 신호(384)의 펄스 길이는 캐리어(이벤트 CS(390)로 도시됨)를 감지하는 것과 제1 프리앰블 부분(340)으로부터 제2 프리앰블 부분(344)으로의 전이(이벤트 "STF/LTF 경계"(392)로 도시됨)를 검출하는 것 사이의 시간 길이의 추정에 대응한다.
일부 구현예에서, 캐리어 감지 신호(380) 및/또는 캐리어 감지 신호(384)는 적절한 미리 결정된 임계와 비교되고, 임계를 충족할 때 "하이"인 것으로 결정된다. 일부 구현예에서, CS(386) 또는 CS(390)를 검출하는 단계는 그러한 임계가 충족되는 것을 결정하는 단계를 포함한다. 더욱이, 일부 구현예에서, 제1 프리앰블 부분으로부터 제2 프리앰블 부분으로의 전이는 자기 상관이 시간 기간 동안 "하이"인 후에 그러한 임계 아래로(또는 상이한 제2 임계 아래로) 내려갈 때 검출된다. 일부 구현예에서, STF/LTF 경계(388) 또는 STF/LTF 경계(392)를 검출하는 단계는 그러한 전이를 검출하는 단계를 포함한다. 도 7이 제1 캐리어 감지 신호(380) 및 제2 캐리어 감지 신호(384)를 연속 펄스로 표현하지만, 본원에 사용되는 용어 "펄스"는 연속 및 비연속 펄스 둘 다(예를 들어, 전체 펄스 길이에 대해 반드시 "하이" 또는 "로우"인 것은 아니지만, 전체 펄스 길이에 대해 일부 적절한 미리 결정된 기준을 충족하는 신호)를 포함한다.
일부 구현예에서, 수신기는 STF 부분 상에 동작할 때 어느 캐리어 감지 신호가 강한 자기 상관을 표시하는지를 판단함으로써 수신된 데이터 유닛의 클록 속도를 검출한다. 예를 들어, 제2 캐리어 감지 신호(384)가 상승하지만 제1 캐리어 감지 신호(380)가 상승하지 않으면, 수신기는 일 구현예에서, 수신된 STF 시퀀스(및 따라서, 데이터 유닛의 대응 OFDM 부분)가 더 낮은 제2 클록 속도로 클로킹되는 것을 결정한다. 역으로, 이러한 구현예에서, 제1 캐리어 감지 신호(380)가 상승하지만 제2 캐리어 감지 신호(384)가 상승하지 않으면, 수신기는 수신된 STF 시퀀스(및 따라서, 데이터 유닛의 대응 OFDM 부분)가 더 높은 제1 클록 속도로 클로킹되는 것을 결정한다. 다시 말하면, 일 예로서, 제2 캐리어 감지 신호(384)가 적절한 검출 기준을 충족하지만 제1 캐리어 감지 신호(380)가 적절한 검출 기준을 충족하지 않으면, 수신기는 일 구현예에서, 수신된 STF 시퀀스(및 따라서, 데이터 유닛의 대응 OFDM 부분)가 더 낮은 제2 클록 속도로 클로킹되는 것을 결정한다. 역으로, 이러한 구현예에서, 제1 캐리어 감지 신호(380)가 적절한 검출 기준을 충족하지만 제2 캐리어 감지 신호(384)가 적절한 검출 기준을 충족하지 않으면, 수신기는 수신된 STF 시퀀스(및 따라서, 데이터 유닛의 대응 OFDM 부분)가 더 높은 제1 클록 속도로 클로킹되는 것을 결정한다.
그러나, 일부 사례에서, 더 높은 속도로 클로킹되는 STF 시퀀스는 더 낮은 클로킹된 속도에 대응하는 캐리어 감지를 트리거할 수 있다. 예를 들어, STF 시퀀스(318)(더 높은 제1 클로킹된 속도로 클로킹됨)를 갖는 수신된 데이터 유닛은 일부 구현예 및/또는 시나리오에서, 제1 캐리어 감지 신호(380) 및 제2 캐리어 감지 신호(384) 둘 다가 캐리어의 검출을 표시하게 할 수 있다. 이러한 상황에서, 수신기는 일 구현예에서, 캐리어 감지 신호(380, 384) 중 적어도 하나에 대한 펄스 길이에 기초하여 데이터 유닛의 OFDM 부분의 클록 속도를 결정한다. 예를 들어, 각각의 STF가 J = 10 시퀀스를 포함하는(예를 들어, 도 7의 제1 프리앰블 부분(310)은 8.0 ㎲ 길이이고 도 7의 제2 프리앰블 부분(340)이 32 ㎲ 길이인) 일 구현예에서, 수신기는 캐리어 감지 신호(380, 384)가 캐리어 검출의 시작과 STF/LTF 경계 사이에 8.0 ㎲ 길이를 표시할 때 OFDM 부분의 클록 속도가 제1 클록 속도인 것을 결정하고, 캐리어 감지 신호(380, 384)가 캐리어 검출의 시작과 STF/LTF 경계 사이에 32 ㎲ 길이를 표시할 때 OFDM 부분의 클록 속도가 제2 클록 속도인 것을 결정한다. 여러가지 다른 구현예는 다른 알고리즘을 사용한다. 일 예로서, J = 10인 경우에, 수신기는 일 구현예에서, STF/LTF 경계가 캐리어 검출의 시작의 10 ㎲ 내에 발생할 때 클록 속도가 제1 클록 속도인 것을 결정하고, STF/LTF 경계가 캐리어 검출의 시작 후에 10 ㎲ 초과에 발생할 때 클록 속도가 제2 클록 속도인 것을 결정한다. 캐리어 감지 신호(380) 및 캐리어 감지 신호(384) 둘 다가 캐리어의 검출을 표시하는 일부 구현예 및 시나리오에서, 수신기는 캐리어 감지 신호 중 하나만에 대한 펄스 길이를 관찰함으로써 클록 속도를 결정한다. 다른 구현예에서, 캐리어 감지 신호 둘 다의 각각의 펄스 길이가 관찰된다.
캐리어 감지 신호(380, 384) 둘 다가 캐리어 감지를 초기에 표시할 수 있기 때문에, 도 7의 예시적 자동 검출 기술을 사용하는 수신기는 제1 프리앰블 부분의 시작 훨씬 후의 시간까지 수신된 데이터 유닛의 클록 속도를 결정하지 않을 수 있고, 따라서 검출된 클록 속도에 기초하여 수신기 클록 속도를 동적으로 조정하기에 충분한 시간을 갖지 않을 수 있다. 따라서, 도 7의 자동 검출 기술을 이용하는 수신기는 일 구현예에서, 제1 및 제2 클록 속도 중 더 빠른 것에 대응하는 클록 속도로 동작한다.
제2 예시적 프리앰블 구현예(도 8에 관해 논의됨)에서, 프리앰블의 STF는 데이터 유닛의 후속 OFDM 부분의 클록 속도에 상관없이, 일정한 클록 속도를 사용하여 발생되는 반복된 STF 시퀀스를 포함한다. 그러나, STF는 STF 시퀀스의 더 많거나 더 적은 반복을 포함함으로써 OFDM 부분의 클록 속도의 표시를 제공한다. 도 8을 참조하면, 제1 프리앰블(400)은 제1 클록 속도(예를 들어, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(400)은 제1 프리앰블 부분(410) 및 제2 프리앰블 부분(414)을 포함한다. 제1 프리앰블 부분(410)은 J 반복 STF 시퀀스(418-1 내지 418-J)를 포함한다. 제2 프리앰블 부분(414)은 적어도 제1 긴 트레이닝 필드(LTF1)(424)를 포함하고, 데이터 유닛의 OFDM 부분에 포함된다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 8에 도시되지 않음)을 포함한다.
제2 프리앰블(430)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 예를 들어, 일 구현예에서, 프리앰블(430)을 갖는 데이터 유닛의 OFDM 부분은 프리앰블(400)(예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해 발생됨)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(400)과 유사하게, 프리앰블(430)은 제1 프리앰블 부분(440) 및 제2 프리앰블 부분(444)을 포함하며, 제2 프리앰블 부분(444)은 적어도 제1 긴 트레이닝 필드(LTF1)(454)를 포함하고 데이터 유닛의 OFDM 부분에 포함된다. 더욱이, 일 구현예에서, 프리앰블(430)의 제1 프리앰블 부분(440)은 프리앰블(400)의 제1 프리앰블 부분(410)과 동일한 클록 속도로 클로킹된다(예를 들어, 다양한 구현예에 따라, 둘 다는 제1 클록 속도로 클로킹되거나, 둘 다는 제2 클록 속도로 클로킹됨). 그러나, 제1 프리앰블 부분(410)과 달리, 제1 프리앰블 부분(440)은 K 반복 STF 시퀀스(448-1 내지 448-K)를 포함하며, K는 J보다 더 크다. 일부 구현예에서, 비율 K/J는 제1 클록 속도 대 제2 클록 속도의 비율과 같다. 예를 들어, 제1 클록 속도가 제2 클록 속도보다 4배 더 큰 일 구현예에서, 비율 K/J = 4이다. 다른 구현예에서, 비율 K/J는 제1 클록 속도 대 제2 클록 속도의 비율과 상이하다.
프리앰블(430)의 제1 프리앰블 부분(440)은 프리앰블(400)의 제1 프리앰블 부분(410)보다 더 많은 STF 시퀀스를 포함하기 때문에, 제1 프리앰블 부분(440)은 제1 프리앰블 부분(410)보다 더 길다. 따라서, 프리앰블(400)을 갖는 데이터 유닛 및 프리앰블(430)을 갖는 데이터 유닛을 수신하는 통신 디바이스는 OFDM 부분 내에서 OFDM 심볼을 복조하기 전에 OFDM 부분의 클록 속도를 결정하기 위해 제1 프리앰블 부분의 시작과 제1 프리앰블 부분의 끝 사이의(즉, 도 8의 구현예에서, 제1 프리앰블 부분의 시작과 STF/LTF 경계 사이의) 길이를 이용할 수 있다. 이 때문에, 및 도 8에 도시된 바와 같이, 수신기는 각각의 수신된 데이터 유닛 상에 자기 상관을 수행한다. 도 7의 제1 예시적 구현예와 달리, 일 구현예에서, 하나의 자기 상관만이 수신된 데이터 유닛 상에 수행된다. 일 구현예에서, 자기 상관은 제1 프리앰블 부분(410) 및 제1 프리앰블 부분(440) 둘 다를 발생시키기 위해 사용되는 클록 속도에 대응하는 반복 기간(시간 간격)을 사용하여 수행된다. 도 8의 예시적 구현예에서, 자기 상관은 STF 시퀀스(418) 및 STF 시퀀스(448)의 3.2 ㎲ 길이에 대응하는 3.2 ㎲ 간격을 이용한다.
도 7은 상이한(예를 들어, 병렬) 캐리어 감지 회로 및/또는 소프트웨어 모듈의 출력에 대응하는 대안 자기 상관 출력을 예시하기 때문에, 도 8에 도시된 자기 상관 출력 둘 다는 동일한 캐리어 감지 회로 및/또는 소프트웨어 모듈의 대안 출력을 표현한다. 제1 캐리어 감지 신호(480)는 프리앰블(400)을 갖는 데이터 유닛이 수신될 때 자기 상관에 의해 출력되고, 제2 캐리어 감지 신호(484)는 프리앰블(430)을 갖는 데이터 유닛이 수신될 때 자기 상관에 의해 출력된다. 일부 구현예에서, 제1 캐리어 감지 신호(480)의 펄스 길이는 캐리어(이벤트 CS(486)로 도시됨)를 감지하는 것과 제1 프리앰블 부분(410)으로부터 제2 프리앰블 부분(414)으로의 전이(이벤트 "STF/LTF 경계"(488)로 도시됨)를 검출하는 것 사이의 시간 길이의 추정에 대응한다. 유사하게, 일부 구현예에서, 제2 캐리어 감지 신호(484)의 펄스 길이는 캐리어(이벤트 CS(490)로 도시됨)를 감지하는 것과 제1 프리앰블 부분(440)으로부터 제2 프리앰블 부분(444)으로의 전이(이벤트 "STF/LTF 경계"(492)로 도시됨)를 검출하는 것 사이의 시간 길이의 추정에 대응한다.
일부 구현예에서, 수신기는 캐리어 감지 신호의 펄스 길이에 기초하여 수신된 데이터 유닛의 OFDM 부분의 클록 속도를 결정한다. 예를 들어, J = 4 및 K = 16인(예를 들어, 도 8의 예시적 구현예 내의 제1 프리앰블 부분(410)이 12.8 ㎲ 길이이고 도 8의 제2 프리앰블 부분(440)이 51.2 ㎲ 길이인) 일 구현예에서, 수신기는 캐리어 감지 신호가 캐리어 감지와 STF/LTF 경계 사이에 12.8 ㎲ 길이를 표시할 때 OFDM 부분의 클록 속도가 제1 클록 속도인 것을 결정하고, 캐리어 감지 신호가 캐리어 감지와 STF/LTF 경계 사이에 51.2 ㎲ 길이를 표시할 때 OFDM 부분의 클록 속도가 제2 클록 속도인 것을 결정한다. 여러가지 다른 구현예는 다른 알고리즘을 사용한다. 일 예로서, 또한 J = 4 및 K = 16인 경우에, 수신기는 일 구현예에서, STF/LTF 경계가 캐리어 감지의 20 ㎲ 내에 발생할 때 클록 속도가 제1 클록 속도인 것을 결정하고, STF/LTF 경계가 캐리어 감지 후에 20 ㎲ 초과에 발생할 때 클록 속도가 제2 클록 속도인 것을 결정한다. 다른 구현예에서, 상이한 적절한 값의 J 및 K가 이용된다.
도 7의 예시적 자동 검출 기술과 같이, 도 8의 예시적 자동 검출 기술은 검출된 클록 속도에 기초하여 수신기 클록 속도를 동적으로 조정하기에 충분한 시간을 제공하지 않을 수 있다. 따라서, 도 8의 자동 검출 기술을 이용하는 수신기는 일 구현예에서, 제1 및 제2 클록 속도 중 더 빠른 것에 대응하는 클록 속도로 동작한다.
제3 예시적 구현예(도 9에 관해 논의됨)에서, 프리앰블의 STF는 데이터 유닛의 후속 OFDM 부분의 클록 속도에 상관없이, 일정한 클록 속도를 사용하여 발생되는 반복된 STF 시퀀스를 포함한다. 그러나, 반복된 STF 시퀀스는 OFDM 부분의 클록 속도의 표시를 제공하는 커버 코드에 의해 증대된다. 일 구현예에서, 이러한 프리앰블 설계는 도 8의 프리앰블 설계와 조합되며, OFDM 부분의 클록 속도는 STF 시퀀스의 반복의 수에 의해 부가적으로 표시된다. 도 9는 STF 시퀀스의 수 및 커버 코드 둘 다가 OFDM 부분의 클록 속도를 표시하기 위해 사용되는 일 구현예에 대한 예시적 프리앰블 설계 및 대응 자동 검출 기술을 예시한다. 도 9를 참조하면, 제1 프리앰블(500)은 제1 클록 속도(예를 들어, 다양한 구현예에서, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(500)은 제1 프리앰블 부분(510) 및 제2 프리앰블 부분(514)을 포함한다. 제1 프리앰블 부분(510)은 제1 커버 코드에 의해 증대되는 J 반복 STF 시퀀스(518-1 내지 518-J)를 포함한다. 제1 커버 코드는 제1 클록 속도에 대응한다(즉, 제1 클록 속도가 데이터 유닛의 OFDM 부분을 위해 사용되는 것을 수신 디바이스에 표시하기 위해 사용됨). 제2 프리앰블 부분(514)은 적어도 제1 긴 트레이닝 필드(LTF1)(524)를 포함하고, 데이터 유닛의 OFDM 부분에 포함된다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 9에 도시되지 않음)을 포함한다.
제2 프리앰블(530)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 예를 들어, 일 구현예에서, 프리앰블(530)을 갖는 데이터 유닛의 OFDM 부분은 (예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해) 프리앰블(500)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(500)과 유사하게, 프리앰블(530)은 제1 프리앰블 부분(540) 및 제2 프리앰블 부분(544)을 포함하며, 제2 프리앰블 부분(544)은 적어도 제1 긴 트레이닝 필드(LTF1)(554)를 포함하고 데이터 유닛의 OFDM 부분에 포함된다. 더욱이, 일 구현예에서, 프리앰블(530)의 제1 프리앰블 부분(540)은 프리앰블(500)의 제1 프리앰블 부분(510)과 동일한 클록 속도로 클로킹된다(예를 들어, 다양한 구현예에 따라, 둘 다는 제1 클록 속도로 클로킹되거나, 둘 다는 제2 클록 속도로 클로킹됨). 그러나, 제1 프리앰블 부분(510)과 달리, 제1 프리앰블 부분(540)은 제1 커버 코드와 상이한 제2 커버 코드에 의해 증대되는 STF 시퀀스(548)를 포함한다. 제2 커버 코드는 더 낮은 제2 클록 속도에 대응한다(즉, 데이터 유닛의 OFDM 부분이 제2 클록 속도로 클로킹되는 것을 수신 디바이스에 표시하기 위해 사용됨). 일 구현예에서, 프리앰블(500)에 사용되는 제1 커버 코드는 일련의 양의 코드(즉, [1 1 1 1 ...])만인 반면에, 프리앰블(530)에 사용되는 제2 커버 코드는 일련의 교대 양 및 음의 코드(즉, [1 -1 1 -1 ...])이다.
도 9에서 알 수 있는 바와 같이, 프리앰블(530)의 제1 프리앰블 부분(540)은 K 반복 STF 시퀀스(548-1 내지 548-K)를 포함한다. 도 9에 예시되는 예시적 구현예와 같은 구현예에서, OFDM 부분의 클록 속도가 STF 시퀀스의 수에 의해 부가적으로 표시되는 경우에, K는 J보다 더 크다. 이러한 구현예의 일부에서, 비율 K/J는 제1 클록 속도 대 제2 클록 속도의 비율과 같다. 대안적으로, OFDM 부분의 클록 속도가 STF 시퀀스의 수에 의해 표시되지 않는 일부 구현예에서, K는 J와 같다.
제1 프리앰블 부분의 커버 코드는 특정 수신된 데이터 유닛으로 선험적으로 알려져 있지 않기 때문에, 수신기는 일 구현예에서, 2개의 병렬 경로 내의 수신된 데이터 유닛의 제1 프리앰블 부분을 처리한다. 일 구현예에 있어서, 제1 경로에서, 수신기는 제1 커버 코드를 제거하거나 취소하려고 시도하고, 제2 경로에서, 수신기는 제2 커버 코드를 제거하거나 취소하려고 시도한다. 일 구현예에서, 적어도 제1 프리앰블 부분(처리됨)의 제1 자기 상관은 제1 경로 내의 커버 코드 처리를 따르고, 적어도 제1 프리앰블 부분(처리됨)의 제2 병렬 자기 상관은 제2 경로 내의 커버 코드 처리를 따른다. 예를 들어, 제1 커버 코드가 일련의 음의 것이고 제2 커버 코드가 일련의 교대 양의 것 및 음의 것인 일 구현예에서, 제1 자기 상관은 종래의 자기 상관이지만, 제2 자기 상관의 2개의 윈도우 중 하나에 대한 샘플은 음의 것에 곱해진다.
도 9에 도시된 바와 같이, 제1 자기 상관은 제1 캐리어 감지 신호(580)를 출력하고, 제2 자기 상관은 제2 캐리어 감지 신호(584)를 출력한다. 일부 구현예에서, 수신기는 STF 부분 상에서 동작할 때 어느 캐리어 감지 신호가 강한 자기 상관을 표시하는지를 판단함으로써 수신된 데이터 유닛의 클록 속도를 검출한다. 예를 들어, 제2 캐리어 감지 신호(584)가 상승하지만(즉, 캐리어 감지(586)가 발생함) 제1 캐리어 감지 신호(580)가 상승하지 않으면(즉, 캐리어 감지(590)가 발생하지 않음), 수신기는 일 구현예에서, 데이터 유닛의 OFDM 부분이 더 낮은 제2 클록 속도로 클로킹되는 것을 결정한다. 역으로, 이러한 구현예에서, 제1 캐리어 감지 신호(580)가 상승하지만 제2 캐리어 감지 신호(584)가 상승하지 않으면, 수신기는 데이터 유닛의 OFDM 부분이 더 높은 제1 클록 속도로 클로킹되는 것을 결정한다. 클록 속도가 STF 시퀀스의 수에 의해 부가적으로 표시되는(즉, K > J인) 일부 구현예에서, 수신기는 또한 도 8의 자동 검출 방법과 유사한, 캐리어 감지 신호(580) 및/또는 캐리어 감지 신호(584)의 펄스 길이(예를 들어, STF/LTF 경계(592) 또는 STF/LTF 경계(596)의 위치)에 기초하여 클록 속도를 결정하거나, 확인한다. 다시 말하면, 일 예로서, 제2 캐리어 감지 신호(584)가 적절한 검출 기준을 충족하지만 제1 캐리어 감지 신호(580)가 적절한 검출 기준을 충족하지 않으면, 수신기는 일 구현예에서, 데이터 유닛의 대응 OFDM 부분이 더 낮은 제2 클록 속도로 클로킹되는 것을 결정한다. 역으로, 이러한 구현예에서, 제1 캐리어 감지 신호(580)가 적절한 검출 기준을 충족하지만 제2 캐리어 감지 신호(584)가 적절한 검출 기준을 충족하지 않으면, 수신기는 데이터 유닛의 OFDM 부분이 더 높은 제1 클록 속도로 클로킹되는 것을 결정한다.
도 9의 예시적 자동 검출 기술을 사용하는 수신기는 일반적으로 (예를 들어, 캐리어 감지(586) 또는 캐리어 감지(590)에 기초하여) 수신된 데이터 유닛의 클록 속도를 빠르게 결정할 수 있다. 따라서, 일 구현예에서, 수신 디바이스는 수신 디바이스에서 전력을 절약할 수 있는, OFDM 부분의 결정된 클록 속도에 대응하기 위해 수신기 클록 속도를 동적으로 조정하도록 구성된다. 이러한 구현예의 일부에서, 수신 디바이스는 제1 클록 속도 또는 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛이 수신되는지에 따라, 캐리어 감지(586) 또는 캐리어 감지(590)의 발생에 응답하여 수신기 클록 속도를 동적으로 조정하도록 구성된다. 일 구현예에서, 수신 디바이스는 데이터 유닛의 OFDM 부분의 임의의 부분을 처리(예를 들어, 복조)하기 전에 수신기 클록 속도를 동적으로 조정하도록 구성된다.
제4, 제5, 및 제6 예시적 구현예를 포함하고, 도 10 내지 도 12에 대응하는 예시적 구현예의 제2 그룹에서, SC "추가의 프리앰블" 부분은 장범위 데이터 유닛의 제1 프리앰블 부분의 역할을 하며, 추가의 프리앰블 부분은 데이터 유닛의 OFDM 부분의 클록 속도를 반영하도록 설계된다. 일부 구현예에서, 도 10 내지 도 12의 데이터 유닛의 포맷은 추가의 프리앰블 부분을 제외하고, 단범위 데이터 유닛과 유사하다. 추가의 프리앰블 부분은 SYNC 필드(예를 들어, IEEE 802.11b 표준에 따른 SYNC 필드와 유사함), 및 일부 구현예에서, SFD 필드(예를 들어, IEEE 802.11b 표준에 따른 SFD 필드와 유사함)를 포함한다. 이러한 예시적 구현예에서, SYNC 필드 및/또는 SFD 필드는 데이터 유닛의 OFDM 부분의 클록 속도를 반영하도록 설계된다. 데이터 유닛이 다수의 집합된 20MHz 채널을 통한(예를 들어, 40MHz, 80MHz, 160MHz 등의 채널을 통한) 송신을 위해 발생되는 일부 구현예에서, 추가의 프리앰블 부분은 각각의 20MHz 서브 대역에서 반복된다.
추가의 프리앰블 부분은 일부 구현예에서, 데이터 유닛의 OFDM 부분보다 더 낮은 속도로 샘플링되거나 클로킹된다. 예를 들어, 일 구현예에서, 추가의 프리앰블 부분은 11MHz의 IEEE 802.11b 속도로부터 데이터 유닛의 OFDM 부분을 위해 사용되는 다운 클로킹 비율과 같은 다운 클록 비율(N)만큼 다운 클로킹된다. 다른 예로서, 다른 구현예에서, 추가의 프리앰블 부분은 정규(다운 클로킹되지 않은) OFDM 부분의 클록 속도의 거의 2/3로 샘플링되거나 클로킹된다. 추가의 프리앰블 부분이 OFDM 부분과 상이한 속도로 샘플링되거나 클로킹되는 일부 구현예에서, 추가의 프리앰블 부분과 OFDM 부분 사이의 SC/OFDM 경계에 대한 하나 이상의 특정 요건이 충족된다. 예를 들어, IEEE 802.11g 표준에 정의되는 SC/OFDM 경계 요건이 일 구현예에서, 충족된다.
도 10 내지 도 12의 프리앰블 설계는 다양한 구현예 또는 시나리오에서, 통신 채널을 통해 통신 디바이스(예를 들어, 도 1의 AP(14) 및/또는 클라이언트 스테이션(25))에 의해 송신되고 및/또는 수신되는 데이터 유닛에 이용된다. 도 10 내지 도 12 각각은 OFDM 부분의 특정 클록 속도에 대응하는 PHY 모드를 각각 반영하는 2개의 예시적 프리앰블을 예시한다. 일 구현예에서, AP(예를 들어, AP(14))는 예시적 프리앰블 둘 다를 발생시킬 수 있는 반면에(즉, AP는 상이한 클록 속도에 대응하는 다수의 PHY 모드를 지원함), 각각의 클라이언트 스테이션(예를 들어, 각각의 클라이언트 스테이션(25))은 예시적 프리앰블 중 하나만을 발생시킬 수 있다(즉, 각각의 클라이언트 스테이션은 단일 클록 속도에 대응하는 PHY 모드만을 지원함). 다른 구현예에서, AP 및 클라이언트 스테이션 중 하나 이상 둘 다는 예시적 프리앰블 둘 다를 발생시킬 수 있다.
일부 구현예에서, 도 10 내지 도 12의 프리앰블은 도시된 것과 상이한 타입 및/또는 수의 필드를 포함한다. 예를 들어, 일 구현예에서, 부가 필드는 추가의 프리앰블 부분와 STF 사이에(또는, STF가 없는 구현예에서, 추가의 프리앰블 부분과 LTF 사이에) 포함된다. 일부 구현예에서, 프리앰블은 도 2 내지 도 5와 관련하여 위에서 논의된 프리앰블 중 어느 하나와 동일하지만, 도 10 내지 도 12와 관련하여 아래에 설명되는 추가의 프리앰블 부분 중 하나는 프리앰블의 시작에 추가된다. 예를 들어, 다양한 구현예에서, 추가의 프리앰블 부분은 도 2의 L-STF(102), 도 3의 L-STF(122), 도 4의 HT-GF-STF(142), 또는 도 5의 L-STF(172) 전에 추가된다. 더욱이, 도 10 내지 도 12는 2개의 가능한 클록 속도에만 대응하는 프리앰블 을 각각 도시하지만, 당업자는 아래에 설명되는 프리앰블 설계 및 자동 검출 기술이 상이한 클록 속도를 갖는 3개 이상의 공존 PHY 모드를 포함하는 시스템으로 확장될 수 있는 것을 이해할 것이다.
제4 예시적 구현예(도 10에 관해 논의됨)에서, 프리앰블은 대응 데이터 유닛의 OFDM 부분의 클록 속도에 상관없이, 일정한 클록 속도를 사용하여 발생되는 SYNC 필드를 포함한다. 그러나, SYNC 필드는 OFDM 부분의 클록 속도에 기초하여 특정 길이를 가져서, 수신기가 SYNC 필드에 기초하여 클록 속도를 구별하는 것을 허용한다. 도 10을 참조하면, 제1 프리앰블(600)은 제1 클록 속도(예를 들어, 다양한 구현예에서, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(600)은 제1 프리앰블 부분(610)(즉, "추가의 프리앰블" 부분) 및 제2 프리앰블 부분(612)을 포함한다. 제1 프리앰블 부분(610)은 SYNC 필드(614) 및 SFD 필드(616)를 포함한다. 일 구현예에서, 제1 프리앰블 부분은 바커 코드의 다수의 반복을 포함한다. 제2 프리앰블 부분(612)은 데이터 유닛의 OFDM 부분에 포함되고, STF(620) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(622)을 포함한다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 10에 도시되지 않음)을 포함한다. 대안 구현예에서, 프리앰블(600)은 SFD 필드(616)를 포함하지 않는다. 다른 대안 구현예에서, SFD 필드(616)는 프리앰블(600)에 포함되지만 STF(620)는 포함되지 않는다.
제2 프리앰블(630)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 예를 들어, 일 구현예에서, 프리앰블(630)을 갖는 데이터 유닛의 OFDM 부분은 (예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해) 프리앰블(600)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 적절한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 2, 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(600)과 유사하게, 프리앰블(630)은 제1 프리앰블 부분(640) 및 제2 프리앰블 부분(642)을 포함하며, 제1 프리앰블 부분(640)은 SYNC 필드(644) 및 SFD 필드(646)를 포함한다. 또한 프리앰블(600)과 유사하게, 제2 프리앰블 부분(642)은 OFDM 부분에 포함되고, STF(650) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(652)을 포함한다. 게다가, 일 구현예에서, 프리앰블(630)의 제1 프리앰블 부분(640)은 프리앰블(600)의 제1 프리앰블 부분(610)과 동일한 클록 속도로 클로킹된다(예를 들어, 다양한 구현예에 따라, 둘 다는 제1 클록 속도로 클로킹되거나, 둘 다는 제2 클록 속도로 클로킹됨). 그러나, SYNC 필드(644)는 프리앰블(600)의 SYNC 필드(614)보다 더 길다. 일 구현예에서, SYNC 필드(644)는 SYNC 필드(614) 내의 동일한 바커 코드의 다수의 반복보다 더 큰 바커 코드의 다수의 반복을 포함한다. 예를 들어, SYNC 필드(644)는 제1 클록 속도가 제2 클록 속도보다 N 배 더 클 때 SYNC 필드(614) 내의 동일한 바커 코드의 다수의 반복보다 N 배 더 큰 바커 코드의 다수의 반복을 포함한다. 일부 구현예에서, SFD 필드는 또한 제1 및 제2 클록 속도를 구별하기 위해 이용된다. 이러한 구현예에서, 프리앰블(630)의 SFD 필드(646)는 프리앰블(600)의 SFD 필드(616)와 상이하다.
일 구현예에서, 프리앰블(600)을 갖는 데이터 유닛 및 프리앰블(630)을 갖는 데이터 유닛을 수신하는 통신 디바이스는 OFDM 부분에서 OFDM 심볼을 복조하기 전에 OFDM 부분의 클록 속도를 결정하기 위해 프리앰블(600) 및 프리앰블(630)의 상이한 SYNC 필드(및, 일부 구현예에서, 상이한 SFD 필드)를 이용한다. 일부 구현예에서, 수신기는 어느 SYNC 필드(및 따라서, 어느 OFDM 부분 클록 속도)가 수신된 패킷에 사용되는지를 검출하기 위해 자기 상관을 수행한다.
제5 예시적 구현예(도 11에 관해 논의됨)에서, 프리앰블은 대응 데이터 유닛의 OFDM 부분의 클록 속도에 상관없이, 일정한 클록 속도를 사용하여 반복되는 SYNC 필드를 다시 포함한다. 그러나, SYNC 필드는 OFDM 부분의 클록 속도에 기초하여 특정 반복된 시퀀스를 포함하여, 수신기가 SYNC 필드에 기초하여 클록 속도를 구별하는 것을 허용한다. 도 11을 참조하면, 제1 프리앰블(700)은 제1 클록 속도(예를 들어, 다양한 구현예에서, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(700)은 제1 프리앰블 부분(710)(즉, "추가의 프리앰블" 부분) 및 제2 프리앰블 부분(712)을 포함한다. 제1 프리앰블 부분(710)은 SYNC 필드(714) 및 시작 프레임 디리미터 필드 SFD 필드(716)를 포함한다. SYNC 필드(714)는 제1 반복된 시퀀스(Ga)를 포함한다. 일 구현예에서, 제1 반복된 시퀀스는 제1 골레이 시퀀스이다. 제2 프리앰블 부분(712)은 데이터 유닛의 OFDM 부분에 포함되고, STF(720) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(722)을 포함한다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 11에 도시되지 않음)을 포함한다. 대안 구현예에서, 프리앰블(700)은 SFD 필드(716)를 포함하지 않는다. 다른 대안 구현예에서, SFD 필드(716)는 프리앰블(700)에 포함되지만, STF(720)는 포함되지 않는다.
제2 프리앰블(730)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 예를 들어, 일 구현예에서, 프리앰블(730)을 갖는 데이터 유닛의 OFDM 부분은 (예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해) 프리앰블(700)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 적절한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 2, 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(700)과 유사하게, 프리앰블(730)은 제1 프리앰블 부분(740) 및 제2 프리앰블 부분(742)을 포함하며, 제1 프리앰블 부분(740)은 SYNC 필드(744)를 포함한다. 또한 프리앰블(700)과 유사하게, 제2 프리앰블 부분(742)은 OFDM 부분에 포함되고, STF(750) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(752)을 포함한다. 게다가, 일 구현예에서, 프리앰블(730)의 제1 프리앰블 부분(740)은 프리앰블(700)의 제1 프리앰블 부분(710)과 동일한 클록 속도로 클로킹된다(예를 들어, 다양한 구현예에 따라, 둘 다는 제1 클록 속도로 클로킹되거나, 둘 다는 제2 클록 속도로 클로킹됨). 그러나, SYNC 필드(744)는 제1 반복된 시퀀스(Ga)와 상이한 제2 반복된 시퀀스(Gb)를 포함한다. 일부 구현예에서, 제2 반복된 시퀀스는 제1 골레이 시퀀스에 상보적인 제2 골레이 시퀀스이다. 일부 구현예에서, 시퀀스(Ga 및 Gb)는 골레이 시퀀스와 다른 적절한 상보적 시퀀스이다. 일 구현예에서, 상보적 시퀀스(Ga 및 Gb)는 시퀀스(Ga 및 Gb)의 대응하는 이상(out-of-phase) 비주기적 자기 상관 계수의 합이 제로이도록 선택된다. 일부 구현예에서, 상보적 시퀀스(Ga 및 Gb)는 제로 또는 거의 제로 주기적 교차 상관을 갖는다. 다른 양태에서, 시퀀스(Ga 및 Gb)는 좁은 메인 로브 및 로우 레벨 사이드 로브를 갖는 비주기적 교차 상관, 또는 좁은 메인 로브 및 로우 레벨 사이드 로브를 갖는 비주기적 자기 상관을 갖는다.
일반적으로, SYNC 필드(714) 및 SYNC 필드(744)의 2개의 상보적 시퀀스는 수신 디바이스에서의 검출에 적절한 상관 성질을 갖는다. 시퀀스가 골레이 시퀀스인 구현예에서, 길이 16, 32, 64, 128, 또는 임의의 다른 적절한 길이의 골레이 시퀀스는 상보적 시퀀스를 위해 이용된다. 일 구현예에서, pi/2 칩 레벨 회전은 IEEE 802.11ad 표준에 정의되는 것과 동일한 방식으로 골레이 코드 시퀀스에 적용된다.
프리앰블(730)은 또한 일부 구현예에서 SFD 필드(716)와 상이한 시작 프레임 디리미터 필드 SFD 필드(746)를 포함한다. 대안 구현예에서, 프리앰블(700)이 SFD 필드(716)를 포함하지 않는 경우에, 프리앰블(730)은 SFD 필드(746)를 포함하지 않는다. 다른 대안 구현예에서, 프리앰블(700)이 SFD 필드(716)를 포함하지만 STF(720)를 포함하지 않는 경우에, 프리앰블(730)은 SFD 필드(746)를 포함하지만 STF(750)를 포함하지 않는다. 일 구현예에서, SFD 필드(716) 및 SFD 필드(746) 둘 다는 SYNC 필드에서 반복되지만, 사인 플립(즉, 반대 극성, 예를 들어 -Ga 또는 -Gb)에 의해 증대되는 시퀀스(예를 들어, 골레이 시퀀스) 중 하나 이상을 각각 포함한다. 다른 구현예에서, SFD 필드(716) 및 SFD 필드(746) 둘 다는 SYNC 필드의 반복된 시퀀스에 상보적인 시퀀스를 포함한다. 예를 들어, 일 구현예에서, 프리앰블(730)의 SFD 필드(746)는 프리앰블(700)의 SYNC 필드(714)에 이용되는 제1 골레이 시퀀스를 포함하고, 프리앰블(700)의 SFD 필드(716)는 프리앰블(730)의 SYNC 필드(744)에 이용되는 제2 골레이 시퀀스를 포함한다.
일 구현예에서, 프리앰블(700)을 데이터 유닛 및 프리앰블(730)을 갖는 데이터 유닛을 수신하는 통신 디바이스는 OFDM 부분에서 OFDM 심볼을 복조하기 전에 OFDM 부분의 클록 속도를 결정하기 위해 프리앰블(700) 및 프리앰블(730)의 상이한 SYNC 필드(및, 일부 구현예에서, 상이한 SFD 필드)를 이용한다. 일부 구현예에서, 수신기는 병렬 교차 상관을 수행하며, 그 각각은 수신된 시퀀스를 가능한 SYNC 필드 시퀀스 중 하나와 상관시키고, 어느 SYNC 필드(및 따라서, 어느 OFDM 부분 클록 속도)가 수신된 패킷에 사용되는지를 판단하기 위해 교차 상관의 출력을 비교한다.
제6 예시적 구현예(도 12에 관해 논의됨)에서, 프리앰블은 OFDM 부분 클록 속도에 기초하여 변화되지 않는 SYNC 필드를 포함한다. 그러나, 프리앰블은 각각의 상이한 클록 속도에 대한 상이한 SFD 필드를 포함한다. 도 12를 참조하면, 제1 프리앰블(800)은 제1 클록 속도(예를 들어, 다양한 구현예에서, IEEE 802.11a, 802.11n, 또는 802.11ac 데이터 유닛의 정상 클록 속도)로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 프리앰블(800)은 제1 프리앰블 부분(810)(즉, "추가의 프리앰블" 부분) 및 제2 프리앰블 부분(812)을 포함한다. 제1 프리앰블 부분(810)은 SYNC 필드(814) 및 제1 시작 프레임 디리미터(SFD1) 필드(816)를 포함한다. 제2 프리앰블 부분(812)은 데이터 유닛의 OFDM 부분에 포함되고, STF(820) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(822)을 포함한다. 일부 구현예에서, 데이터 유닛의 OFDM 부분은 또한 데이터 부분(도 12에 도시되지 않음)을 포함한다. 대안 구현예에서, 프리앰블(800)은 STF(820)를 포함하지 않는다.
제2 프리앰블(830)은 제1 클록 속도보다 더 낮은 제2 클록 속도로 클로킹되는 OFDM 부분을 갖는 데이터 유닛에 포함된다. 예를 들어, 일 구현예에서, 프리앰블(830)을 갖는 데이터 유닛의 OFDM 부분은 (예를 들어, 일 구현예에서, N = 4를 사용하여 제1 클록 속도로부터의 다운 클로킹에 의해) 프리앰블(800)을 갖는 데이터 유닛의 OFDM 부분의 클록 속도의 1/4과 같은 속도로 클로킹된다. 다른 구현예에서, 제2 클록 속도는 상이한 적절한 비율만큼 제1 클록 속도와 다르다(예를 들어, N = 8, 10, 16 등의 다운 클로킹 비율이 다양한 구현예에서 사용됨). 프리앰블(800)과 유사하게, 프리앰블(830)은 제1 프리앰블 부분(840) 및 제2 프리앰블 부분(842)을 포함하며, 제1 프리앰블 부분(840)은 SYNC 필드(844)를 포함한다. 또한 프리앰블(800)과 유사하게, 제2 프리앰블 부분(842)은 OFDM 부분에 포함되고, STF(850) 및 하나 이상의 LTF 및 SIG 필드를 갖는 프리앰블 부분(852)을 포함한다. 게다가, 일 구현예에서, 프리앰블(830)의 제1 프리앰블 부분(840)은 프리앰블(800)의 제1 프리앰블 부분(810)과 동일한 클록 속도로 클로킹된다(예를 들어, 다양한 구현예에 따라, 둘 다는 제1 클록 속도로 클로킹되거나, 둘 다는 제2 클록 속도로 클로킹됨). 그러나, 제1 프리앰블 부분(840)은 SFD1 필드(816)와 상이한 제2 시작 프레임 디리미터(SFD2) 필드(846)를 포함한다. 예를 들어, 일 구현예에서, SFD1 필드(816)는 SYNC 필드(814)에서 반복되지만 사인 플립을 갖는 하나 이상의 시퀀스를 포함하는 반면에, SFD2 필드(846)는 사인 플립 없이 하나 이상의 시퀀스를 포함한다. 다른 예로서, 일 구현예에서, SFD1 필드(816)는 SFD2 필드(846)에서 1배 이상 반복되는 시퀀스와 상이한 시퀀스의 하나 이상의 반복을 포함한다.
일 구현예에서, 프리앰블(800)을 갖는 데이터 유닛 및 프리앰블(830)을 갖는 데이터 유닛을 수신하는 통신 디바이스는 OFDM 부분에서 OFDM 심볼을 복조하기 전에 OFDM 부분의 클록 속도를 결정하기 위해 프리앰블(800) 및 프리앰블(830)의 상이한 SFD 필드를 이용한다. SFD1 필드(816) 및 SFD2 필드(846)가 상이한 시퀀스를 포함하거나, SFD2 필드(846)가 SFD1 필드(816)와 동일한 시퀀스를 포함하지만 사인 플립을 갖는 일부 구현예에서, 수신기는 어느 SFD(및 따라서, 어느 OFDM 부분)가 수신된 패킷에 사용되는지를 검출하기 위해 병렬 교차 상관을 수행한다.
도 13은 일 구현예에 따른 제1, 제2, 제3, 제4, 제5, 또는 제6 예시적 프리앰블 설계(예시적 구현예가 각각 도 7 내지 도 12에 됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(900)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(900)을 구현하도록 구성된다.
블록(902)에서, 제1 프리앰블 부분은 PHY 모드에 기초하여 발생된다. 더 구체적으로, 제1 프리앰블 부분은 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인지에 적어도 기초하여 발생된다. 일 구현예에서, 제1 및 제2 PHY 모드는 통신 프로토콜의 특정 통신 프로토콜 또는 특정 모드에 대응한다. 예를 들어, 일 구현예에서, 제1 PHY 모드는 단범위 통신 프로토콜에 대응하고 제2 PHY 모드는 장범위 통신 프로토콜에 대응한다. 다른 예로서, 일 구현예에서, 제1 PHY 모드는 장범위 통신 프로토콜의 정규 모드에 대응하고 제2 PHY 모드는 장범위 통신 프로토콜의 확장된 범위 모드에 대응한다. 다른 예로서, 일 구현예에서, 제1 PHY 모드는 단범위 통신 프로토콜의 정규 모드에 대응하고 제2 PHY 모드는 단범위 통신 프로토콜의 확장된 범위 모드에 대응한다. 일부 구현예에서, 제1 프리앰블 부분은 또한 PHY 모드가 하나 이상의 다른 가능한 PHY 모드(예를 들어, 제3 PHY 모드, 제4 PHY 모드 등)인지에 기초하여 발생된다. 예를 들어, 일 구현예에서, 제1 PHY 모드는 단범위 통신 프로토콜에 대응하고, 제2 PHY 모드는 장범위 통신 프로토콜의 정규 모드에 대응하고, 제3 PHY 모드는 장범위 통신 프로토콜의 확장된 범위 모드에 대응한다.
일부 구현예에서, 제1 프리앰블 부분은 OFDM 변조된다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분은 OFDM 변조된 STF를 포함한다. 다른 구현예에서, 제1 프리앰블 부분은 SC 변조를 사용한다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분은 SC SYNC 필드를 포함한다. PHY 모드에 기초하는 제1 프리앰블 부분의 더 구체적인 예는 도 15, 도 17, 도 19, 도 21, 및 도 23과 관련하여 아래에 설명된다.
블록(904)에서, OFDM 부분은 PHY 모드에 기초하여 제1 클록 속도 또는 제2 클록 속도를 사용해서 발생된다. 더 구체적으로, OFDM 부분은 PHY 모드가 제1 PHY 모드일 때 제1 클록 속도로 클로킹되고, PHY 모드가 제2 PHY 모드일 때 제2 클록 속도로 클로킹된다. 제2 클록 속도는 (예를 들어, 일부 구현예에서, 정수 인자(N)만큼) 제1 클록 속도보다 더 낮다. OFDM 부분은 발생되는 데이터 유닛 내의 제1 프리앰블 부분을 따르고, 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 일부 구현예에서, OFDM 부분은 또한 데이터 유닛의 데이터 부분을 포함한다. 일부 구현예에서, OFDM 부분은 도 2 내지 도 5와 관련하여 설명되는 단범위 데이터 유닛 또는 장범위 데이터 유닛의 대응 부분과 동일하다. 이러한 구현예의 일부에서, OFDM 부분의 설계는 PHY 모드에 기초한다.
도 13은 방법(900) 내의 블록(902 및 904)만을 도시하지만, 일부 구현예는 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(904) 후의 제3 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분을 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 블록(904)은 블록(902)보다 나중에 예시적 방법(900)의 흐름도로 도시되지만, 블록(904)은 다른 구현예에서 블록(902) 전에, 또는 블록(902)과 동시에 발생한다.
도 14는 일 구현예에 따른 제1, 제2, 제3, 제4, 제5, 또는 제6 예시적 프리앰블 설계(예시적 구현예가 각각 도 7 내지 도 12에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(910)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 방법(910)을 구현하도록 구성된다.
블록(912)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 방법(910)이 AP 예컨대 도 1의 AP(14)에 의해 구현되는 일 구현예에서, 데이터 유닛은 안테나 예컨대 도 1의 안테나(24) 중 하나 이상 및 PHY 유닛 예컨대 도 1의 PHY 유닛(20)을 통해 수신된다. 방법(910)이 클라이언트 스테이션 예컨대 도 1의 클라이언트 스테이션(25-1)에 의해 구현되는 일 구현예에서, 데이터 유닛은 안테나 예컨대 도 1의 안테나(34) 중 하나 이상 및 PHY 유닛 예컨대 도 1의 PHY 유닛(29)을 통해 수신된다. 일 구현예에서, 통신 채널은 무선 통신 채널이다.
블록(912)에서 수신되는 데이터 유닛은 제1 프리앰블 부분, 및 제1 프리앰블 부분을 따르는 OFDM 부분을 포함한다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 7 내지 도 12 중 어느 하나와 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 아래에 설명되는, 도 15, 도 17, 도 19, 도 21, 또는 도 23 중 어느 하나에 대한 방법에 따라 발생되는 데이터 유닛이다.
블록(914)에서, 블록(912)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 데이터 유닛의 제1 프리앰블 부분에 기초하여 자동 검출되거나 결정된다. 더 구체적으로, 일 구현예에서, 클록 속도가 제1 PHY 모드에 대응하는 제1 클록 속도 또는 제2 PHY 모드에 대응하는 더 낮은 제2 클록 속도인지가 판단된다. 다양한 구현예에서, PHY 모드는 도 13 내의 방법(900)의 블록(902)과 관련하여 설명되는 PHY 모드 중 어느 것과 유사하다. OFDM 부분의 클록 속도가 어떻게 결정되는지의 더 구체적인 예는 도 16, 도 18, 도 20, 도 22, 및 도 24와 관련하여 아래에 설명된다.
도 14는 방법(910) 내의 블록(912 및 914)만을 도시하지만, 일부 구현예는 부가 방법 요소를 포함한다. 더욱이, 방법(910)이 제1 또는 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 (블록(914)에서) 클록 속도가 제3 클록 속도인지, 제3 또는 제4 클록 속도 인지 등을 부가적으로 판단한다.
도 15는 일 구현예에 따른 제1 예시적 프리앰블 설계(예시적 구현예가 도 7에 도시됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(920)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(920)을 구현하도록 구성된다.
블록(922)에서, 방법(920)을 구현하는 통신 디바이스의 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인 지가 판단된다. 일 구현예에서, 제1 및 제2 PHY 모드는 특정 통신 프로토콜 또는 통신 프로토콜의 특정 모드, 예컨대 도 13 내의 방법(900)의 블록(902)과 관련하여 위에서 설명된 것에 대응한다.
블록(922)에서 PHY 모드가 제1 PHY 모드인 것으로 결정되면, 흐름은 블록(924)으로 진행된다. 블록(924)에서, 제1 프리앰블 부분은 제1 PHY 모드에 대응하는 제1 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 제1 프리앰블 부분은 OFDM 변조되거나(예를 들어, 일 구현예에서, OFDM 변조된 STF를 포함함) SC 변조를 사용한다(예를 들어, 일 구현예에서, SC SYNC 필드를 포함함).
블록(926)에서, OFDM 부분은 제1 클록 속도를 사용하여 발생된다. OFDM 부분은 발생되는 데이터 유닛 내의 제1 프리앰블 부분을 따르고, 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 일 구현예에서, OFDM 부분은 또한 데이터 유닛의 데이터 부분을 포함한다. 일부 구현예에서, OFDM 부분은 도 2 내지 도 5와 관련하여 설명되는 단범위 데이터 유닛 또는 장범위 데이터 유닛의 대응 부분과 동일하다. 이러한 구현예의 일부에서, OFDM 부분의 설계는 블록(922)에서 결정되는 PHY 모드에 기초한다.
다른 한편, 블록(922)에서 PHY 모드가 제2 PHY 모드인 것으로 결정되면, 흐름은 블록(930)으로 진행된다. 블록(930)에서, 제1 프리앰블 부분은 제2 PHY 모드에 대응하는 제2 클록 속도를 사용하여 발생된다. 일부 구현예에서, 블록(930)에서 발생되는 제1 프리앰블 부분은 제1 프리앰블 부분의 클록 속도(및 따라서 길이)를 제외하고, 블록(924)에서 발생되는 제1 프리앰블 부분과 동일하거나 유사하다. 예를 들어, 일 구현예에서, 블록(930)에서 발생되는 제1 프리앰블 부분은 동일한 타입의 변조(예를 들어, OFDM, SC 등)를 사용하고, 블록(924)에서 발생되는 제1 프리앰블 부분과, 동일한 반복 시퀀스 및 동일한 수의 반복의 시퀀스를 포함한다. 제2 클록 속도는 (예를 들어, 일부 구현예에서, 정수 인자(N)만큼) 제1 클록 속도보다 더 낮다.
블록(932)에서, OFDM 부분은 제2 클록 속도를 사용하여 발생된다. OFDM 부분은 발생되는 데이터 유닛 내의 제1 프리앰블 부분을 따르고, 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 일부 구현예에서, 블록(932)에서 발생되는 OFDM 부분은 OFDM 부분의 클록 속도(및 따라서 길이)를 제외하고, 블록(926)에서 발생되는 OFDM 부분과 동일하다.
일부 구현예에서, 도 15의 방법(920)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(926) 후에 및 블록(932) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 블록(926 및 932)은 각각 블록(924 및 930)보다 나중에 예시적 방법(920)의 흐름도로 도시되지만, 블록(926 및 932)은 다른 구현예에서 블록(924 및 930) 전에, 또는 블록(924 및 930)과 동시에 발생한다.
도 16은 일 구현예에 따른 제1 예시적 프리앰블 설계(예시적 구현예가 도 7에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(940)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 방법(940)을 구현하도록 구성된다.
블록(942)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(942)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(942)에서 수신되는 데이터 유닛은 제1 프리앰블 부분, 및 제1 프리앰블 부분을 따르는 OFDM 부분을 포함한다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 7과 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 15의 방법(900)에 따라 발생되는 데이터 유닛이다.
블록(944)에서, 적어도 블록(942)에서 수신되는 데이터 유닛의 제1 프리앰블 부분의 제1 자기 상관이 수행되며, 제1 자기 상관은 제1 반복 기간을 사용하여 수행되고 제1 캐리어 감지 신호를 출력한다. 일 구현예에서, 제1 반복 기간은 제1 프리앰블 부분 내의 반복 시퀀스의 제1 잠재적 길이와 동일하다. 예를 들어, 도 7에 도시된 예시적 프리앰블 설계에 대해, 제1 반복 기간은 0.8 ㎲ 또는 다른 적절한 지속과 같다.
블록(948)에서, 적어도 블록(942)에서 수신되는 데이터 유닛의 제1 프리앰블 부분의 제2 자기 상관이 수행되며, 제2 자기 상관은 제2 반복 기간을 사용하여 수행되고 제2 캐리어 감지 신호를 출력한다. 일 구현예에서, 제2 반복 기간은 제1 잠재적 길이와 상이한, 제1 프리앰블 부분 내의 반복 시퀀스의 제2 잠재적 길이와 동일하다. 예를 들어, 도 7에 도시된 예시적 프리앰블 설계에 대해, 제2 반복 기간은 3.2 ㎲ 또는 다른 적절한 지속과 같다. 일 구현예에서, 블록(944)의 제1 자기 상관은 블록(948)에서 제2 자기 상관과 병렬로 적어도 부분적으로 수행된다.
블록(950)에서, 제1 자기 상관 및 제2 자기 상관 둘 다가 캐리어의 존재를 표시하는지(예를 들어, 일 구현예에서, 제1 캐리어 감지 신호 및 제2 캐리어 감지 신호가 캐리어의 존재를 표시하는지)가 판단된다. 예를 들어, 일 구현예에서, 제1 캐리어 감지 신호 및 제2 캐리어 감지 신호 둘 다가 "하이" 레벨(또는 비교적 강한 자기 상관의 임의의 다른 표시자)에 있는지가 판단된다.
블록(950)에서 제1 자기 상관 및 제2 자기 상관 둘 다가 캐리어의 존재를 표시하는 것으로 결정되면, 흐름은 블록(952)으로 진행된다. 블록(952)에서, 블록(942)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 제1 캐리어 감지 신호(즉, 제1 자기 상관 출력)의 펄스 길이 및/또는 제2 캐리어 감지 신호(즉, 제2 자기 상관 출력)의 펄스 길이에 기초하여 결정된다. 일 구현예에서, OFDM 부분의 클록 속도는 제1 캐리어 감지 신호 및/또는 제2 캐리어 감지 신호가 제1 시간 길이(예를 들어, 0.8 ㎲) 동안 "하이" 레벨(또는 비교적 강한 자기 상관의 임의의 다른 적절한 표시자)에 있으면 제1 클록 속도인 것으로 결정되고, 제1 캐리어 감지 신호 및/또는 제2 캐리어 감지 신호가 더 긴 제2 시간 길이(예를 들어, 3.2 ㎲) 동안 "하이" 레벨(또는 비교적 강한 자기 상관의 임의의 다른 적절한 표시자)에 있으면 더 낮은 제2 클록 속도인 것으로 결정된다. 일부 구현예에서, 블록(950)에서의 결정은 제1 및/또는 제2 캐리어 감지 신호의 펄스 길이가 제1 길이 범위(예를 들어, 10 ㎲ 미만) 또는 제2 길이 범위(예를 들어, 10 ㎲ 초과)에 있는지를 판단함으로써 수행된다. 일 구현예에서, 제1 및 제2 캐리어 감지 신호의 펄스 길이는 i) 캐리어를 감지하는 것과 ii) 수신된 데이터 유닛의 제1 프리앰블 부분으로부터 수신된 데이터 유닛의 제2 프리앰블 부분으로의 전이를 검출하는 것 사이의 시간 길이에 대응한다.
다른 한편, 블록(950)에서 제1 자기 상관 출력 또는 제2 자기 상관 출력(그러나, 둘 다는 아님)이 캐리어의 존재를 표시하지 않는 것을 결정되면, 흐름은 블록(954)으로 진행된다. 블록(954)에서, 블록(942)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 자기 상관이 캐리어의 존재를 표시하는지에 기초하여 결정된다. 예를 들어, 일 구현예에서, OFDM 부분의 클록 속도는 제1(그러나 제2는 아닌) 자기 상관이 캐리어 감지를 표시할 때 제1 클록 속도인 것으로 결정되고, 제2(그러나 제1은 아닌) 자기 상관이 캐리어 감지를 표시할 때 더 낮은 제2 클록 속도인 것으로 결정된다.
일부 구현예에서, 방법(940)은 도 16에 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 방법(940)은 블록(942)에서 데이터 유닛을 수신하기 전에, 수신된 데이터 유닛의 제1 더 높은 잠재적 클록 속도에 대응하는 수신기 클록 속도를 제공하는 단계를 포함한다. 더욱이, 방법(940)이 제1 및 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 제3 클록 속도, 제3 및 제4 클록 속도 등에 대응하는 부가 방법 요소(예를 들어, 블록(944 및 948)과 유사함)를 포함하며, 또한 블록(952 또는 954)에서 OFDM 부분의 클록 속도가 이러한 부가 잠재적 클록 속도 중 하나인지가 판단된다. 제3 이상의 클록 속도를 이용하는 구현예에서, 블록(950)은 하나보다 많은 자기 상관 출력이 캐리어의 존재를 표시하는지를 판단하기 위해 수정되고, 블록(952)은 제3 이상의 자기 상관 출력을 고려하기 위해 수정된다.
도 17은 일 구현예에 따르면, 제2 예시적 프리앰블 프리앰블 설계(예시적 구현예가 도 8에 도시됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(960)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해 데이터 유닛을 발생시키기 위해 방법(960)을 구현하도록 구성된다.
블록(962)에서, 방법(960)을 구현하는 통신 디바이스의 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인 지가 판단된다. 다양한 구현예에서, 블록(962)은 도 15 내의 방법(920)의 블록(922)과 유사하다.
블록(962)에서 PHY 모드가 제1 PHY 모드인 것으로 결정되면, 흐름은 블록(964)으로 진행된다. 블록(964)에서, 시퀀스의 제1 수의 반복(즉, 하나 이상의 반복)은 제1 프리앰블 부분에서 발생된다. 일부 구현예에서, 제1 프리앰블 부분은 제1 PHY 모드에 있을 때 OFDM 부분의 클록 속도에 대응하는 제1 클록 속도를 사용하여 발생되는 반면에, 다른 구현예에서 제1 프리앰블 부분은 제2 PHY 모드에 있을 때 OFDM 부분의 클록 속도에 대응하는 제2 클록 속도를 사용하여 발생된다. 일 구현예에서, 제1 프리앰블 부분의 반복된 시퀀스는 OFDM 변조된다(예를 들어, 일 구현예에서, STF의 OFDM 변조된 시퀀스임).
블록(968)에서, OFDM 부분은 제1 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(968)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
블록(962)에서 PHY 모드가 제2 PHY 모드인 것으로 결정되면, 흐름은 블록(970)으로 진행된다. 블록(970)에서, 시퀀스의 제2 수의 반복은 제1 프리앰블 부분에서 발생된다. 제2 수의 반복은 블록(964)에서 발생되는 제1 수의 반복보다 더 크고, 제1 프리앰블 부분이 블록(964)에서 발생되는 제1 프리앰블 부분보다 더 길게 한다. 일 구현예에서, 블록(970)에서 발생되는 각각의 반복 시퀀스는 블록(964)에서 발생되는 각각의 반복 시퀀스와 동일하다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분의 시퀀스는 블록(964)에서 제1 프리앰블 부분의 시퀀스를 발생시키기 위해 사용되는 것과 동일한 클록 속도를 사용하여 블록(970)에서 발생되고, 블록(964 및 970)에서 발생되는 제1 프리앰블 부분의 시퀀스는 STF의 OFDM 변조된 시퀀스 둘 다이다.
블록(972)에서, OFDM 부분은 제2 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(972)은 도 15 내의 방법(920)의 블록(932)과 유사하다.
일부 구현예에서, 도 17의 방법(960)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(968) 및 블록(972) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 블록(968 및 972)은 각각 블록(964 및 970)보다 나중에 예시적 방법(960)의 흐름도로 도시되지만, 블록(968 및 972)은 다른 구현예에서 블록(964 및 970) 전에, 또는 블록(964 및 970)과 동시에 발생한다.
도 18은 일 구현예에 따른 제2 예시적 프리앰블 프리앰블 설계(예시적 구현예가 도 8에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(980)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 방법(980)을 구현하도록 구성된다.
블록(982)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(982)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(982)에서 수신되는 데이터 유닛은 제1 프리앰블 부분, 및 제1 프리앰블 부분을 따르는 OFDM 부분을 포함한다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 8과 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 17의 방법(960)에 따라 발생되는 데이터 유닛이다.
블록(984)에서, 적어도 블록(982)에서 수신되는 데이터 유닛의 제1 프리앰블 부분의 자기 상관이 수행되며, 자기 상관은 캐리어 감지 신호를 출력한다.
블록(988)에서, 블록(982)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 캐리어 감지 신호의 펄스 길이(즉, 자기 상관 출력)에 기초하여 결정된다. 일 구현예에서, OFDM 부분의 클록 속도는 캐리어 감지 신호가 제1 시간 길이(예를 들어, 0.8 ㎲) 동안 "하이" 레벨(또는 비교적 강한 자기 상관의 임의의 다른 표시자)에 있으면 제1 클록 속도인 것으로 결정되고, 캐리어 감지 신호가 더 긴 제2 시간 길이(예를 들어, 3.2 ㎲) 동안 "하이" 레벨(또는 비교적 강한 자기 상관의 임의의 다른 표시자)에 있으면 더 낮은 제2 클록 속도인 것으로 결정된다. 일부 구현예에서, 블록(988)에서의 결정은 캐리어 감지 신호의 펄스 길이가 제1 길이 범위(예를 들어, 10 ㎲ 미만) 또는 제2 길이 범위(예를 들어, 10 ㎲ 초과)에 있는지를 판단함으로써 수행된다. 펄스 길이는 일 구현예에서, 데이터 유닛의 제1 프리앰블 부분 내의 반복된 시퀀스의 수에 의존한다. 일 구현예에서, 캐리어 감지 신호의 펄스 길이(예를 들어, 캐리어 감지 신호 내의 펄스의 지속)는 i) 캐리어를 감지하는 것과 ii) 수신된 데이터 유닛의 제1 프리앰블 부분로부터 수신된 데이터 유닛의 제2 프리앰블 부분으로의 전이를 검출하는 것 사이의 시간 길이의 추정에 대응한다.
일부 구현예에서, 방법(988)은 도 18에 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 방법(980)은 블록(982)에서 데이터 유닛을 수신하기 전에, 수신된 데이터 유닛의 제1 더 높은 잠재적 클록 속도에 대응하는 수신기 클록 속도를 제공하는 단계를 포함한다. 더욱이, 방법(980)이 제1 및 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 제3 클록 속도, 제3 및 제4 클록 속도 등에 대응하는 부가 방법 요소(예를 들어, 블록(984)과 유사함)를 포함하며, 또한 블록(988)에서 OFDM 부분의 클록 속도가 이러한 부가 잠재적 클록 속도 중 하나인지가 판단된다.
도 19는 일 구현예에 따른 제3 예시적 프리앰블 설계(예시적 구현예가 도 9에 도시됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(1000)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해 데이터 유닛을 발생시키기 위해 방법(1000)을 구현하도록 구성된다.
블록(1002)에서, 방법(1000)을 구현하는 통신 디바이스의 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인지가 판단된다. 다양한 구현예에서, 블록(1002)은 도 15 내의 방법(920)의 블록(922)과 유사하다.
블록(1002)에서 PHY 모드가 제1 PHY 모드인 것으로 결정되면, 흐름은 블록(1004)으로 진행된다. 블록(1004)에서, 시퀀스(즉, 하나 이상의 반복)의 제1 수의 반복(즉, 하나 이상의 반복)은 제1 프리앰블 부분에서 발생된다. 블록(1004)은 일 구현예에서, 도 17의 방법(960) 내의 블록(964)과 유사하다.
블록(1008)에서, 블록(1004)에서 발생되는 제1 프리앰블 부분은 제1 커버 코드를 사용하여 증대된다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분은 모든 것의 시퀀스를 사용하여(즉, 제1 프리앰블 부분의 모든 반복 시퀀스 내의 모든 비트의 극성이 변경되지 않도록) 증대된다. 제1 커버 코드가 모든 것의 시퀀스인 일 구현예에서, 블록(1008)에서 제1 프리앰블 부분을 증대시키는 단계는 제1 프리앰블 부분 상에서 임의의 커버 코드 처리 동작을 간단히 수행하지 않는 단계를 포함한다. 제1 커버 코드가 모든 것의 시퀀스인 일 구현예에서, 블록(1008)이 생략된다.
블록(1010)에서, OFDM 부분은 제1 PHY 모드에 대응하는 제1 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(968)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
블록(1002)에서 PHY 모드가 제2 PHY 모드인 것으로 결정되면, 흐름은 블록(1012)으로 진행된다. 블록(1012)에서, 시퀀스의 제2 수의 반복(즉, 하나 이상의 반복)은 제1 프리앰블 부분에서 발생된다. 일 구현예에서, 제2 수의 반복은 블록(1004)에서 발생되는 제1 수의 반복과 동일하다(즉, 반복의 수, 및 따라서 제1 프리앰블 부분 길이는 OFDM 부분의 클록 속도 또는 PHY 모드를 반영하지 않음). 다른 구현예에서, 제2 수의 반복은 블록(1004)에서 발생되는 제1 수의 반복보다 더 크고, 제1 프리앰블 부분이 블록(1004)에서 발생되는 제1 프리앰블 부분보다 더 긴 것을 야기한다. 일 구현예에서, 블록(1012)에서 발생되는 각각의 반복 시퀀스는 블록(1004)에서 발생되는 각각의 반복 시퀀스와 동일하다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분의 시퀀스는 블록(1004)에서 제1 프리앰블 부분의 시퀀스를 발생시키기 위해 사용되는 것과 동일한 클록 속도를 사용하여 블록(1012)에서 발생되고, 블록(1004 및 1012)에서 발생되는 제1 프리앰블 부분의 시퀀스는 STF의 OFDM 변조된 시퀀스 둘 다이다.
블록(1014)에서, 블록(1012)에서 발생되는 제1 프리앰블 부분은 제1 PHY 모드를 위해 이용되는 제1 커버 코드와 상이한 제2 커버 코드를 사용하여 증대된다. 예를 들어, 제1 커버 코드가 모든 것의 시퀀스인 일 구현예에서, 제1 프리앰블 부분은 일련의 교대 양의 및 음의 것을 사용하여(예를 들어, 일 구현예에서, 시퀀스의 모든 제2 인스턴스 내의 모든 비트의 극성이 변경되도록) 블록(1014)에서 증대된다. 제2 커버 코드가 모든 것의 시퀀스인 일 구현예에서, 블록(1014)에서 제1 프리앰블 부분을 증대시키는 단계는 제1 프리앰블 부분 상에서 임의의 커버 코드 처리 동작을 간단히 수행하지 않는 단계를 포함한다. 제2 커버 코드가 모든 것의 시퀀스인 일 구현예에서, 블록(1014)이 생략된다.
블록(1018)에서, OFDM 부분은 제2 PHY 모드에 대응하는 제2 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(1018)은 도 15 내의 방법(920)의 블록(932)과 유사하다.
일부 구현예에서, 도 19의 방법(1000)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(1010) 블록(1018) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 방법(1000)의 각각의 경로 내의 블록의 시퀀스는 다양한 구현예에서 상이하고, 및/또는 방법(1000)의 블록 중 하나 이상은 다른 블록과 동시에 수행된다. 예를 들어, 블록(1004 및 1008)(또는 블록(1012 및 1014))은 일 구현예에서, 블록(1010)(또는 블록(1018)) 후에 또는 블록(1010)(또는 블록(1018))과 병렬로 발생한다.
도 20은 일 구현예에 따른 제3 예시적 프리앰블 설계(예시적 구현예가 도 9에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(1020)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))은 방법(1020)을 구현하도록 구성된다.
블록(1022)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(1022)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(1022)에서 수신되는 데이터 유닛은 제1 프리앰블 부분, 및 제1 프리앰블 부분을 따르는 OFDM 부분을 포함한다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 9와 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 19의 방법(1000)에 따라 발생되는 데이터 유닛이다.
블록(1024)에서, 적어도 블록(1022)에서 수신되는 데이터 유닛의 제1 프리앰블 부분은 제1 가능한 커버 코드를 제거하거나 취소하기 위해 처리된다. 예를 들어, 일 구현예에서, 제1 가능한 커버 코드는 제1 클록 속도를 사용하여 제1 PHY 모드에서 데이터 유닛을 송신하는 송신 디바이스에 의해 이용되는 일련의 것이다. 제1 가능한 커버 코드가 일련의 것인 일 구현예에서, 블록(1024)이 생략된다.
블록(1028)에서, 적어도 제1 프리앰블 부분(블록(1024)에서 처리됨)의 제1 자기 상관이 수행된다. 제1 자기 상관은 제1 반복 기간을 사용하여 수행되고 제1 캐리어 감지 신호를 출력한다. 일 구현예에서, 블록(1028)은 도 16의 블록(944)과 유사하다.
블록(1030)에서, 적어도 블록(1022)에서 수신되는 데이터 유닛의 제1 프리앰블 부분은 제2 가능한 커버 코드를 제거하거나 취소하기 위해 처리된다. 예를 들어, 제1 가능한 커버 코드가 제1 클록 속도를 사용하여 제1 PHY 모드에서 송신 디바이스에 의해 이용되는 일련의 것인 일 구현예에서, 제2 가능한 커버 코드는 제1 클록 속도와 상이한 제2 클록 속도를 사용하여 제2 PHY 모드에서 송신 디바이스에 의해 이용되는 일련의 교대 양의 및 음의 것이다. 일 구현예에서, 블록(1030)은 블록(1024)과 병렬로 수행된다. 제2 가능한 커버 코드가 일련의 것인 일 구현예에서, 블록(1030)이 생략된다.
블록(1032)에서, 적어도 제1 프리앰블 부분(블록(1030)에서 처리됨)의 제2 자기 상관이 수행되며, 제2 자기 상관은 제2 반복 기간을 사용하여 수행되고 제2 캐리어 감지 신호를 출력한다. 일 구현예에서, 블록(1032)은 도 16의 블록(948)과 유사하다(예를 들어, 일 구현예에서, 블록(1032)은 블록(1028)과 병렬로 수행됨).
블록(1034)에서, 블록(1022)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 자기 상관 출력이 캐리어의 존재를 표시하는지에 기초하여 결정된다. 예를 들어, 일 구현예에서, 블록(1028)에서 수행되는 제1 자기 상관에 의해 출력되는 제1 캐리어 감지 신호가 캐리어의 존재를 표시하면(예를 들어, "하이" 레벨을 출력하거나, 다른 방법으로 비교적 강한 자기 상관을 표시하면), 클록 속도는 제1 클록 속도인 것으로 결정되고, 블록(1032)에서 수행되는 제2 자기 상관에 의해 출력되는 제2 캐리어 감지 신호가 캐리어의 존재를 표시하면(예를 들어, "하이" 레벨을 출력하거나, 다른 방법으로 비교적 강한 자기 상관을 표시하면), 클록 속도는 제2 클록 속도인 것으로 결정된다.
제1 및 제2 자기 상관 각각은 프리앰블 설계 방식의 대안 커버 코드 중 하나를 제거하거나 취소하려고 시도하는 처리를 따르기 때문에, 아마도 제1 및 제2 캐리어 감지 신호 중 하나만이 캐리어의 존재를 표시할 것이다. 더욱이, 이러한 캐리어 감지는 일반적으로 펄스의 길이를 인식하는 것을 대기해야 하는 것 없이, 캐리어 감지 신호 펄스의 시작 근처에서 발생한다. 따라서, 일 구현예에서, 수신기 클록은 블록(1034)에서의 결정에 기초하여 수신된 데이터 유닛의 클록 속도에 대응하도록 동적으로 조정된다.
일부 구현예에서, 방법(1020)은 예를 들어 위에 설명된 바와 같이 수신기 클록을 동적으로 조정하는 단계와 같은, 도 20에 도시되지 않은 부가 방법 요소를 포함한다. 더욱이, 방법(1020)이 제1 및 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 제3 클록 속도, 제3 및 제4 클록 속도 등에 대응하는 부가 방법 요소(예를 들어, 블록(1024 및 1028)과 유사함)를 포함하며, 또한 블록(1034)에서 OFDM 부분의 클록 속도가 이러한 부가 잠재적 클록 속도 중 하나인지가 판단된다.
도 21은 일 구현예에 따른 제4 또는 제5 예시적 프리앰블 설계(예시적 구현예가 각각 도 10 및 도 11에 도시됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(1040)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(1040)을 구현하도록 구성된다.
블록(1042)에서, 방법(1040)을 구현하는 통신 디바이스의 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인 지가 판단된다. 다양한 구현예에서, 블록(1042)은 도 15 내의 방법(920)의 블록(922)과 유사하다.
블록(1042)에서 PHY 모드가 제1 PHY 모드인 것으로 결정되면, 흐름은 블록(1044)으로 진행된다. 블록(1044)에서, 제1 SYNC 필드는 제1 프리앰블 부분에서 발생되며, 제1 프리앰블 부분은 위에서 논의된 SC "추가의 프리앰블" 부분이다. 일부 구현예에서, 제1 SYNC 필드는 반복 시퀀스(예를 들어, 다양한 구현예에 따라 반복 바커 시퀀스, 골레이 코드 시퀀스 등)를 포함한다. 일 구현예에서, 제1 SYNC 필드는 IEEE 802.11b 표준을 준수하는 SYNC 필드와 동일하거나 실질적으로 유사하다.
블록(1048)에서, 시작 프레임 디리미터(SFD) 필드가 발생된다. SFD 필드는 제1 프리앰블 부분에 포함되고 블록(1044)에서 발생되는 SYNC 필드를 따른다. 일 구현예에서, SFD 필드는 IEEE 802.11b 표준을 준수하는 SFD 필드와 동일하거나 실질적으로 유사하다. SFD 필드는 일 구현예에서, SYNC 필드와 동일한 속도로 클로킹된다.
블록(1050)에서, OFDM 부분은 제1 PHY 모드에 대응하는 제1 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(1050)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
블록(1042)에서 PHY 모드가 제2 PHY 모드인 것으로 결정되면, 흐름은 블록(1052)으로 진행된다. 블록(1052)에서, 블록(1044)에서 발생되는 제1 SYNC 필드와 상이한 제2 SYNC 필드는 제1 프리앰블 부분에서 발생된다. 일 구현예에서, 제2 SYNC 필드는 블록(1044)에서 발생되는 제1 SYNC 필드의 길이와 상이한 길이를 갖는다. 대안적으로, 다른 구현예에서, 제2 SYNC 필드는 제1 SYNC 필드의 반복 시퀀스와 상보적인 반복 시퀀스를 포함한다. 예를 들어, 일 구현예에서, 제1 및 제2 SYNC 필드는 상보적 골레이 코드 시퀀스를 포함한다. 일 구현예에서, 제2 SYNC 필드는 IEEE 802.11b 표준을 준수하는 SYNC 필드와 동일하거나 실질적으로 유사하다. 더욱이, 일 구현예에서, 제2 SYNC 필드는 제1 SYNC 필드와 동일한 속도로 클로킹된다.
블록(1054)에서, SFD 필드가 발생된다. SFD 필드는 제1 프리앰블 부분에 포함되고 블록(1052)에서 발생되는 SYNC 필드를 따른다. 일 구현예에서, 블록(1054)에서 발생되는 SFD 필드는 블록(1048)에서 발생되는 SFD 필드와 동일하다. 다른 구현예에서, 블록(1054)에서 발생되는 SFD 필드는 블록(1048)에서 발생되는 SFD 필드와 상이하다. 예를 들어, 블록(1044 및 1052)에서 발생되는 제1 및 제2 SYNC 필드가 각각 상보적 골레이 코드 시퀀스(Ga 및 Gb)를 포함하는 일 구현예에서, 블록(1048)에서 발생되는 SFD 필드는 Gb의 하나 이상의 반복을 포함하고 블록(1054)에서 발생되는 SFD 필드는 Ga의 하나 이상의 반복을 포함한다. SFD 필드는 일 구현예에서, SYNC 필드와 동일한 속도로 클로킹된다.
블록(1058)에서, OFDM 부분은 제2 PHY 모드에 대응하는 제2 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(1058)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
일부 구현예에서, 도 21의 방법(1040)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(1050) 및 블록(1058) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 방법(1040)의 각각의 경로 내의 블록의 시퀀스는 다양한 구현예에서 상이하고, 및/또는 방법(1040)의 블록 중 하나 이상은 다른 블록과 동시에 수행된다. 예를 들어, 블록(1044 및 1048)(또는 블록(1052 및 1054))은 일 구현예에서, 블록(1050)(또는 블록(1058)) 후에 또는 블록(1050)(또는 블록(1058))과 병렬로 발생한다. 게다가, 일부 구현예에서, 블록(1048 및 1054)은 생략된다(즉, 발생된 제1 프리앰블 부분, 및 따라서 발생된 데이터 유닛은 PHY 모드에 상관없이 SFD를 포함하지 않음). 더욱이, 블록(1048 및 1054)이 포함되는(즉, SFD가 제1 프리앰블 부분에 포함되는) 일부 구현예에서, 블록(1050) 및 블록(1058)에서 발생되는 OFDM 부분은 STF를 포함하지 않고, OFDM 부분의 LTF는 제1 프리앰블 부분의 SFD를 즉시 따른다.
도 22는 일 구현예에 따른 제4 또는 제5 예시적 프리앰블 설계(예시적 구현예가 각각 도 10 및 도 11에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(1060)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 방법(1060)을 구현하도록 구성된다.
블록(1062)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(1062)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(1062)에서 수신되는 데이터 유닛은 SYNC 필드, 및 일부 구현예에서, SYNC 필드를 따르는 SFD를 포함하는 SC "추가의 프리앰블"인 제1 프리앰블 부분을 포함한다. 데이터 유닛의 OFDM 부분은 제1 프리앰블 부분을 따른다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF, 및 일부 구현예에서, LTF(들)에 앞서는 STF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 10과 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛 또는 도 11과 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 21의 방법(1040)에 따라 발생되는 데이터 유닛이다.
블록(1064)에서, 블록(1062)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 데이터 유닛의 제1 프리앰블 부분 내의 SYNC 필드에 기초하여 자동 검출되거나 결정된다. 더 구체적으로, 일 구현예에서, 클록 속도가 제1 PHY 모드에 대응하는 제1 클록 속도 또는 제2 PHY 모드에 대응하는 더 낮은 제2 클록 속도인지가 판단된다. 다양한 구현예에서, PHY 모드는 도 13 내의 방법(900)의 블록(902)과 관련하여 설명되는 PHY 모드 중 어느 것과 유사하다.
일부 구현예에서, OFDM 부분의 클록 속도는 SYNC 필드의 길이에 기초하여(예를 들어, 수신된 데이터 유닛이 도 10의 제4 예시적 프리앰블 설계를 준수할 때) 결정된다. 다른 구현예에서, OFDM 부분의 클록 속도는 SYNC 필드의 반복 시퀀스에 기초하여(예를 들어, 수신된 데이터 유닛이 도 11의 제4 예시적 프리앰블 설계를 준수할 때) 결정된다. 예를 들어, 일 구현예에서, 클록 속도는 제1 골레이 코드 시퀀스가 SYNC 필드에 포함되는지 또는 제2 상보적 골레이 코드 시퀀스가 SYNC 필드에 포함되는지에 기초하여 결정된다. 일 구현예에서, 수신된 데이터 유닛은 또한 클록 속도를 표시하기 위해 상이한 SFD를 이용하는 경우, 블록(1064)에서 클록 속도를 결정하는 것은 또한 수신된 데이터 유닛의 제1 프리앰블 부분의 SFD에 기초하여 클록 속도를 결정하는 단계를 포함한다.
도 22는 방법(1060) 내의 블록(1062 및 1064)만을 도시하지만, 일부 구현예는 부가 방법 요소를 포함한다. 더욱이, 방법(1060)이 제1 또는 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 (블록(1064)에서) 클록 속도가 제3 클록 속도인지, 클록 속도가 제3 또는 제4 클록 속도인지 등을 부가적으로 판단한다.
도 23은 일 구현예에 따른 제6 예시적 프리앰블 설계(예시적 구현예가 도 12에 도시됨)에 따라 데이터 유닛을 발생시키는 예시적 방법(1080)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(1080)을 구현하도록 구성된다.
블록(1082)에서, 방법(1080)을 구현하는 통신 디바이스의 PHY 모드가 제1 PHY 모드 또는 제2 PHY 모드인 지가 판단된다. 다양한 구현예에서, 블록(1082)은 도 15 내의 방법(920)의 블록(922)과 유사하다.
블록(1082)에서 PHY 모드가 제1 PHY 모드인 것으로 결정되면, 흐름은 블록(1084)으로 진행된다. 블록(1084)에서, SYNC 필드는 제1 프리앰블 부분에서 발생되며, 제1 프리앰블 부분은 위에서 논의된 SC "추가의 프리앰블" 부분이다. 일부 구현예에서, SYNC 필드는 반복 시퀀스(예를 들어, 다양한 구현예에 따라 반복 바커 시퀀스, 골레이 코드 시퀀스 등)를 포함한다. 일 구현예에서, SYNC 필드는 IEEE 802.11b 표준을 준수하는 SYNC 필드와 동일하거나 실질적으로 유사하다.
블록(1088)에서, 제1 SFD 필드가 발생된다. 제1 SFD 필드는 제1 프리앰블 부분에 포함되고 블록(1084)에서 발생되는 SYNC 필드를 따른다. 일 구현예에서, 제1 SFD 필드는 IEEE 802.11b 표준을 준수하는 SFD 필드와 동일하거나 실질적으로 유사하다. SFD 필드는 일 구현예에서, SYNC 필드와 동일한 속도로 클로킹된다.
블록(1090)에서, OFDM 부분은 제1 PHY 모드에 대응하는 제1 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(1090)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
블록(1082)에서 PHY 모드가 제2 PHY 모드인 것으로 결정되면, 흐름은 블록(1092)으로 진행된다. 블록(1092)에서, SYNC 필드는 제1 프리앰블 부분에서 발생된다. SYNC 필드는 일 구현예에서, 블록(1084)에서 발생되는 SYNC 필드와 동일하거나 실질적으로 동일하다.
블록(1094)에서, 제1 SFD 필드와 상이한 제2 SFD 필드가 발생된다. 예를 들어, 일 구현예에서, 제2 SFD 필드는 SYNC 필드에서 반복되지만 사인 플립을 갖는 시퀀스를 포함하는 반면에, 제1 SFD 필드는 사인 플립 없이 SYNC 필드의 동일한 시퀀스를 포함한다. 다른 예로서, 일 구현예에서, 제2 SFD 필드는 제1 SFD 필드에서 1배 이상 반복되는 시퀀스와 상이한 시퀀스의 하나 이상의 반복을 포함한다. 제2 SFD 필드는 제1 프리앰블 부분에 포함되고 블록(1092)에서 발생되는 SYNC 필드를 따른다. 제2 SFD 필드는 일 구현예에서, SYNC 필드와 동일한 속도로 클로킹된다.
블록(1098)에서, OFDM 부분은 제2 PHY 모드에 대응하는 제2 클록 속도를 사용하여 발생된다. 다양한 구현예에서, 블록(1098)은 도 15 내의 방법(920)의 블록(926)과 유사하다.
일부 구현예에서, 도 23의 방법(1080)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(1090) 및 블록(1098) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 방법(1080)의 각각의 경로 내의 블록의 시퀀스는 다양한 구현예에서 상이하고, 및/또는 방법(1080)의 블록 중 하나 이상은 다른 블록과 동시에 수행된다. 예를 들어, 블록(1084 및 1088)(또는 블록(1092 및 1094))은 일 구현예에서, 블록(1090)(또는 블록(1098)) 후에 또는 블록(1090)(또는 블록(1098))과 동시에 발생한다. 일부 구현예에서, 블록(1090) 및 블록(1098)에서 발생되는 OFDM 부분은 STF를 포함하지 않고, OFDM 부분의 LTF는 SFD를 즉시 따른다.
도 24는 일 구현예에 따른 제6 예시적 프리앰블 설계(예시적 구현예가 도 12에 도시됨)에 따라 발생되는 데이터 유닛의 클록 속도를 자동 검출하는 예시적 방법(1100)의 흐름도이다. 일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 방법(1100)을 구현하도록 구성된다.
블록(1102)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(1102)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(1102)에서 수신되는 데이터 유닛은 SYNC 필드 및 SYNC 필드를 따르는 SFD를 포함하는 SC "추가의 프리앰블"인 제1 프리앰블 부분을 포함한다. 데이터 유닛의 OFDM 부분은 제1 프리앰블 부분을 따른다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF, 및 일부 구현예에서, LTF(들)에 앞서는 STF를 포함하는 제2 프리앰블 부분을 포함한다. 그러나, 일부 구현예에서, 제2 프리앰블 부분은 STF를 포함하지 않고, LTF(들)은 제1 프리앰블 부분의 SFD를 즉시 따른다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 12와 관련하여 설명되는 프리앰블 설계를 갖는 데이터 유닛이다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 23의 방법(1080)에 따라 발생되는 데이터 유닛이다.
블록(1104)에서, 블록(1102)에서 수신되는 데이터 유닛의 OFDM 부분의 클록 속도는 데이터 유닛의 제1 프리앰블 부분 내의 SFD 필드에 기초하여(그러나, SYNC 필드에 기초하지 않음) 자동 검출되거나 결정된다. 더 구체적으로, 일 구현예에서, 클록 속도가 제1 PHY 모드에 대응하는 제1 클록 속도 또는 제2 PHY 모드에 대응하는 더 낮은 제2 클록 속도인지가 판단된다. 다양한 구현예에서, PHY 모드는 도 13 내의 방법(900)의 블록(902)과 관련하여 설명되는 PHY 모드 중 어느 것과 유사하다.
일부 구현예에서, SFD 필드(및 따라서, OFDM 부분의 클록 속도)는 병렬 교차 상관을 수행함으로써 결정된다. 예를 들어, 일 구현예에서, 제1 교차 상관은 제1 클록 속도에 대응하는 제1 잠재적 SFD 시퀀스를 갖는 수신된 SFD 시퀀스를 상관시키고, 제2 교차 상관은 제2 클록 속도에 대응하는 제2 잠재적 SFD 시퀀스를 갖는 수신된 SFD 시퀀스를 상관시킨다.
도 24는 방법(1100) 내의 블록(1102 및 1104)만을 도시하지만, 일부 구현예는 부가 방법 요소를 포함한다. 더욱이, 방법(1100)이 제1 및 제2 클록 속도를 결정하는 것을 참조하여 설명되었지만, 일부 구현예는 (블록(1104)에서) 클록 속도가 제3 클록 속도인지, 클록 속도가 제3 또는 제4 클록 속도인지 등을 부가적으로 판단한다.
도 25는 일 구현예에 따른 무선 통신 프로토콜의 상이한 PHY 모드에 따라 발생되는 PHY 데이터 유닛의 도면을 예시한다. 도 25의 PHY 데이터 유닛은 다양한 구현예 또는 시나리오에서, 통신 채널을 통해 통신 디바이스(예를 들어, 도 1의 AP(14) 및/또는 클라이언트 스테이션(25))에 의해 송신되고 및/또는 수신되는 데이터 유닛에 이용된다. 도 25는 OFDM 부분의 특정 클록 속도에 대응하는 PHY 모드를 각각 반영하는 2개의 PHY 데이터 유닛 포맷을 예시한다. 일 구현예에서, AP(예를 들어, AP(14))는 예시적 PHY 데이터 유닛 둘 다를 발생시킬 수 있는 반면에(즉, AP는 상이한 클록 속도에 대응하는 다수의 PHY 모드를 지원함), 각각의 클라이언트 스테이션(예를 들어, 각각의 클라이언트 스테이션(25))은 예시적 PHY 데이터 유닛 중 하나만을 발생시킬 수 있다(즉, 각각의 클라이언트 스테이션은 단일 클록 속도에 대응하는 PHY 모드만을 지원함). 다른 구현예에서, AP 및 클라이언트 스테이션 중 하나 이상 둘 다는 예시적 PHY 유닛 둘 다를 발생시킬 수 있다.
일 구현예에서, 제1 데이터 유닛(1200)은 제1 PHY 모드(예를 들어, 정규 PHY 모드)에 대응하고 제2 데이터 유닛(1230)은 제2 PHY 모드(예를 들어, 범위 확장 PHY 모드)에 대응한다. 제1 데이터 유닛(1200) 및 제2 데이터 유닛(1230) 각각은 제1 프리앰블 부분(1210) 및 OFDM 부분(1212)을 포함한다. OFDM 부분(1212)은 제2 프리앰블 부분(1220) 및 데이터 부분(1222)을 포함한다.
일 구현예에서, 제1 프리앰블 부분(1210)은 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 제1 클록 속도로 클로킹된다. 다른 한편, OFDM 부분(1212)은 데이터 유닛(1200)(제1 PHY 모드에 따라 송신됨)에 대한 제1 클록 속도로 클로킹되는 반면에, OFDM 부분(1212)은 데이터 유닛(1230)(제1 PHY 모드에 따라 송신됨)에 대한 제2 클록 속도로 클로킹되며, 제2 클록 속도는 일 구현예에 따르면, 제1 클록 속도와 상이하다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도보다 더 낮은 반면에, 다른 구현예에서, 제2 클록 속도는 제1 클록 속도보다 더 높다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도의 적절한 분수(1/2, 1/4, 1/8, 1/10, 1/16 등)이다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도의 적절한 정수 배수(2x, 4x, 8x, 10x, 16x 등)이다.
일부 구현예에서, 제1 프리앰블 부분(1210)은 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하기 위해 제1 프리앰블 부분(1210)이 포맷되는 것을 제외하고, 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일하다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분(1210)은 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일한 지속을 갖는다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1210) 내의 필드는 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일한 각각의 지속을 갖는다. 다른 한편, 일 구현예에서, 제1 프리앰블 부분(1210) 내의 필드(예를 들어, 신호 필드)는 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하는 데이터를 포함한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1210) 내의 파일럿 톤의 세트의 적어도 일부 파일럿 톤은 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때, 플립된다. 따라서, 일 구현예에서, 제1 프리앰블 부분(1210) 내의 파일럿 톤은 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1210)의 일부는 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때, 상이하게 변조된다. 따라서, 일 구현예에서, 제1 프리앰블 부분(1210)의 적어도 일부에 대한 변조는 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다.
일 구현예에서, 제1 프리앰블 부분(1210)은 레거시 부분(도시되지 않음)을 포함한다. 일 구현예에서, 제1 프리앰블 부분은 SYNC 필드(도시되지 않음)를 포함한다. 일 구현예에서, 제1 프리앰블 부분은 STF(도시되지 않음) 및 신호 필드(도시되지 않음)를 포함한다. 일 구현예에서, 제2 프리앰블 부분(1220)은 하나 이상의 LTF(도시되지 않음), 및 SIG 필드(도시되지 않음)를 포함한다. 일 구현예에서, 제1 프리앰블 부분(1210)은 제1 SIG 필드를 포함하고, 제2 프리앰블 부분(1220)은 제2 SIG 필드를 포함한다.
일 구현예에서, 데이터 유닛(1200) 또는 데이터 유닛(1230)을 수신하는 통신 디바이스는 OFDM 부분(1212)에서 OFDM 심볼을 복조하기 전에 OFDM 부분(1212)의 클록 속도를 결정하기 위해 제1 프리앰블 부분(1210)을 분석한다. 예를 들어, 일부 구현예에서, 수신기는 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 판단하기 위해 i) 제1 프리앰블 부분(1210) 내의(예를 들어, 프리앰블 부분(1210) 내의 SIG 필드 내의) 데이터, ii) 제1 프리앰블 부분(1210) 내의 파일럿 톤, 및/또는 iii) 제1 프리앰블 부분(1210)의 적어도 일부에 대한 변조 등 중 하나 이상을 분석한다.
도 26은 일 구현예에 따른 무선 통신 프로토콜의 상이한 PHY 모드에 따라 발생되는 PHY 데이터 유닛의 도면을 예시한다. 다양한 구현예 또는 시나리오에서, 도 26의 PHY 데이터 유닛은 통신 채널을 통해 통신 디바이스(예를 들어, 도 1의 AP(14) 및/또는 클라이언트 스테이션(25))에 의해 송신되고 및/또는 수신되는 데이터 유닛에 이용된다. 도 26은 OFDM 부분의 특정 클록 속도에 대응하는 PHY 모드를 각각 반영하는, 2개의 PHY 데이터 유닛 포맷을 예시한다. 일 구현예에서, AP(예를 들어, AP(14))는 예시적 PHY 데이터 유닛 둘 다를 발생시킬 수 있는 반면에(즉, AP는 상이한 클록 속도에 대응하는 다수의 PHY 모드를 지원함), 각각의 클라이언트 스테이션(예를 들어, 각각의 클라이언트 스테이션(25))은 예시적 PHY 데이터 유닛 중 하나만을 발생시킬 수 있다(즉, 각각의 클라이언트 스테이션은 단일 클록 속도에 대응하는 PHY 모드만을 지원함). 다른 구현예에서, AP 및 클라이언트 스테이션 중 하나 이상 둘 다는 예시적 PHY 유닛 둘 다를 발생시킬 수 있다.
일 구현예에서, 제1 데이터 유닛(1300)은 제1 PHY 모드(예를 들어, 정규 PHY 모드)에 대응하고 제2 데이터 유닛(1350)은 제2 PHY 모드(예를 들어, 범위 확장 PHY 모드)에 대응한다. 제1 데이터 유닛(1300) 및 제2 데이터 유닛(1350) 각각은 제1 프리앰블 부분(1310) 및 OFDM 부분(1312)을 포함한다. OFDM 부분(1312)은 제2 프리앰블 부분(1320) 및 데이터 부분(1322)을 포함한다.
일 구현예에서, 제1 프리앰블 부분(1310)은 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 제1 클록 속도로 클로킹된다. 다른 한편, OFDM 부분(1312)은 데이터 유닛(1300)(제1 PHY 모드에 따라 송신됨)에 대한 제1 클록 속도로 클로킹되는 반면에, OFDM 부분(1312)은 데이터 유닛(1350)(제1 PHY 모드에 따라 송신됨)에 대한 제2 클록 속도로 클로킹되며, 제2 클록 속도는 일 구현예에 따른 제1 클록 속도와 상이하다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도보다 더 낮은 반면에, 다른 구현예에서, 제2 클록 속도는 제1 클록 속도보다 더 높다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도의 적절한 분수(1/2, 1/4, 1/8, 1/10, 1/16 등)이다. 일부 구현예에서, 제2 클록 속도는 제1 클록 속도의 적절한 정수 배수(2x, 4x, 8x, 10x, 16x 등)이다. 일부 구현예에서, 제1 클록 속도는 제1 톤 간격에 대응하는 반면에, 제2 클록 속도는 제1 톤 간격과 상이한 제2 톤 간격에 대응한다. 일부 구현예에서, 제2 톤 간격은 제1 톤 간격의 적절한 분수(1/2, 1/4, 1/8, 1/10, 1/16 등)이다. 일부 구현예에서, 제2 톤 간격은 제1 톤 간격의 적절한 정수 배수(2x, 4x, 8x, 10x, 16x 등)이다. 일부 구현예에서, 제1 클록 속도는 제1 OFDM 심볼 지속에 대응하는 반면에, 제2 클록 속도는 제1 OFDM 심볼 지속과 상이한 제2 OFDM 심볼 지속에 대응한다. 일부 구현예에서, 제2 OFDM 심볼 지속은 제1 OFDM 심볼 지속의 적절한 정수 배수(2x, 4x, 8x, 10x, 16x 등)이다. 일부 구현예에서, 제2 OFDM 심볼 지속은 제1 OFDM 심볼 지속의 적절한 분수(1/2, 1/4, 1/8, 1/10, 1/16 등)이다.
일부 구현예에서, 제1 프리앰블 부분(1310)은 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하기 위해 제1 프리앰블 부분(1310)이 포맷되는 것을 제외하고, 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일하다. 예를 들어, 일 구현예에서, 제1 프리앰블 부분(1310)은 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일한 지속을 갖는다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1310) 내의 필드는 제1 PHY 모드 및 제2 PHY 모드 둘 다에서 동일한 각각의 지속을 갖는다. 다른 한편, 일 구현예에서, 제1 프리앰블 부분(1310) 내의 필드(예를 들어, 신호 필드)는 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하는 데이터를 포함한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1310) 내의 파일럿 톤의 세트 내의 적어도 일부 파일럿 톤의 사인은 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때, 플립된다. 따라서, 일 구현예에서, 제1 프리앰블 부분(1310) 내의 파일럿 톤은 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분(1310)의 일부는 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때, 상이하게 변조된다. 따라서, 일 구현예에서, 제1 프리앰블 부분(1310)의 적어도 일부에 대한 변조는 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다.
제1 프리앰블 부분(1310)은 레거시 부분(1330)을 포함한다. 일 구현예에서, 레거시 부분(1330)은 도 2에 예시되는 것과 같이 배열되는 L-STF 필드, L-LTF 필드, 및 L-SIG 필드를 포함한다. 제1 프리앰블 부분(1310)은 또한 높은 효율 WLAN(HEW) 신호(HEW-SIGA) 필드(1334)를 포함한다. 일 구현예에서, HEW-SIGA 필드(1334)는 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하는 데이터를 포함한다. 제1 프리앰블 부분은 또한 HEW-STF 필드(1336)를 포함한다. 다른 구현예에서, 제1 프리앰블 부분(1310)은 위에서 논의된 필드의 일부를 생략하고 및/또는 다른 적절한 필드를 포함한다.
제2 프리앰블 부분(1320)은 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 하나 이상의 HEW-LTF(1340) 및 HEW-SIGB 필드(1344)를 포함한다. 일 구현예에서, 제2 프리앰블 부분(1320)은 i) HEW-LTF(1340) 및/또는 ii) HEW-SIGB 필드(1344) 중 하나 또는 둘 다를 생략하고, 및/또는 다른 적절한 필드를 포함한다.
제2 프리앰블 부분(1320)은 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 하나 이상의 HEW-LTF(1354) 및 HEW-SIGB 필드(1358)를 포함한다. 일 구현예에서, 제2 프리앰블 부분(1320)은 i) HEW-LTF(1354) 및/또는 ii) HEW-SIGB 필드(1358) 중 하나 또는 둘 다를 생략하고, 및/또는 다른 적절한 필드를 포함한다.
일 구현예에서, 데이터 유닛(1350)은 적절한 대역폭에 걸치고, HEW-LTF(1354)는 데이터 유닛(1350)의 대역폭에 함께 걸치는 상이한 대역폭 부분을 포함한다. 유사하게, 일 구현예에서, HEW-SIGB 필드(1358)는 데이터 유닛(1350)의 대역폭에 함께 걸치는 상이한 대역폭 부분을 포함한다. 유사하게, 일 구현예에서, 데이터 부분(1322)은 데이터 유닛(1350)의 대역폭에 함께 걸치는 상이한 대역폭 부분(1362)을 포함한다.
일 구현예에서, 데이터 유닛(1300) 또는 데이터 유닛(1350)을 수신하는 통신 디바이스는 OFDM 부분(1312)에서 OFDM 심볼을 복조하기 전에 OFDM 부분(1312)의 클록 속도를 결정하기 위해 제1 프리앰블 부분(1310)을 분석한다. 예를 들어, 일부 구현예에서, 수신기는 OFDM 부분(1312)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 판단하기 위해 i) 제1 프리앰블 부분(1310)(예를 들어, HEW-SIGA 필드(1334)) 내의 데이터, ii) 제1 프리앰블 부분(1310) 내의 파일럿 톤, 및/또는 iii) 제1 프리앰블 부분(1310) 중 적어도 일부에 대한 변조 등 중 하나 이상을 분석한다.
도 27은 일 구현예에 따른 무선 통신 프로토콜에 따른 송신을 위해서 PHY 데이터 유닛을 발생시키는 예시적 방법(1400)의 흐름도이며, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖는다. 방법(1400)은 일 구현예에서, 도 13 내의 방법의 구현예이다.
일부 구현예에서, 방법(1400)은 도 25 및/또는 도 26에 예시되는 포맷에 따라 PHY 데이터 유닛을 발생시키기 위해 이용된다. 방법(1400)은 설명 목적을 위해서만 도 26을 참조하여 설명된다. 그러나, 다른 구현예에서, 방법(1400)은 다른 적절한 포맷에 따라 PHY 데이터 유닛을 발생시키기 위해 이용된다. 예를 들어, 방법(1400)은 일부 구현예에 따른 도 10 내지 도 12를 참조하여 위에서 논의된 포맷에 따라 PHY 데이터 유닛을 발생시키기 위해 이용된다.
일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(1400)을 구현하도록 구성된다. 예를 들어, 일 구현예에서, PHY 처리 유닛(20)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))은 통신 채널을 통한 송신을 위해서 데이터 유닛을 발생시키기 위해 방법(1400)을 구현하도록 구성된다.
블록(1404)에서, PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 송신되는지가 판단된다. 블록(1404)에서 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신되는 것으로 결정되면, 흐름은 블록(1408)으로 진행된다. 블록(1408)에서, PHY 데이터 유닛의 제1 프리앰블 부분은 제1 클록 속도에 따라 발생된다. 부가적으로, 제1 프리앰블 부분은 제1 프리앰블 부분이 제1 PHY 모드에 따라 포맷되도록 발생된다. 일 구현예에서, 제1 프리앰블 부분은 제1 프리앰블 부분을 따르는 OFDM 부분이 제1 클록 속도로 클로킹되는 것을 표시하기 위해 포맷된다. 일 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 25를 참조하여 위에서 논의된 제1 PHY 모드 내의 제1 프리앰블 부분(1210)에 대응한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 26를 참조하여 위에서 논의된 제1 PHY 모드 내의 제1 프리앰블 부분(1310)에 대응한다.
블록(1412)에서, OFDM 부분은 제1 클록 속도에 따라 발생된다. 예를 들어, 일 구현예에서, OFDM 부분은 도 25를 참조하여 위에서 논의된 제1 PHY 모드 내의 OFDM 부분(1212)에 대응한다. 다른 예로서, 일 구현예에서, OFDM 부분은 도 26를 참조하여 위에서 논의된 제1 PHY 모드 내의 OFDM 부분(1312)에 대응한다.
블록(1404)에서 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신되는 것으로 결정되면, 흐름은 블록(1416)으로 진행된다. 블록(1416)에서, PHY 데이터 유닛의 제1 프리앰블 부분은 제1 클록 속도에 따라 발생된다. 부가적으로, 제1 프리앰블 부분은 제1 프리앰블 부분이 제2 PHY 모드에 따라 포맷되도록 발생된다. 일 구현예에서, 제1 프리앰블 부분은 제1 프리앰블 부분을 따르는 OFDM 부분이 제2 클록 속도로 클로킹되는 것을 표시하기 위해 포맷된다. 일 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 25를 참조하여 위에서 논의된 제2 PHY 모드 내의 제1 프리앰블 부분(1210)에 대응한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 26을 참조하여 위에서 논의된 제2 PHY 모드 내의 제1 프리앰블 부분(1310)에 대응한다.
블록(1420)에서, OFDM 부분은 제2 클록 속도에 따라 발생된다. 예를 들어, 일 구현예에서, OFDM 부분은 도 25를 참조하여 위에서 논의된 제2 PHY 모드 내의 OFDM 부분(1212)에 대응한다. 다른 예로서, 일 구현예에서, OFDM 부분은 도 26을 참조하여 위에서 논의된 제2 PHY 모드 내의 OFDM 부분(1312)에 대응한다.
일부 구현예에서, 도 27의 방법(1400)은 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 블록(1412) 및 블록(1420) 후에, 부가 방법 요소는 발생된 제1 프리앰블 부분 및 발생된 OFDM 부분 둘 다를 포함하는 PHY 데이터 유닛을 통신 채널(예를 들어, 무선 통신 채널)을 통해 송신하는 단계를 포함한다. 더욱이, 블록(1412 및 1420)은 각각 블록(1408 및 1416)보다 나중에 예시적 방법(1400)의 흐름도로 도시되지만, 블록(1412 및 1420)은 다른 구현예에서 블록(1408 및 1416) 전에, 블록(1408 및 1416)과 동시에 발생한다.
도 28은 일 구현예에 따른 제1 PHY 모드 및 제2 PHY 모드를 갖는 무선 통신 프로토콜에 따라 무선 통신 채널을 통해 송신된 데이터 유닛을 처리하는 예시적 방법(1500)의 흐름도이다.
일부 구현예에서, 방법(1500)은 도 25 및/또는 도 26에 예시되는 포맷에 따라 PHY 데이터 유닛을 처리하기 위해 이용된다. 방법(1500)은 설명 목적을 위해서만 도 26을 참조하여 설명된다. 그러나, 다른 구현예에서, 방법(1500)은 다른 적절한 포맷에 따라 수신된 PHY 데이터 유닛을 처리하기 위해 이용된다. 예를 들어, 방법(1500)은 일부 구현예에 따르면, 도 10 내지 도 12를 참조하여 위에서 논의된 포맷에 따라 PHY 데이터 유닛을 처리하기 위해 이용된다.
일부 구현예에서, AP 예컨대 도 1의 AP(14)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))는 통신 채널을 통해 송신된 데이터 유닛을 처리하기 위해 방법(1500)을 구현하도록 구성된다. 예를 들어, 일 구현예에서, PHY 처리 유닛(20)(및/또는 클라이언트 스테이션 예컨대 클라이언트 스테이션(25-1))은 통신 채널을 통해 송신된 데이터 유닛을 처리하기 위해 방법(1500)을 구현하도록 구성된다.
블록(1504)에서, 데이터 유닛은 통신 채널을 통해 수신된다. 블록(1504)은 일부 구현예에서, 도 14 내의 방법(910)의 블록(912)과 유사하다. 블록(1504)에서 수신되는 데이터 유닛은 제1 프리앰블 부분, 및 제1 프리앰블 부분을 따르는 OFDM 부분을 포함한다. 데이터 유닛의 OFDM 부분은 하나 이상의 LTF를 포함하는 제2 프리앰블 부분을 포함한다. 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 25 및/또는 도 26에 예시되는 포맷과 같은 포맷을 갖는다. 부가적으로 또는 대안적으로, 다양한 구현예에 따르면, 수신된 데이터 유닛은 도 27의 방법(1400)에 따라 발생되는 데이터 유닛이다. PHY 데이터 유닛의 제1 프리앰블 부분은 제1 클록 속도에 따라 발생된다.
블록(1508)에서, 제1 프리앰블 부분이 제1 PHY 모드 또는 제2 PHY 모드에 따라 포맷되는지가 판단된다. 일 구현예에서, 제1 프리앰블 부분은 제1 프리앰블 부분을 따르는 OFDM 부분이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하기 위해 포맷된다. 일 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 25를 참조하여 위에서 논의된 제1 프리앰블 부분(1210)에 대응한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분은 도 26을 참조하여 위에서 논의된 제1 프리앰블 부분(1310) 에 대응한다.
일 구현예에서, 블록(1508)은 OFDM 부분이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시하는 데이터를 제1 프리앰블 부분 내의 필드(예를 들어, 신호 필드)가 포함하는지를 판단하는 단계를 포함한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분 내의 파일럿 톤의 세트 내의 적어도 일부 파일럿 톤이 제1 PHY 모드와 비교하여, 플립되는지가 판단된다. 따라서, 일 구현예에서, 제1 프리앰블 부분 내의 파일럿 톤은 OFDM 부분이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다. 다른 예로서, 일 구현예에서, 제1 프리앰블 부분의 일부가 제1 PHY 모드와 비교하여 상이하게 변조되는지가 판단된다. 따라서, 일 구현예에서, 제1 프리앰블 부분의 적어도 일부에 대한 변조는 OFDM 부분(1212)이 제1 클록 속도 또는 제2 클록 속도로 클로킹되는지를 표시한다.
블록(1508)에서 OFDM 부분이 제1 클록 속도로 클로킹되는 것으로 결정되면, 흐름은 블록(1512)으로 진행된다. 블록(1512)에서, OFDM 부분은 제1 클록 속도에 따라 처리된다.
다른 한편, 블록(1508)에서 OFDM 부분이 제2 클록 속도로 클로킹되는 것으로 결정되면, 흐름은 블록(1516)으로 진행된다. 블록(1516)에서, OFDM 부분은 제2 클록 속도에 따라 처리된다.
일부 구현예에서, 방법(1500)은 도 28에 도시되지 않은 부가 방법 요소를 포함한다. 예를 들어, 일 구현예에서, 방법(1500)은 블록(1504)에서 데이터 유닛을 수신하기 전에, 수신된 데이터 유닛의 제2 클록 속도에 대응하는 수신기 클록 속도를 제공하는 단계를 포함한다.
일 구현예에서, 방법은 무선 통신 프로토콜에 따른 송신을 위해 PHY 데이터 유닛을 발생시키기 위한 것이며, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖는다. 방법은 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키는 단계를 포함하며, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 방법은 또한 PHY 데이터 유닛의 OFDM 부분을 발생시키는 단계를 포함하며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
다른 구현예에서, 방법은 이하의 특징 중 하나 이상에 대한 임의의 적절한 조합을 포함한다.
제1 프리앰블 부분을 발생시키는 단계는 PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하기 위해 제1 프리앰블 부분에서 파일럿 톤의 세트를 발생시키는 단계를 포함한다.
파일럿 톤의 세트 내의 적어도 일부 파일럿 톤의 사인은 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때, 플립된다.
제1 프리앰블 부분을 발생시키는 단계는 PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하는 정보를 갖는 필드를 포함하기 위해 제1 프리앰블 부분을 발생시키는 단계를 포함한다.
PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하는 정보를 갖는 필드는 i) 제1 프리앰블 부분 내의 레거시 부분 후에 및 ii) 제1 프리앰블 부분 내의 짧은 트레이닝 필드 전에 발생하는 신호 필드이다.
제2 클록 속도는 제1 클록 속도보다 더 낮다.
제2 클록 속도는 제1 클록 속도의 분수이다.
제2 클록 속도는 제1 클록 속도의 1/4이다.
제2 클록 속도는 제1 클록 속도보다 더 빠르다.
OFDM 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제1 지속을 갖고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제2 지속을 갖도록 발생되며, 제2 지속은 제1 지속과 상이하다.
제2 지속은 제1 지속보다 더 길다.
OFDM 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제1 톤 간격을 갖고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제2 톤 간격을 갖도록 발생되며, 제2 톤 간격은 제1 톤 간격과 상이하다.
제2 톤 간격은 제1 톤 간격보다 더 작다.
다른 구현예에서, 통신 디바이스는 무선 통신 프로토콜에 따른 송신을 위해서 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키도록 구성되는 하나 이상의 집적 회로를 갖는 네트워크 인터페이스를 포함하며, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 하나 이상의 집적 회로는 PHY 데이터 유닛의 OFDM 부분을 발생시키도록 더 구성되며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
다른 구현예에서, 장치는 이하의 특징 중 하나 이상에 대한 임의의 적절한 조합을 포함한다.
하나 이상의 집적 회로는 PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하기 위해 제1 프리앰블 부분에서 파일럿 톤의 세트를 발생시키도록 더 구성된다.
파일럿 톤의 세트 내의 적어도 일부 파일럿 톤의 사인은 제1 PHY 모드와 비교하여, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 플립된다.
하나 이상의 집적 회로는 PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하는 정보를 갖는 필드를 포함하기 위해 제1 프리앰블 부분을 발생시키도록 더 구성된다.
PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 발생되는지를 표시하는 정보를 갖는 필드는 i) 제1 프리앰블 부분 내의 레거시 부분 후에 및 ii) 제1 프리앰블 부분 내의 짧은 트레이닝 필드 전에 발생하는 신호 필드이다.
제2 클록 속도는 제1 클록 속도보다 더 낮다.
제2 클록 속도는 제1 클록 속도의 분수이다.
제2 클록 속도는 제1 클록 속도의 1/4이다.
제2 클록 속도는 제1 클록 속도보다 더 빠르다.
OFDM 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제1 지속을 갖고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제2 지속을 갖도록 발생되며, 제2 지속은 제1 지속과 상이하다.
제2 지속은 제1 지속보다 더 길다.
OFDM 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제1 톤 간격을 갖고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 OFDM 부분 내의 OFDM 심볼이 제2 톤 간격을 갖도록 발생되며, 제2 톤 간격은 제1 톤 간격과 상이하다.
제2 톤 간격은 제1 톤 간격보다 더 작다.
다른 구현예에서, 방법은 무선 통신 채널을 통해 수신되는 PHY 데이터 유닛을 처리하기 위한 것이며, PHY 데이터 유닛은 제1 PHY 모드 및 제2 PHY 모드를 갖는 통신 프로토콜에 따라 포맷된다. 방법은 PHY 데이터 유닛의 OFDM 부분이 i) 제1 PHY 모드에 따라 제1 클록 속도로 클로킹되거나, 제2 PHY 모드에 따라 제2 클록 속도로 클로킹되는지를 판단하기 위해 PHY 데이터 유닛의 제1 프리앰블 부분을 분석하는 단계를 포함하며, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷되고, OFDM 부분은 제1 프리앰블 부분을 따른다. 방법은 또한 i) OFDM 부분이 제1 클록 속도로 클로킹되는 것으로 결정될 때 제1 클록 속도에 따라, 및 ii) OFDM 부분이 제2 클록 속도로 클로킹되는 것으로 결정될 때 제2 클록 속도에 따라 PHY 데이터 유닛의 OFDM 부분을 처리하는 단계를 포함하며, OFDM 부분에서 제2 프리앰블 부분을 처리하는 단계를 포함하고, 제2 프리앰블 부분은 하나 이상의 긴 트레이닝 필드를 갖는다.
다른 구현예에서, 방법은 이하의 특징 중 하나 이상에 대한 임의의 적절한 조합을 포함한다.
제1 프리앰블 부분을 분석하는 단계는 PHY 데이터 유닛이 i) 제1 PHY 모드 또는 ii) 제2 PHY 모드에 따라 포맷되는지를 판단하기 위해 제1 프리앰블 부분에서 파일럿 톤의 세트를 분석하는 단계를 포함한다.
제1 프리앰블 부분을 분석하는 단계는 적어도 일부 파일럿 톤의 사인이 i) 제1 PHY 모드, 또는 ii) 제2 PHY 모드에 대응하여 플립되는지를 판단하기 위해 파일럿 톤의 세트에서 적어도 일부 파일럿 톤의 사인을 분석하는 단계를 포함한다.
제1 프리앰블 부분을 분석하는 단계는 제1 프리앰블 부분에서 필드를 분석하는 단계를 포함하며, 필드는 PHY 데이터 유닛이 i) 제1 PHY 모드 또는 ii) 제2 PHY 모드에 따라 포맷되는지를 표시하는 정보를 포함한다.
PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 포맷되는지를 표시하는 정보를 갖는 필드는 i) 제1 프리앰블 부분 내의 레거시 부분 후에 및 ii) 제1 프리앰블 부분 내의 짧은 트레이닝 필드 전에 발생하는 신호 필드이다.
제2 클록 속도는 제1 클록 속도보다 더 낮다.
제2 클록 속도는 제1 클록 속도의 분수이다.
제2 클록 속도는 제1 클록 속도의 1/4이다.
제2 클록 속도는 제1 클록 속도보다 더 빠르다.
OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제1 PHY 모드에 따라 포맷될 때 제1 지속을 갖고, OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제2 PHY 모드에 따라 포맷될 때 제2 지속을 가지며, 제2 지속은 제1 지속과 상이하다.
제2 지속은 제1 지속보다 더 길다.
OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제1 PHY 모드에 따라 포맷될 때 제1 톤 간격을 갖고, OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제2 PHY 모드에 따라 포맷될 때 제2 톤 간격을 가지며, 제2 톤 간격은 제1 톤 간격과 상이하다.
제2 톤 간격은 제1 톤 간격보다 더 작다.
다른 구현예에서, 통신 디바이스는 제1 클록 속도에 따라 PHY 데이터 유닛의 제1 프리앰블 부분을 발생시키도록 구성되는 하나 이상의 집적 회로를 갖는 네트워크 인터페이스를 포함하며, PHY 데이터 유닛은 무선 통신 프로토콜에 따른 송신을 위한 것이고, 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 갖고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 PHY 모드에 따라 포맷되고, 제1 프리앰블 부분은 PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제2 PHY 모드에 따라 포맷된다. 하나 이상의 집적 회로는 PHY 데이터 유닛의 OFDM 부분을 발생시키도록 더 구성되며, OFDM 부분은 제1 프리앰블 부분을 따르고, 하나 이상의 긴 트레이닝 필드를 갖는 제2 프리앰블 부분을 포함하고, PHY 데이터 유닛이 제1 PHY 모드에 따라 송신될 때 제1 클록 속도로 클로킹되고, PHY 데이터 유닛이 제2 PHY 모드에 따라 송신될 때 제1 클록 속도와 상이한 제2 클록 속도로 클로킹된다.
다른 구현예에서, 장치는 이하의 특징 중 하나 이상에 대한 임의의 적절한 조합을 포함한다.
하나 이상의 집적 회로는 PHY 데이터 유닛이 i) 제1 PHY 모드 또는 ii) 제2 PHY 모드에 따라 포맷되는지를 판단하기 위해 제1 프리앰블 부분에서 파일럿 톤의 세트를 분석하도록 더 구성된다.
하나 이상의 집적 회로는 적어도 일부 파일럿 톤의 사인이 i) 제1 PHY 모드, 또는 ii) 제2 PHY 모드에 대응하여 플립되는지를 판단하기 위해 파일럿 톤의 세트에서 적어도 일부 파일럿 톤의 사인을 분석하도록 더 구성된다.
하나 이상의 집적 회로는 제1 프리앰블 부분에서 필드를 분석하도록 더 구성되며, 필드는 PHY 데이터 유닛이 i) 제1 PHY 모드 또는 ii) 제2 PHY 모드에 따라 포맷되는지를 표시하는 정보를 포함한다.
PHY 데이터 유닛이 제1 PHY 모드 또는 제2 PHY 모드에 따라 포맷되는지를 표시하는 정보를 갖는 필드는 i) 제1 프리앰블 부분 내의 레거시 부분 후에 및 ii) 제1 프리앰블 부분 내의 짧은 트레이닝 필드 전에 발생하는 신호 필드이다.
제2 클록 속도는 제1 클록 속도보다 더 낮다.
제2 클록 속도는 제1 클록 속도의 분수이다.
제2 클록 속도는 제1 클록 속도의 1/4이다.
제2 클록 속도는 제1 클록 속도보다 더 빠르다.
OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제1 PHY 모드에 따라 포맷될 때 제1 지속을 갖고, OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제2 PHY 모드에 따라 포맷될 때 제2 지속을 가지며, 제2 지속은 제1 지속과 상이하다.
제2 지속은 제1 지속보다 더 길다.
OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제1 PHY 모드에 따라 포맷될 때 제1 톤 간격을 갖고, OFDM 부분 내의 OFDM 심볼은 PHY 데이터 유닛이 제2 PHY 모드에 따라 포맷될 때 제2 톤 간격을 가지며, 제2 톤 간격은 제1 톤 간격과 상이하다.
제2 톤 간격은 제1 톤 간격보다 더 작다.
위에 설명된 다양한 블록, 동작, 및 기술의 적어도 일부는 하드웨어, 펌웨어 명령어를 실행하는 프로세서, 소프트웨어 명령어를 실행하는 프로세서, 또는 그것의 임의의 조합을 이용하여 구현될 수 있다. 소프트웨어 또는 펌웨어 명령어를 실행하는 프로세서를 이용하여 구현될 때, 소프트웨어 또는 펌웨어 명령어는 임의의 컴퓨터 판독가능 메모리 내에 예컨대 자기 디스크, 광 디스크, 또는 다른 저장 매체 상에, RAM 또는 ROM 또는 플래시 메모리, 프로세서, 하드 디스크 드라이브, 광 디스크 드라이브, 테이프 드라이브 등 내에 저장될 수 있다. 마찬가지로, 소프트웨어 또는 펌웨어 명령어는 예를 들어 컴퓨터 판독 가능 디스크 또는 다른 이동식 컴퓨터 저장 메커니즘 상에 또는 통신 매체를 통해 포함하는 임의의 공지되거나 원하는 전달 방법을 통해 사용자 또는 시스템에 전달될 수 있다. 통신 매체는 전형적으로 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 다른 데이터를 변조된 데이터 신호 예컨대 반송파 또는 다른 전송 메커니즘으로 구체화한다. 용어 "변조된 데이터 신호"는 정보를 신호로 인코딩하는 그러한 방식으로 설정되거나 변경되는 그것의 특성 중 하나 이상을 갖는 신호를 의미한다. 제한이 아닌 예로서, 통신 매체는 유선 매체 예컨대 유선 네트워크 또는 직접 유선 연결, 및 무선 매체 예컨대 음향, 라디오 주파수, 적외선 및 다른 무선 매체를 포함한다. 따라서, 소프트웨어 또는 펌웨어 명령어는 사용자 또는 시스템에 통신 채널 예컨대 전화 라인, DSL 라인, 케이블 텔레비전 라인, 광섬유 라인, 무선 통신 채널, 인터넷 등을 통해 전달될 수 있다(그러한 소프트웨어를 이동식 저장 매체를 통해 제공하는 것과 동일하거나 교환가능한 것으로 보여짐). 소프트웨어 또는 펌웨어 명령어는 프로세서에 의해 실행될 때, 프로세서가 다양한 행도을 수행하게 하는 머신 판독 가능 명령어를 포함할 수 있다.
하드웨어로 구현될 때, 하드웨어는 개별 구성요소, 집적 회로, 주문형 집적 회로(ASIC) 등 중 하나 이상을 포함할 수 있다.
본 발명은 단지 예시적이도록 의도되고 본 발명을 제한하도록 의도되지 않는 본 발명 특정 예를 참조하여 설명되었지만, 변화, 추가 및/또는 삭제는 본 발명의 범위로부터 벗어나는 것 없이 개시된 구현예에 이루어질 수 있다.

Claims (32)

  1. 무선 통신 프로토콜에 따른 송신을 위해서 물리 계층(PHY) 데이터 유닛을 발생시키는 방법으로서, 상기 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 가지며, 상기 방법은:
    제1 톤 간격을 갖는 상기 PHY 데이터 유닛의 제1 직교 주파수 분할 멀티플렉싱(OFDM) 프리앰블 부분을 발생시키는 단계와,
    상기 제1 OFDM 프리앰블 부분은 레거시 부분(legacy portion) 및 높은 효율 WLAN 신호(HEW-SIGA) 필드를 포함하고,
    상기 레거시 부분은 레거시 짧은 트레이닝 필드(L-STF), 레거시 긴 트레이닝 필드(L-LTF) 및 레거시 신호 필드(L-SIG field)를 포함하며; 그리고
    상기 제1 톤 간격과 상이한 제2 톤 간격을 갖는 상기 PHY 데이터 유닛의 제2 OFDM 프리앰블 부분 및 OFDM 데이터 부분을 발생시키는 단계를 포함하고,
    상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분은 상기 제1 OFDM 프리앰블 부분을 따르고,
    상기 제2 OFDM 프리앰블 부분은 하나 이상의 높은 효율 WLAN 긴 트레이닝 필드들(HEW-LTFs)을 포함하는, 방법.
  2. 제1항에 있어서, 상기 제1 OFDM 프리앰블 부분을 발생시키는 단계는 상기 PHY 데이터 유닛이 상기 제1 PHY 모드 또는 상기 제2 PHY 모드에 따라 발생되는지를 표시하기 위해 상기 제1 OFDM 프리앰블 부분에서 파일럿 톤의 세트를 발생시키는 단계를 포함하는, 방법.
  3. 제2항에 있어서, 상기 파일럿 톤의 세트 내의 적어도 일부 파일럿 톤의 사인은 상기 제1 PHY 모드와 비교하여, 상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신될 때 플립되는, 방법.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 제1 OFDM 프리앰블 부분을 발생시키는 단계는 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분이 상기 제2 톤 간격을 갖고 발생됨을 표시하는 정보를 갖는 필드를 포함하기 위해 상기 제1 OFDM 프리앰블 부분을 발생시키는 단계를 포함하는, 방법.
  5. 제4항에 있어서, 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분이 상기 제2 톤 간격을 갖고 발생됨을 표시하는 정보를 갖는 필드는 상기 HEW-SIGA 필드인, 방법.
  6. 삭제
  7. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 PHY 데이터 유닛의 상기 제1 OFDM 프리앰블 부분을 발생시키는 단계는 제1 클록 속도에 따라 상기 PHY 데이터 유닛의 상기 제1 OFDM 프리앰블 부분을 발생시키는 단계를 포함하고,
    상기 PHY 데이터 유닛의 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분을 발생시키는 단계는 상기 제1 클록 속도의 분수인 제2 클록 속도에 따라 상기 PHY 데이터 유닛의 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분을 발생시키는 단계를 포함하는, 방법.
  8. 제7항에 있어서, 상기 제2 클록 속도는 상기 제1 클록 속도의 1/4인, 방법.
  9. 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 제1 OFDM 프리앰블 부분은 높은 효율 WLAN 짧은 트레이닝 필드(HEW-STF)를 포함하는, 방법.
  10. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 제1 OFDM 프리앰블 부분 내의 OFDM 심볼들은 제1 지속을 갖고, 그리고
    상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분 내의 OFDM 심볼들은 상기 제1 지속과 상이한 제2 지속을 갖는, 방법.
  11. 제10항에 있어서, 상기 제2 지속은 상기 제1 지속보다 더 긴, 방법.
  12. 삭제
  13. 제1항에 있어서, 상기 제2 톤 간격은 상기 제1 톤 간격보다 더 작은, 방법.
  14. 통신 디바이스로서, 상기 통신 디바이스는:
    하나 이상의 집적 회로들을 갖는 네트워크 인터페이스를 포함하며,
    상기 하나 이상의 집적 회로들은:
    무선 통신 프로토콜에 따른 송신을 위해서 제1 톤 간격을 갖는 물리 계층(PHY) 데이터 유닛의 제1 직교 주파수 분할 멀티플렉싱(OFDM) 프리앰블 부분을 발생시키도록 구성되고,
    상기 무선 통신 프로토콜은 제1 PHY 모드 및 제2 PHY 모드를 가지고,
    상기 제1 OFDM 프리앰블 부분은 레거시 부분 및 높은 효율 WLAN 신호(HEW-SIGA) 필드를 포함하고,
    상기 레거시 부분은 레거시 짧은 트레이닝 필드(L-STF), 레거시 긴 트레이닝 필드(L-LTF) 및 레거시 신호 필드(L-SIG field)를 포함하며;
    상기 하나 이상의 집적 회로들은 또한:
    상기 제1 톤 간격과 상이한 제2 톤 간격을 갖는 상기 PHY 데이터 유닛의 제2 OFDM 프리앰블 부분 및 OFDM 데이터 부분을 발생시키도록 구성되고,
    상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분은 상기 제1 OFDM 프리앰블 부분을 따르고,
    상기 제2 OFDM 프리앰블 부분은 하나 이상의 높은 효율 WLAN 긴 트레이닝 필드들(HEW-LTFs)을 포함하는, 통신 디바이스.
  15. 제14항에 있어서, 상기 하나 이상의 집적 회로들은,
    상기 PHY 데이터 유닛이 상기 제1 PHY 모드 또는 상기 제2 PHY 모드에 따라 발생되는지를 표시하기 위해 상기 제1 OFDM 프리앰블 부분에서 파일럿 톤의 세트를 발생시키도록 구성되는, 통신 디바이스.
  16. 제15항에 있어서, 상기 파일럿 톤의 세트 내의 적어도 일부 파일럿 톤의 사인은 상기 제1 PHY 모드와 비교하여, 상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신될 때 플립되는, 통신 디바이스.
  17. 제14항 내지 제16항 중 어느 한 항에 있어서, 상기 하나 이상의 집적 회로들은,
    상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분이 상기 제2 톤 간격을 갖고 발생됨을 표시하는 정보를 갖는 필드를 포함하기 위해 상기 제1 OFDM 프리앰블 부분을 발생시키도록 구성되는, 통신 디바이스.
  18. 제17항에 있어서, 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분이 상기 제2 톤 간격을 갖고 발생됨을 표시하는 정보를 갖는 필드는 상기 HEW-SIGA 필드인, 통신 디바이스.
  19. 삭제
  20. 제14항 내지 제16항 중 어느 한 항에 있어서, 상기 하나 이상의 집적 회로들은 또한,
    제1 클록 속도에 따라 상기 PHY 데이터 유닛의 상기 제1 OFDM 프리앰블 부분을 발생시키도록 구성되고,
    상기 제1 클록 속도의 분수인 제2 클록 속도에 따라 상기 PHY 데이터 유닛의 상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분을 발생시키도록 구성되는, 통신 디바이스.
  21. 제20항에 있어서, 상기 제2 클록 속도는 상기 제1 클록 속도의 1/4인, 통신 디바이스.
  22. 제14항 내지 제16항 중 어느 한 항에 있어서, 상기 제1 OFDM 프리앰블 부분은 높은 효율 WLAN 짧은 트레이닝 필드(HEW-STF)를 포함하는, 통신 디바이스.
  23. 제14항 내지 제16항 중 어느 한 항에 있어서,
    상기 제1 OFDM 프리앰블 부분 내의 OFDM 심볼들은 제1 지속을 갖고, 그리고
    상기 제2 OFDM 프리앰블 부분 및 상기 OFDM 데이터 부분 내의 OFDM 심볼들은 상기 제1 지속과 상이한 제2 지속을 갖는, 통신 디바이스.
  24. 제23항에 있어서, 상기 제2 지속은 상기 제1 지속보다 더 긴, 통신 디바이스.
  25. 삭제
  26. 제14항에 있어서, 상기 제2 톤 간격은 상기 제1 톤 간격보다 더 작은, 통신 디바이스.
  27. 제11항에 있어서,
    상기 제2 지속은 상기 제1 지속의 4배인, 방법.
  28. 제13항에 있어서,
    상기 제2 톤 간격은 상기 제1 톤 간격의 1/4인, 방법.
  29. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 제2 PHY 모드는 상기 무선 통신 프로토콜에 의해 정의되는 확장된 범위 PHY 모드에 대응하고,
    상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신될 때, 상기 제1 OFDM 프리앰블 부분은, 상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신됨을 시그널링하기 위해, 상기 PHY 데이터 유닛이 상기 제1 PHY 모드에 따라 송신될 때와 비교하여, 상이하게 변조되는, 방법.
  30. 제24항에 있어서,
    상기 제2 지속은 상기 제1 지속의 4배인, 통신 디바이스.
  31. 제26항에 있어서,
    상기 제2 톤 간격은 상기 제1 톤 간격의 1/4인, 통신 디바이스.
  32. 제14항 내지 제16항 중 어느 한 항에 있어서,
    상기 제2 PHY 모드는 상기 무선 통신 프로토콜에 의해 정의되는 확장된 범위 PHY 모드에 대응하고,
    상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신될 때, 상기 제1 OFDM 프리앰블 부분은, 상기 PHY 데이터 유닛이 상기 제2 PHY 모드에 따라 송신됨을 시그널링하기 위해, 상기 PHY 데이터 유닛이 상기 제1 PHY 모드에 따라 송신될 때와 비교하여, 상이하게 변조되는, 통신 디바이스.
KR1020167032327A 2014-05-01 2015-05-01 멀티 클록 phy 프리앰블 설계 및 검출 KR102444203B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201461987115P 2014-05-01 2014-05-01
US61/987,115 2014-05-01
PCT/US2015/028914 WO2015168634A1 (en) 2014-05-01 2015-05-01 Multi-clock phy preamble design and detection

Publications (2)

Publication Number Publication Date
KR20160147859A KR20160147859A (ko) 2016-12-23
KR102444203B1 true KR102444203B1 (ko) 2022-09-19

Family

ID=53190035

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167032327A KR102444203B1 (ko) 2014-05-01 2015-05-01 멀티 클록 phy 프리앰블 설계 및 검출

Country Status (5)

Country Link
EP (1) EP3138254A1 (ko)
JP (1) JP6478131B2 (ko)
KR (1) KR102444203B1 (ko)
CN (1) CN106464643B (ko)
WO (1) WO2015168634A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110710176B (zh) * 2017-06-09 2022-12-02 马维尔亚洲私人有限公司 带有具有压缩ofdm符号的中间码的分组
CN113114601B (zh) * 2021-04-06 2022-03-18 上海纵行企业发展有限公司 一种基于m-fsk调制的接收机及其接收方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012109111A1 (en) * 2011-02-10 2012-08-16 Marvell World Trade Ltd. Multi-clock phy preamble design and detection

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
HUE031812T2 (en) * 2004-05-27 2017-08-28 Qualcomm Inc Modified prefix structure for IEEE 802.11A extensions to enable coexistence and interoperability between 802.11A devices and higher data rate, MIMO or otherwise extended devices
CN102396186B (zh) * 2009-04-13 2014-12-10 马维尔国际贸易有限公司 用于wlan的物理层帧格式
US8774088B2 (en) * 2010-04-01 2014-07-08 Intel Corporation Legacy operations in a MU MIMO wireless network
US8759600B2 (en) * 2010-06-28 2014-06-24 Uop Llc Reduced fluidization of solid particles in radial flow fluid/solid contacting
EP2668736B1 (en) 2011-01-28 2018-04-25 Marvell World Trade Ltd. Physical layer frame format for long range wlan
US9130727B2 (en) * 2011-02-04 2015-09-08 Marvell World Trade Ltd. Control mode PHY for WLAN
US8625690B2 (en) * 2011-03-04 2014-01-07 Qualcomm Incorporated Systems and methods for wireless communication in sub gigahertz bands
CN103931131B (zh) * 2011-05-26 2017-09-15 马维尔国际贸易有限公司 用于长范围wlan的探测分组格式
WO2012170735A2 (en) * 2011-06-07 2012-12-13 Marvell World Trade Ltd. Physical layer frame format for long range wlan
EP3595213A1 (en) * 2011-06-15 2020-01-15 Marvell World Trade Ltd. Low bandwidth phy for wlan

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012109111A1 (en) * 2011-02-10 2012-08-16 Marvell World Trade Ltd. Multi-clock phy preamble design and detection

Also Published As

Publication number Publication date
EP3138254A1 (en) 2017-03-08
CN106464643B (zh) 2019-09-13
KR20160147859A (ko) 2016-12-23
WO2015168634A1 (en) 2015-11-05
JP6478131B2 (ja) 2019-03-06
CN106464643A (zh) 2017-02-22
JP2017519398A (ja) 2017-07-13

Similar Documents

Publication Publication Date Title
US9674317B2 (en) Multi-clock PHY preamble design and detection
US9130704B2 (en) Multi-clock physical layer [[PHY] preamble design and detection
US9998950B2 (en) Physical layer frame format for long range WLAN
US11671296B2 (en) Extended guard interval for outdoor WLAN
JP5984160B2 (ja) Wlanのための信号フィールド設計
US9762424B2 (en) Systems, methods, and apparatus for a low rate PHY structure
KR101417691B1 (ko) 무선랜에서 멀티 채널을 이용하여 제어 정보를 전송하는 방법 및 장치
KR102444203B1 (ko) 멀티 클록 phy 프리앰블 설계 및 검출

Legal Events

Date Code Title Description
A201 Request for examination
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant