KR102313004B1 - Display device and method of manufacturing the same - Google Patents

Display device and method of manufacturing the same Download PDF

Info

Publication number
KR102313004B1
KR102313004B1 KR1020200006062A KR20200006062A KR102313004B1 KR 102313004 B1 KR102313004 B1 KR 102313004B1 KR 1020200006062 A KR1020200006062 A KR 1020200006062A KR 20200006062 A KR20200006062 A KR 20200006062A KR 102313004 B1 KR102313004 B1 KR 102313004B1
Authority
KR
South Korea
Prior art keywords
layer
electrode
display area
disposed
pixel electrode
Prior art date
Application number
KR1020200006062A
Other languages
Korean (ko)
Other versions
KR20200049713A (en
Inventor
김영대
김진석
김기태
박종희
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020180127504A external-priority patent/KR102070148B1/en
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200006062A priority Critical patent/KR102313004B1/en
Publication of KR20200049713A publication Critical patent/KR20200049713A/en
Application granted granted Critical
Publication of KR102313004B1 publication Critical patent/KR102313004B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H01L51/5203
    • H01L27/32
    • H01L51/56
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H01L2251/56

Landscapes

  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치는 표시 장치는 기판의 표시 영역에 배치된 평탄화막, 상기 평탄화막 상에 순차적으로 적층된 제1 전극, 제2 전극 및 제3 전극을 포함하고, 상기 제1 전극의 에지 부분에 언더컷이 형성된 제1 화소 전극, 상기 제1 화소 전극의 상기 언더컷을 커버하고 상기 제1 화소 전극의 일부분을 노출하는 개구가 형성된 화소 정의막, 상기 화소 정의막의 개구 내에 배치된 유기 발광층 및 상기 유기 발광층 상에 배치되어 상기 제1 화소 전극과 중첩하는 제2 화소 전극을 포함한다. 이에 따르면, ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정을 상부 ITO 층을 먼저 제1 식각 공정으로 식각하고 Ag층 및 하부 ITO 층을 이어 제2 식각 공정으로 식각하는 2 단계 식각 공정을 통해서 은-파티클의 발생을 억제할 수 있다.The display device includes a planarization layer disposed in a display area of a substrate, a first electrode, a second electrode, and a third electrode sequentially stacked on the planarization layer, and an undercut is formed at an edge portion of the first electrode. on the formed first pixel electrode, a pixel defining layer having an opening covering the undercut of the first pixel electrode and exposing a portion of the first pixel electrode, an organic emission layer disposed in the opening of the pixel defining layer, and the organic emission layer and a second pixel electrode disposed to overlap the first pixel electrode. According to this, in the etching process of the pixel electrode layer having a stacked structure of ITO/Ag/ITO, the upper ITO layer is first etched by the first etch process, and the Ag layer and the lower ITO layer are etched by the second etch process. Through this, it is possible to suppress the generation of silver-particles.

Figure R1020200006062
Figure R1020200006062

Description

표시 장치 및 이의 제조 방법{DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME}Display device and manufacturing method thereof

본 발명은 표시 장치 및 이의 제조 방법에 관한 것으로, 보다 상세하게는 불량을 개선한 표시 장치 및 이의 제조 방법에 관한 것이다. The present invention relates to a display device and a manufacturing method thereof, and more particularly, to a display device having improved defects and a manufacturing method thereof.

최근, 박형화, 경량화, 저 소비전력화 등의 우수한 특성을 가지는 평판 표시 장치의 중요성이 증대되고 있다. 평판 표시 장치 중 액정 표시 장치 및 유기 발광 표시 장치는 해상도, 화질 등이 우수하여 널리 상용화되고 있다. 특히, 유기 발광 표시 장치는 응답 속도가 빠르고, 소비 전력이 낮으며, 자체 발광하므로 시야각이 우수하여 차세대 평판 표시 장치로 주목 받고 있다.Recently, the importance of a flat panel display having excellent characteristics such as reduction in thickness, weight reduction, and low power consumption is increasing. Among flat panel displays, liquid crystal displays and organic light emitting displays are widely commercialized due to their excellent resolution and image quality. In particular, an organic light emitting diode display has been attracting attention as a next-generation flat panel display because of its fast response speed, low power consumption, and excellent viewing angle because it emits light itself.

유기 발광 표시 장치는 표시 영역에 형성되는 유기 발광 소자 및 표시 영역에 이웃하는 주변 영역에 형성되는 배선을 포함할 수 있다. 유기 발광 소자는 전극들 및 상기 전극들 사이에 개재되어 광을 방출하는 유기 발광층을 포함할 수 있다.The organic light emitting diode display may include an organic light emitting diode formed in the display area and wirings formed in a peripheral area adjacent to the display area. The organic light emitting device may include electrodes and an organic light emitting layer interposed between the electrodes to emit light.

표시 영역 및 주변 영역에 금속층을 형성하고, 이를 식각하여 유기 발광 소자의 전극을 형성하는 경우에, 배선과 상기 금속층은 전해질인 식각액에 의해 반응하여 갈바닉(Galvanic) 부식을 일으킬 수 있다. 갈바닉 부식은 부식 전위가 다른 두 금속들이 전해질로 연결되는 경우에, 산화-환원 반응에 의해 전자의 이동이 일어나 금속 이온이 환원되는 현상을 말한다. 상기 금속층과 상기 배선을 구성하는 금속 물질의 부식 전위가 크게 차이 나는 경우에 갈바닉 부식이 발생할 수 있다. When a metal layer is formed in the display area and the peripheral area and the electrode of the organic light emitting device is etched, the wiring and the metal layer may react with an etchant, which is an electrolyte, to cause galvanic corrosion. Galvanic corrosion refers to a phenomenon in which metal ions are reduced due to the movement of electrons by oxidation-reduction reaction when two metals having different corrosion potentials are connected with an electrolyte. When the corrosion potential of the metal layer and the metal material constituting the wiring is greatly different, galvanic corrosion may occur.

본 발명의 일 목적은 파티클 불량을 개선한 표시 장치를 제공하는 것이다. SUMMARY OF THE INVENTION It is an object of the present invention to provide a display device in which particle defects are improved.

본 발명의 일 목적은 파티클 발생을 억제하기 위한 표시 장치의 제조 방법을 제공하는 것이다. SUMMARY OF THE INVENTION One object of the present invention is to provide a method of manufacturing a display device for suppressing generation of particles.

상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치는 기판의 표시 영역에 배치된 평탄화막, 상기 평탄화막 상에 순차적으로 적층된 제1 전극, 제2 전극 및 제3 전극을 포함하고, 상기 제1 전극의 에지 부분에 언더컷이 형성된 제1 화소 전극, 상기 제1 화소 전극의 상기 언더컷을 커버하고 상기 제1 화소 전극의 일부분을 노출하는 개구가 형성된 화소 정의막, 상기 화소 정의막의 개구 내에 배치된 유기 발광층 및 상기 유기 발광층 상에 배치되어 상기 제1 화소 전극과 중첩하는 제2 화소 전극을 포함한다. In order to achieve the above object, a display device according to embodiments of the present invention includes a planarization layer disposed in a display area of a substrate, and a first electrode, a second electrode, and a third electrode sequentially stacked on the planarization layer. a first pixel electrode having an undercut formed at an edge portion of the first electrode, a pixel defining layer having an opening covering the undercut of the first pixel electrode and exposing a portion of the first pixel electrode, the pixel definition an organic light emitting layer disposed in the opening of the layer and a second pixel electrode disposed on the organic light emitting layer and overlapping the first pixel electrode.

일 실시예에 따르면, 상기 제1 전극은 인듐 주석 산화물을 포함하고, 상기 제2 전극은 은을 포함하고, 상기 제3 전극은 인듐 주석 산화물을 포함할 수 있다. According to an embodiment, the first electrode may include indium tin oxide, the second electrode may include silver, and the third electrode may include indium tin oxide.

일 실시예에 따르면, 상기 표시 영역을 둘러싸는 상기 기판의 비표시 영역에 배치된 패드 전극을 더 포함하고, 상기 패드 전극은 알루미늄을 포함할 수 있다. According to an embodiment, the display device may further include a pad electrode disposed in a non-display area of the substrate surrounding the display area, wherein the pad electrode may include aluminum.

일 실시예에 따르면, 상기 패드 전극은 순차적으로 적층되는 제1 층, 제2 층 및 제3 층을 포함하고, 상기 제1 층 및 상기 제3 층은 티타늄(Ti)을 포함하며, 상기 제2 층은 알루미늄을 포함할 수 있다. According to an embodiment, the pad electrode includes a first layer, a second layer, and a third layer that are sequentially stacked, the first layer and the third layer include titanium (Ti), and the second The layer may comprise aluminum.

일 실시예에 따르면, 상기 표시 장치는 상기 기판과 상기 제1 화소 전극 사이에 배치되고, 반도체층, 게이트 전극, 소스 전극 및 드레인 전극을 포함하는 박막 트랜지스터를 더 포함할 수 있다. The display device may further include a thin film transistor disposed between the substrate and the first pixel electrode and including a semiconductor layer, a gate electrode, a source electrode, and a drain electrode.

일 실시예에 따르면, 상기 제1 화소 전극의 에지 부분에 형성된 상기 언더컷의 길이는 190 nm 내지 250 nm 일 수 있다. According to an embodiment, the length of the undercut formed at the edge portion of the first pixel electrode may be 190 nm to 250 nm.

상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치의 제조 방법은 기판의 표시 영역에 배치된 평탄화막을 형성하는 단계, 상기 평탄화막 상에 순차적으로 적층된 제1 전극층, 제2 전극층 및 제3 전극층을 포함하는 제1 화소 전극층을 형성하는 단계, 상기 제3 전극층을 제1 식각액으로 제1 식각하여 제1 화소 전극의 제3 전극을 패터닝하는 단계, 상기 제2 전극층 및 제1 전극층을 제2 식각액으로 제2 식각하여 상기 제1 화소 전극의 제2 전극 및 제1 전극을 패터닝하는 단계, 상기 제1 화소 전극 상에 유기 발광층을 형성하는 단계 및 상기 유기 발광층 상에 상기 제1 화소 전극과 중첩하는 제2 화소 전극을 형성하는 단계를 포함할 수 있다. In order to achieve the above object, a method of manufacturing a display device according to embodiments of the present invention includes forming a planarization layer disposed on a display area of a substrate, a first electrode layer sequentially stacked on the planarization layer, and a second Forming a first pixel electrode layer including an electrode layer and a third electrode layer, first etching the third electrode layer with a first etchant to pattern a third electrode of the first pixel electrode, the second electrode layer and the first patterning the second electrode and the first electrode of the first pixel electrode by second etching the electrode layer with a second etchant; forming an organic light emitting layer on the first pixel electrode; and the first step on the organic light emitting layer The method may include forming a second pixel electrode overlapping the pixel electrode.

일 실시예에 따르면, 상기 표시 영역을 둘러싸는 상기 기판의 비표시 영역에 배치된 패드 전극을 형성하는 단계를 더 포함하고, 상기 패드 전극은 알루미늄을 포함할 수 있다. The method may further include forming a pad electrode disposed in a non-display area of the substrate surrounding the display area, wherein the pad electrode may include aluminum.

일 실시예에 따르면, 상기 패드 전극은 순차적으로 적층되는 제1 층, 제2 층 및 제3 층을 포함하고, 상기 제1 층 및 상기 제3 층은 티타늄(Ti)을 포함하며, 상기 제2 층은 알루미늄을 포함할 수 있다. According to an embodiment, the pad electrode includes a first layer, a second layer, and a third layer that are sequentially stacked, the first layer and the third layer include titanium (Ti), and the second The layer may comprise aluminum.

일 실시예에 따르면, 상기 제1 화소 전극층은 형성하는 단계는, 상기 비표시 영역에 배치된 상기 패드 전극 상에 상기 제1 화소 전극층을 형성하는 단계를 포함할 수 있다. According to an embodiment, the forming of the first pixel electrode layer may include forming the first pixel electrode layer on the pad electrode disposed in the non-display area.

일 실시예에 따르면, 상기 제1 전극층은 인듐 주석 산화물을 포함하고, 상기 제2 전극층은 은을 포함하고, 상기 제3 전극층은 인듐 주석 산화물을 포함할 수 있다. According to an embodiment, the first electrode layer may include indium tin oxide, the second electrode layer may include silver, and the third electrode layer may include indium tin oxide.

일 실시예에 따르면, 상기 제3 전극층을 제1 식각하는 단계에서, 상기 제1 화소 전극의 에지 부분 및 상기 패드 전극의 에지 부분에 대응하는 상기 제1 전극층에 언더컷이 형성될 수 있다. In an embodiment, in the first etching of the third electrode layer, an undercut may be formed in the first electrode layer corresponding to an edge portion of the first pixel electrode and an edge portion of the pad electrode.

일 실시예에 따르면, 상기 제2 전극층 및 상기 제1 전극층을 상기 제2 식각하는 단계에서, 상기 언더컷 안에 상기 제2 전극층에서부터 발생된 은 이온이 모일 수 있다. In an embodiment, in the second etching of the second electrode layer and the first electrode layer, silver ions generated from the second electrode layer may be collected in the undercut.

일 실시예에 따르면, 상기 제1 화소 전극의 에지 부분에 형성된 상기 언더컷의 길이는 190 nm 내지 250 nm 일 수 있다. According to an embodiment, the length of the undercut formed at the edge portion of the first pixel electrode may be 190 nm to 250 nm.

일 실시예에 따르면, 상기 패드 전극의 에지 부분에 형성된 상기 언더컷의 길이는 180 nm 내지 200 nm 일 수 있다. According to an embodiment, the length of the undercut formed on the edge portion of the pad electrode may be 180 nm to 200 nm.

일 실시예에 따르면, 상기 제1 화소 전극의 상기 언더컷을 커버하고 상기 제1 화소 전극의 일부분을 노출하는 개구가 형성된 화소 정의막을 형성하는 단계를 더 포함하고, 상기 유기 발광층은 상기 화소 정의막의 개구 내에 형성할 수 있다. The method may further include forming a pixel defining layer covering the undercut of the first pixel electrode and having an opening exposing a portion of the first pixel electrode, wherein the organic emission layer is formed through the opening of the pixel defining layer can be formed within.

일 실시예에 따르면, 상기 제조 방법은 상기 기판과 상기 제1 화소 전극 사이에 배치되고, 반도체층, 게이트 전극, 소스 전극 및 드레인 전극을 포함하는 박막 트랜지스터를 형성하는 단계를 더 포함할 수 있다. According to an embodiment, the manufacturing method may further include forming a thin film transistor disposed between the substrate and the first pixel electrode and including a semiconductor layer, a gate electrode, a source electrode, and a drain electrode.

상기와 같은 본 발명의 실시예들에 따른 표시 장치 및 이의 제조 방법에 따르면, ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정을 상부 ITO 층을 먼저 제1 식각 공정으로 식각하고 Ag층 및 하부 ITO 층을 이어 제2 식각 공정으로 식각하는 2 단계 식각 공정을 통해서 은-파티클의 발생을 억제할 수 있다. 결과적으로 은-파티클에 의해 제조 공정 상의 불량을 제거할 수 있다. 또한, 상기 패드 전극에 포함된 알루미늄과의 반응을 차단함으로써 상기 패드 전극의 측면이 부식되는 것을 막을 수 있다.According to the display device and the method for manufacturing the same according to the embodiments of the present invention as described above, in the etching process of the pixel electrode layer having the ITO/Ag/ITO stacked structure, the upper ITO layer is first etched by the first etching process, and the Ag layer And through a two-step etching process of etching the lower ITO layer followed by a second etching process, the generation of silver-particles can be suppressed. As a result, defects in the manufacturing process can be eliminated by the silver-particles. In addition, it is possible to prevent the side surface of the pad electrode from being corroded by blocking the reaction with the aluminum included in the pad electrode.

도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1의 표시 장치의 A 부분을 설명하기 위한 확대도이다.
도 3은 도 2의 I-I'선 및 II-II'선을 따라 절단한 표시 장치의 단면도이다.
도 4 내지 도 10은 본 발명의 일 실시예에 따른 표시 장치의 제조 방법을 설명하기 위한 단면도들이다.
도 11a 및 도 11b는 실시예와 비교예에 따른 은-파티클의 발생 여부를 비교하기 위한 사진들이다.
도 12a 및 도 12b는 실시예와 비교예에 따른 언더컷 발생 여부를 비교하기 위한 사진들이다.
1 is a plan view of a display device according to an exemplary embodiment.
FIG. 2 is an enlarged view for explaining a portion A of the display device of FIG. 1 .
3 is a cross-sectional view of the display device taken along lines I-I' and II-II' of FIG. 2 .
4 to 10 are cross-sectional views illustrating a method of manufacturing a display device according to an exemplary embodiment.
11A and 11B are photographs for comparing the occurrence of silver-particles according to Examples and Comparative Examples.
12A and 12B are photographs for comparing whether an undercut is generated according to an Example and a Comparative Example.

이하, 첨부한 도면들을 참조하여, 본 발명의 실시예를 보다 상세하게 설명하고자 한다. Hereinafter, with reference to the accompanying drawings, an embodiment of the present invention will be described in more detail.

도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.1 is a plan view of a display device according to an exemplary embodiment.

도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)에는 복수의 화소들(PX)이 배치될 수 있다. 표시 영역(DA)은 복수의 화소들(PX)이 방출하는 광들에 기초하여 영상을 표시할 수 있다.Referring to FIG. 1 , a display device according to an exemplary embodiment may include a display area DA and a non-display area NDA. A plurality of pixels PX may be disposed in the display area DA. The display area DA may display an image based on the lights emitted by the plurality of pixels PX.

비표시 영역(NDA)은 표시 영역(DA)에 이웃할 수 있다. 비표시 영역(NDA)은 표시 영역(DA)의 적어도 일 측에 위치할 수 있다. 예를 들면, 비표시 영역(NDA)은 표시 영역(DA)을 둘러쌀 수 있다. 비표시 영역(NDA)은 복수의 팬아웃 배선들이 배열된 배선 영역(SLA)과 상기 복수의 팬아웃 배선들의 단부에 형성된 복수의 패드 전극들이 배열되는 패드 영역(PDA)을 포함할 수 있다.The non-display area NDA may be adjacent to the display area DA. The non-display area NDA may be located on at least one side of the display area DA. For example, the non-display area NDA may surround the display area DA. The non-display area NDA may include a wiring area SLA in which a plurality of fan-out wirings are arranged and a pad area PDA in which a plurality of pad electrodes formed at ends of the plurality of fan-out wirings are arranged.

도 2는 도 1의 표시 장치의 A 부분을 설명하기 위한 확대도이다. 도 3은 도 2의 I-I'선 및 II-II'선을 따라 절단한 표시 장치의 단면도이다. FIG. 2 is an enlarged view for explaining a portion A of the display device of FIG. 1 . 3 is a cross-sectional view of the display device taken along lines I-I' and II-II' of FIG. 2 .

도2 및 도 3을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 기판(110), 박막 트랜지스터(TFT), 유기 발광 다이오드(OLED), 팬아웃 배선(SL) 및 패드 전극(160)을 포함할 수 있다.2 and 3 , a display device according to an exemplary embodiment includes a substrate 110 , a thin film transistor (TFT), an organic light emitting diode (OLED), a fan-out line SL, and a pad electrode 160 . may include.

기판(110)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함한다. 상기 기판(110)은 투명하거나 불투명한 절연 기판일 수 있다. 예를 들면, 기판(110)은 유리 또는 폴리이미드(PI), 폴리카보네이트(PC), 폴리에테르술폰(PES), 폴리에틸렌 테레프탈레이트(PET), 폴리아크릴레이트 등과 같은 플라스틱을 포함할 수 있다.The substrate 110 includes a display area DA and a non-display area NDA. The substrate 110 may be a transparent or opaque insulating substrate. For example, the substrate 110 may include glass or a plastic such as polyimide (PI), polycarbonate (PC), polyethersulfone (PES), polyethylene terephthalate (PET), polyacrylate, or the like.

기판(110) 상에는 버퍼층(115)이 배치될 수 있다. 상기 버퍼층(115)은 기판(110)을 통해 침투하는 산소, 수분 등과 같은 불순물을 차단할 수 있다. 또한, 상기 버퍼층(115)은 상기 기판(110)의 상부에 평탄면을 제공할 수 있다. 상기 버퍼층(115)은 실리콘 질화물, 실리콘 산화물, 실리콘 산질화물 등을 포함할 수 있다. 선택적으로, 버퍼층(115)은 생략될 수 있다.A buffer layer 115 may be disposed on the substrate 110 . The buffer layer 115 may block impurities such as oxygen and moisture penetrating through the substrate 110 . In addition, the buffer layer 115 may provide a flat surface on the substrate 110 . The buffer layer 115 may include silicon nitride, silicon oxide, silicon oxynitride, or the like. Optionally, the buffer layer 115 may be omitted.

상기 버퍼층(115) 상의 상기 표시 영역(DA)에는 박막 트랜지스터(TFT) 및 유기 발광 다이오드(OLED)가 배치될 수 있다. 상기 박막 트랜지스터(TFT)는 반도체층(120), 게이트 전극(130), 소스 전극(140) 및 드레인 전극(150)을 포함할 수 있다. 일 실시예에 있어서, 상기 박막 트랜지스터(TFT)는 상기 게이트 전극(130)이 상기 반도체층(120)의 상부에 위치하는 탑-게이트(top-gate) 구조를 가질 수 있다. 또는 상기 박막 트랜지스터(TFT)는 게이트 전극이 반도체층의 하부에 위치하는 바텀-게이트(bottom-gate) 구조를 가질 수 있다. 또는 상기 게이트 전극이 상기 반도체층(120)의 상부 및 하부에 각각 배치된 더블(double-gate) 게이트 구조를 가질 수 있다. A thin film transistor (TFT) and an organic light emitting diode (OLED) may be disposed in the display area DA on the buffer layer 115 . The thin film transistor TFT may include a semiconductor layer 120 , a gate electrode 130 , a source electrode 140 , and a drain electrode 150 . In an embodiment, the thin film transistor TFT may have a top-gate structure in which the gate electrode 130 is positioned on the semiconductor layer 120 . Alternatively, the thin film transistor TFT may have a bottom-gate structure in which a gate electrode is positioned under a semiconductor layer. Alternatively, the gate electrode may have a double-gate structure in which the gate electrode is disposed above and below the semiconductor layer 120 , respectively.

상기 반도체층(120)은 버퍼층(115) 상에 배치될 수 있다. 상기 반도체층(120)은 비정질 실리콘, 다결정 실리콘, 산화물 반도체 등으로 형성될 수 있다. 상기 반도체층(120)은 소스 영역, 드레인 영역 및 이들 사이에 형성되는 채널 영역을 포함할 수 있다.The semiconductor layer 120 may be disposed on the buffer layer 115 . The semiconductor layer 120 may be formed of amorphous silicon, polycrystalline silicon, an oxide semiconductor, or the like. The semiconductor layer 120 may include a source region, a drain region, and a channel region formed therebetween.

상기 버퍼층(115) 상에는 상기 반도체층(120)을 덮는 게이트 절연막(125)이 배치될 수 있다. 상기 게이트 절연막(125)은 상기 기판(110) 상의 상기 표시 영역(DA) 및 상기 비표시 영역(NDA)에 위치할 수 있다. 상기 게이트 절연막(125)은 게이트 전극(130)을 반도체층(120)으로부터 절연시킬 수 있다. 상기 게이트 절연막(125)은 실리콘 질화물, 실리콘 산화물, 실리콘 산질화물 등을 포함할 수 있다.A gate insulating layer 125 covering the semiconductor layer 120 may be disposed on the buffer layer 115 . The gate insulating layer 125 may be positioned in the display area DA and the non-display area NDA on the substrate 110 . The gate insulating layer 125 may insulate the gate electrode 130 from the semiconductor layer 120 . The gate insulating layer 125 may include silicon nitride, silicon oxide, silicon oxynitride, or the like.

상기 게이트 전극(130)은 상기 게이트 절연막(125) 상에 배치될 수 있다. 상기 게이트 전극(130)은 상기 반도체층(120)의 상기 채널 영역과 중첩할 수 있다. 상기 게이트 전극(130)은 제1 금속층으로 형성될 수 있다. 상기 제1 금속층은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu) 등과 같은 금속 또는 금속의 합금을 포함할 수 있다. The gate electrode 130 may be disposed on the gate insulating layer 125 . The gate electrode 130 may overlap the channel region of the semiconductor layer 120 . The gate electrode 130 may be formed of a first metal layer. The first metal layer may include a metal such as molybdenum (Mo), aluminum (Al), copper (Cu), or an alloy of a metal.

상기 게이트 절연막(125) 상에는 상기 게이트 전극(130)을 덮는 층간 절연막(135)이 배치될 수 있다. 상기 층간 절연막(135)은 상기 기판(110) 상의 상기 표시 영역(DA) 및 상기 비표시 영역(NDA)에 위치할 수 있다. 상기 층간 절연막(135)은 상기 소스 및 드레인 전극들(140, 150)을 상기 게이트 전극(130)으로부터 절연시킬 수 있다. 상기 층간 절연막(135)은 실리콘 질화물, 실리콘 산화물, 실리콘 산질화물 등을 포함할 수 있다.An interlayer insulating layer 135 covering the gate electrode 130 may be disposed on the gate insulating layer 125 . The interlayer insulating layer 135 may be positioned in the display area DA and the non-display area NDA on the substrate 110 . The interlayer insulating layer 135 may insulate the source and drain electrodes 140 and 150 from the gate electrode 130 . The interlayer insulating layer 135 may include silicon nitride, silicon oxide, silicon oxynitride, or the like.

상기 소스 전극(140) 및 상기 드레인 전극(150)은 상기 층간 절연막(135) 상에 배치될 수 있다. 상기 소스 전극(140) 및 상기 드레인 전극(150)은 상기 층간 절연막(135) 및 상기 게이트 절연막(125)에 형성되는 접촉 구멍들을 통해 각각 상기 반도체층(120)의 소스 영역 및 드레인 영역에 연결될 수 있다. 상기 소스 전극(140) 및 상기 드레인 전극(150)은 제2 금속층으로 형성될 수 있다. 상기 제2 금속층은 알루미늄(Al)을 포함할 수 있다. 상기 제2 금속층은 알루미늄 및 알루미늄 합금을 포함할 수 있다. 상기 알루미늄 합금은 구리(Cu), 바나듐(V) 및 실리콘(Si) 중에서 어느 하나를 포함할 수 있다. The source electrode 140 and the drain electrode 150 may be disposed on the interlayer insulating layer 135 . The source electrode 140 and the drain electrode 150 may be respectively connected to a source region and a drain region of the semiconductor layer 120 through contact holes formed in the interlayer insulating layer 135 and the gate insulating layer 125 . have. The source electrode 140 and the drain electrode 150 may be formed of a second metal layer. The second metal layer may include aluminum (Al). The second metal layer may include aluminum and an aluminum alloy. The aluminum alloy may include any one of copper (Cu), vanadium (V), and silicon (Si).

상기 제2 금속층은 순차적으로 적층되는 제1 층(161), 제2 층(162) 및 제3 층(163)을 포함할 수 있다. 예를 들면, 제1 층(161)은 제2 층(162)의 하면에 배치되고, 제3 층(163)은 제2 층(162)의 상면에 배치될 수 있다. 상기 제1 층(161), 제2 층(162) 및 제3 층(163)은 각각 티타늄(Ti), 알루미늄(Al) 및 티타늄을 포함할 수 있다. The second metal layer may include a first layer 161 , a second layer 162 , and a third layer 163 sequentially stacked. For example, the first layer 161 may be disposed on the lower surface of the second layer 162 , and the third layer 163 may be disposed on the upper surface of the second layer 162 . The first layer 161 , the second layer 162 , and the third layer 163 may include titanium (Ti), aluminum (Al), and titanium, respectively.

도시되지 않았으나, 상기 표시 장치는 기판(110) 상의 상기 표시 영역(DA)에 배치된 스토리지 커패시터를 더 포함할 수 있다. 상기 스토리지 커패시터는 상기 게이트 전극(130)과 동일한 제1 금속층으로 형성된 제1 스토리지 전극과 상기 소스 및 드레인 전극들(140, 150)과 동일한 제2 금속층으로 형성된 제2 스토리지 전극을 포함할 수 있다. Although not shown, the display device may further include a storage capacitor disposed in the display area DA on the substrate 110 . The storage capacitor may include a first storage electrode formed of the same first metal layer as the gate electrode 130 and a second storage electrode formed of the same second metal layer as the source and drain electrodes 140 and 150 .

상기 기판(110) 상에는 상기 박막 트랜지스터(TFT)가 형성된 상기 표시 영역(DA)을 평탄화하기 위한 평탄화막(175)이 배치될 수 있다. 상기 평탄화막(175)은 아크릴계 수지, 에폭시계 수지, 폴리이미드계 수지, 폴리에스테르계 수지 등의 유기 물질을 포함할 수 있다.A planarization layer 175 for planarizing the display area DA in which the thin film transistor TFT is formed may be disposed on the substrate 110 . The planarization layer 175 may include an organic material such as an acrylic resin, an epoxy resin, a polyimide resin, or a polyester resin.

상기 유기 발광 다이오드(OLED)는 상기 평탄화막(175) 상에 배치될 수 있다. 상기 유기 발광 다이오드(OLE)는 제1 화소 전극(180), 유기 발광층(210) 및 제2 화소 전극(230)을 포함한다. The organic light emitting diode OLED may be disposed on the planarization layer 175 . The organic light emitting diode OLE includes a first pixel electrode 180 , an organic emission layer 210 , and a second pixel electrode 230 .

상기 제1 화소 전극(180)은 순차적으로 적층되는 제1 전극(181), 제2 전극(182) 및 제3 전극(183)을 포함할 수 있다. The first pixel electrode 180 may include a first electrode 181 , a second electrode 182 , and a third electrode 183 sequentially stacked.

예를 들면, 상기 제1 전극(181)은 상기 평탄화막(175) 상에 배치되고, 상기 제2 전극(182)은 상기 제1 전극(181) 상에 배치되고, 상기 제3 전극(183)은 상기 제2 전극(182) 상에 배치된다. For example, the first electrode 181 is disposed on the planarization layer 175 , the second electrode 182 is disposed on the first electrode 181 , and the third electrode 183 is disposed on the planarization layer 175 . is disposed on the second electrode 182 .

상기 제1 전극(181)은 인듐 주석 산화물(ITO)을 포함할 수 있고, 상기 제2 전극(182)은 은(Ag)을 포함할 수 있고, 상기 제3 전극(183)은 인듐 주석 산화물(ITO)을 포함할 수 있다. 상기 제1 화소 전극(180)의 제2 전극(182)은 주 전극층의 역할을 하고, 제1 화소 전극(180)의 제1 전극(181) 및 제3 전극(183)은 각각 제2 전극(182)의 하면 및 상면을 보호하는 보조 전극층의 역할을 할 수 있다.The first electrode 181 may include indium tin oxide (ITO), the second electrode 182 may include silver (Ag), and the third electrode 183 may include indium tin oxide ( ITO) may be included. The second electrode 182 of the first pixel electrode 180 serves as a main electrode layer, and the first electrode 181 and the third electrode 183 of the first pixel electrode 180 each serve as a second electrode ( 182) may serve as an auxiliary electrode layer to protect the lower and upper surfaces.

상기 제1 화소 전극(180)이 배치된 상기 기판(110)의 상기 표시 영역(DA)에는 상기 제1 화소 전극(180)을 노출하는 개구가 형성된 화소 정의막(190)이 배치될 수 있다. 상기 화소 정의막(190)은 상기 제1 화소 전극(180)의 상면을 노출시키는 개구를 포함하고, 화소의 발광 영역은 상기 개구가 형성된 영역으로 정의될 수 있다. 상기 화소 정의막(190)은 아크릴계 수지, 에폭시계 수지, 폴리이미드계 수지, 폴리에스테르계 수지 등의 유기 물질을 포함할 수 있다.A pixel defining layer 190 having an opening exposing the first pixel electrode 180 may be disposed in the display area DA of the substrate 110 on which the first pixel electrode 180 is disposed. The pixel defining layer 190 may include an opening exposing the top surface of the first pixel electrode 180 , and the emission area of the pixel may be defined as the area in which the opening is formed. The pixel defining layer 190 may include an organic material such as an acrylic resin, an epoxy resin, a polyimide resin, or a polyester resin.

상기 유기 발광층(210)은 상기 화소 정의막(190)의 개구 내에 배치될 수 있다. 상기 유기 발광층(210)은 저분자 유기 화합물 또는 고분자 유기 화합물을 포함할 수 있다.The organic emission layer 210 may be disposed in the opening of the pixel defining layer 190 . The organic light emitting layer 210 may include a low molecular weight organic compound or a high molecular weight organic compound.

일 실시예에 있어서, 상기 유기 발광층(210)은 적색광, 녹색광 또는 청색광을 방출할 수 있다. 또는, 유기 발광층(210)이 백색광을 방출하는 경우에, 상기 유기 발광층(210)은 적색 발광층, 녹색 발광층 및 청색 발광층을 포함하는 다층 구조를 포함하거나 또는 적색 발광물질, 녹색 발광물질 및 청색 발광물질을 포함하는 단층 구조를 포함할 수 있다.In an embodiment, the organic emission layer 210 may emit red light, green light, or blue light. Alternatively, when the organic light emitting layer 210 emits white light, the organic light emitting layer 210 includes a multilayer structure including a red light emitting layer, a green light emitting layer, and a blue light emitting layer, or a red light emitting material, a green light emitting material, and a blue light emitting material It may include a single-layer structure comprising a.

상기 제2 화소 전극(230)은 상기 유기 발광층(210)이 배치된 상기 기판(110) 상의 상기 표시 영역(DA)에 배치될 수 있다. 상기 제2 화소 전극(230)은 상기 제1 화소 전극(180)과 중첩될 수 있다. 구체적으로, 제2 화소 전극(220)은 유기 발광층(210) 및 상기 화소 정의막(197)을 덮도록 배치될 수 있다. 상기 제2 화소 전극(220)은 리튬(Li), 칼슘(Ca), 리튬 불화물(LiF), 은(Ag), 알루미늄(Al), 마그네슘(Mg) 또는 이들의 조합을 포함할 수 있다. 예를 들면, 상기 제2 화소 전극(220)은 마그네슘(Mg) 및 은(Ag)이 적층된 Mg/Ag 구조를 가질 수 있다. The second pixel electrode 230 may be disposed in the display area DA on the substrate 110 on which the organic emission layer 210 is disposed. The second pixel electrode 230 may overlap the first pixel electrode 180 . Specifically, the second pixel electrode 220 may be disposed to cover the organic emission layer 210 and the pixel defining layer 197 . The second pixel electrode 220 may include lithium (Li), calcium (Ca), lithium fluoride (LiF), silver (Ag), aluminum (Al), magnesium (Mg), or a combination thereof. For example, the second pixel electrode 220 may have an Mg/Ag structure in which magnesium (Mg) and silver (Ag) are stacked.

상기 비표시 영역(NDA)의 상기 층간 절연막(135) 상에는 상기 팬아웃 배선(SL) 및 상기 팬아웃 배선(SL)의 단부에 형성된 패드 전극(160)이 배치될 수 있다. The fan-out line SL and a pad electrode 160 formed at an end of the fan-out line SL may be disposed on the interlayer insulating layer 135 of the non-display area NDA.

상기 팬아웃 배선(SL)은 상기 게이트 전극(130)과 동일한 제1 금속층으로 형성될 수 있고, 또는 상기 소스 및 드레인 전극들(140, 150)과 동일한 제2 금속층으로 형성될 수 있다. The fan-out line SL may be formed of the same first metal layer as the gate electrode 130 , or may be formed of the same second metal layer as the source and drain electrodes 140 and 150 .

상기 패드 전극(160)은 상기 소스 및 드레인 전극들(140, 150)과 동일한 제2 금속층으로 형성될 수 있다. 상기 패드 전극(160)은 순차적으로 적층되는 제1 층(161), 제2 층(162) 및 제3 층(163)을 포함할 수 있다. 상기 패드 전극(160)의 상기 제2 층(162)은 주 전극층의 역할을 하고, 상기 패드 전극(160)의 제1 층(161) 및 제3 층(163)은 각각 제2 층(162)의 하면 및 상면을 보호하는 보조 전극층의 역할을 할 수 있다.The pad electrode 160 may be formed of the same second metal layer as the source and drain electrodes 140 and 150 . The pad electrode 160 may include a first layer 161 , a second layer 162 , and a third layer 163 sequentially stacked. The second layer 162 of the pad electrode 160 serves as a main electrode layer, and the first layer 161 and the third layer 163 of the pad electrode 160 are each a second layer 162 . It can serve as an auxiliary electrode layer to protect the lower and upper surfaces.

상기 팬아웃 배선(SL)이 상기 제1 금속층으로 형성되는 경우 상기 패드 전극(160)은 상기 층간 절연막(135)에 형성된 접촉 구멍을 통해 상기 팬아웃 배선(SL)과 접촉할 수 있다. 또는 상기 팬아웃 배선(SL)이 상기 제2 금속층으로 형성되는 경우 상기 패드 전극(160)은 상기 팬아웃 배선(SL)과 일체로 형성될 수 있다.When the fan-out line SL is formed of the first metal layer, the pad electrode 160 may contact the fan-out line SL through a contact hole formed in the interlayer insulating layer 135 . Alternatively, when the fan-out line SL is formed of the second metal layer, the pad electrode 160 may be integrally formed with the fan-out line SL.

일 실시예에 있어서, 상기 유기 발광 다이오드(OLED)의 제1 화소 전극(180)은 2 단계의 식각 공정으로 패터닝될 수 있다. 예를 들면, 상기 제1 화소 전극(180)의 상부에 위치한 제3 전극(183)은 제1 식각액을 이용한 제1 식각 공정으로 먼저 패터닝하고, 이어 제1 화소 전극(180)의 하부에 위치한 제2 전극(182) 및 제1 전극(181)은 제2 식각액을 이용한 제2 식각 공정으로 일괄적으로 패터닝될 수 있다. In an embodiment, the first pixel electrode 180 of the organic light emitting diode (OLED) may be patterned through a two-step etching process. For example, the third electrode 183 positioned above the first pixel electrode 180 is first patterned by a first etching process using a first etchant, and then the third electrode 183 positioned below the first pixel electrode 180 is patterned. The second electrode 182 and the first electrode 181 may be collectively patterned by a second etching process using a second etchant.

일 실시예에 있어서, 상기 은(Ag)을 포함하는 제1 화소 전극(180)을 상기 2 단계의 식각 공정으로 패터닝함으로써 식각 공정에서 발생된 은 이온(Ag+)에 의해 생성되는 은-파티클(Ag Particle)의 개수를 줄일 수 있다. 또한, 상기 은 이온(Ag+)이 상기 패드 전극(160)에 포함된 알루미늄(Al)과 갈바닉 반응하여 상기 패드 전극(160)의 측면이 부식되는 불량을 줄일 수 있다. 상기 은-파티클은 후속 공정에서 다양한 불량을 야기할 수 있다. 예를 들면, 상기 은-파티클은 후속 공정에서 수분과 결합하여 점차적으로 증식하여 상기 제1 화소 전극(180)과 상기 제2 화소 전극(230)을 단락시키는 암점 불량을 발생할 수 있다. 또한, 인접한 패드 전극들(160) 간을 단락시킬 수 있다. In an embodiment, silver particles (Ag) generated by silver ions (Ag+) generated in the etching process by patterning the first pixel electrode 180 including silver (Ag) by the two-step etching process The number of particles) can be reduced. In addition, the silver ions (Ag+) galvanically react with aluminum (Al) included in the pad electrode 160 to reduce a defect in which the side surface of the pad electrode 160 is corroded. The silver-particles may cause various defects in subsequent processes. For example, in a subsequent process, the silver-particles may combine with moisture and gradually multiply to generate a dark spot defect that short-circuits the first pixel electrode 180 and the second pixel electrode 230 . Also, it is possible to short-circuit the adjacent pad electrodes 160 .

따라서, 일 실시예에 따르면, 상기 제1 화소 전극(180)을 식각하는 공정을 2 단계 식각 공정으로 수행함으로써 상기 은-파티클의 발생을 억제함으로써 상기 표시 장치의 제조 공정 상에서 발생하는 불량을 개선할 수 있다. Accordingly, according to an embodiment, by performing the etching process of the first pixel electrode 180 as a two-step etching process, generation of the silver-particles is suppressed to improve defects occurring in the manufacturing process of the display device. can

도 4 내지 도 10은 본 발명의 일 실시예에 따른 표시 장치의 제조 방법을 설명하기 위한 단면도들이다.4 to 10 are cross-sectional views illustrating a method of manufacturing a display device according to an exemplary embodiment.

도 4를 참조하면, 기판(110) 상의 표시 영역(DA)에 박막 트랜지스터(TFT)를 형성하고, 비표시 영역(NDA)에 패드 전극(160)을 형성할 수 있다.Referring to FIG. 4 , the thin film transistor TFT may be formed in the display area DA of the substrate 110 and the pad electrode 160 may be formed in the non-display area NDA.

상기 기판(110) 상의 상기 표시 영역(DA) 및 상기 비표시 영역(NDA)에 버퍼막(115)을 형성할 수 있다. 예를 들면, 버퍼막(115)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 등을 이용하여 화학 기상 증착, 스퍼터링 등의 다양한 방법에 의하여 형성될 수 있다.A buffer layer 115 may be formed in the display area DA and the non-display area NDA on the substrate 110 . For example, the buffer layer 115 may be formed by various methods such as chemical vapor deposition and sputtering using silicon oxide, silicon nitride, or silicon oxynitride.

상기 버퍼막(115)이 형성된 기판(110)의 상기 표시 영역(DA)에 반도체층(120)을 형성할 수 있다. 예를 들면, 실리콘을 함유하는 물질, 산화물 반도체 등을 포함하는 막을 버퍼막(115)의 전면에 형성하고, 이를 패터닝하여 반도체층(120)을 형성할 수 있다. 상기 실리콘을 함유하는 물질을 사용하여 반도체층(120)을 형성하는 경우에, 비정질 실리콘막을 버퍼막(115)의 전면에 형성하고, 이를 결정화하여 다결정 실리콘막을 형성할 수 있다. 그 후, 이를 패터닝한 후에 상기 패터닝된 다결정 실리콘막의 양 측부들에 불순물을 도핑하여 소스 영역, 드레인 영역 및 그들 사이에 채널 영역을 포함하는 반도체막(120)을 형성할 수 있다.The semiconductor layer 120 may be formed in the display area DA of the substrate 110 on which the buffer layer 115 is formed. For example, a film including a material containing silicon or an oxide semiconductor may be formed on the entire surface of the buffer layer 115 and patterned to form the semiconductor layer 120 . When the semiconductor layer 120 is formed using the silicon-containing material, an amorphous silicon film may be formed on the entire surface of the buffer film 115 and crystallized to form a polycrystalline silicon film. Thereafter, after patterning the patterned polysilicon film, impurities may be doped into both sides of the patterned polysilicon film to form the semiconductor film 120 including a source region, a drain region, and a channel region therebetween.

상기 반도체막(120)이 형성된 기판(110) 상의 상기 표시 영역(DA) 및 상기 비표시 영역(NDA)에 게이트 절연막(125)을 형성할 수 있다. 예를 들면, 게이트 절연막(125)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 등을 이용하여 형성될 수 있다.A gate insulating layer 125 may be formed in the display area DA and the non-display area NDA on the substrate 110 on which the semiconductor layer 120 is formed. For example, the gate insulating layer 125 may be formed using silicon oxide, silicon nitride, silicon oxynitride, or the like.

상기 게이트 절연막(125) 상에 제1 금속층을 형성하고, 상기 제1 금속층을 패터닝하여 상의 표시 영역(DA)에 게이트 전극(130)을 형성할 수 있다. 상기 게이트 전극(130)은 반도체층(120)과 중첩할 수 있다. 상기 제1 금속층은 금속, 금속의 합금 등을 이용하여 형성될 수 있다.A first metal layer may be formed on the gate insulating layer 125 and the gate electrode 130 may be formed in the upper display area DA by patterning the first metal layer. The gate electrode 130 may overlap the semiconductor layer 120 . The first metal layer may be formed using a metal, an alloy of metals, or the like.

상기 게이트 전극(130)이 형성된 기판(110) 위의 상기 표시 영역(DA) 및 상기 비표시 영역(NDA)에 층간 절연막(135)을 형성할 수 있다. 예를 들면, 상기 층간 절연막(135)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 등을 이용하여 형성될 수 있다.An interlayer insulating layer 135 may be formed in the display area DA and the non-display area NDA on the substrate 110 on which the gate electrode 130 is formed. For example, the interlayer insulating layer 135 may be formed using silicon oxide, silicon nitride, silicon oxynitride, or the like.

상기 층간 절연막(135) 및 상기 게이트 절연막(125)에 상기 반도체층(120)을 노출하는 복수의 접촉 구멍들을 형성할 수 있다. 예를 들면, 상기 접촉 구멍들은 각각 반도체층(120)의 소스 영역 및 드레인 영역을 노출시킬 수 있다.A plurality of contact holes exposing the semiconductor layer 120 may be formed in the interlayer insulating layer 135 and the gate insulating layer 125 . For example, the contact holes may expose a source region and a drain region of the semiconductor layer 120 , respectively.

상기 층간 절연막(135)이 형성된 기판(110) 상에 제2 금속층을 형성하고, 상기 제2 금속층을 패터닝한다. 상기 제2 금속층을 패터닝하여, 상기 표시 영역(DA)에는 소스 전극(140) 및 드레인 전극(150)을 형성하고, 상기 비표시 영역(NDA)에는 상기 패드 전극(160)을 형성할 수 있다. A second metal layer is formed on the substrate 110 on which the interlayer insulating layer 135 is formed, and the second metal layer is patterned. By patterning the second metal layer, the source electrode 140 and the drain electrode 150 may be formed in the display area DA, and the pad electrode 160 may be formed in the non-display area NDA.

상기 제2 금속층은 알루미늄(Al) 및 알루미늄 합금을 포함할 수 있고, 상기 알루미늄 합금은 구리(Cu), 바나듐(V) 및 실리콘(Si) 중에서 어느 하나를 포함할 수 있다.The second metal layer may include aluminum (Al) and an aluminum alloy, and the aluminum alloy may include any one of copper (Cu), vanadium (V), and silicon (Si).

일 실시예에 있어서, 상기 제2 금속층은 순차적으로 적층되는 제1 층(161), 제2 층(162) 및 제3 층(163)을 포함할 수 있다. 예를 들면, 상기 제2 금속층은 상기 층간 절연막(135) 상에 티타늄(Ti)을 포함하는 제1 층, 알루미늄을 포함하는 제2 층 및 티타늄을 포함하는 제3 층이 순차적으로 적층될 수 있다. 이에 따라서, 상기 소스 전극(140), 상기 드레인 전극(150) 및 상기 패드 전극(160) 각각은 Ti/알루미늄/Ti의 적층 구조를 가질 수 있다. In an embodiment, the second metal layer may include a first layer 161 , a second layer 162 , and a third layer 163 sequentially stacked. For example, as the second metal layer, a first layer including titanium (Ti), a second layer including aluminum, and a third layer including titanium may be sequentially stacked on the interlayer insulating layer 135 . . Accordingly, each of the source electrode 140 , the drain electrode 150 , and the pad electrode 160 may have a Ti/aluminum/Ti stacked structure.

도 5를 참조하면, 상기 층간 절연막(135)이 형성된 기판(110) 상에 평탄화막(175)을 형성한다. 상기 평탄화막(175)은 아크릴계 수지, 에폭시계 수지, 폴리이미드계 수지, 폴리에스테르계 수지 등의 유기 물질을 포함할 수 있다. 상기 평탄화막(175)은 상기 표시 영역(DA)에 형성된 상기 소스 전극(140) 및 상기 드레인 전극(150)을 충분히 덮을 수 있는 두꺼운 두께로 형성될 수 있다. Referring to FIG. 5 , a planarization layer 175 is formed on the substrate 110 on which the interlayer insulating layer 135 is formed. The planarization layer 175 may include an organic material such as an acrylic resin, an epoxy resin, a polyimide resin, or a polyester resin. The planarization layer 175 may be formed to have a thickness sufficient to sufficiently cover the source electrode 140 and the drain electrode 150 formed in the display area DA.

상기 평탄화막(175)은 패터닝되어 상기 표시 영역(DA)에는 남고, 상기 비표시 영역(NDA)에는 상기 패드 전극(160)이 노출되도록 제거될 수 있다. The planarization layer 175 may be patterned to remain in the display area DA, and may be removed to expose the pad electrode 160 in the non-display area NDA.

도 6을 참조하면, 상기 평탄화막(175)이 형성된 기판(110) 위에 제1 화소 전극층(180a)을 형성한다. 상기 제1 화소 전극층(180a)은 제1 전극층(181a), 제2 전극층(182a) 및 제3 전극층(183a)을 순차적으로 적층한다. Referring to FIG. 6 , a first pixel electrode layer 180a is formed on the substrate 110 on which the planarization layer 175 is formed. The first pixel electrode layer 180a is formed by sequentially stacking a first electrode layer 181a, a second electrode layer 182a, and a third electrode layer 183a.

상기 제1 전극층(181a)은 인듐 주석 산화물(ITO)을 포함할 수 있다. 상기 제2 전극층(182a)은 은(Ag)을 포함할 수 있다. 상기 제3 전극층(183a)은 상기 인듐 주석 산화물(ITO)을 포함할 수 있다. 상기 제1 화소 전극층(180a)은ITO/Ag/ITO의 적층 구조를 가질 수 있다. The first electrode layer 181a may include indium tin oxide (ITO). The second electrode layer 182a may include silver (Ag). The third electrode layer 183a may include the indium tin oxide (ITO). The first pixel electrode layer 180a may have a stacked structure of ITO/Ag/ITO.

상기 제1 화소 전극층(180a)이 형성된 기판(110) 상의 표시 영역(DA)에 포토레지스트 패턴(PRP)을 형성한다. 상기 포토레지스트 패턴(PRP)은 상기 표시 영역(DA) 중 상기 유기 발광 다이오드(OLED)의 제1 화소 전극(180)이 형성되는 전극 영역(EA) 상에 형성될 수 있다. A photoresist pattern PRP is formed in the display area DA on the substrate 110 on which the first pixel electrode layer 180a is formed. The photoresist pattern PRP may be formed on the electrode area EA in which the first pixel electrode 180 of the organic light emitting diode OLED is formed in the display area DA.

도 7을 참조하면, 상기 포토레지스트 패턴(PRP)을 마스크로 제1 식각액을 이용한 제1 식각 공정을 통해 상기 제1 화소 전극층(180a) 중 상부에 위치한 상기 제3 전극층(183a)을 먼저 식각한다. 예를 들면, 상기 제1 식각액은 상기 인듐 주석 산화물(ITO)을 식각하기 위한 조성물을 포함할 수 있다. Referring to FIG. 7 , the third electrode layer 183a positioned above the first pixel electrode layer 180a is first etched through a first etching process using a first etchant using the photoresist pattern PRP as a mask. . For example, the first etchant may include a composition for etching the indium tin oxide (ITO).

상기 제1 식각 공정에 의해 상기 표시 영역(DA)에 형성된 상기 제3 전극층(183a)은 상기 제1 화소 전극(180)의 제3 전극(183)으로 패터닝 된다. 또한, 상기 비표시 영역(NDA)에 형성된 상기 제3 전극층(183a)은 제거된다. The third electrode layer 183a formed in the display area DA by the first etching process is patterned as the third electrode 183 of the first pixel electrode 180 . Also, the third electrode layer 183a formed in the non-display area NDA is removed.

상기 제1 식각 공정에서 상기 제1 식각액은 상기 제3 전극층(183a)의 하부에 위치한 상기 제2 전극층(182a) 및 상기 제1 전극층(181a)까지 침투한다. 상기 제3 전극층(183a)과 동일한 물질인 상기 인듐 주석 산화물(ITO)를 포함하는 상기 제1 전극층(181a)은 상기 제1 식각 공정에 의해 부분적으로 제거되어 상기 제1 전극층(181a)에 언더컷(UDC)이 형성된다. In the first etching process, the first etchant penetrates to the second electrode layer 182a and the first electrode layer 181a positioned below the third electrode layer 183a. The first electrode layer 181a including the indium tin oxide (ITO), which is the same material as the third electrode layer 183a, is partially removed by the first etching process to form an undercut ( UDC) is formed.

도 8을 참조하면, 상기 패드 전극(160)의 두께는 약 6000 ? 으로 형성되고, 상기 제1 화소 전극층(180a)은 상대적으로 얇은 두께, 약 1000 ? 으로 형성된다. 이에 따라서, 상기 패드 전극(160)의 단차 부분에서 상기 제1 화소 전극층(180a)의 단차 피복(Step Coverage) 상태는 좋지 않다. 상기 제1 식각 공정에 의해 상기 패드 전극(160)의 단차 에지 부분에는 언더컷(UDC)이 형성된다. 상기 패드 전극(160)의 단차 에지 부분에는 언더컷(UDC)의 길이는 약 180 nm 내지 200 nm 일 수 있다. Referring to FIG. 8 , the thickness of the pad electrode 160 is about 6000 ? , and the first pixel electrode layer 180a has a relatively thin thickness of about 1000 ? is formed with Accordingly, the step coverage of the first pixel electrode layer 180a in the step portion of the pad electrode 160 is not good. An undercut UDC is formed on the stepped edge portion of the pad electrode 160 by the first etching process. The length of the undercut UDC at the stepped edge portion of the pad electrode 160 may be about 180 nm to 200 nm.

이후, 도 8 및 도 9를 참조하면, 제2 식각액을 이용한 제2 식각 공정을 통해서 상기 제1 화소 전극층(180a)의 상기 제2 전극층(182a) 및 제1 전극층(181a)을 식각한다. 상기 제2 식각액은 상기 은(Ag) 및 상기 인듐 주석 산화물(ITO)을 식각하기 위한 조성물을 포함할 수 있다.Thereafter, referring to FIGS. 8 and 9 , the second electrode layer 182a and the first electrode layer 181a of the first pixel electrode layer 180a are etched through a second etching process using a second etchant. The second etchant may include a composition for etching the silver (Ag) and the indium tin oxide (ITO).

상기 제2 식각 공정에서, 상기 제2 전극층(182a)에 포함된 은(Ag)이 산화되어 은 이온(Ag+)(182b)이 발생한다. 상기 은 이온(182b)은 상기 패드 전극(160)의 단차 부분에서 형성된 상기 언더컷(UDC)에 모인다. 상기 은 이온(182b)이 언더컷(UDC) 안에 모여 있으므로, 상기 은 이온(182b)이 상기 패드 전극(160) 측으로 이동하는 것을 막을 수 있다. In the second etching process, silver (Ag) included in the second electrode layer 182a is oxidized to generate silver ions (Ag+) 182b. The silver ions 182b are collected in the undercut UDC formed in the step portion of the pad electrode 160 . Since the silver ions 182b are gathered in the undercut UDC, it is possible to prevent the silver ions 182b from moving toward the pad electrode 160 .

이에 따라서, 상기 언더컷(UDC)에 의해 상기 은 이온(182b)이 이동을 억제함으로써 상기 제2 식각 공정에서 상기 패드 전극(160)에 포함된 알루미늄으로부터 발생된 전자가 상기 은 이온(182b)과 결합하는 것을 차단할 수 있다. 상기 은 이온(182b)이 상기 알루미늄으로부터 발생된 전자(-)와 결합하여 은-파티클로 환원되는 것을 막을 수 있다. 즉, 상기 은-파티클의 발생을 막을 수 있다. Accordingly, electrons generated from aluminum included in the pad electrode 160 in the second etching process combine with the silver ions 182b by suppressing movement of the silver ions 182b by the undercut UDC. can be blocked from doing It is possible to prevent the silver ions 182b from being reduced to silver-particles by combining with electrons (−) generated from the aluminum. That is, generation of the silver-particles may be prevented.

한편, 일부 은 이온(182b)이 상기 패드 전극(160) 측으로 이동한 경우, 은 이온(182b)이 상기 패드 전극(160)에 포함된 알루미늄으로부터 뺏은 전자(-)에 의해 환원되어 은-파티클이 생성될 수 있다. 그러나, 이 경우, 상기 제2 식각액에 포함된 수소 이온이 다시 상기 은-파티클로부터 전자(-)를 뺏는다. 이에 따라서 전자(-)를 뺏긴 상기 은-파티클은 다시 은 이온(182b)으로 산화될 수 있다. 결과적으로, 상기 은-파티클의 발생을 막을 수 있다. On the other hand, when some silver ions 182b move toward the pad electrode 160 , the silver ions 182b are reduced by electrons (−) taken from aluminum included in the pad electrode 160 to form silver particles. can be created However, in this case, hydrogen ions included in the second etchant again take electrons (-) from the silver-particles. Accordingly, the silver-particles having lost electrons (−) may be oxidized to silver ions 182b again. As a result, generation of the silver-particles can be prevented.

이상에서 설명한 바와 같이, 상기 제1 화소 전극층(180a)을 패터닝하여 제1 화소 전극(180)을 형성하는 식각 공정을 2 단계 식각 공정으로 수행함으로써 상기 제1 화소 전극(180)을 형성하는 공정에서 발생하는 은-파티클의 개수를 줄일 수 있다. 또한, 상기 은 이온(182b)이 상기 패드 전극(160)에 포함된 알루미늄과의 반응을 차단함으로써 상기 패드 전극(160)의 측면이 부식되는 것을 막을 수 있다. As described above, in the process of forming the first pixel electrode 180 by performing the etching process of forming the first pixel electrode 180 by patterning the first pixel electrode layer 180a as a two-step etching process, The number of generated silver-particles can be reduced. In addition, the side surface of the pad electrode 160 may be prevented from being corroded by blocking the reaction of the silver ions 182b with the aluminum included in the pad electrode 160 .

상기 제2 식각 공정에 의해 상기 표시 영역(DA)에 형성된 상기 제2 전극층(182a) 및 제1 전극층(181a)은 상기 제1 화소 전극(180)의 제2 전극(182) 및 제1 전극(181)으로 패터닝 된다. 따라서, 상기 전극 영역(EA)에는 유기 발광 다이오드(OLED)의 제1 화소 전극(180)이 형성된다. 상기 제1 화소 전극(180)의 에지 부분에는 상기 제1 식각 공정에서 상기 제1 전극층(181a)에 형성된 언더컷(UDC)을 포함한다. 상기 제1 화소 전극(180)의 언더컷의 길이는 약190 nm 내지 250 nm 일 수 있다. The second electrode layer 182a and the first electrode layer 181a formed in the display area DA by the second etching process are the second electrode 182 and the first electrode ( 181) is patterned. Accordingly, the first pixel electrode 180 of the organic light emitting diode OLED is formed in the electrode area EA. An undercut UDC formed on the first electrode layer 181a in the first etching process is included in an edge portion of the first pixel electrode 180 . The length of the undercut of the first pixel electrode 180 may be about 190 nm to 250 nm.

또한, 상기 비표시 영역(NDA)에 형성된 상기 제2 전극층(182a) 및 제1 전극층(181a)이 제거되어, 상기 패드 전극(160)을 노출한다. In addition, the second electrode layer 182a and the first electrode layer 181a formed in the non-display area NDA are removed to expose the pad electrode 160 .

상기 제2 식각 공정이 완료된 후, 상기 포토레지스트 패턴(PRP)을 제거한다. 또한, 별도의 세정 공정을 통해, 상기 층간 절연막(135), 패드 전극(170) 및 평탄화막(175) 상에 남아 있는 은-파티클을 제거할 수 있다.After the second etching process is completed, the photoresist pattern PRP is removed. In addition, silver-particles remaining on the interlayer insulating layer 135 , the pad electrode 170 , and the planarization layer 175 may be removed through a separate cleaning process.

도 3 및 도 10을 참조하면, 상기 평탄화막(175) 상의 표시 영역(DA)에 상기 제1 화소 전극(180)을 덮는 화소 정의막(190)을 형성할 수 있다. 예를 들면, 상기 화소 정의막(190)은 폴리이미드(polyimide)계 수지, 포토레지스트(photoresist), 아크릴(acryl)계 수지, 폴리아미드(polyamide)계 수지, 실록산(siloxane)계 수지 등으로 형성될 수 있다. 3 and 10 , a pixel defining layer 190 covering the first pixel electrode 180 may be formed in the display area DA on the planarization layer 175 . For example, the pixel defining layer 190 is formed of a polyimide-based resin, a photoresist, an acryl-based resin, a polyamide-based resin, a siloxane-based resin, or the like. can be

상기 화소 정의막(190)을 패터닝하여, 상기 제1 화소 전극(180)의 상면을 노출시키는 개구를 형성할 수 있다. 상기 화소 정의막(190)은 상기 제1 화소 전극(180)의 에지 부분에 형성된 상기 언더컷(UDC)과 중첩되도록 형성된다. 따라서, 상기 화소 정의막(190)에 의해 상기 제1 화소 전극(180)의 상기 언더컷(UDC)에 의한 표시 불량이 시인되는 것을 막을 수 있다. The pixel defining layer 190 may be patterned to form an opening exposing a top surface of the first pixel electrode 180 . The pixel defining layer 190 is formed to overlap the undercut UDC formed on an edge portion of the first pixel electrode 180 . Accordingly, it is possible to prevent a display defect caused by the undercut UDC of the first pixel electrode 180 from being recognized by the pixel defining layer 190 .

상기 제1 화소 전극(180)을 노출하는 상기 개구 내에 유기 발광층(210)을 형성할 수 있다. 예를 들면, 상기 유기 발광층(210)은 스크린 인쇄, 잉크젯 인쇄, 증착 등의 방법을 이용하여 저분자 유기 화합물 또는 고분자 유기 화합물로 형성될 수 있다.An organic emission layer 210 may be formed in the opening exposing the first pixel electrode 180 . For example, the organic light emitting layer 210 may be formed of a low molecular weight organic compound or a high molecular weight organic compound using a method such as screen printing, inkjet printing, or deposition.

이후, 상기 화소 정의막(190) 및 상기 유기 발광층(210) 상에 제2 화소 전극(220)을 형성할 수 있다. Thereafter, a second pixel electrode 220 may be formed on the pixel defining layer 190 and the organic emission layer 210 .

상기 제2 화소 전극(220)은 리튬(Li), 칼슘(Ca), 리튬 불화물(LiF), 알루미늄(Al), 은(Ag), 마그네슘(Mg) 등으로 형성될 수 있다. 예를 들면, 상기 제2 화소 전극(220)은 마그네슘(Mg)을 포함하는 제1 층 및 은(Ag)을 포함하는 제2 층이 적층된 Mg/Ag 적층 구조를 포함할 수 있다. The second pixel electrode 220 may be formed of lithium (Li), calcium (Ca), lithium fluoride (LiF), aluminum (Al), silver (Ag), magnesium (Mg), or the like. For example, the second pixel electrode 220 may include an Mg/Ag stack structure in which a first layer including magnesium (Mg) and a second layer including silver (Ag) are stacked.

도 11a 및 도 11b는 실시예와 비교예에 따른 은-파티클의 발생 여부를 비교하기 위한 사진이다. 도 12a 및 도 12b는 실시예와 비교예에 따른 언더컷 발생 여부를 비교하기 위한 사진이다. 11A and 11B are photographs for comparing the generation of silver-particles according to Examples and Comparative Examples. 12A and 12B are photographs for comparing whether an undercut is generated according to an Example and a Comparative Example.

실시예에 따른 ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정은 상부 ITO 층을 먼저 식각하는 제1 식각 단계 및 Ag층 및 하부 ITO 층을 일괄 식각하는 제2 식각 단계를 포함한다. The etching process of the pixel electrode layer having a stacked structure of ITO/Ag/ITO according to the embodiment includes a first etching step of first etching the upper ITO layer, and a second etching step of batch etching the Ag layer and the lower ITO layer.

비교예 1에 따른 ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정은 상부 ITO 층, Ag층 및 하부 ITO 층을 동시에 일괄 식각한다. The etching process of the pixel electrode layer having a stacked structure of ITO/Ag/ITO according to Comparative Example 1 simultaneously etches the upper ITO layer, the Ag layer, and the lower ITO layer.

비교예 2에 따른 ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정은 상부 ITO 및 Ag 층을 먼저 일괄 식각하는 제1 식각 단계 및 하부 ITO 층을 식각하는 제2 식각 단계를 포함한다. The etching process of the pixel electrode layer having a stacked structure of ITO/Ag/ITO according to Comparative Example 2 includes a first etching step of first batch etching the upper ITO and Ag layers, and a second etching step of etching the lower ITO layer.

표 1은 실시예와 비교예에 따른 은-파티클의 발생 여부를 비교한 데이터를 나타낸다. Table 1 shows data comparing the occurrence of silver-particles according to Examples and Comparative Examples.

<표1><Table 1>

Figure 112020005209215-pat00001
Figure 112020005209215-pat00001

도 11a 및 <표 1>을 참조하면, 실시예의 경우 패드 전극(160) 상에 은-파티클(Ag P/C)이 거의 발생하지 않았다. 11A and <Table 1>, in the case of the embodiment, silver particles (Ag P/C) were hardly generated on the pad electrode 160 .

한편, 도 11b 및 <표 1>을 참조하면, 비교예 1의 경우 패드 전극(160) 상에는 은-파티클(Ag P/C)이 다수 발생하였다. 또한, 비교예 2의 경우 역시 패드 전극 상에는 은-파티클(Ag P/C)이 다수 발생하였다. Meanwhile, referring to FIG. 11B and <Table 1>, in Comparative Example 1, a large number of silver-particles (Ag P/C) were generated on the pad electrode 160 . In addition, in the case of Comparative Example 2, silver-particles (Ag P/C) were also generated on the pad electrode.

상기 은-파티클(Ag P/C)의 발생 여부와 관련하여 패드 전극 상의 전극층에 언더컷의 형성 여부를 비교해 보면, 은-파티클(Ag P/C)이 발생하지 않은 실시예의 경우 패드 전극(160) 상의 전극층에 상기 언더컷이 형성되었다. 한편, 상기 은-파티클(Ag P/C)이 다수 발생한 비교예 1 및 2의 경우 상기 패드 전극(160) 상의 전극층에 언더컷이 형성되지 않았다. Comparing whether the undercut is formed in the electrode layer on the pad electrode with respect to the generation of the silver particles (Ag P/C), in the embodiment in which the silver particles (Ag P/C) are not generated, the pad electrode 160 . The undercut was formed on the upper electrode layer. On the other hand, in Comparative Examples 1 and 2 in which a large number of silver particles (Ag P/C) were generated, no undercut was formed in the electrode layer on the pad electrode 160 .

따라서, 패드 전극 상의 전극층에 언더컷이 형성된 경우 상기 은-파티클(Ag P/C)이 발생되지 않았음을 확인할 수 있다. Therefore, when the undercut is formed in the electrode layer on the pad electrode, it can be confirmed that the silver-particles (Ag P/C) are not generated.

표 2는 실시예와 비교예에 따른 언더컷의 발생 여부를 비교한 데이터이다. Table 2 is data comparing the occurrence of undercuts according to Examples and Comparative Examples.

<표 2><Table 2>

Figure 112020005209215-pat00002
Figure 112020005209215-pat00002

도 12a 및 <표 2>를 참조하면, 상기 실시예의 경우 패드 전극(160) 상의 전극층에 형성된 언더컷(UDC) 길이는 약196.7 nm 이고, 비교예 1의 경우 패드 전극 상의 전극층에 형성된 언더컷 길이는 약106.5 nm 이고, 비교예 2의 경우 패드 전극 상의 전극층에 형성된 언더컷 길이는 약181.0 nm 이었다. 12A and <Table 2>, in the case of the above embodiment, the length of the undercut (UDC) formed in the electrode layer on the pad electrode 160 is about 196.7 nm, and in the case of Comparative Example 1, the length of the undercut formed in the electrode layer on the pad electrode is about 106.5 nm, and in Comparative Example 2, the undercut length formed in the electrode layer on the pad electrode was about 181.0 nm.

도 12b를 참조하면, 실시예의 언더컷(UDC)은 상기 비교예 1의 언더컷(UDC1) 보다 대략 2배 정도 수준이다. Referring to FIG. 12B , the undercut UDC of the example is about twice that of the undercut UDC1 of the comparative example 1.

실시예와 같이 상기 화소 전극층을 2 단계 식각 공정으로 식각하는 경우 상기 패드 전극 상의 전극층에 형성된 언더컷은 비교예 1과 같이 상기 화소 전극층을 일괄 식각하는 경우 상기 패드 전극 상의 전극층에 형성된 언더컷 보다 2배 정도로 크게 형성되었다. 한편, 상기 언더컷이 크게 형성된 실시예에서 상기 은-파티클(Ag P/C)이 발생하지 않았음을 확인할 수 있다. When the pixel electrode layer is etched by a two-step etching process as in the embodiment, the undercut formed on the electrode layer on the pad electrode is twice as large as the undercut formed on the electrode layer on the pad electrode when the pixel electrode layer is batch-etched as in Comparative Example 1. formed large. On the other hand, in the embodiment in which the undercut is large, it can be seen that the silver-particles (Ag P/C) are not generated.

결과적으로 상기 패드 전극 상의 전극층에 언더컷이 형성된 경우 은-파티클(Ag P/C)이 발생되지 않았음을 확인할 수 있다. As a result, when the undercut is formed in the electrode layer on the pad electrode, it can be confirmed that silver-particles (Ag P/C) are not generated.

이상의 본 발명의 실시예들에 따르면, ITO/Ag/ITO의 적층 구조를 갖는 화소 전극층의 식각 공정을 상부 ITO 층을 먼저 제1 식각 공정으로 패터닝하고 Ag층 및 하부 ITO 층을 이어 제2 식각 공정으로 패터닝하는 2 단계 식각 공정을 통해서 은-파티클의 발생을 억제할 수 있다. 결과적으로 은-파티클에 의해 제조 공정 상에 발생할 수 있는 불량을 제거할 수 있다. 또한, 상기 패드 전극에 포함된 알루미늄과의 반응을 차단함으로써 상기 패드 전극의 측면이 부식되는 것을 막을 수 있다. According to the above embodiments of the present invention, in the etching process of the pixel electrode layer having a stacked structure of ITO/Ag/ITO, the upper ITO layer is first patterned by the first etching process, and the Ag layer and the lower ITO layer are followed by the second etching process The generation of silver-particles can be suppressed through the two-step etching process of patterning with . As a result, it is possible to remove defects that may occur in the manufacturing process due to the silver particles. In addition, it is possible to prevent the side surface of the pad electrode from being corroded by blocking the reaction with the aluminum included in the pad electrode.

본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자 기기에 유용하게 이용될 수 있다.The present invention can be applied to a display device and various devices and systems including the same. Accordingly, the present invention is a mobile phone, a smart phone, a PDA, a PMP, a digital camera, a camcorder, a PC, a server computer, a workstation, a notebook computer, a digital TV, a set-top box, a music player, a portable game console, a navigation system, a smart card, a printer It can be usefully used in various electronic devices such as

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범상에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.Although the above has been described with reference to the preferred embodiments of the present invention, those skilled in the art can variously modify and change the present invention without departing from the spirit and scope of the present invention described in the claims below. you will understand that you can

110: 기판 120: 반도체층
130: 게이트 전극 140: 소스 전극
150: 드레인 전극 160: 패드 전극
175 : 평탄화막 180 : 제1 화소 전극
210 : 유기 발광층 220 : 제2 화소 전극
UDC : 언더컷 OLED : 유기 발광 다이오드
110: substrate 120: semiconductor layer
130: gate electrode 140: source electrode
150: drain electrode 160: pad electrode
175: planarization layer 180: first pixel electrode
210: organic light emitting layer 220: second pixel electrode
UDC: Undercut OLED: Organic Light Emitting Diode

Claims (19)

표시 영역 및 비표시 영역을 포함하는 기판;
상기 기판 상의 상기 표시 영역에 배치되는 박막 트랜지스터;
상기 박막 트랜지스터 상의 상기 표시 영역에 배치되고, 순차적으로 적층된 제1 도전층, 제2 도전층 및 제3 도전층을 포함하며, 상기 제1 도전층의 길이는 상기 제2 도전층의 길이보다 작은 화소 전극;
상기 화소 전극 상에 배치되는 유기 발광층; 및
상기 유기 발광층 상에 배치되는 대향 전극을 포함하고,
상기 화소 전극의 에지 부분에서 상기 제1 도전층과 상기 제2 도전층의 길이 차이는 190nm 내지 250nm인 표시 장치.
a substrate including a display area and a non-display area;
a thin film transistor disposed in the display area on the substrate;
a first conductive layer, a second conductive layer, and a third conductive layer disposed in the display area on the thin film transistor and sequentially stacked, wherein a length of the first conductive layer is smaller than a length of the second conductive layer pixel electrode;
an organic light emitting layer disposed on the pixel electrode; and
a counter electrode disposed on the organic light emitting layer;
A difference in length between the first conductive layer and the second conductive layer in the edge portion of the pixel electrode is 190 nm to 250 nm.
제 1 항에 있어서, 상기 박막 트랜지스터는,
상기 기판 상에 배치되는 반도체층;
상기 반도체층 상에 배치되는 게이트 전극; 및
상기 게이트 전극 상에 배치되는 소스 전극 및 드레인 전극을 포함하는 것을 특징으로 하는 표시 장치.
According to claim 1, wherein the thin film transistor,
a semiconductor layer disposed on the substrate;
a gate electrode disposed on the semiconductor layer; and
and a source electrode and a drain electrode disposed on the gate electrode.
제 2 항에 있어서, 상기 게이트 전극과 상기 화소 전극은 상이한 물질을 함유하는 것을 특징으로 하는 표시 장치.The display device of claim 2 , wherein the gate electrode and the pixel electrode contain different materials. 제 3 항에 있어서, 상기 게이트 전극은 단일층으로 형성되는 것을 특징으로 하는 표시 장치.The display device of claim 3 , wherein the gate electrode is formed as a single layer. 제 2 항에 있어서,
상기 기판 상에 배치되고, 상기 표시 영역에서 상기 반도체층을 덮는 게이트 절연막; 및
상기 게이트 절연막 상에 배치되고, 상기 표시 영역에서 상기 게이트 전극을 덮는 층간 절연막을 더 포함하는 것을 특징으로 하는 표시 장치.
3. The method of claim 2,
a gate insulating layer disposed on the substrate and covering the semiconductor layer in the display area; and
and an interlayer insulating layer disposed on the gate insulating layer and covering the gate electrode in the display area.
제 5 항에 있어서, 상기 게이트 절연막 및 상기 층간 절연막은 상기 표시 영역으로부터 상기 비표시 영역으로 연장되는 것을 특징으로 하는 표시 장치.The display device of claim 5 , wherein the gate insulating layer and the interlayer insulating layer extend from the display area to the non-display area. 제 1 항에 있어서, 상기 제1 도전층은 인듐 주석 산화물(ITO)을 포함하고,
상기 제2 도전층은 은(Ag)을 포함하며,
상기 제3 도전층은 인듐 주석 산화물(ITO)을 포함하는 것을 특징으로 하는 표시 장치.
The method of claim 1, wherein the first conductive layer comprises indium tin oxide (ITO),
The second conductive layer includes silver (Ag),
The third conductive layer includes indium tin oxide (ITO).
제 1 항에 있어서,
상기 박막 트랜지스터와 상기 화소 전극 사이에 배치되는 절연층을 더 포함하는 것을 특징으로 하는 표시 장치.
The method of claim 1,
and an insulating layer disposed between the thin film transistor and the pixel electrode.
제 8 항에 있어서, 상기 절연층은 상기 기판 상의 상기 표시 영역에 배치되고, 상기 비표시 영역에는 배치되지 않는 것을 특징으로 하는 표시 장치.The display device of claim 8 , wherein the insulating layer is disposed in the display area on the substrate and not in the non-display area. 제 8 항에 있어서,
상기 절연층 상에 배치되고, 상기 화소 전극의 일부를 커버하여 상기 화소 전극의 일부분을 노출시키는 개구가 형성된 화소 정의막을 더 포함하는 것을 특징으로 하는 표시 장치.
9. The method of claim 8,
and a pixel defining layer disposed on the insulating layer and having an opening that covers a portion of the pixel electrode and exposes a portion of the pixel electrode.
제 10 항에 있어서, 상기 화소 정의막은 상기 절연층 상의 상기 표시 영역에 배치되고, 상기 비표시 영역에는 배치되지 않는 것을 특징으로 하는 표시 장치.The display device of claim 10 , wherein the pixel defining layer is disposed in the display area on the insulating layer and is not disposed in the non-display area. 삭제delete 표시 영역 및 비표시 영역을 포함하는 기판;
상기 기판 상의 상기 표시 영역에 배치되는 박막 트랜지스터;
상기 기판 상의 상기 비표시 영역에 배치되는 패드 전극;
상기 박막 트랜지스터 상의 상기 표시 영역에 배치되고, 순차적으로 적층된 제1 도전층, 제2 도전층 및 제3 도전층을 포함하며, 상기 제1 도전층의 길이는 상기 제2 도전층의 길이보다 작은 화소 전극;
상기 화소 전극 상에 배치되는 유기 발광층; 및
상기 유기 발광층 상에 배치되는 대향 전극을 포함하고,
상기 제2 및 제3 도전층들은 정 테이퍼(forward-tapered) 형상을 갖는 표시 장치.
a substrate including a display area and a non-display area;
a thin film transistor disposed in the display area on the substrate;
a pad electrode disposed in the non-display area on the substrate;
a first conductive layer, a second conductive layer, and a third conductive layer disposed in the display area on the thin film transistor and sequentially stacked, wherein a length of the first conductive layer is smaller than a length of the second conductive layer pixel electrode;
an organic light emitting layer disposed on the pixel electrode; and
a counter electrode disposed on the organic light emitting layer;
The second and third conductive layers have a forward-tapered shape.
제 13 항에 있어서, 상기 박막 트랜지스터는,
상기 기판 상에 배치되는 반도체층;
상기 반도체층 상에 배치되는 게이트 전극; 및
상기 게이트 전극 상에 배치되는 소스 전극 및 드레인 전극을 포함하는 것을 특징으로 하는 표시 장치.
14. The method of claim 13, wherein the thin film transistor,
a semiconductor layer disposed on the substrate;
a gate electrode disposed on the semiconductor layer; and
and a source electrode and a drain electrode disposed on the gate electrode.
제 14 항에 있어서, 상기 소스 및 드레인 전극들은 상기 패드 전극과 동일한 물질을 함유하는 것을 특징으로 하는 표시 장치.The display device of claim 14 , wherein the source and drain electrodes contain the same material as the pad electrode. 제 14 항에 있어서,
상기 기판 상에 배치되고, 상기 표시 영역에서 상기 반도체층을 덮는 게이트 절연막; 및
상기 게이트 절연막 상에 배치되고, 상기 표시 영역에서 상기 게이트 전극을 덮는 층간 절연막을 더 포함하는 것을 특징으로 하는 표시 장치.
15. The method of claim 14,
a gate insulating layer disposed on the substrate and covering the semiconductor layer in the display area; and
and an interlayer insulating layer disposed on the gate insulating layer and covering the gate electrode in the display area.
제 16 항에 있어서, 상기 층간 절연막의 상면은 상기 표시 영역에서 상기 소스 및 드레인 전극들과 접촉하고, 상기 비표시 영역에서 상기 패드 전극과 접촉하는 것을 특징으로 하는 표시 장치.The display device of claim 16 , wherein a top surface of the interlayer insulating layer contacts the source and drain electrodes in the display area and contacts the pad electrode in the non-display area. 제 13 항에 있어서, 상기 패드 전극은 순차적으로 적층되는 제1 층, 제2 층 및 제3 층을 포함하고, 상기 제1 층 및 상기 제3 층은 티타늄(Ti)을 포함하며, 상기 제2 층은 알루미늄(Al)을 포함하는 표시 장치. 14. The method of claim 13, wherein the pad electrode comprises a first layer, a second layer, and a third layer sequentially stacked, the first layer and the third layer comprising titanium (Ti), the second The layer is a display device including aluminum (Al). 제 13 항에 있어서, 상기 화소 전극과 상기 패드 전극은 상이한 물질을 포함하는 것을 특징으로 하는 표시 장치.The display device of claim 13 , wherein the pixel electrode and the pad electrode include different materials.
KR1020200006062A 2018-10-24 2020-01-16 Display device and method of manufacturing the same KR102313004B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020200006062A KR102313004B1 (en) 2018-10-24 2020-01-16 Display device and method of manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180127504A KR102070148B1 (en) 2018-10-24 2018-10-24 Display device and method of manufacturing the same
KR1020200006062A KR102313004B1 (en) 2018-10-24 2020-01-16 Display device and method of manufacturing the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020180127504A Division KR102070148B1 (en) 2018-10-24 2018-10-24 Display device and method of manufacturing the same

Publications (2)

Publication Number Publication Date
KR20200049713A KR20200049713A (en) 2020-05-08
KR102313004B1 true KR102313004B1 (en) 2021-10-15

Family

ID=70677988

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200006062A KR102313004B1 (en) 2018-10-24 2020-01-16 Display device and method of manufacturing the same

Country Status (1)

Country Link
KR (1) KR102313004B1 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101833235B1 (en) * 2011-07-14 2018-04-16 삼성디스플레이 주식회사 Thin-film transistor array substrate, organic light emitting display device comprising the same and manufacturing method of the same
JP6663668B2 (en) * 2015-09-10 2020-03-13 株式会社ジャパンディスプレイ Display device and method of manufacturing display device

Also Published As

Publication number Publication date
KR20200049713A (en) 2020-05-08

Similar Documents

Publication Publication Date Title
KR102070148B1 (en) Display device and method of manufacturing the same
CN107546245B (en) Organic light emitting display device and method of manufacturing the same
US10629846B2 (en) Flexible display apparatus
KR102706584B1 (en) Backplane for display device and method of manufacturing the same
CN106898551B (en) Method of manufacturing thin film transistor, thin film transistor substrate and flat panel display device
KR102661283B1 (en) Display substrate, method of manufacturing the same, and display device including the same
US10381418B2 (en) Organic light emitting diode display device
KR20160088978A (en) Organic light emitting display device and method of manufacturing the same
US12082479B2 (en) Display device and method of manufacturing the same
US10529790B2 (en) Organic light-emitting diode display and method of manufacturing the same with no cladding process
KR102254582B1 (en) Organic light emitting display device and method of manufacturing the same
KR102716630B1 (en) Display device and method of manufacturing the same
US11024699B2 (en) Display device and method of manufacturing display device
JP2007026866A (en) Method of manufacturing display device
KR102313004B1 (en) Display device and method of manufacturing the same
CN114156325A (en) Display substrate, display device and preparation method of display substrate

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant