KR102214186B1 - 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버 - Google Patents

멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버 Download PDF

Info

Publication number
KR102214186B1
KR102214186B1 KR1020190014447A KR20190014447A KR102214186B1 KR 102214186 B1 KR102214186 B1 KR 102214186B1 KR 1020190014447 A KR1020190014447 A KR 1020190014447A KR 20190014447 A KR20190014447 A KR 20190014447A KR 102214186 B1 KR102214186 B1 KR 102214186B1
Authority
KR
South Korea
Prior art keywords
memory
management unit
memory management
thread
available
Prior art date
Application number
KR1020190014447A
Other languages
English (en)
Other versions
KR20200097110A (ko
Inventor
권오현
이동진
박정환
배준규
Original Assignee
주식회사 티맥스티베로
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 티맥스티베로 filed Critical 주식회사 티맥스티베로
Priority to KR1020190014447A priority Critical patent/KR102214186B1/ko
Publication of KR20200097110A publication Critical patent/KR20200097110A/ko
Application granted granted Critical
Publication of KR102214186B1 publication Critical patent/KR102214186B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • G06F9/5016Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2209/00Indexing scheme relating to G06F9/00
    • G06F2209/50Indexing scheme relating to G06F9/50
    • G06F2209/5018Thread allocation

Abstract

본 개시의 일 실시예에 따라, 상기 멀티 프로세스 시스템을 구현하는 서버가 개시된다. 상기 서버는: 전체 프로세스의 메모리를 관리하는 전역 메모리 관리부; 상기 전체 프로세스 중 적어도 하나의 프로세스에 대한 메모리를 관리하는 복수의 프로세스 메모리 관리부; 및 상기 전체 프로세스 중 어느 하나에 포함되는 스레드의 메모리를 관리하는 복수의 스레드 메모리 관리부; 를 포함하고, 상기 전역 메모리 관리부는 상기 복수의 프로세스 메모리 관리부 중 어느 하나인 제 1 프로세스 메모리 관리부의 제 1 메모리 할당 요청에 응답하여 제 1 가용 메모리의 할당 여부를 결정하고, 상기 제 1 가용 메모리의 할당이 허용되지 않는 경우 상기 복수의 프로세스 메모리 관리부에 포함되는 적어도 하나의 제 2 프로세스 메모리 관리부로 제 1 가용 메모리 확보 요청을 송신하며, 그리고 상기 복수의 프로세스 메모리 중 어느 하나인 제 3 프로세스 메모리 관리부는 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 제 1 스레드 메모리 관리부의 제 2 메모리 할당 요청에 응답하여 제 2 가용 메모리의 할당 여부 결정하고, 상기 제 2 가용 메모리의 할당이 허용되지 않는 경우 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 적어도 하나의 제 2 스레드 메모리 관리부로 제 2 가용 메모리 확보 요청을 송신할 수 있다.

Description

멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버{SERVER USING HIERARCHICAL STURCTURED MEMORY MANAGEMENT TECHNIQUE ON MULTI PROCESS}
본 개시는 서버의 메모리 관리에 관한 것으로, 보다 구체적으로 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하여 서버의 메모리를 관리하는 것에 관한 것이다.
데이터베이스 서버가 멀티 프로세스 시스템으로 구현되는 경우, 각각의 프로세스는 전체 메모리 중 일부를 할당받을 수 있고, 이에 따라 각각의 프로세스는 할당된 메모리를 사용하여 작업을 수행할 수 있다. 사용자 단말로부터 서비스 요청이 수신되는 경우, 데이터베이스 서버는 프로세스 상에서 하나의 스레드로서 서비스 요청에 대한 작업을 수행할 수 있다. 이 경우, 스레드는 프로세스에 할당된 메모리를 사용할 수 있다. 하나의 프로세스 상에서 복수의 스레드가 처리되는 경우, 복수의 스레드는 프로세스에 할당된 메모리의 일부를 이용하여 개별적으로 처리될 수 있다.
복수의 프로세스가 동시에 처리되고, 또한 복수의 프로세스 각각에서 복수의 스레드가 동시에 처리되는 경우, 사용가능한 전체 메모리는 제한적이므로 유동적인 메모리 할당이 이루어질 필요가 있다. 어느 한 프로세스 또는 스레드에 대한 메모리의 부족은 전체 시스템의 성능 하락을 가져올 수 있으며, 경우에 따라 전체 시스템의 다운이 발생할 수도 있다. 따라서, 멀티 프로세스 시스템을 구현하는 서버 상의 제한적인 메모리를 효율적으로 사용하기 위한 방법이 요구된다.
KR 10-2018-0073851 A
본 개시는 전술한 배경 기술에 대응하여 안출된 것으로, 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버를 제공하기 위한 것이다.
본 개시의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
전술한 바와 같은 과제를 해결하기 위한 본 개시의 일 실시예에 따라, 멀티 프로세스 시스템을 구현하는 서버가 제공된다. 상기 서버는 :전체 프로세스의 메모리를 관리하는 전역 메모리 관리부; 상기 전체 프로세스 중 적어도 하나의 프로세스에 대한 메모리를 관리하는 복수의 프로세스 메모리 관리부; 및 상기 전체 프로세스 중 어느 하나에 포함되는 스레드의 메모리를 관리하는 복수의 스레드 메모리 관리부; 를 포함하고, 상기 전역 메모리 관리부는 상기 복수의 프로세스 메모리 관리부 중 어느 하나인 제 1 프로세스 메모리 관리부의 제 1 메모리 할당 요청에 응답하여 제 1 가용 메모리의 할당 여부를 결정하고, 상기 제 1 가용 메모리의 할당이 허용되지 않는 경우 상기 복수의 프로세스 메모리 관리부에 포함되는 적어도 하나의 제 2 프로세스 메모리 관리부로 제 1 가용 메모리 확보 요청을 송신하며, 그리고 상기 복수의 프로세스 메모리 중 어느 하나인 제 3 프로세스 메모리 관리부는 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 제 1 스레드 메모리 관리부의 제 2 메모리 할당 요청에 응답하여 제 2 가용 메모리의 할당 여부 결정하고, 상기 제 2 가용 메모리의 할당이 허용되지 않는 경우 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 적어도 하나의 제 2 스레드 메모리 관리부로 제 2 가용 메모리 확보 요청을 송신할 수 있다.
또한, 상기 전역 메모리 관리부는: 상기 복수의 프로세스 메모리 관리부에 포함되는 각각의 프로세스 메모리 관리부에 대한 프로세스 메모리 할당값 정보를 가지고, 그리고 상기 제 1 메모리 할당 요청을 수신하는 경우, 상기 프로세스 메모리 할당값에 기초하여 상기 제 1 가용 메모리의 할당 여부를 결정할 수 있다.
또한, 상기 제 2 프로세스 메모리 관리부는: 상기 제 1 가용 메모리 확보 요청을 수신하는 경우, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 할당값 정보 및 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 사용값을 비교하여 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값을 결정하고, 그리고 상기 제 2 프로세스 메모리 관리부의 상기 프로세스 메모리 잔여값이 상기 제 2프로세스 메모리 관리부의 프로세스 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
또한, 상기 제 2 프로세스 메모리 관리부는, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값을 초과하는 경우, 상기 제 2 프로세스 메모리 프로세스 메모리 중 적어도 일부를 상기 제 1 가용 메모리로 반환할 수 있다.
또한, 상기 전역 메모리 관리부는, 상기 제 1 가용 메모리 반환에 대응하여 제 1 가용 메모리의 할당 여부 재결정할 수 있다.
또한, 상기 제 2 프로세스 메모리 관리부는, 상기 제 2 프로세스 메모리 관리부의 상기 프로세스 메모리 잔여값이 상기 제2 프로세스 메모리 관리부의 상기 프로세스 메모리 기본값 미만인 경우, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리를 제 1 가용 메모리로 반환하지 않을 수 있다.
또한, 상기 전역 메모리 관리부는, 상기 제 1 가용 메모리의 반환이 없는 경우, 상기 제 1 프로세스 메모리 관리부로 제 1 메모리 할당 불가 명령을 송신할 수 있다.
또한, 상기 제 1 프로세스 메모리 관리부는, 상기 제 1 메모리 할당 불가 명령을 수신하는 경우, 상기 제 1 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신할 수 있다.
또한, 상기 프로세스 메모리 기본값은 상기 적어도 하나의 제 2 프로세스 메모리 관리부 각각에 대하여 개별적으로 설정될 수 있다.
또한, 상기 전역 메모리 관리부는, 상기 제 1 가용 메모리의 할당이 허용되는 경우, 상기 제 1 프로세스 메모리 관리부로 제 1 가용 메모리 중 적어도 일부에 대한 제 1 메모리 할당 명령을 송신하고, 상기 제 1 프로세스 메모리 관리부는, 상기 제 1 메모리 할당 명령을 수신하는 경우, 상기 제 1 메모리 할당 명령에 기초하여 제 1 메모리 할당 스레드로부터 상기 제 1 가용 메모리 중 적어도 일부를 할당받을 수 있다.
또한, 상기 전역 메모리 관리부는, 상기 제 1 프로세스 메모리 관리부가 복수로 존재하고, 복수의 상기 제 1 스레드 메모리 관리부로부터 복수의 제 1 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 1 메모리 할당 요청 각각의 수신 순서에 따라 제 1 가용 메모리의 할당 여부를 결정할 수 있다.
또한, 상기 제 3 프로세스 메모리 관리부는: 상기 제 1 스레드 메모리 관리부 및 상기 적어도 하나의 상기 제 2 스레드 메모리 관리부 각각에 대한 스레드 메모리 할당값 정보들을 가지고, 그리고 상기 제 2 메모리 할당 요청을 수신하는 경우, 상기 스레드 메모리 할당값에 기초하여 상기 제 2 가용 메모리의 할당 여부를 결정할 수 있다.
또한, 상기 제 2 스레드 메모리 관리부는, 상기 제 2 가용 메모리 확보 요청을 수신하는 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 할당값 정보 및 상기 제 2 스레드 메모리 관리부의 스레드 메모리 사용값을 비교하여, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값을 결정하고, 그리고 상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
또한, 상기 제 2 스레드 메모리 관리부는, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값을 초과하는 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 중 적어도 일부를 상기 제 2 가용 메모리로 반환할 수 있다.
또한, 상기 제 3 프로세스 메모리 관리부는, 상기 제 2 가용 메모리 반환에 대응하여 제 2 가용 메모리의 할당 여부 재결정할 수 있다.
또한, 상기 제 2 스레드 메모리 관리부는, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값 미만인 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리를 제 2 가용 메모리로 반환하지 않을 수 있다.
또한, 상기 제 3 프로세스 메모리 관리부는, 상기 제 2 가용 메모리의 반환이 없는 경우, 상기 제 1 스레드 메모리 관리부로 제 2 메모리 할당 불가 명령을 송신할 수 있다.
또한, 상기 제 1 스레드 메모리 관리부는, 상기 제 2 메모리 할당 불가 명령을 수신하는 경우, 제 2 메모리 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신할 수 있다.
또한, 상기 스레드 메모리 기본값은 상기 복수의 스레드 메모리 관리부 각각에 대하여 개별적으로 설정될 수 있다.
또한, 상기 제 3 프로세스 메모리 관리부는, 상기 제 2 가용 메모리의 할당이 허용되는 경우, 상기 제 1 스레드 메모리 관리부로 제 2 가용 메모리 중 적어도 일부에 대한 제 2 메모리 할당 명령을 송신하고, 상기 제 1 스레드 메모리 관리부는, 상기 제 2 메모리 할당 명령을 수신하는 경우, 상기 제 2 메모리 할당 명령에 기초하여 제 2 메모리 할당 스레드로부터 상기 제 2 가용 메모리 중 적어도 일부를 할당받을 수 있다.
또한, 상기 제 3 프로세스 메모리 관리부는, 상기 제 1 스레드 메모리 관리부가 복수로 존재하고, 복수의 상기 제 1 스레드 메모리 관리부로부터 복수의 제 2 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 2 메모리 할당 요청 각각의 수신 순서에 따라 제 2 가용 메모리의 할당 여부를 결정할 수 있다.
본 개시에서 얻을 수 있는 기술적 해결 수단은 이상에서 언급한 해결 수단들로 제한되지 않으며, 언급하지 않은 또 다른 해결 수단들은 아래의 기재로부터 본 개시가 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 개시는 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버를 제공하며, 서버의 메모리를 효율적으로 관리할 수 있다.
다양한 양상들이 이제 도면들을 참조로 기재되며, 여기서 유사한 참조 번호들은 총괄적으로 유사한 구성요소들을 지칭하는데 이용된다. 이하의 실시예에서, 설명 목적을 위해, 다수의 특정 세부사항들이 하나 이상의 양상들의 총체적 이해를 제공하기 위해 제시된다. 그러나, 그러한 양상(들)이 이러한 구체적인 세부사항들 없이 실시될 수 있음은 명백할 것이다. 다른 예시들에서, 공지의 구조들 및 장치들이 하나 이상의 양상들의 기재를 용이하게 하기 위해 블록도 형태로 도시된다.
도 1은 멀티 프로세스 시스템 상에서 본 발명의 몇몇 실시예를 구현할 수 있는 데이터 처리 시스템을 도시한다.
도 2는 본 발명의 몇몇 실시예에 따른 서버(100)를 도시한다.
도 3은 본 발명의 몇몇 실시예에 따른 계층적 구조의 메모리 관리 기법을 설명하기 위한 도면이다.
도 4는 본 개시의 몇몇 실시예에 따른 전역 메모리 관리부(1000)에 의한 복수의 프로세스의 메모리 관리를 설명하기 위한 도면이다.
도 5는 본 개시의 몇몇 실시예에 따른 제 1 메모리 확보 요청에 대한 제 2 프로세스 메모리 관리부의 예시적인 동작을 설명하기 위한 도면이다.
도 6은 본 개시의 몇몇 실시예에 따른 제 1 메모리 확보 요청에 대한 제 2 프로세스 메모리 관리부의 다른 예시적인 동작을 설명하기 위한 도면이다.
도 7는 본 개시의 몇몇 실시예에 따른 제 3 프로세스 메모리 관리부(2300)에 의한 복수의 프로세스의 메모리 관리를 설명하기 위한 도면이다.
도 8은 본 개시의 몇몇 실시예에 따른 제 2 메모리 확보 요청에 대한 제 2 스레드 메모리 관리부의 예시적인 동작을 설명하기 위한 도면이다.
도 9는 본 개시의 몇몇 실시예에 따른 제 2 메모리 확보 요청에 대한 제 2 스레드 메모리 관리부의 다른 예시적인 동작을 설명하기 위한 도면이다.
도 10은 본 개시의 몇몇 실시예에 따른 전역 메모리 관리부(1000)에 의한 복수의 프로세스의 메모리 관리 방법을 설명하기 위한 흐름도이다.
도 11은 본 개시의 몇몇 실시예에 따른 제 3 프로세스 메모리 관리부(2300)에 의한 복수의 스레드의 메모리 관리 방법을 설명하기 위한 흐름도이다.
도 12는 본 개시의 일 실시예들이 구현될 수 있는 예시적인 컴퓨팅 환경에 대한 간략하고 일반적인 개략도를 도시한다.
다양한 실시예들이 이제 도면을 참조하여 설명된다. 본 명세서에서, 다양한 설명들이 본 개시의 이해를 제공하기 위해서 제시된다. 그러나, 이러한 실시예들은 이러한 구체적인 설명 없이도 실행될 수 있음이 명백하다.
본 명세서에서 사용되는 용어 "컴포넌트", "모듈", "시스템" 등은 컴퓨터-관련 엔티티, 하드웨어, 펌웨어, 소프트웨어, 소프트웨어 및 하드웨어의 조합, 또는 소프트웨어의 실행을 지칭한다. 예를 들어, 컴포넌트는 프로세서상에서 실행되는 처리과정(procedure), 프로세서, 객체, 실행 스레드, 프로그램, 및/또는 컴퓨터일 수 있지만, 이들로 제한되는 것은 아니다. 예를 들어, 컴퓨팅 장치에서 실행되는 애플리케이션 및 컴퓨팅 장치 모두 컴포넌트일 수 있다. 하나 이상의 컴포넌트는 프로세서 및/또는 실행 스레드 내에 상주할 수 있다. 일 컴포넌트는 하나의 컴퓨터 내에 로컬화 될 수 있다. 일 컴포넌트는 2개 이상의 컴퓨터들 사이에 분배될 수 있다. 또한, 이러한 컴포넌트들은 그 내부에 저장된 다양한 데이터 구조들을 갖는 다양한 컴퓨터 판독가능한 매체로부터 실행할 수 있다. 컴포넌트들은 예를 들어 하나 이상의 데이터 패킷들을 갖는 신호(예를 들면, 로컬 시스템, 분산 시스템에서 다른 컴포넌트와 상호작용하는 하나의 컴포넌트로부터의 데이터 및/또는 신호를 통해 다른 시스템과 인터넷과 같은 네트워크를 통해 전송되는 데이터)에 따라 로컬 및/또는 원격 처리들을 통해 통신할 수 있다.
더불어, 용어 "또는"은 배타적 "또는"이 아니라 내포적 "또는"을 의 미하는 것으로 의도된다. 즉, 달리 특정되지 않거나 문맥상 명확하지 않은 경우에, "X는 A 또는 B를 이용한다"는 자연적인 내포적 치환 중 하나를 의미하는 것으로 의도된다. 즉, X가 A를 이용하거나; X가 B를 이용하거나; 또는 X가 A 및 B 모두를 이용하는 경우, "X는 A 또는 B를 이용한다"가 이들 경우들 어느 것으로도 적용될 수 있다. 또한, 본 명세서에 사용된 "및/또는"이라는 용어는 열거된 관련 아이템들 중 하나 이상의 아이템의 가능한 모든 조합을 지칭하고 포함하는 것으로 이해되어야 한다.
또한, "포함한다" 및/또는 "포함하는"이라는 용어는, 해당 특징 및/또는 구성요소가 존재함을 의미하는 것으로 이해되어야 한다. 다만, "포함한다" 및/또는 "포함하는"이라는 용어는, 하나 이상의 다른 특징, 구성요소 및/또는 이들의 그룹의 존재 또는 추가를 배제하지 않는 것으로 이해되어야 한다. 또한, 달리 특정되지 않거나 단수 형태를 지시하는 것으로 문맥상 명확하지 않은 경우에, 본 명세서와 청구범위에서 단수는 일반적으로 "하나 또는 그 이상"을 의미하는 것으로 해석되어야 한다.
당업자들은 추가적으로 여기서 개시된 실시예들과 관련되어 설명된 다양한 예시 적 논리적 블록들, 구성들, 모듈들, 회로들, 수단들, 로직들, 및 알고리즘 단계들이 전자 하드웨어, 컴퓨터 소프트웨어, 또는 양쪽 모두의 조합들로 구현될 수 있음을 인식해야 한다. 하드웨어 및 소프트웨어의 상호교환성을 명백하게 예시하기 위해, 다양한 예시 적 컴포넌트들, 블록들, 구성들, 수단들, 로직들, 모듈들, 회로들, 및 단계들은 그들의 기능성 측면에서 일반적으로 위에서 설명되었다. 그러한 기능성이 하드웨어로 또는 소프트웨어로서 구현되는지 여부는 전반적인 시스템에 부과된 특정 어플리케이션(application) 및 설계 제한들에 달려 있다. 숙련된 기술자들은 각각의 특정 어플리케이션들을 위해 다양한 방법들로 설명된 기능성을 구현할 수 있다. 다만, 그러한 구현의 결정들이 본 개시내용의 영역을 벗어나게 하는 것으로 해석되어서는 안된다.
제시된 실시예들에 대한 설명은 본 개시의 기술 분야에서 통상의 지 식을 가진 자가 본 발명을 이용하거나 또는 실시할 수 있도록 제공된다. 이러한 실시예들에 대한 다양한 변형들은 본 개시의 기술 분야에서 통상의 지식을 가진 자에게 명백할 것이다. 여기에 정의된 일반적인 원리들은 본 개시의 범위를 벗어남이 없이 다른 실시예들에 적용될 수 있다. 그리하여, 본 발명은 여기에 제시된 실시예들로 한정되는 것이 아니다. 본 발명은 여기에 제시된 원리들 및 신규한 특징들과 일관되는 최광의의 범위에서 해석되어야 할 것이다.
도 1은 멀티 프로세스 시스템 상에서 본 발명의 실시예를 구현할 수 있는 데이터 처리 시스템을 도시한다. 네트워크 데이터 처리 시스템은 본 발명의 일 실시예에 따라 멀티 프로세스 시스템을 구현할 수 있는 컴퓨터 네트워크를 포함할 수 있다. 네트워크 데이터 처리 시스템은 네트워크 데이터 처리 시스템 내에서 함께 접속된 각종 디바이스 및 컴퓨터들 간에 통신을 위한 네트워크(300)를 포함할 수 있다. 네트워크(300)는 유선, 무선 통신 링크 또는 광섬유 케이블과 같은 접속들을 포함할 수 있다.
도시된 예에 있어서, 서버(100)는 네트워크(300)에 접속될 수 있다. 또한, 사용자 단말(200)들이 네트워크(300)에 접속할 수 있다. 사용자 단말(200)들은 예를 들자면 개인용 컴퓨터 또는 네트워크 컴퓨터일 수 있다. 도시된 예에 있어서, 서버(100)는 부트 파일, 운영체제 및 사용자 단말(200)들에 대한 애플리케이션과 같은 정보를 제공할 수 있다. 사용자 단말(200)들은 이 예에서 서버(100)에 대한 클라이언트들일 수 있다. 네트워크 데이터 처리 시스템은 도시하지 않은 추가의 서버, 단말 및 기타 장치들을 포함할 수 있다.
네트워크 데이터 처리 시스템에서 컴퓨터 프로그램은 임의의 컴퓨터 판독가능 저장 매체에 저장되고, 컴퓨팅 장치 또는 기타 디바이스에 다운로드되어 사용될 수 있다. 예를 들면, 프로그램 코드는 서버(100)의 컴퓨터 판독가능 저장 매체에 저장되고, 네트워크(300)를 통해 사용자 단말(200)에 다운로드되어, 사용자 단말(200)에서 사용될 수 있다.
도시된 예에 있어서, 네트워크 데이터 처리 시스템은 네트워크(300)가 전송 제어 프로토콜/인터넷 프로토콜(TCP/IP) 슈트의 프로토콜을 이용하여 서로 통신하는 네트워크 및 게이트웨이의 범세계적 집합을 나타내는 유/무선 인터넷일 수 있다. 무선 인터넷 기술로는 WLAN(Wireless LAN)(Wi-Fi), Wibro(Wireless broadband), Wimax(World Interoperability for Microwave Access), HSDPA(High Speed Downlink Packet Access) 등이 이용될 수 있다. 유선 인터넷 기술로는 XDSL(Digital Subscriber Line), FTTH(Fibers to the home), PLC(Power Line Communication) 등이 이용될 수 있다. 물론, 네트워크 데이터 처리 시스템은 예를 들어 인트라넷(intranet), 근거리 통신망(LAN) 또는 광역 통신망(WAN)과 같은 다수의 다른 유형의 네트워크로서 또한 구현될 수도 있다. 여기서, 근거리 통신(short range communication) 기술로는 블루투스(Bluetooth), RFID(Radio Frequency Identification), 적외선 통신(IrDA, infrared Data Association), UWB(Ultra Wideband), ZigBee 등이 이용될 수 있다. 도 1은 단순히 예시이며, 다른 실시예를 제한하지 않는다.
도 2는 본 발명의 몇몇 실시예에 따른 서버(100)를 도시한다.
본 개시의 몇몇 실시예에서, 서버(100)는 프로세서(110), 메모리(120), 영구저장매체(130)를 포함할 수 있다. 물론, 본 개시의 일 실시예에서 서버(100)는 서버(100)의 컴퓨팅 환경을 수행하기 위한 다른 구성들을 포함할 수도 있다. 서버(100)는 단말 또는 서버일 수 있다. 예를 들어, 서버(100)는 도 1의 서버일 수 있고, 임의의 프로세스를 구현하는 컴퓨터 프로그램 또는 명령어들이 예시적인 실시예를 위하여 서버(100)에 의해 실행될 수 있다. 서버(100)는 임의의 형태의 장치를 모두 포함할 수 있다. 서버(100)는 디지털 기기로서, 랩탑 컴퓨터, 노트북 컴퓨터, 데스크톱 컴퓨터, 웹 패드, 이동 전화기와 같이 프로세서를 탑재하고 메모리를 구비한 연산 능력을 갖춘 디지털 기기일 수 있다. 또한, 서버(100)는 서비스를 처리하는 웹 서버일 수 있다.
프로세서(110)는 하나 이상의 코어로 구성될 수 있으며, 스레드, 컴퓨팅 장치의 중앙 처리 장치(CPU: central processing unit), 범용 그래픽 처리 장치 (GPGPU: general purpose graphics processing unit), 텐서 처리 장치(TPU: tensor processing unit) 등의 데이터 분석, 서비스 처리 위한 프로세서를 포함할 수 있다. 본 개시의 일 실시예에 따른 컴퓨팅 장치에서 수행되는 컴퓨터 프로그램은 CPU, GPGPU 또는 TPU 실행가능 프로그램일 수 있다. 프로세서(110)는 메모리(120)에 저장된 컴퓨터 프로그램을 판독하여 사용자 단말(200)로부터 호출된 트랜잭션을 처리할 수 있다. 본 개시의 몇몇 실시예에서 서버(100)는 CPU, GPGPU, 및 TPU 중 적어도 하나를 이용하여 트랜잭션을 분산하여 처리할 수 있다.
메모리(120)는 동적 램(DRAM, dynamic random access memory), 정적 램(SRAM, static random access memory) 등의 랜덤 액세스 메모리(RAM)와 같은, 프로세서가 직접 접근하는 주된 저장 장치로서 전원이 꺼지면 저장된 정보가 순간적으로 지워지는 휘발성(volatile) 저장 장치를 의미할 수 있지만, 이들로 한정되는 것은 아니다. 이러한 메모리는 프로세서(110)에 의하여 동작 될 수 있다.
영구저장매체(130)는 임의의 데이터를 지속적으로 저장할 수 있는 비-휘발성(non-volatile) 저장 매체를 포함할 수 있다. 예를 들어, 영구저장매체(130)는 디스크, 광학(optical) 디스크 및 광자기(magneto-optical) 저장 디바이스뿐만 아니라 플래시 메모리 및/또는 배터리-백업 메모리에 기초한 저장 디바이스를 포함할 수 있으며, 이에 한정되지 않는다.
서버(100)에 포함되는 컴포넌트들은 네트워크부(미도시)를 통해 서로 통신할 수 있다. 또한, 네트워크부는 네트워크(300)에 접속하기 위한 유/무선 인터넷 모듈을 포함할 수 있다. 또한, 네트워크부는 근거리 통신 모듈을 포함하여, 컴퓨팅 장치와 비교적 근거리에 위치하고 근거리 통신 모듈을 포함한 전자 장치와 데이터를 송수신할 수 있다. 본 개시의 일 실시예에서, 네트워크부는 네트워크의 연결 상태 및 네트워크의 송수신 속도를 감지할 수 있다. 네트워크부를 통해 수신된 데이터는 메모리(120) 또는 영구저장매체(130)를 통해 저장되거나, 또는 근거리 통신 모듈을 통해 근거리에 있는 다른 전자장치들로 전송될 수 있다.
네트워크부는 트랜잭션 처리 요청을 외부 컴퓨팅 장치(예를 들어, 사용자 단말(200))로부터 수신하여, 프로세서(110)에 전달할 수 있다. 트랜잭션 처리 요청을 수신한 프로세서(110)는 스레드를 통해 트랜잭션을 처리할 수 있다. 네트워크부는 트랜잭션을 처리하기 위한 데이터 및 트랜잭션을 처리하는 동안에 메모리를 제어하기 위한 데이터 등을 다른 컴퓨팅 장치, 서버 등과 송수신 할 수 있다. 또한, 네트워크부는 복수의 컴퓨팅 장치 사이에 통신을 가능하게 하여 복수의 컴퓨팅 장치 각각에서 요청된 트랜잭션 처리가 분산 수행되도록 할 수 있다.
트랜잭션(transaction)은 하나의 작업을 수행하기 위해 필요한 데이터베이스의 연산들을 모아놓은 것으로, 데이터베이스에서의 논리적인 단위일 수 있다. 스레드는 트랙잭션의 처리에 있어 하나의 작업 단위일 수 있다. 스레드는 프로세스 내에서 실행되는 흐름의 단위일 수 있다. 스레드는 트랜잭션에 대한 처리를 수행하는데 필요한 정보를 포함할 수 있다. 몇몇의 실시예에서, 트랜잭션은 클라이언트가 서버(100)를 이용하여 처리하고자 하는 업무를 수행하는데 필요한 연산의 집합을 포함할 수 있다. 예를 들어, 트랜잭션은 은행의 서버를 구성하는 서버(100)의 클라이언트(즉, 은행원의 단말 등)가 서버(100)를 이용하여 처리하고자 하는 고객 A에 대한 계좌이체 업무를 수행하는데 필요한 연산의 집합일 수 있다. 다른 예를 들어, 트랜잭션은 은행의 서버를 구성하는 서버(100)의 클라이언트(즉, 은행원의 단말 등)가 서버(100)를 이용하여 처리하고자 하는 고객 B에 대한 계좌 이체 업무, 계좌 조회 업무 등을 수행하는데 필요한 연산의 집합을 포함할 수도 있다. 전술한 트랜잭션의 기재는 예시일 뿐이며 본 개시는 이에 제한되지 않는다.
멀티 프로세스 시스템은 하나 이상의 프로세서를 통해 복수의 프로세스를 병렬처리할 수 있다. 또한, 하나의 프로세스 내에서 다중의 스레드가 동시에 수행될 수 있다. 본 개시의 몇몇 실시예에서, 프로세서(110)는 메모리(120)에 저장된 컴퓨터 프로그램을 판독하여 본 개시의 몇몇 실시예에 따른 계층적 구조의 메모리 관리 기법을 수행할 수 있다. 본 개시의 몇몇 실시예에 따른 계층적 구조의 메모리 관리 기법에서 프로세서(110)는 서버(100)와 서로 혼용되어 사용될 수 있다.
도 3은 본 발명의 몇몇 실시예에 따른 계층적 구조의 메모리 관리 기법을 설명하기 위한 도면이다.
본 개시의 몇몇 실시예에서, 프로세서(110)는 전체 프로세스의 메모리를 관리하는 전역 메모리 관리부(Global Memory manager, GMM), 전체 프로세스 중 적어도 하나의 프로세스에 대한 메모리를 관리하는 복수의 프로세스 메모리 관리부(Process Memory Manager, PMM), 및 상기 전체 프로세스 중 어느 하나에 포함되는 스레드의 메모리를 관리하는 복수의 스레드 메모리 관리부(Thread Memory Manager, TMM)를 포함할 수 있다.
도 3을 참조하면, 본 개시의 몇몇 실시예에 따른 계층적 구조는 전역 메모리 관리부(1000)-프로세스 메모리 관리부(2000)-스레드 메모리 관리부(3000)의 관계로 구성될 수 있다. 상술한 메모리 관리부 (1000, 2000, 3000)들은 IPC(iter process communication)을 통해 메모리 관리를 위한 정보를 송수신할 수 있다. 이러한 계층적 구조는 단지 예시에 불과하며, 몇몇 실시예에 따라 다양한 계층적 구조로 확장 또는 축소될 수 있다.
전역 메모리 관리부(1000)는 전체 메모리 (120) 중 전체 프로세스에 대해 할당된 메모리를 관리할 수 있다. 예를 들어, 도 3에 도시된 바와 같이, 전역 메모리 관리부(1000)는 4개의 프로세스 각각에 대한 메모리를 관리할 수 있다. 상술한 프로세스의 개수는 단지 예시에 불과하며, 이에 제한되는 것은 아니다. 전역 메모리 관리부(1000)는 전체 프로세스의 메모리 사용에 관한 정보를 포함할 수 있다. 전역 메모리 관리부(1000)는 전체 프로세스의 메모리 관리를 위해 복수의 프로세스 메모리 관리부(2000)와 통신할 수 있다. 전역 메모리 관리부(1000)는 전체 프로세스의 메모리 사용에 관한 정보에 기초하여 복수의 프로세스 중 어느 하나의 메모리 할당량의 증가를 허용할 수 있다. 또한, 전역 메모리 관리부(1000)는 전체 프로세스의 메모리 사용에 관한 정보에 기초하여 복수의 프로세스 중 어느 하나의 메모리 할당량의 감소를 허용할 수 있다. 다만, 이에 제한되지 않고, 전역 메모리 관리부(1000)는 전체 프로세스의 메모리 관리를 위한 다양한 동작을 수행할 수 있다.
프로세스 메모리 관리부(2000)는 전체 프로세스 중 어느 하나의 프로세스에 대해 할당된 메모리를 관리할 수 있다. 예를 들어, 도 3에 도시된 바와 같이, 4개의 프로세스 대하여 4개의 프로세스 메모리 관리부(2000)가 존재할 수 있다. 4개의 프로세스 메모리 관리부(2000)는 개별적으로 각각의 프로세스에 관한 메모리를 관리할 수 있다. 구체적으로 설명하면, 각각의 프로세스 메모리 관리부는 각각의 프로세스에 포함된 적어도 하나의 스레드들의 메모리를 관리할 수 있다. 예를 들어, 도 3을 참조하면, 각각 1 내지 4개의 스레드의 메모리를 관리하는 4개의 프로세스 메모리 관리부(2000)가 도시된다. 상술한 프로세스 메모리 관리부, 프로세스 및 스레드의 개수는 단지 예시에 불과하며, 이에 제한되는 것은 아니다. 각각의 프로세스 메모리 관리부(2000)는 각각의 프로세스에 포함되는 스레드들의 메모리 사용에 관한 정보(예를 들어, 각각의 스레드에 대한 메모리 할당량, 메모리 사용량 등)를 포함할 수 있다. 각각의 프로세스 메모리 관리부(2000)는 관리 중인 스레드들의 메모리 관리를 위해 각각의 스레드 메모리 관리부(3000)와 통신할 수 있다. 각각의 프로세스 메모리 관리부(2000)는 관리 중인 스레드들의 메모리 사용에 관한 정보에 기초하여 스레드들 중 어느 하나의 메모리 할당량의 증가를 허용할 수 있다. 또한, 각각의 프로세스 메모리 관리부(2000)는 관리 중인 스레드들의 메모리 사용에 관한 정보에 기초하여 스레드들 중 어느 하나의 메모리 할당량의 감소를 허용할 수 있다. 다만, 이에 제한되지 않고, 각각의 프로세스 메모리 관리부(2000)는 각각의 프로세스의 메모리 관리를 위한 다양한 동작을 수행할 수 있다.
스레드 메모리 관리부(3000)는 스레드의 처리를 위해 스레드에 대한 메모리를 관리할 수 있다. 예를 들어, 각각의 스레드 메모리 관리부(3000)는 할당자(allocator)를 통해 각각의 스레드를 처리하기 위한 메모리가 할당 및 해제되도록 허용할 수 있다. 할당자는 예를 들어, 버디 할당자(buddy allocator), 청크 할당자(chunk allocator), 오브젝트 할당자(object allocator)를 포함할 수 있다. 버디 할당자는 스레드 처리를 위해 요청된 메모리를 몇 배수로 제공할 수 있다. 예를 들어, 버디 할당자는 요청된 메모리의 2의 엔승에 해당하는 메모리를 제공할 수 있다. 청크 할당자는 일반적으로 데이터를 수집하는 메모리 공간을 제공하며, 예를 들어 청크 할당자는 고정된 크기(예를 들어, 64kb)의 메모리 공간을 제공할 수 있다. 오브젝트 할당자는 오브젝트에 대한 메모리 할당을 위해 사용될 수 있다. 이 경우, 오브젝트 할당자는 OS에서 제공하는 RICS 할당 함수(예를 들어, malloc 함수 등)을 사용하는 할당자일 수 있다.
상술한 할당자가 스레드에 메모리를 할당하는 경우, 각각의 스레드 메모리 관리부(3000)는 상술한 할당자에 의한 메모리 할당 및 해제에 관한 정보를 포함할 수 있다. 스레드 메모리 관리부(3000)는 메모리 할당 및 해제에 관한 정보를 통해 스레드의 메모리 사용을 관리할 수 있다. 예를 들어, 스레드 메모리 관리부(3000)는 메모리 할당 및 해제에 관한 정보를 이용하여 현재 스레드의 처리에 필요한 메모리가 부족하다고 결정할 수 있다. 이 경우, 스레드 메모리 관리부(3000)는 계층적으로 상위인 프로세스 메모리 관리부(2000)로 추가적인 메모리 할당을 요청할 수 있다.
메모리 할당 요청을 수신한 프로세스 메모리 관리부(2000)는 그 프로세스에 대해 할당된 메모리 할당량을 이용하여 추가적인 메모리 할당이 가능한지 결정할 수 있다. 프로세스 메모리 관리부(2000)는 스레드 메모리 관리부와 유사하게 각각의 스레드에 대한 메모리 할당 및 해제에 관한 정보를 포함할 수 있다. 또한, 프로세스 메모리 관리부(2000)는 각각의 스레드에 대한 메모리 할당 및 해제에 관한 정보를 이용하여 추가적인 메모리 할당이 가능한지 결정할 수 있다. 프로세스 메모리 관리부(2000)는 메모리 할당이 불가하다고 결정한 경우, 관리 중이 다른 스레드 메모리 관리부(3000)로 메모리 확보를 위한 명령을 송신할 수 있다. 다른 스레드 메모리 관리부(3000)로부터 추가적인 메모리 확보가 가능한 경우, 프로세스 메모리 관리부(2000)는 메모리 할당 요청을 송신한 스레드 메모리 관리부(3000)로 추가적인 메모리 할당을 허용하는 명령을 송신할 수 있다. 이와 달리, 다른 스레드 메모리 관리부(3000)로부터 추가적인 메모리 확보가 불가한 경우, 프로세스 메모리 관리부(2000)는 계층적으로 상위인 전역 메모리 관리부(1000)로 추가적인 메모리 할당을 요청할 수 있다.
전역 메모리 관리부(1000)는 전체 프로세스에 메모리 할당 및 해제에 관한 정보를 포함할 수 있다. 전역 메모리 관리부(1000)는 프로세스 메모리 관리부(2000)의 메모리 할당 요청에 대하여 전체 프로세스에 메모리 할당 및 해제에 관한 정보를 이용하여 추가적인 메모리 확보가 가능한지 결정할 수 있다. 전역 메모리 관리부(1000)는 메모리 할당이 불가하다고 결정한 경우, 다른 프로세스 메모리 관리부(2000)로 메모리 확보를 위한 명령을 송신할 수 있다. 다른 프로세스 메모리 관리부(2000)로부터 추가적인 메모리 확보가 가능한 경우, 전역 메모리 관리부(1000)는 메모리 할당 요청을 송신한 프로세스 메모리 관리부(2000)로 추가적인 메모리 할당을 허용하는 명령을 송신할 수 있다. 이와 달리, 다른 프로세스 메모리 관리부(2000)로부터 추가적인 메모리 확보가 불가한 경우, 전역 메모리 관리부(1000)는 메모리 할당 요청을 송신한 프로세스 메모리 관리부(2000)로 추가적인 메모리 할당이 불가하다는 정보를 송신할 수 있다. 이 경우, 추가적인 메모리 할당이 불가하다는 정보를 수신한 프로세스 메모리 관리부(2000)는 메모리 상의 데이터 중 적어도 일부를 영구저장매체(130) 등에 저장함으로써 메모리를 확보할 수 있다.
본 개시에 따른 계층적 구조의 메모리 관리 기법을 사용하는 서버는 상술한 구성을 통해 스레드 단위까지 효율적인 메모리 관리를 수행할 수 있다. 상술한 구성은 단지 예시에 불과하며, 본 개시의 권리범위를 제한하는 것은 아니다. 이하 도 4 내지 도 9를 통해 예시적인 전역 메모리 관리부(1000)-프로세스 메모리 관리부(2000)-스레드 메모리 관리부(3000) 간의 동작이 설명된다.
도 4는 본 개시의 몇몇 실시예에 따른 전역 메모리 관리부(1000)에 의한 복수의 프로세스의 메모리 관리를 설명하기 위한 도면이다. 도 5는 본 개시의 몇몇 실시예에 따른 제 1 메모리 확보 요청에 대한 제 2 프로세스 메모리 관리부의 예시적인 동작을 설명하기 위한 도면이다. 도 6은 본 개시의 몇몇 실시예에 따른 제 1 메모리 확보 요청에 대한 제 2 프로세스 메모리 관리부의 다른 예시적인 동작을 설명하기 위한 도면이다.
도 4 내지 도 6을 참조하여 본 개시의 몇몇 실시예에 따른 전역 메모리 관리부(1000) 및 복수의 프로세스 메모리 관리부(2100, 2200)의 계층 구조를 통한 동작이 이하에서 설명된다.
도 4를 참조하면, 전역 메모리 관리부(1000)는 4 개의 프로세스 메모리 관리부를 통해 전체 프로세스의 메모리를 관리할 수 있다. 이러한 구성은 단지 예시에 불과하며, 프로세스의 종류, 개수, 가용 메모리 등에 의해 다양한 개수의 프로세스 메모리 관리부가 사용될 수 있다.
본 개시의 몇몇 실시예에 따라, 전역 메모리 관리부(1000)는 복수의 프로세스 메모리 관리부 중 어느 하나인 제 1 프로세스 메모리 관리부(2100)의 제 1 메모리 할당 요청(2110)에 응답하여 제 1 가용 메모리의 할당 여부를 결정하고, 제 1 가용 메모리의 할당이 허용되지 않는 경우 복수의 프로세스 메모리 관리부에 포함되는 적어도 하나의 제 2 프로세스 메모리 관리부(2200)로 제 1 가용 메모리 확보 요청(1010)을 송신할 수 있다.
구체적으로 설명하면, 제 1 프로세스 메모리 관리부(2100)는 복수의 프로세스 메모리 관리부 중 추가적인 메모리 할당이 필요한 프로세스의 메모리를 관리하는 프로세스 메모리 관리부를 포함할 수 있다. 이 경우, 제 2 프로세스 메모리 관리부(2200)는 복수의 프로세스 메모리 관리부 중 제 1 프로세스 메모리 관리부(2100)가 아닌 프로세스 메모리 관리부를 포함할 수 있다. 다만, 이에 한정되지 않고, 제 1 프로세스 메모리 관리부(2100) 및 제 2 프로세스 메모리 관리부(2200, 2300, 2400)는 다양한 프로세스 메모리 관리부를 포함할 수 있다.
제 1 프로세스 메모리 관리부(2100)는 제 1 프로세스 메모리 관리부(2100)에 의해 관리되는 프로세스에 할당된 메모리가 부족한 경우, 추가적인 메모리를 확보하기 계층적으로 상위인 전역 메모리 관리부(1000)로 제 1 메모리 할당 요청(2110)을 송신할 수 있다. 제 1 메모리 할당 요청(2110)은 다양한 정보를 포함할 수 있다. 예를 들어, 제 1 메모리 확보 요청(2110)은 제 1 프로세스 메모리 관리부(2100)에 관리되는 프로세스의 처리를 위해 요구되는 메모리 양에 관한 정보를 포함할 수 있다. 다만 이에 한정되지 않고, 제 1 메모리 확보 요청(2110)은 다양한 정보를 포함할 수 있다.
전역 메모리 관리부(1000)는 제 1 프로세스 메모리 관리부(2100)의 제 1 메모리 할당 요청에 응답하여 제 1 가용 메모리의 할당 여부를 결정할 수 있다. 여기서 제 1 가용 메모리는 전체 프로세스에 허용될 수 있는 메모리 중 프로세스에 할당되지 않은 가용 메모리를 포함할 수 있다. 제 1 가용 메모리는 임의의 프로세스에 할당되어 프로세스를 처리하는데 사용될 수 있다.
본 개시의 몇몇 실시예에 따라, 전역 메모리 관리부(1000)는 복수의 프로세스 메모리 관리부(2000)에 포함되는 각각의 프로세스 메모리 관리부(2000)에 대한 프로세스 메모리 할당값 정보를 가지고, 그리고 제 1 메모리 할당 요청(2110)을 수신하는 경우, 프로세스 메모리 할당값에 기초하여 상기 제 1 가용 메모리의 할당 여부를 결정할 수 있다.
구체적으로 설명하면, 전역 메모리 관리부(1000)는 제 1 가용 메모리를 계산하여 제 1 가용 메모리의 할당 여부를 결정할 수 있다. 예를 들어, 전역 메모리 관리부는 모든 프로세스 메모리 관리부에 대한 프로세스 메모리 할당값 정보를 가질 수 있다. 여기서, 프로세스 메모리 할당값 정보는 각각의 프로세스에 할당된 메모리량을 의미할 수 있다. 또한, 프로세스 메모리 할당값 정보는 각각의 프로세스 메모리 관리부에 할당된 메모리량을 의미할 수도 있다. 구체적으로 예를 들면, 도 4를 참조하면, 4개의 프로세스 메모리 관리부 (2100, 2200)는 각각 2GB의 프로세스 메모리 할당값 정보를 가질 수 있다. 이 경우, 전체 프로세스에 허용될 수 있는 메모리가 10GB인 경우 제 1 가용 메모리는 2GB(예를 들어,10GB-4x2GB=2GB)일 수 있다.
대안적으로, 제 1 가용 메모리를 결정하기 위해서, 추가적인 정보가 사용될 수 있다. 예를 들어, 전체 프로세스를 관리하기 위해서 기본 동작(예를 들어, 새로운 프로세스를 생성 및 종료하거나, 또는 전체 프로세스의 메모리에 관한 정보를 송수신하기 위한 동작 등)을 유지하기 위한 0.5GB의 메모리가 필요한 경우, 제 1 가용 메모리는 기본 동작을 위한 0.5GB의 메모리를 고려하여 1.5GB(예를 들어, 10GB-4x2GB-0.5GB=1.5GB)로 결정될 수 있다. 다만, 이에 한정되지 않고, 추가적인 정보는 다양한 정보를 포함할 수 있다.
전역 메모리 관리부(1000)는 제 1 가용 메모리가 존재하는 경우(즉, 제 1 가용 메모리가 0GB가 아닌 경우) 또는, 제 1 가용 메모리가 사전 결정된 기준값을 초과하는 경우에 제 1 가용 메모리의 할당이 가능하다고 결정할 수 있다. 또한, 전역 메모리 관리부는 제 1 가용 메모리가 없거나(즉, 제 1 가용 메모리가 0GB인 경우), 또는 제 1 가용 메모리가 사전 결정된 기준값 미만인 경우에 제 1 가용 메모리의 할당이 불가하다고 결정할 수 있다. 여기서, 사전 결정된 기준값은 다양한 방법으로 결정될 수 있다. 예를 들어 사전 결정된 기준값은 전체 프로세스에 허용될 수 있는 메모리의 일정 비율(예를 들어, 0.5%)로 결정될 수 있다. 다만, 이에 한정되지 않고, 전역 메모리 관리부(1000)는 프로세스 메모리 할당값에 기초하여 다양한 방식으로 제 1 가용 메모리의 할당 여부를 결정할 수 있다.
전역 메모리 관리부(1000)는 제 1 가용 메모리의 할당이 허용되지 않는 경우 상기 복수의 프로세스 메모리 관리부에 포함되는 적어도 하나의 제 2 프로세스 메모리 관리부(2200)로 제 1 가용 메모리 확보 요청(1010)을 송신할 수 있다. 예를 들어, 제 1 가용 메모리가 없거나 또는 제 1 가용 메모리가 사전 결정된 기준값 미만이 경우, 전역 메모리 관리부(1000)는 제 1 프로세스 메모리 관리부 이외의 다른 프로세스 메모리 관리부로 메모리 확보 가능 여부를 질의할 수 있다. 상술한 바와 같이, 제 1 프로세스 메모리 관리부 이외의 다른 프로세스 메모리 관리부는 제 2 프로세스 메모리 관리부로 지칭될 수 있다. 또한, 전역 메모리 관리부(1000)의 메모리 확보 가능 여부의 질의는 제 1 가용 메모리 확보 요청(1010)으로 지칭될 수 있다.
전역 메모리 관리부(1000)는 다양한 방법으로 제 1 가용 메모리 확보 요청(1010)을 수신할 제 2 프로세스 메모리 관리부를 결정할 수 있다. 일 예로, 도 4를 참조하면, 전역 메모리 관리부(1000)는 모든 제 2 프로세스 메모리 관리부로 제 1 가용 메모리 확보 요청(1010)을 송신할 수 있다. 다른 예로, 전역 메모리 관리부(1000)는 제 2 프로세스 메모리 관리부의 프로세스 메모리 할당값을 이용하여 제 1 가용 메모리 확보 요청(1010)을 수신할 제 2 프로세스 메모리 관리부(2200)를 결정할 수 있다. 구체적으로 예를 들면, 전역 메모리 관리부(1000)는 복수의 제 2 프로세스 메모리 관리부(2200)를 프로세스 메모리 할당값이 큰 순서로 정렬할 수 있다. 전역 메모리 관리부(1000)는 복수의 제 2 프로세스 메모리 관리부(2200) 중 일정 순위(예를 들어, 2순위 이상) 이상의 제 2 프로세스 메모리 관리부(2200)로 제 1 가용 메모리 확보 요청(1010)을 송신할 수 있다. 또 다른 예로, 전역 메모리 관리부(1000)는 제 1 가용 메모리 확보 요청(1010)에 대한 제 2 프로세스 메모리 관리부(2200)의 응답에 기초하여 제 1 가용 메모리 확보 요청(1010)을 수신할 제 2 프로세스 메모리 관리부(2200)를 결정할 수 있다. 구체적으로 예를 들어, 전역 메모리 관리부(1000)는 제 1 가용 메모리 확보 요청(1010)에 대하여 메모리 해제의 빈도가 가장 높은 제 2 프로세스 메모리 관리부(2200)에 대하여 제 1 가용 메모리 확보 요청(1010)을 송신할 수 있다. 다만 이에 한정되지 않고, 전역 메모리 관리부(1000)는 다양한 방법으로 제 1 가용 메모리 확보 요청(1010)을 수신할 제 2 프로세스 메모리 관리부를 결정할 수 있다.
제 2 프로세스 메모리 관리부(2200)는 제 1 가용 메모리 확보 요청(1010)에 대하여 다양한 동작을 수행할 수 있다. 이하에서 도 5를 참조하여 제 2 프로세스 메모리 관리부(2200)의 예시적인 동작이 설명된다.
본 발명의 몇몇 실시예에서, 제 2 프로세스 메모리 관리부(2200)는 제 1 가용 메모리 확보 요청(1010)을 수신하는 경우, 제 2 프로세스 메모리 관리부(2200)의 프로세스 메모리 할당값 정보 및 제 2 프로세스 메모리 관리부의 프로세스 메모리 사용값을 비교하여 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값을 결정하고, 그리고 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 제 2프로세스 메모리 관리부의 프로세스 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
제 1 가용 메모리 확보 요청(1010)을 수신하는 제 2 프로세스 메모리 관리부(2200)는 프로세스 메모리 할당값 정보 및 프로세스 메모리 사용값을 이용하여 제 1 가용 메모리 확보 요청(1010)에 대하여 응답할 수 있다. 여기서 프로세스 메모리 할당값 정보는 프로세스에 의해 사용될 수 있는 메모리의 한계값에 관한 정보를 포함할 수 있다. 또한, 프로세스 메모리 사용값은 실제 프로세스에 의해 사용 중인 메모리의 양에 관한 정보를 포함할 수 있다. 프로세스 메모리 잔여값은 상기 프로세스 메모리 할당값 정보 및 상기 프로세스 메모리 사용값의 비교에 의해 결정될 수 있다. 예를 들어, 프로세스 메모리 잔여값은 상기 프로세스 메모리 할당값 및 상기 프로세스 메모리 사용값의 차로 결정될 수 있다.
프로세스 메모리 잔여값이 결정되는 경우, 제 2 프로세스 메모리 관리부(2200)는 제 1 가용 메모리로의 메모리 반환을 결정하기 위해 프로세스 메모리 잔여값과 프로세스 메모리 기본값을 비교할 수 있다. 예를 들어, 제 2 프로세스 메모리 관리부(2200)는 프로세스 메모리 잔여값과 프로세스 메모리 기본값을 비교하여 프로세스 메모리 잔여값이 프로세스 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
여기서, 프로세스 메모리 기본값은 예를 들어 프로세스의 기본 동작(예를 들어, 사용자 단말(200)의 입력에 응답하여 스레드를 생성하는 동작 등)을 유지하기 위해 필요한 메모리값을 포함할 수 있다. 프로세스 메모리 기본값은 복수의 프로세스 메모리 관리부 각각에 대하여 개별적으로 설정될 수 있다. 이 경우, 프로세스 메모리 기본값은 다양한 요소에 의해 개별적으로 결정될 수 있다. 예를 들어, 프로세스 메모리 기본값은 프로세스에 포함되는 스레드의 수, 동작 빈도, 스레드 처리 속도 등을 고려하여 결정될 수 있다.
본 개시의 몇몇 실시예에서, 제 2 프로세스 메모리 관리부(2200)는, 제 2 프로세스 메모리 관리부(2200)의 프로세스 메모리 잔여값이 제 2 프로세스 메모리 관리부(2200)의 프로세스 메모리 기본값을 초과하는 경우, 제 2 프로세스 메모리 관리부(2200)의 프로세스 메모리 중 적어도 일부를 상기 제 1 가용 메모리로 반환할 수 있다. 이 경우, 전역 메모리 관리부(1000)는, 제 1 가용 메모리 반환에 대응하여 제 1 가용 메모리의 할당 여부 재결정할 수 있다.
예를 들면, 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값 500MB이고 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값이 200MB인 경우, 제 2 프로세스 메모리 관리부(2200)는 프로세스 메모리 잔여값이 프로세스 메모리 기본값을 초과한다고 결정할 수 있다. 이 경우, 제 2 프로세스 메모리 관리부(2200)는 제 1 프로세스 메모리 관리부가 추가적인 메모리를 확보할 수 있도록 프로세스 메모리 잔여값 및 프로세스 메모리 기본값의 차(예를 들어, 300MB) 중 일부를 제 1 가용 메모리로 반환하도록 결정할 있다. 예를 들어, 제 2 프로세스 메모리 관리부(2200)는 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값 및 프로세스 메모리 기본값의 차 중 전부(예를 들어, 300MB)를 제 1 가용 메모리로 반환하도록 결정할 수 있다. 다른 예로, 제 2 프로세스 메모리 관리부(2200)는 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값 및 프로세스 메모리 기본값의 차 중 사전 결정된 비율(예를 들어, 80%)를 제 1 가용 메모리로 반환하도록 결정할 수 있다. 제 2 프로세스 메모리 관리부(2200)가 제 1 가용 메모리로의 반환을 결정한 경우, 제 2 프로세스 메모리 관리부(2200)는 제 1 메모리 반환 정보(2210)를 생성할 수 있다. 제 1 메모리 반환 정보(2210)는 예를 들어 반환하는 메모리의 주소, 크기에 관한 정보를 포함할 수 있다. 제 1 메모리로의 반환이 있는 경우, 전역 메모리 관리부(1000)는 제 1 가용 메모리 반환을 고려하여 제 1 프로세스 메모리 관리부(2100)에 대한 제 1 가용 메모리의 할당 여부를 재결정할 수 있다. 이 경우, 전역 메모리 관리부(1000)는 다양한 방법을 이용하여 제 1 가용 메모리의 할당 여부를 재결정할 수 있다. 예를 들어, 전역 메모리 관리부(1000)는 상술한 제 1 가용 메모리의 할당 여부를 결정하는 단계를 재수행할 수 있다.
도 5를 참조하면, 3개의 제 2 프로세스 메모리 관리부 중 하나에 의한 제 1 가용 메모리로의 반환이 있는 경우를 도시한다. 복수의 제 1 가용 메모리로의 반환이 존재하는 경우, 전역 메모리 관리부(1000)는 복수의 제 1 가용 메모리 반환을 고려하여 제 1 가용 메모리의 할당 여부를 재결정할 수 있다.
본 발명의 몇몇 실시예에서, 제 2 프로세스 메모리 관리부는 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 프로세스 메모리 기본값 미만인 경우, 제 2 프로세스 관리부의 프로세스 메모리를 제 1 가용 메모리로 반환하지 않을 수 있다.
예를 들면, 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값 100MB이고 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값이 200MB인 경우, 제 2 프로세스 메모리 관리부(2200)는 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값 미만이라고 결정할 수 있다. 이 경우, 제 2 프로세스 메모리 관리부(2200)는 프로세스의 기본적인 동작을 유지하기 위해 제 2 프로세스 메모리 관리부(200)의 프로세스 메모리를 제 1 가용 메모리로 반환하지 않을 수 있다. 이 경우, 제 2 프로세스 메모리 관리부(2200)는 제 1 가용 메모리 확보 요청에 응답하지 않거나, 또는 제 1 가용 메모리 반환이 불가함을 알리는 정보를 전역 메모리 관리부(1000)로 송신할 수 있다.
본 개시의 몇몇 실시예에 따라, 전역 메모리 관리부(1000)는, 제 1 가용 메모리의 반환이 없는 경우, 제 1 프로세스 메모리 관리부(2100)로 제 1 메모리 할당 불가 명령(1030)을 송신할 수 있다.
도 6을 참조하면, 도 6은 3개의 제 2 프로세스 메모리 관리부 모두가 제 1 가용 메모리를 반환하지 않는 경우를 도시한다. 이 경우, 전역 메모리 관리부(1000)는 제 2 프로세스 메모리 관리부에 의해 제 1 가용 메모리를 확보할 수 없음을 알리는 제 1 메모리 할당 불가 명령을 제 1 프로세스 메모리 관리부로 송신할 수 있다.
본 개시의 몇몇 실시예에서, 제 1 프로세스 메모리 관리부(2100)는 제 1 메모리 할당 불가 명령을 수신하는 경우, 제 1 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신할 수 있다. 예를 들어, 제 1 프로세스 메모리 관리부(2100)는 제 1 가용 메모리를 확보하기 위해 현재 프로세스에서 사용 중인 메모리의 일부를 외부 저장 매체에 저장시킬 수 있다. 여기서 외부 저장 매체는 예를 들어 서버(100)의 영구저장매체(130), 또는 네트워크(300)를 통해 통신할 수 있는 서버 외부의 영구저장매체를 포함할 수 있다.
본 개시의 몇몇 실시예에서, 전역 메모리 관리부(1000)는, 제 1 가용 메모리의 할당이 허용되는 경우, 제 1 프로세스 메모리 관리부(2100)로 제 1 가용 메모리 중 적어도 일부에 대한 제 1 메모리 할당 명령(1020)을 송신하고, 제 1 프로세스 메모리 관리부(2100)는, 제 1 메모리 할당 명령을 수신하는 경우, 상기 제 1 메모리 할당 명령에 기초하여 제 1 메모리 할당 스레드로부터 상기 제 1 가용 메모리 중 적어도 일부를 할당받을 수 있다.
구체적으로 설명하면, 전역 메모리 관리부(1000)는 상술한 바와 같이, 제 1 메모리 할당 요청(2110)에 응답하여 제 1 가용 메모리의 할당 여부를 결정하거나, 또는 제 1 가용 메모리 확보 요청을 통해 제 1 가용 메모리의 할당 여부를 재결정할 수 있다. 전역 메모리 관리부(1000)가 제 1 가용 메모리 할당을 허용하는 경우, 전역 메모리 관리부(1000)는 제 1 프로세스 메모리 관리부로 제 1 메모리 할당 명령을 송신할 수 있다. 여기서, 제 1 메모리 할당 명령은 다양한 정보를 포함할 수 있다. 예를 들어 제 1 메모리 할당 명령은 할당되는 메모리의 주소, 크기에 관한 정보를 포함할 수 있다.
제 1 메모리 할당 명령을 수신한 제 1 프로세스 메모리 관리부(2100)는 제 1 메모리 할당 스레드로부터 제 1 가용 메모리 중 적어도 일부를 할당받을 수 있다. 여기서, 제 1 메모리 할당 스레드는 제 1 프로세스 메모리 관리부에 의해 관리되는 프로세스의 스레드 중 하나일 수 있다. 또한, 제 1 메모리 할당 스레드는 프로세스 내의 다른 스레드에 대하여 메모리를 할당할 수 있다. 제 1 메모리 할당 스레드는 SWT(Serialized Worker Thread)를 포함할 수 있다.
본 개시의 몇몇 실시예에서, 전역 메모리 관리부는, 제 1 프로세스 메모리 관리부가 복수로 존재하고, 복수의 제 1 프로세스 메모리 관리부로부터 복수의 제 1 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 1 메모리 할당 요청 각각의 수신 순서에 따라 제 1 가용 메모리의 할당 여부를 결정할 수 있다.
구체적을 설명하면, 복수의 제 1 메모리 할당 요청이 있는 경우, 전역 메모리 관리부는 수신된 순서에 따라 복수의 제 1 메모리 할당 요청을 처리할 수 있다. 이 경우에, 전역 메모리 관리부는 어느 하나의 제 1 메모리 할당 요청을 처리하기 위해 락(lock)을 수행하지 않을 수 있다. 따라서, 본 개시의 계층적 구조의 메모리 관리 기법을 사용하는 서버는 메모리 관리에 있어서 락의 사용을 최소한으로 하는 효율적인 메모리 관리를 제공할 수 있다.
도 7는 본 개시의 몇몇 실시예에 따른 제 3 프로세스 메모리 관리부(2300)에 의한 복수의 프로세스의 메모리 관리를 설명하기 위한 도면이다. 도 8은 본 개시의 몇몇 실시예에 따른 제 2 메모리 확보 요청에 대한 제 2 스레드 메모리 관리부의 예시적인 동작을 설명하기 위한 도면이다. 도 9는 본 개시의 몇몇 실시예에 따른 제 2 메모리 확보 요청에 대한 제 2 스레드 메모리 관리부의 다른 예시적인 동작을 설명하기 위한 도면이다.
도 7 내지 도 9를 참조하여 본 개시의 몇몇 실시예에 따른 제 3 메모리 관리부(2300) 및 복수의 스레드 메모리 관리부의 계층 구조를 통한 동작이 이하에서 설명된다.
도 7을 참조하면, 제 3 프로세스 메모리 관리부(2300)는 4 개의 스레드 메모리 관리부를 통해 어느 한 프로세스 내에 포함된 스레드들의 메모리를 관리할 수 있다. 이러한 구성은 단지 예시에 불과하며, 프로세스의 종류 및 개수, 스레드의 종류 및 개수, 가용 메모리 등에 의해 다양한 개수의 스레드 메모리 관리부가 사용될 수 있다.
제 3 프로세스 메모리 관리부(2300)는 어느 한 프로세스에 포함되는 스레드들의 메모리를 관리하는 측면에서 프로세스 메모리 관리부를 지칭하며, 이는 동시에 전역 메모리 관리부의 측면에서 제 3 프로세스는 제 1 프로세스 메모리 관리부 또는 제 2 프로세스 메모리 관리부일 수 있다. 환언하면, 복수의 프로세스 메모리 관리부에 포함되는 어느 하나는 제 1 프로세스 메모리 관리부 또는 제 2 프로세스 관리부인 동시에 제 3 프로세스 메모리 관리부일 수 있다. 예를 들어, 계층적 구조에 따라, 어느 하나의 프로세스 메모리 관리부가 계층적으로 하위의 스레드 메모리 관리부로부터 메모리 확보 요청을 수신할 수 있다. 상기 프로세스 메모리 관리부가 스레드 메모리 관리부의 메모리 확보 요청에 따라 계층적으로 상위인 전역 메모리 관리부로 메모리 확보 요청을 하는 경우, 상기 프로세스 메모리 관리부는 제 1 프로세스 메모리 관리부 및 제 3 프로세스 메모리 관리부로 동시에 지칭될 수 있다.
본 개시의 몇몇 실시예에 따라, 제 3 프로세스 메모리 관리부(2300)는 상기 제 3 메모리 관리부에 의해 관리되는 제 1 스레드 메모리 관리부(3100)의 제 2 메모리 할당 요청(3110)에 응답하여 제 2 가용 메모리의 할당 여부를 결정하고, 제 2 가용 메모리의 할당이 허용되지 않는 경우 상기 제 3 프로세스 메모리 관리부(2300)에 의해 관리되는 적어도 하나의 제 2 스래드 메모리 관리부(3200)로 제 2 가용 메모리 확보 요청(2310)을 송신할 수 있다.
구체적으로 설명하면, 제 1 스레드 메모리 관리부(3100)는 제 3 프로세스 메모리 관리부(2300)에 의해 추가적인 메모리 할당이 필요한 스레드의 메모리를 관리하는 스레드 메모리 관리부를 포함할 수 있다. 이 경우, 제 2 스레드 메모리 관리부(3200)는 제 3 프로세스 메모리 관리부에 의해 관리되는 스레드 메모리 관리부 중 제 1 스레드 메모리 관리부(2100)가 아닌 스레드 메모리 관리부를 포함할 수 있다. 다만, 이에 한정되지 않고, 제 1 스레드 메모리 관리부(3100) 및 제 2 스레드 메모리 관리부(3200)는 다양한 스레드 메모리 관리부를 포함할 수 있다.
제 1 스레드 메모리 관리부(3100)는 제 1 스레드 메모리 관리부(3100)에 의해 관리되는 스레드에 할당된 메모리가 부족한 경우, 추가적인 메모리를 확보하기 계층적으로 상위인 제 3 프로세스 메모리 관리부(2300)로 제 2 메모리 할당 요청(3110)을 송신할 수 있다. 제 2 메모리 할당 요청(3110)은 다양한 정보를 포함할 수 있다. 예를 들어, 제 2 메모리 할당 요청(3110)은 제 1 스레드 메모리 관리부(3100)에 관리되는 스레드의 처리를 위해 요구되는 메모리 양에 관한 정보를 포함할 수 있다. 다만 이에 한정되지 않고, 제 2 메모리 할당 요청(3110)은 다양한 정보를 포함할 수 있다.
제 3 프로세스 메모리 관리부(2300)는 제 1 스레드 메모리 관리부(3100)의 제 2 메모리 할당 요청(3110)에 응답하여 제 2 가용 메모리의 할당 여부를 결정할 수 있다. 여기서 제 2 가용 메모리는 제 3 프로세스 메모리 관리부(2300)에 의해 관리되는 프로세스에 허용될 수 있는 메모리 중 스레드에 할당되지 않은 가용 메모리를 포함할 수 있다. 제 2 가용 메모리는 임의의 스레드에 할당되어 스레드를 처리하는데 사용될 수 있다.
본 개시의 몇몇 실시예에 따라, 제 3 프로세스 메모리 관리부(2300)는 제 3 프로세스 메모리 관리부(2300)에 의해 관리되는 각각의 스레드 메모리 관리부(3100, 3200)에 대한 스레드 메모리 할당값 정보를 가지고, 그리고 제 2 메모리 할당 요청(3110)을 수신하는 경우, 스레드 메모리 할당값에 기초하여 상기 제 2 가용 메모리의 할당 여부를 결정할 수 있다.
구체적으로 설명하면, 제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리를 계산하여 제 2 가용 메모리의 할당 여부를 결정할 수 있다. 예를 들어, 제 3 프로세스 메모리 관리부(2300)는 제 3 프로세스 메모리 관리부에 의해 관리되는 모든 스레드 메모리 관리부에 대한 스레드 메모리 할당값 정보를 포함할 수 있다. 여기서, 스레드 메모리 할당값 정보는 각각의 스레드 할당된 메모리량을 의미할 수 있다. 또한 스레드 메모리 할당값 정보는 각각의 스레드 메모리 관리부에 할당된 메모리량을 의미할 수도 있다. 구체적으로 예를 들어, 도 7를 참조하면, 4개의 스레드 메모리 관리부 (3100, 3200)는 각각 100MB의 스레드 메모리 할당값 정보를 가질 수 있다. 이 경우, 제 3 프로세스 메모리 관리부에 의해 관리되는 프로세스에 허용될 수 있는 메모리가 600MB인 경우 제 2 가용 메모리는 200MB(예를 들어, 600MB-4x100MB=200MB)일 수 있다.
대안적으로, 제 2 가용 메모리를 결정하기 위해서, 추가적인 정보가 사용될 수 있다. 예를 들어, 어느 하나의 프로세스를 관리하기 위해서 기본 동작(예를 들어, 새로운 스레드를 생성 및 종료하거나, 또는 전체 스레드의 메모리에 관한 정보를 송수신하기 위한 동작 등)을 유지하기 위한 50MB의 메모리가 필요한 경우, 제 2 가용 메모리는 기본 동작을 위한 50MB의 메모리를 고려하여 150MB(예를 들어, 600MB-4x100MB-50BM=200MB)로 결정될 수 있다. 다만, 이에 한정되지 않고, 추가적인 정보는 다양한 정보를 포함할 수 있다.
제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리가 존재하는 경우(즉, 제 2 가용 메모리가 0MB가 아닌 경우) 또는, 제 2 가용 메모리가 사전 결정된 기준값을 초과하는 경우에 제 2 가용 메모리의 할당이 가능하다고 결정할 수 있다. 또한, 제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리가 없거나(즉, 제 1 가용 메모리가 0MB인 경우) 또는, 제 2 가용 메모리가 사전 결정된 기준값 미만인 경우에 제 2 가용 메모리의 할당이 불가하다고 결정할 수 있다. 여기서, 사전 결정된 기준값은 다양한 방법으로 결정될 수 있다. 예를 들어 사전 결정된 기준값은 제 3 프로세스 관리부에 의해 관리되는 프로세스에 허용될 수 있는 메모리의 일정 비율(예를 들어, 0.5%)로 결정될 수 있다. 다만, 이에 한정되지 않고, 제 3 프로세스 메모리 관리부(2300)는 스레드 메모리 할당값에 기초하여 다양한 방식으로 제 2 가용 메모리의 할당 여부를 결정할 수 있다.
제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리의 할당이 허용되지 않는 경우 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 적어도 하나의 제 2 스레드 메모리 관리부(3200)로 제 2 가용 메모리 확보 요청(2310)을 송신할 수 있다. 예를 들어, 제 2 가용 메모리가 없거나 또는 제 2 가용 메모리가 사전 결정된 기준값 미만이 경우, 제 3 프로세스 메모리 관리부(2300)는 제 1 스레드 메모리 관리부(3100) 이외의 다른 스레드 메모리 관리부로 메모리 확보 가능 여부를 질의할 수 있다. 상술한 바와 같이, 제 1 스레드 메모리 관리부(2300) 이외의 다른 스레드 메모리 관리부는 제 2 스레드 메모리 관리부(3200)로 지칭될 수 있고, 제 3 프로세스 메모리 관리부(2300)의 메모리 확보 가능 여부의 질의는 제 2 가용 메모리 확보 요청(2310)으로 지칭될 수 있다.
제 3 프로세스 메모리 관리부(2300)는 다양한 방법으로 제 2 가용 메모리 확보 요청(2310)을 수신하는 제 2 스레드 메모리 관리부(3200)를 결정할 수 있다. 일 예로, 도 4를 참조하면, 제 3 프로세스 메모리 관리부(2300)는 모든 제 2 스레드 메모리 관리부로 제 2 가용 메모리 확보 요청(2310)을 송신할 수 있다. 다른 예로, 제 3 프로세스 메모리 관리부(2300)는 제 2 스레드 메모리 관리부의 스레드 메모리 할당값을 이용하여 제 2 가용 메모리 확보 요청(2310)을 수신하는 제 2 스레드 메모리 관리부를 결정할 수 있다. 구체적으로 예를 들면, 제 3 프로세스 메모리 관리부(2300)는 제 2 스레드 메모리 관리부(3200)를 스레드 메모리 할당값이 큰 순서로 정렬할 수 있다. 제 3 프로세스 메모리 관리부(2300)는 제 2 스레드 메모리 관리부(3200) 중 일정 순위(예를 들어, 2순위 이상) 이상의 제 2 스레드 메모리 관리부로 제 2 메모리 확보 요청을 송신할 수 있다. 또 다른 예로, 제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리 확보 요청(2310)에 대한 제 2 스레드 메모리 관리부(3200)의 응답에 기초하여 제 2 가용 메모리 확보 요청을 수신하는 제 2 스레드 메모리 관리부(3200)를 결정할 수 있다. 구체적으로 예를 들어, 제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리 확보 요청(2310)에 대하여 메모리 해제의 빈도가 가장 높은 제 2 스레드 메모리 관리부(3200)에 대하여 제 2 가용 메모리 확보 요청(2310)을 송신할 수 있다. 다만 이에 한정되지 않고, 제 3 프로세스 메모리 관리부(2300)는 다양한 방법으로 제 2 가용 메모리 확보 요청(2310)을 수신할 제 2 스레드 메모리 관리부(3200)를 결정할 수 있다.
제 2 스레드 메모리 관리부(3200)는 제 2 가용 메모리 확보 요청(2310)에 대하여 다양한 동작을 수행할 수 있다. 이하에서 도 8을 참조하여 제 2 스레드 메모리 관리부의 예시적인 동작이 설명된다.
본 발명의 몇몇 실시예에서, 각각의 제 2 스레드 메모리 관리부(3200)는 제 2 가용 메모리 확보 요청(2310)을 수신하는 경우, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 할당값 정보 및 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 사용값을 비교하여 상기 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값을 결정하고, 그리고 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값이 제 2프로세스 메모리 관리부(3200)의 스레드 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
제 2 가용 메모리 확보 요청(2310)을 수신하는 제 2 스레드 메모리 관리부(2000)는 스레드 메모리 할당값 정보 및 스레드 메모리 사용값을 이용하여 제 2 가용 메모리 확보 요청(2310)에 대하여 응답할 수 있다. 여기서 스레드 메모리 할당값 정보는 스레드에 의해 사용될 수 있는 메모리의 한계값에 관한 정보를 포함할 수 있고, 스레드 메모리 사용값은 실제 스레드에 의해 사용 중인 메모리의 양에 관한 정보를 포함할 수 있다. 스레드 메모리 잔여값은 상기 스레드 메모리 할당값 정보 및 상기 스레드 메모리 사용값의 비교에 의해 결정될 수 있다. 예를 들어, 스레드 메모리 잔여값은 상기 스레드 메모리 할당값 및 상기 스레드 메모리 사용값의 차로 결정될 수 있다.
스레드 메모리 잔여값이 결정되는 경우, 제 2 스레드 메모리 관리부(3200)는 제 2 가용 메모리로의 메모리 반환을 결정하기 위해 스레드 메모리 잔여값과 스레드 메모리 기본값을 비교할 수 있다. 예를 들어, 제 2 스레드 메모리 관리부(3200)는 스레드 메모리 잔여값과 스레드 메모리 기본값을 비교하여 스레드 메모리 잔여값이 스레드 메모리 기본값을 초과하는지 여부를 결정할 수 있다.
여기서, 스레드 메모리 기본값은 예를 들어 스레드의 기본 동작(예를 들어, 스레드를 처리하기 위해 다른 컴포넌트들과 통신하는 동작 등)을 유지하기 위해 필요한 메모리값을 포함할 수 있다. 스레드 메모리 기본값은 복수의 스레드 메모리 관리부 각각에 대하여 개별적으로 설정될 수 있다. 이 경우, 스레드 메모리 기본값은 다양한 요소에 의해 개별적으로 결정될 수 있다. 예를 들어, 스레드 메모리 기본값은 스레드의 종류, 동작 빈도, 스레드 처리 속도 등을 고려하여 결정될 수 있다.
본 개시의 몇몇 실시예에서, 제 2 스레드 메모리 관리부(3200)는, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값이 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 기본값을 초과하는 경우, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 중 적어도 일부를 상기 제 2 가용 메모리로 반환할 수 있다. 이 경우, 제 3 프로세스 메모리 관리부(2300)는, 제 2 가용 메모리 반환에 대응하여 제 2 가용 메모리의 할당 여부 재결정할 수 있다.
예를 들면, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값이 50MB이고 제 2 스레드 메모리 관리부(3200)의 제 2 스레드 메모리 기본값이 20MB인 경우, 제 2 스레드 메모리 관리부(3200)는 스레드 메모리 잔여값이 스레드 메모리 기본값을 초과한다고 결정할 수 있다. 이 경우, 제 2 스레드 메모리 관리부(3200)는 제 1 스레드 메모리 관리부(3100)가 추가적인 메모리를 확보할 수 있도록 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값 및 스레드 메모리 기본값의 차(예를 들어, 30MB) 중 일부를 제 2 가용 메모리로 반환하도록 결정할 있다. 예를 들어, 제 2 스레드 메모리 관리부(3200)는 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값 및 스레드 메모리 기본값의 차 중 전부(예를 들어, 30MB)를 제 2 가용 메모리로 반환하도록 결정할 수 있다. 다른 예로, 제 2 스레드 메모리 관리부(3200)는 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값 및 스레드 메모리 기본값의 차 중 사전 결정된 비율(예를 들어, 80%)를 제 2 가용 메모리로 반환하도록 결정할 수 있다. 제 2 스레드 메모리 관리부(3200)가 제 2 가용 메모리로의 반환을 결정한 경우, 제 2 스레드 메모리 관리부(3200)는 제 2 메모리 반환 정보(3210)를 생성할 수 있다. 제 2 메모리 반환 정보는 예를 들어 반환하는 메모리의 주소, 크기에 관한 정보를 포함할 수 있다. 제 2 메모리로의 반환이 있는 경우, 제 3 프로세스 메모리 관리부(2300)는 제 2 가용 메모리 반환을 고려하여 제 1 스레드 메모리 관리부(3100)에 대한 제 2 가용 메모리의 할당 여부를 재결정할 수 있다. 이 경우, 제 3 프로세스 메모리 관리부(2300)는 다양한 방법을 이용하여 제 2 가용 메모리의 할당 여부를 재결정할 수 있다. 예를 들어, 제 3 프로세스 메모리 관리부(2300)는 상술한 제 2 가용 메모리의 할당 여부를 결정하는 단계를 재수행할 수 있다.
도 7를 참조하면, 3개의 제 2 스레드 메모리 관리부 중 하나에 의해 제 2 가용 메모리로의 반환이 있는 경우가 도시된다. 복수의 제 2 가용 메모리로의 반환이 존재하는 경우, 제 3 프로세스 메모리 관리부(2300)는 복수의 제 2 가용 메모리 반환을 고려하여 제 2 가용 메모리의 할당 여부를 재결정할 수 있다.
본 발명의 몇몇 실시예에서, 제 2 스레드 메모리 관리부(3200)는 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값이 제 2 스레드 메모리 관리부의 스레드 메모리 기본값 미만인 경우, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리를 제 2 가용 메모리로 반환하지 않을 수 있다.
예를 들면, 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값 10MB이고 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 기본값이 20MB인 경우, 제 2 스레드 메모리 관리부(3200)는 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 잔여값이 제 2 스레드 메모리 관리부(3200)의 스레드 메모리 기본값 미만이라고 결정할 수 있다. 이 경우, 제 2 스레드 메모리 관리부(3200)는 스레드의 기본적인 동작을 유지하기 위해 제 2 스레드 메모리 관리부(3200)의 스레드 메모리를 제 2 가용 메모리로 반환하지 않을 수 있다. 이 경우, 제 2 스레드 메모리 관리부(3200)는 제 2 가용 메모리 확보 요청에 응답하지 않거나, 또는 제 2 가용 메모리 반환이 불가함을 알리는 정보를 제 3 프로세스 메모리 관리부(2300)로 송신할 수 있다.
본 개시의 몇몇 실시예에 따라, 제 3 프로세스 메모리 관리부(2300)는, 제 2 가용 메모리의 반환이 없는 경우, 제 1 스레드 메모리 관리부(3100)로 제 2 메모리 할당 불가 명령(2330)을 송신할 수 있다.
도 6을 참조하면, 3개의 제 2 스레드 메모리 관리부 모두가 제 2 가용 메모리를 반환하지 않는 경우가 도시된다. 이 경우, 제 3 프로세스 메모리 관리부(2300)는 제 2 스레드 메모리 관리부에 의해 제 2 가용 메모리를 확보할 수 없음을 알리는 제 2 메모리 할당 불가 명령(2330)을 제 1 스레드 메모리 관리부로 송신할 수 있다.
본 개시의 몇몇 실시예에서, 제 1 스레드 메모리 관리부(3100)는 제 2 메모리 할당 불가 명령(2330)을 수신하는 경우, 제 2 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신할 수 있다. 예를 들어, 제 1 스레드 메모리 관리부(3100)는 제 2 가용 메모리를 확보하기 위해 현재 스레드에서 사용 중인 메모리의 일부를 외부 저장 매체에 저장시킬 수 있다. 여기서 외부 저장 매체는 예를 들어 서버(100)의 영구저장매체(130), 또는 네트워크(300)를 통해 통신할 수 있는 서버 외부의 영구저장매체를 포함할 수 있다.
본 개시의 몇몇 실시예에서, 제 3 프로세스 메모리 관리부(2300)는, 제 2 가용 메모리의 할당이 허용되는 경우, 제 1 스레드 메모리 관리부(3100)로 제 2 가용 메모리 중 적어도 일부에 대한 제 2 메모리 할당 명령(2320)을 송신하고, 제 1 스레드 메모리 관리부(3100)는, 제 2 메모리 할당 명령을 수신하는 경우, 상기 제 2 메모리 할당 명령에 기초하여 제 2 메모리 할당 스레드(미도시)로부터 상기 제 2 가용 메모리 중 적어도 일부를 할당받을 수 있다.
구체적으로 설명하면, 제 3 프로세스 메모리 관리부(2300)는 상술한 바와 같이, 제 2 메모리 할당 요청(3110)에 응답하여 제 2 가용 메모리의 할당 여부를 결정하거나, 또는 제 2 가용 메모리 확보 요청(2310)을 통해 제 2 가용 메모리의 할당 여부를 재결정할 수 있다. 제 3 프로세스 메모리 관리부(2300)가 제 2 가용 메모리 할당을 허용하는 경우, 제 3 프로세스 메모리 관리부(2300)는 제 1 스레드 메모리 관리부(3100)로 제 2 메모리 할당 명령(2320)을 송신할 수 있다. 여기서, 제 2 메모리 할당 명령(2320)은 다양한 정보를 포함할 수 있다. 예를 들어 제 2 메모리 할당 명령(2320)은 할당되는 메모리의 주소, 크기에 관한 정보를 포함할 수 있다.
제 2 메모리 할당 명령(2320)을 수신한 제 1 스레드 메모리 관리부(3100)는 제 2 메모리 할당 스레드로부터 제 1 가용 메모리 중 적어도 일부를 할당받을 수 있다. 여기서, 제 2 메모리 할당 스레드는 제 3 프로세스 메모리 관리부(2300)에 의해 관리되는 프로세스의 스레드 중 하나일 수 있다. 또한, 제 2 메모리 할당 스레드는 프로세스 내의 다른 스레드에 대하여 메모리를 할당할 수 있다. 제 2 메모리 할당 스레드는 SWT(Serialized Worker Thread)를 포함할 수 있다. 몇몇의 실시예에서, 제 2 메모리 할당 스레드는 제 1 메모리 할당 스레드와 동일한 스레드를 포함할 수 있다. 몇몇의 다른 실시예에서, 제 2 메모리 할당 스레드는 제 1 메모리 할당 스레드와 상이한 스레드를 포함 수 있다.
본 개시의 몇몇 실시예에서, 제 3 프로세스 메모리 관리부는, 제 1 스레드 메모리 관리부가 복수로 존재하고, 복수의 제 1 스레드 메모리 관리부로부터 복수의 제 2 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 2 메모리 할당 요청 각각의 수신 순서에 따라 제 2 가용 메모리의 할당 여부를 결정할 수 있다.
구체적을 설명하면, 복수의 제 2 메모리 할당 요청이 있는 경우, 제 3 프로세스 메모리 관리부(2300)는 수신된 순서에 따라 복수의 제 2 메모리 할당 요청을 처리할 수 있다. 이 경우에, 제 3 프로세스 메모리 관리부는 어느 하나의 제 2 메모리 할당 요청을 처리하기 위해 락(lock)을 수행하지 않을 수 있다. 따라서, 본 개시의 계층적 구조의 메모리 관리 기법을 사용하는 서버는 메모리 관리에 있어서 락의 사용을 최소한으로 하는 효율적인 메모리 관리를 제공할 수 있다.
도 10은 본 개시의 몇몇 실시예에 따른 제 3 프로세스 메모리 관리부(2300)에 의한 복수의 프로세스의 메모리 관리 방법을 설명하기 위한 흐름도이다.
먼저, 제 1 프로세스 메모리 관리부는 전역 메모리 관리부로 제 1 메모리 할당 요청을 송신할 수 있다(S110).
전역 메모리 관리부는 제 1 메모리 할당 요청에 응답하여 제 1 가용 메모리의 할당 여부를 결정할 수 있다(S120).
S120의 단계에 따라 제 1 가용 메모리의 할당이 불가한 경우(NO), 이하의 단계가 수행될 수 있다.
전역 메모리 관리부는 적어도 하나의 제 2 프로세스 메모리 관리부로 제 1 가용 메모리 확보 요청을 송신할 수 있다(S130).
*제 1 가용 메모리 확보 요청을 수신한 각각의 제 2 프로세스 메모리 관리부는 제 1 가용 메모리로의 반환여부를 결정할 수 있다(S140).
S140의 단계에 따라 제 1 가용 메모리로의 반환이 존재하는 경우(YES), 전역 메모리 관리부는 제 1 가용 메모리의 반환에 대응하여 제 1 가용 메모리의 할당 여부를 재결정할 수 있다(S150).
S140의 단계에 따라 제 1 가용 메모리로의 반환이 존재하지 않는 경우(NO), 전역 메모리 관리부는 제 1 프로세스 메모리 관리부로 제 1 메모리 할당 불가 명령을 송신할 수 있다(S160).
S120의 단계에 따라 제 1 가용 메모리의 할당이 허용되는 경우(YES), 이하의 단계가 수행될 수 있다.
전역 메모리 관리부는 제 1 프로세스 메모리 관리부로 제 1 메모리 할당 명령을 송신할 수 있다(S170).
제 1 프로세스 메모리 관리부는 제 1 메모리 할당 명령에 기초하여 제 메모리 할당 스레드로부터 제 1 가용 메모리 중 적어도 일부를 할당받을 수 있다(S180).
도 11은 본 개시의 몇몇 실시예에 따른 제 3 프로세스 메모리 관리부(2300)에 의한 복수의 스레드의 메모리 관리 방법을 설명하기 위한 흐름도이다.
먼저, 제 1 스레드 메모리 관리부는 제 3 프로세스 메모리 관리부로 제 2 메모리 할당 요청을 송신할 수 있다(S210).
제 3 프로세스 메모리 관리부는 제 2 메모리 할당 요청에 응답하여 제 2 가용 메모리의 할당 여부를 결정할 수 있다(S220).
S220의 단계에 따라 제 2 가용 메모리의 할당이 불가한 경우(NO), 이하의 단계가 수행될 수 있다.
제 3 프로세스 메모리 관리부는 적어도 하나의 제 2 스레드 메모리 관리부로 제 2 가용 메모리 확보 요청을 송신할 수 있다(S230).
제 2 가용 메모리 확보 요청을 수신한 각각의 제 2 스레드 메모리 관리부는 제 2 가용 메모리로의 반환여부를 결정할 수 있다(S240).
S240의 단계에 따라 제 2 가용 메모리로의 반환이 존재하는 경우(YES), 제 3 프로세스 메모리 관리부는 제 2 가용 메모리의 반환에 대응하여 제 2 가용 메모리의 할당 여부를 재결정할 수 있다(S250).
S240의 단계에 따라 제 2 가용 메모리로의 반환이 존재하지 않는 경우(NO), 제 3 프로세스 메모리 관리부는 제 1 스레드 메모리 관리부로 제 2 메모리 할당 불가 명령을 송신할 수 있다(S260).
S220의 단계에 따라 제 2 가용 메모리의 할당이 허용되는 경우(YES), 이하의 단계가 수행될 수 있다.
제 3 프로세스 메모리 관리부는 제 1 스레드 메모리 관리부로 제 2 메모리 할당 명령을 송신할 수 있다(S270).
제 1 스레드 메모리 관리부는 제 2 메모리 할당 명령에 기초하여 제 2 메모리 할당 스레드로부터 제 2 가용 메모리 중 적어도 일부를 할당받을 수 있다(S280).
도 12는 본 개시의 일 실시예들이 구현될 수 있는 예시적인 컴퓨팅 환경에 대한 간략하고 일반적인 개략도를 도시한다.
도 12에서 도시되는 컴퓨터(602)는, 서버(100), 사용자 단말(200)을 구성하는 컴퓨팅 장치 중 적어도 하나에 대응될 수 있다.
본 개시내용이 일반적으로 하나 이상의 컴퓨터 상에서 실행될 수 있는 컴퓨터 실행가능 명령어와 관련하여 전술되었지만, 당업자라면 본 개시내용 기타 프로그램 모듈들과 결합되어 및/또는 하드웨어와 소프트웨어의 조합으로서 구현될 수 있다는 것을 잘 알 것이다.
일반적으로, 본 명세서에서의 모듈은 특정의 태스크를 수행하거나 특정의 추상 데이터 유형을 구현하는 루틴, 프로시져, 프로그램, 컴포넌트, 데이터 구조, 기타 등등을 포함한다. 또한, 당업자라면 본 개시의 방법이 단일-프로세서 또는 멀티프로세서 컴퓨터 시스템, 미니컴퓨터, 메인프레임 컴퓨터는 물론 퍼스널 컴퓨터, 핸드헬드 컴퓨팅 장치, 마이크로프로세서-기반 또는 프로그램가능 가전 제품, 기타 등등(이들 각각은 하나 이상의 연관된 장치와 연결되어 동작할 수 있음)을 비롯한 다른 컴퓨터 시스템 구성으로 실시될 수 있다는 것을 잘 알 것이다.
본 개시의 설명된 실시예들은 또한 어떤 태스크들이 통신 네트워크를 통해 연결되어 있는 원격 처리 장치들에 의해 수행되는 분산 컴퓨팅 환경에서 실시될 수 있다. 분산 컴퓨팅 환경에서, 프로그램 모듈은 로컬 및 원격 메모리 저장 장치 둘다에 위치할 수 있다.
컴퓨터는 통상적으로 다양한 컴퓨터 판독가능 매체를 포함한다. 컴퓨터에 의해 액세스 가능한 매체 로서, 휘발성 및 비휘발성 매체, 일시적(transitory) 및 비일시적(non-transitory) 매체, 이동식 및 비-이동식 매체를 포함한다. 제한이 아닌 예로서, 컴퓨터 판독가능 매체는 컴퓨터 판독가능 저장 매체 및 컴퓨터 판독가능 전송 매체를 포함할 수 있다.
컴퓨터 판독가능 저장 매체는 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 기타 데이터와 같은 정보를 저장하는 임의의 방법 또는 기술로 구현되는 휘발성 및 비휘발성 매체, 일시적 및 비-일시적 매체, 이동식 및 비이동식 매체를 포함한다. 컴퓨터 판독가능 저장 매체는 RAM, ROM, EEPROM, 플래시 메모리 또는 기타 메모리 기술, CD-ROM, DVD(digital video disk) 또는 기타 광 디스크 저장 장치, 자기 카세트, 자기 테이프, 자기 디스크 저장 장치 또는 기타 자기 저장 장치, 또는 컴퓨터에 의해 액세스될 수 있고 원하는 정보를 저장하는 데 사용될 수 있는 임의의 기타 매체를 포함하지만, 이에 한정되지 않는다.
컴퓨터 판독가능 전송 매체는 통상적으로 반송파(carrier wave) 또는 기타 전송 메커니즘(transport mechanism)과 같은 피변조 데이터 신호(modulated data signal)에 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 기타 데이터등을 구현하고 모든 정보 전달 매체를 포함한다. 피변조 데이터 신호라는 용어는 신호 내에 정보를 인코딩하도록 그 신호의 특성들 중 하나 이상을 설정 또는 변경시킨 신호를 의미한다. 제한이 아닌 예로서, 컴퓨터 판독가능 전송 매체는 유선 네트워크 또는 직접 배선 접속(direct-wired connection)과 같은 유선 매체, 그리고 음향, RF, 적외선, 기타 무선 매체와 같은 무선 매체를 포함한다. 상술된 매체들 중 임의의 것의 조합도 역시 컴퓨터 판독가능 전송 매체의 범위 안에 포함되는 것으로 한다.
컴퓨터(602)를 포함하는 본 개시의 여러가지 측면들을 구현하는 예시적인 환경(600)이 나타내어져 있으며, 컴퓨터(602)는 처리 장치(604), 시스템 메모리(606) 및 시스템 버스(608)를 포함한다. 시스템 버스(608)는 시스템 메모리(606)(이에 한정되지 않음)를 비롯한 시스템 컴포넌트들을 처리 장치(604)에 연결시킨다. 처리 장치(604)는 다양한 상용 프로세서들 중 임의의 프로세서일 수 있다. 듀얼 프로세서 및 기타 멀티프로세서 아키텍처도 역시 처리 장치(604)로서 이용될 수 있다.
시스템 버스(608)는 메모리 버스, 주변장치 버스, 및 다양한 상용 버스 아키텍처 중 임의의 것을 사용하는 로컬 버스에 추가적으로 상호 연결될 수 있는 몇가지 유형의 버스 구조 중 임의의 것일 수 있다. 시스템 메모리(606)는 판독 전용 메모리(ROM)(610) 및 랜덤 액세스 메모리(RAM)(612)를 포함한다. 기본 입/출력 시스템(BIOS)은 ROM, EPROM, EEPROM 등의 비휘발성 메모리(610)에 저장되며, 이 BIOS는 시동 중과 같은 때에 컴퓨터(602) 내의 구성요소들 간에 정보를 전송하는 일을 돕는 기본적인 루틴을 포함한다. RAM(612)은 또한 데이터를 캐싱하기 위한 정적 RAM 등의 고속 RAM을 포함할 수 있다.
컴퓨터(602)는 또한 내장형 하드 디스크 드라이브(HDD)(614)(예를 들어, EIDE, SATA)―이 내장형 하드 디스크 드라이브(614)는 또한 적당한 섀시(도시 생략) 내에서 외장형 용도로 구성될 수 있음―, 자기 플로피 디스크 드라이브(FDD)(616)(예를 들어, 이동식 디스켓(618)으로부터 판독을 하거나 그에 기록을 하기 위한 것임), 및 광 디스크 드라이브(620)(예를 들어, CD-ROM 디스크(622)를 판독하거나 DVD 등의 기타 고용량 광 매체로부터 판독을 하거나 그에 기록을 하기 위한 것임)를 포함한다. 하드 디스크 드라이브(614), 자기 디스크 드라이브(616) 및 광 디스크 드라이브(620)는 각각 하드 디스크 드라이브 인터페이스(624), 자기 디스크 드라이브 인터페이스(626) 및 광 드라이브 인터페이스(628)에 의해 시스템 버스(608)에 연결될 수 있다. 외장형 드라이브 구현을 위한 인터페이스(624)는 예를 들어, USB(Universal Serial Bus) 및 IEEE 1394 인터페이스 기술 중 적어도 하나 또는 그 둘다를 포함한다.
이들 드라이브 및 그와 연관된 컴퓨터 판독가능 매체는 데이터, 데이터 구조, 컴퓨터 실행가능 명령어, 기타 등등의 비휘발성 저장을 제공한다. 컴퓨터(602)의 경우, 드라이브 및 매체는 임의의 데이터를 적당한 디지털 형식으로 저장하는 것에 대응한다. 상기에서의 컴퓨터 판독가능 저장 매체에 대한 설명이 HDD, 이동식 자기 디스크, 및 CD 또는 DVD 등의 이동식 광 매체를 언급하고 있지만, 당업자라면 집 드라이브(zip drive), 자기 카세트, 플래쉬 메모리 카드, 카트리지, 기타 등등의 컴퓨터에 의해 판독가능한 다른 유형의 저장 매체도 역시 예시적인 운영 환경에서 사용될 수 있으며 또 임의의 이러한 매체가 본 개시의 방법들을 수행하기 위한 컴퓨터 실행가능 명령어를 포함할 수 있다는 것을 잘 알 것이다.
운영 체제(630), 하나 이상의 애플리케이션 프로그램(632), 기타 프로그램 모듈(634) 및 프로그램 데이터(636)를 비롯한 다수의 프로그램 모듈이 드라이브 및 RAM(612)에 저장될 수 있다. 운영 체제, 애플리케이션, 모듈 및/또는 데이터의 전부 또는 그 일부분이 또한 RAM(612)에 캐싱될 수 있다. 본 개시가 여러가지 상업적으로 이용가능한 운영 체제 또는 운영 체제들의 조합에서 구현될 수 있다는 것을 잘 알 것이다.
사용자는 하나 이상의 유선/무선 입력 장치, 예를 들어, 키보드(638) 및 마우스(640) 등의 포인팅 장치를 통해 컴퓨터(602)에 명령 및 정보를 입력할 수 있다. 기타 입력 장치(도시 생략)로는 마이크, IR 리모콘, 조이스틱, 게임 패드, 스타일러스 펜, 터치 스크린, 기타 등등이 있을 수 있다. 이들 및 기타 입력 장치가 종종 시스템 버스(608)에 연결되어 있는 입력 장치 인터페이스(642)를 통해 처리 장치(604)에 연결되지만, 병렬 포트, IEEE 1394 직렬 포트, 게임 포트, USB 포트, IR 인터페이스, 기타 등등의 기타 인터페이스에 의해 연결될 수 있다.
모니터(644) 또는 다른 유형의 디스플레이 장치도 역시 비디오 어댑터(646) 등의 인터페이스를 통해 시스템 버스(608)에 연결된다. 모니터(644)에 부가하여, 컴퓨터는 일반적으로 스피커, 프린터, 기타 등등의 기타 주변 출력 장치(도시 생략)를 포함한다.
컴퓨터(602)는 유선 및/또는 무선 통신을 통한 원격 컴퓨터(들)(648) 등의 하나 이상의 원격 컴퓨터로의 논리적 연결을 사용하여 네트워크화된 환경에서 동작할 수 있다. 원격 컴퓨터(들)(648)는 워크스테이션, 서버 컴퓨터, 라우터, 퍼스널 컴퓨터, 휴대용 컴퓨터, 마이크로프로세서-기반 오락 기기, 피어 장치 또는 기타 통상의 네트워크 노드일 수 있으며, 일반적으로 컴퓨터(602)에 대해 기술된 구성요소들 중 다수 또는 그 전부를 포함하지만, 간략함을 위해, 메모리 저장 장치(650)만이 도시되어 있다. 도시되어 있는 논리적 연결은 근거리 통신망(LAN)(652) 및/또는 더 큰 네트워크, 예를 들어, 원거리 통신망(WAN)(654)에의 유선/무선 연결을 포함한다. 이러한 LAN 및 WAN 네트워킹 환경은 사무실 및 회사에서 일반적인 것이며, 인트라넷 등의 전사적 컴퓨터 네트워크(enterprise-wide computer network)를 용이하게 해주며, 이들 모두는 전세계 컴퓨터 네트워크, 예를 들어, 인터넷에 연결될 수 있다.
LAN 네트워킹 환경에서 사용될 때, 컴퓨터(602)는 유선 및/또는 무선 통신 네트워크 인터페이스 또는 어댑터(656)를 통해 로컬 네트워크(652)에 연결된다. 어댑터(656)는 LAN(652)에의 유선 또는 무선 통신을 용이하게 해줄 수 있으며, 이 LAN(652)은 또한 무선 어댑터(656)와 통신하기 위해 그에 설치되어 있는 무선 액세스 포인트를 포함하고 있다. WAN 네트워킹 환경에서 사용될 때, 컴퓨터(602)는 모뎀(658)을 포함할 수 있거나, WAN(654) 상의 통신 서버에 연결되거나, 또는 인터넷을 통하는 등, WAN(654)을 통해 통신을 설정하는 기타 수단을 갖는다. 내장형 또는 외장형 및 유선 또는 무선 장치일 수 있는 모뎀(658)은 직렬 포트 인터페이스(642)를 통해 시스템 버스(608)에 연결된다. 네트워크화된 환경에서, 컴퓨터(602)에 대해 설명된 프로그램 모듈들 또는 그의 일부분이 원격 메모리/저장 장치(650)에 저장될 수 있다. 도시된 네트워크 연결이 예시적인 것이며 컴퓨터들 사이에 통신 링크를 설정하는 기타 수단이 사용될 수 있다는 것을 잘 알 것이다.
컴퓨터(602)는 무선 통신으로 배치되어 동작하는 임의의 무선 장치 또는 개체, 예를 들어, 프린터, 스캐너, 데스크톱 및/또는 휴대용 컴퓨터, PDA(portable data assistant), 통신 위성, 무선 검출가능 태그와 연관된 임의의 장비 또는 장소, 및 전화와 통신을 하는 동작을 한다. 이것은 적어도 Wi-Fi 및 블루투스 무선 기술을 포함한다. 따라서, 통신은 종래의 네트워크에서와 같이 미리 정의된 구조이거나 단순하게 적어도 2개의 장치 사이의 애드혹 통신(ad hoc communication)일 수 있다.
Wi-Fi(Wireless Fidelity)는 유선 없이도 인터넷 등으로의 연결을 가능하게 해준다. Wi-Fi는 이러한 장치, 예를 들어, 컴퓨터가 실내에서 및 실외에서, 즉 기지국의 통화권 내의 아무 곳에서나 데이터를 전송 및 수신할 수 있게 해주는 셀 전화와 같은 무선 기술이다. Wi-Fi 네트워크는 안전하고 신뢰성 있으며 고속인 무선 연결을 제공하기 위해 IEEE 802.11(a,b,g, 기타)이라고 하는 무선 기술을 사용한다. 컴퓨터를 서로에, 인터넷에 및 유선 네트워크(IEEE 802.3 또는 이더넷을 사용함)에 연결시키기 위해 Wi-Fi가 사용될 수 있다. Wi-Fi 네트워크는 비인가 2.4 및 5 GHz 무선 대역에서, 예를 들어, 11Mbps(802.11a) 또는 54 Mbps(802.11b) 데이터 레이트로 동작하거나, 양 대역(듀얼 대역)을 포함하는 제품에서 동작할 수 있다.
본 개시의 기술 분야에서 통상의 지식을 가진 자는 여기에 개시된 실시예들과 관련하여 설명된 다양한 예시적인 논리 블록들, 모듈들, 프로세서들, 수단들, 회로들 및 알고리즘 단계들이 전자 하드웨어, (편의를 위해, 여기에서 "소프트웨어"로 지칭되는) 다양한 형태들의 프로그램 또는 설계 코드 또는 이들 모두의 결합에 의해 구현될 수 있다는 것을 이해할 것이다. 하드웨어 및 소프트웨어의 이러한 상호 호환성을 명확하게 설명하기 위해, 다양한 예시적인 컴포넌트들, 블록들, 모듈들, 회로들 및 단계들이 이들의 기능과 관련하여 위에서 일반적으로 설명되었다. 이러한 기능이 하드웨어 또는 소프트웨어로서 구현되는지 여부는 특정한 애플리케이션 및 전체 시스템에 대하여 부과되는 설계 제약들에 따라 좌우된다. 본 개시의 기술 분야에서 통상의 지식을 가진 자는 각각의 특정한 애플리케이션에 대하여 다양한 방식들로 설명된 기능을 구현할 수 있으나, 이러한 구현 결정들은 본 개시의 범위를 벗어나는 것으로 해석되어서는 안 될 것이다.
여기서 제시된 다양한 실시예들은 방법, 장치, 또는 표준 프로그래밍 및/또는 엔지니어링 기술을 사용한 제조 물품(article)으로 구현될 수 있다. 용어 "제조 물품"은 임의의 컴퓨터-판독가능 장치로부터 액세스 가능한 컴퓨터 프로그램, 캐리어, 또는 매체(media)를 포함한다. 예를 들어, 컴퓨터-판독가능 저장 매체는 자기 저장 장치(예를 들면, 하드 디스크, 플로피 디스크, 자기 스트립, 등), 광학 디스크(예를 들면, CD, DVD, 등), 스마트 카드, 및 플래쉬 메모리 장치(예를 들면, EEPROM, 카드, 스틱, 키 드라이브, 등)를 포함하지만, 이들로 제한되는 것은 아니다. 용어 "기계-판독가능 매체"는 명령(들) 및/또는 데이터를 저장, 보유, 및/또는 전달할 수 있는 무선 채널 및 다양한 다른 매체를 포함하지만, 이들로 제한되는 것은 아니다.
제시된 프로세스들에 있는 단계들의 특정한 순서 또는 계층 구조는 예시적인 접근들의 일례임을 이해하도록 한다. 설계 우선순위들에 기반하여, 본 개시의 범위 내에서 프로세스들에 있는 단계들의 특정한 순서 또는 계층 구조가 재배열될 수 있다는 것을 이해하도록 한다. 첨부된 방법 청구항들은 샘플 순서로 다양한 단계들의 엘리먼트들을 제공하지만 제시된 특정한 순서 또는 계층 구조에 한정되는 것을 의미하지는 않는다.
제시된 실시예들에 대한 설명은 임의의 본 개시의 기술 분야에서 통상의 지식을 가진 자가 본 개시를 이용하거나 또는 실시할 수 있도록 제공된다. 이러한 실시예들에 대한 다양한 변형들은 본 개시의 기술 분야에서 통상의 지식을 가진 자에게 명백할 것이며, 여기에 정의된 일반적인 원리들은 본 개시의 범위를 벗어남이 없이 다른 실시예들에 적용될 수 있다. 그리하여, 본 개시는 여기에 제시된 실시예들로 한정되는 것이 아니라, 여기에 제시된 원리들 및 신규한 특징들과 일관되는 최광의의 범위에서 해석되어야 할 것이다.

Claims (21)

  1. 멀티 프로세스 시스템을 구현하는 서버로서,
    전체 프로세스의 메모리를 관리하는 전역 메모리 관리부;
    상기 전체 프로세스 중 적어도 하나의 프로세스에 대한 메모리를 관리하는 복수의 프로세스 메모리 관리부; 및
    상기 전체 프로세스 중 어느 하나에 포함되는 스레드의 메모리를 관리하는 복수의 스레드 메모리 관리부;
    를 포함하고,
    상기 전역 메모리 관리부는 상기 복수의 프로세스 메모리 관리부 중 어느 하나인 제 1 프로세스 메모리 관리부의 제 1 메모리 할당 요청에 응답하여 제 1 가용 메모리의 할당 여부를 결정하고, 상기 제 1 가용 메모리의 할당이 허용되지 않는 경우 상기 복수의 프로세스 메모리 관리부에 포함되는 적어도 하나의 제 2 프로세스 메모리 관리부로 제 1 가용 메모리 확보 요청을 송신하며, 그리고
    상기 복수의 프로세스 메모리 관리부 중 어느 하나인 제 3 프로세스 메모리 관리부는 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 제 1 스레드 메모리 관리부의 제 2 메모리 할당 요청에 응답하여 제 2 가용 메모리의 할당 여부 결정하고, 상기 제 2 가용 메모리의 할당이 허용되지 않는 경우 상기 제 3 프로세스 메모리 관리부에 의해 관리되는 적어도 하나의 제 2 스레드 메모리 관리부로 제 2 가용 메모리 확보 요청을 송신하고,
    상기 전역 메모리 관리부는,
    상기 제 1 프로세스 메모리 관리부가 복수로 존재하고, 그리고 복수의 상기 제 1 프로세스 메모리 관리부로부터 복수의 제 1 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 1 메모리 할당 요청 각각의 수신 순서에 따라 제 1 가용 메모리의 할당 여부를 결정하는,
    서버.
  2. 제 1 항에 있어서,
    상기 전역 메모리 관리부는:
    상기 복수의 프로세스 메모리 관리부에 포함되는 각각의 프로세스 메모리 관리부에 대한 프로세스 메모리 할당값 정보를 가지고, 그리고
    상기 제 1 메모리 할당 요청을 수신하는 경우, 상기 프로세스 메모리 할당값 정보에 기초하여 상기 제 1 가용 메모리의 할당 여부를 결정하는,
    서버.
  3. 제 1 항에 있어서,
    상기 제 2 프로세스 메모리 관리부는:
    상기 제 1 가용 메모리 확보 요청을 수신하는 경우, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 할당값 정보 및 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 사용값을 비교하여 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값을 결정하고, 그리고
    상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값을 초과하는지 여부를 결정하는,
    서버.
  4. 제 3 항에 있어서,
    상기 제 2 프로세스 메모리 관리부는,
    상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값을 초과하는 경우, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 중 적어도 일부를 상기 제 1 가용 메모리로 반환하는,
    서버.
  5. 제 4 항에 있어서,
    상기 전역 메모리 관리부는,
    상기 제 1 가용 메모리의 반환에 대응하여 제 1 가용 메모리의 할당 여부 재결정하는,
    서버.
  6. 제 3 항에 있어서,
    상기 제 2 프로세스 메모리 관리부는,
    상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 잔여값이 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값 미만인 경우, 상기 제 2 프로세스 메모리 관리부의 프로세스 메모리를 제 1 가용 메모리로 반환하지 않는,
    서버.
  7. 제 6 항에 있어서,
    상기 전역 메모리 관리부는,
    상기 제 1 가용 메모리의 반환이 없는 경우, 상기 제 1 프로세스 메모리 관리부로 제 1 메모리 할당 불가 명령을 송신하는,
    서버.
  8. 제 7 항에 있어서,
    상기 제 1 프로세스 메모리 관리부는,
    상기 제 1 메모리 할당 불가 명령을 수신하는 경우, 상기 제 1 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신하는,
    서버.
  9. 제 3 항에 있어서,
    상기 제 2 프로세스 메모리 관리부의 프로세스 메모리 기본값은 상기 적어도 하나의 제 2 프로세스 메모리 관리부 각각에 대하여 개별적으로 설정되는,
    서버.
  10. 제 1 항에 있어서,
    상기 전역 메모리 관리부는,
    상기 제 1 가용 메모리의 할당이 허용되는 경우, 상기 제 1 프로세스 메모리 관리부로 제 1 가용 메모리 중 적어도 일부에 대한 제 1 메모리 할당 명령을 송신하고,
    상기 제 1 프로세스 메모리 관리부는,
    상기 제 1 메모리 할당 명령을 수신하는 경우, 상기 제 1 메모리 할당 명령에 기초하여 제 1 메모리 할당 스레드로부터 상기 제 1 가용 메모리 중 적어도 일부를 할당받는,
    서버.
  11. 삭제
  12. 제 1 항에 있어서,
    상기 제 3 프로세스 메모리 관리부는:
    상기 제 1 스레드 메모리 관리부 및 상기 적어도 하나의 제 2 스레드 메모리 관리부 각각에 대한 스레드 메모리 할당값 정보를 가지고, 그리고
    상기 제 2 메모리 할당 요청을 수신하는 경우, 상기 스레드 메모리 할당값 정보에 기초하여 상기 제 2 가용 메모리의 할당 여부를 결정하는,
    서버.
  13. 제 1 항에 있어서,
    상기 제 2 스레드 메모리 관리부는,
    상기 제 2 가용 메모리 확보 요청을 수신하는 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 할당값 정보 및 상기 제 2 스레드 메모리 관리부의 스레드 메모리 사용값을 비교하여, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값을 결정하고, 그리고
    상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값을 초과하는지 여부를 결정하는,
    서버.
  14. 제 13 항에 있어서,
    상기 제 2 스레드 메모리 관리부는,
    상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값을 초과하는 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리 중 적어도 일부를 상기 제 2 가용 메모리로 반환하는,
    서버.
  15. 제 14 항에 있어서,
    상기 제 3 프로세스 메모리 관리부는,
    상기 제 2 가용 메모리의 반환에 대응하여 제 2 가용 메모리의 할당 여부 재결정하는,
    서버.
  16. 제 13 항에 있어서,
    상기 제 2 스레드 메모리 관리부는,
    상기 제 2 스레드 메모리 관리부의 스레드 메모리 잔여값이 상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값 미만인 경우, 상기 제 2 스레드 메모리 관리부의 스레드 메모리를 제 2 가용 메모리로 반환하지 않는,
    서버.
  17. 제 16 항에 있어서,
    상기 제 3 프로세스 메모리 관리부는,
    상기 제 2 가용 메모리의 반환이 없는 경우, 상기 제 1 스레드 메모리 관리부로 제 2 메모리 할당 불가 명령을 송신하는,
    서버.
  18. 제 17 항에 있어서,
    상기 제 1 스레드 메모리 관리부는,
    상기 제 2 메모리 할당 불가 명령을 수신하는 경우, 제 2 메모리 가용 메모리를 확보하기 위해 외부 저장 매체와 송수신하는,
    서버.
  19. 제 13 항에 있어서,
    상기 제 2 스레드 메모리 관리부의 스레드 메모리 기본값은 상기 복수의 스레드 메모리 관리부 각각에 대하여 개별적으로 설정되는,
    서버.
  20. 제 1 항에 있어서,
    상기 제 3 프로세스 메모리 관리부는,
    상기 제 2 가용 메모리의 할당이 허용되는 경우, 상기 제 1 스레드 메모리 관리부로 제 2 가용 메모리 중 적어도 일부에 대한 제 2 메모리 할당 명령을 송신하고,
    상기 제 1 스레드 메모리 관리부는,
    상기 제 2 메모리 할당 명령을 수신하는 경우, 상기 제 2 메모리 할당 명령에 기초하여 제 2 메모리 할당 스레드로부터 상기 제 2 가용 메모리 중 적어도 일부를 할당받는,
    서버.
  21. 제 1 항에 있어서,
    상기 제 3 프로세스 메모리 관리부는,
    상기 제 1 스레드 메모리 관리부가 복수로 존재하고, 그리고 복수의 상기 제 1 스레드 메모리 관리부로부터 복수의 제 2 메모리 할당 요청을 수신하는 경우, 상기 복수의 제 2 메모리 할당 요청 각각의 수신 순서에 따라 제 2 가용 메모리의 할당 여부를 결정하는,
    서버.
KR1020190014447A 2019-02-07 2019-02-07 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버 KR102214186B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190014447A KR102214186B1 (ko) 2019-02-07 2019-02-07 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190014447A KR102214186B1 (ko) 2019-02-07 2019-02-07 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020210003060A Division KR20210008885A (ko) 2021-01-11 2021-01-11 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버

Publications (2)

Publication Number Publication Date
KR20200097110A KR20200097110A (ko) 2020-08-18
KR102214186B1 true KR102214186B1 (ko) 2021-02-09

Family

ID=72291877

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190014447A KR102214186B1 (ko) 2019-02-07 2019-02-07 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버

Country Status (1)

Country Link
KR (1) KR102214186B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4407956B2 (ja) * 2005-10-31 2010-02-03 株式会社ソニー・コンピュータエンタテインメント 情報処理方法および情報処理装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2671804B2 (ja) * 1994-05-27 1997-11-05 日本電気株式会社 階層型資源管理方法
US9098726B2 (en) * 2012-04-24 2015-08-04 Samsung Electronics Co., Ltd. Scalable and secure application resource management and access control for multicore operating systems
KR101924200B1 (ko) 2016-12-23 2018-12-03 건국대학교 산학협력단 감성 기반의 이미지 선택 장치 및 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4407956B2 (ja) * 2005-10-31 2010-02-03 株式会社ソニー・コンピュータエンタテインメント 情報処理方法および情報処理装置

Also Published As

Publication number Publication date
KR20200097110A (ko) 2020-08-18

Similar Documents

Publication Publication Date Title
CN110663019B (zh) 用于叠瓦式磁记录(smr)的文件系统
US10592293B2 (en) Tenant-specific policy generation and enforcement within containers
US9740468B2 (en) Cloud-based application resource files
US8751657B2 (en) Multi-client storage system and storage system management method
US8856483B1 (en) Virtual data storage service with sparse provisioning
US10771533B2 (en) Adaptive communication control device
EP1310869A1 (en) Data processing system and method
AU2013263230A1 (en) Locally backed cloud-based storage
KR20120004463A (ko) 복제 데이터의 동적 배치
CN111338786A (zh) 云平台资源的配额管理方法、装置和计算机设备
US10545754B2 (en) Application hot deploy method to guarantee application version consistency and computer program stored in computer readable medium therefor
CN105683928A (zh) 多承租人企业资源规划系统中的数据高速缓存策略
CN110389825B (zh) 管理专用处理资源的方法、设备和计算机程序产品
KR102115758B1 (ko) 데이터 흐름 기반 서비스를 처리하기 위한 방법 및 컴퓨터 판독가능 매체에 저장된 컴퓨터 프로그램
US9213674B2 (en) Sharing memory among mobile devices
KR102214186B1 (ko) 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버
US9606909B1 (en) Deallocating portions of provisioned data storage based on defined bit patterns indicative of invalid data
KR20210008885A (ko) 멀티 프로세스 시스템 상에서 계층적 구조의 메모리 관리 기법을 사용하는 서버
US9639296B1 (en) Deallocating portions of data storage based on notifications of invalid data
US11340950B2 (en) Service band management system
US20200004454A1 (en) Technique for memory management on service oriented architecture
KR101889749B1 (ko) 메시지 스케줄링 방법
CN108848156B (zh) 接入网关处理方法、装置及存储介质
US10489148B1 (en) Unnecessary resource recognition and release plan in application hot deploy on distributed system
US20240020004A1 (en) Lcs data compression/decompression system

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant