KR102190122B1 - Pci 할당 방법 및 pci 할당 장치 - Google Patents

Pci 할당 방법 및 pci 할당 장치 Download PDF

Info

Publication number
KR102190122B1
KR102190122B1 KR1020150007498A KR20150007498A KR102190122B1 KR 102190122 B1 KR102190122 B1 KR 102190122B1 KR 1020150007498 A KR1020150007498 A KR 1020150007498A KR 20150007498 A KR20150007498 A KR 20150007498A KR 102190122 B1 KR102190122 B1 KR 102190122B1
Authority
KR
South Korea
Prior art keywords
sss
pci
pss
allocation
allocating
Prior art date
Application number
KR1020150007498A
Other languages
English (en)
Other versions
KR20160088138A (ko
Inventor
윤병완
배영호
허시영
Original Assignee
주식회사 케이티
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 케이티 filed Critical 주식회사 케이티
Priority to KR1020150007498A priority Critical patent/KR102190122B1/ko
Publication of KR20160088138A publication Critical patent/KR20160088138A/ko
Application granted granted Critical
Publication of KR102190122B1 publication Critical patent/KR102190122B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W16/00Network planning, e.g. coverage or traffic planning tools; Network deployment, e.g. resource partitioning or cells structures
    • H04W16/18Network planning tools
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J11/00Orthogonal multiplex systems, e.g. using WALSH codes
    • H04J11/0023Interference mitigation or co-ordination
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/0015Synchronization between nodes one node acting as a reference for the others
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2211/00Orthogonal indexing scheme relating to orthogonal multiplex systems
    • H04J2211/003Orthogonal indexing scheme relating to orthogonal multiplex systems within particular systems or standards
    • H04J2211/005Long term evolution [LTE]

Abstract

신호 상관 관계와 신호 간섭 조건을 이용하여 최적으로 PCI를 할당할 수 있는 PCI 할당 방법 및 장치가 개시된다. 본 발명의 일 측면에 따른, PCI 할당 장치에서 PCI를 할당하는 방법은, SSS(Secondary Synchronization Signal) 할당 시작점을 산출하는 단계; PCI를 할당할 기지국들의 개수를 산출하는 단계; 상기 기지국들에 대해 순차적으로 상기 SSS 할당 시작점 및 상기 기지국의 개수에 기초하여 SSS를 할당하는 단계; 및 상기 기지국들의 각 섹터에 대해 SINR(Signal to Interference plus Noise Ratio)을 이용하여 PSS(Primary Synchronization Signal)를 할당하는 단계;를 포함한다.

Description

PCI 할당 방법 및 PCI 할당 장치{METHOD AND APPARATUS FOR ALLOCATING PHYSICAL CELL IDENTITY}
본 발명은 기지국의 PCI(Physical Cell Identity) 할당 방법 및 장치에 관한 것으로, 보다 구체적으로 LTE(Long Term Evolution) 망에서 기지국을 구분하는 PCI를 할당하는 방법 및 이를 위한 장치에 관한 것이다.
고속의 데이터를 필요로 하는 이동통신 시장의 흐름에 따라 기지국의 커버리지(coverage)는 점차 작아지고 있다. 네트워크 사업자는 동일한 지역에 양질의 데이터 서비스를 위해서 더 많은 기지국이 필요하게 되고, 따라서 기지국을 구분하기 위한 많은 식별자, 즉 PCI(Physical Cell Identity)가 필요하다. PCI는 기지국에 설정하는 가장 기본적인 파라미터로서, PCI는 기지국을 구별하는 것이 첫 번째 목적이며, 기지국과 단말 간 동기(Synchronization)를 위해 필요하며, 마지막으로 기준 신호(Reference Signal)의 위치 구분을 통해 서빙 셀(Serving Cell)의 신호 세기를 검출하는데 사용한다.
그러나 PCI의 개수는 제한되어 있고 따라서 기지국들은 PCI를 중복해서 사용하고 있다. 이와 같이 기지국들이 PCI를 중복해서 사용하기 때문에 PCI 혼동(Confusion) 및 충돌(Collision)이 발생할 가능성이 많다. 따라서 이러한 PCI 혼동 및 충돌을 방지하기 위한 PCI 할당 방법이 제안되고 있다. 기존 PCI 할당 방법은 Confusion) free 및 Collision free 조건을 만족하는 기법에 대해 주로 기술하고 있다. 즉 PCI 할당시 단말이 기지국의 섹터를 구분할 수 있도록 할당해야 하며, 이를 위해 MOD3 기법으로 Confusion free, Collision free가 되도록 PCI를 설계하는 것이 기존 기술들이었다. 하지만 LTE(Long Term Evolution)에서의 PCI 구성 원리를 고려시 실제 단말 입장에서는 MOD3만으로는 PCI를 구별하기가 어려운 문제점이 있다.
국내공개특허 10-2013-0004656(2013.01.14. 공개)
본 발명은 상기와 같은 문제점을 해결하기 위해 제안된 것으로, 신호 상관 관계와 신호 간섭 조건을 이용하여 최적으로 PCI를 할당할 수 있는 PCI 할당 방법 및 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 일 측면에 따른, PCI 할당 장치에서 PCI를 할당하는 방법은, SSS(Secondary Synchronization Signal) 할당 시작점을 산출하는 단계; PCI를 할당할 기지국들의 개수를 산출하는 단계; 상기 기지국들에 대해 순차적으로 상기 SSS 할당 시작점 및 상기 기지국의 개수에 기초하여 SSS를 할당하는 단계; 및 상기 기지국들의 각 섹터에 대해 SINR(Signal to Interference plus Noise Ratio)을 이용하여 PSS(Primary Synchronization Signal)를 할당하는 단계;를 포함한다.
상기 SSS를 할당하는 단계는, 특정 기지국에 SSS를 할당함에 있어서 이전 순서에서 SSS를 할당한 기지국의 SSS와의 상관 값이 임계치보다 작은 SSS를 할당할 수 있다.
상기 SSS를 할당하는 단계는, 하기 수학식에 따라 SSS를 할당할 수 있다.
SSS=MOD{ntot + (random-1), 167}, 여기서 ntot는 SSS 할당 시작점, random은 1에서 n까지의 숫자 중 랜덤 발생한 숫자로서, n은 상기 기지국들의 개수.
상기 SSS 할당 시작점은, 이전까지 SSS를 할당한 기지국들의 개수일 수 있다.
상기 PSS를 할당하는 단계는, PSS를 순환 자리 이동하며 기준 신호(Reference Signal)의 SINR이 임계치 이상인 PSS를 할당할 수 있다.
상기 PSS를 할당하는 단계는, RSRP(Reference Signal Received Power)가 임계치보다 작은 PSS를 할당할 수 있다.
상기 PSS를 할당하는 단계는, PSS를 순환 자리 이동하며 산출한 기준 신호의 SINR 중 가장 좋은 SINR을 나타내는 PSS를 할당할 수 있다.
상기 목적을 달성하기 위한 본 발명의 다른 측면에 따른, PCI 할당 장치는, 하나 이상의 프로세서; 메모리; 및 상기 메모리에 저장되어 있으며 상기 하나 이상의 프로세서에 의하여 실행되도록 구성되는 하나 이상의 프로그램을 포함하고, 상기 프로그램은, SSS 할당 시작점을 산출하고, PCI를 할당할 기지국들의 개수를 산출하며, 상기 기지국들에 대해 순차적으로 상기 SSS 할당 시작점 및 상기 기지국의 개수에 기초하여 SSS를 할당하고, 상기 기지국들의 각 섹터에 대해 SINR을 이용하여 PSS를 할당한다.
상기 프로그램은, 특정 기지국에 SSS를 할당함에 있어서 이전 순서에서 SSS를 할당한 기지국의 SSS와의 상관 값이 임계치보다 작은 SSS를 할당할 수 있다.
상기 프로그램은, 하기 수학식에 따라 SSS를 할당할 수 있다.
SSS=MOD{ntot + (random-1), 167}, 여기서 ntot는 SSS 할당 시작점, random은 1에서 n까지의 숫자 중 랜덤 발생한 숫자로서, n은 상기 기지국들의 개수.
상기 SSS 할당 시작점은, 이전까지 SSS를 할당한 기지국들의 개수일 수 있다.
상기 프로그램은, PSS를 순환 자리 이동하며 기준 신호의 SINR이 임계치 이상인 PSS를 할당할 수 있다.
상기 프로그램은, RSRP가 임계치보다 작은 PSS를 할당할 수 있다.
상기 프로그램은, PSS를 순환 자리 이동하며 산출한 기준 신호의 SINR 중 가장 좋은 SINR을 나타내는 PSS를 할당할 수 있다.
본 발명은 PCI를 할당하는데 있어서 SSS의 상관을 이용하고 기준 신호(RS)의 SINR을 이용하여 간섭 자유 조건을 적용함으로써 PCI에 의한 단말 동기화 및 호 실패 등을 최소화하며 LTE 셀 플래닝(Planning)을 할 수 있다.
도 1은 3GPP LTE에서 무선 프레임 구조(Radio Frame Structure)를 나타낸 도면이다.
도 2는 기준 신호 주파수 시프트(RS frequency shift)를 나타낸 도면이다.
도 3의 기준 신호(RS)의 SNR(Signal to Noise Ratio)을 나타낸 도면이다.
도 4는 본 발명의 일 실시예에 따른 PCI를 구성하는 SSS를 할당하는 방법을 설명하는 흐름도이다.
도 5는 본 발명의 일 실시예에 따른 PCI를 구성하는 PSS를 할당하는 방법을 설명하는 흐름도이다.
도 6은 본 발명의 실시예에 따른 PCI 할당 장치를 나타낸 도면이다.
상술한 목적, 특징 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이며, 그에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에 그 상세한 설명을 생략하기로 한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 일 실시예를 상세히 설명하기로 한다.
단말(User Equipment, UE)은 고정되거나 이동성을 가질 수 있으며, MS(mobile station), MT(mobile terminal), UT(user terminal), SS(subscriber station), 무선기기(wireless device), PDA(personal digital assistant), 무선 모뎀(wireless modem), 휴대기기(handheld device) 등 다른 용어로 불릴 수 있다.
기지국은 일반적으로 단말과 통신하는 고정된 지점(fixed station)을 말하며, eNB(evolved-NodeB), BTS(Base Transceiver System), 액세스 포인트(Access Point) 등 다른 용어로 불릴 수 있다. 각 기지국은 특정한 지리적 영역(일반적으로 셀이라고 함)에 대해 통신 서비스를 제공한다. 셀은 다시 다수의 영역(섹터라고 함)으로 나누어질 수 있다.
PCI는 기본적으로 기지국과 단말 간 동기(Synchronization)를 위해 사용된다.
도 1은 3GPP LTE에서 무선 프레임 구조(Radio Frame Structure)를 나타낸 도면이다. 이는 3GPP TS 36.211 V8.7.0 (2009-05) "Evolved Universal Terrestrial Radio Access (E-UTRA); Physical Channels and Modulation (Release 8)"의 6절을 참조할 수 있다. 무선 프레임(radio frame)은 0~9의 인덱스가 매겨진 10개의 서브프레임(subframe)으로 구성되고, 하나의 서브프레임은 2개의 슬롯(slot)으로 구성된다. 하나의 서브프레임이 전송되는 데 걸리는 시간을 TTI(transmission time interval)이라 하고, 예를 들어 하나의 서브프레임의 길이는 1ms이고, 하나의 슬롯의 길이는 0.5ms 일 수 있다.
하나의 슬롯은 시간 영역에서 복수의 OFDM(Orthogonal Frequency Division Multiplexing) 심볼을 포함할 수 있다. OFDM 심볼은 3GPP LTE가 하향링크에서 OFDMA(Orthogonal Frequency Division Multiple Access)을 사용하므로, 시간 영역에서 하나의 심볼 구간(symbol period)을 표현하기 위한 것에 불과할 뿐, 다중 접속 방식이나 명칭에 제한을 두는 것은 아니다. 예를 들어, OFDM 심볼은 SC-FDMA(Single Carrier Frequency Division Multiple Access) 심볼, 심볼 구간 등 다른 명칭으로 불릴 수 있다. 하나의 슬롯은 7 OFDM 심볼을 포함하는 것을 예시적으로 기술하나, CP(Cyclic Prefix)의 길이에 따라 하나의 슬롯에 포함되는 OFDM 심볼의 수는 바뀔 수 있다. 3GPP TS 36.211 V8.7.0(2009-05)에 의하면, 노멀 CP에서 1 서브프레임은 7 OFDM 심볼을 포함하고, 확장(Extended) CP에서 1 서브프레임은 6 OFDM 심볼을 포함한다.
자원 블록(RB:Resource Block)은 자원 할당 단위로, 하나의 슬롯에서 복수의 부반송파를 포함한다. 예를 들어, 하나의 슬롯이 시간 영역에서 7 OFDM 심볼을 포함하고 자원 블록(RB)은 주파수 영역에서 12 부반송파를 포함한다면, 하나의 자원 블록(RB)은 7×12개의 자원 요소(RE:Resource Element)를 포함할 수 있다.
앞서 설명한 바와 같이, 하나의 서브프레임은 2개의 슬롯(slot)으로 구성된다. 하나의 서브프레임이 전송되는 데 걸리는 시간을 TTI(transmission time interval)이라 하고, 예를 들어 하나의 서브프레임의 길이는 1ms이고, 하나의 슬롯의 길이는 0.5ms 일 수 있다. 매 5msec마다 PSS(Primary Synchronization Signal) 및 SSS(Secondary Synchronization Signal)이 전송되며, 서브프레임 #0, #5에 전송된다. 단말에서의 동기 획득 및 PCI 검출 과정은 다음과 같이 진행된다.
단말은 전원(Power)이 켜진 후, 또는 타 기지국 검색 시 지정된 캐리어 주파수를 찾으며 동기(Synchronization)를 위한 심볼 타이밍(symbol timing)을 검출 후 PSS를 통해 PCI 셀 ID를 검출한다. 무선 프레임 타이밍(Radio frame timing)을 검출 후 PCI 그룹 인덱스를 검출하게 되며, 아래 수학식1과 같이 PCI 셀 ID 및 PCI 그룹 인덱스의 조합으로 PCI를 검출하게 된다.
(수학식1)
PCI = 3×S + P, 여기서 S는 SSS로서 PCI 그룹 인덱스이고(0≤S≤167), P는 PSS로서 PCI 셀 ID이다(0≤P≤2).
단말은 PCI 검출 후 SIB(system information block) 및 기준 신호(RS)를 디코딩하게 되는데 PCI에 따라 기준 신호(RS)의 패턴이 다르게 전송된다. 도 2는 기준 신호 주파수 시프트(RS frequency shift)를 나타낸 도면으로, 도 2의 왼쪽 상단은 기지국이 하나의 안테나를 사용하는 경우 공용 기준 신호 구조의 예를 나타내고, 도 2의 하단은 기지국이 2개의 안테나를 사용하는 경우 공용 기준 신호 구조의 예를 나타낸다. 기준 신호(RS)는 공용 기준 신호(Common RS)와 전용 기준 신호(Dedicated RS)로 구분될 수 있다. 공용 기준 신호는 셀 내 모든 단말이 사용하는 기준 신호로서 채널 측정 및/또는 데이터 복조에 사용된다. 전용 기준 신호는 셀 내 특정 단말 또는 특정 단말 그룹이 사용하는 기준 신호로서 데이터 복조에 사용된다.
도 2에 도시된 바와 같이, 기지국이 복수의 안테나를 사용하는 다중 안테나 전송의 경우, 안테나마다 하나의 자원 그리드가 있다. 'R0'은 제 1 안테나에 대한 기준 신호, 'R1'은 제 2 안테나에 대한 기준 신호를 나타낸다. 'R0' 및 'R1'의 서브프레임 내 위치는 서로 중복되지 않는다. ℓ은 슬롯 내 OFDM 심볼의 위치로 노멀 CP에서 ℓ은 0부터 6의 사이의 값을 가진다. 하나의 OFDM 심볼에서 각 안테나에 대한 기준 신호는 6 부반송파 간격으로 위치한다. 서브프레임 내 'R0'의 수와 'R1'의 수는 동일하다. 한 안테나의 기준 신호에 사용된 자원 요소(RE:Resource Element)는 다른 안테나의 기준 신호에 사용되지 않는다(도 2에서 빗금 친 자원 요소). 안테나 간 간섭을 주지 않기 위해서이다. PCI에 따라 기준 신호 파워(RS power)가 전송되는 자원 요소(RE:Resource Element) 위치가 달라지게 되며 두 개 이상의 안테나 시스템에서는 MOD3에 의해 주파수 시프트(frequency shift)가 발생하게 된다.
종래에는 위의 기본 지식을 바탕으로 confusion free 및 collision free 조건을 적용하여 PCI를 할당하였으나 본 발명에서는 간섭 자유(interference free) 및 상관 자유(correlation free) 조건을 추가 하여 PCI 할당을 수행한다.
(1) 상관 자유(correlation free)
첫 번째로 상관 자유(correlation free) 조건에 대해 아래와 같이 설명이 가능하다.
3GPP TS 36.211에 따르면 PCI는 다음 수학식2와 같이 정의할 수 있다.
(수학식2)
Figure 112015004415790-pat00001
, 여기서 NID (1)는 SSS이고, NID (2)는 PSS이다.
상기 PSS 시퀀스(NID (2))는 다음 수학식3과 표1에 의해 만들어진다.
(수학식3)
Figure 112015004415790-pat00002
NID (2) Root index u
0 25
1 29
2 34
상기 SSS sequence(NID (1))는 서브프레임 #0, #5에 있는 2개의 31 length sequence 조합으로 생성되는데 아래 수학식4로 계산된다.
(수학식4)
Figure 112015004415790-pat00003
여기서 0≤n≤30이고, m0과 m1은 PSS, 즉 NID (2)에 의해 유도되며 아래 수학식5로 계산된다. 그리고
Figure 112015004415790-pat00004
Figure 112015004415790-pat00005
은 MO31의 사이클릭 시프트(cyclic shift)로 아래 수힉식6에 의해 계산되며, c0(n)과 c1(n)은 아래 수학식7에 의해 계산된다. 그리고
Figure 112015004415790-pat00006
은 아래 수학식8에 의해 계산된다.
(수학식5)
Figure 112015004415790-pat00007
(수학식6)
Figure 112015004415790-pat00008
. 여기서,
Figure 112015004415790-pat00009
이고 0≤i≤30이고, x(i)는
Figure 112015004415790-pat00010
이며, 초기 값으로는 x(0)=0, x(1)=0, x(2)=0, x(3)=0, x(4)=1이다.
(수학식7)
Figure 112015004415790-pat00011
. 여기서,
Figure 112015004415790-pat00012
이고, x(i)는
Figure 112015004415790-pat00013
이며, 초기 값으로는 x(0)=0, x(1)=0, x(2)=0, x(3)=0, x(4)=1이다.
(수학식8)
Figure 112015004415790-pat00014
. 여기서
Figure 112015004415790-pat00015
이고, x(i)는
Figure 112015004415790-pat00016
이다.
본 발명에서는 위와 같은 SSS 생성 원리를 기반으로 선택된 SSS와 비선택된 SSS 간의 상관(correlation)을 계산하여 상호 연관 관계가 많은 SSS를 도출한다. 상관(correlation)은 아래 수학식9에 의해 계산되며 상관(Correlation) 값이 큰(본 실시예에서는 0.5 이상) SSS들 간에는 상관(correlation)이 크다고 판단하고, 이를 정리하면 표2와 같다.
(수학식9)
Figure 112015004415790-pat00017
[표2]
Figure 112015004415790-pat00018
[표2]의 상관 값이 큰 SSS는 수학식5에서 m0가 같은 값들의 집합과 동일하다. [표2]에서 같은 행에 존재하는 SSS들은 서로 상관이 큰 경우이다. 예를 들어 [표2]에서 첫 번째 행에 존재하는 0, 30, 59, 87, 114, 140, 165는 상관 값이 큰 SSS의 집합이며 SSS가 상관이 큰 경우 섹터 간 경로 손실 값(Pathloss)이 작아 PSS에 의한 영향이 커질 경우 단말 동기에 문제가 발생하게 된다. 단말 입장에서 상관이 큰 SSS를 기지국들이 동시에 사용하게 될 경우 기지국 구분이 어려워지는 단점이 생긴다.
(2) 간섭 자유(interference free)
본 발명에서는 기준 신호(RS)의 SINR(Signal to Interference plus Noise Ratio)을 이용하여 간섭 자유(interference free) 조건을 활용한다. 앞에서 설명한 바와 같이 PCI MO3 규칙에 의해 기준 신호(RS)의 위치가 결정된다. 본 발명에서는 기준 신호(RS)의 MOD3에 의한 시스템 영향을 좀 더 실질적으로 계산하기 위해 도 3의 SNR(Signal to Noise Ratio) 값을 활용한다. 기준 신호(RS)가 송출될 때 SNR은 약 30dB가 되어 다른 MOD를 사용하는 섹터에는 30dB만큼 열화된 신호 세기로 영향을 주게 된다. SINR은 아래 수학식10에 의해 계산된다.
(수학식10)
Figure 112015004415790-pat00019
여기서 S는 수신 신호 파워(received signal power)로소 PCI를 할당할 대상 기지국(BSS=0)으로부터 단말에 수신되는 수신 신호 파워이고 I는 간섭 파워(interference power)로서 상기 대상 기지국에 접속한 단말에 대해 인접 기지국들에서 간섭하는 신호 파워를 의미하며 N은 노이즈 파워(Noise Power)를 의미한다. 그리고 PTX는 기지국의 송출 파워이고 ℓ은 거리를 의미한다. 단말은 이러한 측정 결과를 PCI 할당 장치로 전송한다. 노이즈 파워의 경우도 기존 시스템 노이즈 파워와 다르게 계산되어야 하는데, LTE의 경우 대역폭을 15kHz로 계산한다. 위에서 설명한 바와 같이 간섭(Interference) 계산시 PTX는 MOD3 값이 같을 경우, 즉 PSS가 같을 경우는 기준 신호(RS)의 파워를 사용하며, 다른 MOD3를 사용하는, 즉 PSS가 다른 섹터로부터 수신되는 값을 계산시에는 PTX=PTX-30dB로 치환한다.
이와 같은 간섭 자유(interference free) 및 상관 자유(correlation free) 조건을 이용하여 PCI를 할당하는 방법을 도 4 및 도 5를 참조하여 구체적으로 설명한다.
도 4는 본 발명의 일 실시예에 따른 PCI를 구성하는 SSS를 할당하는 방법을 설명하는 흐름도로, PCI 할당 장치에 의해 수행된다. 여기서 PCI 할당 장치는 매크로 기지국이나 펨토 기지국 설치 및 최적화를 수행하고 각 매크로 기지국 및 펨토 기지국에 필요한 기본 파라미터 또는 데이터를 제공하는 기능을 하는 SON(Self Organizing Network) 서버에 포함될 수 있다.
도 4를 참조하면, 먼저 PCI 할당 장치는 PCI 할당 영역을 선택한다(S401). 여기서 PCI 할당 영역은 PCI를 할당할 기지국들의 집합으로 이해할 수 있다.
PCI 할당 장치는 SSS 할당 시작점을 산출한다(S403). 즉 이전까지의 PCI 할당 영역 내의 전체 기지국의 개수를 ntot이라고 하면 단계 S403에서 선택한 금번 PCI 할당 영역의 SSS 할당 시작점은 상기 ntot이 된다. 그 이유는 SSS는 0부터 시작하기 때문이다. 예를 들어, 이전까지의 PCI 할당 영역 내의 전체 기지국의 개수가 50개였다면, 단계 S401에서 선택한 금번 PCI 할당 영역의 SSS 할당 시작점은 상기 50이 된다. 이전까지의 PCI 할당 영역 내의 기지국들에 할당된 SSS는 0부터 49까지이기 때문이다.
PCI 할당 장치는 단계 S401에서 선택한 PCI 할당 영역 내의 기지국의 개수를 산출한다(S405). PCI 할당 장치는 그 PCI 할당 영역 내의 첫 번째 기지국에 대해 상기 기지국의 개수에 기초하여 다음 수학식11에 따라 SSS를 할당한다(S407). 즉 PCI 할당 영역 내의 기지국의 개수가 n개라면, 1에서 n까지의 숫자 중 하나를 랜덤 발생한 후 다음 수학식11에 따라 SSS를 할당한다. 아래 수학식11에서 ntot SSS 할당 시작점이고, random은 1에서 n까지의 숫자 중 랜덤 발생한 숫자이다. 그리고 167이라는 숫자는 SSS가 0부터 167까지의 숫자 중 어느 한 값을 갖기 때문이다.
(수학식11)
SSS=MOD{ntot + (random-1), 167}
예를 들어 설명하면, SSS 할당 시작점(ntot)이 169이고, 랜덤 값(random)이 50인 경우, SSS는 218(169+49)을 167로 나누었을 때의 나머지인 51이다.
이와 같이 첫 번째 기지국에 대해 SSS를 할당한 후, PCI 할당 장치는 그 할당한 SSS와, 상기 첫 번째 기지국에 SSS를 할당하기 바로 직전에 SSS를 할당한 기지국(예를 들어 인접한 기지국)의 SSS와의 상관 값이 임계치 이상인지 확인한다(S409). 본 실시예에서 임계치는 0.5이고 임계치가 0.5인 경우 SSS들의 상관 관계는 상술한 표2와 같다. 여기서 첫 번째 기지국의 인접한 기지국은 이전 PCI 할당 영역 내에서 PCI를 마지막에 할당한 기지국일 수 있다. 본 실시예에서 PCI의 할당은 인접한 기지국으로 순차적으로 진행하기 때문이다.
상기 상관 값이 임계치 이상인 경우, PCI 할당 장치는 SSS를 재할당하고(S413), 상기 단계 S409를 다시 수행한다. 한편, 상기 상관 값이 임계치 이상이 아닌 경우, PCI 할당 장치는 첫 번째 기지국에 할당한 SSS와 인접 기지국의 SSS가 같은지 확인한다(S411). SSS가 같은 경우, PCI 할당 장치는 SSS를 재할당하고(S413), 상기 단계 S409부터 다시 수행한다. 즉 PCI 할당 장치는 첫 번째 기지국에 대해 인접한 기지국과 상관 값이 임계치보다 작으면서 인접 기지국의 SSS와 같지 않은 SSS를 할당하는 것이다. 예를 들면, 인접 기지국의 SSS가 30인 경우, 그 SSS가 30일 때 상관 값이 임계치 이상인 SSS는 표2를 참고하면 0, 59, 87, 114, 140, 165이다. PCI 할당 장치는 0부터 167까지의 SSS 중 0, 59, 87, 114, 140, 165를 제외한 나머지 중 하나를 할당하는 것이다.
본 실시예에서는 상관 값을 비교한 후에 SSS의 동일 여부를 비교하는 것으로 설명하였으나 그 반대로 해도 상관없다.
이상의 절차를 통해 첫 번째 기지국에 할당한 SSS가 인접 기지국의 SSS와의 상관 값이 임계치보다 작고 인접 기지국의 SSS와 같지 않은 경우, PCI 할당 장치는 그 할당한 SSS를 첫 번째 기지국의 SSS로 결정한다(S415). 이어서 PCI 할당 장치는 할당 영역 내 모든 기지국에 대하 SSS 할당이 완료되었는지 확인하고(S417), SSS를 할당할 기지국이 남아 있는 경우, 다음 순서의 기지국에 대해 SSS를 할당한다(S419). 여기서 SSS의 할당은 상술한 수학식11에 의한 할당하다. SSS 할당 후 PCI 할당 장치는 상술한 단계 S409부터 다시 수행한다.
이상의 절차를 통해 할당 영역 내의 모든 기지국에 대해 SSS 할당이 완료되면, 도 5를 참조하여 설명하는 방법으로 상기 할당 영역 내의 기지국들에 PSS를 할당한다. 이때 도 5의 PSS 할당은 상기 할당 영역 내의 모든 기지국들에 SSS 할당이 완료된 후에 수행되는 것으로 설명하나 여기에 제한되는 것은 아니고 상기 할당 영역 내의 각 기지국에 SSS 할당을 한 후 바로 PSS를 할당하는 방식으로 수행되어도 무방하다. 그리고 PSS를 할당하는 것은 기지국 내 섹터들에 할당되는 것이다. 예를 들어 하나의 기지국에 세 개의 섹터가 있는 경우 그 기지국은 SSS로 식별되고 세 개의 섹터는 PSS로 식별된다. 따라서 SSS와 PSS의 조합으로 이루어진 PCI를 통해 특정 기지국의 특정 섹터가 식별되는 것이다.
도 5는 본 발명의 일 실시예에 따른 PCI를 구성하는 PSS를 할당하는 방법을 설명하는 흐름도로, PCI 할당 장치에 의해 수행된다.
도 5를 참조하면, PCI 할당 장치는 특정 기지국의 어느 한 섹터에 PSS를 할당한다(S501). 예를 들어 PSS가 0부터 2까지의 숫자 중 하나로 할당되는 경우, PCI는 0, 1, 2 중 어느 하나의 숫자를 상기 섹터에 할당한다.
PCI 할당 장치는 상기 섹터에 수신되는 RSRP(Reference Signal Received Power)를 계산한다(S503). 여기서 상기 섹터에 재권하는 단말에 의해 수신 전력이 측정되고 이러한 측정 결과를 PCI 할당 장치로 전송한다. 그리고 PCI 할당 장치는 그 계산된 RSRP가 임계치(min RSRP)보다 작은지 확인한다(S505). 상기 계산된 RSRP가 임계치보다 작은 경우, PCI 할당 장치는 상기 섹터를 독립 섹터로 분류하고 상기 할당한 PSS 및 이미 할당된 SSS를 이용하여 PCI를 확정한다(S509). 즉 도 4를 참조하여 상기 특정 기지국에 대해 SSS가 50으로 할당된 상태이고 상기 단계 S501에서 할당된 PCI가 1인 경우, 해당 특정 기지국의 상기 섹터에는 51(50+1)의 PCI가 할당되는 것으로 확정된다.
한편, 상기 단계 S505에서 확인한 결과, 상기 계산된 RSRP가 임계치(min RSRP) 이상인 경우, PCI 할당 장치는 카운트(count) 값을 0으로 초기화한 후 기준 신호(RS)의 SINR을 계산한다(S510, S511). 여기서 상기 섹터에 재권하는 단말에 의해 수신 전력, 전파 손실이 측정되고 이러한 측정 결과는 PCI 할당 장치로 전송된다. 그리고 PCI 할당 장치는 카운트 값이 최대값(Max)보다 작은지 확인한다(S515). PCI의 PSS로서 0부터 2까지의 숫자 중 하나가 할당되는 경우 상기 최대값은 2이다. 최초 수행시에는 카운트 값이 0이므로 PCI 할당 장치는 상기 단계 S511에서 계산한 SINR이 임계치(min SINR) 이상인지 확인한다(S517). 만약 상기 계산한 SINR이 임계치 이상인 경우 PCI 할당 장치는 상기 단계 S501에서 할당한 PSS를 해당 섹터의 PSS로 선정하고(S523) 그 할당한 PSS 및 이미 할당된 SSS를 이용하여 PCI를 확정한다(S509). 즉 도 4를 참조하여 상기 특정 기지국에 대해 SSS가 50으로 할당된 상태이고 상기 단계 S501에서 할당된 PCI가 1인 경우, 해당 특정 기지국의 상기 섹터에는 51(50+1)의 PCI가 할당되는 것으로 확정된다.
한편, 카운트 값이 0인 상태에서 상기 단계 S511에서 계산된 SINR이 임계치보다 작은 경우, PCI 할당 장치는 PSS를 사이클릭 시프트한다(S519). 즉 PSS를 순환 자리 이동한다. 다시 말하면, PCI의 PSS로서 0부터 2까지의 숫자 중 하나가 할당되고, 상기 단계 S501에서 할당된 PSS가 0인 경우, 그 PSS를 사이클릭 시프트한 경우 PSS는 1이 된다. 그리고 PSS 1을 다시 사이클릭 시프트하는 경우 PSS는 2가 된다. 이와 같이 0, 1, 2의 순서로 순환하여 PSS를 자리 이동하는 것이다. 이와 같이 PSS를 사이클릭 시프트한 후, PCI 할당 장치는 카운트 값을 1만큼 증가시키고(S511), 다시 단계 S511부터 수행한다.
이와 같이 PCI 할당 장치는 특정 PSS에서 SINR이 임계치 이상이 되는 경우 나머지 PSS에 대해 살펴보지 않고 그 특정 PSS를 해당 섹터의 PSS로 선정한다. 그러나 가능한 모든 PSS(예컨대, 0, 1, 2)에서 SINR을 계산하여 임계치와 비교해 보았으나 모든 SINR이 임계치보다 작은 경우, PCI 할당 장치는 계산된 SINR 중 가장 큰 SINR을 나타낸 PSS를 해당 섹터의 PSS로 선정한다(S523). 이와 같이 PSS가 선정되면 PCI 할당 장치는 도 4를 참조하여 할당한 SSS와 그 선정한 PSS를 조합하여 최종 PCI를 확정하는 것이다(S509).
도 5를 참조한 실시예에서는, 기준 신호(RS)의 SINR이 임계치 이상인 경우 PSS의 순환 자리 이동을 중단하고 그 SINR이 임계치 이상을 나타낸 PSS를 할당하는 것으로 설명하였으나, 실시 형태에 따라 SINR의 임계치와의 비교를 수행하지 않고, PSS를 순환 자리 이동하여 SINR이 가장 좋은 PSS를 선정할 수 있다.
도 6은 본 발명의 실시예에 따른 PCI 할당 장치를 나타낸 도면이다.
도 6을 참조하면, PCI 할당 장치는 하나 이상의 프로세서(processor, 610), 메모리(memory, 630) 및 통신 회로(communication circuit, 650)를 포함한다. 메모리(630)는 프로세서(610)의 동작을 위한 파라미터를 저장한다. 통신 회로(650)은 유무선 신호를 송신 및 수신한다. 이러한 구성요소는 하나 이상의 통신 버스 또는 신호선을 통하여 통신한다. 도 1에 도시한 여러 구성요소는 하나 이상의 신호 처리 및/또는 애플리케이션 전용 집적 회로(application specific integrated circuit)를 포함하여, 하드웨어, 소프트웨어 또는 하드웨어와 소프트웨어 둘의 조합으로 구현될 수 있다.
통신 회로(650)는 전자파를 송수신할 수 있다. 통신 회로(650)는 전기 신호를 전자파로 또는 그 반대로 변환하며 이 전자파를 통하여 통신 네트워크, 다른 이동형 게이트웨이 장치 및 통신 장치와 통신한다. 통신 회로(650)는 예를 들어 안테나 시스템, RF 트랜시버, 하나 이상의 증폭기, 튜너, 하나 이상의 오실레이터, 디지털 신호 처리기, CODEC 칩셋, 메모리 등을 포함하지만 이에 한정되지 않는, 이러한 기능을 수행하기 위한 주지의 회로를 포함할 수 있다. 통신 회로(650)는 월드 와이드 웹(World Wide Web, WWW)으로 불리는 인터넷, 인트라넷과 네트워크 및/또는, 셀룰러 전화 네트워크, 무선 LAN 및/또는 MAN(metropolitan area network)와 같은 무선 네트워크, 그리고 근거리 무선 통신에 의하여 다른 장치와 통신할 수 있다.
프로세서(610)는 PCI 할당 장치에 연관된 동작을 수행하고 명령어들을 수행하도록 구성된 프로세서로서, 예를 들어, 메모리(630)로부터 검색된 명령어들을 이용하여, PCI 할당 장치의 컴포넌트 간의 입력 및 출력 데이터의 수신과 조작을 제어할 수 있다.
메모리(630)는 고속 랜덤 액세스 메모리를 포함할 수 있고, 또한 하나 이상의 자기 디스크 저장 장치, 플래시 메모리 장치와 같은 불휘발성 메모리, 또는 다른 불휘발성 반도체 메모리 장치를 포함할 수 있다.
일부 실시예에서, 메모리(630)는 하나 이상의 프로세서(610)로부터 멀리 떨어져 위치하는 저장 장치, 예를 들어 통신 회로(650)와, 인터넷, 인트라넷, LAN(Local Area Network), WLAN(Wide LAN), SAN(Storage Area Network) 등, 또는 이들의 적절한 조합과 같은 통신 네트워크(도시하지 않음)를 통하여 액세스되는 네트워크 부착형(attached) 저장 장치를 더 포함할 수 있다.
일부 실시예에서, 소프트웨어 구성요소는 운영 체제 및 PCI를 할당하는 PCI 할당 프로그램(명령어 세트)이 메모리(630)에 탑재(설치)된다. 운영 체제는, 예를 들어, 다윈(Darwin), RTXC, LINUX, UNIX, OS X, WINDOWS 또는 VxWorks, 안드로이드 등과 같은 내장 운영체제일 수 있고, 일반적인 시스템 태스크(task)(예를 들어, 메모리 관리, 저장 장치 제어, 전력 관리 등)를 제어 및 관리하는 다양한 소프트웨어 구성요소 및/또는 장치를 포함하고, 다양한 하드웨어와 소프트웨어 구성요소 사이의 통신을 촉진시킨다.
PCI 할당 프로그램은 PCI 할당 영역에 관한 정보를 수신하고 SSS 할당 시작점을 산출한다. 그리고 PCI 할당 프로그램은 PCI 할당 영역 내의 기지국의 개수를 산출하고, PCI 할당 영역 내의 기지국들에 대해 순차적으로 상기 기지국의 개수에 기초하여 SSS를 할당한다. 즉, PCI 할당 프로그램은 PCI 할당 영역 내의 기지국의 개수가 n개라면, 1에서 n까지의 숫자 중 하나를 랜덤 발생한 후 상기 수학식11에 따라 SSS를 할당한다. 이때 PCI 할당 프로그램은 특정 기지국에 SSS를 할당할 때 이전 순서에서 SSS를 할당한 기지국의 SSS와의 상관 값이 임계치보다 작고 인접 기지국의 SSS와 같지 않은 SSS를 해당 특정 기지국에 SSS로서 결정한다.
PCI 할당 프로그램은 상기 PCI 할당 영역 내의 기지국에 SSS를 할당한 후 해당 기지국의 섹터들에 PSS를 할당한다. PCI 할당 프로그램은 PSS를 할당할 섹터에 임의의 PSS를 할당하였을 때 RSRP가 임계치(min RSRP)보다 작은 경우 그 할당한 PSS를 해당 섹터의 PSS로 선정하여 최종 PCI를 확정한다. 즉 기지국에 할당된 SSS와 그 기지국의 섹터에 할당된 PSS를 이용하여 해당 기지국 섹터에 대한 PCI를 확정한다.
PCI 할당 프로그램은 상기 PSS를 할당할 섹터에 임의의 PSS를 할당하였을 때 RSRP가 임계치(min RSRP) 이상인 경우, 기준 신호(RS)의 SINR이 임계치(min SINR) 이상인지 확인하여 기준 신호(RS)의 SINR이 임계치 이상인 경우에는 그 할당한 PSS를 해당 섹터의 PSS로 선정하여 최종 PCI를 확정한다.
또는, PCI 할당 프로그램은 상기 PSS를 할당할 섹터에 임의의 PSS를 할당하였을 때 RSRP가 임계치(min RSRP) 이상이나 SINR이 임계치보다 작은 경우, 가용한 PSS의 범위 내에서 PSS를 순환 자리 이동(즉, 사이클릭 시프트)하며 SINR이 임계치 이상이 되는 PSS를 확인한다. PCI 할당 프로그램은 PSS의 순환 자리 이동하는 과정에서 SINR이 임계치 이상이 되는 PSS가 있는 경우 해당 PSS를 해당 섹터의 PSS로 선정하고, 순환 자리 이동을 완료하였음에도 SINR이 임계치 이상이 되는 PSS가 없는 경우에는 SINR이 가장 좋은 PSS를 해당 섹터의 PSS로 선정한다. PCI 할당 프로그램은 기지국에 할당된 SSS와 그 기지국의 섹터에 대해 선정한 PSS를 이용하여 해당 기지국 섹터에 대한 PCI를 확정한다.
또는, PCI 할당 프로그램은 실시 형태에 따라 기준 신호(RS)의 SINR의 임계치와의 비교를 수행하지 않고, PSS를 순환 자리 이동하여 기준 신호(RS)의 SINR이 가장 좋은 PSS를 선정할 수 있다.
본 명세서는 많은 특징을 포함하는 반면, 그러한 특징은 본 발명의 범위 또는 특허청구범위를 제한하는 것으로 해석되어서는 안 된다. 또한, 본 명세서에서 개별적인 실시예에서 설명된 특징들은 단일 실시예에서 결합되어 구현될 수 있다. 반대로, 본 명세서에서 단일 실시예에서 설명된 다양한 특징들은 개별적으로 다양한 실시예에서 구현되거나, 적절히 결합되어 구현될 수 있다.
도면에서 동작들이 특정한 순서로 설명되었으나, 그러한 동작들이 도시된 바와 같은 특정한 순서로 수행되는 것으로, 또는 일련의 연속된 순서, 또는 원하는 결과를 얻기 위해 모든 설명된 동작이 수행되는 것으로 이해되어서는 안 된다. 특정 환경에서 멀티태스킹 및 병렬 프로세싱이 유리할 수 있다. 아울러, 상술한 실시예에서 다양한 시스템 구성요소의 구분은 모든 실시예에서 그러한 구분을 요구하지 않는 것으로 이해되어야 한다. 상술한 프로그램 구성요소 및 시스템은 일반적으로 단일 소프트웨어 제품 또는 멀티플 소프트웨어 제품에 패키지로 구현될 수 있다.
상술한 바와 같은 본 발명의 방법은 프로그램으로 구현되어 컴퓨터로 읽을 수 있는 형태로 기록매체(시디롬, 램, 롬, 플로피 디스크, 하드 디스크, 광자기 디스크 등)에 저장될 수 있다. 이러한 과정은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있으므로 더 이상 상세히 설명하지 않기로 한다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니다.
610 : 프로세서
630 : 메모리
650 : 통신 회로

Claims (14)

  1. PCI(Physical Cell Identity) 할당 장치에서 PCI를 할당하는 방법에 있어서,
    SSS(Secondary Synchronization Signal) 할당 시작점을 산출하는 단계;
    PCI를 할당할 기지국들의 개수를 산출하는 단계;
    상기 기지국들에 대해 순차적으로 상기 SSS 할당 시작점 및 상기 기지국의 개수에 기초하여 SSS를 할당하는 단계;
    상기 기지국들의 각 섹터에 대해 SINR(Signal to Interference plus Noise Ratio)을 이용하여 PSS(Primary Synchronization Signal)를 할당하는 단계;를 포함하는 PCI 할당 방법.
  2. 제 1 항에 있어서,
    상기 SSS를 할당하는 단계는,
    특정 기지국에 SSS를 할당함에 있어서 이전 순서에서 SSS를 할당한 기지국의 SSS와의 상관 값이 임계치보다 작은 SSS를 할당하는 것을 특징으로 하는 PCI 할당 방법.
  3. 제 2 항에 있어서,
    상기 SSS를 할당하는 단계는, 하기 수학식에 따라 SSS를 할당하는 것을 특징으로 하는 PCI 할당 방법.
    SSS=MOD{ntot + (random-1), 167}, 여기서 ntot는 SSS 할당 시작점, random은 1에서 n까지의 숫자 중 랜덤 발생한 숫자로서, n은 상기 기지국들의 개수.
  4. 제 3 항에 있어서,
    상기 SSS 할당 시작점은,
    이전까지 SSS를 할당한 기지국들의 개수인 것을 특징으로 하는 PCI 할당 방법.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 PSS를 할당하는 단계는,
    PSS를 순환 자리 이동하며 기준 신호(Reference Signal)의 SINR이 임계치 이상인 PSS를 할당하는 것을 특징으로 하는 PCI 할당 방법.
  6. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 PSS를 할당하는 단계는,
    RSRP(Reference Signal Received Power)가 임계치보다 작은 PSS를 할당하는 것을 특징으로 하는 PCI 할당 방법.
  7. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 PSS를 할당하는 단계는,
    PSS를 순환 자리 이동하며 산출한 기준 신호의 SINR 중 가장 좋은 SINR을 나타내는 PSS를 할당하는 것을 특징으로 하는 PCI 할당 방법.
  8. 하나 이상의 프로세서;
    메모리; 및
    상기 메모리에 저장되어 있으며 상기 하나 이상의 프로세서에 의하여 실행되도록 구성되는 하나 이상의 프로그램을 포함하는 PCI 할당 장치에 있어서,
    상기 프로그램은,
    SSS 할당 시작점을 산출하고,
    PCI를 할당할 기지국들의 개수를 산출하며,
    상기 기지국들에 대해 순차적으로 상기 SSS 할당 시작점 및 상기 기지국의 개수에 기초하여 SSS를 할당하고,
    상기 기지국들의 각 섹터에 대해 SINR을 이용하여 PSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
  9. 제 8 항에 있어서,
    상기 프로그램은,
    특정 기지국에 SSS를 할당함에 있어서 이전 순서에서 SSS를 할당한 기지국의 SSS와의 상관 값이 임계치보다 작은 SSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
  10. 제 9 항에 있어서,
    상기 프로그램은, 하기 수학식에 따라 SSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
    SSS=MOD{ntot + (random-1), 167}, 여기서 ntot는 SSS 할당 시작점, random은 1에서 n까지의 숫자 중 랜덤 발생한 숫자로서, n은 상기 기지국들의 개수.
  11. 제 10 항에 있어서,
    상기 SSS 할당 시작점은,
    이전까지 SSS를 할당한 기지국들의 개수인 것을 특징으로 하는 PCI 할당 장치.
  12. 제 8 항 내지 제 11 항 중 어느 한 항에 있어서,
    상기 프로그램은,
    PSS를 순환 자리 이동하며 기준 신호의 SINR이 임계치 이상인 PSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
  13. 제 8 항 내지 제 11 항 중 어느 한 항에 있어서,
    상기 프로그램은,
    RSRP가 임계치보다 작은 PSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
  14. 제 8 항 내지 제 11 항 중 어느 한 항에 있어서,
    상기 프로그램은,
    PSS를 순환 자리 이동하며 산출한 기준 신호의 SINR 중 가장 좋은 SINR을 나타내는 PSS를 할당하는 것을 특징으로 하는 PCI 할당 장치.
KR1020150007498A 2015-01-15 2015-01-15 Pci 할당 방법 및 pci 할당 장치 KR102190122B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150007498A KR102190122B1 (ko) 2015-01-15 2015-01-15 Pci 할당 방법 및 pci 할당 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150007498A KR102190122B1 (ko) 2015-01-15 2015-01-15 Pci 할당 방법 및 pci 할당 장치

Publications (2)

Publication Number Publication Date
KR20160088138A KR20160088138A (ko) 2016-07-25
KR102190122B1 true KR102190122B1 (ko) 2020-12-11

Family

ID=56616692

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150007498A KR102190122B1 (ko) 2015-01-15 2015-01-15 Pci 할당 방법 및 pci 할당 장치

Country Status (1)

Country Link
KR (1) KR102190122B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108668285B (zh) * 2017-03-31 2021-09-21 中国移动通信集团设计院有限公司 一种pci规划方法及装置
JP2021180488A (ja) 2020-05-13 2021-11-18 ソリッド インコーポレイテッド 中継器及びそのsinr測定方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014086394A1 (en) 2012-12-04 2014-06-12 Nokia Solutions And Networks Oy Algorithm for physical cell identifier allocation
WO2014120056A1 (en) 2013-02-01 2014-08-07 Telefonaktiebolaget L M Ericsson (Publ) Method and arrangement for pci assignement

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101768230B1 (ko) 2011-07-04 2017-08-14 주식회사 엘지유플러스 무선 접속망의 pci 할당 방법 및 장치
JP5783264B2 (ja) * 2011-11-25 2015-09-24 日本電気株式会社 セル識別子割当方法、基地局、保守サーバ、移動通信システム
KR20130063626A (ko) * 2011-12-07 2013-06-17 한국전자통신연구원 펨토셀 기지국의 물리 계층 셀 아이디 할당 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014086394A1 (en) 2012-12-04 2014-06-12 Nokia Solutions And Networks Oy Algorithm for physical cell identifier allocation
WO2014120056A1 (en) 2013-02-01 2014-08-07 Telefonaktiebolaget L M Ericsson (Publ) Method and arrangement for pci assignement

Also Published As

Publication number Publication date
KR20160088138A (ko) 2016-07-25

Similar Documents

Publication Publication Date Title
KR102313906B1 (ko) 제어 채널을 위한 자원의 설정 정보를 전송하는 방법 및 장치, 상향링크 drs를 위한 자원의 설정 정보를 전송하는 방법 및 장치, 서브프레임/슬롯의 타입을 지시하는 지시자를 전송하는 방법 및 장치, 그리고 하향링크 심볼의 개수를 전송하는 방법 및 장치
US11399356B2 (en) Synchronization signal block (SSB)-based positioning measurement signals
US10098060B2 (en) Device, network, and method of cell discovery
KR102423144B1 (ko) 유저단말 및 무선 통신 방법
US11031964B2 (en) Method for transmitting reference signal in cell that uses unlicensed frequency band and device
US10531369B2 (en) Radio network node, user equipment and methods for enabling access to a radio network
EP2684306B1 (en) Cell search procedure for heterogeneous networks
CN105637939B (zh) 终端、基站、基站控制器及毫米波蜂窝通信方法
US8824383B2 (en) Downlink scheduling in heterogeneous networks
JP2020506563A (ja) 無線通信方法およびユーザ装置
US9756555B2 (en) User apparatus, base station, discovery resource selection method, and control signal transmission method
KR20110027626A (ko) 통신 시스템에서의 신호의 송수신 방법 및 장치
US11706673B2 (en) Handover delay reduction operating in a cell using unlicensed spectrum
KR20160138553A (ko) 참조 신호 검출 방법과 수신 방법, 사용자 장비, 및 기지국
KR20180081549A (ko) 네트워크 노드, 무선 디바이스, 방법들 및 컴퓨터 프로그램들
JP7249944B2 (ja) 端末、システム、及び測定方法
KR101456700B1 (ko) 상향링크 채널 추정 방법 및 통신 시스템
US9526042B2 (en) Fast handover method for cross sector scenario in mobile communication systems
KR102190122B1 (ko) Pci 할당 방법 및 pci 할당 장치
US20200366438A1 (en) Adaptation Of On/Off Mask For NR With Different Numerologies
CN110267313B (zh) 对干扰消除场景中的改进的方法、设备和计算机程序产品
JP6006775B2 (ja) 基地局装置
CN106576307B (zh) 用户装置、移动通信系统、及信令值应用方法
JP6080988B2 (ja) 基地局装置
KR101862839B1 (ko) 상향링크 채널 추정 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant