KR102139915B1 - Hardware reset apparatus - Google Patents

Hardware reset apparatus Download PDF

Info

Publication number
KR102139915B1
KR102139915B1 KR1020130094452A KR20130094452A KR102139915B1 KR 102139915 B1 KR102139915 B1 KR 102139915B1 KR 1020130094452 A KR1020130094452 A KR 1020130094452A KR 20130094452 A KR20130094452 A KR 20130094452A KR 102139915 B1 KR102139915 B1 KR 102139915B1
Authority
KR
South Korea
Prior art keywords
switch
button
buttons
hardware reset
unit
Prior art date
Application number
KR1020130094452A
Other languages
Korean (ko)
Other versions
KR20150018048A (en
Inventor
김성수
Original Assignee
현대모비스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대모비스 주식회사 filed Critical 현대모비스 주식회사
Priority to KR1020130094452A priority Critical patent/KR102139915B1/en
Publication of KR20150018048A publication Critical patent/KR20150018048A/en
Application granted granted Critical
Publication of KR102139915B1 publication Critical patent/KR102139915B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Input From Keyboards Or The Like (AREA)
  • Electronic Switches (AREA)

Abstract

하드웨어 리셋 장치에 대한 발명이 개시된다. 본 발명의 하드웨어 리셋 장치는 다수의 스위치가 구비되는 스위치부와 상기 스위치와 연결되어 상기 스위치를 턴온시키기 위한 다수의 버튼이 구비되는 버튼부 및 상기 버튼부의 입력에 따라 스위치 턴온 조건이 만족되면, 하드웨어 리셋 동작을 수행하는 제어부를 포함하는 것을 특징으로 한다.Disclosed is an invention for a hardware reset device. The hardware reset device of the present invention is connected to the switch unit provided with a plurality of switches and a button unit provided with a plurality of buttons for turning on the switch and a switch turn-on condition according to the input of the button unit. It characterized in that it comprises a control unit for performing a reset operation.

Figure R1020130094452
Figure R1020130094452

Description

하드웨어 리셋 장치{HARDWARE RESET APPARATUS}Hardware reset device {HARDWARE RESET APPARATUS}

본 발명은 하드웨어 리셋 장치에 관한 것으로서, 보다 상세하게는 기 구비된 복수개의 버튼을 동시에 조작함으로써 하드웨어 강제 리셋 기능이 수행되도록 하는 하드웨어 리셋 장치에 관한 것이다.
The present invention relates to a hardware reset device, and more particularly, to a hardware reset device to perform a hardware forced reset function by simultaneously operating a plurality of buttons.

최근들어 AVN 시스템과 같은 차량용 멀티미디어 시스템이 널리 보급되고 있다. AVN 시스템은 오디오(Audio), 비디오(Video), 내비게이션(Navigation) 시스템을 유닛 형태로 통합한 차량용 멀티미디어 시스템이다. Recently, a vehicle multimedia system such as an AVN system has been widely used. The AVN system is a vehicle multimedia system that integrates an audio, video, and navigation system in a unit form.

이러한 AVN 시스템은 다양한 멀티미디어 장치들을 조작하는데 있어서 사용자에게 편의성을 제공하고, 차량 내부 공간을 효율적으로 활용할 수 있게 하였다. 이러한 AVN 시스템은 점차적으로 다양한 분야의 정보통신 기술들이 통합되어 가는 경향을 보이고 있다.
The AVN system provides convenience to a user in operating various multimedia devices, and enables efficient use of the space inside the vehicle. The AVN system is showing a tendency to gradually integrate information and communication technologies in various fields.

본 발명의 배경기술은 대한민국 공개특허공보 제 10-2011-0024567호(2011. 03. 09. 공개, 발명의 명칭 : 외부기기 인식을 처리하기 위한 차량용 AVN 시스템 및 그 처리 방법)에 개시되어 있다.
Background of the invention is disclosed in Republic of Korea Patent Publication No. 10-2011-0024567 (03. 09. 2011, the name of the invention: AVN system for vehicles for processing external device recognition and its processing method).

일반적으로 AVN 시스템과 같은 장치에 구비되는 하드웨어 강제 리셋 기능은 일반스위치 회로로 구성되어 있어, 마이컴 포트에 LOW를 인가하여 마이컴이 하드웨어 강제 리셋 기능을 수행하도록 하고 있다.In general, a hardware forced reset function provided in a device such as an AVN system is composed of a general switch circuit, and a MIC is applied to a micom port to perform a hardware forced reset function.

그러나, 하드웨어 강제 기능을 수행하기 위한 리셋 버튼은, 실수로 오조작되는 것을 방지하기 위해 외부로 드러나는 버튼이 아닌 작은 구멍 내부로 삽입되어 있는 형태여서 바늘 또는 얇은 핀과 같은 도구를 구멍 내부로 삽입함으로써 누를 수 있었다.However, the reset button for performing the hardware forcing function is inserted into a small hole rather than a button that is exposed to the outside to prevent accidental misoperation, so that a tool such as a needle or thin pin is inserted into the hole. Could be pressed.

따라서, 도구가 없는 상태에서 갑자기 리셋 버튼을 눌러야 하는 경우, 리셋 버튼을 누르기가 용이하지 않아 매우 불편한 문제점이 있다.Therefore, when the reset button has to be suddenly pressed in the absence of a tool, there is a very inconvenient problem because the reset button is not easy to press.

본 발명은 상기와 같은 문제점을 개선하기 위해 창출된 것으로, 본 발명의 목적은 기 구비된 복수개의 버튼을 동시에 조작함으로써 하드웨어 강제 리셋 기능이 수행되도록 하는 하드웨어 리셋 장치를 제공하는 것이다.
The present invention was created to improve the above problems, and an object of the present invention is to provide a hardware reset device that performs a hardware forced reset function by simultaneously operating a plurality of buttons.

본 발명에 따른 하드웨어 리셋 장치는, 다수의 스위치가 구비되는 스위치부;Hardware reset device according to the present invention, the switch unit is provided with a plurality of switches;

상기 스위치와 연결되어 상기 스위치를 턴온시키기 위한 다수의 버튼이 구비되는 버튼부; 및 상기 버튼부의 입력에 따라 스위치 턴온 조건이 만족되면, 하드웨어 리셋 동작을 수행하는 제어부; 를 포함하는 것을 특징으로 한다.A button unit connected to the switch and provided with a plurality of buttons for turning on the switch; And a control unit performing a hardware reset operation when a switch turn-on condition is satisfied according to an input of the button unit. It characterized in that it comprises.

본 발명의 상기 스위치부는 직렬로 연결되는 제1스위치, 제2스위치 및 제3스위치가 구비되는 것을 특징으로 한다.The switch unit of the present invention is characterized in that the first switch, the second switch and the third switch are connected in series.

본 발명의 상기 버튼부는 제1스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제1버튼부와, 제2스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제2버튼부 및 제3스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제3버튼부를 포함하는 것을 특징으로 한다.The button portion of the present invention is a first button portion provided with a plurality of buttons for turning on the first switch, a second button portion provided with a plurality of buttons for turning on the second switch, and a third switch for turning on the It characterized in that it comprises a third button portion is provided with a plurality of buttons.

본 발명의 상기 제어부는 상기 스위치부에 구비되는 다수의 스위치가 모두 턴온되면, 상기 하드웨어 리셋을 수행하는 것을 특징으로 한다.The control unit of the present invention is characterized in that when the plurality of switches provided in the switch unit are all turned on, the hardware reset is performed.

본 발명에서 상기 스위치는 PNP형 트랜지스터인 것을 특징으로 한다.In the present invention, the switch is characterized in that the PNP transistor.

본 발명에서 상기 버튼부는 출력 전압이 각각 상이한 다수의 버튼이 구비되는 것을 특징으로 한다.
In the present invention, the button unit is characterized in that a plurality of buttons each having a different output voltage is provided.

본 발명에 따른 하드웨어 리셋 장치는 기 구비된 복수개의 버튼을 동시에 조작함으로써 하드웨어 강제 리셋 기능이 수행되므로, 기 구비되는 하드웨어 리셋 버튼이 불필요하여 장치 외관이 미려해질 뿐만 아니라, 하드웨어 리셋 조작 시 바늘 또는 얇은 핀과 같은 도구가 불필요하여 사용자 만족도를 향상시킬 수 있다.
In the hardware reset device according to the present invention, since the hardware forcibly reset function is performed by simultaneously operating a plurality of buttons, the appearance of the device is not required, and the appearance of the device is not only beautiful. No tools such as pins are needed, improving user satisfaction.

도 1은 본 발명의 일실시예에 따른 하드웨어 리셋 장치를 나타낸 회로구성도이다.
도 2는 본 발명의 일실시예에 따른 하드웨어 리셋 장치의 동작을 설명하기 위한 도면이다.
1 is a circuit diagram showing a hardware reset device according to an embodiment of the present invention.
2 is a view for explaining the operation of the hardware reset device according to an embodiment of the present invention.

이하 첨부된 도면을 참조하여 본 발명의 일실시예에 따른 하드웨어 리셋 장치를 설명한다. 이 과정에서 도면에 도시된 선들의 두께나 구성요소의 크기 등은 설명의 명료성과 편의상 과장되게 도시되어 있을 수 있다. Hereinafter, a hardware reset device according to an embodiment of the present invention will be described with reference to the accompanying drawings. In this process, the thickness of the lines or the size of components shown in the drawings may be exaggerated for clarity and convenience.

또한 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서, 이는 사용자, 운용자의 의도 또는 관례에 따라 달라질 수 있다. 그러므로 이러한 용어들에 대한 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.In addition, terms to be described later are terms defined in consideration of functions in the present invention, which may vary according to a user's or operator's intention or practice. Therefore, the definition of these terms should be made based on the contents throughout the specification.

도 1은 본 발명의 일실시예에 따른 하드웨어 리셋 장치를 나타낸 회로구성도이다.1 is a circuit diagram showing a hardware reset device according to an embodiment of the present invention.

도 1을 참조하면, 본 발명에 따른 하드웨어 리셋 장치는 스위치부(10), 버튼부(20) 및 제어부(30)를 포함한다.Referring to FIG. 1, the hardware reset device according to the present invention includes a switch unit 10, a button unit 20 and a control unit 30.

스위치부(10)는 다수의 스위치가 구비되는데, 바람직하게는 제1스위치(11), 제2스위치(12) 및 제3스위치(13)를 직렬로 연결하여 구비된다.The switch unit 10 is provided with a plurality of switches, preferably the first switch 11, the second switch 12 and the third switch 13 is provided by connecting in series.

이때, 제1스위치(11), 제2스위치(12) 및 제3스위치(13)는, 베이스(B)에 전압이 인가되면, 이미터(E)에서 콜렉터(C)로 전류가 흐르는 PNP형 트랜지스터가 적용된다.At this time, the first switch 11, the second switch 12 and the third switch 13, when a voltage is applied to the base (B), the PNP type that current flows from the emitter (E) to the collector (C) Transistors are applied.

버튼부(20)는 제1스위치(11), 제2스위치(12), 및 제3스위치(13)와 연결되어 각각의 제1스위치(11), 제2스위치(12), 및 제3스위치(13)를 턴온시키기 위한 다수의 버튼(① ~ ⑨)이 구비된다.The button unit 20 is connected to the first switch 11, the second switch 12, and the third switch 13, respectively, the first switch 11, the second switch 12, and the third switch (13) A plurality of buttons (① ~ ⑨) for turning on is provided.

더욱 상세히 하자면 버튼부(20)는, 제1스위치(11)를 턴온시키기 위한 다수의 버튼(① ~ ⑨)이 구비되는 제1버튼부(21)와, 제2스위치(12)를 턴온시키기 위한 다수의 버튼(① ~ ⑨)이 구비되는 제2버튼부(22) 및 제3스위치(13)를 턴온시키기 위한 다수의 버튼(① ~ ⑨)이 구비되는 제3버튼부(23)가 구비된다.In more detail, the button unit 20 is for turning on the first button unit 21 and the second switch 12 provided with a plurality of buttons (① to ⑨) for turning on the first switch 11. A second button portion 22 provided with a plurality of buttons (① to ⑨) and a third button portion 23 provided with a plurality of buttons (① to ⑨) for turning on the third switch 13 are provided. .

따라서, 제1버튼부(21)는 제1스위치(11)의 베이스(B)에 연결되고, 제2버튼부(22)는 제2스위치(12)의 베이스(B)에 연결되며, 제3버튼부(23)는 제3스위치(13)의 베이스(B)에 연결된다.Accordingly, the first button portion 21 is connected to the base B of the first switch 11, the second button portion 22 is connected to the base B of the second switch 12, and the third The button part 23 is connected to the base B of the third switch 13.

이때, 제1버튼부(21), 제2버튼부(22) 및 제3버튼부(23)에 각각 구비되는 다수의 버튼(① ~ ⑨)은 각각 상이한 전압을 출력한다.At this time, the plurality of buttons (① to ⑨) provided on the first button unit 21, the second button unit 22 and the third button unit 23 respectively output different voltages.

상세히하자면, 다수의 버튼 중 ①번 버튼은 0.1V, ②번 버튼은 0.5V, ③번 버튼은 1V, ④번 버튼은 1.5V, ⑤번 버튼은 2V, ⑥번 버튼은 2.5V, ⑦번 버튼은 3V, ⑧번 버튼은 3.5V, ⑨번 버튼은 4V의 전압을 출력한다.In detail, among the many buttons, button ① is 0.1V, button ② is 0.5V, button ③ is 1V, button ④ is 1.5V, button ⑤ is 2V, button ⑥ is 2.5V, button ⑦ 3V, button ⑧ outputs 3.5V, button ⑨ outputs voltage of 4V.

이러한 다수의 버튼(① ~ ⑨)은 새롭게 구비되는 버튼이 아닌 기존에 구비되어있던 버튼이므로, 본 발명의 일실시예에 따른 하드웨어 리셋 장치는 기존의 하드웨어 리셋버튼을 삭제하고 기 구비된 버튼을 이용하여 회로를 구성함으로써 원가를 절감시킬 수 있는 효과가 있다.Since the plurality of buttons (① to ⑨) are buttons that were previously provided rather than newly provided buttons, the hardware reset device according to an embodiment of the present invention deletes the existing hardware reset button and uses a previously provided button. Therefore, it is possible to reduce the cost by configuring the circuit.

제어부(30, MICOM)는 버튼부(20)의 입력에 따라 스위치 턴온 조건이 만족되면, 하드웨어 리셋 동작을 수행한다.When the switch turn-on condition is satisfied according to the input of the button unit 20, the controllers 30 and MICOM perform a hardware reset operation.

이때, 스위치 턴온 조건은 다음과 같다.At this time, the switch-on condition is as follows.

먼저, 제1스위치(11)는 PNP형 트랜지스터 베이스(B)단에 4.3V이하의 전원이 인가되면 동작을 한다.First, the first switch 11 operates when a power of 4.3 V or less is applied to the PNP type transistor base B terminal.

자세히는, 하드웨어 리셋전압(5V)과 제1스위치(11)의 이미터(E)와 베이스(B)간 전압(0.7V)의 차는 4.3V이므로, 상술한 다수의 버튼(① ~ ⑨)들의 출력 전압을 참고하였을때 제1버튼부(21)의 ①번 버튼 ~ ⑨번 버튼 중 어느 하나의 버튼이 온되면 제1스위치(11)가 턴온된다.In detail, since the difference between the hardware reset voltage (5V) and the voltage (0.7V) between the emitter E and the base B of the first switch 11 is 4.3V, the plurality of buttons (① to ⑨) described above When referring to the output voltage, if any one of buttons 1 to 1 of button 1 to button ⑨ is turned on, first switch 11 is turned on.

그리고, 제2스위치(12)는 PNP형 트랜지스터 베이스(B)단에 3.6V이하의 전원이 인가되면 동작을 한다.Then, the second switch 12 operates when a power of 3.6 V or less is applied to the PNP type transistor base B terminal.

자세히는, 제1스위치(11)의 컬렉터(C) 전압(4.3V)과 제2스위치(12)의 이미터(E)와 베이스(B)간 전압(0.7V)의 차는 3.6V이므로, 상술한 다수의 버튼(① ~ ⑨)들의 출력 전압을 참고하였을때 제2버튼부(22)의 ①번 버튼 ~ ⑦번 버튼 중 어느 하나의 버튼이 온되면 제3스위치(13)가 턴온된다.In detail, the difference between the collector (C) voltage (4.3V) of the first switch 11 and the voltage (0.7V) between the emitter (E) and the base (B) of the second switch 12 is 3.6V. When referring to the output voltages of one or more buttons (① to ⑨), when any one of the buttons ① to ⑦ of the second button section 22 is turned on, the third switch 13 is turned on.

마지막으로, 제3스위치(13)는 PNP형 트랜지스터 베이스(B)단에 2.9V이하의 전원이 인가되면 동작을 한다.Finally, the third switch 13 operates when power of 2.9 V or less is applied to the PNP type transistor base B terminal.

자세히는, 제2스위치(12)의 컬렉터(C) 전압(3.6V)과 제3스위치(13)의 이미터(E)와 베이스(B)간 전압(0.7V)의 차는 2.9V이므로, 상술한 다수의 버튼(① ~ ⑨)들의 출력 전압을 참고하였을때 제3버튼부(23)의 ①번 버튼 ~ ⑥번 버튼 중 어느 하나의 버튼이 온되면 제2스위치(12)가 턴온된다.In detail, the difference between the collector (C) voltage (3.6V) of the second switch 12 and the voltage (0.7V) between the emitter (E) and the base (B) of the third switch 13 is 2.9V. When referring to the output voltage of one or more buttons (① to ⑨), when any one of the buttons ① to ⑥ of the third button unit 23 is turned on, the second switch 12 is turned on.

이때, 제어부(30)는 스위치부(10)에 구비되는 제1스위치(11), 제2스위치(12) 및 제3스위치(13)가 모두 턴온되면, 하드웨어 리셋을 수행한다.At this time, when the first switch 11, the second switch 12 and the third switch 13 provided in the switch unit 10 are all turned on, the control unit 30 performs a hardware reset.

도 2는 본 발명의 일실시예에 따른 하드웨어 리셋 장치의 동작을 설명하기 위한 도면이다.2 is a view for explaining the operation of the hardware reset device according to an embodiment of the present invention.

예를들면 도 2에서와 같이, 제1버튼부(21)의 ⑧번 버튼(3.5V)과, 제2버튼부(22)의 ⑥번 버튼(2.5V) 및 제3버튼부(23)의 ④번 버튼(1.5V)이 동시에 입력되어 제1스위치(11), 제2스위치(12) 및 제3스위치(13)가 모두 턴온되면 접지(GND)로 연결되고, 하드웨어 리셋 핀(HW RESET PIN)에 LOW가 인가되며, 제어부(30)는 하드웨어 리셋을 수행한다.For example, as shown in FIG. 2, buttons ⑧ of the first button part 21 (3.5V), buttons ⑥ of the second button part 22 (2.5V) and the third button part 23 When the ④ button (1.5V) is simultaneously input and the first switch 11, the second switch 12, and the third switch 13 are all turned on, they are connected to ground (GND) and the hardware reset pin (HW RESET PIN ) Is applied to LOW, and the controller 30 performs a hardware reset.

본 발명에서의 제어부(30, MICOM)의 하드웨어 리셋 포트는 내부 PULL UP 저항으로 구성되어 있고, 하드웨어 리셋 핀(HW RESET PIN)에 LOW를 인가할 경우 하드웨어 리셋을 수행한다.The hardware reset port of the controllers 30 and MICOM in the present invention is composed of an internal pull-up resistor and performs a hardware reset when LOW is applied to the hardware reset pin (HW RESET PIN).

상술한 바와 같이, 본 발명에 따르면 기 구비된 복수개의 버튼을 동시에 조작함으로써 하드웨어 강제 리셋 기능이 수행되므로, 기 구비되는 하드웨어 리셋 버튼이 불필요하여 장치 외관이 미려해질 뿐만 아니라, 하드웨어 리셋 조작 시 바늘 또는 얇은 핀과 같은 도구가 불필요하여 사용자 만족도를 향상시킬 수 있다.As described above, according to the present invention, since the hardware forcibly reset function is performed by simultaneously operating a plurality of provided buttons, the appearance of the device is not only beautiful due to the unnecessary hardware reset button, and the needle or Tools such as thin pins are unnecessary, improving user satisfaction.

본 발명은 도면에 도시된 실시예를 참고로 하여 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술이 속하는 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호범위는 아래의 특허청구범위에 의해서 정하여져야 할 것이다.
The present invention has been described with reference to the embodiment shown in the drawings, but this is merely exemplary, and those skilled in the art to which the art belongs understand that various modifications and other equivalent embodiments are possible therefrom. will be. Therefore, the true technical protection scope of the present invention should be defined by the claims below.

10 : 스위치부 11 : 제1스위치
12 : 제2스위치 13 : 제3스위치
20 : 버튼부 21 : 제1버튼부
22 : 제2버튼부 23 : 제3버튼부
30 : 제어부
10: switch unit 11: first switch
12: second switch 13: third switch
20: button portion 21: first button portion
22: second button portion 23: third button portion
30: control unit

Claims (6)

다수의 스위치가 구비되는 스위치부;
상기 스위치부와 연결되어 상기 스위치부를 턴온시키기 위한 다수의 버튼이 구비되는 버튼부; 및
상기 버튼부의 입력에 따라 스위치 턴온 조건이 만족되면, 하드웨어 리셋 동작을 수행하는 제어부; 를 포함하고,
상기 스위치부는
직렬로 연결되는 제1스위치, 제2스위치 및 제3스위치를 구비하고,
상기 버튼부는
출력 전압이 각각 상이한 다수의 버튼을 구비하되, 상기 제1스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제1버튼부, 상기 제2스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제2버튼부, 및 상기 제3스위치를 턴온시키기 위한 다수의 버튼이 구비되는 제3버튼부를 포함하고,
상기 제어부는
상기 제1 내지 제3버튼부로부터 각각 출력되는 출력 전압에 따라 상기 제1 내지 제3스위치가 모두 턴온되면, 상기 스위치 턴온 조건이 만족된 것으로 판단하여 상기 하드웨어 리셋을 수행하는 것을 특징으로 하는 하드웨어 리셋 장치.
A switch unit provided with a plurality of switches;
A button unit connected to the switch unit and provided with a plurality of buttons for turning on the switch unit; And
A control unit performing a hardware reset operation when a switch turn-on condition is satisfied according to an input of the button unit; Including,
The switch unit
It has a first switch, a second switch and a third switch connected in series,
The button portion
A first button unit having a plurality of buttons having different output voltages, but having a plurality of buttons for turning on the first switch, a second button unit having a plurality of buttons for turning on the second switch, And a third button unit provided with a plurality of buttons for turning on the third switch,
The control unit
When all of the first to third switches are turned on according to output voltages output from the first to third button units, a hardware reset is performed by determining that the switch turn-on condition is satisfied and performing the hardware reset. Device.
삭제delete 삭제delete 삭제delete 제 1항에 있어서,
상기 제1 내지 제3스위치는 모두 PNP형 트랜지스터인 것을 특징으로 하는 하드웨어 리셋 장치.
According to claim 1,
The first to third switches are all hardware reset device, characterized in that the PNP transistor.
제 5항에 있어서,
상기 제1 내지 제3버튼부는 직렬로 연결되는 복수의 저항과 상기 복수의 저항 각각에 병렬로 연결되는 상기 다수의 버튼으로 각각 구성되어, 상기 제1 내지 제3스위치의 베이스단에 각각 연결되는 것을 특징으로 하는 하드웨어 리셋 장치.
The method of claim 5,
Each of the first to third button units is composed of a plurality of resistors connected in series and the plurality of buttons connected to each of the plurality of resistors in parallel, and connected to the base ends of the first to third switches, respectively. Hardware reset device characterized by.
KR1020130094452A 2013-08-08 2013-08-08 Hardware reset apparatus KR102139915B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130094452A KR102139915B1 (en) 2013-08-08 2013-08-08 Hardware reset apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130094452A KR102139915B1 (en) 2013-08-08 2013-08-08 Hardware reset apparatus

Publications (2)

Publication Number Publication Date
KR20150018048A KR20150018048A (en) 2015-02-23
KR102139915B1 true KR102139915B1 (en) 2020-07-31

Family

ID=53046620

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130094452A KR102139915B1 (en) 2013-08-08 2013-08-08 Hardware reset apparatus

Country Status (1)

Country Link
KR (1) KR102139915B1 (en)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980060760A (en) * 1996-12-31 1998-10-07 김광호 Hardware Reset Device Using Switch Matrix
DE19732283C1 (en) * 1997-07-26 1999-03-25 Kostal Leopold Gmbh & Co Kg Electrical circuit arrangement
KR20060088365A (en) * 2005-02-01 2006-08-04 엘지전자 주식회사 A method and a apparatus of outputting multimedia signal for mobile device
KR20120009119A (en) * 2010-07-22 2012-02-01 현대모비스 주식회사 Operating Button Using Car
KR20120017678A (en) * 2010-08-19 2012-02-29 현대모비스 주식회사 Recognizing method of button pressed using car

Also Published As

Publication number Publication date
KR20150018048A (en) 2015-02-23

Similar Documents

Publication Publication Date Title
CN107425835B (en) Startup and shutdown circuit
US9092221B2 (en) Touch display device
US9549241B2 (en) Earphone and a method for making an earphone to achieve automatic identification and switch control
WO2018103421A1 (en) Steering wheel control system of automobile, steering wheel control method and steering wheel control learning method
CN103425235A (en) Single chip microcomputer low power consumption standby circuit and control method
US7616031B2 (en) Hard reset and manual reset circuit assembly
CN203895960U (en) Undervoltage protection circuit
CN103684407A (en) Otg device
TWI556540B (en) Electronic device power supply system
KR20150105809A (en) control circuit including load switch, electronic apparatus including the load switch and controlling method thereof
KR102139915B1 (en) Hardware reset apparatus
CN105652994A (en) Voltage switching device
CN105739662A (en) Power control circuit
US8957725B2 (en) Energy saving circuit of computer
CN104349528B (en) LED status display system
CN202798970U (en) HDMI (high-definition multimedia interface) device
US20140298069A1 (en) Key circuit and electronic device using the same
CN105974206A (en) High-side/low-side effective signal detection circuit
CN206226401U (en) A kind of delay protection circuit
CN210835669U (en) Circuit for switching starting configuration and interface configuration and system on chip
CN106484064B (en) Power supply control circuit of singlechip system
US20130335192A1 (en) Control device for protective door
CN103809496A (en) Energy-saving control circuit of embedded system
US20110299205A1 (en) Voltage protecting circuit for electronic device
CN211264194U (en) Hysteresis constant voltage power supply circuit and hysteresis constant voltage power supply

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant