KR101946326B1 - 위상 배열 안테나용 차동 구조의 송수신 장치 - Google Patents

위상 배열 안테나용 차동 구조의 송수신 장치 Download PDF

Info

Publication number
KR101946326B1
KR101946326B1 KR1020170173512A KR20170173512A KR101946326B1 KR 101946326 B1 KR101946326 B1 KR 101946326B1 KR 1020170173512 A KR1020170173512 A KR 1020170173512A KR 20170173512 A KR20170173512 A KR 20170173512A KR 101946326 B1 KR101946326 B1 KR 101946326B1
Authority
KR
South Korea
Prior art keywords
mos transistor
resistor
gate
drain
capacitor
Prior art date
Application number
KR1020170173512A
Other languages
English (en)
Inventor
김정근
백동현
박정수
김진현
Original Assignee
광운대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 광운대학교 산학협력단 filed Critical 광운대학교 산학협력단
Priority to KR1020170173512A priority Critical patent/KR101946326B1/ko
Application granted granted Critical
Publication of KR101946326B1 publication Critical patent/KR101946326B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q3/00Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system
    • H01Q3/26Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture
    • H01Q3/30Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array
    • H01Q3/34Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array by electrical means
    • H01Q3/36Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array by electrical means with variable phase-shifters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 포지티브 입력과 네거티브 입력이 인가되는 제 1 감쇄기와, 상기 제 1 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 위상 천위기와, 상기 제 1 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 위상 천위기와, 상기 제 2 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 감쇄기와, 상기 제 2 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 위상 천위기와, 상기 제 3 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 감쇄기와, 상기 제 3 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 위상 천위기와, 상기 제 4 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 감쇄기와, 상기 제 4 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 5 위상 천위기와, 상기 제 5 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 6 위상 천위기와, 상기 제 6 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 7 위상 천위기와, 상기 제 7 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 파워 앰프와, 상기 제 1 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 파워 앰프와, 상기 제 2 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 파워 앰프를 포함하며, 상기 제 1 감쇄기, 상기 제 1 위상 천위기, 상기 제 2 위상 천위기, 상기 제 2 감쇄기, 상기 제 3 위상 천위기, 상기 제 3 감쇄기, 상기 제 4 위상 천위기, 상기 제 4 감쇄기, 상기 제 5 위상 천위기, 상기 제 6 위상 천위기, 상기 제 7 위상 천위기, 상기 제 1 파워 앰프, 상기 제 2 파워 앰프 및 상기 제 3 파워 앰프는 CMOS(Complementary Metal Oxide Semiconductor) 공정으로 제작되는 소자를 포함하는 위상 배열 안테나용 차동 구조의 송수신 장치를 제공한다.

Description

위상 배열 안테나용 차동 구조의 송수신 장치{Differential tranceiving apparatus for phased array antenna}
본 발명은 위상 배열 안테나용 차동 구조의 송수신 장치에 관한 것으로서, 보다 상세하게는 위상 천위기, 감쇄기, 파워 앰프를 차동 구조로 설계함으로써, 커플링으로 인한 전기적 잡음이나 왜곡을 효과적으로 억제할 수 있는 위상 배열 안테나용 차동 구조의 송수신 장치에 관한 것이다.
ICT(Information and Communications Technologies) 기술의 확산으로 인해 실외공간에서 이루어지던 다양한 활동들이 점차 실내에서 진행되고 있다. 이로 인해, 일상생활에서 실내공간이 차지하는 비율은 점차 높아지고 있으며, 더불어 내비게이션 등과 같이 실외공간을 대상으로 제공되어 오던 서비스들이 점차 실내공간을 대상으로 확장되어 가고 있다.
이러한 서비스 수요를 만족시키기 위해서, 고성능을 제공하는 RF 제품이 제안되고 있다.
그런데 종래의 RF 제품은 주파수가 증대됨에 따라 인쇄 회로 기판에서 활용할 수 있는 공간이 점점 좁아지고 있어, 커플링으로 인한 전기적 잡음이나 왜곡으로 인하여 성능이 저하되는 문제점이 있었다.
본 발명의 배경기술은 대한민국 공개특허공보 10-2012-0059972에 게시되어 있다.
따라서 본 발명은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명이 이루고자 하는 기술적 과제는, 위상 천위기, 감쇄기, 파워 앰프를 차동 구조로 설계함으로써, 커플링으로 인한 전기적 잡음이나 왜곡을 효과적으로 억제할 수 있는 위상 배열 안테나용 차동 구조의 송수신 장치를 제공하는 것이다.
본 발명이 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는 포지티브 입력과 네거티브 입력이 인가되는 제 1 감쇄기와, 상기 제 1 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 위상 천위기와, 상기 제 1 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 위상 천위기와, 상기 제 2 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 감쇄기와, 상기 제 2 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 위상 천위기와, 상기 제 3 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 감쇄기와, 상기 제 3 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 위상 천위기와, 상기 제 4 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 감쇄기와, 상기 제 4 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 5 위상 천위기와, 상기 제 5 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 6 위상 천위기와, 상기 제 6 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 7 위상 천위기와, 상기 제 7 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 파워 앰프와, 상기 제 1 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 파워 앰프와, 상기 제 2 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 파워 앰프를 포함하며, 상기 제 1 감쇄기, 상기 제 1 위상 천위기, 상기 제 2 위상 천위기, 상기 제 2 감쇄기, 상기 제 3 위상 천위기, 상기 제 3 감쇄기, 상기 제 4 위상 천위기, 상기 제 4 감쇄기, 상기 제 5 위상 천위기, 상기 제 6 위상 천위기, 상기 제 7 위상 천위기, 상기 제 1 파워 앰프, 상기 제 2 파워 앰프 및 상기 제 3 파워 앰프는 CMOS(Complementary Metal Oxide Semiconductor) 공정으로 제작되는 소자를 포함하는 것을 특징으로 한다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 2 위상 천위기가, 네거티브 출력과 포지티브 출력에 연결되는 제 21 커패시터와, 네거티브 입력과 포지티브 출력에 연결되는 제 22 커패시터와, 상기 제 21 커패시터에 드레인이 연결되고 상기 제 22 커패시터에 소스가 연결되는 제 20 모스 트랜지스터와, 상기 제 20 모스 트랜지스터의 게이트에 연결되는 제 21 저항과, 상기 제 20 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 22 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 1 위상 천위기 또는 상기 제 5 위상 천위기가, 포지티브 입력과 포지티브 출력 사이에 연결되는 제 51 인덕터와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 51 모스 트랜지스터와, 상기 제 51 모스 트랜지스터의 게이트에 연결되는 제 51 저항과, 상기 제 51 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 52 저항과, 네거티브 입력과 네거티브 출력 사이에 연결되는 제 52 인덕터와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 52 모스 트랜지스터와, 상기 제 52 모스 트랜지스터의 게이트에 연결되는 제 53 저항과, 상기 제 52 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 54 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 3 위상 천위기 또는 상기 제 4 위상 천위기가, 포지티브 입력과 포지티브 출력 사이에 연결되는 제 41 인덕터와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 41 모스 트랜지스터와, 상기 제 41 모스 트랜지스터의 게이트에 연결되는 제 41 저항과, 상기 제 41 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 42 저항과, 상기 포지티브 입력에 연결되는 제 41 커패시터와, 상기 포지티브 출력과 상기 제 42 커패시터에 연결되는 제 42 커패시터와, 드레인이 상기 제 41 커패시터와 상기 제 42 커패시터에 연결되고 소스가 상기 접지에 연결되는 제 42 모스 트랜지스터와, 상기 제 42 모스 트랜지스터의 게이트에 연결되는 제 43 저항과, 상기 제 42모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 45 저항과, 소스가 상기 접지에 연결되는 제 43 모스 트랜지스터와, 상기 제 43 모스 트랜지스터의 게이트와 상기 제 43 저항에 열결되는 제 44 저항과, 상기 제 43모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 46 저항과, 상기 제 42 모스 트랜지스터의 드레인과 상기 제 43 모스 트랜지스터의 드레인 사이에 연결되는 제 42 인덕터와, 네거티브 입력과 상기 제 43 모스 트랜지스터의 드레인에 연결되는 제 43 커패시터와, 네거티브 출력과 상기 제 43 모스 트랜지스터의 드레인에 연결되는 제 44 커패시터와, 상기 네거티브 입력과 상기 네기티브 출력 사이에 연결되는 제 43 인덕터와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 44 모스 트랜지스터와, 상기 제 44 모스 트랜지스터의 게이트에 연결되는 제 48 저항과, 상기 제 44 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 47 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 7 위상 천위기가, 포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 71 모스 트랜지스터와, 상기 제 71 모스 트랜지스터의 게이트에 연결되는 제 71 저항과, 상기 제 71 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 72 저항과, 네거티브 출력에 드레인이 연결되고 상기 포지티브 입력에 소스가 연결되는 제 72 모스 트랜지스터와, 상기 제 72 모스 트랜지스터의 게이트에 연결되는 제 73 저항과, 상기 제 72 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 74 저항과, 상기 포지티브 출력에 드레인이 연결되고 네거티브 입력에 소스가 연결되는 제 73 모스 트랜지스터와, 상기 제 73 모스 트랜지스터의 게이트에 연결되는 제 75 저항과, 상기 제 73 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 76 저항과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 74 모스 트랜지스터와, 상기 제 74 모스 트랜지스터의 게이트에 연결되는 제 78 저항과, 상기 제 74 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 77 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 2 감쇄기, 상기 제 3 감쇄기 또는 상기 제 4 감쇄기가, 포지티브 입력과 포지티브 출력에 연결되는 제 201 저항과, 상기 제 201 저항에 드레인이 연결되고 접지에 소스가 연결되는 제 201 모스 트랜지스터와, 상기 제 201 모스 트랜지스터의 게이트에 연결되는 제 202 저항과, 상기 제 201 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 203 저항과, 네거티브 입력과 네거티브 출력에 연결되는 제 206 저항과, 상기 제 206 저항에 드레인이 연결되고 상기 접지에 소스가 연결되는 제 202 모스 트랜지스터와, 상기 제 202 모스 트랜지스터의 게이트에 연결되는 제 204 저항과, 상기 제 202 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 205 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 1 감쇄기가, 포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 101 모스 트랜지스터와, 상기 제 101 모스 트랜지스터의 게이트에 연결되는 제 101 저항과, 상기 제 101 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 102 저항과, 상기 포지티브 입력과 상기 포지티브 출력 사이에 연결되는 제 103 저항과, 상기 포지티브 입력에 연결되는 제 104 저항과, 상기 포지티브 출력에 연결되는 제 105 저항과, 상기 제 104 저항과 상기 제 105 저항에 드레인이 연결되는 제 102 모스 트랜지스터와, 상기 제 102 모스 트랜지스터의 게이트에 연결되는 제 106 저항과, 상기 제 102 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 107 저항과, 상기 제 102 모스 트랜지스터의 소스와 네거티브 입력 사이에 연결되는 제 108 저항과, 상기 제 102 모스 트랜지스터의 소스와 네거티브 출력 사이에 연결되는 제 109 저항과, 상기 네거티브 입력과 상기 네거티브 출력 사이에 연결되는 제 110 저항과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 103 모스 트랜지스터와, 상기 제 103 모스 트랜지스터의 게이트에 연결되는 제 111 저항과, 상기 제 103 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 112 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 1 파워 앰프 또는 상기 제 2 파워 앰프가, 접지에 소스가 연결되는 제 301 모스 트랜지스터와, 상기 제 301 모스 트랜지스터의 게이트에 연결되는 제 301 저항과, 상기 제 301 모스 트랜지스터의 게이트와 포지티브 입력 사이에 연결되는 제 301 커패시터와, 상기 접지에 소스가 연결되는 제 302 모스 트랜지스터와, 상기 제 302 모스 트랜지스터의 게이트에 연결되는 제 302 저항과, 상기 제 302 모스 트랜지스터의 게이트와 네거티브 입력 사이에 연결되는 제 302 커패시터와, 포지티브 출력에 드레인이 연결되고 소스가 상기 제 301 모스 트랜지스터의 드레인에 연결되는 제 311 모스 트랜지스터와, 상기 제 311 모스 트랜지스터의 게이트에 연결되는 제 311 저항과, 상기 제 311 모스 트랜지스터의 게이트와 상기 접지 사이에 연결되는 제 311 커패시터와, 네거티브 입력에 드레인이 연결되고 소스가 상기 제 302 모스 트랜지스터의 드레인에 연결되는 제 312 모스 트랜지스터와, 상기 제 312 모스 트랜지스터의 게이트에 연결되는 제 312 저항과, 상기 제 312 모스 트랜지스터의 게이트와 상기 접지 사이에 연결되는 제 312 커패시터와, 상기 포지티브 출력과 전원 사이에 연결되는 제 301 인덕터와, 상기 네거티브 출력과 상기 전원 사이에 연결되는 제 302 인덕터와, 상기 제 301 모스 트랜지스터의 드레인에 연결되는 제 313 커패시터와, 상기 제 313 커패시터와 상기 전원 사이에 연결되는 제 313 저항과, 상기 제 302 모스 트랜지스터의 드레인에 연결되는 제 314 커패시터와, 상기 제 314 커패시터와 상기 전원 사이에 연결되는 제 314 저항과, 상기 포지티브 출력에 소스 연결되는 제 321 모스 트랜지스터와, 상기 제 321 모스 트랜지스터의 게이트에 연결되는 제 321 저항과, 상기 제 321 모스 트랜지스터의 드레인에 연결되는 제 323 저항과, 상기 제 323 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 322 모스 트랜지스터와, 상기 제 322 모스 트랜지스터의 게이트에 연결되는 제 322 저항과, 상기 포지티브 출력에 소스 연결되는 제 331 모스 트랜지스터와, 상기 제 331 모스 트랜지스터의 게이트에 연결되는 제 331 저항과, 상기 제 331 모스 트랜지스터의 드레인에 연결되는 제 333 저항과, 상기 제 333 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 332 모스 트랜지스터와, 상기 제 332 모스 트랜지스터의 게이트에 연결되는 제 332 저항과, 상기 포지티브 출력에 소스 연결되는 제 341 모스 트랜지스터와, 상기 제 341 모스 트랜지스터의 게이트에 연결되는 제 341 저항과, 상기 제 341 모스 트랜지스터의 드레인에 연결되는 제 343 저항과, 상기 제 343 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 342 모스 트랜지스터와, 상기 제 342 모스 트랜지스터의 게이트에 연결되는 제 342 저항과, 상기 포지티브 출력에 소스 연결되는 제 351 모스 트랜지스터와, 상기 제 351 모스 트랜지스터의 게이트에 연결되는 제 351 저항과, 상기 제 351 모스 트랜지스터의 드레인에 연결되는 제 353 저항과, 상기 제 353 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 352 모스 트랜지스터와, 상기 제 352 모스 트랜지스터의 게이트에 연결되는 제 352 저항과, 상기 포지티브 출력에 소스 연결되는 제 361 모스 트랜지스터와, 상기 제 361 모스 트랜지스터의 게이트에 연결되는 제 361 저항과, 상기 제 361 모스 트랜지스터의 드레인에 연결되는 제 363 저항과, 상기 제 363 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 362 모스 트랜지스터와, 상기 제 362 모스 트랜지스터의 게이트에 연결되는 제 362 저항과, 상기 포지티브 출력에 소스 연결되는 제 371 모스 트랜지스터와, 상기 제 371 모스 트랜지스터의 게이트에 연결되는 제 371 저항과, 상기 제 371 모스 트랜지스터의 드레인에 연결되는 제 373 저항과, 상기 제 373 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 372 모스 트랜지스터와, 상기 제 372 모스 트랜지스터의 게이트에 연결되는 제 372 저항으로 구성되는 것이 바람직하다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는, 상기 제 3 파워 앰프가, 접지에 소스가 연결되는 제 401 모스 트랜지스터와, 상기 제 401 모스 트랜지스터의 게이트에 연결되는 제 401 저항과, 상기 제 401 모스 트랜지스터의 게이트와 포지티브 입력 사이에 연결되는 제 401 커패시터와, 상기 접지에 소스가 연결되는 제 402 모스 트랜지스터와, 상기 제 402 모스 트랜지스터의 게이트에 연결되는 제 402 저항과, 상기 제 402 모스 트랜지스터의 게이트와 네거티브 입력 사이에 연결되는 제 402 커패시터와, 상기 제 401 모스 트랜지스터의 드레인에 연결되는 제 401 인덕터와, 상기 제 402 모스 트랜지스터의 드레인에 연결되는 제 402 인덕터와, 1차측이 상기 제 401 인덕터와 상기 제 402 인덕터에 연결되고 2차측이 출려과 접지에 연결되는 변압기로 구성되는 것이 바람직하다.
본 발명의 실시예들에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는 위상 천위기, 감쇄기, 파워 앰프를 차동 구조로 설계함으로써, 커플링으로 인한 전기적 잡음이나 왜곡을 효과적으로 억제할 수 있다.
도 1은 본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치가 채용되는 4 채널 시스템의 구성도.
도 2는 본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치의 구성도.
도 3은 도 2의 제 2 위상 천위기의 회로도.
도 4는 도 2의 제 1 위상 천위기 또는 제 5 위상 천위기의 회로도.
도 5는 도 2의 제 3 위상 천위기 또는 제 4 위상 천위기의 회로도.
도 6은 도 2의 제 7 위상 천위기의 회로도.
도 7은 도 2의 제 2 감쇄기, 제 3 감쇄기 또는 제 4 감쇄기의 회로도.
도 8은 도 2의 제 1 감쇄기의 회로도.
도 9는 도 2의 제 1 파워 앰프 또는 제 2 파워 앰프의 회로도.
도 10은 도 2의 제 3 파워 앰프의 회로도.
이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명하기로 한다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는 도 1에 도시된 것처럼, 1 채널 내지 4 채널(1000, 2000, 3000, 4000)과 4웨이 윌킨슨 파워 디바이이더(5000)로 구성되는 4채널 송수신 시스템에서 1 채널 내지 4 채널(1000, 2000, 3000, 4000)에 채용될 수 있다.
본 발명의 일 실시예에 따른 위상 배열 안테나용 차동 구조의 송수신 장치는 도 2에 도시된 것처럼, 포지티브 입력과 네거티브 입력이 인가되는 제 1 감쇄기(ATT1)와, 상기 제 1 감쇄기(ATT1)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 위상 천위기(PS1)와, 상기 제 1 위상 천위기(PS1)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 위상 천위기(PS2)와, 상기 제 2 위상 천위기(PS2)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 감쇄기(ATT2)와, 상기 제 2 감쇄기(ATT2)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 위상 천위기(PS3)와, 상기 제 3 위상 천위기(PS3)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 감쇄기(ATT3)와, 상기 제 3 감쇄기(ATT3)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 위상 천위기(PS4)와, 상기 제 4 위상 천위기(PS4)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 감쇄기(ATT4)와, 상기 제 4 감쇄기(ATT4)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 5 위상 천위기(PS5)와, 상기 제 5 위상 천위기(PS5)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 6 위상 천위기(PS6)와, 상기 제 6 위상 천위기(PS6)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 7 위상 천위기(PS7)와, 상기 제 7 위상 천위기(PS7)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 파워 앰프(PA1)와, 상기 제 1 파워 앰프(PA1)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 파워 앰프(PA2)와, 상기 제 2 파워 앰프(PA2)로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 파워 앰프(PA3)를 포함하며, 상기 제 1 감쇄기(ATT1), 상기 제 1 위상 천위기(PS1), 상기 제 2 위상 천위기(PS2), 상기 제 2 감쇄기(ATT2), 상기 제 3 위상 천위기(PS3), 상기 제 3 감쇄기(ATT3), 상기 제 4 위상 천위기(PS4), 상기 제 4 감쇄기(ATT4), 상기 제 5 위상 천위기(PS5), 상기 제 6 위상 천위기(PS6), 상기 제 7 위상 천위기(PS7), 상기 제 1 파워 앰프(PA1), 상기 제 2 파워 앰프(PA2) 및 상기 제 3 파워 앰프(PA3)는 CMOS(Complementary Metal Oxide Semiconductor) 공정으로 제작되는 소자를 포함한다.
여기에서, 상기 제 2 위상 천위기(PS2)는, 도 3에 도시된 것처럼, 네거티브 출력과 포지티브 출력에 연결되는 제 21 커패시터(C21)와, 네거티브 입력과 포지티브 출력에 연결되는 제 22 커패시터(C22)와, 상기 제 21 커패시터(C21)에 드레인이 연결되고 상기 제 22 커패시터(C22)에 소스가 연결되는 제 20 모스 트랜지스터(T20)와, 상기 제 20 모스 트랜지스터(T20)의 게이트에 연결되는 제 21 저항(R21)과, 상기 제 20 모스 트랜지스터(T20)의 서브스트레이트와 접지 사이에 연결되는 제 22 저항(R22)으로 구성된다.
또한, 상기 제 1 위상 천위기(PS1) 또는 상기 제 5 위상 천위기(PS5)는, 도 4에 도시된 것처럼, 포지티브 입력과 포지티브 출력 사이에 연결되는 제 51 인덕터(L51)와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 51 모스 트랜지스터(T51)와, 상기 제 51 모스 트랜지스터(T51)의 게이트에 연결되는 제 51 저항(R51)과, 상기 제 51 모스 트랜지스터(T51)의 서브스트레이트와 접지 사이에 연결되는 제 52 저항(R51)과, 네거티브 입력과 네거티브 출력 사이에 연결되는 제 52 인덕터(L52)와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 52 모스 트랜지스터(T52)와, 상기 제 52 모스 트랜지스터(T52)의 게이트에 연결되는 제 53 저항(R53)과, 상기 제 52 모스 트랜지스터(T52)의 서브스트레이트와 상기 접지 사이에 연결되는 제 54 저항(R54)으로 구성된다.
한편, 상기 제 3 위상 천위기(PS3) 또는 상기 제 4 위상 천위기(PS4)는, 도 5에 도시된 것처럼, 포지티브 입력과 포지티브 출력 사이에 연결되는 제 41 인덕터(L41)와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 41 모스 트랜지스터(T41)와, 상기 제 41 모스 트랜지스터(T41)의 게이트에 연결되는 제 41 저항(R41)과, 상기 제 41 모스 트랜지스터(T41)의 서브스트레이트와 접지 사이에 연결되는 제 42 저항(R42)과, 상기 포지티브 입력에 연결되는 제 41 커패시터(C41)와, 상기 포지티브 출력과 상기 제 42 커패시터(C42)에 연결되는 제 42 커패시터(C42)와, 드레인이 상기 제 41 커패시터(C41)와 상기 제 42 커패시터(C42)에 연결되고 소스가 상기 접지에 연결되는 제 42 모스 트랜지스터(T42)와, 상기 제 42 모스 트랜지스터(T42)의 게이트에 연결되는 제 43 저항(R43)과, 상기 제 42모스 트랜지스터(T42)의 서브스트레이트와 접지 사이에 연결되는 제 45 저항(R45)과, 소스가 상기 접지에 연결되는 제 43 모스 트랜지스터(T43)와, 상기 제 43 모스 트랜지스터(T43)의 게이트와 상기 제 43 저항(R43)에 열결되는 제 44 저항(R44)과, 상기 제 43모스 트랜지스터(T43)의 서브스트레이트와 상기 접지 사이에 연결되는 제 46 저항(R46)과, 상기 제 42 모스 트랜지스터(T42)의 드레인과 상기 제 43 모스 트랜지스터(T43)의 드레인 사이에 연결되는 제 42 인덕터(L42)와, 네거티브 입력과 상기 제 43 모스 트랜지스터(T43)의 드레인에 연결되는 제 43 커패시터(C43)와, 네거티브 출력과 상기 제 43 모스 트랜지스터(T43)의 드레인에 연결되는 제 44 커패시터(C44)와, 상기 네거티브 입력과 상기 네기티브 출력 사이에 연결되는 제 43 인덕터(L43)와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 44 모스 트랜지스터(T44)와, 상기 제 44 모스 트랜지스터(T44)의 게이트에 연결되는 제 48 저항(R48)과, 상기 제 44 모스 트랜지스터(T44)의 서브스트레이트와 접지 사이에 연결되는 제 47 저항(R47)으로 구성된다.
또한, 상기 제 7 위상 천위기(PS7)는, 도 6에 도시된 것처럼, 포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 71 모스 트랜지스터(T71)와, 상기 제 71 모스 트랜지스터(T)의 게이트에 연결되는 제 71 저항(R)과, 상기 제 71 모스 트랜지스터(T71)의 서브스트레이트와 접지 사이에 연결되는 제 72 저항(R72)과, 네거티브 출력에 드레인이 연결되고 상기 포지티브 입력에 소스가 연결되는 제 72 모스 트랜지스터(T72)와, 상기 제 72 모스 트랜지스터(T72)의 게이트에 연결되는 제 73 저항(R73)과, 상기 제 72 모스 트랜지스터(T72)의 서브스트레이트와 상기 접지 사이에 연결되는 제 74 저항(R74)과, 상기 포지티브 출력에 드레인이 연결되고 네거티브 입력에 소스가 연결되는 제 73 모스 트랜지스터(T73)와, 상기 제 73 모스 트랜지스터(T73)의 게이트에 연결되는 제 75 저항(R75)과, 상기 제 73 모스 트랜지스터(T73)의 서브스트레이트와 상기 접지 사이에 연결되는 제 76 저항(R76)과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 74 모스 트랜지스터(T74)와, 상기 제 74 모스 트랜지스터(T74)의 게이트에 연결되는 제 78 저항(R78)과, 상기 제 74 모스 트랜지스터(T74)의 서브스트레이트와 상기 접지 사이에 연결되는 제 77 저항(R77)으로 구성된다.
여기에서, 상기 제 2 감쇄기(ATT2), 상기 제 3 감쇄기(ATT3) 또는 상기 제 4 감쇄기(ATT4)는, 도 7에 도시된 것처럼, 포지티브 입력과 포지티브 출력에 연결되는 제 201 저항(R201)과, 상기 제 201 저항(R301)에 드레인이 연결되고 접지에 소스가 연결되는 제 201 모스 트랜지스터(T201)와, 상기 제 201 모스 트랜지스터(T201)의 게이트에 연결되는 제 202 저항(R202)과, 상기 제 201 모스 트랜지스터(T201)의 서브스트레이트와 접지 사이에 연결되는 제 203 저항(R203)과, 네거티브 입력과 네거티브 출력에 연결되는 제 206 저항(R206)과, 상기 제 206 저항(R206)에 드레인이 연결되고 상기 접지에 소스가 연결되는 제 202 모스 트랜지스터(T202)와, 상기 제 202 모스 트랜지스터(T202)의 게이트에 연결되는 제 204 저항(R204)과, 상기 제 202 모스 트랜지스터(T202)의 서브스트레이트와 접지 사이에 연결되는 제 205 저항(R205)으로 구성된다.
또한, 상기 제 1 감쇄기(ATT1)는, 도 8에 도시된 것처럼, 포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 101 모스 트랜지스터(T101)와, 상기 제 101 모스 트랜지스터(T101)의 게이트에 연결되는 제 101 저항(R101)과, 상기 제 101 모스 트랜지스터(T101)의 서브스트레이트와 접지 사이에 연결되는 제 102 저항(R102)과, 상기 포지티브 입력과 상기 포지티브 출력 사이에 연결되는 제 103 저항(R103)과, 상기 포지티브 입력에 연결되는 제 104 저항(R104)과, 상기 포지티브 출력에 연결되는 제 105 저항(R105)과, 상기 제 104 저항(R104)과 상기 제 105 저항(R105)에 드레인이 연결되는 제 102 모스 트랜지스터(T102)와, 상기 제 102 모스 트랜지스터(T102)의 게이트에 연결되는 제 106 저항(R106)과, 상기 제 102 모스 트랜지스터(T102)의 서브스트레이트와 상기 접지 사이에 연결되는 제 107 저항(R107)과, 상기 제 102 모스 트랜지스터(T102)의 소스와 네거티브 입력 사이에 연결되는 제 108 저항(R108)과, 상기 제 102 모스 트랜지스터(T102)의 소스와 네거티브 출력 사이에 연결되는 제 109 저항(R109)과, 상기 네거티브 입력과 상기 네거티브 출력 사이에 연결되는 제 110 저항(R110)과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 103 모스 트랜지스터(T103)와, 상기 제 103 모스 트랜지스터(T103)의 게이트에 연결되는 제 111 저항(R111)과, 상기 제 103 모스 트랜지스터(T103)의 서브스트레이트와 접지 사이에 연결되는 제 112 저항(R112)으로 구성된다.
한편, 상기 제 1 파워 앰프(PA1) 또는 상기 제 2 파워 앰프(PA2)는, 도 9에 도시된 것처럼, 접지에 소스가 연결되는 제 301 모스 트랜지스터(T301)와, 상기 제 301 모스 트랜지스터(T301)의 게이트에 연결되는 제 301 저항(R301)과, 상기 제 301 모스 트랜지스터(T301)의 게이트와 포지티브 입력 사이에 연결되는 제 301 커패시터(C301)와, 상기 접지에 소스가 연결되는 제 302 모스 트랜지스터(T302)와, 상기 제 302 모스 트랜지스터(T302)의 게이트에 연결되는 제 302 저항(R302)과, 상기 제 302 모스 트랜지스터(T302)의 게이트와 네거티브 입력 사이에 연결되는 제 302 커패시터(C302)와, 포지티브 출력에 드레인이 연결되고 소스가 상기 제 301 모스 트랜지스터(T301)의 드레인에 연결되는 제 311 모스 트랜지스터(T311)와, 상기 제 311 모스 트랜지스터(T311)의 게이트에 연결되는 제 311 저항(R311)과, 상기 제 311 모스 트랜지스터(T311)의 게이트와 상기 접지 사이에 연결되는 제 311 커패시터(C311)와, 네거티브 입력에 드레인이 연결되고 소스가 상기 제 302 모스 트랜지스터(T302)의 드레인에 연결되는 제 312 모스 트랜지스터(T312)와, 상기 제 312 모스 트랜지스터(T312)의 게이트에 연결되는 제 312 저항(R312)과, 상기 제 312 모스 트랜지스터(T312)의 게이트와 상기 접지 사이에 연결되는 제 312 커패시터(C312)와, 상기 포지티브 출력과 전원 사이에 연결되는 제 301 인덕터(L301)와, 상기 네거티브 출력과 상기 전원 사이에 연결되는 제 302 인덕터(L302)와, 상기 제 301 모스 트랜지스터(T301)의 드레인에 연결되는 제 313 커패시터(C313)와, 상기 제 313 커패시터(C313)와 상기 전원 사이에 연결되는 제 313 저항(R313)과, 상기 제 302 모스 트랜지스터(T302)의 드레인에 연결되는 제 314 커패시터(C314)와, 상기 제 314 커패시터(C314)와 상기 전원 사이에 연결되는 제 314 저항(R314)과, 상기 포지티브 출력에 소스 연결되는 제 321 모스 트랜지스터(T321)와, 상기 제 321 모스 트랜지스터(T321)의 게이트에 연결되는 제 321 저항(R321)과, 상기 제 321 모스 트랜지스터(T321)의 드레인에 연결되는 제 323 저항(R323)과, 상기 제 323 저항(R323)에 드레인이 연결되고 상기 제 313 커패시터(C313)에 소스가 연결되는 제 322 모스 트랜지스터(T322)와, 상기 제 322 모스 트랜지스터(T322)의 게이트에 연결되는 제 322 저항(R322)과, 상기 포지티브 출력에 소스 연결되는 제 331 모스 트랜지스터(T332)와, 상기 제 331 모스 트랜지스터(T332)의 게이트에 연결되는 제 331 저항(R332)과, 상기 제 331 모스 트랜지스터(T332)의 드레인에 연결되는 제 333 저항(R333)과, 상기 제 333 저항(R333)에 드레인이 연결되고 상기 제 313 커패시터(C313)에 소스가 연결되는 제 332 모스 트랜지스터(T)와, 상기 제 332 모스 트랜지스터(T332)의 게이트에 연결되는 제 332 저항(R332)과, 상기 포지티브 출력에 소스 연결되는 제 341 모스 트랜지스터(T341)와, 상기 제 341 모스 트랜지스터(T341)의 게이트에 연결되는 제 341 저항(R341)과, 상기 제 341 모스 트랜지스터(T341)의 드레인에 연결되는 제 343 저항(R343)과, 상기 제 343 저항(R343)에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 342 모스 트랜지스터(T342)와, 상기 제 342 모스 트랜지스터(T342)의 게이트에 연결되는 제 342 저항(R342)과, 상기 포지티브 출력에 소스 연결되는 제 351 모스 트랜지스터(T351)와, 상기 제 351 모스 트랜지스터(T351)의 게이트에 연결되는 제 351 저항(R351)과, 상기 제 351 모스 트랜지스터(T351)의 드레인에 연결되는 제 353 저항(R353)과, 상기 제 353 저항(R353)에 드레인이 연결되고 상기 제 313 커패시터(C313)에 소스가 연결되는 제 352 모스 트랜지스터(T352)와, 상기 제 352 모스 트랜지스터(T352)의 게이트에 연결되는 제 352 저항(R352)과, 상기 포지티브 출력에 소스 연결되는 제 361 모스 트랜지스터(T361)와, 상기 제 361 모스 트랜지스터(T361)의 게이트에 연결되는 제 361 저항(R361)과, 상기 제 361 모스 트랜지스터(T361)의 드레인에 연결되는 제 363 저항(R363)과, 상기 제 363 저항(R363)에 드레인이 연결되고 상기 제 313 커패시터(C313)에 소스가 연결되는 제 362 모스 트랜지스터(T362)와, 상기 제 362 모스 트랜지스터(T362)의 게이트에 연결되는 제 362 저항(R362)과, 상기 포지티브 출력에 소스 연결되는 제 371 모스 트랜지스터(T371)와, 상기 제 371 모스 트랜지스터(T371)의 게이트에 연결되는 제 371 저항(R371)과, 상기 제 371 모스 트랜지스터(T371)의 드레인에 연결되는 제 373 저항(R373)과, 상기 제 373 저항(R373)에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 372 모스 트랜지스터(T372)와, 상기 제 372 모스 트랜지스터(T372)의 게이트에 연결되는 제 372 저항(R372)으로 구성된다.
또한, 상기 제 3 파워 앰프(PA3)는, 도 10에 도시된 것처럼, 접지에 소스가 연결되는 제 401 모스 트랜지스터(T401)와, 상기 제 401 모스 트랜지스터(T401)의 게이트에 연결되는 제 401 저항(R401)과, 상기 제 401 모스 트랜지스터(T401)의 게이트와 포지티브 입력 사이에 연결되는 제 401 커패시터(C401)와, 상기 접지에 소스가 연결되는 제 402 모스 트랜지스터(T402)와, 상기 제 402 모스 트랜지스터(T402)의 게이트에 연결되는 제 402 저항(R402)과, 상기 제 402 모스 트랜지스터(T402)의 게이트와 네거티브 입력 사이에 연결되는 제 402 커패시터(C402)와, 상기 제 401 모스 트랜지스터(T401)의 드레인에 연결되는 제 401 인덕터(L301)와, 상기 제 402 모스 트랜지스터(T402)의 드레인에 연결되는 제 402 인덕터(L402)와, 1차측이 상기 제 401 인덕터(L401)와 상기 제 402 인덕터(L402)에 연결되고 2차측이 출려과 접지에 연결되는 변압기(LT)로 구성된다.
이상, 본 발명을 본 발명의 원리를 예시하기 위한 바람직한 실시예와 관련하여 설명하고 도시하였지만, 본 발명은 그와 같이 도시되고 설명된 그대로의 구성 및 작용으로 한정되는 것이 아니다.
오히려, 첨부된 청구범위의 사상 및 범주를 일탈함이 없이 본 발명에 대한 다수의 변경 및 수정이 가능함을 당업자들은 잘 이해할 수 있을 것이다.
따라서, 그러한 모든 적절한 변경 및 수정과 균등물들도 본 발명의 범위에 속하는 것으로 간주되어야 할 것이다.

Claims (9)

  1. 위상 배열 안테나(Phased Array Antenna)에 채용되는 위상 배열 안테나용 차동 구조의 송수신 장치에 있어서,
    포지티브 입력과 네거티브 입력이 인가되는 제 1 감쇄기와, 상기 제 1 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 위상 천위기와, 상기 제 1 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 위상 천위기와, 상기 제 2 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 감쇄기와, 상기 제 2 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 위상 천위기와, 상기 제 3 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 감쇄기와, 상기 제 3 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 위상 천위기와, 상기 제 4 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 4 감쇄기와, 상기 제 4 감쇄기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 5 위상 천위기와, 상기 제 5 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 6 위상 천위기와, 상기 제 6 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 7 위상 천위기와, 상기 제 7 위상 천위기로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 1 파워 앰프와, 상기 제 1 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 2 파워 앰프와, 상기 제 2 파워 앰프로부터 전달되는 포지티브 출력과 네거티브 출력이 인가되는 제 3 파워 앰프를 포함하며,
    상기 제 1 감쇄기, 상기 제 1 위상 천위기, 상기 제 2 위상 천위기, 상기 제 2 감쇄기, 상기 제 3 위상 천위기, 상기 제 3 감쇄기, 상기 제 4 위상 천위기, 상기 제 4 감쇄기, 상기 제 5 위상 천위기, 상기 제 6 위상 천위기, 상기 제 7 위상 천위기, 상기 제 1 파워 앰프, 상기 제 2 파워 앰프 및 상기 제 3 파워 앰프는 CMOS(Complementary Metal Oxide Semiconductor) 공정으로 제작되는 소자를 포함하는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  2. 청구항 1에 있어서,
    상기 제 2 위상 천위기는,
    네거티브 출력과 포지티브 출력에 연결되는 제 21 커패시터와, 네거티브 입력과 포지티브 출력에 연결되는 제 22 커패시터와, 상기 제 21 커패시터에 드레인이 연결되고 상기 제 22 커패시터에 소스가 연결되는 제 20 모스 트랜지스터와, 상기 제 20 모스 트랜지스터의 게이트에 연결되는 제 21 저항과, 상기 제 20 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 22 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  3. 청구항 1에 있어서,
    상기 제 1 위상 천위기 또는 상기 제 5 위상 천위기는,
    포지티브 입력과 포지티브 출력 사이에 연결되는 제 51 인덕터와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 51 모스 트랜지스터와, 상기 제 51 모스 트랜지스터의 게이트에 연결되는 제 51 저항과, 상기 제 51 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 52 저항과, 네거티브 입력과 네거티브 출력 사이에 연결되는 제 52 인덕터와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 52 모스 트랜지스터와, 상기 제 52 모스 트랜지스터의 게이트에 연결되는 제 53 저항과, 상기 제 52 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 54 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  4. 청구항 1에 있어서,
    상기 제 3 위상 천위기 또는 상기 제 4 위상 천위기는,
    포지티브 입력과 포지티브 출력 사이에 연결되는 제 41 인덕터와, 상기 포지티브 입력에 드레인이 연결되고 상기 포지티브 출력에 소스가 연결되는 제 41 모스 트랜지스터와, 상기 제 41 모스 트랜지스터의 게이트에 연결되는 제 41 저항과, 상기 제 41 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 42 저항과, 상기 포지티브 입력에 연결되는 제 41 커패시터와, 상기 포지티브 출력과 상기 제 42 커패시터에 연결되는 제 42 커패시터와, 드레인이 상기 제 41 커패시터와 상기 제 42 커패시터에 연결되고 소스가 상기 접지에 연결되는 제 42 모스 트랜지스터와, 상기 제 42 모스 트랜지스터의 게이트에 연결되는 제 43 저항과, 상기 제 42모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 45 저항과, 소스가 상기 접지에 연결되는 제 43 모스 트랜지스터와, 상기 제 43 모스 트랜지스터의 게이트와 상기 제 43 저항에 열결되는 제 44 저항과, 상기 제 43모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 46 저항과, 상기 제 42 모스 트랜지스터의 드레인과 상기 제 43 모스 트랜지스터의 드레인 사이에 연결되는 제 42 인덕터와, 네거티브 입력과 상기 제 43 모스 트랜지스터의 드레인에 연결되는 제 43 커패시터와, 네거티브 출력과 상기 제 43 모스 트랜지스터의 드레인에 연결되는 제 44 커패시터와, 상기 네거티브 입력과 상기 네기티브 출력 사이에 연결되는 제 43 인덕터와, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 44 모스 트랜지스터와, 상기 제 44 모스 트랜지스터의 게이트에 연결되는 제 48 저항과, 상기 제 44 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 47 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  5. 청구항 1에 있어서,
    상기 제 7 위상 천위기는,
    포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 71 모스 트랜지스터와, 상기 제 71 모스 트랜지스터의 게이트에 연결되는 제 71 저항과, 상기 제 71 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 72 저항과, 네거티브 출력에 드레인이 연결되고 상기 포지티브 입력에 소스가 연결되는 제 72 모스 트랜지스터와, 상기 제 72 모스 트랜지스터의 게이트에 연결되는 제 73 저항과, 상기 제 72 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 74 저항과, 상기 포지티브 출력에 드레인이 연결되고 네거티브 입력에 소스가 연결되는 제 73 모스 트랜지스터와, 상기 제 73 모스 트랜지스터의 게이트에 연결되는 제 75 저항과, 상기 제 73 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 76 저항과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 74 모스 트랜지스터와, 상기 제 74 모스 트랜지스터의 게이트에 연결되는 제 78 저항과, 상기 제 74 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 77 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  6. 청구항 1에 있어서,
    상기 제 2 감쇄기, 상기 제 3 감쇄기 또는 상기 제 4 감쇄기는,
    포지티브 입력과 포지티브 출력에 연결되는 제 201 저항과, 상기 제 201 저항에 드레인이 연결되고 접지에 소스가 연결되는 제 201 모스 트랜지스터와, 상기 제 201 모스 트랜지스터의 게이트에 연결되는 제 202 저항과, 상기 제 201 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 203 저항과, 네거티브 입력과 네거티브 출력에 연결되는 제 206 저항과, 상기 제 206 저항에 드레인이 연결되고 상기 접지에 소스가 연결되는 제 202 모스 트랜지스터와, 상기 제 202 모스 트랜지스터의 게이트에 연결되는 제 204 저항과, 상기 제 202 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 205 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  7. 청구항 1에 있어서,
    상기 제 1 감쇄기는,
    포지티브 입력에 드레인이 연결되고 포지티브 출력에 소스가 연결되는 제 101 모스 트랜지스터와, 상기 제 101 모스 트랜지스터의 게이트에 연결되는 제 101 저항과, 상기 제 101 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 102 저항과, 상기 포지티브 입력과 상기 포지티브 출력 사이에 연결되는 제 103 저항과, 상기 포지티브 입력에 연결되는 제 104 저항과, 상기 포지티브 출력에 연결되는 제 105 저항과, 상기 제 104 저항과 상기 제 105 저항에 드레인이 연결되는 제 102 모스 트랜지스터와, 상기 제 102 모스 트랜지스터의 게이트에 연결되는 제 106 저항과, 상기 제 102 모스 트랜지스터의 서브스트레이트와 상기 접지 사이에 연결되는 제 107 저항과, 상기 제 102 모스 트랜지스터의 소스와 네거티브 입력 사이에 연결되는 제 108 저항과, 상기 제 102 모스 트랜지스터의 소스와 네거티브 출력 사이에 연결되는 제 109 저항과, 상기 네거티브 입력과 상기 네거티브 출력 사이에 연결되는 제 110 저항과, 상기 네거티브 입력에 드레인이 연결되고 상기 네거티브 출력에 소스가 연결되는 제 103 모스 트랜지스터와, 상기 제 103 모스 트랜지스터의 게이트에 연결되는 제 111 저항과, 상기 제 103 모스 트랜지스터의 서브스트레이트와 접지 사이에 연결되는 제 112 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  8. 청구항 1에 있어서,
    상기 제 1 파워 앰프 또는 상기 제 2 파워 앰프는,
    접지에 소스가 연결되는 제 301 모스 트랜지스터와, 상기 제 301 모스 트랜지스터의 게이트에 연결되는 제 301 저항과, 상기 제 301 모스 트랜지스터의 게이트와 포지티브 입력 사이에 연결되는 제 301 커패시터와, 상기 접지에 소스가 연결되는 제 302 모스 트랜지스터와, 상기 제 302 모스 트랜지스터의 게이트에 연결되는 제 302 저항과, 상기 제 302 모스 트랜지스터의 게이트와 네거티브 입력 사이에 연결되는 제 302 커패시터와, 포지티브 출력에 드레인이 연결되고 소스가 상기 제 301 모스 트랜지스터의 드레인에 연결되는 제 311 모스 트랜지스터와, 상기 제 311 모스 트랜지스터의 게이트에 연결되는 제 311 저항과, 상기 제 311 모스 트랜지스터의 게이트와 상기 접지 사이에 연결되는 제 311 커패시터와, 네거티브 입력에 드레인이 연결되고 소스가 상기 제 302 모스 트랜지스터의 드레인에 연결되는 제 312 모스 트랜지스터와, 상기 제 312 모스 트랜지스터의 게이트에 연결되는 제 312 저항과, 상기 제 312 모스 트랜지스터의 게이트와 상기 접지 사이에 연결되는 제 312 커패시터와, 상기 포지티브 출력과 전원 사이에 연결되는 제 301 인덕터와, 상기 네거티브 출력과 상기 전원 사이에 연결되는 제 302 인덕터와, 상기 제 301 모스 트랜지스터의 드레인에 연결되는 제 313 커패시터와, 상기 제 313 커패시터와 상기 전원 사이에 연결되는 제 313 저항과, 상기 제 302 모스 트랜지스터의 드레인에 연결되는 제 314 커패시터와, 상기 제 314 커패시터와 상기 전원 사이에 연결되는 제 314 저항과, 상기 포지티브 출력에 소스 연결되는 제 321 모스 트랜지스터와, 상기 제 321 모스 트랜지스터의 게이트에 연결되는 제 321 저항과, 상기 제 321 모스 트랜지스터의 드레인에 연결되는 제 323 저항과, 상기 제 323 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 322 모스 트랜지스터와, 상기 제 322 모스 트랜지스터의 게이트에 연결되는 제 322 저항과, 상기 포지티브 출력에 소스 연결되는 제 331 모스 트랜지스터와, 상기 제 331 모스 트랜지스터의 게이트에 연결되는 제 331 저항과, 상기 제 331 모스 트랜지스터의 드레인에 연결되는 제 333 저항과, 상기 제 333 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 332 모스 트랜지스터와, 상기 제 332 모스 트랜지스터의 게이트에 연결되는 제 332 저항과, 상기 포지티브 출력에 소스 연결되는 제 341 모스 트랜지스터와, 상기 제 341 모스 트랜지스터의 게이트에 연결되는 제 341 저항과, 상기 제 341 모스 트랜지스터의 드레인에 연결되는 제 343 저항과, 상기 제 343 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 342 모스 트랜지스터와, 상기 제 342 모스 트랜지스터의 게이트에 연결되는 제 342 저항과, 상기 포지티브 출력에 소스 연결되는 제 351 모스 트랜지스터와, 상기 제 351 모스 트랜지스터의 게이트에 연결되는 제 351 저항과, 상기 제 351 모스 트랜지스터의 드레인에 연결되는 제 353 저항과, 상기 제 353 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 352 모스 트랜지스터와, 상기 제 352 모스 트랜지스터의 게이트에 연결되는 제 352 저항과, 상기 포지티브 출력에 소스 연결되는 제 361 모스 트랜지스터와, 상기 제 361 모스 트랜지스터의 게이트에 연결되는 제 361 저항과, 상기 제 361 모스 트랜지스터의 드레인에 연결되는 제 363 저항과, 상기 제 363 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 362 모스 트랜지스터와, 상기 제 362 모스 트랜지스터의 게이트에 연결되는 제 362 저항과, 상기 포지티브 출력에 소스 연결되는 제 371 모스 트랜지스터와, 상기 제 371 모스 트랜지스터의 게이트에 연결되는 제 371 저항과, 상기 제 371 모스 트랜지스터의 드레인에 연결되는 제 373 저항과, 상기 제 373 저항에 드레인이 연결되고 상기 제 313 커패시터에 소스가 연결되는 제 372 모스 트랜지스터와, 상기 제 372 모스 트랜지스터의 게이트에 연결되는 제 372 저항으로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.
  9. 청구항 1에 있어서,
    상기 제 3 파워 앰프는,
    접지에 소스가 연결되는 제 401 모스 트랜지스터와, 상기 제 401 모스 트랜지스터의 게이트에 연결되는 제 401 저항과, 상기 제 401 모스 트랜지스터의 게이트와 포지티브 입력 사이에 연결되는 제 401 커패시터와, 상기 접지에 소스가 연결되는 제 402 모스 트랜지스터와, 상기 제 402 모스 트랜지스터의 게이트에 연결되는 제 402 저항과, 상기 제 402 모스 트랜지스터의 게이트와 네거티브 입력 사이에 연결되는 제 402 커패시터와, 상기 제 401 모스 트랜지스터의 드레인에 연결되는 제 401 인덕터와, 상기 제 402 모스 트랜지스터의 드레인에 연결되는 제 402 인덕터와, 1차측이 상기 제 401 인덕터와 상기 제 402 인덕터에 연결되고 2차측이 출려과 접지에 연결되는 변압기로 구성되는 것을 특징으로 하는 위상 배열 안테나용 차동 구조의 송수신 장치.

KR1020170173512A 2017-12-15 2017-12-15 위상 배열 안테나용 차동 구조의 송수신 장치 KR101946326B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170173512A KR101946326B1 (ko) 2017-12-15 2017-12-15 위상 배열 안테나용 차동 구조의 송수신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170173512A KR101946326B1 (ko) 2017-12-15 2017-12-15 위상 배열 안테나용 차동 구조의 송수신 장치

Publications (1)

Publication Number Publication Date
KR101946326B1 true KR101946326B1 (ko) 2019-02-11

Family

ID=65369588

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170173512A KR101946326B1 (ko) 2017-12-15 2017-12-15 위상 배열 안테나용 차동 구조의 송수신 장치

Country Status (1)

Country Link
KR (1) KR101946326B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211803A (zh) * 2020-01-16 2020-05-29 重庆邮电大学 一种小型化四通道射频收发机

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090273517A1 (en) 2008-05-01 2009-11-05 Emag Technologies, Inc. Vertically integrated electronically steered phased array and method for packaging
KR101118919B1 (ko) 2009-07-27 2012-02-27 주식회사 에이스테크놀로지 송수신모듈을 내장한 기지국 안테나장치
JP2012175469A (ja) 2011-02-22 2012-09-10 Mitsubishi Electric Corp アンテナ装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090273517A1 (en) 2008-05-01 2009-11-05 Emag Technologies, Inc. Vertically integrated electronically steered phased array and method for packaging
KR101118919B1 (ko) 2009-07-27 2012-02-27 주식회사 에이스테크놀로지 송수신모듈을 내장한 기지국 안테나장치
JP2012175469A (ja) 2011-02-22 2012-09-10 Mitsubishi Electric Corp アンテナ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111211803A (zh) * 2020-01-16 2020-05-29 重庆邮电大学 一种小型化四通道射频收发机

Similar Documents

Publication Publication Date Title
CN203608169U (zh) 具有第一输入端和第二输入端的输入终端电路和装置
KR101946326B1 (ko) 위상 배열 안테나용 차동 구조의 송수신 장치
US20120106351A1 (en) Determining a Logic State of a Device
JP2010103611A5 (ko)
JP6337110B2 (ja) バスシステムの加入者局、及び、バスシステム内の導線に関係する放射量を低減する方法
CN113258238B (zh) 一种超宽带环形器设备
US9864143B2 (en) Directional coupling-type multi-drop bus
CN110291412A (zh) 具有叠加设备的雷达目标模拟器和用于将信号叠加的方法
WO2007124507A3 (en) Integration of disparate applications on a network
CN110232040B (zh) 模拟开关和电子设备
US9035714B2 (en) Parasitic capacitance compensating transmission line
US20150008965A1 (en) Impedance component having low sensitivity to power supply variations
Chaudhary et al. A finite unloaded quality‐factor resonators based negative group delay circuit and its application to design power divider
CN102984622A (zh) 一种具有指向性声场的微型扬声器阵列系统
Solomko et al. Tunable directional coupler for RF front‐end applications
TW201042933A (en) System and method for transmitting and receiving signals
EP3367502B1 (en) Antenna and communications device
CN101489347A (zh) 电子设备及其阻抗控制方法
Valizade et al. A design of UWB reconfigurable pulse transmitter with pulse shape modulation
US20160211806A1 (en) Semiconductor integrated circuit and wireless transmitter
Liang et al. A Ka-Band 6-bits Phase Shifter for 5G Application Using SiGe BiCMOS Process
Rodriguez-Morales et al. T/R Switches and Modules for Ice Sounding/lmaging Radar.
CN202931537U (zh) 一种具有指向性声场的微型扬声器阵列系统
KR20120036429A (ko) 인쇄회로기판 형성 방법
CN109981091B (zh) 一种微带延时线高精度相位调节装置

Legal Events

Date Code Title Description
GRNT Written decision to grant