KR101865324B1 - 피아 식별기의 주파수 합성 장치 - Google Patents

피아 식별기의 주파수 합성 장치 Download PDF

Info

Publication number
KR101865324B1
KR101865324B1 KR1020180040484A KR20180040484A KR101865324B1 KR 101865324 B1 KR101865324 B1 KR 101865324B1 KR 1020180040484 A KR1020180040484 A KR 1020180040484A KR 20180040484 A KR20180040484 A KR 20180040484A KR 101865324 B1 KR101865324 B1 KR 101865324B1
Authority
KR
South Korea
Prior art keywords
frequency signal
frequency
fixed
fixed frequency
signal
Prior art date
Application number
KR1020180040484A
Other languages
English (en)
Inventor
김태영
최성욱
박종혁
Original Assignee
한화시스템 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한화시스템 주식회사 filed Critical 한화시스템 주식회사
Priority to KR1020180040484A priority Critical patent/KR101865324B1/ko
Application granted granted Critical
Publication of KR101865324B1 publication Critical patent/KR101865324B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/083Details of the phase-locked loop the reference signal being additionally directly applied to the generator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/185Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop

Abstract

본 발명은 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 관한 것으로서, 보다 상세하게는 피아 식별기의 무선 통신에 사용되는 국부 발진 신호를 발진시키기 위한 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 관한 것이다.
본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치는, 기준 주파수 신호로부터 가변 주파수 신호를 출력하는 제1 전압 제어 발진기; 상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 고정 주파수 신호 생성부; 상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성하는 피드백부; 및 상기 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 제1 위상 고정 루프부;를 포함한다.

Description

피아 식별기의 주파수 합성 장치{FREQUENCY SYNTHESIZING APPARATUS FOR IDENTIFICATION FRIEND OR FOE}
본 발명은 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 관한 것으로서, 보다 상세하게는 피아 식별기의 무선 통신에 사용되는 국부 발진 신호를 발진시키기 위한 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 관한 것이다.
피아 식별기(IFF: Identification Friend or Foe)는 군용으로 주로 사용되는 장비로, 표적의 피아를 식별, 특히 아군을 식별하기 위한 용도로 주로 사용된다. 예를 들어, 표적이 감시 영역으로 접근하고 있다 가정하면, 표적이 아군인지 아닌지 피아 식별이 우선되어야만 그에 따른 다음 단계의 대응을 할 수 있다.
이를 위해, 피아 식별기(IFF)는 접근하고 있는 표적 즉, 관심 표적에 피아 식별을 위한 요청 신호를 송신한다. 그리고, 관심 표적은 상기 피아 식별기의 요청 신호에 대응하여 응답 신호를 리턴(return)한다. 이로부터, 피아 식별기(IFF)는 관심 표적으로부터 리턴되는 응답 신호를 수신하여 분석함으로써 관심 표적에 대한 피아를 식별하게 된다.
이와 같이, 피아 식별을 위하여는 무선 통신을 수행하게 되는데, 피아 식별을 위한 무선 통신에 사용되는 주파수는 낮은 위상 잡음을 가져야 하고, 온도, 잡음 간섭에 영향을 적게 받아야 할 필요성이 다른 통신 시스템에서 보다 더 높다.
KR 10-0727307 B1
본 발명은 국부 발진 신호의 위상을 고정하는 과정에서 발생하는 위상 잡음을 최소화시킬 수 있는 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법을 제공한다.
본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치는, 기준 주파수 신호로부터 가변 주파수 신호를 출력하는 제1 전압 제어 발진기; 상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 고정 주파수 신호 생성부; 상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성하는 피드백부; 및 상기 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 제1 위상 고정 루프부;를 포함한다.
상기 피드백부는 상기 가변 주파수 신호의 주파수를 단계적으로 하향 변환시켜 상기 비교 주파수 신호를 생성할 수 있다.
상기 고정 주파수 신호 생성부는, 상기 기준 주파수 신호로부터 초기 고정 주파수 신호를 출력하는 제2 전압 제어 발진기; 상기 초기 고정 주파수 신호를 소정 비율로 분주하고, 분주된 초기 고정 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 초기 고정 주파수 신호의 위상을 고정시키는 제2 위상 고정 루프부; 상기 초기 고정 주파수 신호로부터 제1 고정 주파수 신호를 추출하는 제1 필터부; 및 상기 초기 고정 주파수 신호로부터 상기 제1 고정 주파수 신호와 상이한 주파수 성분을 가지는 제2 고정 주파수 신호를 추출하는 제2 필터부;를 포함할 수 있다.
상기 제1 고정 주파수 신호는 상기 제2 고정 주파수 신호의 주파수를 정수 배한 주파수 성분을 가질 수 있다.
상기 제1 고정 주파수 신호는 상기 초기 고정 주파수 신호의 고조파 주파수 신호를 포함하고, 상기 제2 고정 주파수 신호는 상기 초기 고정 주파수 신호의 원천 주파수 신호를 포함할 수 있다.
상기 피드백부는, 상기 가변 주파수 신호에 상기 제1 고정 주파수 신호를 혼합하는 제1 믹서; 상기 제1 고정 주파수 신호가 혼합된 가변 주파수 신호에 상기 제2 고정 주파수 신호를 혼합하는 제2 믹서;를 포함할 수 있다.
또한, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법은, 기준 주파수 신호로부터 가변 주파수 신호를 출력하는 과정; 상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 과정; 상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성하는 과정; 및 상기 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 과정;을 포함한다.
상기 복수 개의 고정 주파수 신호를 생성하는 과정은, 상기 기준 주파수 신호로부터 초기 고정 주파수 신호를 생성하는 출력하는 과정; 상기 초기 고정 주파수 신호로부터 제1 고정 주파수 신호를 추출하는 과정; 및 상기 초기 고정 주파수 신호로부터 상기 제1 고정 주파수 신호와 상이한 주파수 성분을 가지는 제2 고정 주파수 신호를 추출하는 과정;을 포함할 수 있다.
상기 제1 고정 주파수 신호를 추출하는 과정은, 상기 초기 고정 주파수 신호에서 고조파 주파수 신호의 주파수 성분만을 선택적으로 통과시키고, 상기 제2 고정 주파수 신호를 추출하는 과정은, 상기 초기 고정 주파수 신호에서 원천 주파수 신호의 주파수 성분만을 선택적으로 통과시킬 수 있다.
상기 제1 고정 주파수 신호를 추출하는 과정과 상기 제2 고정 주파수 신호를 추출하는 과정은 동시에 이루어질 수 있다.
상기 비교 주파수 신호를 생성하는 과정은, 상기 가변 주파수 신호의 주파수를 상기 제1 고정 주파수 신호의 주파수만큼 1차적으로 하향 변환시키는 과정; 및 상기 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 상기 제2 고정 주파수 신호의 주파수만큼 2차적으로 하향 변환시키는 과정;을 포함할 수 있다.
상기 가변 주파수 신호의 위상을 고정시키는 과정에서, 상기 비교 주파수 신호의 주파수는 상기 가변 주파수 신호의 주파수를 상기 기준 주파수 신호의 주파수로 나눈 값보다 적은 비율로 분주될 수 있다.
본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 의하면, 가변 주파수 신호에 복수 개의 고정 주파수 신호를 혼합하여 비교 주파수 신호를 생성하고, 생성된 비교 주파수 신호를 분주하여 가변 주파수 신호의 위상을 고정시킴으로써 분주비를 감소시킬 수 있다.
또한, 고정 주파수 신호에 있어서 노이즈로 분류되어 제거의 대상이 되는 고조파 주파수 신호를 이용하여 가변 주파수 신호의 주파수를 1차적으로 하향 변환시키고, 원천 주파수 신호를 이용하여 가변 주파수 신호의 주파수를 2차적으로 하향 변환시켜 고정 주파수 신호에 포함된 노이즈를 감소시킬 수 있을 뿐만 아니라, 고정 주파수 신호의 위상 고정 과정의 분주비 또한 감소시킬 수 있어, 위상 잡음 특성을 향상시키고 빠른 위상 고정 시간 및 스위칭 속도를 가질 수 있다.
따라서, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법은 우수한 위상 잡음 특성 및 소형화에 유리한 구조를 가지게 되어 유도 무기의 Seeker, 무인 항공기 또는 레이다에 탑재되는 장비에 적합한 구조를 가질 수 있다.
도 1은 일반적인 위상 고정 루프 제어를 통한 주파수 합성 장치를 나타내는 도면.
도 2는 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치에서 가변 주파수 신호 생성 회로를 개략적으로 나타내는 도면.
도 3은 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치에서 고정 주파수 신호 생성 회로를 개략적으로 나타내는 도면.
도 4는 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법을 개략적으로 나타내는 도면.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예들을 상세히 설명하기로 한다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 발명의 실시 예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 도면상에서 동일 부호는 동일한 요소를 지칭한다.
도 1은 일반적인 위상 고정 루프 제어를 통한 주파수 합성 장치를 나타내는 도면이다.
도 1을 참조하면, 일반적인 위상 고정 루프 제어를 통한 주파수 합성 장치는 전압 제어 발진기(30)로부터 출력되는 주파수 신호를 그대로 비교 주파수 신호로 사용하고, 위상 고정 루프부는 비교 주파수 신호를 소정 비율로 분주하여 전압 제어 발진기(30)로부터 출력되는 출력 주파수 신호의 위상을 고정시킨다.
즉, 일반적인 위상 고정 루프 제어를 통한 주파수 합성 장치는, 기준 주파수 신호원(10)으로부터 저주파수의 기준 주파수 신호를 발진한다. 이에, 분주기(40)는 전압 제어 발진기(30)로부터 출력되는 출력 주파수 신호를 N의 분주비로 분주하고, 위상 검출기(20)는 N의 분주비로 분주된 출력 주파수 신호와 기준 주파수 신호를 비교하여 전압 제어 발진기에 제어 신호를 송출함으로써, 출력 주파수 신호(out)의 위상을 고정시키고, 기준 주파수 신호의 주파수에 대하여 N배의 주파수를 가지는 출력 주파수 신호를 발진시키게 된다.
그러나, 이와 같은 위상 고정 루프 제어를 통한 주파수 합성 장치의 경우 20logN으로 계산되는 위상 잡음을 가지게 되는데, 국부 발진 신호를 출력하는 경우 분주비가 커짐에 따라서 위상 잡음이 증가하게 되어 위상 잡음 특성이 불량해지게 되는 문제점이 있었다. 이러한 문제점은 무선 통신에 의하여 피아 식별을 수행하는 피아 식별기의 경우 보다 심각하게 발생하는 바, 이하에서는 본 발명의 실시 예에 따라 국부 발진 신호의 위상을 고정하는 과정에서 발생하는 위상 잡음을 최소화시킬 수 있는 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 의하여 설명하기로 한다.
도 2는 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치에서 가변 주파수 신호 생성 회로를 개략적으로 나타내는 도면이고, 도 3은 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치에서 고정 주파수 신호 생성 회로를 개략적으로 나타내는 도면이다.
도 2 및 도 3을 참조하면, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치는, 기준 주파수 신호로부터 가변 주파수 신호를 출력하는 제1 전압 제어 발진기(130); 상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 고정 주파수 신호 생성부; 상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성하는 피드백부(200); 및 상기 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 제1 위상 고정 루프부(110);를 포함한다.
본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치는 기준 주파수 신호로부터 가변 주파수 신호를 생성하는 가변 주파수 신호 생성 회로 및 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 고정 주파수 신호 생성 회로를 포함한다. 여기서, 본 발명의 실시 예에 따른 가변 주파수 생성 회로는 도 2에 도시된 바와 같이 제1 위상 고정 루프부(110), 제1 루프 필터(120), 제1 전압 제어 발진기(130) 및 피드백부(200)를 포함할 수 있다.
기준 주파수 신호원(10)은 기준 주파수 신호를 발진하며, TCXO(temperature compensated crystal oscillator) 또는 OCXO(oven controlled crystal oscillator)로 구성될 수 있다.
제1 위상 고정 루프부(110)(PLL: Phase Lock Loop)는 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 기준 주파수 신호와 비교하여 가변 주파수 신호의 위상을 고정시킨다. 여기서, 비교 주파수 신호는 가변 주파수 신호에 고정 주파수 신호 생성 회로로부터 생성되는 복수 개의 고정 주파수 신호를 순차적으로 혼합한 신호를 의미하며, 이에 대하여는 피드백부(200)와 관련하여 후술하기로 한다.
여기서, 제1 위상 고정 루프부(110)는 제1 기준 카운터(112)(1/R), 제1 위상 검출기(114)(PFD: Phase Frequency Detector) 및 제1 분주기(116)(1/N)를 포함할 수 있다.
제1 분주기(116)는 피드백부(200)에 의하여 혼합된 비교 주파수 신호를 입력받아 비교 주파수 신호를 소정 비율, 즉 N의 분주비로 분주하여 제1 위상 검출기(114)에 제공한다. 여기서, 제1 분주기(116)의 분주비는 출력 주파수 신호에 따라 가변될 수 있다.
제1 위상 검출기(114)는 제1 분주기(116)로부터 분주된 비교 주파수 신호를 기준 주파수 신호와 비교한다. 여기서, 기준 주파수 신호는 제1 기준 카운터(112)(1/R)에 의하여 분주된 신호일 수 있으며, 이 경우 제1 위상 검출기(114)는 R 카운터로 분주된 신호와 제1 분주기(116)로부터 분주된 비교 주파수 신호를 비교한다. 여기서, 제1 위상 검출기(114)는 회로 형식에 따라 여러 종류가 있지만, 기준 주파수 신호원(10)과 피드백 신호의 상승 에지에서 동작하는 타입이 사용될 수 있다. 그 이유는 위상차 검출 범위가 -2 내지 +2 까지로 넓고, 위상차가 제로인 경우 제1 위상 검출기(114)의 출력 펄스가 나오지 않으므로 차지 펌프가 하이 임피던스 출력으로 되어 안정되기 쉽기 때문이다.
또한, 제1 위상 검출기(114)는 제1 분주기(116)로부터 분주된 비교 주파수 신호를 기준 주파수 신호와 비교하고, 그 위상 차이 만큼의 펄스 신호를 발생시킨다. 예를 들어, 기준 주파수 신호가 제1 분주기(116)로부터 분주된 비교 주파수 신호와 크거나 작은 경우 그 차이만큼의 펄스를 발생시킨다. 제1 위상 검출기(114)로부터 출력되는 펄스는 제1 루프 필터(120)로 입력된다.
여기서, 제1 위상 검출기(114)와 제1 루프 필터(120) 사이에는 제1 차지 펌프(미도시)(CP: Charge Pump)를 더 포함할 수 있다. 제1 차지 펌프는 제1 위상 검출기(114)의 펄스 신호의 부호에 따라 (-), (+) 형태의 전압을 출력하는 기능을 수행한다. 제1 차지 펌프는 특정량의 전하(charge)를 밀고 당기게 되어 있어, 펄스 폭에 따라 출력되는 전하량이 달라지고, 그렇게 두 신호의 차이만큼의 전하량을 밀고 당겨주어, 펄스 신호의 부호에 따라 (-), (+) 전압을 출력한다.
제1 루프 필터(120)(LC: Loop Filter)는 저역 통과 필터(LPF: Low Pass Filter)의 특성을 가져, 제1 차지 펌프로부터 출력되는 전압을 저역 필터링하여 DC 성분만을 제1 전압 제어 발진기(130)의 조정 전압으로서 인가한다. 즉, 제1 차지 펌프와 제1 루프 필터(120)는 제1 위상 검출기(114)가 제1 분주기(116)로부터 분주된 비교 주파수 신호를 기준 주파수 신호와 비교하고, 그 위상 차이 만큼의 펄스 신호를 발생시키면, 그 신호의 주파수 차이만큼 적분하여 그에 비례하는 특정 레벨의 전압으로 변화시키고 스퓨리어스(spurious) 성분을 제거하는 구성이다. 제1 위상 검출기(114)가 원하지 않는 스퓨리어스 성분을 출력하게 되면, 제1 루프 필터(120)는 저역 통과 필터 구조를 통하여 스퓨리어스 성분을 제거하여 불필요한 신호를 걸러내는 역할을 하게 된다. 여기서, 제1 루프 필터(120)는 능동 또는 수동 필터로 구분되며, 필터단은 보통 2차 혹은 3차의 필터로 구성된다. 이러한 구성의 차이로 인하여 루프 대역(Loop bandwidth)과 동기 시간(Lock time)이 결정된다.
제1 전압 제어 발진기(130)는 기준 주파수 신호로부터 출력 주파수 신호인 가변 주파수 신호를 만들어내는 주파수원으로 작동한다. 즉, 제1 전압 제어 발진기(130)는 제1 루프 필터(120)로부터 인가되는 조정 전압에 따라 가변 주파수 신호를 출력한다. 즉, 제1 전압 제어 발진기(130)의 조정 전압으로 출력되는 신호의 주파수를 조절하며, 주파수를 RF 또는 IF로 변환하는 국부 발진기(Local Oscillator)의 역할을 하게 된다. 제1 전압 제어 발진기(130)로부터 출력된 가변 주파수 신호는 제1 분배기(140)에 의하여 분배되어, 출력 주파수 신호로 발진되거나 피드백부(200)에 전달된다.
피드백부(200)는 가변 주파수 신호에 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성한다. 여기서, 복수 개의 고정 주파수 신호는 후술할 고정 주파수 신호 생성부, 즉 고정 주파수 신호 생성 회로로부터 생성되고, 피드백부(200)는 고정 주파수 신호 생성 회로로부터 생성되는 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 제1 위상 고정 루프부(110)에 전달되는 비교 주파수 신호를 생성한다.
여기서, 피드백부(200)는 제1 전압 제어 발진기(130)로부터 출력되는 가변 주파수 신호의 주파수를 단계적으로 하향 변환시켜 비교 주파수 신호를 생성한다. 즉, 복수 개의 고정 주파수 신호가 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)를 포함하는 경우에, 피드백부(200)는 가변 주파수 신호에 제1 고정 주파수 신호(FS1)를 혼합하여 가변 주파수 신호의 주파수를 제1 고정 주파수 신호(FS1)의 주파수만큼 1차적으로 하향 변환시키고, 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)를 혼합하여 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 제2 고정 주파수 신호(FS2)의 주파수만큼 2차적으로 하향 변환시킨다. 이를 위하여, 피드백부(200)는 가변 주파수 신호에 제1 고정 주파수 신호(FS1)를 혼합하여 하향 변환시키는 제1 믹서(210)(MX: Mixer) 및 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)를 혼합하는 제2 믹서(230)를 포함할 수 있다.
이와 같이, 피드백부(200)가 제1 위상 고정 루프부(110)로 피드백되는 가변 주파수 신호의 주파수를 낮춰 비교 주파수 신호로 출력하게 되면, 제1 분주기(116)에서는 원래의 분주비보다 낮은 비율로 피드백되는 주파수 성분을 기준 주파수 신호와 맞춰주게 된다. 여기서, 주파수 합성 장치의 신호 품질을 규정하는 대표적인 성능 지표가 바로 위상 잡음(phase noise)인데, 전술한 바와 같이 위상 잡음은 20logN의 값으로 계산된다. 따라서, 본 발명의 실시 예에 따른 주파수 합성 장치는 제1 전압 제어 발진기(130)로부터 출력되는 가변 주파수 신호의 주파수를 낮춰주기 위하여 제1 고정 주파수 신호(FS1) 및 제2 고정 주파수 신호(FS2)와 순차적으로 혼합한다. 이와 같이 고정 주파수 신호를 제1 고정 주파수 신호(FS1) 및 제2 고정 주파수 신호(FS2)와 순차적으로 혼합하는 이유에 대하여는 후술하기로 한다.
고정 주파수 생성 회로는 도 3에 도시된 바와 같이 제2 위상 고정 루프부(310), 제2 루프 필터(320), 제2 전압 제어 발진기(330), 제1 필터 및 제2 필터를 포함할 수 있다.
제2 위상 고정 루프부(310)(PLL: Phase Lock Loop)는 초기 고정 주파수 신호를 소정 비율로 분주하고, 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교하여 초기 고정 주파수 신호의 위상을 고정시킨다. 여기서, 초기 고정 주파수 신호는 제2 전압 제어 발진기(330)로부터 직접 출력되는 신호를 의미한다.
제2 위상 고정 루프부(310)는 제2 기준 카운터(212)(1/R), 제2 위상 검출기(314)(PFD: Phase Frequency Detector) 및 제2 분주기(316)(1/N)를 포함할 수 있다.
제2 분주기(316)는 제2 전압 제어 발진기(330)로부터 출력되는 초기 고정 주파수 신호를 입력받아 초기 고정 주파수 신호를 소정 비율, 즉 N의 분주비로 분주하여 제1 위상 검출기(114)에 제공한다. 여기서, 제2 분주기(316)의 분주비는 고정되어 고정된 주파수를 가지는 신호를 출력하며, 전술한 제1 분주기(116)의 분주비와 제2 분주기(316)의 분주비는 서로 상이할 수 있다.
제2 위상 검출기(314)는 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교한다. 여기서, 기준 주파수 신호는 제2 기준 카운터(312)(1/R)에 의하여 분주된 신호일 수 있으며, 이 경우 제2 위상 검출기(314)는 R 카운터로 분주된 신호와 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 비교한다. 또한, 제2 위상 검출기(314)는 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교하고, 그 위상 차이 만큼의 펄스 신호를 발생시킨다.
또한, 제2 위상 검출기(314)와 제2 루프 필터(320) 사이에는 제2 차지 펌프(미도시)(CP: Charge Pump)를 더 포함할 수 있으며, 제2 루프 필터(320)(LC: Loop Filter)는 저역 통과 필터(LPF: Low Pass Filter)의 특성을 가져, 제2 차지 펌프로부터 출력되는 전압을 저역 필터링하여 DC 성분만을 제2 전압 제어 발진기(330)의 조정 전압으로서 인가한다.
제2 전압 제어 발진기(330)는 기준 주파수 신호로부터 초기 고정 주파수 신호를 출력한다. 제2 전압 제어 발진기(330)로부터 출력된 초기 고정 주파수 신호는 제2-1 분배기(340)에 의하여 분배되어, 제2-2 분배기(350) 및 제2 위상 고정 루프부(310)에 전달된다.
제2-2 분배기(350)는 제2 전압 제어 발진기(330)로부터 출력된 초기 고정 주파수 신호를 제1 필터부(360) 및 제2 필터부(370)에 분배한다. 여기서, 제1 필터부(360)는 초기 고정 주파수 신호로부터 제1 고정 주파수 신호(FS1)를 추출하여 제1 믹서(210)에 전달하고, 제2 필터부(370)는 초기 고정 주파수 신호로부터 제2 고정 주파수 신호(FS2)를 추출하여 제2 믹서(230)에 전달한다. 이때, 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)는 서로 상이한 주파수 성분을 가질 수 있으며, 제1 고정 주파수 신호(FS1)는 초기 고정 주파수 신호의 고조파(harmonic) 주파수 신호를 포함하고, 제2 고정 주파수 신호(FS2)는 초기 고정 주파수 신호의 원천(fundamental) 주파수 신호를 포함할 수 있다. 여기서, 고조파(harmonic) 주파수 신호는 원천(fundamental) 주파수 신호의 주파수를 정수 배한 주파수 성분을 가진다.
본 발명의 실시 예에 따른 주파수 합성 장치에서는 제1 전압 제어 발진기(130)로부터 출력된 가변 주파수 신호에 고조파 주파수 신호를 1차적으로 혼합하여 하향 변환함으로써 가변 주파수 신호의 주파수를 1차적으로 낮춰주게 되고, 고조파 주파수 신호가 혼합된 가변 주파수 신호에 원천 주파수 신호를 2차적으로 혼합하여 하향 변환함으로써 1차적으로 주파수가 낮아진 가변 주파수 신호의 주파수를 2차적으로 낮춰주게 된다.
여기서, 가변 주파수 신호를 낮춰주기 위하여 가변 주파수 신호에 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)를 더한 고정 주파수 신호를 혼합하여 하향 변환할 수도 있으나, 본 발명의 실시 예에 따른 주파수 합성 장치에서는 가변 주파수 신호를 낮춰주기 위하여 가변 주파수 신호에 제1 고정 주파수 신호(FS1)(고조파 주파수 신호)를 1차적으로 혼합하여 주파수를 하향 변환하고, 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)(원천 주파수 신호)를 2차적으로 혼합하여 주파수를 하향 변환한다. 이는 가변 주파수 신호에 고정 주파수 신호를 혼합하기 위하여는 고정 주파수 신호가 일정한 출력을 가질 것이 필요하나, 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)를 더한 고정 주파수 신호를 혼합한 신호의 경우 출력 특성이 급격히 저하되기 때문이다.
예를 들어, 제1 고정 주파수 신호(FS1)로 원천 주파수 신호의 2배의 주파수 성분을 가지는 고조파 주파수 신호를 사용하고, 제2 고정 주파수 신호(FS2)로 원천 주파수 신호를 사용하는 경우, 본 발명의 실시 예에 따른 주파수 합성 장치에서는 가변 주파수 신호를 고정 주파수 신호의 원천 주파수의 2배만큼 1차적으로 하향 변환시키고, 추가로 원천 주파수 만큼 2차적으로 하향 변환시켜 최종적으로 가변 주파수 신호를 고정 주파수 신호의 원천 주파수의 3배만큼 하향 변환시킬 수 있다.
그러나, 가변 주파수 신호를 원천 주파수 신호의 3배의 주파수 성분을 가지는 고조파 주파수 신호로 한번에 하향 변환시키는 경우, 가변 주파수 신호에 원천 주파수 신호의 3배의 주파수 성분을 가지는 고조파 주파수 신호를 혼합하기 위하여는 고조파 주파수 신호의 증폭과 필터를 반복하여 출력을 증가시키는 과정이 필수적으로 요구된다. 이 경우, 구조가 복잡해질 뿐만 아니라, 백색 잡음(white noise)이 증가하게 되어 오히려 위상 잡음 특성이 현저하게 저하되는 문제점이 발생한다.
따라서, 본 발명의 실시 예에 따른 주파수 합성 장치에서는 가변 주파수 신호를 낮춰주기 위하여 가변 주파수 신호에 제1 고정 주파수 신호(FS1)(고조파 주파수 신호)를 1차적으로 혼합하여 주파수를 하향 변환하고, 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)(원천 주파수 신호)를 2차적으로 혼합하여 주파수를 하향 변환함으로써 분주비를 최소화시킬 수 있을 뿐만 아니라, 고조파 신호의 출력을 증가시키기 위한 별도의 구조를 생략할 수 있게 되어 우수한 위상 잡음 특성을 유지할 수 있게 된다.
이하에서, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법에 대하여 설명하기로 한다. 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법에 대한 설명에 있어서, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치와 관련하여 전술한 내용과 중복되는 설명은 생략하기로 한다.
도 4는 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법을 개략적으로 나타내는 도면이다.
도 4를 참조하면, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 방법은, 기준 주파수 신호로부터 가변 주파수 신호를 출력하는 과정(S100); 상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 과정(S200); 상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수를 생성하는 과정(S300); 및 상기 비교 주파수를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 과정(S400);을 포함한다.
가변 주파수 신호를 출력하는 과정(S100)은 기준 주파수 신호를 이용하여 제1 전압 제어 발진기(130)로부터 가변 주파수 신호를 출력하여 이루어진다. 여기서, 제1 전압 제어 발진기(130)는 기준 주파수 신호로부터 출력 주파수 신호인 가변 주파수 신호를 만들어내는 주파수원으로 작동한다. 즉, 제1 전압 제어 발진기(130)는 제1 루프 필터(120)로부터 인가되는 조정 전압에 따라 가변 주파수 신호를 출력한다. 즉, 제1 전압 제어 발진기(130)의 조정 전압으로 출력되는 신호의 주파수를 조절하며, 주파수를 RF 또는 IF로 변환하는 국부 발진기(Local Oscillator)의 역할을 하게 된다. 제1 전압 제어 발진기(130)로부터 출력된 가변 주파수 신호는 제1 분배기(140)에 의하여 분배되어, 출력 주파수 신호로 발진되거나 피드백부(200)에 전달된다.
복수 개의 고정 주파수 신호를 출력하는 과정(S200)은 기준 주파수 신호를 이용하여 제2 전압 제어 발진기(330)로부터 출력되는 초기 고정 주파수 신호를 복수 개로 분배하여 이루어진다.
여기서, 복수 개의 고정 주파수 신호를 생성하는 과정은, 상기 기준 주파수 신호로부터 초기 고정 주파수 신호를 생성하는 출력하는 과정, 상기 초기 고정 주파수 신호로부터 제1 고정 주파수 신호(FS1)를 추출하는 과정(S110) 및 상기 초기 고정 주파수 신호로부터 상기 제1 고정 주파수 신호(FS1)와 상이한 주파수 성분을 가지는 제2 고정 주파수 신호(FS2)를 추출하는 과정(S120)을 포함할 수 있다.
초기 고정 주파수 신호를 출력하는 과정은 가변 주파수 신호를 출력하는 과정에서 이용되는 기준 주파수 신호를 이용하여 제2 전압 제어 발진기(330)로부터 고정 주파수 신호를 출력하여 이루어진다. 여기서, 제2 전압 제어 발진기(330)는 기준 주파수 신호로부터 초기 고정 주파수 신호를 출력하게 된다.
이와 같이 초기 고정 주파수 신호를 출력하는 과정은 고정 주파수 생성 회로로부터 이루어지게 되며, 고정 주파수 생성 회로의 제2 위상 고정 루프부(310)(PLL: Phase Lock Loop)는 제2 전압 제어 발진기(330)로부터 출력되는 초기 고정 주파수 신호를 소정 비율로 분주하고, 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교하여 초기 고정 주파수 신호의 위상을 고정시킨다. 여기서, 초기 고정 주파수 신호는 제2 전압 제어 발진기(330)로부터 직접 출력되는 신호를 의미한다.
여기서, 제2 위상 고정 루프부(310)는 제2 기준 카운터(312)(1/R), 제2 위상 검출기(314)(PFD: Phase Frequency Detector) 및 제2 분주기(316)(1/N)를 포함할 수 있으며, 제2 분주기(316)는 제2 전압 제어 발진기(330)로부터 출력되는 초기 고정 주파수 신호를 입력받아 초기 고정 주파수 신호를 소정 비율, 즉 N의 분주비로 분주하여 제1 위상 검출기(114)에 제공한다.
이때, 제2 위상 검출기(314)는 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교한다. 여기서, 기준 주파수 신호는 제2 기준 카운터(312)(1/R)에 의하여 분주된 신호일 수 있으며, 이 경우 제2 위상 검출기(314)는 R 카운터로 분주된 신호와 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 비교한다. 또한, 제2 위상 검출기(314)는 제2 분주기(316)로부터 분주된 초기 고정 주파수 신호를 기준 주파수 신호와 비교하고, 그 위상 차이 만큼의 펄스 신호를 발생시킨다.
또한, 제2 위상 검출기(314)와 제2 루프 필터(320) 사이에는 제2 차지 펌프(CP: Charge Pump)를 더 포함할 수 있으며, 제2 루프 필터(320)(LC: Loop Filter)는 저역 통과 필터(LPF: Low Pass Filter)의 특성을 가져, 제2 차지 펌프로부터 출력되는 전압을 저역 필터링하여 DC 성분만을 제2 전압 제어 발진기(330)의 조정 전압으로서 인가한다.
제2 전압 제어 발진기(330)는 기준 주파수 신호로부터 초기 고정 주파수 신호를 출력한다. 제2 전압 제어 발진기(330)로부터 출력된 초기 고정 주파수 신호는 제2-1 분배기(340)에 의하여 분배되어, 제2-2 분배기(350) 및 제2 위상 고정 루프부(310)에 전달된다.
제1 고정 주파수 신호(FS1)를 추출하는 과정은 제2-2 분배기(350)에 의하여 분배된 초기 고정 주파수 신호를 제1 필터부(360)로 필터링하여 제1 고정 주파수 신호(FS1)를 추출한다. 또한, 제2 고정 주파수 신호(FS2)를 추출하는 과정은 제2-2 분배기(350)에 의하여 분배된 초기 고정 주파수 신호를 제2 필터부(370)로 필터링하여 제2 고정 주파수 신호(FS2)를 추출한다. 여기서, 제1 고정 주파수를 추출하는 과정과 제2 고정 주파수 신호(FS2)를 추출하는 과정은 초기 고정 주파수 신호를 제2-2 분배기(350)에 의하여 분배하여, 제1 필터부(360)와 제2 필터부(370)에 의하여 동시에 이루어질 수 있다.
여기서, 제1 고정 주파수 신호(FS1)를 추출하는 과정은 제1 필터부(360)에 의하여 초기 고정 주파수 신호에서 고조파(harmonic) 주파수 신호의 주파수 성분만을 선택적으로 통과시켜 이루어지고, 제2 고정 주파수 신호(FS2)를 추출하는 과정은 제2 필터부(370)에 의하여 초기 고정 주파수 신호에서 원천(fundamental) 주파수 신호의 주파수 성분만을 선택적으로 통과시켜 이루어질 수 있다.
즉, 제2-2 분배기(350)는 제2 전압 제어 발진기(330)로부터 출력된 초기 고정 주파수 신호를 제1 필터부(360) 및 제2 필터부(370)에 분배한다. 여기서, 제1 필터부(360)는 초기 고정 주파수 신호로부터 제1 고정 주파수 신호(FS1)를 추출하여 제1 믹서(210)에 전달하고, 제2 필터부(370)는 초기 고정 주파수 신호로부터 제2 고정 주파수 신호(FS2)를 추출하여 제2 믹서(230)에 전달한다. 이때, 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)는 서로 상이한 주파수 성분을 가질 수 있으며, 제1 고정 주파수 신호(FS1)는 초기 고정 주파수 신호의 고조파(harmonic) 주파수 신호를 포함하고, 제2 고정 주파수 신호(FS2)는 초기 고정 주파수 신호의 원천(fundamental) 주파수 신호를 포함할 수 있다. 여기서, 고조파(harmonic) 주파수 신호는 원천(fundamental) 주파수 신호의 주파수를 정수 배한 주파수 성분을 가진다.
비교 주파수 신호를 생성하는 과정(S300)은 가변 주파수 신호에 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수를 생성한다. 여기서, 비교 주파수를 생성하는 과정은 피드백부(200)에 의하여 수행되며, 가변 주파수 신호와 제1 고정 주파수 신호(FS1)를 혼합하여 가변 주파수 신호의 주파수를 상기 제1 고정 주파수 신호(FS1)의 주파수만큼 1차적으로 하향 변환시키는 과정(S310) 및 제1 고정 주파수 신호(FS1)와 혼합된 가변 주파수 신호와 제2 고정 주파수 신호(FS2)를 혼합하여 상기 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 상기 제2 고정 주파수 신호(FS2)의 주파수만큼 2차적으로 하향 변환시키는 과정(S320)을 포함할 수 있다.
가변 주파수 신호의 주파수를 상기 제1 고정 주파수 신호(FS1)의 주파수만큼 1차적으로 하향 변환시키는 과정은 제1 믹서(210)에 의하여 가변 주파수 신호에 제1 고정 주파수 신호(FS1)를 혼합하여 가변 주파수 신호의 주파수를 제1 고정 주파수 신호(FS1)의 주파수만큼 1차적으로 하향 변환시키고, 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 상기 제2 고정 주파수 신호(FS2)의 주파수만큼 2차적으로 하향 변환시키는 과정은 제2 믹서(230)에 의하여 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)를 혼합하여 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 제2 고정 주파수 신호(FS2)의 주파수만큼 2차적으로 하향 변환시킨다.
여기서, 본 발명의 실시 예에 따른 주파수 합성 방법에서는 가변 주파수 신호를 낮춰주기 위하여 가변 주파수 신호에 제1 고정 주파수 신호(FS1)(고조파 주파수 신호)를 1차적으로 혼합하여 주파수를 하향 변환하고, 제1 고정 주파수 신호(FS1)가 혼합된 가변 주파수 신호에 제2 고정 주파수 신호(FS2)(원천 주파수 신호)를 2차적으로 혼합하여 주파수를 하향 변환한다. 이는 가변 주파수 신호에 고정 주파수 신호를 혼합하기 위하여는 고정 주파수 신호가 일정한 출력을 가질 것이 필요하나, 제1 고정 주파수 신호(FS1)와 제2 고정 주파수 신호(FS2)를 더한 고정 주파수 신호를 혼합한 신호의 경우 출력 특성이 급격히 저하되기 때문인 것으로, 이와 관련하여는 본 발명의 실시 예에 따른 주파수 합성 장치와 관련하여 전술한 바와 같다.
가변 주파수 신호의 위상을 고정시키는 과정(S400)은 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 기준 주파수 신호와 비교하여 가변 주파수 신호의 위상을 고정시킨다.
이는 제1 위상 고정 루프부(110)에 의하여 수행되며, 제1 위상 고정 루프부(110)는 전술한 바와 같이 제1 기준 카운터(112)(1/R), 제1 위상 검출기(114)(PFD: Phase Frequency Detector) 및 제1 분주기(116)(1/N)를 포함할 수 있다. 제1 위상 고정 루프부(110)의 각각의 구성에 의하여 가변 주파수 신호의 위상이 고정되는 구성은 본 발명의 실시 예에 따른 주파수 합성 장치와 관련하여 전술한 내용과 동일한 바, 이에 대한 중복적인 설명은 생략하기로 한다.
가변 주파수 신호의 위상을 고정시키는 과정(S400)에서 비교 주파수 신호의 주파수는 가변 주파수 신호의 주파수를 기준 주파수 신호의 주파수로 나눈 값보다 적은 비율로 분주된다. 즉, 일반적인 위상 고정 루프 제어를 통한 주파수 합성 장치에서는 분주기가 전압 제어 발진부로부터 출력되는 출력 주파수 신호를 N의 분주비로 분주하고, 위상 검출기는 N의 분주비로 분주된 출력 주파수 신호와 기준 주파수 신호를 비교하여 전압 제어 발진기에 제어 신호를 송출함으로써, 출력 주파수 신호의 위상을 고정시키고, 기준 주파수 신호의 주파수에 대하여 N배의 주파수를 가지는 출력 주파수 신호를 발진시키게 된다.
그러나, 본 발명의 실시 예에 따른 주파수 합성 방법에서는 가변 주파수 신호의 주파수를 제1 고정 주파수 신호(FS1)의 주파수만큼 1차적으로 하향 변환시키고, 1차적으로 하향 변환된 가변 주파수 신호의 주파수를 상기 제2 고정 주파수 신호(FS2)의 주파수만큼 2차적으로 하향 변환시켜 비교 주파수를 생성함으로써, 비교 주파수 신호의 주파수를 가변 주파수 신호의 주파수를 기준 주파수 신호의 주파수로 나눈 값보다 적은 비율로 분주시킬 수 있다. 이 경우, 분주비 N에 대하여 20logN의 값으로 계산되는 위상 잡음을 현저하게 감소시킬 수 있게 된다.
이와 같이, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법에 의하면, 가변 주파수 신호에 복수 개의 고정 주파수 신호를 혼합하여 비교 주파수 신호를 생성하고, 생성된 비교 주파수 신호를 분주하여 가변 주파수 신호의 위상을 고정시킴으로써 분주비를 감소시킬 수 있다.
또한, 고정 주파수 신호에 있어서 노이즈로 분류되어 제거의 대상이 되는 고조파 주파수 신호를 이용하여 가변 주파수 신호의 주파수를 1차적으로 하향 변환시키고, 원천 주파수 신호를 이용하여 가변 주파수 신호의 주파수를 2차적으로 하향 변환시켜 고정 주파수 신호에 포함된 노이즈를 감소시킬 수 있을 뿐만 아니라, 고정 주파수 신호의 위상 고정 과정의 분주비 또한 감소시킬 수 있어, 위상 잡음 특성을 향상시키고 빠른 위상 고정 시간 및 스위칭 속도를 가질 수 있다.
따라서, 본 발명의 실시 예에 따른 피아 식별기의 주파수 합성 장치 및 주파수 합성 방법은 우수한 위상 잡음 특성 및 소형화에 유리한 구조를 가지게 되어 유도 무기의 Seeker, 무인 항공기 또는 레이다에 탑재되는 장비에 적합한 구조를 가질 수 있다.
상기에서, 본 발명의 바람직한 실시 예가 특정 용어들을 사용하여 설명 및 도시되었지만 그러한 용어는 오로지 본 발명을 명확하게 설명하기 위한 것일 뿐이며, 본 발명의 실시 예 및 기술된 용어는 다음의 청구범위의 기술적 사상 및 범위로부터 이탈되지 않고서 여러 가지 변경 및 변화가 가해질 수 있는 것은 자명한 일이다. 이와 같이 변형된 실시 예들은 본 발명의 사상 및 범위로부터 개별적으로 이해되어져서는 안 되며, 본 발명의 청구범위 안에 속한다고 해야 할 것이다.
10: 기준 주파수 신호원 110: 제1 위상 고정 루프부
112: 제1 기준 카운터 114: 제1 위상 검출기
116: 제1 분주기 120: 제1 루프 필터
130: 제1 전압 제어 발진기 140: 제1 분배기
200: 피드백부 210: 제1 믹서
230: 제2 믹서 310: 제2 위상 고정 루프부
312: 제2 기준 카운터 314: 제2 위상 검출기
316: 제2 분주기 320: 제2 루프 필터
330: 제2 전압 제어 발진기 340: 제2-1 분배기
350: 제2-2 분배기 360: 제1 필터부
370: 제2 필터부

Claims (6)

  1. 기준 주파수 신호를 기준으로 가변 주파수 신호를 출력하는 제1 전압 제어 발진기;
    상기 기준 주파수 신호로부터 복수 개의 고정 주파수 신호를 생성하는 고정 주파수 신호 생성부;
    상기 가변 주파수 신호에 상기 복수 개의 고정 주파수 신호를 순차적으로 혼합하여 비교 주파수 신호를 생성하는 피드백부; 및
    상기 비교 주파수 신호를 소정 비율로 분주하고, 분주된 비교 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 가변 주파수 신호의 위상을 고정시키는 제1 위상 고정 루프부;를 포함하고,
    상기 고정 주파수 신호 생성부는,
    상기 기준 주파수 신호를 기준으로 초기 고정 주파수 신호를 출력하는 제2 전압 제어 발진기;
    상기 초기 고정 주파수 신호를 소정 비율로 분주하고, 분주된 초기 고정 주파수 신호를 상기 기준 주파수 신호와 비교하여 상기 초기 고정 주파수 신호의 위상을 고정시키는 제2 위상 고정 루프부;
    상기 초기 고정 주파수 신호로부터 제1 고정 주파수 신호를 추출하는 제1 필터부; 및
    상기 초기 고정 주파수 신호로부터 상기 제1 고정 주파수 신호와 상이한 주파수 성분을 가지는 제2 고정 주파수 신호를 추출하는 제2 필터부;를 포함하는 피아 식별기의 주파수 합성 장치.
  2. 청구항 1에 있어서,
    상기 피드백부는 상기 가변 주파수 신호의 주파수를 단계적으로 하향 변환시켜 상기 비교 주파수 신호를 생성하는 피아 식별기의 주파수 합성 장치.
  3. 삭제
  4. 청구항 1에 있어서,
    상기 제1 고정 주파수 신호는 상기 제2 고정 주파수 신호의 주파수를 정수 배한 주파수 성분을 가지는 피아 식별기의 주파수 합성 장치.
  5. 청구항 1에 있어서,
    상기 제1 고정 주파수 신호는 상기 초기 고정 주파수 신호의 고조파 주파수 신호를 포함하고,
    상기 제2 고정 주파수 신호는 상기 초기 고정 주파수 신호의 원천 주파수 신호를 포함하는 피아 식별기의 주파수 합성 장치.
  6. 청구항 1에 있어서,
    상기 피드백부는,
    상기 가변 주파수 신호에 상기 제1 고정 주파수 신호를 혼합하는 제1 믹서; 및
    상기 제1 고정 주파수 신호가 혼합된 가변 주파수 신호에 상기 제2 고정 주파수 신호를 혼합하는 제2 믹서;를 포함하는 피아 식별기의 주파수 합성 장치.
KR1020180040484A 2018-04-06 2018-04-06 피아 식별기의 주파수 합성 장치 KR101865324B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180040484A KR101865324B1 (ko) 2018-04-06 2018-04-06 피아 식별기의 주파수 합성 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180040484A KR101865324B1 (ko) 2018-04-06 2018-04-06 피아 식별기의 주파수 합성 장치

Publications (1)

Publication Number Publication Date
KR101865324B1 true KR101865324B1 (ko) 2018-06-07

Family

ID=62621585

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180040484A KR101865324B1 (ko) 2018-04-06 2018-04-06 피아 식별기의 주파수 합성 장치

Country Status (1)

Country Link
KR (1) KR101865324B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6455911A (en) * 1987-08-27 1989-03-02 Toshiba Corp Frequency synthesizer
KR100727307B1 (ko) 2006-03-14 2007-06-12 엘지전자 주식회사 위상 고정 루프
US20090268845A1 (en) * 2004-11-18 2009-10-29 Broadcom Corporation Radio transmitter incorporating digital modulator and circuitry to accommodate baseband processor with analog interface

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6455911A (en) * 1987-08-27 1989-03-02 Toshiba Corp Frequency synthesizer
US20090268845A1 (en) * 2004-11-18 2009-10-29 Broadcom Corporation Radio transmitter incorporating digital modulator and circuitry to accommodate baseband processor with analog interface
KR100727307B1 (ko) 2006-03-14 2007-06-12 엘지전자 주식회사 위상 고정 루프

Similar Documents

Publication Publication Date Title
US7250823B2 (en) Direct digital synthesis (DDS) phase locked loop (PLL) frequency synthesizer and associated methods
US5034703A (en) Frequency synthesizer
EP2873152B1 (en) Ultra low phase noise signal source
US8242818B2 (en) Phase-locked loop frequency synthesizer
DE60307963T2 (de) Linearisierungstechnik für Phasenregelschleifen mit Verwendung einer Differenzladungspumpenschaltung
CN106067815B (zh) 一种基于dds和小数分频锁相环的频率合成器
US7120413B2 (en) Television tuner and method of processing a received RF signal
JP2012120178A (ja) 周波数シンセサイザ及び周波数合成方法
EP1748559A1 (en) Automatic frequency control loop circuit
US8736326B1 (en) Frequency synthesizer and frequency synthesis method thereof
WO2005117252A2 (en) Digital noise coupling reduction and variable intermediate frequency generation in mixed signal circuits
US20050093584A1 (en) Fast-hopping frequency synthesizer
US6850745B2 (en) Method and apparatus for generating a self-correcting local oscillation
US6753711B2 (en) Digital summing phase-lock loop circuit with sideband control and method therefor
US20070287401A1 (en) Frequency offset correction in receivers having non-ideal synthesizer channel spacing
CN113726334A (zh) 一种s波段低相噪低杂散细步进频率源组件及使用方法
US7945218B1 (en) Method and system for tuning quality factor in high-Q, high-frequency filters
CN117081588A (zh) 一种宽带低相噪捷变频率合成器及其信号合成方法
KR101865324B1 (ko) 피아 식별기의 주파수 합성 장치
KR101865323B1 (ko) 피아 식별기의 주파수 합성 방법
KR101007210B1 (ko) 항공 전자용 소형 고주파 주파수 합성기
US4095190A (en) Tuning system
US6198354B1 (en) System for limiting if variation in phase locked loops
EP1104112A1 (en) Wide band, low noise and high resolution synthesizer
KR101007211B1 (ko) 항공전자용 광대역 고주파 주파수 합성기

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant