KR101817597B1 - 디스플레이 장치 및 이의 구동 방법 - Google Patents

디스플레이 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR101817597B1
KR101817597B1 KR1020110067431A KR20110067431A KR101817597B1 KR 101817597 B1 KR101817597 B1 KR 101817597B1 KR 1020110067431 A KR1020110067431 A KR 1020110067431A KR 20110067431 A KR20110067431 A KR 20110067431A KR 101817597 B1 KR101817597 B1 KR 101817597B1
Authority
KR
South Korea
Prior art keywords
data
signal
gate
masking
image
Prior art date
Application number
KR1020110067431A
Other languages
English (en)
Other versions
KR20130005807A (ko
Inventor
우정훈
김진성
김민기
이환주
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110067431A priority Critical patent/KR101817597B1/ko
Publication of KR20130005807A publication Critical patent/KR20130005807A/ko
Application granted granted Critical
Publication of KR101817597B1 publication Critical patent/KR101817597B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플리커(Flicker) 현상을 최소화하면서 소비 전력을 감소시킬 수 있도록 한 디스플레이 장치 및 이의 구동 방법에 관한 것으로, 본 발명에 따른 디스플레이 장치는 복수의 게이트 라인과 복수의 데이터 라인의 교차 영역에 마련된 복수의 픽셀의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널; 영상 데이터를 분석하여 상기 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정하는 타이밍 제어부; 및 상기 타이밍 제어부에 의해 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시하는 패널 구동부를 포함하여 구성되는 것을 특징으로 한다.

Description

디스플레이 장치 및 이의 구동 방법{DISPLAY DEVICE APPARATUS AND DRIVING METHOD THE SAME}
본 발명은 디스플레이 장치에 관한 것으로, 보다 구체적으로, 플리커(Flicker) 현상을 최소화하면서 소비 전력을 감소시킬 수 있도록 한 디스플레이 장치 및 이의 구동 방법에 관한 것이다.
일반적으로, 액정 디스플레이 장치, 및 유기 발광 디스플레이 장치 등의 평판 디스플레이 장치는 화면에 표시되는 영상의 깜빡거림에 의한 플리커(Flicker) 현상을 방지하기 위하여 60Hz 이상의 프레임 주파수에 따라 영상을 표시한다.
따라서, 일반적인 평판 디스플레이 장치는 화면의 모든 영역의 픽셀들을 60Hz 이상의 프레임 주파수로 구동함으로써 플리커(Flicker) 현상을 방지할 수 있지만, 이로 인하여 소비 전력이 증가하게 된다. 여기서, 소비 전력은 디스플레이 패널의 프레임 주파수가 높을수록 프레임 스위칭이 증가하게 되고, 이로 인한 스위칭 전류에 의해 증가하게 된다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, 플리커(Flicker) 현상을 최소화하면서 소비 전력을 감소시킬 수 있도록 한 디스플레이 장치 및 이의 구동 방법을 제공하는 것을 기술적 과제로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 디스플레이 장치는 복수의 게이트 라인과 복수의 데이터 라인의 교차 영역에 마련된 복수의 픽셀의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널; 영상 데이터를 분석하여 상기 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정하는 타이밍 제어부; 및 상기 타이밍 제어부에 의해 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시하는 패널 구동부를 포함하여 구성되는 것을 특징으로 한다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 디스플레이 장치의 구동 방법은 복수의 게이트 라인과 복수의 데이터 라인의 교차 영역에 마련된 복수의 픽셀의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널의 구동 방법에 있어서, 영상 데이터를 분석하여 상기 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정하는 단계; 및 상기 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
상술한 바와 같이 본 발명에 따른 디스플레이 장치 및 이의 구동 방법은 하위 또는 상위 계조의 영상에서는 낮은 프레임 주파수에서도 플리커 현상이 저감되는 것에 기초하여 한 프레임의 영상에서 하위 또는 상위 계조를 가지는 픽셀로 이루어지는 저계조 영역의 프레임 주파수를 감소시킴으로써 플리커 현상을 최소화하면서 저계조 영역의 픽셀 충전을 제안하여 소비 전력을 감소시킬 수 있다는 효과가 있다.
도 1은 본 발명의 제 1 실시 예에 따른 디스플레이 장치는 설명하기 위한 도면이다.
도 2는 도 1에 도시된 타이밍 제어부를 설명하기 위한 도면이다.
도 3은 도 2에 도시된 제어 신호 생성부에서 생성되는 신호를 설명하기 위한 도면이다.
도 4는 도 2에 도시된 데이터 분석부를 설명하기 위한 도면이다.
도 5a 내지 도 5c는 도 4에 도시된 영역 검출부에서 검출되는 한 프레임 영상의 제 1 및 제 2 영역을 설명하기 위한 도면이다.
도 6a 내지 도 6c는 도 2에 도시된 타이밍 제어부에서 생성되는 마스킹 신호와 마스킹된 게이트 출력 인에이블 신호를 설명하기 위한 도면이다.
도 7a 내지 도 7c는 도 2에 도시된 타이밍 제어부에서 생성되는 마스킹 신호와 마스킹된 게이트 및 소스 출력 인에이블 신호를 설명하기 위한 도면이다.
도 8은 본 발명의 제 2 실시 예에 따른 디스플레이 장치를 설명하기 위한 도면이다.
이하, 도면을 참조로 본 발명에 따른 바람직한 실시 예에 대해서 상세히 설명하기로 한다.
도 1은 본 발명의 제 1 실시 예에 따른 디스플레이 장치는 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 제 1 실시 예에 따른 디스플레이 장치는 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)의 교차 영역에 마련된 복수의 픽셀(P)의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널(100), 영상 데이터를 분석하여 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀(P)들을 구동시키기 위한 프레임 주파수를 상이하게 설정하는 타이밍 제어부(200), 및 타이밍 제어부(200)에 의해 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 각 영역의 픽셀(P)들을 구동하여 영상을 표시하는 패널 구동부(300)를 포함하여 구성된다.
디스플레이 패널(100)은 액정 디스플레이 패널 또는 유기 발광 디스플레이 패널 등을 포함하는 평판 디스플레이 장치의 디스플레이 패널이 될 수 있다. 이하, 디스플레이 패널(100)은 액정 디스플레이 패널인 것으로 가정하여 설명하기로 한다.
디스플레이 패널(100)은 하부 기판(110)과 상부 기판(120) 사이에 형성된 액정층(미도시)을 포함하여 구성된다.
하부 기판(110)은 복수의 게이트 라인(GL), 복수의 게이트 라인(GL)에 교차하는 복수의 데이터 라인(DL), 및 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)의 교차에 의해 정의되는 픽셀 영역에 형성된 복수의 픽셀(P)을 포함하여 구성된다.
복수의 픽셀(P)은 매트릭스 형태로 배열되며, 게이트 라인(GL)과 데이터 라인(DL)에 접속된 박막 트랜지스터(미도시), 박막 트랜지스터에 접속된 복수의 화소 전극(미도시), 및 복수의 화소 전극 사이마다 형성된 복수의 공통 전극(미도시)을 포함하여 구성된다.
상기의 하부 기판(110) 상에는 적색 픽셀, 녹색 픽셀, 및 청색 픽셀의 순서로 배열되고, 인접한 적색 픽셀, 녹색 픽셀, 및 청색 픽셀은 하나의 단위 픽셀을 구성한다.
상부 기판(120)은 액정층을 사이에 두고 하부 기판(110)과 대향 합착된다. 이러한 상부 기판(120)은 각 픽셀(P)에 대응되도록 형성된 복수의 컬러 필터, 복수의 컬러 필터를 분리하기 위한 블랙 매트릭스 등을 포함하여 구성된다.
복수의 컬러 필터는 적색 픽셀에 중첩되는 적색 컬러 필터, 녹색 픽셀에 중첩되는 녹색 컬러 필터, 및 청색 픽셀에 중첩되는 청색 컬러 필터를 포함하여 구성된다.
한편, 상부 기판(120)은 액정층의 액정 구동 방식에 따라 공통 전극을 더 포함하여 구성될 수 있다. 이 경우, 하부 기판(110)의 각 픽셀(P)에 형성된 복수의 공통 전극은 생략되고, 하부 기판(110)의 각 픽셀(P)에 형성된 복수의 화소 전극은 각 픽셀(P)의 픽셀 영역 전체에 형성된다.
이와 같은, 디스플레이 패널(100)은 프레임 주파수에 따른 복수의 픽셀(P)의 구동에 따라 프레임 단위로 한 프레임의 영상을 표시한다.
타이밍 제어부(200)는 외부의 시스템 본체 또는 그래픽 카드로부터 공급되는 영상 데이터의 계조를 분석하여 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역에 형성된 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정한다. 예를 들어, 타이밍 제어부(200)는 한 프레임의 영상을 제 1 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 1 영역(또는 저계조 영역), 및 제 1 프레임 주파수보다 높은 제 2 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 2 영역으로 분할할 수 있다. 여기서, 제 2 프레임 주파수는 60Hz 이상이 될 수 있다. 그리고, 제 1 프레임 주파수를 "F1"이라 할 때, 상기 "F1"은 0Hz<F1<60Hz 범위로 설정될 수 있다.
또한, 상기의 타이밍 제어부(200)는 영상 데이터를 패널 구동부(300)에 공급함과 아울러 패널 구동부(300)의 구동 타이밍을 제어하기 위한 게이트 제어 신호 및 데이터 제어 신호를 생성하여 패널 구동부(300)에 공급한다. 이러한 타이밍 제어부(200)는 인쇄회로기판(210)에 실장되어 인쇄회로기판(210)을 통해 패널 구동부(300)에 접속된다.
타이밍 제어부(200)는, 도 2에 도시된 바와 같이, 데이터 정렬부(220), 제어 신호 생성부(230), 데이터 분석부(240), 마스킹 신호 생성부(250), 및 신호 마스킹부(260)를 포함하여 구성된다.
데이터 정렬부(220)는 데이터 인터페이스 방식에 따라 인쇄회로기판(210)의 유저 커넥터(212)를 통해 외부의 시스템 본체 또는 그래픽 카드로부터 공급되는 영상 데이터(Idata)를 디스플레이 패널(100)의 구동에 알맞도록 정렬하고, 정렬된 정렬 데이터(RGB)를 패널 구동부(300)에 공급한다.
제어 신호 생성부(230)는 인쇄회로기판(210)의 유저 커넥터(212)를 통해 외부의 시스템 본체 또는 그래픽 카드로부터 공급되는 타이밍 동기 신호(TSS)에 따라 게이트 제어 신호 및 데이터 제어 신호를 생성한다. 이때, 타이밍 동기 신호(TSS)는 수직 동기 신호, 수평 동기 신호, 데이터 인에이블 신호, 기준 클럭 신호 등을 포함하여 구성될 수 있다. 여기서, 수직 동기 신호는 상기의 제 2 프레임 주파수로써 60Hz 또는 60Hz 이상이 될 수 있다. 이에 따라 상기의 제어 신호 생성부(230)는 60Hz의 제 2 프레임 주파수인 수직 동기 신호를 포함하는 타이밍 동기 신호(TSS)에 기초하여 게이트 라인(GL)에 게이트 신호를 공급하기 위한 게이트 제어 신호(GCS)와 데이터 라인(DL)에 데이터 신호를 공급하기 위한 데이터 제어 신호(DCS)를 생성한다.
게이트 제어 신호(GCS)는 게이트 스타트 펄스(GSP)와 게이트 쉬프트 클럭(GSC), 및 도 3에 도시된 게이트 출력 인에이블 신호(GOE)를 포함하여 구성된다.
데이터 제어 신호(DCS)는 소스 스타트 펄스(SSP)와 소스 쉬프트 클럭(SSC), 및 극성 제어 신호(POL), 및 도 3에 도시된 소스 출력 인에이블 신호(SOE)를 포함하여 구성된다.
데이터 분석부(240)는 데이터 정렬부(220)로부터 공급되는 정렬 데이터(RGB)의 계조를 분석하여 한 프레임 영상에서 하위 계조 및 상위 계조를 가지는 픽셀들로 이루어지는 제 1 영역을 검출함과 아울러 하위 계조와 상위 계조 사이의 중간 계조를 가지는 픽셀들로 이루어지는 제 2 영역을 검출한다. 이때, 데이터 분석부(240)는 외부의 시스템 본체 또는 그래픽 카드로부터 공급되는 영상 데이터(Idata)의 계조를 분석하여 상기의 제 1 영역과 제 2 영역을 검출할 수도 있다.
하위 계조는 각 픽셀(P)에 공급될 영상 데이터의 계조가 블랙 계조(Black Gray)를 가지거나, 영상 데이터(Idata)가 8비트일 경우, 0 계조 ~ 50 계조 범위로 설정될 수 있다. 상위 계조는 각 픽셀(P)에 공급될 영상 데이터의 계조가 화이트 계조(White Gray)를 가지거나, 영상 데이터(Idata)가 8비트일 경우, 200 계조 ~ 255 계조 범위로 설정될 수 있다. 이에 따라, 중간 계조는 하위 계조와 상위 계조 사이의 계조들로써 영상 데이터(Idata)가 8비트일 경우, 51 계조 ~ 199 계조 범위로 설정된다.
상기의 데이터 분석부(240)는, 도 4에 도시된 바와 같이, 메모리부(242), 계조 검출부(244), 및 영역 검출부(246)를 포함하여 구성된다.
메모리부(242)는 데이터 정렬부(220)로부터 공급되는 정렬 데이터(RGB)를 저장하거나 외부의 시스템 본체 또는 그래픽 카드로부터 공급되는 영상 데이터(Idata)를 저장한다. 이때, 메모리부(242)는 디스플레이 패널(100)의 게이트 라인(GL)에 대응되는 수평 라인에 형성된 복수의 픽셀(P)들에 공급된 1 수평 라인분의 데이터를 저장하는 라인 메모리가 될 수 있다.
계조 검출부(244)는 메모리부(242)로부터 1 수평 라인분의 정렬 데이터(RGB)를 제공받아 각 픽셀(P)에 공급될 정렬 데이터(RGB) 각각의 계조를 검출하여 각 픽셀(P)의 픽셀 계조 정보(PGI)를 생성한다. 즉, 계조 검출부(244)는 게이트 라인(GL)에 대응되는 수평 라인의 각 픽셀(P)들에 공급될 정렬 데이터(RGB) 각각의 계조가 하위 계조, 중간 계조, 및 상위 계조에 속하는지를 검출하여 각 픽셀(P)들 각각의 픽셀 계조 정보(PGI)를 생성한다. 예를 들어, 임의의 적색 픽셀의 적색 데이터가 "0"의 계조를 가질 경우 임의의 적색 픽셀은 하위 계조에 속하는 것으로 검출하고, 이에 대한 픽셀 계조 정보(PGI)로 생성한다.
영역 검출부(246)는 계조 검출부(244)로부터 제공되는 각 픽셀(P)들의 픽셀 계조 정보(PGI)를 분석함으로써, 도 5a 또는 도 5b에 도시된 바와 같이, 한 프레임 영상에서 하위 계조 및 상위 계조를 가지는 픽셀들로 이루어지는 제 1 영역(A1)과 중간 계조를 가지는 픽셀들로 이루어지는 제 2 영역(A2)을 검출하고, 검출된 제 1 영역(A1)에 대응되는 마스킹 영역 정보(MAI)를 생성한다. 이때, 영역 검출부(246)는 하위 계조 및 상위 계조를 가지는 픽셀(P)들의 개수를 카운팅하여 누적하고, 누적된 픽셀 수가 수평 라인의 전체 픽셀 수 대비 설정 비율 이하일 경우 해당 수평 라인을 제 1 영역(A1)으로 검출하고, 그렇지 않은 경우 해당 수평 라인을 제 2 영역(A2)으로 검출한다. 여기서, 상기의 설정 비율은 5%로 설정될 수 있으나, 이에 한정되지 않고 5% ~ 30% 범위 내에서 설정될 수도 있다.
일 예로써, 한 프레임의 영상이 영화 화면일 경우, 영역 검출부(246)는 상술한 검출 방법을 통해, 도 5a에 도시된 바와 같이, 한 프레임 영상의 상부 및 하부에 표시되는 블랙 영역(BA)을 제 1 영역(A1)으로 검출하고, 블랙 영역(BA) 사이에 표시되는 영상 영역(IA)을 제 2 영역(A2)으로 검출하게 된다. 이때, 블랙 영역(UA, DA)의 비율은 영화 화면의 화면 비율에 따라 변경될 수 있다.
다른 예로써, 한 프레임의 영상이 자막(IT)을 포함하는 화면일 경우, 영역 검출부(246)는 상술한 검출 방법을 통해, 도 5b에 도시된 바와 같이, 한 프레임 영상의 하부에 표시되는 자막 영역(ITA)을 제 1 영역(A1)으로 검출하고, 제 1 영역을 제외한 나머지 영상 영역(AI)을 제 2 영역(A2)으로 검출하게 된다. 이때, 자막 영역(ITA)에는 블랙 바탕 또는 화이트 바탕에 단색 계조를 가지는 자막이 표시될 수 있다.
또 다른 예로써, 한 프레임의 영상이 텍스트(Text) 화면일 경우, 영역 검출부(246)는 상술한 검출 방법을 통해, 도 5c에 도시된 바와 같이, 한 프레임 영상에 표시되는 텍스트 영역(TA) 전체를 제 1 영역(A1)으로 검출하게 된다. 이때, 텍스트 영역(ITA)에는 블랙 계조 및/또는 화이트 계조를 가지는 텍스트가 표시되거나, 블랙 계조, 화이트 계조, 및 단색 계조 중 적어도 하나의 계를 가지는 텍스트가 표시될 수 있다.
다시 도 2에서, 마스킹 신호 생성부(250)는 데이터 분석부(240)로부터 제공되는 마스킹 영역 정보(MAI)에 따라 디스플레이 패널(100)의 제 1 영역(A1)에 형성된 게이트 라인(GL)에 공급되는 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호(MS)를 생성한다.
일 예로써, 데이터 분석부(240)에 의해 생성되는 마스킹 영역 정보(MAI)에 의한 제 1 영역(A1)이, 도 5a에 도시된 바와 같이, 프레임 영상의 상부 및 하부인 경우, 마스킹 신호 생성부(250)는 마스킹 영역 정보(MAI)에 따라 도 6a에 도시된 바와 같이 디스플레이 패널(100)의 상부 및 하부에 대응되는 제 1 영역(A1)에 형성된 게이트 라인들(GL)에 공급될 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호(MS)를 생성한다.
다른 예로써, 데이터 분석부(240)에 의해 생성되는 마스킹 영역 정보(MAI)에 의한 제 1 영역(A1)이, 도 5b에 도시된 바와 같이, 프레임 영상의 하부인 경우, 마스킹 신호 생성부(250)는 마스킹 영역 정보(MAI)에 따라 도 6b에 도시된 바와 같이 디스플레이 패널(100)의 하부에 대응되는 제 1 영역(A1)에 형성된 게이트 라인들(GL)에 공급될 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호(MS)를 생성한다.
또 다른 예로써, 데이터 분석부(240)에 의해 생성되는 마스킹 영역 정보(MAI)에 의한 제 1 영역(A1)이, 도 5c에 도시된 바와 같이, 프레임 영상의 전체인 경우, 마스킹 신호 생성부(250)는 마스킹 영역 정보(MAI)에 따라 도 6c에 도시된 바와 같이 디스플레이 패널(100)의 전체에 형성된 모든 게이트 라인들(GL)에 공급될 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호(MS)를 생성한다.
다시 도 2에서, 제 1 실시 예에 따른 신호 마스킹부(260)는, 도 6a 내지 도 6c에 도시된 바와 같이, 마스킹 신호 생성부(250)로부터 공급되는 마스킹 신호(MS)에 따라 게이트 출력 인에이블 신호(GOE)를 마스킹하고, 마스킹된 게이트 출력 인에이블 신호(GOE')를 패널 구동부(300)에 공급한다. 이때, 제 1 실시 예에 따른 신호 마스킹부(260)는 마스킹 신호(MS)와 게이트 출력 인에이블 신호(GOE)를 논리 연산하여 마스킹된 게이트 출력 인에이블 신호(GOE')를 생성할 수 있다.
제 2 실시 예에 따른 신호 마스킹부(260)는, 도 7a 내지 도 7c에 도시된 바와 같이, 마스킹 신호 생성부(250)로부터 공급되는 마스킹 신호(MS)에 따라 게이트 및 소스 출력 인에이블 신호(GOE. SOE) 각각을 마스킹하고, 마스킹된 게이트 및 소스 출력 인에이블 신호(GOE', SOE') 각각을 패널 구동부(300)에 공급한다. 이때, 제 2 실시 예에 따른 신호 마스킹부(260)는 마스킹 신호(MS)와 게이트 출력 인에이블 신호(GOE)를 논리 연산하여 마스킹된 게이트 출력 인에이블 신호(GOE')를 생성하고, 마스킹 신호(MS)와 소스 출력 인에이블 신호(SOE)를 논리 연산하여 마스킹된 소스 출력 인에이블 신호(SOE')를 생성할 수 있다.
이와 같은 타이밍 제어부(200)에서 수행되는 제 1 영역의 검출 과정과 제 1 영역의 마스킹 과정은 1 수평 라인분의 영상 데이터(Idata)를 1 수평 기간 단위로 지연시키면서 수행된다.
상술한 바와 같이, 타이밍 제어부(200)는 정렬 데이터(RGB) 또는 영상 데이터(Idata)의 계조를 분석하여 한 프레임의 영상에서 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 제 1 영역(A1)을 검출하고, 제 1 영역(A1)에 대응되는 디스플레이 패널(100)에 형성된 게이트 라인(GL)에 공급될 게이트 신호를 마스킹하거나, 제 1 영역(A1)에 대응되는 디스플레이 패널(100)에 형성된 게이트 라인(GL)에 공급될 게이트 신호와 데이터 라인(DL)에 공급될 데이터 신호를 마스킹함으로써 제 1 영역(A1)의 프레임 주파수를 감소시킨다. 예를 들어, 제 1 영역(A1)의 게이트 라인(GL)에 공급되는 게이트 신호를 한 프레임 동안 마스킹할 경우 제 1 영역(A1)에 형성된 픽셀(P)의 프레임 주파수는 30Hz로 감소하게 된다.
한편, 타이밍 제어부(200)는 액정의 응답 속도를 향상시키기 위하여 데이터 정렬부(220)에 의해 정렬된 정렬 데이터(RGB)의 현재 프레임과 이전 프레임의 차이에 따른 오버슈트(Overshoot) 값 또는 언더슈트(Undershoot) 값을 이용하여 현재 프레임의 정렬 데이터(RGB)를 변조하여 패널 구동부(300)에 제공하는 오버 드라이빙 회로(미도시)를 더 포함하여 구성될 수 있다.
다시 도 1 및 도 2에서, 패널 구동부(300)는 타이밍 제어부(200)에 의해 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 제 1 및 제 2 영역의 픽셀들을 구동하여 영상을 표시한다. 이를 위해, 패널 구동부(300)는 데이터 구동부(310) 및 게이트 구동부(330)를 포함하여 구성된다.
데이터 구동부(310)는 복수의 데이터 회로 필름(312), 및 복수의 데이터 구동 집적 회로(314)를 포함하여 구성된다.
복수의 데이터 회로 필름(312)은 하부 기판(110)의 상측에 마련된 데이터 패드부와 인쇄회로기판(210) 간에 부착되어 타이밍 제어부(200)에 전기적으로 접속됨과 아울러 데이터 라인들(DL)에 전기적으로 접속된다. 이러한 복수의 데이터 회로 필름(312) 각각은 테이프 캐리어 패키지(Tape Carrier Package) 또는 칩 온 필름(Chip On Film)으로 구성될 수 있다.
제 1 실시 예에 따른 복수의 데이터 구동 집적 회로(314) 각각은 복수의 데이터 회로 필름(312) 각각에 실장된다. 이러한 제 1 실시 예에 따른 데이터 구동부 집적 회로(310)는 데이터 회로 필름(312)을 통해 타이밍 제어부(200)의 데이터 정렬부(220)로부터 공급되는 정렬 데이터(RGB)를 타이밍 제어부(200)의 제어 신호 생성부(230)로부터 공급되는 데이터 제어 신호(DCS)에 따라 데이터 신호로 변환하여 1 수평 라인 단위로 데이터 라인들(DL)에 공급한다. 이를 위해,제 1 실시 예에 따른 복수의 데이터 구동 집적 회로(314) 각각은 디지털 처리부(미도시), 아날로그 처리부(미도시), 및 데이터 신호 출력부(미도시)를 포함하여 구성된다.
디지털 처리부는 데이터 제어 신호(DCS)의 소스 스타트 펄스와 소스 쉬프트 클럭에 따라 정렬 데이터(RGB)를 순차적으로 샘플링하고, 소스 출력 인에이블 신호(SOE)에 따라 샘플링된 샘플링 데이터를 동시에 아날로그 처리부로 출력한다.
아날로그 처리부는 디지털 처리부로부터 출력되는 샘플링 데이터를 아날로그 전압 형태의 데이터 신호로 변환하여 데이터 신호 출력부로 출력한다. 이때, 아날로그 처리부는 아날로그 정극성/부극성 감마전압을 이용하여 샘플링 데이터를 정극성 및 부극성의 데이터 신호로 변환한 후, 극성 제어 신호(POL)에 대응되는 극성을 가지는 데이터 신호를 선택하여 데이터 신호 출력부로 출력한다.
데이터 신호 출력부는 아날로그 처리부로부터 출력되는 데이터 신호를 완충하여 해당 데이터 라인(DL)에 공급한다.
제 2 실시 예에 따른 복수의 데이터 구동 집적 회로(314) 각각은 데이터 회로 필름(312)을 통해 타이밍 제어부(200)의 데이터 정렬부(220)로부터 공급되는 정렬 데이터(RGB)를 타이밍 제어부(200)의 제어 신호 생성부(230)로부터 공급되는 데이터 제어 신호(DCS)에 데이터 신호로 변환하여 1 수평 라인 단위로 데이터 라인들(DL)에 공급하되 마스킹된 데이터 출력 인에이블 신호(SOE')에 따라 제 1 영역을 제외한 제 2 영역의 데이터 라인들(DL)에 공급될 정렬 데이터(RGB)만을 데이터 신호로 변환한다. 이를 위해, 제 2 실시 예에 따른 복수의 데이터 구동 집적 회로(314) 각각은 디지털 처리부(미도시), 아날로그 처리부(미도시), 및 데이터 신호 출력부(미도시)를 포함하여 구성된다.
디지털 처리부는 데이터 제어 신호(DCS)의 소스 스타트 펄스와 소스 쉬프트 클럭에 따라 정렬 데이터(RGB)를 순차적으로 샘플링하고, 마스킹된 소스 출력 인에이블 신호(SOE')에 따라 제 1 영역을 제외한 제 2 영역의 데이터 라인들(DL)에 공급될 샘플링된 샘플링 데이터들만을 동시에 아날로그 처리부로 출력한다.
아날로그 처리부는 디지털 처리부로부터 출력되는 제 2 영역의 샘플링 데이터를 아날로그 전압 형태의 데이터 신호로 변환하여 데이터 신호 출력부로 출력한다. 이때, 아날로그 처리부는 아날로그 정극성/부극성 감마전압을 이용하여 샘플링 데이터를 정극성 및 부극성의 데이터 신호로 변환한 후, 극성 제어 신호(POL)에 대응되는 극성을 가지는 데이터 신호를 선택하여 데이터 신호 출력부로 출력한다.
데이터 신호 출력부는 아날로그 처리부로부터 출력되는 데이터 신호를 완충하여 제 2 영역의 데이터 라인(DL)에 공급한다.
게이트 구동부(320)는 복수의 게이트 회로 필름(322), 및 복수의 게이트 구동 집적 회로(324)를 포함하여 구성된다.
복수의 게이트 회로 필름(322) 각각은 하부 기판(110)의 일측에 마련된 게이트 패드부에 전기적으로 접속되도록 부착된다. 이러한 복수의 게이트 회로 필름(322) 각각은 테이프 캐리어 패키지 또는 칩 온 필름으로 구성될 수 있다.
첫 번째 게이트 회로 필름은 해당 게이트 패드부와 제 1 게이트 제어 신호 라인(GCSL1)에 전기적으로 접속된다. 제 1 게이트 제어 신호 라인(GCSL1)은 첫 번째 데이터 회로 필름(312)과 첫 번째 게이트 회로 필름(322)에 인접한 하부 기판(110)에 형성된다. 이러한 제 1 게이트 제어 신호 라인(GCSL1)에는 타이밍 제어부(200)로부터 출력되는 게이트 제어 신호(GCS)가 인쇄회로기판(210)과 첫 번째 데이터 회로 필름(312)을 경유하여 공급된다.
첫 번째 게이트 회로 필름을 제외한 나머지 게이트 회로 필름들은 해당 게이트 패드부와 게이트 회로 필름 사이에 대응되는 하부 기판(110)에 형성된 복수의 제 2 게이트 제어 신호 라인(GCSL2) 각각에 접속된다.
복수의 게이트 구동 집적 회로(324) 각각은 인쇄회로기판(210), 첫 번째 데이터 회로 필름(312), 및 제 1 게이트 제어 신호 라인(GCSL1)을 통해 타이밍 제어부(200)로부터 공급되는 게이트 제어 신호(GCS)에 따라 게이트 신호를 생성하여 게이트 라인들에 공급하되 마스킹된 게이트 출력 인에이블 신호(GOE')에 따라 제 1 영역을 제외한 제 2 영역의 게이트 라인들에 공급한다. 이를 위해, 게이트 구동 집적 회로(324)는 쉬프트 레지스터부(미도시), 및 게이트 신호 출력부(미도시)를 포함하여 구성된다.
쉬프트 레지스터부는 게이트 제어 신호(GCS)의 게이트 스타트 펄스(GSP)와 게이트 쉬프트 클럭(GSC)에 따라 게이트 신호를 순차적으로 생성하여 출력한다. 이때, 쉬프트 레지스터부는 생성된 게이트 신호의 전압 레벨을 높이기 위한 레벨 쉬프터(미도시)를 더 포함하여 구성될 수 있다.
게이트 신호 출력부는 쉬프트 레지스터부로부터 출력되는 게이트 신호와 마스킹된 게이트 출력 인에이블 신호(GOE')에 따라 제 2 영역의 게이트 라인들(GL)에 게이트 신호를 공급함과 아울러 제 1 영역의 게이트 라인(GL)에 공급될 게이트 신호를 마스킹한다. 이때, 게이트 신호 출력부는 마스킹된 게이트 출력 인에이블 신호(GOE')와 게이트 신호를 논리 연산하여 제 2 영역의 게이트 라인들(GL)에 게이트 신호를 공급함과 아울러 제 1 영역의 게이트 라인(GL)에 공급될 게이트 신호를 마스킹한다.
한편, 본 발명의 제 1 실시 예에 따른 디스플레이 장치는 디스플레이 패널(100)에 광을 조사하기 위한 백 라이트 유닛(미도시)을 더 포함하여 구성된다. 이때, 디스플레이 패널(100)이 유기 발광 디스플레이 패널일 경우 상기의 백 라이트 유닛은 생략된다.
이와 같은, 본 발명의 제 1 실시 예에 따른 디스플레이 장치는 영상 데이터(Idata)를 분석하여 한 프레임의 영상에서 하위 또는 상위 계조를 가지는 픽셀로 이루어지는 제 1 영역의 프레임 주파수를 감소시킴으로써 플리커 현상을 최소화하면서 제 1 영역의 픽셀의 충전을 제안하여 소비 전력을 감소시킬 수 있다.
즉, 한 프레임의 영상을 60Hz 이하의 프레임 주파수로 디스플레이 패널(100)에 표시할 경우 플리커 현상이 발생하게 된다. 그러나, 블랙 영상, 화이트 영상, 자막 영상 등과 같은 상위 또는 하위 계조로 이루어진 특정 영상의 경우 60Hz 이하의 프레임 주파수에 따라 디스플레이 패널(100)에 표시되더라도 플리커 현상이 저감된다. 예를 들어, 도 5a에 도시된 바와 같이, 16:9 비율의 영화 영상을 디스플레이 패널에 표시할 경우, 영화 영상의 화면 비율과 디스플레이 패널(100)의 화면 비율에 따라 디스플레이 패널(100)의 상부 및 하부에는 블랙 영상(BA)이 표시되게 된다. 이 경우, 상술한 게이트 신호의 마스킹 또는 게이트 신호와 데이터 신호의 마스킹을 통해 디스플레이 패널(100)의 블랙 영상(BA)을 제 1 영역(A1)으로 검출하고, 검출된 제 1 영역(A1)의 프레임 주파수를 60Hz 미만으로 구동함으로써 제 1 영역(A1)에 대한 프레임 주파수의 감소를 통해 제 1 영역(A1)의 픽셀의 충전을 제안하여 소비 전력을 감소시킬 수 있다.
도 8은 본 발명의 제 2 실시 예에 따른 디스플레이 장치를 설명하기 위한 도면이다.
도 8을 참조하면, 본 발명의 제 2 실시 예에 따른 디스플레이 장치는 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)의 교차 영역에 마련된 복수의 픽셀(P)의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널(100), 영상 데이터를 분석하여 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정하는 타이밍 제어부(200), 및 타이밍 제어부(200)에 의해 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 각 영역의 픽셀들을 구동하여 영상을 표시하는 패널 구동부(400)를 포함하여 구성된다. 이러한 구성을 가지는 패널 구동부(400)를 제외한 나머지 구성들은 상술한 본 발명의 제 1 실시 예에 따른 디스플레이 장치와 동일하기 때문에 동일한 구성들에 대한 설명은 상술한 설명으로 대신하기로 하고, 이하 동일한 도면 부호를 부여하기로 한다.
패널 구동부(400)는 타이밍 제어부(200)에 의해 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 제 1 및 제 2 영역의 픽셀들을 구동하여 영상을 표시한다. 이를 위해, 패널 구동부(300)는 가요성 회로 필름(410), 복수의 데이터 구동 집적 회로(414) 및 게이트 구동 집적 회로(424)를 포함하여 구성된다.
가요성 회로 필름(410)은 하부 기판(110)의 상측에 마련된 제 1 데이터 패드부와 인쇄회로기판(210) 간에 부착되어 타이밍 제어부(200)에 전기적으로 접속된다.
복수의 데이터 구동 집적 회로(414)는 칩 온 글라스(Chip On Glass) 방식에 따라 하부 기판(110)에 형성된 칩 실장 영역에 실장되어 제 1 데이터 패드부와 데이터 라인(DL)에 접속된 제 2 데이터 패드부에 전기적으로 접속된다. 이러한 복수의 데이터 구동 집적 회로(414)는 하부 기판(110) 상에 직접 실장되어 가요성 회로 필름(410)을 통해 정렬 데이터(RGB)와 데이터 제어 신호(DCS)를 공급받는 것을 제외하고는 상술한 본 발명의 제 1 실시 예에 따른 디스플레이 장치의 데이터 구동 집적 회로(314)와 동일하게 구성되기 때문에 이에 대한 설명은 상술한 설명으로 대신하기로 한다.
복수의 게이트 구동 집적 회로(424)는 칩 온 글라스 방식에 따라 하부 기판(110)에 직접 실장되어 게이트 라인(GL)에 접속된 게이트 패드부에 전기적으로 접속된다. 이러한 복수의 게이트 구동 집적 회로(424)는 하부 기판(110) 상에 직접 실장되어 하부 기판(110)에 형성된 게이트 제어 신호 라인(GCSL)을 통해 게이트 제어 신호(GCS)를 공급받는 것을 제외하고는 상술한 본 발명의 제 1 실시 예에 따른 디스플레이 장치의 게이트 구동 집적 회로(324)와 동일하게 구성되기 때문에 이에 대한 설명은 상술한 설명으로 대신하기로 한다.
이와 같은, 본 발명의 제 2 실시 예에 따른 디스플레이 장치는 본 발명의 제 2 실시 예에 따른 디스플레이 장치와 동일한 효과를 제공할 뿐만 아니라 복수의 데이터 구동 집적 회로(414)와 게이트 구동 집적 회로(424)를 하부 기판(110)에 직접 실장하여 회로 필름을 삭제함으로써 생산 단가가 감소된다는 효과를 제공한다.
이하, 도 1 내지 도 5a를 참조하여 상술한 본 발명의 실시 예에 따른 디스플레이 장치의 구동 방법을 설명하면 다음과 같다.
먼저, 영상 데이터를 분석하여 한 프레임의 영상을 복수의 영역으로 분할하고, 분할된 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정한다.
그런 다음, 상기 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시한다.
이하, 상기 각 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 상이하게 설정하기 위한 방법을 설명하면 다음과 같다.
먼저, 영상 데이터(Idata)를 정렬하여 정렬 데이터(RGB)를 생성한다.
그런 다음, 정렬 데이터(RGB)를 분석하여 한 프레임 영상에서 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 제 1 영역(A1)을 검출하여 마스킹 영역 정보(MAI)를 생성한다.
그런 다음, 제 2 프레임 주파수에 기초하여 게이트 라인(GL)에 게이트 신호를 공급하기 위한 게이트 출력 인에이블 신호(GOE)를 포함하는 게이트 제어 신호(GCS)와 데이터 라인(DL)에 데이터 신호를 공급하기 위한 소스 출력 인에이블 신호(SOE)를 포함하는 데이터 제어 신호(DCS)를 생성한다.
그런 다음, 마스킹 영역 정보(MAI)에 따라 제 1 영역의 게이트 라인(GL)에 공급될 게이트 신호를 마스킹하기 위한 마스킹 신호(MS)를 생성하거나, 마스킹 영역 정보(MAI)에 따라 제 1 영역(A1)에 형성된 게이트 라인(GL)에 공급될 게이트 신호와 제 1 영역(A1)에 형성된 데이터 라인(DL)에 공급될 데이터 신호를 마스킹하기 위한 마스킹 신호(MS)를 생성한다(도 6a 내지 도 6c 참조).
그런 다음, 마스킹 신호(MS)에 따라 게이트 출력 인에이블 신호(GOE)를 마스킹하여 마스킹된 게이트 출력 인에이블 신호(GOE')를 생성하거나(도 6a 내지 도 6c 참조), 마스킹 신호(MS)에 따라 게이트 및 소스 출력 인에이블 신호(GOE, SOE) 각각을 마스킹하여 마스킹된 게이트 및 소스 출력 인에이블 신호(GOE', SOE') 각각을 생성한다(도 7a 내지 도 7c 참조).
이하, 상기 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 각 영역의 픽셀들을 구동하여 영상을 표시하기 위한 방법의 일 실시 예를 설명하면 다음과 같다.
먼저, 게이트 제어 신호(GCS)에 따라 게이트 신호를 생성하여 게이트 라인들(GL)에 공급하되 마스킹된 게이트 출력 인에이블 신호(GOE')에 따라 제 1 영역(A1)을 제외한 제 2 영역(A2)에 형성된 게이트 라인들(GL)에 게이트 신호를 공급한다.
상기의 게이트 신호에 동기되도록 데이터 제어 신호(DCS)에 따라 정렬 데이터(RGB)를 데이터 신호로 변환하여 데이터 라인들(DL)에 공급한다.
이하, 상기 설정된 프레임 주파수에 따라 디스플레이 패널(100)에 형성된 각 영역의 픽셀들을 구동하여 영상을 표시하기 위한 방법의 다른 실시 예를 설명하면 다음과 같다.
먼저, 게이트 제어 신호(GCS)에 따라 게이트 신호를 생성하여 게이트 라인들(GL)에 공급하되 마스킹된 게이트 출력 인에이블 신호(GOE')에 따라 제 1 영역(A1)을 제외한 제 2 영역(A2)에 형성된 게이트 라인들(GL)에 게이트 신호를 공급한다.
상기의 게이트 신호에 동기되도록 데이터 제어 신호(DCS)에 따라 정렬 데이터(RGB)를 데이터 신호로 변환하여 데이터 라인들(DL)에 공급하되 마스킹된 데이터 출력 인에이블 신호(SOE')에 따라 제 1 영역(A1)을 제외한 제 2 영역(A2)에 형성된 데이터 라인들(DL)에 공급될 정렬 데이터(RGB)를 데이터 신호로 변환한다.
이와 같은, 본 발명의 실시 예에 따른 디스플레이 장치의 구동 방법은 영상 데이터(Idata)를 분석하여 한 프레임의 영상에서 하위 또는 상위 계조를 가지는 픽셀로 이루어지는 제 1 영역의 프레임 주파수를 감소시킴으로써 플리커 현상을 최소화하면서 제 1 영역의 픽셀의 충전을 제안하여 소비 전력을 감소시킬 수 있다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100: 디스플레이 패널 200: 타이밍 제어부
220: 데이터 정렬부 230: 제어 신호 생성부
240: 데이터 분석부 250: 마스킹 신호 생성부
260: 신호 마스킹부 300, 400: 패널 구동부
314, 414: 데이터 구동 집적 회로 324, 424: 게이트 구동 집적 회로

Claims (20)

  1. 복수의 게이트 라인과 복수의 데이터 라인의 교차 영역에 마련된 복수의 픽셀의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널;
    영상 데이터의 계조를 분석하여 상기 한 프레임의 영상에서 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어진 영역을 검출함으로써 상기 한 프레임의 영상을 복수의 영역으로 분할하고, 상기 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어진 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 감소시키는 타이밍 제어부; 및
    상기 타이밍 제어부에 의해 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시하는 패널 구동부를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 한 프레임의 영상은,
    제 1 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 1 영역; 및
    상기 제 1 프레임 주파수보다 높은 제 2 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 2 영역을 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  3. 제 2 항에 있어서,
    상기 제 2 프레임 주파수는 60Hz 이상이고,
    상기 제 1 프레임 주파수를 F1이라 할 때, 상기 F1은 0Hz<F1<60Hz 범위인 것을 특징으로 하는 디스플레이 장치.
  4. 제 2 항 또는 제 3 항에 있어서,
    상기 제 1 영역은 블랙 영상, 화이트 영상, 및 자막 영상 중 적어도 하나의 영상을 표시하는 픽셀로 이루어지는 것을 특징으로 하는 디스플레이 장치.
  5. 제 3 항에 있어서,
    상기 타이밍 제어부는,
    상기 영상 데이터를 정렬하여 상기 패널 구동부에 공급하는 데이터 정렬부;
    상기 제 2 프레임 주파수에 기초하여 상기 게이트 라인에 게이트 신호를 공급하기 위한 게이트 출력 인에이블 신호를 포함하는 게이트 제어 신호와 상기 데이터 라인에 데이터 신호를 공급하기 위한 소스 출력 인에이블 신호를 포함하는 데이터 제어 신호를 생성하는 제어 신호 생성부;
    상기 영상 데이터를 분석하여 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 상기 제 1 영역을 검출하여 마스킹 영역 정보를 생성하는 데이터 분석부;
    상기 마스킹 영역 정보에 따라 상기 제 1 영역의 게이트 라인에 공급될 상기 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호를 생성하는 마스킹 신호 생성부; 및
    상기 마스킹 신호에 따라 상기 게이트 출력 인에이블 신호를 마스킹하여 마스킹된 게이트 출력 인에이블 신호를 상기 패널 구동부에 공급하는 신호 마스킹부를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  6. 제 5 항에 있어서,
    상기 패널 구동부는,
    상기 게이트 제어 신호에 따라 상기 게이트 신호를 생성하여 상기 게이트 라인들에 공급하되 상기 마스킹된 게이트 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 게이트 라인들에 상기 게이트 신호를 공급하는 게이트 구동부; 및
    상기 데이터 정렬부에 의해 정렬된 정렬 데이터를 상기 데이터 제어 신호에 따라 데이터 신호로 변환하여 상기 데이터 라인들에 공급하는 데이터 구동부를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  7. 제 3 항에 있어서,
    상기 타이밍 제어부는,
    상기 영상 데이터를 정렬하여 상기 패널 구동부에 공급하는 데이터 정렬부;
    상기 제 2 프레임 주파수에 기초하여 상기 게이트 라인에 게이트 신호를 공급하기 위한 게이트 출력 인에이블 신호를 포함하는 게이트 제어 신호와 상기 데이터 라인에 데이터 신호를 공급하기 위한 소스 출력 인에이블 신호를 포함하는 데이터 제어 신호를 생성하는 제어 신호 생성부;
    상기 영상 데이터를 분석하여 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 상기 제 1 영역을 검출하여 마스킹 영역 정보를 생성하는 데이터 분석부;
    상기 마스킹 영역 정보에 따라 상기 제 1 영역의 게이트 라인에 공급될 상기 게이트 신호와 상기 제 1 영역의 데이터 라인에 공급될 데이터 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호를 생성하는 마스킹 신호 생성부; 및
    상기 마스킹 신호에 따라 상기 게이트 및 소스 출력 인에이블 신호 각각을 마스킹하여 마스킹된 게이트 및 소스 출력 인에이블 신호 각각을 상기 패널 구동부에 공급하는 신호 마스킹부를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  8. 제 7 항에 있어서,
    상기 패널 구동부는,
    상기 게이트 제어 신호에 따라 상기 게이트 신호를 생성하여 상기 게이트 라인들에 공급하되 상기 마스킹된 게이트 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 게이트 라인들에 상기 게이트 신호를 공급하는 게이트 구동부; 및
    상기 데이터 정렬부에 의해 정렬된 정렬 데이터를 상기 데이터 제어 신호에 따라 데이터 신호로 변환하여 데이터 라인들에 공급하되 상기 마스킹된 데이터 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 데이터 라인들에 공급될 정렬 데이터를 데이터 신호로 변환하는 데이터 구동부를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치.
  9. 제 5 항 또는 제 7 항에 있어서,
    상기 하위 계조는 블랙 계조이고, 상기 상위 계조는 화이트 계조인 것을 특징으로 하는 디스플레이 장치.
  10. 제 5 항 또는 제 7 항에 있어서,
    상기 영상 데이터가 8비트일 경우,
    상기 하위 계조는 0 계조 ~ 50 계조 범위이고, 상기 상위 계조는 200 계조 ~ 255 계조 범위인 것을 특징으로 하는 디스플레이 장치.
  11. 복수의 게이트 라인과 복수의 데이터 라인의 교차 영역에 마련된 복수의 픽셀의 구동을 통해 한 프레임의 영상을 표시하는 디스플레이 패널의 구동 방법에 있어서,
    영상 데이터의 계조를 분석하여 상기 한 프레임의 영상에서 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어진 영역을 검출함으로써 상기 한 프레임의 영상을 복수의 영역으로 분할하고, 상기 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어진 영역의 픽셀들을 구동시키기 위한 프레임 주파수를 감소시키는 단계; 및
    상기 설정된 프레임 주파수에 따라 상기 디스플레이 패널에 형성된 상기 각 영역의 픽셀들을 구동하여 영상을 표시하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  12. 제 11 항에 있어서,
    상기 한 프레임의 영상은,
    제 1 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 1 영역; 및
    상기 제 1 프레임 주파수보다 높은 제 2 프레임 주파수에 따라 구동되는 픽셀로 이루어지는 제 2 영역을 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  13. 제 12 항에 있어서,
    상기 제 2 프레임 주파수는 60Hz 이상이고,
    상기 제 1 프레임 주파수를 F1이라 할 때, 상기 F1은 0Hz<F1<60Hz 범위인 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  14. 제 12 항 또는 제 13 항에 있어서,
    상기 제 1 영역은 블랙 영상, 화이트 영상, 및 자막 영상 중 적어도 하나의 영상을 표시하는 픽셀로 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  15. 제 13 항에 있어서,
    상기 프레임 주파수를 상이하게 설정하는 단계는,
    상기 영상 데이터를 정렬하여 정렬 데이터를 생성하는 단계;
    상기 정렬 데이터를 분석하여 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 상기 제 1 영역을 검출하여 마스킹 영역 정보를 생성하는 단계;
    상기 제 2 프레임 주파수에 기초하여 상기 게이트 라인에 게이트 신호를 공급하기 위한 게이트 출력 인에이블 신호를 포함하는 게이트 제어 신호와 상기 데이터 라인에 데이터 신호를 공급하기 위한 소스 출력 인에이블 신호를 포함하는 데이터 제어 신호를 생성하는 단계;
    상기 마스킹 영역 정보에 따라 상기 제 1 영역의 게이트 라인에 공급될 상기 게이트 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호를 생성하는 단계; 및
    상기 마스킹 신호에 따라 상기 게이트 출력 인에이블 신호를 마스킹하여 마스킹된 게이트 출력 인에이블 신호를 생성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  16. 제 15 항에 있어서,
    상기 영상을 표시하는 단계는,
    상기 게이트 제어 신호에 따라 상기 게이트 신호를 생성하여 상기 게이트 라인들에 공급하되 상기 마스킹된 게이트 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 게이트 라인들에 상기 게이트 신호를 공급하는 단계; 및
    상기 데이터 제어 신호에 따라 상기 정렬 데이터를 데이터 신호로 변환하여 상기 데이터 라인들에 공급하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  17. 제 13 항에 있어서,
    상기 프레임 주파수를 상이하게 설정하는 단계는,
    상기 영상 데이터를 정렬하여 정렬 데이터를 생성하는 단계;
    상기 정렬 데이터를 분석하여 하위 계조 또는 상위 계조를 가지는 픽셀들로 이루어지는 상기 제 1 영역을 검출하여 마스킹 영역 정보를 생성하는 단계;
    상기 제 2 프레임 주파수에 기초하여 상기 게이트 라인에 게이트 신호를 공급하기 위한 게이트 출력 인에이블 신호를 포함하는 게이트 제어 신호와 상기 데이터 라인에 데이터 신호를 공급하기 위한 소스 출력 인에이블 신호를 포함하는 데이터 제어 신호를 생성하는 단계;
    상기 마스킹 영역 정보에 따라 상기 제 1 영역의 게이트 라인에 공급될 상기 게이트 신호와 상기 제 1 영역의 데이터 라인에 공급될 데이터 신호를 적어도 한 프레임 동안 마스킹하기 위한 마스킹 신호를 생성하는 단계; 및
    상기 마스킹 신호에 따라 상기 게이트 및 소스 출력 인에이블 신호 각각을 마스킹하여 마스킹된 게이트 및 소스 출력 인에이블 신호 각각을 생성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  18. 제 17 항에 있어서,
    상기 영상을 표시하는 단계는,
    상기 게이트 제어 신호에 따라 상기 게이트 신호를 생성하여 상기 게이트 라인들에 공급하되 상기 마스킹된 게이트 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 게이트 라인들에 상기 게이트 신호를 공급하는 단계; 및
    상기 데이터 제어 신호에 따라 상기 정렬 데이터를 데이터 신호로 변환하여 데이터 라인들에 공급하되 상기 마스킹된 데이터 출력 인에이블 신호에 따라 상기 제 1 영역을 제외한 상기 제 2 영역의 데이터 라인들에 공급될 정렬 데이터를 데이터 신호로 변환하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  19. 제 15 항 또는 제 17 항에 있어서,
    상기 하위 계조는 블랙 계조이고, 상기 상위 계조는 화이트 계조인 것을 특징으로 하는 디스플레이 장치의 구동 방법.
  20. 제 15 항 또는 제 17 항에 있어서,
    상기 영상 데이터가 8비트일 경우,
    상기 하위 계조는 0 계조 ~ 50 계조 범위이고, 상기 상위 계조는 200 계조 ~ 255 계조 범위인 것을 특징으로 하는 디스플레이 장치의 구동 방법.
KR1020110067431A 2011-07-07 2011-07-07 디스플레이 장치 및 이의 구동 방법 KR101817597B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110067431A KR101817597B1 (ko) 2011-07-07 2011-07-07 디스플레이 장치 및 이의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110067431A KR101817597B1 (ko) 2011-07-07 2011-07-07 디스플레이 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20130005807A KR20130005807A (ko) 2013-01-16
KR101817597B1 true KR101817597B1 (ko) 2018-01-12

Family

ID=47837017

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110067431A KR101817597B1 (ko) 2011-07-07 2011-07-07 디스플레이 장치 및 이의 구동 방법

Country Status (1)

Country Link
KR (1) KR101817597B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11049451B2 (en) 2019-07-26 2021-06-29 Samsung Display Co., Ltd. Display device performing multi-frequency driving
US11455937B2 (en) 2020-08-04 2022-09-27 Samsung Display Co., Ltd. Display device
US11810511B2 (en) 2021-08-24 2023-11-07 Samsung Display Co., Ltd. Pixel, display device, and method of driving display device

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI462075B (zh) 2012-01-20 2014-11-21 Hung Ta Liu 一種驅動方法及使用該方法之顯示裝置
KR101498644B1 (ko) * 2013-03-05 2015-03-04 훙-타 리우 구동 방법 및 이 구동 방법을 사용하는 디스플레이 구조
KR102062724B1 (ko) * 2013-08-14 2020-01-06 엘지전자 주식회사 이동 단말기와 그 구동방법
KR102112108B1 (ko) 2013-09-12 2020-05-19 삼성디스플레이 주식회사 표시 장치
KR102174236B1 (ko) * 2014-02-11 2020-11-05 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102313502B1 (ko) * 2015-01-21 2021-10-18 삼성디스플레이 주식회사 표시 장치
KR102256085B1 (ko) * 2015-01-26 2021-05-26 엘지디스플레이 주식회사 표시장치와 그 구동방법
KR102367447B1 (ko) * 2015-07-06 2022-02-28 삼성디스플레이 주식회사 액정 표시장치 및 그의 구동 방법
CN105513521B (zh) * 2016-01-25 2018-04-13 京东方科技集团股份有限公司 异形显示屏图像阵列的分区显示系统及方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831234B1 (ko) * 2002-04-01 2008-05-22 삼성전자주식회사 프레임 레이트 제어 방법 및 이를 위한 액정 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831234B1 (ko) * 2002-04-01 2008-05-22 삼성전자주식회사 프레임 레이트 제어 방법 및 이를 위한 액정 표시 장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11049451B2 (en) 2019-07-26 2021-06-29 Samsung Display Co., Ltd. Display device performing multi-frequency driving
US11455937B2 (en) 2020-08-04 2022-09-27 Samsung Display Co., Ltd. Display device
US11810511B2 (en) 2021-08-24 2023-11-07 Samsung Display Co., Ltd. Pixel, display device, and method of driving display device

Also Published As

Publication number Publication date
KR20130005807A (ko) 2013-01-16

Similar Documents

Publication Publication Date Title
KR101817597B1 (ko) 디스플레이 장치 및 이의 구동 방법
KR101793284B1 (ko) 표시장치 및 그 구동방법
CN107274843B (zh) 驱动显示面板的方法
KR101192779B1 (ko) 액정 표시장치의 구동장치 및 구동방법
US8941574B2 (en) Liquid crystal display and method of controlling dot inversion thereof
KR101286540B1 (ko) 액정표시장치
US8749467B2 (en) Liquid crystal display device using different methods according to type of image signals and method of driving the same
KR101543277B1 (ko) 광원 구동 방법
US20160196802A1 (en) Low-Flicker Variable Refresh Rate Display
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
KR20130131162A (ko) 액정표시장치 및 이의 구동방법
KR20100062129A (ko) 액정표시장치 및 그 구동방법
KR102185676B1 (ko) 백라이트 디밍 제어 장치
KR101126499B1 (ko) 액정표시장치 및 구동방법
KR102135635B1 (ko) 데이터 구동 집적 회로 및 이를 포함하는 액정 표시 장치
KR102019766B1 (ko) 액정표시장치 및 그 구동 방법
KR101735398B1 (ko) 영상 표시장치의 구동장치와 그 구동방법
KR102259344B1 (ko) 표시장치용 표시패널
KR20120134908A (ko) 스마트 tv용 액정 표시장치의 구동장치와 그 구동방법
KR20120056361A (ko) 평판표시장치 및 그의 화질 제어방법
KR101608636B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20170078435A (ko) 잔상이 제거된 액정표시장치 및 그 구동방법
KR101633114B1 (ko) 액정표시장치 및 그의 화질 제어방법
KR101107698B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20180065092A (ko) 표시 장치 및 이의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant