KR101740390B1 - 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 - Google Patents
표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 Download PDFInfo
- Publication number
- KR101740390B1 KR101740390B1 KR1020100115353A KR20100115353A KR101740390B1 KR 101740390 B1 KR101740390 B1 KR 101740390B1 KR 1020100115353 A KR1020100115353 A KR 1020100115353A KR 20100115353 A KR20100115353 A KR 20100115353A KR 101740390 B1 KR101740390 B1 KR 101740390B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- distribution
- input
- frame rate
- dimensional
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/001—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
- G09G3/003—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to produce spatial visual effects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/30—Image reproducers
- H04N13/398—Synchronisation thereof; Control thereof
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
- H04N13/139—Format conversion, e.g. of frame-rate or size
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/30—Image reproducers
- H04N13/356—Image reproducers having separate monoscopic and stereoscopic modes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
표시 패널의 구동 방법에서, 입력 데이터가 2차원 데이터인지 3차원 데이터인지 판단한다. 입력 데이터의 차원에 근거하여, 입력 데이터를 복사하거나, 입력 데이터의 전반 및 후반 데이터를 분리하여 제1 분배 데이터 및 제2 분배 데이터를 생성한다. 제1 분배 데이터를 제1 프레임 레이트 변환부에 출력한다. 제2 분배 데이터를 제2 프레임 레이트 변환부에 출력한다. 이에 따라, 하나의 데이터 분배부가 2차원 입력 영상 및 3차원 입력 영상을 모두 처리함으로써, 입력 데이터 분배부의 구성 및 배선을 단순화할 수 있다.
Description
본 발명은 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치에 관한 것으로, 더욱 상세하게는 2차원 평면 영상 및 3차원 입체 영상을 모두 처리할 수 있는 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치에 관한 것이다.
일반적으로 액정 표시 장치는 2차원 평면 영상을 표시한다. 최근 게임, 영화 등과 같은 분야에서 3차원 입체 영상에 대한 수요가 증가함에 따라, 상기 액정 표시 장치를 이용하여 3차원 입체 영상을 표시한다.
일반적으로, 입체 영상은 사람의 두 눈을 통한 양안시차(binocular parallax)의 원리를 이용하여 입체 영상을 표시한다. 예를 들어, 사람의 두 눈은 일정 정도 떨어져 존재하기 때문에 각각의 눈으로 다른 각도에서 관찰한 영상은 뇌에 입력된다. 상기 입체 영상 표시 장치는 사람의 상기 양안시차를 이용한다.
상기 양안시차를 이용하는 방식으로는, 안경 방식(stereoscopic)과 비안경 방식(autostereoscopic)이 있다. 상기 안경 방식은 양안에 각각 청색과 적색의 색안경을 쓰는 애너그러프(anaglyph) 방식과, 시간 분할되어 좌안 영상과 우안 영상을 주기적으로 표시하고, 이 주기에 동기된 좌안 셔터와 우안 셔터를 개폐하는 안경을 쓰는 셔터 안경(Shutter Glass) 방식 등이 있다.
상기 액정 표시 장치는 입력 데이터가 2차원 데이터인 경우와 3차원 데이터인 경우에 따라 각각 다르게 구동된다. 종래의 입력 데이터 분배부는 리피터(repeater), 프레임 레이트 컨버터(Frame Rate Converter, FRC), 3차원 컨버터를 포함한다.
상기 입력 데이터가 2차원 데이터인 경우, 상기 리피터는 상기 입력 데이터를 수신한다. 상기 리피터는 상기 입력 데이터를 복사하여, 상기 FRC에 전달한다. 상기 FRC는 상기 입력 데이터의 프레임 레이트를 조절한 후 상기 3차원 컨버터에 전달한다. 상기 3차원 컨버터는 상기 입력 데이터를 바이패스하여 타이밍 컨트롤러로 전송한다. 이 경우, 리피터로부터 3차원 컨버터로 직접 전송되는 데이터의 경로는 차단된다.
상기 입력 데이터가 3차원 데이터인 경우, 상기 리피터는 상기 입력 데이터를 수신한다. 상기 리피터는 상기 입력 데이터를 상기 3차원 컨버터로 전송한다. 상기 3차원 컨버터는 상기 입력 데이터를 업스케일링하여 상기 타이밍 컨트롤러로 전송한다. 이 경우, 상기 리피터 및 상기 FRC를 거쳐 3차원 컨버터로 전송되는 데이터의 경로는 차단된다.
상기한 바와 같이, 종래의 액정 표시 장치는 2차원 평면 영상 및 3차원 입체 영상을 처리하기 위한 별도의 구성 요소를 가지므로 구성이 복잡하다. 또한, 2차원 평면 영상 및 3차원 입체 영상은 서로 다른 경로를 통해 상기 타이밍 컨트롤러에 전달되므로 연결 배선이 복잡한 문제점이 있다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로 본 발명의 목적은 2차원 평면 영상 및 3차원 입체 영상을 모두 처리할 수 있는 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 구동 방법을 수행하는 데에 적합한 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법에서, 입력 데이터가 2차원 데이터인지 3차원 데이터인지 판단한다. 상기 입력 데이터의 차원에 근거하여, 상기 입력 데이터를 복사하거나, 상기 입력 데이터의 전반 및 후반 데이터를 분리하여 제1 분배 데이터 및 제2 분배 데이터를 생성한다.
본 발명의 일 실시예에서, 상기 제1 분배 데이터를 제1 프레임 레이트 변환부에 출력할 수 있다. 상기 제2 분배 데이터를 제2 프레임 레이트 변환부에 출력할 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하는 경우, 상기 제1 분배 데이터는 상기 좌안 데이터의 전반 데이터 및 상기 우안 데이터의 전반 데이터를 포함하고, 상기 제2 분배 데이터는 상기 좌안 데이터의 후반 데이터 및 상기 우안 데이터의 후반 데이터를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 좌안 데이터 및 상기 우안 데이터의 해상도는 각각 1920 × 1080일 수 있다.
본 발명의 일 실시예에서, 상기 좌안 데이터 및 상기 우안 데이터의 프레임 레이트는 각각 60Hz일 수 있다.
본 발명의 일 실시예에서, 표시 패널에 출력되는 출력 데이터는 상기 좌안 데이터에 근거한 좌안 출력 데이터 및 상기 우안 데이터에 근거한 우안 출력 데이터를 포함할 수 있다. 상기 출력 데이터의 프레임 레이트는 240Hz일 수 있다.
본 발명의 일 실시예에서, 상기 출력 데이터는 상기 좌안 출력 데이터, 블랙 데이터, 상기 우안 출력 데이터, 상기 블랙 데이터 순으로 배치될 수 있다.
본 발명의 일 실시예에서, 상기 출력 데이터는 상기 좌안 출력 데이터, 상기 좌안 출력 데이터, 상기 우안 출력 데이터, 상기 우안 출력 데이터 순으로 배치될 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 또는 우안 데이터 중 하나만 포함하는 경우, 상기 입력 데이터를 복사하여 동일한 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성할 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 입력되지 않은 입력부는 셧다운 시킬 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하며, 바이패스 모드가 설정된 경우, 상기 제1 분배 데이터는 상기 좌안 데이터를 포함하고, 상기 제2 분배 데이터는 상기 우안 데이터를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 2차원인 경우, 상기 입력 데이터를 복사하여 동일한 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성할 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 입력되지 않는 입력부는 셧다운 시킬 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 데이터 분배부 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 영상을 표시한다. 상기 데이터 분배부는 입력 데이터가 2차원 데이터인지 3차원 데이터인지 판단하고, 상기 입력 데이터의 차원에 근거하여, 상기 입력 데이터를 복사하거나, 상기 입력 데이터의 전반 및 후반 데이터를 분리하여 제1 분배 데이터 및 제2 분배 데이터를 생성한다. 상기 표시 패널 구동부는 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 이용하여 데이터 전압을 상기 표시 패널에 출력한다.
본 발명의 일 실시예에서, 상기 입력 데이터의 차원에 근거하여, 상기 제1 및 제2 분배 데이터들의 프레임 레이트를 변환하는 프레임 레이트 변환부를 더 포함할 수 있다. 상기 프레임 레이트 변환부는 상기 제1 분배 데이터의 프레임 레이트를 변환하는 제1 프레임 레이트 변환부 및 상기 제2 분배 데이터의 프레임 레이트를 변환하는 제2 프레임 레이트 변환부를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하는 경우, 상기 제1 분배 데이터는 상기 좌안 데이터의 전반 데이터 및 상기 우안 데이터의 전반 데이터를 포함하고, 상기 제2 분배 데이터는 상기 좌안 데이터의 후반 데이터 및 상기 우안 데이터의 후반 데이터를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 데이터 분배부는 외부 장치로부터 상기 입력 데이터를 수신하는 TV 세트 보드에 실장될 수 있다.
본 발명의 일 실시예에서, 상기 데이터 분배부는 외부 장치로부터 상기 입력 데이터를 수신하는 TV 세트 칩과 일체로 형성될 수 있다.
본 발명의 일 실시예에서, 상기 데이터 분배부는 제어 신호 및 계조 데이터를 생성하는 상기 표시 패널 구동부의 타이밍 컨트롤러 기판에 실장될 수 있다.
본 발명의 일 실시예에서, 상기 데이터 분배부는 제어 신호 및 계조 데이터를 생성하는 상기 표시 패널 구동부의 타이밍 컨트롤러 칩과 일체로 형성될 수 있다.
이와 같은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 따르면, 하나의 데이터 분배부가 2차원 입력 영상 및 3차원 입력 영상을 모두 처리함으로써, 입력 데이터 분배부의 구성 및 배선을 단순화할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 데이터 분배부를 나타내는 블록도이다.
도 3은 도 1의 데이터 분배부가 입력 데이터를 처리하는 방법을 나타내는 흐름도이다.
도 4는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 2차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 5는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 표시 패널 구동부가 제1 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 6은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제2 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 7은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제3 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 데이터 분배부를 나타내는 블록도이다.
도 3은 도 1의 데이터 분배부가 입력 데이터를 처리하는 방법을 나타내는 흐름도이다.
도 4는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 2차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 5는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 표시 패널 구동부가 제1 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 6은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제2 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 7은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제3 모드에서 3차원 데이터를 처리하는 방법을 나타내는 개념도이다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100), TV 세트 보드(200), 데이터 분배부(300), 프레임 레이트 변환부(400) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 타이밍 컨트롤러(500), 데이터 구동부(600) 및 게이트 구동부(700)를 포함한다.
상기 표시 패널(100)은 복수의 게이트 배선들(GL1 내지 GLN), 복수의 데이터 배선들(DL1 내지 DLM) 및 상기 게이트 배선들과 상기 데이터 배선들 각각에 전기적으로 연결된 복수의 화소들을 포함한다. 상기 게이트 배선들(GL1 내지 GLN)(여기서, N은 자연수)은 제1 방향으로 연장되고, 상기 데이터 배선들(DL1 내지 DLM)(여기서, M은 자연수)은 상기 제1 방향과 교차하는 제2 방향으로 연장된다. 상기 제2 방향은 상기 제1 방향과 수직일 수 있다. 각 화소는 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함한다.
상기 TV 세트 보드(200)는 외부의 장치(미도시)로부터 입력 데이터를 수신한다. 상기 수신한 입력 데이터는 2차원 입력 데이터(2D)일 수 있고, 3차원 입력 데이터(3D)일 수 있다. 상기 TV 세트 보드(200)는 상기 입력 데이터(2D, 3D)를 상기 데이터 분배부(300)로 전송한다.
예를 들어, 상기 입력 데이터가 2차원 입력 데이터(2D)인 경우, 상기 2차원 입력 데이터(2D)의 해상도는 Full HD 데이터의 해상도인 1920 × 1080일 수 있다. 또한, 상기 2차원 입력 데이터(2D)의 프레임 레이트는 60Hz일 수 있다. 예를 들어, 상기 입력 데이터가 3차원 입력 데이터(3D)인 경우, 상기 3차원 입력 데이터(3D)는 좌안 데이터 및 우안 데이터를 포함한다. 상기 좌안 데이터 및 우안 데이터의 해상도는 각각 1920 × 1080일 수 있다. 또한, 상기 좌안 데이터 및 우안 데이터의 프레임 레이트는 각각 60Hz일 수 있다.
예를 들어, 상기 입력 데이터는 LVDS(Low Voltage Differential Signaling) 방식으로 전송될 수 있다. 예를 들어, 상기 입력 데이터(2D, 3D)는 홀수 픽셀에 대응하는 홀수 데이터 및 짝수 픽셀에 대응하는 짝수 데이터로 나뉘어 전송될 수 있다.
상기 데이터 분배부(300)는 상기 TV세트 보드(200)로부터 입력 데이터(2D, 3D)를 수신한다. 상기 데이터 분배부(300)는 상기 입력 데이터가 2차원 데이터(2D)인지 3차원 데이터(3D)인지를 판단한다. 상기 데이터 분배부(300)는 상기 입력 데이터의 차원에 근거하여, 상기 입력 데이터(2D, 3D)를 복사하거나, 상기 입력 데이터(2D, 3D)를 재분배하여 제1 분배 데이터(DDATA1) 및 제2 분배 데이터(DDATA2)를 생성한다. 상기 데이터 분배부(300)는 상기 제1 분배 데이터(DDATA1) 및 상기 제2 분배 데이터(DDATA2)를 상기 프레임 레이트 변환부(400)로 전송한다.
예를 들어, 상기 2차원 입력 데이터(2D)는 상기 짝수 데이터 및 상기 홀수 데이터가 2개의 채널을 통해 입력될 수 있고, 상기 3차원 입력 데이터(3D)는 상기 좌안 데이터의 상기 짝수 데이터 및 상기 홀수 데이터가 2개의 채널을 통해 입력되고, 상기 우안 데이터의 상기 짝수 데이터 및 상기 홀수 데이터가 2개의 채널을 통해 입력되어, 총 4개의 채널을 통해 입력될 수 있다.
상기 데이터 분배부(300)의 구체적인 동작에 대해서는 도 2 및 도 3을 참조하여 후술한다.
상기 프레임 레이트 변환부(400)는 상기 제1 및 제2 분배 데이터들(DDATA1, DDATA2)을 수신한다. 상기 프레임 레이트 변환부(400)는 상기 입력 데이터의 차원에 근거하여 상기 제1 및 제2 분배 데이터들(DDATA1, DDATA2)의 프레임 레이트를 변환한다.
예를 들어, 상기 입력 데이터가 60Hz의 프레임 레이트를 갖는 2차원 입력 데이터(2D)인 경우, 상기 프레임 레이트 변환부(400)는 출력 데이터(DATA)의 프레임 레이트가 240Hz가 되도록 상기 제1 및 제2 분배 데이터들(DDATA1, DDATA2)의 프레임 레이트를 변환한다. 예를 들어, 상기 입력 데이터가 각각 60Hz의 프레임 레이트를 갖는 상기 좌안 데이터 및 상기 우안 데이터를 포함하는 3차원 입력 데이터(3D)인 경우, 상기 프레임 레이트 변환부(400)는 상기 출력 데이터(DATA)의 프레임 레이트가 240Hz가 되도록 상기 제1 및 제2 분배 데이터들(DDATA1, DDATA2)의 프레임 레이트를 변환한다.
상기 프레임 레이트 변환부(400)는 제1 프레임 레이트 변환부(410, 제1 FRC) 및 제2 프레임 레이트 변환부(420, 제2 FRC)를 포함한다.
상기 제1 프레임 레이트 변환부(410)는 상기 데이터 분배부(300)로부터 상기 제1 분배 데이터(DDATA1)를 수신한다. 상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 프레임 레이트를 변환하여, 제1 변환 데이터(FDATA1)를 생성한다. 상기 제1 프레임 레이트 변환부(410)는 상기 제1 변환 데이터(FDATA1)를 상기 타이밍 컨트롤러(500)에 출력한다.
상기 제2 프레임 레이트 변환부(420)는 상기 데이터 분배부(300)로부터 상기 제2 분배 데이터(DDATA2)를 수신한다. 상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 프레임 레이트를 변환하여, 제2 변환 데이터(FDATA2)를 생성한다. 상기 제2 프레임 레이트 변환부(420)는 상기 제2 변환 데이터(FDATA2)를 상기 타이밍 컨트롤러(500)에 출력한다.
예를 들어, 상기 제1 변환 데이터(FDATA1)의 해상도는 960 × 1080이고, 상기 제1 변환 데이터(FDATA1)의 프레임 레이트는 240Hz일 수 있다. 또한, 상기 제2 변환 데이터(FDATA2)의 해상도는 960 × 1080이고, 상기 제2 변환 데이터(FDATA2)의 프레임 레이트는 240Hz일 수 있다. 즉, 제1 변환 데이터(FDATA1) 및 제2 변환 데이터(FDATA2)의 변환 용량은 Full HD 영상의 해상도인 1920 × 1080의 절반일 수 있다.
본 실시예에서, 상기 프레임 레이트 변환부(400)는 제1 프레임 레이트 변환부(410) 및 제2 프레임 레이트 변환부(420)로 나뉘어져 있는 것을 예시하였으나, 이에 한정되는 것은 아니고, 하나의 프레임 레이트 변환부가 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 모두 수신하여 처리할 수 있다.
상기 타이밍 컨트롤러(500)는 상기 프레임 레이트 변환부(400)로부터 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 수신한다. 상기 타이밍 컨트롤러(500)는 상기 입력 데이터의 차원에 근거하여 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 타이밍 컨트롤러(500)는 상기 출력 데이터(DATA)를 상기 데이터 구동부(600)에 출력한다.
예를 들어, 상기 출력 데이터(DATA)의 해상도는 1920 × 1080이고, 상기 출력 데이터(DATA)의 프레임 레이트는 240Hz일 수 있다.
상기 타이밍 컨트롤러(500)는 외부로부터 제어 신호를 수신한다. 상기 제어 신호는 마스터 클럭 신호, 데이터 인에이블 신호, 수직 동기 신호 및 수평 동기 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(500)는 상기 제어 신호를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2)를 생성한다. 상기 타이밍 컨트롤러(500)는 상기 제1 제어 신호(CONT1)를 상기 데이터 구동부(600)에 출력한다. 상기 타이밍 컨트롤러(500)는 상기 제2 제어 신호(CONT2)를 상기 게이트 구동부(700)에 출력한다.
상기 제1 제어신호(CONT1)는 수평개시신호, 로드 신호, 반전신호 및 데이터 클럭신호를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수직개시신호, 게이트 클럭신호, 게이트 온 신호 등을 포함할 수 있다.
상기 데이터 구동부(600)는 상기 타이밍 컨트롤러(500)로부터 상기 출력 데이터(DATA) 및 상기 제1 제어신호(CONT1)를 수신한다. 상기 데이터 구동부(600)는 감마 기준 전압을 이용하여 상기 출력 데이터(DATA)를 아날로그 형태의 데이터 전압으로 변환하여 상기 데이터 배선들(DL1 내지 DLM)에 출력한다.
감마 전압 생성부(미도시)는 상기 감마 기준 전압을 생성하여 상기 데이터 구동부(600)로 제공한다. 상기 감마 전압 생성부는 상기 데이터 구동부(600) 내에 배치될 수 있고, 상기 타이밍 컨트롤러(500) 내에 배치될 수 있다.
상기 데이터 구동부(600)는 쉬프트 레지스터(미도시), 래치(미도시), 신호 처리부(미도시) 및 버퍼부(미도시)를 포함할 수 있다. 상기 쉬프트 레지스터는 래치 펄스를 상기 래치에 출력한다. 상기 래치는 상기 출력 데이터(DATA)를 일시 저장한 후 출력한다. 상기 신호 처리부는 상기 디지털 형태인 상기 출력 데이터(DATA) 및 상기 감마 기준 전압을 근거로 아날로그 형태의 상기 데이터 전압으로 변환하여 출력한다. 상기 버퍼부는 상기 신호 처리부에서 출력되는 상기 데이터 전압의 레벨이 일정한 레벨을 갖도록 보상하여 상기 데이터 전압을 출력한다.
상기 데이터 구동부(600)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(600)는 상기 표시 패널(100)에 집적(integrated)될 수도 있다.
상기 게이트 구동부(700)는 상기 타이밍 컨트롤러(500)로부터 입력 받은 상기 제1 제어신호(CONT1)에 응답하여 상기 게이트 배선들(GL1 내지 GLN)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(700)는 상기 게이트 신호들을 상기 게이트 배선들(GL1 내지 GLN)에 순차적으로 출력한다.
상기 게이트 구동부(700)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(700)는 상기 표시 패널(100)에 집적될 수도 있다.
도 2는 도 1의 데이터 분배부(300)를 나타내는 블록도이다. 도 3은 도 1의 데이터 분배부(300)가 입력 데이터(2D, 3D)를 처리하는 방법을 나타내는 흐름도이다.
도 2 및 도 3을 참조하면, 상기 데이터 분배부(300)는 제1 수신부(310), 제2 수신부(320), 판단부(330), 데이터 복사부(340), 데이터 분리부(350), 데이터 재배치부(360), 제1 출력부(370) 및 제2 출력부(380)를 포함한다.
상기 제1 및 제2 수신부(310, 320)는 상기 입력 데이터(2D, 3D)를 수신한다(단계 S100).
상기 제1 수신부(310)는 상기 2차원 데이터(2D) 및 상기 3차원 데이터(3D) 중 좌안 데이터(3DL)를 수신한다. 상기 2차원 데이터(2D) 및 상기 좌안 데이터(3DL)가 홀수 데이터 및 짝수 데이터로 나누어지는 경우, 상기 제1 수신부(310)는 상기 홀수 데이터를 수신하는 제1 채널 및 상기 짝수 데이터를 수신하는 제2 채널을 포함할 수 있다.
상기 제2 수신부(320)는 상기 3차원 데이터(3D) 중 우안 데이터(3DR)를 수신한다. 상기 우안 데이터(3DR)가 홀수 데이터 및 짝수 데이터로 나누어지는 경우, 상기 제2 수신부(310)는 상기 홀수 데이터를 수신하는 제1 채널 및 상기 짝수 데이터를 수신하는 제2 채널을 포함할 수 있다.
본 실시예에서 상기 2차원 데이터(2D)는 상기 제1 수신부(310)에 수신되는 것으로 도시하였으나, 이에 한정되는 것은 아니고, 상기 2차원 데이터(2D)는 상기 제2 수신부(320)에 수신될 수 있다.
상기 판단부(330)는 상기 입력 데이터(2D, 3D)가 상기 2차원 데이터(2D)인지 상기 3차원 데이터(3D)인지 판단한다(단계 S200). 상기 판단부(330)는 외부로부터 3차원 인에이블 신호를 수신하여, 상기 입력 데이터(2D, 3D)의 차원을 판단할 수 있다. 또는 상기 판단부(330)는 상기 입력 데이터(2D, 3D)를 기초로, 상기 입력 데이터(2D, 3D)의 차원을 판단할 수 있다.
상기 입력 데이터가 상기 2차원 데이터(2D)인 경우, 상기 2차원 데이터(2D)는 상기 데이터 복사부(340)로 전송된다. 상기 데이터 복사부(340)는 상기 2차원 데이터(2D)를 복사하여, 상기 제1 분배 데이터(DDATA1) 및 상기 제2 분배 데이터(DDATA2)를 생성한다(단계 S210). 상기 2차원 데이터(2D)를 처리하는 방법에 대해서는 도 4를 참조하여 상세하게 후술한다.
상기 입력 데이터가 상기 3차원 데이터(3D)인 경우, 상기 구동 모드에 따라 상기 데이터 분배부(300)의 동작이 달라진다. 상기 판단부(330)는 상기 구동 모드를 판단한다(단계 S220). 상기 판단부(330)는 외부로부터 구동 모드 신호를 수신하여, 상기 구동 모드를 판단할 수 있다. 또는 상기 판단부(330)는 상기 입력 데이터(2D, 3D)를 기초로, 상기 구동 모드를 판단할 수 있다. 상기 구동 모드는 제1 모드, 제2 모드 및 제3 모드를 포함할 수 있다.
상기 제1 모드는 디바이딩(dividing) 모드이다. 상기 디바이딩 모드는 정상적인 3차원 데이터(3D)를 처리하는 모드이다. 상기 디바이딩 모드에서, 상기 3차원 데이터(3D)는 상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)를 포함한다.
상기 디바이딩 모드에서, 상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)는 상기 데이터 분리부(350)로 전송된다. 상기 데이터 분리부(350)는 상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)를 각각 전반(front) 데이터 및 후반(back) 데이터로 분리한다(단계 S230). 여기서, 상기 전반 데이터는 상기 표시 패널(100)의 좌 반면에 표시되는 영상이고, 상기 후반 데이터는 상기 표시 패널(100)의 우 반면에 표시되는 영상이다.
상기 데이터 재배치부(360)는 상기 좌안 데이터(3DL)의 전반 데이터 및 상기 우안 데이터(3DR)의 전반 데이터를 포함하는 상기 제1 분배 데이터(DDATA1)를 생성하고, 상기 좌안 데이터(3DL)의 후반 데이터 및 상기 우안 데이터(3DR)의 후반 데이터를 포함하는 상기 제2 분배 데이터(DDATA2)를 생성한다(단계 S240). 상기 디바이딩 모드에서 3차원 데이터(3D)를 처리하는 방법에 대해서는 도 5를 참조하여, 상세하게 후술한다.
상기 제2 모드는 리피팅(repeating) 모드이다. 상기 리피팅 모드는 비정상적인 3차원 데이터(3D)를 처리하는 모드이다. 상기 리피팅 모드에서, 상기 3차원 데이터(3D)는 상기 좌안 데이터(3DL)만을 포함한다. 즉, 상기 입력 데이터의 차원은 3차원으로 판단되었으나, 상기 좌안 데이터(3DL)만이 입력된 경우이다. 이 경우, 상기 디바이딩 모드와 같이 상기 입력 데이터를 처리하면, 상기 표시 패널(100)에 비정상적인 화면이 표시된다.
그러므로, 상기 입력 데이터가 상기 2차원 데이터(2D)인 경우와 동일하게 상기 입력 데이터를 처리한다. 상기 좌안 데이터(3DL)는 상기 데이터 복사부(340)로 전송된다. 상기 데이터 복사부(340)는 상기 좌안 데이터(3DL)를 복사하여, 상기 제1 분배 데이터(DDATA1) 및 상기 제2 분배 데이터(DDATA2)를 생성한다(단계 S210). 상기 리피팅 모드에서 3차원 데이터(3D)를 처리하는 방법에 대해서는 도 6을 참조하여, 상세하게 후술한다.
본 실시예에서 상기 3차원 데이터(3D)는 상기 제1 수신부(310)에서 수신되는 상기 좌안 데이터(3DL)만을 포함하는 것으로 도시하였으나, 이에 한정되는 것은 아니고, 상기 3차원 데이터(3D)는 상기 제2 수신부(320)에서 수신되는 상기 우안 데이터(3DR)만을 포함할 수 있다.
상기 제3 모드는 바이패스(bypass) 모드이다. 상기 바이패스 모드는 상기 데이터 분배부(300)의 동작을 테스트하기 위한 테스트 모드이다. 상기 바이패스 모드에서, 상기 3차원 데이터(3D)는 상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)를 포함한다.
상기 바이패스 모드에서, 상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)는 바로 상기 제1 및 제2 출력부들(370, 380)로 전송된다. 상기 좌안 데이터(3DL)는 상기 제1 출력부(370)로 전송된다. 상기 우안 데이터(3DR)는 상기 제2 출력부(380)로 전송된다. 즉, 상기 제1 분배 데이터(DDATA1)는 상기 좌안 데이터(3DL)를 포함하고, 상기 제2 분배 데이터(DDATA2)는 상기 우안 데이터(3DR)를 포함한다. 상기 바이패스 모드에서 3차원 데이터(3D)를 처리하는 방법에 대해서는 도 7을 참조하여, 상세하게 후술한다.
상기 제1 및 제2 출력부(370, 380)는 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)를 상기 프레임 레이트 변환부(400)로 출력한다.
상기 제1 출력부(370)는 상기 제1 분배 데이터(DDATA1)를 상기 제1 프레임 레이트 변환부(410)로 출력한다. 상기 제1 분배 데이터는 상기 홀수 데이터 및 상기 짝수 데이터로 나누어 출력할 수 있다. 상기 제1 출력부(370)는 상기 홀수 데이터를 출력하는 제1 채널 및 상기 짝수 데이터를 출력하는 제2 채널을 포함할 수 있다.
상기 제2 출력부(380)는 상기 제2 분배 데이터(DDATA2)를 상기 제2 프레임 레이트 변환부(420)로 출력한다. 상기 제2 분배 데이터는 상기 홀수 데이터 및 상기 짝수 데이터로 나누어 출력할 수 있다. 상기 제2 출력부(3870)는 상기 홀수 데이터를 출력하는 제1 채널 및 상기 짝수 데이터를 출력하는 제2 채널을 포함할 수 있다.
도 4는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 2차원 데이터(2D)를 처리하는 방법을 나타내는 개념도이다.
도 1 내지 도 4를 참조하면, 상기 데이터 분배부(300)의 상기 제1 수신부(310)는 상기 2차원 데이터(2D)를 수신한다. 상기 판단부(330)는 외부로부터 3차원 인에이블 신호를 수신하여, 상기 입력 데이터가 상기 2차원 데이터(2D)임을 판단한다.
상기 2차원 데이터(2D)의 해상도는 1920 × 1080이고, 프레임 레이트는 60Hz이다. 상기 2차원 데이터(2D)는 전반 데이터(IF) 및 후반 데이터(IB)를 포함한다. 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)의 해상도는 각각 960 × 1080이고, 프레임 레이트는 60Hz이다.
상기 2차원 데이터(IF, IB)는 상기 데이터 복사부(340)로 전송된다. 상기 데이터 복사부(340)는 상기 2차원 데이터(IF, IB)를 복사하여, 상기 제1 분배 데이터(DDATA1) 및 상기 제2 분배 데이터(DDATA2)를 생성한다. 여기서, 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다.
상기 제1 분배 데이터(DDATA1)는 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)를 포함하고, 제2 분배 데이터(DDATA2)는 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)를 포함한다. 이 경우, 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)는 분리되지 않는다.
상기 제1 출력부(370)는 상기 제1 분배 데이터(DDATA1)를 상기 제1 프레임 레이트 변환부(410)로 출력하고, 상기 제2 출력부(380)는 상기 제2 분배 데이터(DDATA2)를 상기 제2 프레임 레이트 변환부(420)로 출력한다.
상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 프레임 레이트를 변환하여 상기 제1 변환 데이터(FDATA1)를 생성한다. 상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 상기 전반 데이터(IF)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 전반 데이터(IF)를 4배로 복사한다. 결과적으로 상기 제1 변환 데이터(FDATA1)는 상기 전반 데이터(IF)만을 포함하고, 상기 제1 변환 데이터(FDATA1)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다. 상기 제1 프레임 레이트 변환부(410)는 상기 제1 변환 데이터(FDATA1)를 상기 타이밍 컨트롤러(500)로 출력한다.
상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 프레임 레이트를 변환하여 상기 제2 변환 데이터(FDATA2)를 생성한다. 상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 상기 후반 데이터(IB)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 후반 데이터(IB)를 4배로 복사한다. 결과적으로 상기 제2 변환 데이터(FDATA2)는 상기 후반 데이터(IB)만을 포함하고, 상기 제2 변환 데이터(FDATA2)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다. 상기 제2 프레임 레이트 변환부(420)는 상기 제2 변환 데이터(FDATA2)를 상기 타이밍 컨트롤러(500)로 출력한다.
본 실시예에서, 상기 제1 변환 데이터(FDATA1)는 상기 전반 데이터(IF)만을 포함하고, 상기 제2 변환 데이터(FDATA2)는 상기 후반 데이터(IB)만을 포함하는 것으로 도시하였으나, 이에 한정되는 것은 아니고, 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)는 각각 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)를 모두 포함할 수 있다.
상기 타이밍 컨트롤러(500)는 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 상기 제1 및 제2 프레임 레이트 변환부(410, 420)로부터 수신한다. 상기 타이밍 컨트롤러(500)는 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 출력 데이터(DATA)는 4배가 된 상기 전반 데이터(IF) 및 상기 후반 데이터(IB)의 조합을 포함한다. 상기 출력 데이터(DATA)의 해상도는 1920 × 1080이며, 프레임 레이트는 240Hz이다.
도 5는 도 1의 데이터 분배부, 프레임 레이트 변환부 및 표시 패널 구동부가 제1 모드에서 3차원 데이터(3D)를 처리하는 방법을 나타내는 개념도이다.
도 1 내지 도 3 및 도 5를 참조하면, 상기 데이터 분배부(300)의 상기 제1 수신부(310)는 상기 좌안 데이터(3DL)를 수신한다. 상기 제2 수신부(320)는 상기 우안 데이터(3DR)를 수신한다. 상기 판단부(330)는 외부로부터 3차원 인에이블 신호를 수신하여, 상기 입력 데이터가 상기 3차원 데이터(3D)임을 판단한다. 상기 판단부(330)는 상기 구동 모드가 상기 디바이딩 모드임을 판단한다. 상기 판단부(330)는 상기 입력 데이터를 근거로 상기 디바이딩 모드를 판단할 수 있다. 상기 판단부(330)는 구동 모드 신호를 근거로 상기 디바이딩 모드를 판단할 수 있다.
상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다. 상기 좌안 데이터(3DL)는 전반 데이터(LF) 및 후반 데이터(LB)를 포함하고, 상기 우안 데이터(3DR)는 전반 데이터(RF) 및 후반 데이터(RB)를 포함한다. 상기 전반 데이터(LF, RF) 및 상기 후반 데이터(LB, RB)의 해상도는 각각 960 × 1080이고, 프레임 레이트는 60Hz이다.
상기 좌안 데이터(LF, LB) 및 상기 우안 데이터(RF, RB)는 상기 데이터 분리부(350)로 전송된다. 상기 데이터 분리부(350)는 상기 좌안 데이터(LF, LB)를 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)로 분리하고, 상기 우안 데이터(RF, RB)를 상기 전반 데이터(RF) 및 상기 후반 데이터(RB)로 분리한다.
상기 데이터 재배치부(360)는 상기 좌안 데이터의 상기 후반 데이터(LB)와 상기 우안 데이터의 상기 전반 데이터(RF)를 교체하여, 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)를 생성한다. 상기 제1 분배 데이터(DDATA1)는 상기 좌안 데이터의 전반 데이터(LF) 및 상기 우안 데이터의 전반 데이터(RF)를 포함하고, 상기 제2 분배 데이터(DDATA2)는 상기 좌안 데이터의 후반 데이터(LB) 및 상기 우안 데이터의 후반 데이터(RB)를 포함한다. 이 경우, 상기 좌안 데이터 및 상기 우안 데이터의 전반 데이터(LF, RF) 및 후반 데이터(LB, RB)는 분리되어 재배치된다. 여기서, 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다.
상기 제1 프레임 레이트 변환부(410)는 먼저, 상기 제1 분배 데이터(DDATA1)의 상기 좌안 데이터의 전반 데이터(LF)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 좌안 데이터의 전반 데이터(LF)를 2배로 복사한다. 그리고 나서, 상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 상기 우안 데이터의 전반 데이터(RF)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 우안 데이터의 전반 데이터(RF)를 2배로 복사한다.
결과적으로 상기 제1 변환 데이터(FDATA1)는 2배가 된 상기 좌안 데이터의 전반 데이터(LF) 및 2배가 된 상기 우안 데이터의 전반 데이터(RF)를 포함한다. 상기 제1 변환 데이터(FDATA1)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
상기 제2 프레임 레이트 변환부(420)는 먼저, 상기 제2 분배 데이터(DDATA2)의 상기 좌안 데이터의 후반 데이터(LB)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 좌안 데이터의 후반 데이터(LB)를 2배로 복사한다. 그리고 나서, 상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 상기 우안 데이터의 후반 데이터(RB)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 우안 데이터의 후반 데이터(RB)를 2배로 복사한다.
결과적으로 상기 제2 변환 데이터(FDATA2)는 2배가 된 상기 좌안 데이터의 후반 데이터(LB) 및 2배가 된 상기 우안 데이터의 후반 데이터(RB)를 포함한다. 상기 제2 변환 데이터(FDATA2)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
상기 타이밍 컨트롤러(500)는 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 출력 데이터(DATA)는 상기 좌안 데이터(LF, LB)에 근거한 좌안 출력 데이터를 포함하고, 상기 우안 데이터(RF, RB)에 근거한 우안 출력 데이터를 포함한다. 상기 출력 데이터(DATA)는 2배가 된 상기 좌안 데이터의 전반 데이터(LF) 및 상기 후반 데이터(LB)의 조합을 포함하고, 2배가 된 상기 우안 데이터의 전반 데이터(RF) 및 상기 후반 데이터(RB)의 조합을 포함한다. 상기 출력 데이터(DATA)의 해상도는 1920 × 1080이며, 프레임 레이트는 240Hz이다.
즉, 상기 출력 데이터는 상기 좌안 출력 데이터, 상기 좌안 출력 데이터, 상기 우안 출력 데이터, 상기 우안 출력 데이터 순으로 배치될 수 있다.
반면, 상기 출력 데이터는 상기 좌안 출력 데이터, 블랙 데이터, 상기 우안 출력 데이터, 상기 블랙 데이터 순으로 배치될 수 있다. 이와 같이 상기 좌안 출력 데이터 및 상기 우안 출력 데이터 사이에 상기 블랙 데이터를 배치하는 경우, 잔상을 삭제하여 표시 품질을 향상시킬 수 있다. 상기 좌안 출력 데이터 및 상기 우안 출력 데이터를 상기 블랙 데이터로 변환하는 단계는 타이밍 컨트롤러(500)에서 수행될 수 있다.
도 6은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제2 모드에서 3차원 데이터(3D)를 처리하는 방법을 나타내는 개념도이다.
도 1 내지 도 3 및 도 6을 참조하면, 상기 데이터 분배부(300)의 상기 제1 수신부(310)는 상기 좌안 데이터(3DL)를 수신한다. 상기 판단부(330)는 외부로부터 3차원 인에이블 신호를 수신하여, 상기 입력 데이터가 상기 3차원 데이터(3D)임을 판단한다. 상기 판단부(330)는 상기 구동 모드가 상기 리피팅 모드임을 판단한다. 상기 판단부(330)는 상기 입력 데이터를 근거로 상기 리피팅 모드를 판단할 수 있다. 상기 판단부(330)는 구동 모드 신호를 근거로 상기 리피팅 모드를 판단할 수 있다.
상기 좌안 데이터(3DL)의 해상도는 1920 × 1080이고, 프레임 레이트는 60Hz이다. 상기 좌안 데이터(3DL)는 전반 데이터(LF) 및 후반 데이터(LB)를 포함한다. 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)의 해상도는 각각 960 × 1080이고, 프레임 레이트는 60Hz이다.
상기 좌안 데이터(LF, LB)는 상기 데이터 복사부(340)로 전송된다. 상기 데이터 복사부(340)는 상기 좌안 데이터(LF, LB)를 복사하여, 상기 제1 분배 데이터(DDATA1) 및 상기 제2 분배 데이터(DDATA2)를 생성한다. 여기서, 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다.
상기 제1 분배 데이터(DDATA1)는 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)를 포함하고, 제2 분배 데이터(DDATA2)는 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)를 포함한다. 이 경우, 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)는 분리되지 않는다.
상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 프레임 레이트를 변환하여 상기 제1 변환 데이터(FDATA1)를 생성한다. 상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 상기 전반 데이터(LF)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 전반 데이터(LF)를 4배로 복사한다. 결과적으로 상기 제1 변환 데이터(FDATA1)는 상기 전반 데이터(LF)만을 포함하고, 상기 제1 변환 데이터(FDATA1)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 프레임 레이트를 변환하여 상기 제2 변환 데이터(FDATA2)를 생성한다. 상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 상기 후반 데이터(LB)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 후반 데이터(LB)를 4배로 복사한다. 결과적으로 상기 제2 변환 데이터(FDATA2)는 상기 후반 데이터(IB)만을 포함하고, 상기 제2 변환 데이터(FDATA2)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
본 실시예에서, 상기 제1 변환 데이터(FDATA1)는 상기 전반 데이터(LF)만을 포함하고, 상기 제2 변환 데이터(FDATA2)는 상기 후반 데이터(LB)만을 포함하는 것으로 도시하였으나, 이에 한정되는 것은 아니고, 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)는 각각 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)를 모두 포함할 수 있다.
상기 타이밍 컨트롤러(500)는 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 출력 데이터(DATA)는 4배가 된 상기 전반 데이터(LF) 및 상기 후반 데이터(LB)의 조합을 포함한다. 상기 출력 데이터(DATA)의 해상도는 1920 × 1080이며, 프레임 레이트는 240Hz이다.
도 7은 도 1의 데이터 분배부, 프레임 레이트 변환부 및 타이밍 컨트롤러가 제3 모드에서 3차원 데이터(3D)를 처리하는 방법을 나타내는 개념도이다.
도 1 내지 도 3 및 도 7을 참조하면, 상기 데이터 분배부(300)의 상기 제1 수신부(310)는 상기 좌안 데이터(3DL)를 수신한다. 상기 제2 수신부(320)는 상기 우안 데이터(3DR)를 수신한다. 상기 판단부(330)는 외부로부터 3차원 인에이블 신호를 수신하여, 상기 입력 데이터가 상기 3차원 데이터(3D)임을 판단한다. 상기 판단부(330)는 상기 구동 모드가 상기 바이패스 모드임을 판단한다. 상기 판단부(330)는 구동 모드 신호를 근거로 상기 바이패스 모드를 판단할 수 있다.
상기 좌안 데이터(3DL) 및 상기 우안 데이터(3DR)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다. 상기 좌안 데이터(3DL)는 전반 데이터(LF) 및 후반 데이터(LB)를 포함하고, 상기 우안 데이터(3DR)는 전반 데이터(RF) 및 후반 데이터(RB)를 포함한다. 상기 전반 데이터(LF, RF) 및 상기 후반 데이터(LB, RB)의 해상도는 각각 960 × 1080이고, 프레임 레이트는 60Hz이다.
상기 좌안 데이터(LF, LB)는 상기 제1 출력부(370)로 전송된다. 상기 우안 데이터(RF, RB)는 상기 제2 출력부(380)로 전송된다. 즉, 상기 제1 분배 데이터(DDATA1)는 상기 좌안 데이터(LF, LB)를 포함하고, 상기 제2 분배 데이터(DDATA2)는 상기 우안 데이터(RF, RB)를 포함한다. 이 경우, 상기 전반 데이터(LF, RF) 및 상기 후반 데이터(LB, RB)는 분리되지 않는다. 여기서, 상기 제1 및 제2 분배 데이터(DDATA1, DDATA2)의 해상도는 각각 1920 × 1080이고, 프레임 레이트는 60Hz이다.
상기 제1 프레임 레이트 변환부(410)는 먼저, 상기 제1 분배 데이터(DDATA1)의 상기 좌안 데이터의 전반 데이터(LF)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 좌안 데이터의 전반 데이터(LF)를 2배로 복사한다. 그리고 나서, 상기 제1 프레임 레이트 변환부(410)는 상기 제1 분배 데이터(DDATA1)의 상기 좌안 데이터의 후반 데이터(LB)를 취한다. 상기 제1 프레임 레이트 변환부(410)는 상기 좌안 데이터의 후반 데이터(LB)를 2배로 복사한다.
결과적으로 상기 제1 변환 데이터(FDATA1)는 2배가 된 상기 좌안 데이터의 전반 데이터(LF) 및 2배가 된 상기 좌안 데이터의 후반 데이터(LB)를 포함한다. 상기 제1 변환 데이터(FDATA1)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
상기 제2 프레임 레이트 변환부(420)는 먼저, 상기 제2 분배 데이터(DDATA2)의 상기 우안 데이터의 전반 데이터(RF)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 우안 데이터의 전반 데이터(RF)를 2배로 복사한다. 그리고 나서, 상기 제2 프레임 레이트 변환부(420)는 상기 제2 분배 데이터(DDATA2)의 상기 우안 데이터의 후반 데이터(RB)를 취한다. 상기 제2 프레임 레이트 변환부(420)는 상기 우안 데이터의 후반 데이터(RB)를 2배로 복사한다.
결과적으로 상기 제2 변환 데이터(FDATA2)는 2배가 된 상기 우안 데이터의 전반 데이터(RF) 및 2배가 된 상기 우안 데이터의 후반 데이터(RB)를 포함한다. 상기 제2 변환 데이터(FDATA2)의 해상도는 960 × 1080이며, 프레임 레이트는 240Hz이다.
상기 타이밍 컨트롤러(500)는 상기 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 출력 데이터(DATA)는 2배가 된 상기 좌안 데이터의 전반 데이터(LF) 및 상기 우안 데이터의 전반 데이터(RF)의 조합을 포함하고, 2배가 된 상기 좌안 데이터의 후반 데이터(LB) 및 상기 우안 데이터의 후반 데이터(RB)의 조합을 포함한다. 상기 출력 데이터(DATA)의 해상도는 1920 × 1080이며, 프레임 레이트는 240Hz이다.
상기 바이패스 모드는 상기 데이터 분배부(300)의 동작을 테스트하기 위한 모드이므로, 상기 프레임 레이트 변환부(400) 및 상기 타이밍 컨트롤러(500)는 본 실시예에서 도시한 것과 다른 방식으로 데이터를 처리할 수 있다.
이상에서 설명한 본 실시예에 따르면, 상기 데이터 분배부(300)를 상기 프레임 레이트 변환부(400) 및 상기 타이밍 컨트롤러(500)의 앞에 배치하여, 종래의 리피터, 3D 컨버터 등의 구성을 생략할 수 있다.
또한, 상기 입력 데이터의 차원을 판단하여 상기 데이터 분배부(300), 상기 프레임 레이트 변환부(400) 및 상기 타이밍 컨트롤러(500)가 데이터를 처리하므로, 상기 2차원 데이터(2D) 및 상기 3차원 데이터(3D)를 동일한 경로로 처리할 수 있어, 배선을 단순화 할 수 있다.
도 8은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 데이터 분배부(220)의 배치 위치를 제외하면, 도 1의 표시 장치와 동일하다. 또한, 본 실시예에 따른 데이터 분배부(220)가 입력 데이터를 처리하는 방법은 도 3의 데이터 분배부(300)가 입력 데이터를 처리하는 방법과 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 8을 참조하면, 상기 표시 장치는 표시 패널(100), TV 세트 보드(200), 프레임 레이트 변환부(400) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 타이밍 컨트롤러(500), 데이터 구동부(600) 및 게이트 구동부(700)를 포함한다.
상기 TV 세트 보드(200)는 수신부(210) 및 데이터 분배부(220)를 포함한다. 상기 수신부(210)는 외부의 장치(미도시)로부터 입력 데이터를 수신한다. 상기 수신한 입력 데이터는 2차원 입력 데이터(2D)일 수 있고, 3차원 입력 데이터(3D)일 수 있다. 상기 수신부(200)는 상기 입력 데이터(2D, 3D)를 상기 데이터 분배부(220)로 전송한다.
상기 데이터 분배부(220)는 상기 TV 세트 보드(200)에 실장될 수 있다. 상기 데이터 분배부(220)는 상기 TV 세트에 집적되어 칩의 형태로 일체로 형성될 수 있다.
상기 프레임 레이트 변환부(400)는 제1 프레임 레이트 변환부(410) 및 제2 프레임 레이트 변환부(420)를 포함한다.
이상에서 설명한 본 실시예에 따르면, 상기 데이터 분배부(220)를 상기 TV 세트 보드(200)에 실장하거나, 상기 TV 세트 칩과 일체로 형성하여 구성 요소 및 배선을 더욱 단순화할 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 데이터 분배부(510)의 배치 위치를 제외하면, 도 1의 표시 장치와 동일하다. 또한, 본 실시예에 따른 데이터 분배부(510)가 입력 데이터를 처리하는 방법은 도 3의 데이터 분배부(300)가 입력 데이터를 처리하는 방법과 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 9를 참조하면, 상기 표시 장치는 표시 패널(100), TV 세트 보드(200) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 타이밍 컨트롤러(500), 데이터 구동부(600) 및 게이트 구동부(700)를 포함한다.
상기 타이밍 컨트롤러(500)는 데이터 분배부(510), 프레임 레이트 변환부(520), 데이터 보정부(530) 및 신호 생성부(540)를 포함한다. 상기 데이터 보정부(530)는 상기 프레임 레이트 변환부(520)에서 수신되는 제1 및 제2 변환 데이터(FDATA1, FDATA2)를 조합하여 계조를 나타내는 출력 데이터(DATA)를 생성한다. 상기 신호 생성부(540)는 외부로부터 수신한 제어 신호를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2)를 생성한다.
상기 프레임 레이트 변환부(520)는 제1 프레임 레이트 변환부(521) 및 제2 프레임 레이트 변환부(522)를 포함한다.
상기 데이터 분배부(510), 상기 제1 프레임 레이트 변환부(521), 제2프레임 레이트 변환부(522), 상기 데이터 보정부(530) 및 상기 신호 생성부(540)는 타이밍 컨트롤러 기판에 실장될 수 있다. 상기 데이터 분배부(510), 상기 제1 프레임 레이트 변환부(521), 제2프레임 레이트 변환부(522), 상기 데이터 보정부(530) 및 상기 신호 생성부(540)는 타이밍 컨트롤러 칩의 형태로 일체로 형성될 수 있다.
이상에서 설명한 본 실시예에 따르면, 상기 데이터 분배부(510)를 상기 타이밍 컨트롤러 보드에 실장하거나, 상기 타이밍 컨트롤러 칩과 일체로 형성하여 구성 요소 및 배선을 더욱 단순화할 수 있다.
이상에서 설명한 본 실시예에 따르면, 상기 데이터 분배부를 상기 프레임 레이트 변환부 및 상기 타이밍 컨트롤러의 앞에 배치하여, 표시 장치의 구성을 단순화할 수 있다.
또한, 상기 입력 데이터의 차원을 판단하여 상기 데이터 분배부, 상기 프레임 레이트 변환부 및 상기 타이밍 컨트롤러가 데이터를 처리하므로, 상기 2차원 데이터 및 상기 3차원 데이터를 동일한 경로로 처리할 수 있어, 배선을 단순화 할 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: TV 세트 보드
300: 데이터 분배부 400: 프레임 레이트 변환부
500: 타이밍 컨트롤러 600: 데이터 구동부
700: 게이트 구동부
300: 데이터 분배부 400: 프레임 레이트 변환부
500: 타이밍 컨트롤러 600: 데이터 구동부
700: 게이트 구동부
Claims (20)
- 입력 데이터가 2차원 데이터인지 3차원 데이터인지 판단하는 단계;
상기 입력 데이터가 상기 2차원 데이터인 경우, 상기 입력 데이터를 복사하여 제1 분배 데이터 및 제2 분배 데이터를 생성하는 단계; 및
상기 입력 데이터가 상기 3차원 데이터인 경우, 상기 입력 데이터의 전반 및 후반 데이터를 분리하여 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성하는 단계를 포함하는 표시 패널의 구동 방법. - 제1항에 있어서, 상기 제1 분배 데이터를 제1 프레임 레이트 변환부에 출력하는 단계; 및
상기 제2 분배 데이터를 제2 프레임 레이트 변환부에 출력하는 단계를 더 포함하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제1항에 있어서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하는 경우,
상기 제1 분배 데이터는 상기 좌안 데이터의 전반 데이터 및 상기 우안 데이터의 전반 데이터를 포함하고,
상기 제2 분배 데이터는 상기 좌안 데이터의 후반 데이터 및 상기 우안 데이터의 후반 데이터를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제3항에 있어서, 상기 좌안 데이터 및 상기 우안 데이터의 해상도는 각각 1920 × 1080인 것을 특징으로 하는 표시 패널의 구동 방법.
- 제3항에 있어서, 상기 좌안 데이터 및 상기 우안 데이터의 프레임 레이트는 각각 60Hz인 것을 특징으로 하는 표시 패널의 구동 방법.
- 제5항에 있어서, 표시 패널에 출력되는 출력 데이터는 상기 좌안 데이터에 근거한 좌안 출력 데이터 및 상기 우안 데이터에 근거한 우안 출력 데이터를 포함하고,
상기 출력 데이터의 프레임 레이트는 240Hz인 것을 특징으로 하는 표시 패널의 구동 방법. - 제6항에 있어서, 상기 출력 데이터는 상기 좌안 출력 데이터, 블랙 데이터, 상기 우안 출력 데이터, 상기 블랙 데이터 순으로 배치되는 것을 특징으로 하는 표시 패널의 구동 방법.
- 제6항에 있어서, 상기 출력 데이터는 상기 좌안 출력 데이터, 상기 좌안 출력 데이터, 상기 우안 출력 데이터, 상기 우안 출력 데이터 순으로 배치되는 것을 특징으로 하는 표시 패널의 구동 방법.
- 제1항에 있어서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 또는 우안 데이터 중 하나만 포함하는 경우,
상기 입력 데이터를 복사하여 동일한 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제9항에 있어서, 상기 입력 데이터가 입력되지 않은 입력부는 셧다운 시키는 것을 특징으로 하는 표시 패널의 구동 방법.
- 제1항에 있어서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하며, 바이패스 모드가 설정된 경우,
상기 제1 분배 데이터는 상기 좌안 데이터를 포함하고, 상기 제2 분배 데이터는 상기 우안 데이터를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제1항에 있어서, 상기 입력 데이터가 2차원인 경우, 상기 입력 데이터를 복사하여 동일한 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성하는 것을 특징으로 하는 표시 패널의 구동 방법.
- 제12항에 있어서, 상기 입력 데이터가 입력되지 않는 입력부는 셧다운 시키는 것을 특징으로 하는 표시 패널의 구동 방법.
- 영상을 표시하는 표시 패널;
입력 데이터가 2차원 데이터인지 3차원 데이터인지 판단하고, 상기 입력 데이터가 상기 2차원 데이터인 경우, 상기 입력 데이터를 복사하여 제1 분배 데이터 및 제2 분배 데이터를 생성하고, 상기 입력 데이터가 상기 3차원 데이터인 경우, 상기 입력 데이터의 전반 및 후반 데이터를 분리하여 상기 제1 분배 데이터 및 상기 제2 분배 데이터를 생성하는 데이터 분배부; 및
상기 제1 분배 데이터 및 상기 제2 분배 데이터를 이용하여 데이터 전압을 상기 표시 패널에 출력하는 표시 패널 구동부를 포함하는 표시 장치. - 제14항에 있어서, 상기 입력 데이터의 차원에 근거하여, 상기 제1 및 제2 분배 데이터들의 프레임 레이트를 변환하는 프레임 레이트 변환부를 더 포함하고,
상기 프레임 레이트 변환부는 상기 제1 분배 데이터의 프레임 레이트를 변환하는 제1 프레임 레이트 변환부 및 상기 제2 분배 데이터의 프레임 레이트를 변환하는 제2 프레임 레이트 변환부를 포함하는 것을 특징으로 하는 표시 장치. - 제14항에 있어서, 상기 입력 데이터가 3차원이고, 상기 입력 데이터는 좌안 데이터 및 우안 데이터를 포함하는 경우,
상기 제1 분배 데이터는 상기 좌안 데이터의 전반 데이터 및 상기 우안 데이터의 전반 데이터를 포함하고,
상기 제2 분배 데이터는 상기 좌안 데이터의 후반 데이터 및 상기 우안 데이터의 후반 데이터를 포함하는 것을 특징으로 하는 표시 장치. - 제14항에 있어서, 상기 데이터 분배부는 외부 장치로부터 상기 입력 데이터를 수신하는 TV 세트 보드에 실장되는 것을 특징으로 하는 표시 장치.
- 제14항에 있어서, 상기 데이터 분배부는 외부 장치로부터 상기 입력 데이터를 수신하는 TV 세트 칩과 일체로 형성되는 것을 특징으로 하는 표시 장치.
- 제14항에 있어서, 상기 데이터 분배부는 제어 신호 및 계조 데이터를 생성하는 상기 표시 패널 구동부의 타이밍 컨트롤러 기판에 실장되는 것을 특징으로 하는 표시 장치.
- 제14항에 있어서, 상기 데이터 분배부는 제어 신호 및 계조 데이터를 생성하는 상기 표시 패널 구동부의 타이밍 컨트롤러 칩과 일체로 형성되는 것을 특징으로 하는 표시 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100115353A KR101740390B1 (ko) | 2010-11-19 | 2010-11-19 | 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 |
US13/104,083 US20120127159A1 (en) | 2010-11-19 | 2011-05-10 | Method of driving display panel and display apparatus for performing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100115353A KR101740390B1 (ko) | 2010-11-19 | 2010-11-19 | 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120054131A KR20120054131A (ko) | 2012-05-30 |
KR101740390B1 true KR101740390B1 (ko) | 2017-05-29 |
Family
ID=46063941
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100115353A KR101740390B1 (ko) | 2010-11-19 | 2010-11-19 | 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20120127159A1 (ko) |
KR (1) | KR101740390B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023146136A1 (ko) * | 2022-01-28 | 2023-08-03 | 삼성전자 주식회사 | 비디오를 처리하는 전자 장치 및 그 동작 방법 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9053562B1 (en) | 2010-06-24 | 2015-06-09 | Gregory S. Rabin | Two dimensional to three dimensional moving image converter |
US9992021B1 (en) | 2013-03-14 | 2018-06-05 | GoTenna, Inc. | System and method for private and point-to-point communication between computing devices |
KR102472920B1 (ko) | 2020-04-24 | 2022-12-01 | 주식회사 마키나락스 | 환경 인자 조절 장치 및 그 훈련 방법 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101361083B1 (ko) * | 2006-10-23 | 2014-02-13 | 삼성디스플레이 주식회사 | 데이터 구동 장치와 이를 포함하는 액정 표시 장치 및 액정표시 장치의 구동 방법 |
US20080303832A1 (en) * | 2007-06-11 | 2008-12-11 | Samsung Electronics Co., Ltd. | Method of generating two-dimensional/three-dimensional convertible stereoscopic image bitstream and method and apparatus for displaying the same |
US8506085B2 (en) * | 2007-08-28 | 2013-08-13 | Dell Products, L.P. | Methods and systems for projecting images |
KR100973561B1 (ko) * | 2008-06-25 | 2010-08-03 | 삼성전자주식회사 | 표시장치 |
US8941691B2 (en) * | 2008-08-26 | 2015-01-27 | Pure Depth Limited | Multi-layered displays |
US8482654B2 (en) * | 2008-10-24 | 2013-07-09 | Reald Inc. | Stereoscopic image format with depth information |
KR20110139276A (ko) * | 2009-03-16 | 2011-12-28 | 엘지전자 주식회사 | 3d 이미지 데이터 출력 방법 및 3d 이미지 데이터 처리 장치 |
US9524700B2 (en) * | 2009-05-14 | 2016-12-20 | Pure Depth Limited | Method and system for displaying images of various formats on a single display |
WO2010143804A1 (en) * | 2009-06-09 | 2010-12-16 | Lg Electronics Inc. | Method and device for transmitting and receiving data in wireless network |
US8994786B2 (en) * | 2010-04-08 | 2015-03-31 | City University Of Hong Kong | Multiple view display of three-dimensional images |
-
2010
- 2010-11-19 KR KR1020100115353A patent/KR101740390B1/ko active IP Right Grant
-
2011
- 2011-05-10 US US13/104,083 patent/US20120127159A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023146136A1 (ko) * | 2022-01-28 | 2023-08-03 | 삼성전자 주식회사 | 비디오를 처리하는 전자 장치 및 그 동작 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20120127159A1 (en) | 2012-05-24 |
KR20120054131A (ko) | 2012-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101753262B1 (ko) | 표시 장치 및 이의 구동방법 | |
KR101477967B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
CN102193239B (zh) | 立体图像显示器及其驱动方法 | |
CN102647604B (zh) | 图像显示装置 | |
KR101906402B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
KR20100111082A (ko) | 3차원 영상 표시 방법 및 이를 수행하기 위한 표시 장치 | |
KR101268057B1 (ko) | 입체영상표시장치 및 방법 | |
US20120062552A1 (en) | Method of processing image data and display apparatus performing the method | |
US9374575B2 (en) | Method of processing three-dimensional image data and a display apparatus for performing the same | |
KR20140003685A (ko) | 입체 영상 표시 장치 및 그것의 구동 방법 | |
KR101740390B1 (ko) | 표시 패널의 구동 방법, 이를 수행하기 위한 표시 장치 | |
US20120050271A1 (en) | Stereoscopic image processing device, method for processing stereoscopic image, and multivision display system | |
JP2011124939A (ja) | 表示装置、表示方法及びコンピュータプログラム | |
CN103152597B (zh) | 立体图像显示装置及其驱动方法 | |
KR101668798B1 (ko) | 표시 장치 및 이의 구동방법 | |
US20140146143A1 (en) | Stereoscopic image display device and method for driving the same | |
CN102881271A (zh) | 液晶显示装置的驱动方法及其驱动系统 | |
JP2012244625A (ja) | 適応型タイミングコントローラ及びその駆動方法 | |
US8913077B2 (en) | Image processing apparatus and image processing method | |
CN103002296A (zh) | 立体影像显示方法及立体影像显示系统 | |
KR101921963B1 (ko) | 표시장치 및 이의 구동방법 | |
US9137520B2 (en) | Stereoscopic image display device and method of displaying stereoscopic image | |
KR101863140B1 (ko) | 입체영상 디스플레이장치 및 그 구동 방법 | |
CN102572498B (zh) | 图像处理方法及其装置 | |
KR101808343B1 (ko) | 입체영상 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |