KR101732821B1 - 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기 - Google Patents

네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기 Download PDF

Info

Publication number
KR101732821B1
KR101732821B1 KR1020150175120A KR20150175120A KR101732821B1 KR 101732821 B1 KR101732821 B1 KR 101732821B1 KR 1020150175120 A KR1020150175120 A KR 1020150175120A KR 20150175120 A KR20150175120 A KR 20150175120A KR 101732821 B1 KR101732821 B1 KR 101732821B1
Authority
KR
South Korea
Prior art keywords
transistor
signal
unit
output
feedback
Prior art date
Application number
KR1020150175120A
Other languages
English (en)
Inventor
윤태열
박지예
Original Assignee
한양대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한양대학교 산학협력단 filed Critical 한양대학교 산학협력단
Priority to KR1020150175120A priority Critical patent/KR101732821B1/ko
Application granted granted Critical
Publication of KR101732821B1 publication Critical patent/KR101732821B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • H03D7/1425Balanced arrangements with transistors
    • H03D7/1441Balanced arrangements with transistors using field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/12Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes
    • H03D7/125Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes with field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/16Multiple-frequency-changing
    • H03D7/165Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
    • H03D7/166Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature using two or more quadrature frequency translation stages
    • H03D7/168Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature using two or more quadrature frequency translation stages using a feedback loop containing mixers or demodulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0066Mixing

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기가 개시된다. 개시된 주파수 혼합기는 전원부; RF(Radio frequency) 신호를 입력받는 입력부; LO 신호 및 상기 RF 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성하는 스위칭부; 상기 스위칭부에 의해 생성된 IF 신호를 출력하는 출력부: 및 상기 전원부와 상기 입력부 사이에 연결되고, 상기 출력부에 출력된 IF 신호를 네거티브 피드백하는 피드백부;를 포함한다.

Description

네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기{Mixer capable of reducing 1/f noise using negative feedback}
본 발명의 실시예들은 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기에 관한 것이다.
주파수 혼합기는 신호가 가지고 있는 정보를 그대로 유지한 채, 주파수를 변환하는 기능을 수행하는 회로로써, 각종 통신 송수신 시스템에 널리 활용되고 있다.
즉, RF 수신기에 포함된 주파수 혼합기는 RF(Radio Frequency) 신호를 중간 주파수(IF: Intermediate Frequency) 신호로 하향 변환하는 역할을 한다. 다시 말해, 주파수 혼합기는 국부 발진기(LO: Local Oscillator)에서 제공된 LO 신호와 RF 신호의 차에 해당하는 중간 주파수 신호를 출력한다. 이와 관련하여, 능동 주파수 혼합기와 수동 주파수 혼합기가 널리 사용되고 있다.
도 1은 CMOS로 설계한 종래의 단일 평형 능동 주파수 혼합기의 일례를 도시한 도면이다.
도 1을 참조하면, 입력부(110)는 제1 트랜지스터(M1)를 포함하며, 이득단의 역할을 수행하고, 스위칭부(120)는 제2 트랜지스터(M2) 및 제3 트랜지스터(M3)를 포함하며, 출력부(130)는 제1 출력 저항(RL1) 및 제2 출력 저항(RL2)를 포함한다.
종래의 단일 평형 능동 주파수 혼합기는 수동 주파수 혼합기에 비해 이득을 가진다는 이점이 있지만, 1/f 잡음을 가지는 단점이 있다.
도 2는 종래의 커런트 블리딩(Current Bleeding) 기법을 이용한 단일 평형 능동 주파수 혼합기의 일례를 도시한 도면이다.
도 2에 따른 종래의 커런트 블리딩 기법을 이용한 주파수 혼합기는 커런트 블리딩을 수행하는 제4 트랜지스터(M4)를 추가하였다. 따라서, 스위칭부(220)와 출력부(230)에 흐르는 전류를 제4 트랜지스터(M4)에 분산시킨다.
그 결과, 스위칭부(220)에 흐르는 전류가 줄어들어, 입력부(210)에서 발생되는 1/f 잡음의 크기가 낮아지므로, 저 잡음을 구현할 수 있다. 이에 관련된 내용은 Hooman Darabi와 Asad A. Abidi가 IEEE TRANSACTIONS ON SOLID STATE CIRCUITS, VOL. 35, NO. 1(JANUARY 2000)에 게시한 "Noise in RF-CMOS Mixers: A Simple Physical Model"를 통해 알 수 있다.
또한, 출력부(230)에 흐르는 전류가 줄어들면, 큰 저항을 사용할 수 있다. 결과적으로, 종래의 커런트 블리딩 기법을 이용한 주파수 혼합기는 출력부(230)의 저항(RL1, RL2)을 크게 만들 수 있으므로, 아래의 수학식 1에 의해 높은 이득을 가질 수 있다.
Figure 112015120641419-pat00001
여기서, Av는 주파수의 변환 이득, gm1은 제1 트랜지스터(M1)의 트랜스컨덕턴스, RL은 출력부(230)의 저항을 각각 의미한다.
하지만, 제4 트랜지스터(M4)를 사용하는 경우, 변환 이득이 감소하고(입력단(210)의 누설전류가 제4 트랜지스터(M4)로 흐름), 제4 트랜지스터(M4)를 사용함으로 인해 전체 기생 캐패시터가 증가하여 간접적인 잡음이 증가하며, 입력부(210)에서 발생하는 1/f 잡음이 출력부(230)에서 나타나는 문제점이 있다.
도 3은 종래의 커런트 블리딩 기법을 이용한 단일 평형 능동 주파수 혼합기의 다른 예를 도시한 도면이다.
도 3에 따른 종래의 커런트 블리딩 기법을 이용한 주파수 혼합기는 제4 트랜지스터(M4)외에 인덕터(L)를 추가하였다. 인덕터(L)를 추가하는 경우, 입력부(310)에서의 높은 주파수의 영향으로 커런트 블리딩부(340)의 임피던스가 매우 높아지고, 그 결과 입력부(310)의 누설 전류가 커런트 블리딩부(340)로 흐르는 것을 막아주어 변환 이득이 감소하는 문제점을 해결할 수 있다. 또한, 추가된 인덕터(L)가 기생 캐패시터와 공진하여 간접적인 잡음을 감소시켜 낮은 잡음지수를 가질 수 있는 이점이 있다. 이에 관련된 내용은 Jinsung Park, Chang-Ho Lee 와 Byung-Sung Kim이 IEEE TRANSACTIONS ON MICROWAVE THEORY AND TECHNIQUES, VOL. 54, NO. 12 (DECEMBER 2006)에 게시한 "Design and Analysis of Low Flicker-Noise CMOS Mixers for Direct-Conversion Receivers"를 통해 알 수 있다.
하지만, 스위칭부(320)의 제2 트랜지스터(M2) 밑 제3 트랜지스터(M3)가 동시에 켜졌을 때, 입력부(310)에서 발생하는 1/f 잡음이 출력부(330)에 나타나는 문제점은 해결하지 못했다.
상기한 바와 같은 종래기술의 문제점을 해결하기 위해, 본 발명에서는 네거티브 피드백을 이용하여 1/f 잡음을 감소시킴과 동시에 이득을 유지할 수 있는 주파수 혼합기를 제안하고자 한다.
본 발명의 다른 목적들은 하기의 실시예를 통해 당업자에 의해 도출될 수 있을 것이다.
상기한 목적을 달성하기 위해 본 발명의 바람직한 일 실시예에 따르면, 전원부; RF(Radio frequency) 신호를 입력받는 입력부; LO 신호 및 상기 RF 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성하는 스위칭부; 상기 스위칭부에 의해 생성된 IF 신호를 출력하는 출력부: 및 상기 전원부와 상기 입력부 사이에 연결되고, 상기 출력부에 출력된 IF 신호를 네거티브 피드백하는 피드백부;를 포함하는 것을 특징으로 하는 주파수 혼합기가 제공된다.
상기 피드백부는 제1 트랜지스터를 포함하고, 상기 제1 트랜지스터의 소스 전극은 상기 전원부와 연결되고, 상기 제1 트랜지스터의 드레인 전극은 상기 입력부와 연결되며, 상기 제1 트랜지스터의 게이트 전극으로 상기 출력부에 출력된 IF 신호가 입력될 수 있다.
상기 피드백부는 피드백 저항을 더 포함하되, 상기 출력부에 출력된 IF 신호는 상기 피드백 저항을 통해 상기 제1 트랜지스터의 게이트 전극으로 입력될 수 있다.
상기 스위칭부는 제2 트랜지스터 및 제3 트랜지스터를 포함하고, 상기 피드백 저항은 제1 피드백 저항 및 제2 피드백 저항을 포함하고, 상기 제1 피드백 저항의 일단은 상기 제1 트랜지스터의 게이트 전극과 연결되고, 상기 제1 피드백 저항의 타단은 상기 제2 트랜지스터의 드레인 전극과 연결되고, 상기 제2 피드백 저항의 일단은 상기 제1 트랜지스터의 게이트 전극과 연결되고, 상기 제2 피드백 저항의 타단은 상기 제3 트랜지스터의 드레인 전극과 연결될 수 있다.
상기 출력부는 제1 출력 저항 및 제2 출력 저항을 포함하되, 상기 제1 출력 저항의 일단은 상기 전원부와 연결되고, 상기 제1 출력 저항의 타단은 상기 제2 트랜지스터의 드레인 전극 및 상기 제1 피드백 저항의 타단과 연결되고, 상기 제2 출력 저항의 일단은 상기 전원부와 연결되고, 상기 제2 출력 저항의 타단은 상기 제3 트랜지스터의 드레인 전극 및 상기 제2 피드백 저항의 타단과 연결되고, 상기 제2 트랜지스터의 드레인 전극 및 상기 제3 트랜지스터의 드레인 전극에서 상기 LO 신호가 출력될 수 있다.
상기 입력부는 제4 트랜지스터를 포함하며, 상기 제4 트랜지스터의 게이트 전극으로 상기 RF 신호가 입력되고, 상기 제4 트랜지스터의 드레인 전극과 상기 제1 트랜지스터의 드레인 전극은 연결될 수 있다.
상기 피드백부는 인덕터를 더 포함하되, 상기 제1 트랜지스터의 드레인 전극은 상기 인덕터를 통해 상기 입력부와 연결될 수 있다.
또한, 본 발명의 다른 실시예에 따르면, RF(Radio frequency) 신호를 입력받는 입력부; LO 신호 및 상기 RF 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성하는 스위칭부; 상기 스위칭부에 의해 생성된 IF 신호를 출력하는 출력부: 및 커런트 블리딩을 수행하고 상기 출력부에 출력된 IF 신호를 네거티브 피드백 하기 위한 제1 트랜지스터를 포함하는 피드백부;를 포함하는 것을 특징으로 하는 주파수 혼합기가 제공된다.
본 발명에 따른 주파수 혼합기는 네거티브 피드백을 이용하여 1/f 잡음을 감소시킴과 동시에 이득을 유지할 수 있는 장점이 있다.
도 1은 CMOS로 설계한 종래의 단일 평형 능동 주파수 혼합기의 일례를 도시한 도면이다.
도 2는 종래의 커런트 블리딩 기법을 이용한 단일 평형 능동 주파수 혼합기의 일례를 도시한 도면이다.
도 3은 종래의 커런트 블리딩 기법을 이용한 단일 평형 능동 주파수 혼합기의 다른 예를 도시한 도면이다.
도 4는 본 발명의 일 실시예에 따른 주파수 혼합기의 개략적인 구성을 도시한 도면이다.
도 5 및 도 6은 본 발명의 일 실시예에 따른 주파수 혼합기의 시뮬레이션 결과를 도시한 도면이다.
본 명세서에서 사용되는 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "구성된다" 또는 "포함한다" 등의 용어는 명세서상에 기재된 여러 구성 요소들, 또는 여러 단계들을 반드시 모두 포함하는 것으로 해석되지 않아야 하며, 그 중 일부 구성 요소들 또는 일부 단계들은 포함되지 않을 수도 있고, 또는 추가적인 구성 요소 또는 단계들을 더 포함할 수 있는 것으로 해석되어야 한다. 또한, 명세서에 기재된 "...부", "모듈" 등의 용어는 적어도 하나의 기능이나 동작을 처리하는 단위를 의미하며, 이는 하드웨어 또는 소프트웨어로 구현되거나 하드웨어와 소프트웨어의 결합으로 구현될 수 있다.
이하, 본 발명의 다양한 실시예들을 첨부된 도면을 참조하여 상술한다.
도 4는 본 발명의 일 실시예에 따른 주파수 혼합기의 개략적인 구성을 도시한 도면이다.
도 4를 참조하면, 본 발명의 일 실시예에 따른 주파수 혼합기(400)는 전원부(410), 입력부(420), 스위칭부(430), 출력부(440) 및 피드백부(450)를 포함한다.
여기서, 어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다.
이하, 각 구성 요소의 연결 관계를 상세하게 설명한다.
전원부(410)는 주파수 혼합기(400) 내의 구성 요소가 동작하기 위한 전원을 공급한다.
입력부(420)는 예를 들어 안테나를 통하여 특정 주파수를 가지는 RF(Radio frequency) 신호를 입력받는 부분으로서, 제4 트랜지스터(M4), 예를 들어 엔-모스 트랜지스터(N-MOS Transistor)를 포함한다. 여기서, 제4 트랜지스터(M4)의 게이트 전극으로 RF 신호가 입력된다.
스위칭부(430)는 입력부(420)와 연결되며, RF 신호 및 LO(Local Oscillator) 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성한다. 여기서, IF 신호는 RF 신호와 주파수만 다를 뿐 동일한 정보를 가지는 신호로서, RF 신호와 LO 신호의 주파수 차에 해당하는 주파수를 가진다.
또한, 스위칭부(430)는 전원부(410)에 상호 병렬로 연결된 제2 트랜지스터(M2) 및 제3 트랜지스터(M3)를 포함할 수 있다. 일례로, 제2 트랜지스터(M2) 및 제3 트랜지스터(M3)는 엔-모스 트랜지스터일 수 있다.
여기서, LO 신호는 LO+ 신호 및 LO- 신호를 포함하며, LO+는 제2 트랜지스터(M2)의 게이트 전극으로 인가되고, LO-는 제3 트랜지스터(M3)의 게이트 전극으로 인가된다. 또한, 제2 트랜지스터(M2)의 소스 전극 및 제3 트랜지스터(M3)의 소소 전극은 제4 트랜지스터(M4)의 드레인 전극과 연결된다.
출력부(440)는 스위칭부(430)의 트랜지스터들(M2 및 M3)과 각기 연결된 제1 출력 저항(RL1) 및 제2 출력 저항(RL2)을 포함하며, 스위칭부(430)에 의해 생성된 IF+ 신호 및 IF- 신호를 IF+단 및 IF-단을 통하여 출력시킨다.
여기서, IF+ 신호 및 IF- 신호는 RF 신호에 해당하는 제1 주파수와 LO 신호에 해당하는 제2 주파수 사이의 제3 주파수를 가질 수 있다. 예를 들어, 주파수 혼합기(300)는 제1 주파수의 RF 신호를 변환하여 제1 주파수보다 낮은 제3 주파수의 IF 신호를 출력시킨다. 다만, IF 신호는 RF 신호와 동일한 정보를 포함할 수 있다.
또한, 제1 출력 저항(RL1)의 일단 및 제2 출력 저항(RL2)의 일단은 전원부(410)와 연결되고, 제1 출력 저항(RL1)의 타단은 제2 트랜지스터(M2)의 드레인 전극과 연결되고, 제2 출력 저항(RL2)의 타단은 제3 트랜지스터(M3)의 드레인 전극과 연결된다.
피드백부(450)는 전원부(410)와 입력부(420) 사이에 연결되고, 출력부(440)에 출력된 IF 신호를 네거티브 피드백함과 함께 커런트 블리딩(Current Bleeding)을 수행한다.
세부적으로, 피드백부(450)는 제1 트랜지스터(M1-)와, 피드백 저항인 제1 피드백 저항(RF1) 및 제2 피드백 저항(RF2)과, 인덕터(L)를 포함한다.
제1 트랜지스터(M1-)는 일례로, 피-모스 트랜지스터(P-MOS Transistor)일 수 있으며, 제1 트랜지스터(M1-)의 소스 전극은 전원부(410)와 연결되고, 제1 트랜지스터(M1-)의 드레인 전극은 입력부(420) 즉, 제4 트랜지스터(M4)의 드레인 전극과 연결되며, 제1 트랜지스터(M1-)의 게이트 전극으로 출력부(440)에 출력된 IF 신호가 입력된다.
보다 상세하게, 출력부(440)에 출력된 IF 신호는 피드백 저항(RF1, RF2)을 통해 제1 트랜지스터(M1-)의 게이트 전극으로 입력된다. 즉, 제1 피드백 저항(RF1)의 일단은 제1 트랜지스터(M1-)의 게이트 전극과 연결되고, 제1 피드백 저항(RF1)의 타단은 제2 트랜지스터(M2)의 드레인 전극 및 제1 출력 저항(RL1)의 타단과 연결되며, 제2 피드백 저항(RF2)의 일단은 제1 트랜지스터(M1-)의 게이트 전극과 연결되고, 제2 피드백 저항(RF2)의 타단은 제3 트랜지스터(M3-)의 드레인 전극 및 제2 출력 저항(RL2)의 타단과 연결된다.
또한, 제1 트랜지스터(M1-)의 드레인 전극은 인덕터(L)를 통해 입력부(420)와 연결된다. 즉, 인덕터(L)의 일단은 제1 트랜지스터(M1-)의 드레인 전극과 연결되고, 인덕터(L)의 타단은 제4 트랜지스터(M4-)의 드레인 전극, 제2 트랜지스터(M2-)의 소스 전극 및 제3 트랜지스터(M3-)의 소스 전극과 연결된다.
이와 같은 피드백부(450)는 낮은 1/f 잡음과 고 이득의 특성을 보장하기 위해 추가되는 구성요소이다.
즉, 피드백부(450)는 출력부(440)의 IF 신호 및 1/f 잡음이 피드백 저항(RF1, RF2)를 통해서 제1 트랜지스터(M1-)의 게이트 전극에 입력된다. 즉, 노드 A에서, IF 신호는 차동 신호이기 때문에 서로 상쇄되고, 공통 모드 신호인 1/f 잡음만이 제1 트랜지스터(M1-)의 게이트 전극에 입력된다. 그 결과, 1/f 잡음은 피드백부(450)의 네거티브 피드백을 통해 잡음 전류로 변환되어 출력되며 입력부(420)에서 발생하는 1/f 잡음과 상쇄된다.
또한, 피드백부(450) 즉, 제1 트랜지스터(M1)는 네거티브 피드백 역할을 하는 동시에 커런트 블리딩 기능도 수행한다. 즉, 스위칭부(430)에 흐르는 전류를 감소시켜 출력부(440) 저항 값을 높일 수 있다. 그 결과, 상기한 수학식 1에 의해 고 이득을 가진다. 또한 출력부(440) 양쪽의 DC 전압은 동일한 값을 가지므로, 피드백 저항(RF1, RF2)에 의한 전류 소모 없이 고 이득, 저 잡음의 효과를 구현할 수 있다.
그리고, 인덕터(L)는 입력부(420)에 입력되는 높은 주파수의 영향으로 임피던스가 매우 높아진다. 따라서, 입력부(420)의 누설 전류가 제1 트랜지스터(M1)로 흐르는 것을 막아주어 변환 이득이 감소하는 문제점을 해결한다. 또한, 인덕터(L)는 기생 캐패시터와 공진하여 간접적인 잡음을 감소시키고, 그 결과 낮은 1/f 잡음을 가지는 효과가 있다.
도 5 및 도 6은 본 발명의 일 실시예에 따른 주파수 혼합기(400)의 시뮬레이션 결과를 도시한 도면이다.
도 5를 참조하면, 본 발명의 주파수 혼합기(400)의 출력 주파수인 100MHz에서의 변환 이득은 약 20.26dB이다. 또한, 도 6을 참조하면, 본 발명의 주파수 혼합기(400)의 출력 주파수인 100MHz에서의 잡음지수는 4.41dB이며, 1kHz에서의 1/f 잡음은 19.99dB이다. 따라서, 본 발명에 따른 주파수 혼합기는 도 3에 따른 주파수 혼합기에 비해서 고 이득, 저 잡음을 가진다.
이상과 같이 본 발명에서는 구체적인 구성 요소 등과 같은 특정 사항들과 한정된 실시예 및 도면에 의해 설명되었으나 이는 본 발명의 전반적인 이해를 돕기 위해서 제공된 것일 뿐, 본 발명은 상기의 실시예에 한정되는 것은 아니며, 본 발명이 속하는 분야에서 통상적인 지식을 가진 자라면 이러한 기재로부터 다양한 수정 및 변형이 가능하다. 따라서, 본 발명의 사상은 설명된 실시예에 국한되어 정해져서는 아니되며, 후술하는 특허청구범위뿐 아니라 이 특허청구범위와 균등하거나 등가적 변형이 있는 모든 것들은 본 발명 사상의 범주에 속한다고 할 것이다.

Claims (11)

  1. 전원부;
    RF(Radio frequency) 신호를 입력받는 입력부;
    LO 신호 및 상기 RF 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성하며, 제2 트랜지스터 및 제3 트랜지스터를 포함하는 스위칭부;
    상기 스위칭부에 의해 생성된 IF 신호를 출력하는 출력부: 및
    상기 전원부와 상기 입력부 사이에 연결되고, 상기 출력부에 출력된 IF 신호를 네거티브 피드백하며, 제1 트랜지스터, 제1 피드백 저항 및 제2 피드백 저항을 포함하는 피드백부;를 포함하되,
    상기 제1 트랜지스터의 소스 전극은 상기 전원부와 연결되고, 상기 제1 트랜지스터의 드레인 전극은 상기 입력부와 연결되며, 상기 제1 트랜지스터의 게이트 전극은 상기 제1 피드백 저항의 일단 및 상기 제2 피드백 저항의 일단과 연결되고,
    상기 제1 피드백 저항의 타단은 상기 제2 트랜지스터의 드레인 전극과 연결되고, 상기 제2 피드백 저항의 타단은 상기 제3 트랜지스터의 드레인 전극과 연결되며, 상기 제1 피드백 저항의 타단 및 상기 제2 피드백 저항의 타단으로 상기 출력부에 출력된 IF 신호가 입력되는 것을 특징으로 하는 주파수 혼합기.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 제1항에 있어서,
    상기 출력부는 제1 출력 저항 및 제2 출력 저항을 포함하되,
    상기 제1 출력 저항의 일단은 상기 전원부와 연결되고, 상기 제1 출력 저항의 타단은 상기 제2 트랜지스터의 드레인 전극 및 상기 제1 피드백 저항의 타단과 연결되고,
    상기 제2 출력 저항의 일단은 상기 전원부와 연결되고, 상기 제2 출력 저항의 타단은 상기 제3 트랜지스터의 드레인 전극 및 상기 제2 피드백 저항의 타단과 연결되고,
    상기 제2 트랜지스터의 드레인 전극 및 상기 제3 트랜지스터의 드레인 전극에서 상기 IF 신호가 출력되는 것을 특징으로 하는 주파수 혼합기.
  6. 제5항에 있어서,
    상기 입력부는 제4 트랜지스터를 포함하며,
    상기 제4 트랜지스터의 게이트 전극으로 상기 RF 신호가 입력되고, 상기 제4 트랜지스터의 드레인 전극과 상기 제1 트랜지스터의 드레인 전극은 연결되는 것을 특징으로 하는 주파수 혼합기.
  7. 제1항에 있어서,
    상기 피드백부는 인덕터를 더 포함하되,
    상기 제1 트랜지스터의 드레인 전극은 상기 인덕터를 통해 상기 입력부와 연결되는 것을 특징으로 하는 주파수 혼합기.
  8. 전원부;
    RF(Radio frequency) 신호를 입력받는 입력부;
    LO 신호 및 상기 RF 신호를 입력받아 IF(Intermediate Frequency) 신호를 생성하고, 제2 트랜지스터 및 제3 트랜지스터를 포함하는 스위칭부;
    상기 스위칭부에 의해 생성된 IF 신호를 출력하는 출력부: 및
    커런트 블리딩을 수행하고 상기 출력부에 출력된 IF 신호를 네거티브 피드백 하기 위한 제1 트랜지스터, 제1 피드백 저항 및 제2 피드백 저항을 포함하는 피드백부;를 포함하되,
    상기 제1 트랜지스터의 소스 전극은 상기 전원부와 연결되고, 상기 제1 트랜지스터의 드레인 전극은 상기 입력부와 연결되며, 상기 제1 트랜지스터의 게이트 전극은 상기 제1 피드백 저항의 일단 및 상기 제2 피드백 저항의 일단과 연결되고,
    상기 제1 피드백 저항의 타단은 상기 제2 트랜지스터의 드레인 전극과 연결되고, 상기 제2 피드백 저항의 타단은 상기 제3 트랜지스터의 드레인 전극과 연결되며, 상기 제1 피드백 저항의 타단 및 상기 제2 피드백 저항의 타단으로 상기 출력부에 출력된 IF 신호가 입력되는 것을 특징으로 하는 주파수 혼합기.
  9. 제8항에 있어서,
    상기 피드백부는 인덕터를 더 포함하되, 상기 인덕터를 통해 상기 제1 트랜지스터의 드레인 전극과 상기 입력부가 연결되는 것을 특징으로 하는 주파수 혼합기.
  10. 삭제
  11. 삭제
KR1020150175120A 2015-12-09 2015-12-09 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기 KR101732821B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150175120A KR101732821B1 (ko) 2015-12-09 2015-12-09 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150175120A KR101732821B1 (ko) 2015-12-09 2015-12-09 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기

Publications (1)

Publication Number Publication Date
KR101732821B1 true KR101732821B1 (ko) 2017-05-04

Family

ID=58743054

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150175120A KR101732821B1 (ko) 2015-12-09 2015-12-09 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기

Country Status (1)

Country Link
KR (1) KR101732821B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190024188A (ko) * 2017-08-31 2019-03-08 한양대학교 산학협력단 안정적으로 이득을 부스팅하는 주파수 혼합기

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100029234A1 (en) * 2008-07-25 2010-02-04 St-Ericsson Sa Mixer cell with a dynamic bleed circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100029234A1 (en) * 2008-07-25 2010-02-04 St-Ericsson Sa Mixer cell with a dynamic bleed circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190024188A (ko) * 2017-08-31 2019-03-08 한양대학교 산학협력단 안정적으로 이득을 부스팅하는 주파수 혼합기
KR101960181B1 (ko) * 2017-08-31 2019-03-19 한양대학교 산학협력단 안정적으로 이득을 부스팅하는 주파수 혼합기

Similar Documents

Publication Publication Date Title
US7529529B2 (en) Low noise, high-linearity RF front end receiver
EP2629434B1 (en) A front-end system for radio devices
US7449934B2 (en) CMOS mixer for use in direct conversion receiver
US7319851B2 (en) Mixer circuit, receiver comprising a mixer circuit, wireless communication comprising a receiver, method for generating an output signal by mixing an input signal with an oscillator signal
Murphy et al. 3.6 A noise-cancelling receiver with enhanced resilience to harmonic blockers
JP4805995B2 (ja) 抵抗性周波数のミキシング装置及びこれを用いた信号処理方法
Rout et al. Design of high gain and low noise CMOS Gilbert cell mixer for receiver front end design
US5721500A (en) Efficient CMOS amplifier with increased transconductance
KR101732821B1 (ko) 네거티브 피드백을 이용하여 1/f 잡음을 감소시킬 수 있는 주파수 혼합기
US7227406B2 (en) Differential amplifier for balanced/unbalanced converter
US7613440B2 (en) Mixer circuit
US7126424B2 (en) Interface circuit for connecting to an output of a frequency converter
US6400224B2 (en) Two stage low noise amplifier
US8190117B2 (en) Mixer circuit and radio communication device using the same
KR20100079080A (ko) 길버트 셀 타입 믹서
US9350297B2 (en) Active mixer and active mixing method
JP5344890B2 (ja) 周波数変換器
KR101663421B1 (ko) 저전력 특성을 가지는 자가 발진 주파수 혼합기
KR101197267B1 (ko) 직접확산 수신기에 사용하기 위한 혼합기
US8855590B2 (en) Radio frequency signal receiving device
KR101960181B1 (ko) 안정적으로 이득을 부스팅하는 주파수 혼합기
US20040116095A1 (en) High dynamic range radio frequency mixer
KR101898811B1 (ko) 주파수 혼합기
KR100689614B1 (ko) 초광대역 무선 통신 시스템의 수신 장치 및 이를 이용한신호 변환 방법
KR101663417B1 (ko) 높은 이득을 가지는 단일 평형 주파수 혼합기 및 이중 평형 주파수 혼합기

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant