KR101695341B1 - 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현 - Google Patents

솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현 Download PDF

Info

Publication number
KR101695341B1
KR101695341B1 KR1020147033735A KR20147033735A KR101695341B1 KR 101695341 B1 KR101695341 B1 KR 101695341B1 KR 1020147033735 A KR1020147033735 A KR 1020147033735A KR 20147033735 A KR20147033735 A KR 20147033735A KR 101695341 B1 KR101695341 B1 KR 101695341B1
Authority
KR
South Korea
Prior art keywords
data
zero
complement
value
detected
Prior art date
Application number
KR1020147033735A
Other languages
English (en)
Other versions
KR20150012269A (ko
Inventor
오현오
Original Assignee
엠파이어 테크놀로지 디벨롭먼트 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엠파이어 테크놀로지 디벨롭먼트 엘엘씨 filed Critical 엠파이어 테크놀로지 디벨롭먼트 엘엘씨
Publication of KR20150012269A publication Critical patent/KR20150012269A/ko
Application granted granted Critical
Publication of KR101695341B1 publication Critical patent/KR101695341B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0616Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1032Reliability improvement, data loss prevention, degraded operation etc
    • G06F2212/1036Life time enhancement
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 기술과 구현예가 일반적으로 개시된다.

Description

솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현{NUMERIC REPRESENTATION TO IMPROVE LIFE OF SOLID STATE STRAGE DEVICES}
여기에서 달리 지적되지 않는다면, 본 섹션에서 설명되는 내용은 본 출원에서 청구범위에 대한 종래 기술이 아니며, 본 섹션에 포함함으로써 선행 기술로 인정되지 않는다.
저장 시스템은 SSD(solid state drive)와 같은 솔리드 스테이트 저장 장치를 포함할 수 있다. SSD는 복수의 반도체 장치를 포함할 수 있다. 오랜 시간 동안, 데이터가 SSD로부터 기록(written)되고 판독(read)됨에 따라, 이러한 반도체 장치는 데이터가 손상 및/또는 손실되게 할 수 있는, 마모(wear)를 경험할 수 있어, SSD의 수명을 감소시킬 수 있다.
본 개시는, 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 일부 예시적인 방법, 장치 및 시스템을 기술한다. 솔리드 스테이트 저장 장치는 메모리 제어 모듈을 포함할 수 있다. 일부 예시적인 방법은, 메모리 제어 모듈에서, 기록 동작을 위해 데이터를 수신하는 단계, 수신된 데이터를 보수 표현(complementary representation) 데이터로 전환하는 단계 - 보수 표현 데이터는 수신된 데이터에 비교해 봤을 때 실질적으로 동일한 크기일 수 있고 솔리드 스테이트 저장 장치로의 저장을 위해 최적화될 수 있음 -, 솔리드 스테이트 저장 장치로 보수 표현 데이터를 기록하는 단계를 포함할 수 있다.
일부 예시적인 장치는 거기에 명령어를 저장하는 기계 판독가능 비일시적인 매체를 포함할 수 있다. 명령어는, 하나 이상의 프로세서에 의해 실행되는 경우, 메모리 제어 모듈로 하여금, 기록 동작을 위해 데이터를 수신하게 하고, 수신된 데이터를 보수 표현 데이터로 전환하게 하고, 일부 예시에서, 보수 표현 데이터는 수신된 데이터에 비교해 봤을 때 실질적으로 동일한 크기일 수 있고 솔리드 스테이트 저장 장치로의 저장을 위해 최적화될 수 있으며, 솔리드 스테이트 저장 장치로 표현 데이터를 동작적으로 기록하게 할 수 있다.
일부 예시적인 시스템은 SSD(solid state drive) 및 SSD에 통신으로 결합된 메모리 제어 모듈을 포함할 수 있다. 또한, 메모리 제어 모듈은 기록 동작을 위해 데이터를 수신하고, 수신된 데이터를 보수 표현 데이터로 전환하고, SSD로 보수 표현 데이터를 기록하도록 구성될 수 있다.
이상의 요약은 단순히 예시적인 것으로서 어떠한 방식으로든 제한적으로 의도된 것이 아니다. 이하의 상세한 설명과 도면을 참조함으로써, 상기 설명된 예시적인 양태, 실시예, 그리고 특징에 더하여, 추가적인 양태, 실시예, 그리고 특징 또한 명확해질 것이다.
본 개시의 전술한 특징 및 다른 특징은 첨부 도면과 결합하여, 다음의 설명 및 첨부된 청구범위로부터 더욱 충분히 명백해질 것이다. 이들 도면은 본 개시에 따른 단지 몇 개의 예시를 묘사할 뿐이고, 따라서, 본 개시의 범위를 제한하는 것으로 고려되어서는 안 될 것임을 이해하면서, 본 개시는 첨부 도면의 사용을 통해 더 구체적이고 상세하게 설명될 것이다.
도 1은 여기에서 개시된 다양한 실시예에 따라, 변환된 바이너리 형식를 갖는 숫자 데이터를 위한 데이터 표현을 나타내는 표이고,
도 2a 및 2b는 본 개시의 적어도 일부 실시예에 따라 배열된 예시적인 시스템을 도시하고,
도 3은 본 개시의 적어도 일부 실시예에 따라 기록 동작을 위해 데이터를 전환하기 위한 예시적인 프로세스를 도시하고,
도 4는 여기에서 개시된 다양한 실시예에 따라, 수신된 데이터를 변환하도록 구성될 수 있는 데이터 전환 모듈에 의해 실행될 수 있는 예시적인 프로세스를 도시하고,
도 5는 본 개시의 양상에 따라, 역변환(inverse transformation)을 수행하도록 구성될 수 있는 데이터 전환에 의해 실행될 수 있는 예시적인 프로세스를 도시하고,
도 6은 여기에서 기술된 적어도 일부 실시예에 따라 배열될 수 있는 예시적인 컴퓨터 프로그램 제품을 도시하고,
도 7은 당업자에 의해 구체화될 수 있는 것과 같은, 예시적인 컴퓨팅 장치를 도시하는 블록도이고, 모두 여기에서 기술된 적어도 일부 실시예에 따라 배열된다.
이하의 설명은 청구된 대상의 완전한 이해를 제공하기 위해 구체적인 세부사항과 함께 다양한 예시를 제시한다. 그러나, 청구된 대상이 여기에서 개시된 구체적인 세부사항의 일부 또는 그 이상이 없이도 실시될 수 있음이 당업자에 의해 이해될 것이다. 또한, 일부 상황에서, 잘 알려진 방법, 절차, 시스템, 컴포넌트 및/또는 회로는 청구된 대상을 불필요하게 불명료하게 하는 것을 피하기 위하여 상세하게 설명되지 않는다.
이하의 상세한 설명에서 본 개시의 일부를 이루는 첨부된 도면이 참조된다. 문맥에서 달리 지시하고 있지 않은 한, 통상적으로, 도면에서 유사한 부호는 유사한 컴포넌트를 나타낸다. 상세한 설명, 도면, 그리고 청구범위에 설명되는 예시적인 실시예는 제한적으로 여겨지지 않는다. 본 개시에서 제시되는 대상의 범위 또는 사상에서 벗어나지 않으면서도 다른 실시예가 이용되거나, 다른 변경이 이루어질 수 있다. 여기에서 일반적으로 설명되고, 도면에 도시되는 본 개시의 양태는 다양한 다른 구성으로 배열, 대체, 조합 및 설계될 수 있음과 이 모두가 여기에서 명시적으로 고려됨이 기꺼이 이해될 것이다.
본 개시는, 그 중에서도, 솔리드 스테이트 저장 장치의 수명을 향상시키는 것에 관련된 방법, 장치, 시스템 및 컴퓨터 판독가능 매체에 관련된다.
일반적으로, 솔리드 스테이트 저장 장치는 우세한 것으로 고려될 수 있다. 이에 제한되는 것은 아니나, 플래시 메모리(NOR형 플래시 메모리 또는 NAND형 플래시 메모리)를 포함하는 비휘발성 메모리과 같은 다양한 솔리드 스테이트 저장 장치가 있을 수 있다. 또한, 솔리드 스테이트 저장 장치는 RAM(random access memory), DRAM(dynamic RAM), 또는 SRAM(synchronous RAM)을 포함하는 휘발성 메모리를 포함할 수 있다. 솔리드 스테이트 저장 장치의 하나의 적용은 이에 제한되는 것은 아니나 SSD(solid state drive)와 같은 솔리드 스테이트 저장 장치를 갖는 종래의 전기 기계의 HDD(hard disk drive)를 대체할 수 있다.
HDD에 비해, SSD는 HDD와 유사한 방식에서 SDD에 저장된 데이터로의 액세스를 용이하게 하면서 데이터를 저장하도록 반도체 장치를 이용할 수 있다. 반도체 장치의 이용은 HDD보다 더 빠른 액세스 시간 및/또는 더 낮은 전력 소모를 허용하는 SSD를 도출할 수 있다. 그러나, 더 빠른 액세스 시간 및/또는 더 낮은 전력 소모는 예컨대, 반도체 장치가 악화되고 데이터의 신뢰할 수 있는 저장을 더 이상 제공할 수 없기 전에 제한된 시간 동안 기능할 수 있는 불리한 점이 있을 수 있다.
반도체 장치는 SSD에서 접근될 수 있고 저장될 수 있는 방식으로 인해 악화될 수 있다. 바이너리 데이터 시스템의 예시에 대해, 블록 내 메모리 셀의 디폴트 스테이트는 반도체 장치의 전기적인 본성에 부분적으로 인해 "1"일 수 있다. 따라서, 소거(erase) 동작 동안, 블록 내 메모리 셀은 값 "1"로 초기화될 수 있다. 소거 동작 동안, "0"의 값을 갖는 메모리 셀은 "0"에서 "1"로 변경될 수 있는 한편, "1"의 값을 갖는 메모리 셀은 변경되지 않을 수 있다. 그러므로, 기록 동작에 의해 "1"에서 "0"으로 변경된 값을 갖는 메모리 셀은 "1"로 유지되는 값을 갖는 메모리 셀보다 더 많은 마모를 가질 수 있다. 그러므로, 기록 동작 동안 "0" 기록의 양을 줄이는 것은 미래의 중첩 기록의 경우 또는 소거 동작을 줄일 수 있고 이에 의해 SSD의 마모를 줄일 수 있다.
데이터를 표현하기 위한 하나의 방법은 데이터의 2의 보수 표현(two's complement representation)을 사용하는 것을 수반할 수 있고, 계산에 관한 간략화된 계산(arithmetic)을 제공할 수 있다. 2의 보수 형식에 저장된 데이터를 위해 이용 가능한 간략화된 계산 동작으로 인해, 컴퓨터 시스템은 2의 보수 형식으로 그들의 데이터의 큰 일부를 여러 번 저장할 수 있다. 그러나, 2의 보수 형식은 통계적으로 가능한 수를 저장하는 경우 SSD의 마모를 증가시킬 수 있다.
예컨대, 저장된 정수 값의 빈도는 균일한 분포를 따르지 않을 수 있으나 대신 저장된 데이터의 통계적인 분포는 유사한 절대 값을 갖는 수를 우세하게 선호할 수 있다. 공통의 데이터 값은, 그의 2의 보수 표현이, 마모를 증가시킬 수 있는 많은 수의 "0" 비트를 통계적으로 포함할 수 있는 값을 갖는 것인 경향이 있을 수 있다. 또한, 더 작은 양수의 2의 보수 표현은, 마모를 또한 증가시킬 수 있는, 많은 수의 "0" 비트를 갖는 경향이 또한 있을 수 있다.
아래에서 더 상세히 논의될 바와 같이, 액세싱(예컨대, 기록 및 판독/프로그래밍 및 소거)은 SSD의 수명을 향상시키기 위한 방식에서 수행될 수 있다. 일부 예시에서, 액세싱은 SSD로 기록된 데이터를 전환하는 것을 포함할 수 있다.
일반적으로 (2의 보수와 같은)소스 숫자 표현(source numeric representation)에서 (여기에서 개시된 것과 같은)SSD 형식의 숫자 표현으로의 데이터의 변환은 입력/출력(I/O) 동작에서 다양한 스테이지에서 수행될 수 있다. 또한, 예시적인 SSD 형식의 숫자 표현에서 소스 숫자 표현으로의 역변환은 임의의 동일한 스테이지 또는 스테이지의 임의의 조합에서 수행될 수 있다. 예컨대, 애플리케이션으로서 실행되는 컴퓨터 프로그램 프로세스는 애플리케이션 내에서 숫자의 비트 표현을 통해 또는 일부 예시에서 라이브러리, 프리프로세서, 컴파일터 또는 링커 또는 그들의 임의의 조합에 의해 정의되는 데이터 유형의 도움과 함께 SSD 형식의 숫자를 저장하도록 동작 가능할 수 있다. 다른 예시에서, 운영체제는, 예컨대 파일 시스템(File System)과 연관된 저장 형식으로서 연관된 SSD 장치로, SSD 물리적 장치를 위한 장치 드라이버로서 볼륨 그룹으로부터 SSD 볼륨을 구별하도록 구성된 논리적인 볼륨 관리자(Logical Volume Manager)에서, 및/또는 FTL(Flash Translation Layer)에서 SSD-형식(SSD-Format)을 출력하도록 구성될 수 있다. 또한, 번역(translation)은 전형적인 컴퓨터에서 사용되는 것과 같은 로직의 시스템 또는 장치를 사용하여 수행될 수 있고 주변 버스상에서, 네트워크 상에서 또는 SSD에서, 또는 그들의 임의의 조합에서, 시스템 메모리에서 수행될 수 있다.
일부 실시예에서, 특정 데이터 세트는 0이 아닌 평균 값 또는 중앙 값(central value)을 포함하는 것으로 알려져 있을 수 있다. 이러한 경우에, 변환은 오프셋에 의해 0이 아닌 평균 값 또는 중앙 값을 제거한 후 차이 값을 위해 수행될 수 있고, 오프셋은 평균 값 또는 중앙 값을 0으로 이동하도록 선택될 수 있다. 오프셋은 저장된 데이터를 복구하도록 역변환을 용이하게 하기 위한 것으로 알려지거나 알려지는 것이 가능할 수 있다. 일부 예시에서, 오프셋은 세이브된 데이터와 연관될 수 있고, 예컨대 파일 시스템에서 따로 저장될 수 있다. 일부 예시에서, 데이터의 분포는 오프셋을 세이브하는 것을 요구하지 않으면서 알려질 수 있고 고유의 품질일 수 있다.
도 1은 여기에서 개시된 다양한 실시예에 따라, 변환된 바이너리 형식을 갖는 숫자 데이터를 위한 데이터 표현을 나타내는 표(100)이다. 표(100)은, 10진법(102)으로서, 2의 보수 형태의 바이너리 숫자(104)로서, 또는 변환된 바이너리 숫자(106)로서 표현될 수 있는, 정수를 포함한다. 표는 16 비트 숫자로 표현하고 있으나, 비트의 다른 수가 다양한 구현예를 위해 필수적일 수 있는 것으로 이용될 수 있다.
10진법(102)는 정수의 10진법 형식을 표현하는 열로 도시될 수 있고, 양수는 부호 없이 표현될 수 있고 음수는 마이너스 부호와 함께 표현될 수 있다. 2의 보수 바이너리(104)는 2의 보수 바이너리 형식에서 정수를 표현하는 열로서 도시될 수 있다. 2의 보수 시스템은 양 및 음수를 바이너리 숫자 표현으로 인코딩하도록 이용될 수 있다.
바이너리 수의 2의 보수는 1(one)의 보수를 결정하고 및 1을 더함으로써 결정될 수 있다. 숫자의 1의 보수는 숫자의 바이너리 표현에서 비트를 역전함으로써 결정될 수 있다.
전술된 바와 같이, 컴퓨터 데이터는 2의 보수 형식에서 저장될 수 있다. 제한이 아닌 예시로, 숫자{2, 1, 0, -1, -2}는, 전체로 취해지는 경우, 디스크로 통계적으로 기록될 수 있는 다섯 개의 정수의 대표적인 세트일 수 있다. 개시된 대상을 기술함에 있어서의 간편성을 위해, 각각의 예시적인 통계적인 분포와 맞을 수 있는 작은 절대값을 가지므로, 그리고 도 1에 제공되는 숫자 형식을 기술하는 것을 돕도록 예시를 제공하기 위하여 정수의 세트는 부분적으로 선택되었다. 임의의 다른 데이터가 사용될 수 있어, 따라서 청구된 대상이 이러한 양상에 제한되지 않음이 이해되어야 한다. 숫자는 {2, 1, 0, -1, -2}에 대응하는 행에서 열(104)에서 도시되는 2의 보수 바이너리 형식을 사용하여 표현될 수 있다. 각각의 2의 보수는 16 비트를 사용하여 표현될 수 있고, 예시의 다섯 개의 숫자는 다섯 개의 예시적인 정수를 나타내는 80개의 전체 비트(16비트 x 5)에 대응할 수 있다. 이러한 예시에서, 80개의 2의 보수 바이너리 비트의 중 47개는 "0"일 수 있다. 이러한 80 비트를 SSD로 저장하는 것은 47 비트를 "1"에서 "0"으로 설정하는 것을 요구할 수 있고, 이는 다음에는 SSD 상의 마모를 발생시킬 수 있다.
도 4에서 자세히 기술될 바와 같이, 2의 보수 바이너리 형식에서 SSD 형식으로의 예시적인 변환은 SSD 상의 마모를 줄일 수 있다. 일부 예시에서, 변환은 다음에 따라 구현될 수 있다: (1)2의 보수 형식에서 나타난 정수와 함께 시작하고, (2)정수의 부호를 결정하고, (3)양수(0 포함)이면, 정수의 1의 보수를 취하고, (4)음수이면, 최상위 비트(most significant bit)를 "0"으로 만듦으로써 부호 비트를 클리어한다. 2의 보수 바이너리 형식에서의 정수의 부호의 결정은 부호 비트(최상위 비트 또는 제1 비트일 수 있음)를 검사함으로써 수행될 수 있다. 부호 비트 내 "1"은 음의 값을 나타낼 수 있으며 "0"은 음이 아님(즉, 0을 포함하는 양(positive))을 나타낼 수 있다. 도 1 표(100)는 열(106)내 예시적인 변환의 결과를 도시한다.
도 5에서 자세히 기술될 바와 같이, SSD 형식에 세이브된 데이터의 2의 보수 형식으로의 역변환은 SSD로부터 데이터가 판독되는 경우 수행될 수 있다. 일부 예시에서, 역변환은 (1)SSD 형식에 나타난 정수와 함께 시작하고, (2)정수의 부호를 결정하고, (3)양(0 포함)이면, 최상위 비트를 "0"으로 만듦으로써 부호 비트를 설정하고 (4)음이면, 정수의 1의 보수를 취하는 것을 포함할 수 있다.
표(100)에서, 정수 "2"에 대한 2의 보수 바이너리(104)는 16 비트 바이너리 값 "0000 0000 0000 0010"으로 표현될 수 있다. 정수 "2"에 대한 부호 비트가 "0"으로 도시될 수 있으므로, 변환된 바이너리(106)는, 16 비트 바이너리 값 "1111 1111 1111 1101"로 도시된, 정수 "2"에 대한 변환된 바이너리(106)의 1의 보수를 결정함으로써 결정될 수 있다. 유사하게, "-1"에 대한 2의 보수 바이너리(104)는 16 비트 바이너리 값 "1111 1111 1111 1111"로 표현될 수 있다. "-1"에 대한 부호 비트가 "1"에 의해 지정될 수 있으므로, 변환된 바이너리(106)는 16 비트 바이너리 값 "0111 1111 1111 1111"에 의해 도시된, 정수 "-1"에 대한 변환된 바이너리(106)의 부호 비트를 클리어함으로써 결정될 수 있다.
부호와 상관 없이, 더 많은 "1"의 변환된 바이너리(106)가 가질 수 있는, 더 적은 절대 값이 표(100)에서 보일 수 있다. 도시된 바와 같이, 변환된 바이너리(106)는 종래의 방법에 비해 더 작은 값을 갖는 정수에 대해 더 많은 "1"을 가질 수 있다. 예컨대, 정수 "0"은 16 비트 "1"로 표현될 수 있다. 예시적인 위 {2, 1, 0, -1, -2}에 대해, 변환된 정수를 나타내도록 사용되는 80 비트는 6개의 0의 값을 이제 가질 수 있다. 반대로, 위에서 제공된 바와 같이, 본래의 2의 보수 값은 47개의 0의 값을 사용했다. 그러므로, 변환된 값을 SSD로 기록하는 것은 이러한 예시에서 더 적은 "0"의 사용을 요구할 수 있다. 또한, 변환된 데이터는 오직 80 비트를 요구하는 각각의 형식을 갖는 2의 보수 데이터보다 더 크지 않을 수 있다.
도 1에서, "0"의 정수 값은, 예시적인 변환을 이용하여 변환되는 경우 "0"의 16비트 변환된 표현이 열(106)에 도시된 바와 같이 16개의 "1" 비트로 구성될 수 있도록 전체 "1" 값 비트로 구성될 수 있다.
변환이, 이에 제한되지는 않으나 부동 소수점 유형 데이터 형식과 같은 임의의 유형의 데이터 형식을 포함하는 임의의 비트 너비(예컨대, 16 비트, 32 비트 등)에 적용 가능할 수 있어, 청구된 대상이 이러한 점에서 제한되지 않음이 당업자에 의해 이해될 것이다. 예컨대, 지수와 가수(exponent and mantissa)를 포함할 수 있는 부동 소수점 데이터 유형, 상이한 데이터 유형을 저장하도록 위에서 제공된 예시적인 변환에 대해 수정이 이루어질 수 있고, 이는 지수부와 가수부를 분리하여 변환의 적용을 요구할 수 있다. 또한, 변환은 부호가 없는 정수 데이터에 적용 가능할 수 있다.
나아가, 오프셋은, 입력 데이터의 모드 값 또는 중앙 값이 0으로 이동될 수 있도록 변환에 앞서 입력 값에 더해질 수 있다. 따라서, 오프셋은 본래 입력 값을 결정하도록 역변환 후 빼질 수 있다.
2의 보수 시스템의 변환 및 역변환 동작은 도 2a 및 2b에 관해 더 기술될 수 있다.
도 2a 및 2b는 본 개시의 적어도 일부 실시예에 따라 배열된 예시적인 시스템(200)을 도시한다. 도시된 바와 같이, 시스템(200)은 SSD에 통신으로 결합된 메모리 제어 모듈(202)을 포함할 수 있다. 또한, 메모리 제어 모듈(202)은 하나 이상의 컴포넌트, 데이터 수신 모듈(206), 데이터 전환 모듈(208), 데이터 기록 모듈(210), 데이터 판독 모듈(212)을 포함할 수 있다. 메모리 제어 모듈(202)의 하나 이상의 컴포넌트는 개별적인 컴포넌트로 도시될 수 있으나, 데이터 수신 모듈(206), 데이터 전환 모듈(208), 데이터 기록 모듈(210) 및/또는 데이터 판독 모듈(212)이 하나의 컴포넌트로 조합될 수 있거나 외부 컴포넌트일 수 있거나 그들 임의의 조합일 수 있음이 이해될 것이다.
일부 예시에서, 메모리 제어 모듈(202)은 SSD(204)와 통신으로 결합될 수 있고, 메모리 제어 모듈(202)은 기록, 판독 또는 소거 동작을 위해 구성될 수 있다.
데이터 수신 모듈(206)은 통신 채널(214)을 통해 외부 인터페이스(도시되지 않음)와 통신으로 결합될 수 있다. 일부 예시에서, 외부 인터페이스는 데이터 저장을 위해 SSD(204)로 액세스하도록 구성될 수 있는 호스트 머신일 수 있다. 데이터 수신 모듈(206)은 외부 인터페이스로부터 SSD(204)로 기록될 데이터를 수신하도록 동작 가능할 수 있고 SSD(204)에서 외부 인터페이스로 수신된 데이터를 포워드하도록 더 동작 가능할 수 있다.
일부 실시예에 따라, 데이터 전환 모듈(208)은 통신 채널(216)을 통해 데이터 수신 모듈(206)과 통신으로 결합될 수 있다. 데이터 전환 모듈(208)은 SSD(204)로 기록하기 위하여 데이터 수신 모듈(206)로부터 데이터를 수신하도록 동작 가능할 수 있다(예컨대, 기록 동작을 위해 데이터 수신). 또한, 데이터 전환 모듈(208)은 수신된 데이터를 SSD 형식의 데이터로 전환하고 그 것을 데이터 기록 모듈(210)로 포워드하도록 동작 가능할 수 있다. 데이터 전환 모듈(208)은 데이터 판독 모듈(212)로부터 수신된 SSD 형식의 데이터를, 다시 수신된 데이터로 전환하도록 더 작동 가능할 수 있다.
일부 예시에서, 데이터 기록 모듈(210)은 하나 이상의 통신 신호(218)를 통해 데이터 전환 모듈(208)로부터 SSD 형식의 데이터를 수신하도록 동작 가능할 수 있고 기록 통신 채널(222)을 통해 SSD(204)로의 기록을 용이하게 하도록 수신된 신호를 처리하도록 동작 가능할 수 있다. 일부 예시에서, 데이터 판독 모듈(212)은 판독 동작의 결과로 판독 통신 채널(224)을 통해 SSD(204)로부터 판독된 SSD 형식의 데이터를 수신하고, 하나 이상의 신호(220)를 통해 데이터 전환 모듈(208)로 판독된 데이터를 포워드하도록 동작 가능할 수 있다. 일부 예시에서, 데이터 기록 모듈(210) 및 데이터 판독 모듈(212)은 데이터 전환 모듈(208)로/로부터 통신 신호를 발송 및/또는 수신하고 SSD(204)로 기록 및/또는 그로부터 판독하도록 동작 가능한 하나의 기능적인 유닛으로 조합될 수 있다. 데이터 전환 모듈(208)은 도 2b에 관해 더 자세하게 기술될 수 있다.
일부 예시에서, 오프셋은 샘플 데이터 또는 샘플 데이터 세트의 모드 값 또는 중앙 값을 0으로 설정하도록 이용될 수 있다. 일부 예시에서, 데이터 전환 모듈(208)은 수신된 데이터 형식에서 SSD 형식으로의 임의의 변환에 앞서 오프셋을 더하도록 구성될 수 있다. 일부 예시에서, 데이터 전환 모듈(208)은 SSD 형식의 데이터에서 본래 수신된 데이터 형식으로의 역변환 이후 오프셋을 빼도록 구성될 수 있다.
도 2b는 여기에서 기술된 적어도 일부 실시예에 따라 배열되는 데이터 전환 모듈(208)의 예시를 도시한다. 데이터 전환 모듈(208)은 결정 모듈(226), 변환 모듈(228) 및/또는 역변환 모듈(230) 중 하나 이상을 포함할 수 있다. 데이터 전환 모듈(208)은 개별적인 컴포넌트로 도시될 수 있으나, 일부 예시적인 실시예에서, 결정 모듈(226), 변환 모듈(228) 및 역 변환 모듈(230)이 하나의 컴포넌트로 조합될 수 있거나, 외부 컴포넌트일 수 있거나, 그들의 임의의 조합일 수 있음이 이해되어야 한다. 또한, 일부 예시에서, 결정 모듈(226), 변환 모듈(228) 및 역변환 모듈(230)은 거기에 저장된 기계 실행가능 명령어 또는 데이터 구조를 갖는 기계 판독가능, 비일시적인 매체로 구현될 수 있다. 일부 실시예에서, 변환 모듈(228) 및 역변환 모듈(230)은 논리적으로 및/또는 물리적으로 동일할 수 있고 및/또는 중첩하는 컴포넌트 부분을 부분적으로 포함할 수 있다.
결정 모듈(226)은 입력 데이터 값의 부호를 결정하도록 동작 가능할 수 있다. 예시에서, 기록/판독 신호(232)는 SSD(204)로의 액세스를 기록 또는 판독하기 위한 하나 이상의 신호를 나타낼 수 있다. SSD(204)로의 기록 동작을 위해, 결정 모듈(226)은 데이터 수신 모듈(206)로부터 기록될 데이터를 수신할 수 있다. 결정 모듈(226)은 수신된 데이터가 "0"보다 갚거나 큰 값을 갖는지 결정하도록 더 동작 가능할 수 있고 신호(234)를 통해 변환 모듈(228)로 수신된 데이터를 포워드할 수 있다. SSD(204)로부터 판독 동작을 위해, 결정 모듈(226)은 데이터 판독 모듈(212)로부터 보수 표현 데이터를 수신할 수 있다. 결정 모듈(226)은 보수 표현 데이터가 "0"보다 작은 값을 갖는지 결정하고 보수 표현 데이터를 역 변환 모듈(230)로 신호(236)를 통해 포워드하도록 더 동작 가능할 수 있다.
변환 모듈(228)은 수신된 데이터를 음이 아닌 입력 데이터의 1의 보수를 취하거나 음의 입력 데이터의 부호 비트를 클리어함으로써 SSD 형식의 데이터로 변환하도록 동작가능할 수 있다. 수신된 데이터를 보수 표현 데이터로 변환하기 위한 예시가 도 3에 관해 기술될 수 있다.
역변환 모듈(230)은 음의 입력 데이터의 1의 보수를 취하거나 음이 아닌 입력 데이터의 부호 비트를 설정함으로써 SSD 형식의 데이터를 역변환하도록 동작 가능할 수 있다. 보수 표현 데이터를 수신된 데이터로 다시 복구하기 위한 예시적인 실시예는 도 4에 관해 기술될 수 있다.
도 2a-2b에 관해 도시된 바와 같이, SSD(204)로의 기록 동작을 위한 데이터는 SSD(204)의 마모를 줄이기 위해 "0"의 기록 수를 줄이기 위해 변환 동작에 의해 SSD 형식의 데이터로 전환될 수 있다. 또한 SSD(204)로부터 판독된 SSD 형식의 데이터는 역변환 동작에 의해 수신된 데이터로 다시 전환될 수 있다.
결정 모듈(226), 변환 모듈(228) 및/또는 역변환 모듈(230)을 포함하는 데이터 전환 모듈(208)은, 이에 제한되는 것은 아니지만 부호가 없는 정수 및 부동 소수점 숫자를 포함하는 다른 숫자 형식의 변환 및 역변환을 더 지원하기 위해 필수적으로 수정될 수 있다. 부동 소수점 수는 지수와 가수 성분으로 구성될 수 있으므로, 지수와 가수 각각은 예시적인 데이터 전환 모듈(208)과 같은 분리된 데이터 전환 모듈을 사용하여 변환 및/또는 역변환될 수 있다. 일부 예시에서, 데이터 전환 모듈(208)은 비트 너비를 변화시키는 것과 (지수와 가수와 같은)성분 부분을 변화시키는 것의 숫자 형식을 지원하도록 구성될 수 있다.
도 3은 본 개시의 적어도 일부 실시예에 따라 기록 동작을 위해 데이터를 전환하기 위한 예시적인 프로세스(300)를 도시한다. 예시된 예시에서, 프로세스(300) 및 여기에서 기술된 다른 프로세스는, 하드웨어, 소프트웨어 및/또는 펌웨어에 의해 수행될 수 있는 프로세싱 단계, 기능적인 동작, 사건 및/또는 작동 등으로 기술될 수 있는 다양한 기능적인 블록 또는 동작을 설명한다. 본 개시를 비추어 당업자는 도 3에 도시된 기능적인 블록에 대한 많은 대안이 다양한 구현예에서 실행될 수 있음을 인식할 것이다. 예컨대, 도 3에 도시된 프로세스(300)는 블록 또는 동작의 하나의 특정 순서를 포함할 수 있으나, 이러한 블록 또는 동작이 나타난 순서는 청구된 대상을 임의의 특정 순서로 반드시 제한하는 것은 아니다. 또한, 청구된 대상의 범위로부터 벗어나지 않으면서, 도 3에 도시되지 않은 개재된 동작 및/또는 도 3에 도시되지 않은 추가적인 동작이 이용될 수 있고 및/또는 도 3에 도시된 동작 중 일부는 제거될 수 있다. 예시적인 프로세스(300)는 예시적인 동작(302, 304 및/또는 306)에 의해 나타난 기능적인 동작 중 하나 이상을 포함할 수 있다.
도시된 바와 같이, 예시적인 프로세스(300)는 본 개시의 적어도 일부 실시예에 따라 기록 동작을 위해 데이터를 전환하기 위해 구현될 수 있다(참고, 예컨대 도 1 및 2). 프로세싱은 동작(302), "데이터 수신"에서 시작할 수 있고, 기록 동작을 위한 데이터는 메모리 제어 모듈(예컨데 도 2a의 메모리 제어 모듈(202))에서 수신될 수 있다.
프로세싱은 동작(302)에서 동작(304), "데이터 전환"으로 계속할 수 있고, 수신된 데이터는 SSD 형식의 데이터(예컨대 도 1의 표(100))로 전환될 수 있다. 일부 예시에서, 보수 표현 데이터는 수신된 데이터에 비교해 봤을 때 실질적으로 동일한 크기일 수 있고 솔리드 스테이트 저장 장치 내 저장을 위해 최적화될 수 있다.
프로세싱은 동작(304)에서 동작(306), "저장 장치로 데이터 기록"으로 계속할 수 있고, SSD 형식의 데이터는 솔리드 데이터 저장 장치(예컨대, 도 2a의 SSD(204))로 기록될 수 있다.
일부 예시에서, 오프셋은 데이터 또는 데이터 세트의 모드 또는 중앙 값을 0으로 설정하도록 이용될 수 있다. 일부 예시에서, 데이터 수신(302)에서 수신된 데이터는 수신된 데이터 형식에서 SSD 형식으로의 임의의 변환에 앞서 포함된 오프셋과 함께 나타날 수 있다.
예시적인 프로세스(300)의 더 상세한 것은 도 4와 도 5에 관해 기술될 수 있다.
도 4는 여기에서 개시된 다양한 실시예에 따라, 수신된 데이터를 변환하도록 구성될 수 있는 데이터 전환 모듈(208)에 의해 실행될 수 있는 예시적인 프로세스(400)를 도시한다. 예시적인 예시에서, 프로세스(400) 및 여기에서 기술된 다른 방법은 하드웨어, 소프트웨어 및/또는 펌웨어에 의해 수행될 수 있는 프로세싱 단계, 기능적인 동작, 사건 및/또는 작동 등으로 기술될 수 있는 다양한 기능적인 블록 또는 동작을 설명한다. 본 개시에 비추어 당업자는 도 4에 도시된 기능적인 블록에 대한 많은 대안이 다양한 구현에서 실행될 수 있음을 인식할 것이다. 예컨대, 도 4에 도시된 프로세스(400)는 블록 또는 동작의 하나의 특정 순서를 포함할 수 있으나, 이러한 블록 또는 동작이 표현되는 순서는 청구된 대상을 임의의 특정 순서로 반드시 제한하는 것은 아니다. 또한, 청구된 대상의 범위로부터 벗어나지 않으면서, 도 4에 도시되지 않은 개재하는 동작 및/또는 도 4에 도시된 추가적인 동작은 이용될 수 있고 및/또는 도 4에 도시된 동작 중 일부는 제거될 수 있다. 프로세스(400)는 블록(402, 404, 406, 408 및/또는 410)에 의해 도시된 동작 중 하나 이상을 포함할 수 있다.
도 4 및 5는 예시적인 데이터 X 및 Y를 참조할 수 있다. 명확성을 위해, 도 4는 X 및 Y를 사용하여 기술될 수 있고, X는 2의 보수 형식의 데이터를 나타낼 수 있고 Y는 SSD 형식의 데이터를 나타낼 수 있다. 도 5는 X 및 Y를 사용하여 기술되도록 계속할 수 있고 X는 2의 보수 형식의 데이터를 나타낼 수 있고, Y는 예시적인 SSD 형식의 데이터를 나타낼 수 있다.
도시된 바와 같이, 프로세스(400)는 동작(402), "X 입력"를 시작할 수 있고, 입력 데이터 X는 수신된 데이터를 SSD 형식의 데이터를 전환하기 위해 수신될 수 있다. 일 예시에서, 입력 데이터 X는 2의 보수 바이너리 시스템으로 표현된 정수일 수 있다. 도 2a를 다시 참조하여, 입력 데이터 X는 외부적인 인터페이스로부터 하나 이상의 신호(214)를 통해 데이터 수신 모듈(206)에 의해 수신될 수 있다.
프로세싱은 동작(402)에서 동작(404), "X>=0?"으로 계속할 수 있고, 입력 데이터 X는 양의 정수 또는 음의 정수인지 결정될 수 있다. 도 2b을 다시 참조하여, 결정 모듈(226)은 데이터 수신 모듈(206)로부터 입력 데이터 X를 수신할 수 있고 수신된 데이터가 "0"보다 크거나 같은 값을 갖는지 결정할 수 있다. 수신된 데이터가 "0"보다 크거나 같은 값을 갖는다고 결정되면, 결정 모듈(226)은 수신된 데이터를 변환 모듈(228)로 포워드할 수 있고, 프로세스는 동작(404)에서 동작(406), "Y=-X-1(1의 보수)"으로 계속할 수 있고, 입력 데이터 X의 1의 보수가 수행될 수 있다. 수신된 데이터가 "0"보다 크거나 같지 않는 값을 갖는다고 결정되면, 결정 모듈(226)은 변환 모듈(228)로 수신된 데이터를 포워드할 수 있고, 프로세스는 동작(404)에서 동작(408), "Y=mode(X,MAX)(부호 비트 클리어)"으로 계속할 수 있고, 입력 데이터 X의 부호 비트가 클리어될 수 있다.
동작(406)에서, 입력 데이터 X의 1의 보수는 입력 데이터 X의 바이너리 표현으로 비트를 전환함으로써 결정될 수 있다. 1의 보수 바이너리 숫자 시스템은 임의의 정수 값의 비트 보수는 값의 산수적인 음이 됨으로써 특징될 수 있고, 숫자의 비트를 전환하는 것은 0으로부터 값을 빼는 것과 실질적으로 동일한 결과를 생성할 수 있다. 동작(406)에서, 입력 데이터 X의 1의 보수는 출력 데이터 Y로 생성될 수 있고, Y=-X-1(X를 음으로 하고 "1"을 뺌)이다. 프로세싱은 동작(406)에서 동작(410), "Y 출력"로 계속할 수 있고, 출력 데이터 Y가 출력될 수 있다.
동작(408)에서, 부호 비트는 mode(X, MAX)를 결정함으로써 클리어될 수 있고, MAX는 N 비트 수에 대한 (2N-1--)이고 출력 데이터 Y는 동작(410)으로 포워드될 수 있다.
동작(410)은 프로세스(400)의 종료를 표시할 수 있고, 출력 데이터 Y는 SSD 형식의 데이터를 나타낼 수 있고 SSD 형식의 데이터는 도 2의 SSD(204)로 기록을 위해 데이터 기록 모듈(210)로 포워드될 수 있다.
도 4를 참조하여 논의된 바와 같이, 일 예시에서, 변환 동작은 입력 데이터 X를 위해 수행될 수 있다. 입력 데이터 X가 "0"보다 크거나 같은 값을 가질 수 있으면, 입력 데이터 X의 1의 보수는 출력 데이터 Y를 위해 결정될 수 있다. 입력 데이터 X는 "0"보다 작은 값을 가질 수 있으면, 입력 데이터 X의 부호 비트는 출력 데이터 Y를 결정하도록 클리어될 수 있다. 출력 데이터 Y는 여기에서 개시된 다양한 실시예에 따라, 변환된 바이너리 데이터를 나타낼 수 있다.
일부 예시에서, 오프셋은 데이터 또는 데이터 세트의 모드 또는 중앙 값을 0으로 설정하도록 사용될 수 있다. 일부 예시에서, X 입력(402)는 수신된 데이터 형식으로 SSD 형식으로의 변환에 앞서 오프셋을 포함할 수 있다.
도 5는 본 개시의 양상에 따라, 역변환을 수행하도록 구성될 수 있는 데이터 전환에 의해 실행될 수 있는 예시적인 프로세스(500)를 도시한다. 예시된 예시에서, 프로세스(500) 및 여기에서 기술된 다른 프로세스는 하드웨어, 소프트웨어 및/또는 펌웨어에 의해 수행될 수 있는 프로세싱 단계, 기능적인 동작, 사건 및/또는 작동 등으로 기술될 수 있는 다양한 기능적인 블록 또는 동작을 설명한다. 본 개시에 비추어 당업자는 도 5에 도시된 기능적인 블록에 대한 많은 대안이 다양한 구현예에서 실행될 수 있음을 인식할 것이다. 예컨대, 도 5에 도시된 프로세스(500)은 블록 또는 동작의 하나의 특정적인 순서를 포함할 수 있으나, 이러한 블록 또는 동작이 나타나지 않은 순서는 임의의 특정 순서로 청구된 대상을 반드시 제한하는 것은 아니다. 또한, 청구된 대상의 범위로부터 벗어나지 않으면서, 도 5에 도시되지 않은 개재하는 동작 및/또는 도 5에 도시되지 않은 추가적인 동작은 이용될 수 있고 및/또는 도 5에 도시된 동작 중 일부는 제거될 수 있다. 프로세스(500)는 블록(502, 504, 506, 508 및/또는 510)에 의해 도시된 하나 이상의 동작을 포함할 수 있다.
도시된 바와 같이, 프로세스(500)는 입력 데이터 Y가 역변환을 수행하기 위해 수신되는 경우, 동작(502), "Y 입력"에서 시작할 수 있다. 일 예시에서, 입력 데이터 Y는 SSD(204)의 판독 동작의 결과로 데이터 판독 모듈(212)로부터 수신된 보수 표현 데이터일 수 있다.
프로세싱은 동작(502)에서 동작(504), "Y<0?"으로 계속할 수 있고, 입력 데이터 Y는 "0"보다 작은 값을 가지는지 결정될 수 있다. 도 2b를 다시 참조하면, 결정 모듈(226)은 데이터 판독 모듈(212)로부터 입력 데이터 Y를 수신할 수 있고 입력 데이터 Y가 "0"보다 작은 값을 갖는지 결정될 수 있다. 입력 데이터 Y가 "0"보다 작다고 결정되는 경우, 결정 모듈(226)은 역변환 모듈(230)로 입력 데이터를 포워드할 수 있고 프로세싱은 동작(504)에서 동작(506), "X=-Y-1(1의 보수)"로 계속할 수 있고, 입력 데이터 Y의 1의 보수가 수행될 수 있다. 입력 데이터 Y가 "0"보다 작은 값을 갖는 경우, 결정 모듈(226)은 역변환 모듈(230)로 입력 데이터를 포워드할 수 있고, 프로세싱은 동작(504)에서 동작(508), "X=Y-MAX(부호 비트 설청)"으로 계속할 수 있고, 부호 비트가 설정될 수 있다.
동작(506)에서, 입력 데이터 Y의 역변환은 입력 데이터 Y의 부호를 변화시키고 "1"을 뺌으로써 수행될 수 있다. 도시된 바와 같이, 입력 데이터 Y의 1의 보수는 X=-Y-1(Y를 음으로 하고 "1"을 뺌)으로 생성될 수 있다. 프로세싱은 동작(506)에서 동작(510), "X 출력"으로 계속할 수 있고, X가 출력될 수 있다. 일 예시에서, 입력 데이터 Y는 SSD(204)로 기록하기 위해 본래 수신될 수 있었던 2의 보수 바이너리 데이터 X로 다시 전환될 수 있는 보수 표현 데이터를 표현할 수 있다.
동작(508)에서, 부호 비트는 X=Y-MAX를 생성함으로써 설정될 수 있고, 출력 X는 동작(510)으로 포워드될 수 있다.
동작(510)은 프로세스(500)의 종료를 나타낼 수 있고, 출력 X는 SSD(204)로 기록하기 위해 본래 수신될 수 있었던 2의 보수 데이터를 나타낼 수 있다. 출력 X는 기록 동작의 결과로 SSD(204)로부터 판독된 데이터를 나타낼 수 있는, 데이터 수신 모듈(206)로 포워드될 수 있다.
도 5에 관해 논의된 바 와 같이, 여기에서 개시된 다양한 실시예에 따라 입력 데이터 Y의 역변환 동작이 수행될 수 있다. 입력 데이터 Y가 "0"보다 작은 값을 갖는 경우, 입력 데이터 Y의 1의 보수는 출력 X에 대해 결정될 수 있다. 입력 데이터 Y는 "0"보다 크거나 같은 값을 갖는 경우, 입력 데이터 Y의 부호 비트가 출력 X를 결정하도록 설정될 수 있다. 출력 X는 2의 보수 형식에서 본래 수신된 데이터를 나타낼 수 있다.
일부 예시에서, 오프셋은 데이터 또는 데이터 세트의 모드 또는 중앙 값을 0으로 설정하도록 사용될 수 있다. 일부 예시에서, X 출력(510)은 수신된 데이터 형식에서 SSD 형식으로의 변환 후 오프셋을 뺄 수 있다.
일반적으로, 도 3, 4 및 5 및 여기에서 다른 곳에 관해 기술된 방법은 컴퓨터 프로그램 제품에서 구현될 수 있거나, 임의의 적절한 컴퓨팅 시스템 상에서 실행 가능 할 수 있다. 예컨대, 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 컴퓨터 프로그램 제품이 제공될 수 있다. 예시적인 컴퓨터 프로그램 제품은 도 5 그리고 여기에서 다른 곳에 관해 기술될 수 있다.
도 6은 여기에서 기술된 적어도 일부 실시예에 따라 배열될 수 있는 예시적인 컴퓨터 프로그램 제품(600)을 도시한다. 프로그램 제품(600)은 신호 베어링 매체(602)를 포함할 수 있다. 신호 베어링 매체(602)는, 하나 이상의 프로세서에 의해 실행되는 경우, 컴퓨팅 장치로 하여금 도 3, 4 및 5에 관해 전술된 기능성을 동작적으로 제공하게 할 수 있는 명령어(604)를 갖는 기계 판독가능 비 일시적인 매체를 포함할 수 있다. 그러므로, 예컨대, (도 2a 및 2b에서 도시된)메모리 제어 모듈(208)은 신호 베어링 매체(602)에 의해 전달되는 명령어(604)의 실행에 응답하여 도 3에 도시된 동작 중 하나 이상을 수행할 수 있다.
일부 구현예에서, 신호 베어링 매체(602)는 하드 디스크 드라이브, CD(Compact Disc), DVD(Digital Versatile Disc), 디지털 테이프, 메모리 등과 같은 비일시적인 컴퓨터 판독 가능 매체(606)를 포함할 수 있으나, 이에 제한되지는 않는다. 일부 구현예에서, 신호 베어링 매체(602)는 메모리, 읽기/쓰기(R/W) CD, R/W DVD 등과 같은 기록 가능 매체(608)를 포함할 수 있으나, 이에 제한되지는 않는다. 일부 구현예에서, 신호 베어링 매체(602)는 디지털 및/또는 아날로그 통신 매체(예컨대, 광섬유 케이블, 도파관(waveguide), 유선 통신 링크, 무선 통신 링크 등)와 같은 통신 매체(610)를 포함할 수 있으나, 이에 제한되지는 않는다.
도 7은 여기에서 기술된 적어도 일부 실시예에 따라 배열되는, 당업자에 의해 구체화될 수 있는 것과 같은, 예시적인 컴퓨팅 장치(700)를 도시하는 블록도이다. 다양한 예시에서, 컴퓨팅 장치(700)는 여기에서 논의된 솔리드 스테이트 저장 장치의 수명을 향상시키도록 구성될 수 있다. 다양한 예시에서, 컴퓨팅 장치(700)는 여기에서 논의된 보수 표현 데이터로 데이터를 전환하도록 구성될 수 있다.
기본 구성(700)의 일 예시에서, 컴퓨팅 장치(700)는 하나 이상의 프로세서(710) 및 시스템 메모리(720)를 포함할 수 있다. 메모리 버스(730)는 하나 이상의 프로세서(710)와 시스템 메모리(720) 사이의 통신을 위해 사용될 수 있다.
요구되는 구성에 따라, 프로세서(710)는 마이크로프로세서(μP), 마이크로컨트롤러(μC), 디지털 신호 프로세서(DSP) 또는 그 임의의 조합을 포함하는 임의의 유형일 수 있지만, 이에 한정되는 것은 아니다. 하나 이상의 프로세서(710)는 레벨 1 캐시(711) 및 레벨 2 캐시(712)와 같은 하나 이상의 레벨의 캐싱, 프로세서 코어(713) 및 레지스터(714)를 포함할 수 있다. 예시적인 프로세서 코어(713)는 ALU(arithmetic logic unit), FPU(floating point unit), DSP 코어(digital signal processing core), 또는 그 임의의 조합을 포함할 수 있다. 예시적인 메모리 컨트롤러(715)는 또한 하나 이상의 프로세서(710)와 사용될 수 있거나, 또는 몇몇 구현예에서, 메모리 컨트롤러(715)는 하나 이상의 프로세서(710)의 내부 부품일 수 있다.
요구되는 구성에 따라, 시스템 메모리(720)는 (RAM과 같은) 휘발성 메모리, (ROM, 플래시 메모리 등과 같은) 비휘발성 메모리, 또는 그 임의의 조합을 포함할 수 있지만, 이에 한정되지 않는 임의의 유형일 수 있다. 시스템 메모리(720)는 운영 체제(721), 하나 이상의 애플리케이션(722), 및 프로그램 데이터(724)를 포함할 수 있다. 하나 이상의 애플리케이션(722)은 도 3, 4 및 5의 프로세스(300, 400 및 500)에 관해 기술되는 기능적인 블록 및/또는 동작을 여기에서 포함하여 기술되는 기능을 수행하도록 배열되는 데이터 전환 알고리즘(723)을 포함할 수 있다. 프로그램 데이터(724)는 데이터 전환 알고리즘(723)과 함께 사용하기 위하여 데이터(725)를 포함할 수 있다. 일부 예시적인 실시예에서, 하나 이상의 애플리케이션(722)은 솔리드 스테이트 저장 장치로 및/또는 그로부터 기록 및/또는 판독하기 위해 데이터를 전환하는 것의 구현예가 여기에서 기술되는 바와 같이 제공될 수 있도록 운영체제(721) 상에서 프로그램 데이터(724)와 함께 동작하도록 배열될 수 있다. 예컨대, 시스템(200)(도 2에 도시됨)은, 데이터를 전환하는 것의 구현예가 여기에서 기술된 바와 같이 제공될 수 있도록 컴퓨팅 장치(700)의 모두 또는 일부를 포함할 수 있으며 하나 이상의 애플리케이션(722)의 모두 또는 일부를 수행하는 것이 가능할 수 있다. 기술된 기본 구성(701)은 파선 내의 컴포넌트에 의해 도 7에 도시된다.
컴퓨팅 장치(700)는 추가적인 특징 또는 기능, 및 기본 구성(701)과 임의의 요구되는 장치와 인터페이스 간 통신을 용이하게 하기 위한 추가적인 인터페이스를 가질 수 있다. 예를 들면, 버스/인터페이스 컨트롤러(740)는 저장 인터페이스 버스(741)를 통한 기본 구성(701)과 하나 이상의 데이터 저장 장치(750) 간의 통신을 용이하게 하는데 사용될 수 있다. 하나 이상의 데이터 저장 장치(750)는 분리형 저장 장치(751), 비분리형 저장 장치(752), 또는 그들의 조합일 수 있다. 분리형 저장 장치 및 비분리형 저장 장치의 예로는, 몇 가지 말하자면, 플렉서블 디스크 드라이브 및 하드 디스크 드라이브(HDD)와 같은 자기 디스크 장치, 컴팩트 디스크(CD) 드라이브 또는 디지털 다기능 디스크(DVD) 드라이브와 같은 광 디스크 드라이브, 고체 상태 드라이브(solid state drive; SSD), 및 테이프 드라이브가 포함된다. 예시적인 컴퓨터 저장 매체는, 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 다른 데이터와 같은 정보의 저장을 위한 임의의 방법 또는 기술로 구현된 휘발성 및 비휘발성의, 분리형 및 비분리형 매체를 포함할 수 있다.
시스템 메모리(720), 분리형 저장 장치(751) 및 비분리형 저장 장치(752)는 모두 컴퓨터 저장 매체의 예이다. 컴퓨터 저장 매체는 RAM, ROM, EEPROM, 플래시 메모리 또는 다른 메모리 기술, CD-ROM, 디지털 다기능 디스크(DVD) 또는 다른 광학 저장 장치, 자기 카세트, 자기 테이프, 자기 디스크 저장 장치 또는 다른 자기 저장 장치, 또는 원하는 정보를 저장하는데 사용될 수 있고 컴퓨팅 장치(700)에 의해 액세스될 수 있는 임의의 다른 매체를 포함하지만, 이에 한정되는 것은 아니다. 그러한 임의의 컴퓨터 저장 매체는 컴퓨팅 장치(700)의 일부일 수 있다.
컴퓨팅 장치(700)는 버스/인터페이스 컨트롤러(740)를 통한 다양한 인터페이스 장치(예를 들면, 출력 인터페이스, 주변 인터페이스 및 통신 인터페이스)로부터 기본 구성(701)으로의 통신을 용이하게 하기 위한 인터페이스 버스(742)도 포함할 수 있다. 예시적인 출력 인터페이스(760)는 그래픽 처리 유닛(761) 및 오디오 처리 유닛(862)을 포함하며, 이는 하나 이상의 A/V 포트(763)를 통해 디스플레이 또는 스피커와 같은 다양한 외부 장치로 통신하도록 구성될 수 있다. 예시적인 주변 인터페이스(770)는 직렬 인터페이스 컨트롤러(771) 또는 병렬 인터페이스 컨트롤러(772)를 포함하며, 이는 하나 이상의 I/O 포트(773)를 통해 입력 장치(예를 들면, 키보드, 마우스, 펜, 음성 입력 장치, 터치 입력 장치 등) 또는 다른 주변 장치(예를 들면, 프린터, 스캐너 등)와 같은 외부 장치와 통신하도록 구성될 수 있다. 예시적인 통신 인터페이스(780)는 네트워크 컨트롤러(781)를 포함하며, 이는 하나 이상의 통신 포트(782)를 통해 네트워크 통신 상에서의 하나 이상의 다른 컴퓨팅 장치(790)와의 통신을 용이하게 하도록 배치될 수 있다.
통신 연결은 통신 매체의 일 예시일 수 있다. 통신 매체는 전형적으로 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈, 또는 반송파 또는 다른 전송 메커니즘 같은 변조된 데이터 신호 내의 다른 데이터에 의해 구현될 수 있고, 임의의 정보 전달 매체를 포함할 수 있다. "변조된 데이터 신호"는 신호 내에 정보를 인코딩하기 위한 방식으로 설정되거나 변경된 특성 중 하나 이상을 갖는 신호일 수 있다. 제한적인지 않은 예로서, 통신 매체는 유선 네트워크 또는 직접 유선 접속과 같은 유선 매체, 및 음파, 무선 주파수(RF), 적외선(IR) 및 다른 무선 매체와 같은 무선 매체를 포함할 수 있다. 여기서 사용되는 컴퓨터 판독가능 매체라는 용어는 저장 매체 및 통신 매체 둘 다를 포함할 수 있다.
컴퓨팅 장치(700)는, 휴대 전화, PDA(personal data assistant), 개인용 미디어 플레이어 장치, 무선 웹-워치(web-watch) 장치, 개인용 헤드셋 장치, 특수 용도 장치, 또는 위 기능 중 임의의 것을 포함할 수 있는 하이브리드 장치 같은 소형 폼 팩터(small-form factor)의 휴대용(또는 모바일) 전자 장치의 일부로서 구현될 수 있다. 컴퓨팅 장치(700)는 또한 랩톱 컴퓨터 및 랩톱이 아닌 컴퓨터 구성을 모두 포함하는 개인용 컴퓨터로서 구현될 수 있다. 또한, 컴퓨팅 장치(700)는 무선 기지국의 일부 또는 다른 무선 시스템 또는 장치로 구현될 수 있다.
이상의 상세한 설명의 일부분은 컴퓨터 메모리와 같은 컴퓨팅 시스템 메모리 내에 저장된 데이터 비트 또는 이진 디지털 신호 상에서의 동작의 알고리즘 또는 기호적 표현의 관점에서 제시된다. 이러한 알고리즘적인 설명 또는 표현은 데이터 프로세싱 분야의 당업자가 그들 연구의 실체를 다른 당업자에게 전달하기 위하여 사용하는 기법의 예시이다. 여기에서, 그리고 일반적으로, 알고리즘은 요구되는 결과로 이끄는 일관된 일련의 동작이나 유사한 프로세싱이 되도록 고려된다. 이러한 맥락에서, 동작 또는 프로세싱은 물리량의 물리적 조작을 수반한다. 보통, 반드시 필요하지는 않지만, 그러한 양은 저장, 전송, 조합, 비교나 아니면 조작될 수 있는 전기 또는 자기 신호의 형태를 취할 수 있다. 주로 일반 관습의 이유로, 비트, 데이터, 값, 요소, 심볼, 문자, 용어, 숫자 또는 번호 등으로 그러한 신호를 지칭하는 것이 때때로 편리함이 입증되었다. 그러나, 이들 및 유사한 용어 모두는 적절한 물리량과 연관될 것이고, 단지 편리한 라벨(label)임이 이해되어야 한다. 달리 구체적으로 언급되지 않는다면, 이하의 논의로부터 분명하게 될 바와 같이, 본 명세서의 논의에 걸쳐 "프로세싱", "컴퓨팅", "계산", "결정" 등과 같은 용어를 사용하는 것은, 컴퓨팅 장치의 메모리, 레지스터, 또는 기타 정보 저장 장치, 전송 장치, 또는 디스플레이 장치 내의 물리적 전자적 또는 자기적 양으로 표현된 데이터를 조작하거나 변환하는 컴퓨팅 장치의 동작이나 프로세스와 관련 있음이 인정된다.
청구된 대상은 여기에서 기술된 특정 구현예의 범위에 제한되지 않는다. 예컨대, 일부 구현예는, 예컨대 다른 구현예가 소프트웨어 및/또는 펌웨어에서 있을 수 있는 반면, 장치 또는 장치의 조합에서 동작하도록 이용될 수 있는 것과 같은 하드웨어에서 있을 수 있다. 또한, 청구된 대상은 이러한 점에서 범위에서 제한되지 않으나, 일부 구현예는 신호 베어링 매체, 저장 매체 및/또는 저장 매체들과 같은, 하나 이상의 물품을 포함할 수 있다. CD-ROM, 컴퓨터 디스크 플래시 메모리 등과 같은 이러한 저장 매체는 예컨대 컴퓨팅 시스템, 컴퓨팅 플랫폼, 또는 다른 시스템과 같은 컴퓨팅 장치에 의해 실행되는 경우, 예컨대 전술된 구현예 중 하나와 같은 청구된 대상에 따라 프로세서의 실행을 야기할 수 있는 명령어를 저장할 수 있다. 하나의 가능성으로서, 컴퓨팅 장치는 하나 이상의 프로세싱 유닛 또는 프로세서, 디스플레이, 키보드 및/또는 마우스와 같은 하나 이상의 입력/출력 장치, 및 정적 랜덤 액세스 메모리, 동적 랜덤 액세스 메모리, 플래시 메모리 및/또는 하드 드라이브와 같은 하나 이상의 메모리를 포함할 수 있다.
시스템 양상들의 하드웨어와 소프트웨어 구현 사이에는 구별이 거의 없다. 하드웨어 또는 소프트웨어의 사용은 일반적으로 (그러나 어떤 맥락에서 하드웨어 및 소프트웨어 사이의 선택이 중요하게 될 수 있다는 점에서 항상 그런 것은 아니지만) 비용 대비 효율의 트레이드오프(tradeoff)를 나타내는 설계상 선택(design choice)이다. 여기에서 기술된 프로세스 및/또는 시스템 및/또는 다른 기술들이 영향 받을 수 있는 다양한 수단(vehicles)(예를 들어, 하드웨어, 소프트웨어 및/또는 펌웨어)이 있으며, 선호되는 수단은 프로세스 및/또는 시스템 및/또는 다른 기술이 사용되는 맥락(context)에 따라 변경될 것이다. 예를 들어, 만약 구현자가 속도 및 정확도가 중요하다고 결정하면, 구현자는 주로 하드웨어 및/또는 펌웨어(firmware) 수단을 선택할 수 있고, 만약 유연성이 중요하다면, 구현자는 주로 소프트웨어 구현을 선택할 수 있으며, 또는, 또 다른 대안으로서, 구현자는 하드웨어, 소프트웨어, 및/또는 펌웨어 중 일부 조합을 선택할 수 있다.
전술한 상세한 설명은 블록도, 흐름도, 및/또는 예시의 사용을 통해 장치 및/또는 프로세스의 다양한 실시예를 설명하였다. 그러한 블록도, 흐름도, 및/또는 예시가 하나 이상의 기능 및/또는 동작을 포함하는 한, 당업자라면 그러한 블록도, 흐름도, 또는 예시 내의 각각의 기능 및/또는 동작은 하드웨어, 소프트웨어, 펌웨어, 또는 실질적으로 그들 임의의 조합의 넓은 범위에 의해 개별적으로 및/또는 집합적으로 구현될 수 있다는 것이 이해될 것이다. 일 실시예에서, 여기에서 기술된 대상의 몇몇 부분은 ASIC(Application Specific Integrated Circuit), FPGA(Field Programmable Gate Array), DSP(Digital Signal Processor) 또는 다른 집적의 형태를 통해 구현될 수 있다. 그러나, 당업자라면, 여기에서 기술된 실시예의 일부 양상이, 하나 이상의 컴퓨터 상에 실행되는 하나 이상의 컴퓨터 프로그램(예를 들어, 하나 이상의 컴퓨터 시스템 상에 실행되는 하나 이상의 프로그램), 하나 이상의 프로세서 상에서 실행되는 하나 이상의 프로그램(예를 들어, 하나 이상의 마이크로프로세서 상에서 실행되는 하나 이상의 프로그램), 펌웨어 또는 실질적으로 그들의 조합으로서, 전체적으로 또는 부분적으로 균등하게 집적 회로에 구현될 수 있다는 알 수 있으며, 소프트웨어 및/또는 펌웨어를 위한 코드의 작성 및/또는 회로의 설계는 본 개시에 비추어 당업자에게 자명할 것이다. 또한, 당업자라면, 여기에서 기술된 대상의 수단(mechanism)들이 다양한 형태의 프로그램 제품으로 분포될 수 있음을 이해할 것이며, 여기에서 기술된 대상의 예시는, 분배를 실제로 수행하는데 사용되는 신호 베어링 매체(signal bearing medium)의 특정 유형과 무관하게 적용됨을 이해할 것이다. 신호 베어링 매체의 예시는, 플로피 디스크, 하드 디스크 드라이브(HDD), CD(Compact Disc), DVD(Digital Versatile Disc), 디지털 테이프, 컴퓨터 메모리 등과 같은 판독가능 유형의 매체 및 디지털 및/또는 아날로그 통신 매체(예를 들어, 섬유 광학 케이블, 웨이브가이드, 유선 통신 링크, 무선 통신 링크 등)와 같은 전송 유형 매체를 포함할 수 있으나, 이에 제한되지는 않는다.
당업자라면, 여기서 설명된 형식으로 장치 및/또는 프로세스를 기술하고, 이후, 공학 실무를 사용하여 그러한 기술된 장치 및/또는 프로세스을 데이터 처리 시스템에 통합한다는 것은 당해 분야에서는 일반적이란 것을 인식할 것이다. 즉, 여기서 기술된 장치 및/또는 프로세스의 적어도 일부는 합당한 실험 량을 통해 데이터 처리 시스템에 통합될 수 있다. 당업자라면, 전형적인 데이터 처리 시스템은 일반적으로 시스템 유닛 하우징, 비디오 디스플레이 장치, 휘발성 및 비휘발성 메모리 같은 메모리, 마이크로프로세서 및 디지털 신호 프로세서와 같은 프로세서, 운영 체제, 드라이버, 그래픽 사용자 인터페이스 및 애플리케이션 프로그램과 같은 컴퓨터 엔티티(computational entities), 터치 패드 또는 스크린 같은 하나 이상의 상호작용 장치, 및/또는 피드백 루프 및 제어 모터(예를 들면, 위치 및/또는 속도를 감지하기 위한 피드백; 컴포넌트 및/또는 양(quantities)을 이동하고 및/또는 조정하기 위한 제어 모터)를 포함하는 제어 시스템 중 하나 이상을 일반적으로 포함한다는 것을 인식할 것이다. 전형적인 데이터 처리 시스템은 데이터 컴퓨팅/통신 및/또는 네트워크 컴퓨팅/통신 시스템에서 전형적으로 발견되는 바와 같은 임의의 적절한 상업적으로 이용 가능한 컴포넌트를 이용하여 구현될 수 있다.
여기에서 기술된 대상은 때때로 상이한 다른 컴포넌트 내에 포함되거나 접속된 상이한 컴포넌트를 도시한다. 도시된 그러한 아키텍처는 단순히 예시적인 것이고, 사실상 동일한 기능을 달성하는 다른 많은 아키텍처가 구현될 수 있다는 것이 이해되어야 한다. 개념적으로, 동일한 기능을 달성하기 위한 컴포넌트의 임의의 배치는 원하는 기능이 달성되도록 유효하게 "연관"된다. 이에 따라, 특정 기능을 달성하기 위해 여기서 결합된 임의의 두 개의 컴포넌트는, 아키텍처 또는 중간 컴포넌트와는 무관하게, 원하는 기능이 달성되도록 서로 "연관"된 것으로 볼 수 있다. 마찬가지로, 연관된 임의의 두 개의 컴포넌트는 또한 원하는 기능을 달성하기 위해 서로 "동작적으로 접속"되거나 또는 "동작적으로 연결"되는 것으로 간주될 수 있고, 그와 같이 연관될 수 있는 임의의 두 개의 컴포넌트는 또한 원하는 기능을 달성하기 위해 서로 "동작적으로 연결가능"한 것으로 볼 수 있다. 동작적으로 연결가능하다는 것의 특정예는 물리적으로 양립가능(mateable)하고 및/또는 물리적으로 인터액팅하는 컴포넌트 및/또는 무선으로 인터액팅이 가능하고 및/또는 무선으로 인터액팅하는 컴포넌트 및/또는 논리적으로 인터액팅하고 및/또는 논리적으로 인터액팅이 가능한 컴포넌트를 포함하지만, 이에 한정되는 것은 아니다.
여기에서 실질적으로 임의의 복수 및/또는 단수의 용어의 사용에 대하여, 당업자는 맥락 및/또는 응용에 적절하도록, 복수를 단수로 및/또는 단수를 복수로 해석할 수 있다. 다양한 단수/복수의 치환은 명확성을 위해 여기에서 명시적으로 기재될 수 있다.
당업자라면, 일반적으로 본 개시에 사용되며 특히 첨부된 청구범위(예를 들어, 첨부된 청구범위)에 사용된 용어들이 일반적으로 "개방적(open)" 용어(예를 들어, 용어 "포함하는"은 "포함하지만 이에 제한되지 않는"으로, 용어 "갖는"는 "적어도 갖는"으로, 용어 "포함하다"는 "포함하지만 이에 한정되지 않는" 등으로 해석되어야 함)로 의도되었음을 이해할 것이다. 또한, 당업자라면, 도입된 청구항의 기재사항의 특정 수가 의도된 경우, 그러한 의도가 청구항에 명시적으로 기재될 것이며, 그러한 기재사항이 없는 경우, 그러한 의도가 없음을 또한 이해할 것이다. 예를 들어, 이해를 돕기 위해, 이하의 첨부 청구범위는 "적어도 하나" 및 "하나 이상" 등의 도입 구절의 사용을 포함하여 청구항 기재사항을 도입할 수 있다. 그러나, 그러한 구절의 사용이, 부정관사 "하나"("a" 또는 "an")에 의한 청구항 기재사항의 도입이, 그러한 하나의 기재사항을 포함하는 발명들로, 그러한 도입된 청구항 기재사항을 포함하는 특정 청구항을 제한함을 암시하는 것으로 해석되어서는 안되며, 동일한 청구항이 도입 구절인 "하나 이상" 또는 "적어도 하나" 및 "하나"("a" 또는 "an")과 같은 부정관사(예를 들어, "하나"는 "적어도 하나" 또는 "하나 이상"을 의미하는 것으로 전형적으로 해석되어야 함)를 포함하는 경우에도 마찬가지로 해석되어야 한다. 이는 청구항 기재사항을 도입하기 위해 사용된 정관사의 경우에도 적용된다. 또한, 도입된 청구항 기재사항의 특정 수가 명시적으로 기재되는 경우에도, 당업자라면 그러한 기재가 전형적으로 적어도 기재된 수(예를 들어, 다른 수식어가 없는 "두개의 기재사항"을 단순히 기재한 것은, 전형적으로 적어도 두 개의 기재사항 또는 두 개 이상의 기재사항을 의미함)를 의미하도록 해석되어야 함을 이해할 것이다. 또한, "A, B 및 C 등 중의 적어도 하나"와 유사한 규칙이 사용된 경우에는, 일반적으로 그러한 해석은 당업자가 그 규칙을 이해할 것이라는 전제가 의도된 것이다(예를 들어, "A, B 및 C 중의 적어도 하나를 갖는 시스템"은, A만을 갖거나, B만을 갖거나, C만을 갖거나, A 및 B를 함께 갖거나, A 및 C를 함께 갖거나, B 및 C를 함께 갖거나, A, B, 및 C를 함께 갖는 시스템 등을 포함하지만 이에 제한되지 않음). "A, B 또는 C 등 중의 적어도 하나"와 유사한 규칙이 사용된 경우에는, 일반적으로 그러한 해석은 당업자가 그 규칙을 이해할 것이라는 전제가 의도된 것이다(예를 들어, "A, B 또는 C 중의 적어도 하나를 갖는 시스템"은, A만을 갖거나, B만을 갖거나, C만을 갖거나, A 및 B를 함께 갖거나, A 및 C를 함께 갖거나, B 및 C를 함께 갖거나, A, B, 및 C를 함께 갖는 시스템 등을 포함하지만 이에 제한되지 않음). 또한 당업자라면, 실질적으로 임의의 이접 접속어(disjunctive word) 및/또는 두 개 이상의 대안적인 용어들을 나타내는 구절은, 그것이 상세한 설명, 청구범위 또는 도면에 있는지와 상관없이, 그 용어들 중의 하나, 그 용어들 중의 어느 하나, 또는 그 용어들 두 개 모두를 포함하는 가능성을 고려했음을 이해할 것이다. 예를 들어, "A 또는 B"라는 구절은 "A" 또는 "B" 또는 "A 및 B"의 가능성을 포함하는 것으로 이해될 것이다.
본 명세서에서, "구현예", "일 구현예", "일부 구현예", 또는 "다른 구현예"에 대한 언급은 하나 이상의 구현예와 관련되어 기술된 특정 특징, 구조 또는 특성이 모든 구현예에서 필수적인 것은 아니지만, 적어도 일부 구현예에 포함될 수 있음을 의미할 수 있다. 앞선 설명에서 "구현예", 일 구현예" 또는 "일부 구현예"의 다양한 모습은 반드시 모두 동일한 구현예를 지칭하는 것은 아니다.
특정 예시적인 기법이 다양한 방법 및 시스템을 사용하여 여기에서 설명 및 도시되었으나, 청구되는 대상으로부터 벗어나지 않으면서, 다양한 다른 수정이 이루어질 수 있으며, 균등물로 대체될 수 있음이 당업자에 의해 이해되어야 한다. 또한, 여기에서 기술된 중심 개념으로부터 벗어나지 않으면서, 특정 상황을 청구된 대상의 교시에 대해 적합하게 하도록 만은 수정이 이루어질 수 있다. 따라서, 청구된 대상이 개시된 특정 예시에 제한되지는 않으나, 그러한 청구된 대상이 첨부된 청구항 및 그 균등물의 범위에 들어가는 모든 구현들을 또한 포함할 수 있도록 의도된 것이다.

Claims (39)

  1. 데이터 저장을 위한 방법으로서,
    메모리 제어 모듈에서, 기록 동작을 위해 데이터를 검출하는 단계;
    상기 검출된 데이터를 보수 표현 데이터(complementary representation data)로 전환(converting)하는 단계;
    솔리드 스테이트 저장 장치(solid state storage device)로 상기 보수 표현 데이터를 기록하는 단계
    - 여기서, 상기 보수 표현 데이터는 상기 검출된 데이터에 비교해 볼 때 동일한 크기이고 상기 솔리드 스테이트 저장 장치로의 저장을 위해 구성됨 -; 및
    상기 검출된 데이터를 전환하기에 앞서 상기 검출된 데이터로부터 중앙 값(central value)을 빼는 단계를 포함하는 방법.
  2. 삭제
  3. 제1항에 있어서,
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는지 결정하는 단계를 더 포함하고;
    상기 검출된 데이터를 상기 보수 표현 데이터로 전환하는 단계는,
    상기 검출된 데이터가 상기 0보다 크거나 같은 값을 갖는다는 결정에 응답하여, 1의 보수 바이너리를 결정함으로써 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하는 단계; 및
    상기 검출된 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터의 부호 비트를 클리어함으로써 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하는 단계를 포함하는 것인, 방법.
  4. 제1항에 있어서,
    상기 기록 동작을 위해 데이터를 검출하는 단계는 상기 데이터가 바이너리 2의 보수 형식에 있음을 검출하는 단계를 포함하는 것인, 방법.
  5. 제1항에 있어서,
    판독 동작을 위한 요청에 응답하여, 상기 솔리드 스테이트 저장 장치로부터 상기 보수 표현 데이터를 판독하는 단계; 및
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하는 단계
    를 더 포함하는 방법.
  6. 제5항에 있어서,
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하는 단계는,
    상기 보수 표현 데이터가 0보다 작은 값을 갖는지 결정하는 단계;
    상기 보수 표현 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터를 위한 1의 보수 바이너리를 결정하는 단계; 및
    상기 보수 표현 데이터가 상기 0보다 작지 않은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터의 부호 비트를 설정하는 단계를 포함하는 것인, 방법.
  7. 제6항에 있어서,
    상기 검출된 데이터로부터 빼진 상기 중앙 값을 더하는 단계
    를 더 포함하는 방법.
  8. 저장된 명령어를 포함하는 기계 판독가능 비일시적인 매체로서, 상기 명령어는 하나 이상의 프로세서에 의한 실행에 응답하여, 메모리 제어 모듈로 하여금,
    기록 동작을 위해 데이터를 검출하고;
    상기 검출된 데이터를 보수 표현 데이터로 전환하고; 그리고
    솔리드 스테이트 저장 장치로 상기 보수 표현 데이터를 기록하게 하고,
    상기 보수 표현 데이터는 상기 검출된 데이터에 비교해 볼 때 동일한 크기이고 상기 솔리드 스테이트 저장 장치로의 저장을 위해 구성되고,
    상기 메모리 제어 모듈로 하여금 상기 검출된 데이터를 상기 보수 표현 데이터로 전환하게 하는 상기 명령어는, 상기 메모리 제어 모듈로 하여금,
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는지 결정하고;
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터를 1의 보수 바이너리를 결정함으로써 상기 보수 표현 데이터로 변환하고; 그리고
    상기 검출된 데이터가 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터를 상기 검출된 데이터의 부호 비트를 클리어함으로써 상기 보수 표현 데이터로 변환하게 하는 명령어를 포함하는 것인, 기계 판독가능 비일시적인 매체.
  9. 제8항에 있어서,
    하나 이상의 프로세서에 의한 실행에 응답하여, 상기 메모리 제어 모듈로 하여금,
    상기 보수 표현 데이터로의 상기 검출된 데이터의 전환에 앞서 상기 검출된 데이터로부터 중앙 값을 더 빼게 하는 저장된 명령어를 더 포함하는, 기계 판독가능 비일시적인 매체.
  10. 삭제
  11. 제8항에 있어서,
    상기 메모리 제어 모듈로 하여금 상기 데이터를 검출하게 하는 상기 명령어는, 하나 이상의 프로세서에 의한 실행에 응답하여, 상기 메모리 제어 모듈로 하여금, 바이너리 2의 보수 형식의 데이터를 검출하게 하는 명령어를 포함하는 것인, 기계 판독가능 비일시적인 매체.
  12. 제8항에 있어서,
    하나 이상의 프로세서에 의한 실행에 응답하여, 상기 메모리 제어 모듈로 하여금,
    판독 동작을 위한 요청에 응답하여, 상기 솔리드 스테이트 저장 장치로부터 상기 보수 표현 데이터를 판독하고; 그리고
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 더 전환하게 하는 저장된 명령어를 더 포함하는, 기계 판독가능 비일시적인 매체.
  13. 제12항에 있어서,
    상기 메모리 제어 모듈로 하여금 상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하게 하는 상기 명령어는, 하나 이상의 프로세서에 의한 실행에 응답하여, 상기 메모리 제어 모듈로 하여금,
    상기 보수 표현 데이터가 0보다 작은 값을 갖는지 결정하고;
    상기 보수 표현 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터를 위한 1의 보수 바이너리를 결정하고; 그리고
    상기 보수 표현 데이터가 상기 0보다 작지 않은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터의 부호 비트를 더 설정하게 하는 명령어를 포함하는 것인, 기계 판독가능 비일시적인 매체.
  14. 제13항에 있어서,
    상기 메모리 제어 모듈로 하여금 상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하게 하는 상기 명령어는, 하나 이상의 프로세서에 의한 실행에 응답하여, 상기 메모리 제어 모듈로 하여금, 상기 검출된 데이터로부터 이미 빼진 중앙 값을 더 더하게 하는 명령어를 포함하는 것인, 기계 판독가능 비일시적인 매체.
  15. 시스템으로서,
    솔리드 스테이트 저장 장치; 및
    상기 솔리드 스테이트 저장 장치에 통신 가능하게 결합된 메모리 제어 모듈을 포함하고, 상기 메모리 제어 모듈은,
    기록 동작을 위해 데이터를 검출하고;
    상기 검출된 데이터를 보수 표현 데이터로 전환하고;
    상기 솔리드 스테이트 저장 장치로 상기 보수 표현 데이터를 기록하도록 구성되고 - 상기 보수 표현 데이터는 상기 검출된 데이터에 비교해 볼 때 동일한 크기이고 상기 솔리드 스테이트 저장 장치로의 저장을 위해 구성됨 -;
    상기 보수 표현 데이터가 0보다 작은 값을 갖는지 결정하고;
    상기 보수 표현 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터를 위한 1의 보수 바이너리를 결정하고; 그리고
    상기 보수 표현 데이터가 상기 0보다 작지 않은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터의 부호 비트를 설정하도록 구성되는 것인, 시스템.
  16. 제15항에 있어서,
    상기 메모리 제어 모듈은,
    상기 검출된 데이터의 전환에 앞서 상기 검출된 데이터로부터 중앙 값을 더 빼도록 구성되는 것인, 시스템.
  17. 제15항에 있어서,
    상기 검출된 데이터를 상기 보수 표현 데이터로 전환하기 위하여, 상기 메모리 제어 모듈은,
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는지 결정하고;
    상기 검출된 데이터가 상기 0보다 크거나 같은 값을 갖는다는 결정에 응답하여, 1의 보수 바이너리의 결정에 의해 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하고; 그리고
    상기 검출된 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터의 부호 비트의 클리어에 의해 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하도록 구성되는 것인, 시스템.
  18. 제15항에 있어서,
    상기 검출된 데이터는 바이너리 2의 보수 형식인 것인, 시스템.
  19. 제15항에 있어서,
    상기 메모리 제어 모듈은,
    판독 동작을 위한 요청에 응답하여, 상기 솔리드 스테이트 저장 장치로부터 상기 보수 표현 데이터를 판독하고; 그리고
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하도록 더 구성되는 것인, 시스템.
  20. 삭제
  21. 제16항에 있어서,
    상기 메모리 제어 모듈은 상기 검출된 데이터로부터 이미 빼진 중앙 값을 더하도록 더 구성되는 것인, 시스템.
  22. 장치로서,
    기록 동작을 위해 데이터를 검출하고 상기 검출된 데이터로부터 중앙 값을 빼도록 구성되는 메모리 제어 모듈;
    상기 메모리 제어 모듈에 결합되고, 상기 검출된 데이터를, 그로부터 빼진 상기 중앙 값과 함께, 보수 표현 데이터로 전환하도록 구성되는 전환 모듈; 및
    상기 전환 모듈에 결합되고, 상기 보수 표현 데이터를 저장 장치로 기록하도록 구성되는 기록 데이터 모듈을 포함하고, 상기 보수 표현 데이터는 상기 검출된 데이터에 비교해 볼 때 동일한 크기이고 상기 저장 장치로의 저장을 위해 구성되는 것인, 장치.
  23. 제22항에 있어서,
    상기 저장 장치는 솔리드 스테이트 저장 장치를 포함하는 것인, 장치.
  24. 제22항에 있어서,
    상기 검출된 데이터를 상기 보수 표현 데이터로 전환하기 위하여, 상기 전환 모듈은,
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는지 결정하고;
    상기 검출된 데이터가 상기 0보다 크거나 같은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하도록 1의 보수 바이너리를 결정하고; 그리고
    상기 검출된 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하도록 상기 검출된 데이터의 부호 비트를 클리어하도록 구성되는 것인, 장치.
  25. 제22항에 있어서,
    판독 동작을 위한 요청에 응답하여, 상기 메모리 제어 모듈은 상기 저장 장치로부터 상기 보수 표현 데이터를 판독하도록 더 구성되고; 그리고
    상기 전환 모듈은 상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하도록 더 구성되는 것인, 장치.
  26. 제22항에 있어서,
    전환 모듈은,
    상기 보수 표현 데이터가 0보다 작은 값을 갖는지 결정하고;
    상기 보수 표현 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터를 위한 1의 보수 바이너리를 결정하고; 그리고
    상기 보수 표현 데이터가 상기 0보다 작지 않은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터의 부호 비트를 설정하도록 구성되는 것인, 장치.
  27. 장치로서,
    저장 장치; 및
    상기 저장 장치에 결합되는 메모리 제어 모듈을 포함하고,
    상기 메모리 제어 모듈은,
    2의 보수 형식으로 표현된 제1 정수를 포함하는 제1 데이터를 수신하도록 구성되는 데이터 수신 모듈;
    상기 데이터 수신 모듈에 결합되고, 기록 요청에 응답하여 제1 데이터를 제2 데이터로 변환하도록 구성되는 데이터 전환 모듈;
    상기 데이터 전환 모듈 및 상기 저장 장치에 결합되고, 상기 저장 장치로 상기 제2 데이터를 기록하도록 구성되는 데이터 기록 모듈; 및
    상기 데이터 전환 모듈에 결합되고, 판독 요청에 응답하여 제3 데이터를 판독하도록 구성되는 데이터 판독 모듈을 포함하고,
    상기 데이터 전환 모듈은,
    상기 제1 정수가 0보다 크거나 같은지 결정하고;
    상기 제1 정수가 0보다 크거나 같은 경우, 상기 제1 정수의 1의 보수를 계산하고;
    상기 제1 정수가 0보다 작은 경우, 상기 제1 데이터의 최상위 비트(most significant bit)를 0으로 변경하도록 구성되는 것이고,
    상기 제3 데이터는 역변환된 제2 데이터를 포함하고 상기 제3 데이터는 상기 제1 데이터와 동일한 것인, 장치.
  28. 제27항에 있어서,
    상기 데이터 판독 모듈은 제2 정수를 포함하는 상기 제2 데이터를 상기 데이터 전환 모듈로 포워드하도록 더 구성되고; 그리고
    상기 데이터 전환 모듈은 상기 제2 데이터를 상기 제3 데이터로 역변환하도록 더 구성되고, 상기 제2 데이터를 역변환하기 위하여, 상기 데이터 전환 모듈은,
    상기 제2 정수가 0보다 크거나 같은지 결정하고;
    상기 제2 정수가 0보다 크거나 같은 경우, 상기 제2 데이터의 최상위 비트를 0으로 변경하고;
    상기 제2 정수가 0보다 작은 경우, 상기 제2 정수의 1의 보수를 계산하도록 구성되는 것인, 장치.
  29. 제27항에 있어서,
    상기 제2 데이터는 제2 정수를 포함하고,
    상기 데이터 전환 모듈은 상기 제2 데이터로의 상기 제1 데이터의 전환에 의해 상기 저장 장치로의 상기 제1 데이터의 저장을 커스텀화하도록 구성되고, 상기 제2 정수의 바이너리 표현은 상기 제1 정수의 바이너리 표현보다 더 적은 0을 포함하는 것인, 장치.
  30. 제27항에 있어서,
    상기 데이터 전환 모듈은,
    상기 제1 데이터에 대응하는 0이 아닌 평균 값(non-zero mean value)를 결정하고;
    오프셋 값에 의해 상기 제1 데이터를 오프셋하고 - 상기 오프셋 값은 상기 0이 아닌 평균 값을 0으로 이동하도록 선택됨 -; 그리고
    상기 오프셋 값에 의해 상기 제3 데이터를 오프셋하도록 더 구성되는 것인, 장치.
  31. 저장 장치에 데이터를 저장하기 위한 방법으로서,
    기록 요청에 응답하는 제1 데이터를 식별하는 단계 - 상기 제1 데이터는 2의 보수 형식이고 상기 제1 데이터의 제1 바이너리 표현은 0의 제1 숫자를 포함함 -;
    상기 제1 데이터를 제2 데이터로 변환하는 단계 - 상기 제2 데이터의 제2 바이너리 표현은 0의 제2 숫자를 포함하고 0의 상기 제2 숫자는 0의 상기 제1 숫자보다 작음 -;
    상기 제2 데이터를 상기 저장 장치로 기록하는 단계;
    판독 요청에 응답하여, 제3 데이터에 대한 판독 요청에 응답하여 상기 제2 데이터를 역변환하는 단계 - 상기 제3 데이터는 상기 제1 데이터와 동일함 -; 및
    상기 제3 데이터를 판독하는 단계
    를 포함하고,
    상기 제1 데이터를 상기 제2 데이터로 변환하는 단계는,
    상기 제1 데이터가 0이 아닌 평균 값을 포함하는지 결정하는 단계; 및
    상기 제1 데이터가 0이 아닌 평균 값을 포함하는 경우, 오프셋 값에 의해 상기 제1 데이터를 오프셋하는 단계를 포함하고, 상기 오프셋 값은 상기 0이 아닌 평균 값을 0으로 이동하도록 선택되는 방법.
  32. 제31항에 있어서,
    상기 0의 제1 숫자와 상기 0의 제2 숫자 사이의 차이는 상기 제1 데이터의 값에 반비례하거나 상기 제1 데이터의 작은 절대 값의 분포에 비례하거나 그들의 조합이고, 상기 작은 절대 값은 그의 2의 보수 표현이 1 비트보다 더 많은 0 비트를 포함하는 값을 포함하는 것인, 방법.
  33. 제31항에 있어서,
    상기 제1 데이터를 상기 제2 데이터로 변환하는 단계는,
    상기 제1 데이터가 0보다 크거나 같은지 결정하는 단계;
    상기 제1 데이터가 0보다 크거나 같은 경우, 상기 제1 데이터의 1의 보수를 계산하는 단계; 및
    상기 제1 데이터가 0보다 작은 경우, 최상위 비트를 0과 동일하게 만듦으로써 상기 제1 데이터의 부호 비트를 클리어하는 단계
    를 더 포함하고,
    상기 제2 데이터를 상기 제3 데이터를 역변환하는 단계는,
    상기 제2 데이터가 0보다 크거나 같은지 결정하는 단계;
    상기 제2 데이터가 0보다 크거나 같은 경우, 상기 제3 데이터를 생성하도록 상기 최상위 비트를 0과 동일하게 만듦으로써 상기 제2 데이터의 부호 비트를 클리어하는 단계;
    상기 제2 데이터가 0보다 작은 경우, 상기 제3 데이터를 생성하도록 상기 제2 데이터의 1의 보수를 계산하는 단계; 및
    상기 제1 데이터가 0이 아닌 평균 값을 포함하는 경우 상기 오프셋 값에 의해 상기 제3 데이터를 오프셋하는 단계
    를 포함하는 것인, 방법.
  34. 데이터 저장을 위한 방법으로서,
    기록 동작을 위해 데이터를 검출하는 단계;
    상기 검출된 데이터에 대응하는 0이 아닌 평균 값을 결정하는 단계;
    오프셋 값에 의해 상기 검출된 데이터를 오프셋하는 단계 - 상기 오프셋 값은 상기 0이 아닌 평균 값을 0으로 이동하도록 선택됨 -;
    상기 검출된 데이터를 보수 표현 데이터로 전환하는 단계; 및
    상기 보수 표현 데이터를 저장 장치로 기록하는 단계
    를 포함하고, 상기 보수 표현 데이터는 상기 검출된 데이터에 비교해 볼 때 동일한 크기이고 상기 저장 장치로의 저장을 위해 구성되는 것인, 방법.
  35. 제34항에 있어서,
    상기 검출된 데이터가 0보다 크거나 같은 값을 갖는지 결정하는 단계
    를 더 포함하고,
    상기 검출된 데이터를 상기 보수 표현 데이터로 전환하는 단계는,
    상기 검출된 데이터가 상기 0보다 크거나 같은 값을 갖는다는 결정에 응답하여, 1의 보수 바이너리를 결정함으로써 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하는 단계; 및
    상기 검출된 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 검출된 데이터의 부호 비트를 클리어함으로써 상기 검출된 데이터를 상기 보수 표현 데이터로 변환하는 단계를 포함하는 것인, 방법.
  36. 제34항에 있어서,
    상기 기록 동작을 위해 데이터를 검출하는 단계는 상기 데이터가 바이너리 2의 보수 형식에 있음을 검출하는 단계를 포함하는 것인, 방법.
  37. 제34항에 있어서,
    판독 동작을 위한 요청에 응답하여, 상기 저장 장치로부터 상기 보수 표현 데이터를 판독하는 단계; 및
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하는 단계
    를 더 포함하는 방법.
  38. 제37항에 있어서,
    상기 보수 표현 데이터를 상기 검출된 데이터로 다시 전환하는 단계는,
    상기 보수 표현 데이터가 0보다 작은 값을 갖는지 결정하는 단계;
    상기 보수 표현 데이터가 상기 0보다 작은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터를 위한 1의 보수 바이너리를 결정하는 단계; 및
    상기 보수 표현 데이터가 상기 0보다 작지 않은 값을 갖는다는 결정에 응답하여, 상기 보수 표현 데이터의 부호 비트를 설정하는 단계
    를 포함하는 것인, 방법.
  39. 제38항에 있어서,
    상기 보수 표현 데이터를 상기 오프셋 값에 의해 오프셋하는 단계
    를 더 포함하는 방법.
KR1020147033735A 2012-04-30 2012-04-30 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현 KR101695341B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2012/035900 WO2013165378A1 (en) 2012-04-30 2012-04-30 Numeric representation to improve life of solid state storage devices

Publications (2)

Publication Number Publication Date
KR20150012269A KR20150012269A (ko) 2015-02-03
KR101695341B1 true KR101695341B1 (ko) 2017-01-11

Family

ID=49514645

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020147033735A KR101695341B1 (ko) 2012-04-30 2012-04-30 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현

Country Status (4)

Country Link
US (2) US8769193B2 (ko)
KR (1) KR101695341B1 (ko)
CN (1) CN104272241B (ko)
WO (1) WO2013165378A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9239679B2 (en) 2013-12-19 2016-01-19 Avago Technologies General Ip (Singapore) Pte. Ltd. System for efficient caching of swap I/O and/or similar I/O pattern(s)
US10114549B2 (en) * 2016-03-17 2018-10-30 Sandisk Technologies Llc Error correction code processing and data shaping for reducing wear to a memory
CN106980566B (zh) * 2017-03-27 2020-05-26 联想(北京)有限公司 一种显示控制方法及存储装置
US11263010B2 (en) 2019-07-09 2022-03-01 Micron Technology, Inc. Bit string lookup data structure

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110246710A1 (en) * 2009-08-18 2011-10-06 Seagate Technology Llc Encoding and Decoding to Reduce Switching of Flash Memory Transistors

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8341332B2 (en) * 2003-12-02 2012-12-25 Super Talent Electronics, Inc. Multi-level controller with smart storage transfer manager for interleaving multiple single-chip flash memory devices
US6948026B2 (en) 2001-08-24 2005-09-20 Micron Technology, Inc. Erase block management
US7224604B2 (en) 2005-03-14 2007-05-29 Sandisk Il Ltd. Method of achieving wear leveling in flash memory using relative grades
KR101517185B1 (ko) * 2008-04-15 2015-05-04 삼성전자주식회사 메모리 시스템 및 그것의 동작 방법
US8527690B2 (en) * 2008-06-26 2013-09-03 Microsoft Corporation Optimization of non-volatile solid-state memory by moving data based on data generation and memory wear
US8612668B2 (en) * 2008-11-24 2013-12-17 Juniper Networks, Inc. Storage optimization system based on object size
TWI475564B (zh) * 2010-04-21 2015-03-01 Silicon Motion Inc 記憶體之資料寫入方法及資料儲存裝置
US9170933B2 (en) * 2010-06-28 2015-10-27 International Business Machines Corporation Wear-level of cells/pages/sub-pages/blocks of a memory
US8645633B2 (en) * 2011-05-17 2014-02-04 International Business Machines Corporation Facilitating data coherency using in-memory tag bits and faulting stores
US8595407B2 (en) * 2011-06-14 2013-11-26 Lsi Corporation Representation of data relative to varying thresholds
US8799559B2 (en) * 2011-10-24 2014-08-05 Sandisk Technologies Inc. Endurance enhancement coding of compressible data in flash memories

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110246710A1 (en) * 2009-08-18 2011-10-06 Seagate Technology Llc Encoding and Decoding to Reduce Switching of Flash Memory Transistors

Also Published As

Publication number Publication date
WO2013165378A1 (en) 2013-11-07
CN104272241B (zh) 2017-08-15
US20140297933A1 (en) 2014-10-02
KR20150012269A (ko) 2015-02-03
US20130339579A1 (en) 2013-12-19
US9158680B2 (en) 2015-10-13
US8769193B2 (en) 2014-07-01
CN104272241A (zh) 2015-01-07

Similar Documents

Publication Publication Date Title
CN101719100B (zh) 用于非易失性存储器的基于压缩的耗损均衡
EP3828775A1 (en) Energy efficient compute near memory binary neural network circuits
US9424031B2 (en) Techniques for enabling bit-parallel wide string matching with a SIMD register
US9164892B2 (en) Writing data to solid state drives
KR101695341B1 (ko) 솔리드 스테이트 저장 장치의 수명을 향상시키기 위한 숫자 표현
US20160335160A1 (en) Memory device with speculated bit flip threshold
KR101659922B1 (ko) 솔리드 스테이트 저장 장치를 위한 배드 블록 보상
US9093170B2 (en) Multi-level cell (MLC) non-volatile memory data reading method and apparatus
CN103180820A (zh) 用于执行浮点除法的方法和装置
TW201217968A (en) Data writing method, memory controller and memory storage apparatus
US20230131251A1 (en) System and method for memory compression for deep learning networks
US8209366B2 (en) Method, apparatus and program storage device that provides a shift process with saturation for digital signal processor operations
US9417842B2 (en) Idempotent representation of numbers in extensible languages
US9852000B2 (en) Consolidating operations associated with a plurality of host devices
US20100115529A1 (en) Memory management apparatus and method
CN113553278A (zh) 用于posit运算的加速电路系统
US7380240B2 (en) Apparatus and methods to avoid floating point control instructions in floating point to integer conversion
WO2012009843A1 (en) Virtual machine live migration with continual memory write monitor and send
US9424181B2 (en) Address mapping for solid state devices
US9048875B2 (en) Conserving computing resources during error correction
CN115759204A (zh) 神经网络模型的数据处理方法、存储介质及电子设备

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant